--- /srv/rebuilderd/tmp/rebuilderdJB6t9Z/inputs/qemu-system-riscv_10.0.6+ds-0+deb13u2_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdJB6t9Z/out/qemu-system-riscv_10.0.6+ds-0+deb13u2_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-11-04 13:40:44.000000 debian-binary │ --rw-r--r-- 0 0 0 1156 2025-11-04 13:40:44.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3332588 2025-11-04 13:40:44.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1152 2025-11-04 13:40:44.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 3331748 2025-11-04 13:40:44.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-riscv32 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x25c0c4 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xbaa2dc 0x00baa2dc 0x00baa2dc 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xbaa2fc 0x00baa2fc 0x00baa2fc 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xbaa308 0xbaa308 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xbaa328 0xbaa328 R E 0x10000 │ │ │ │ LOAD 0xbafd50 0x00bbfd50 0x00bbfd50 0x1e26d8 0x208f00 RW 0x10000 │ │ │ │ DYNAMIC 0xc9ac4c 0x00caac4c 0x00caac4c 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xbaa2e8 0x00baa2e8 0x00baa2e8 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xbaa308 0x00baa308 0x00baa308 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xbafd50 0x00bbfd50 0x00bbfd50 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xbafd50 0x00bbfd50 0x00bbfd50 0xf02b0 0xf02b0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008c138 08c138 0ab315 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0013744e 13744e 00c188 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 001435d8 1435d8 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 001439d8 1439d8 10d690 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00251068 251068 001f00 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00252f68 252f68 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00252f74 252f74 002e94 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00255e10 255e10 784564 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 009da374 9da374 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 009da380 9da380 1cff5c 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00baa2dc baa2dc 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00baa2e4 baa2e4 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00baa2e8 baa2e8 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00255e10 255e10 784584 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 009da394 9da394 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 009da3a0 9da3a0 1cff5c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00baa2fc baa2fc 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00baa304 baa304 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00baa308 baa308 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00bbfd50 bafd50 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00bbfd50 bafd50 000788 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00bc04d8 bb04d8 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00bc04e0 bb04e0 0ea76c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00caac4c c9ac4c 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00caae2c c9ae2c 0051d0 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00cb0000 ca0000 0f2428 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1048,165 +1048,165 @@ │ │ │ │ 1044: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1045: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1046: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1047: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1048: 00dc76b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1049: 00545178 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1050: 00d9415c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1051: 00817c04 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1051: 00817c24 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1052: 00cbe518 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1053: 007ea324 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1053: 007ea344 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1054: 00dc7bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1055: 00d9d3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1056: 00da2618 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1057: 00d98bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1058: 00cb6184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1059: 0062a848 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_w │ │ │ │ 1060: 00dc623c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1061: 008e61e0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1061: 008e6200 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ 1062: 00cffd60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_b │ │ │ │ - 1063: 007e0894 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1064: 00969940 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1063: 007e08b4 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1064: 00969960 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1065: 005dd02c 1096 FUNC GLOBAL DEFAULT 12 riscv_ctr_add_entry │ │ │ │ 1066: 00dc6e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1067: 00dc810a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1068: 00d91c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1069: 005ffad0 596 FUNC GLOBAL DEFAULT 12 helper_vlxei32_8_v │ │ │ │ 1070: 00c816c0 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1071: 00dc755a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ 1072: 00cffcdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_h │ │ │ │ - 1073: 008e9bf4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1073: 008e9c14 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1074: 00618b4c 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_b │ │ │ │ 1075: 00296c68 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1076: 00dc8310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1077: 00dc70ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1078: 00d9d434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1079: 00950878 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1079: 00950898 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1080: 00618c6c 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_d │ │ │ │ 1081: 00dc78c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1082: 00618bac 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_h │ │ │ │ 1083: 00d8e54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1084: 009463fc 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1084: 0094641c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1085: 00dc6a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1086: 0041d89c 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1087: 008f6ac4 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1087: 008f6ae4 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1088: 00d946dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1089: 0099a370 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ - 1090: 006a10d8 96 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ + 1089: 0099a390 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1090: 006a10f4 96 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ 1091: 00dc6940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1092: 00dc7eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1093: 00d9e794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1094: 00dc6396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1095: 007409a0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1096: 0097c688 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1095: 007409c0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1096: 0097c6a8 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1097: 00cffc58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_w │ │ │ │ 1098: 00d9a9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1099: 00da11f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 1100: 00cec56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_b │ │ │ │ - 1101: 008e03f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1101: 008e0414 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1102: 00c7e98c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1103: 00d9fdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1104: 00dc6e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1105: 00dc7466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1106: 00d8db4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1107: 00478e54 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1108: 00cec3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_d │ │ │ │ 1109: 00dc652e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1110: 00821714 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1110: 00821734 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1111: 00dc780c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1112: 00618c0c 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_w │ │ │ │ 1113: 00d980fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1114: 00cec4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_h │ │ │ │ 1115: 00dc706e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1116: 00d8e81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1117: 00cfa63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_b │ │ │ │ 1118: 00dc690e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1119: 00d99874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1120: 0052882c 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1121: 00d9420c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1122: 00cfa4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_d │ │ │ │ 1123: 00dc7654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1124: 008d0a00 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1125: 00740460 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1126: 00943aec 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1124: 008d0a20 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1125: 00740480 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1126: 00943b0c 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1127: 00dc7ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1128: 00cfa5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_h │ │ │ │ 1129: 00558438 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1130: 00dc6968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1131: 00d9442c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1132: 00514550 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1133: 008e464c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1133: 008e466c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1134: 00dc66ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1135: 00dc80de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1136: 0030391c 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ 1137: 00cec464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_w │ │ │ │ - 1138: 0096153c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1138: 0096155c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1139: 00dc8098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1140: 00dc7026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1141: 00d8d4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1142: 007320e0 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1142: 00732100 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1143: 00429d28 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1144: 005b08f4 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1145: 0092484c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1146: 006e723c 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1147: 0072dc18 412 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ + 1145: 0092486c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1146: 006e725c 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1147: 0072dc38 412 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1148: 00cf1b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_d │ │ │ │ - 1149: 008bf288 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1149: 008bf2a8 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1150: 00cfa534 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_w │ │ │ │ 1151: 00d95658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1152: 0083ade0 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1152: 0083ae00 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1153: 00cf1c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_h │ │ │ │ 1154: 00d8fa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1155: 0077703c 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1155: 0077705c 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1156: 002baee4 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1157: 00dc7dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1158: 00da40c4 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1159: 0070cb48 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1160: 0095704c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1159: 0070cb68 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1160: 0095706c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1161: 00d8a500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1162: 00dc6ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1163: 0094b5c0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1163: 0094b5e0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1164: 00d9802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1165: 00744108 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1165: 00744128 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1166: 00dc7a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1167: 00dc8600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1168: 00dc807e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1169: 00918178 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1170: 00962b8c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1169: 00918198 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1170: 00962bac 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1171: 00cf1c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_w │ │ │ │ 1172: 00dc7288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1173: 008bd908 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1173: 008bd928 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1174: 00dc7f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1175: 005699bc 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1176: 003957ec 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1177: 00dc636c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1178: 00d9ee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1179: 0051426c 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1180: 003ac364 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1181: 00d90c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1182: 00d8e64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1183: 00332604 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1184: 0081afb0 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1184: 0081afd0 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1185: 0055bca0 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1186: 00997704 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1186: 00997724 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1187: 00d8c388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1188: 00dc740c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1189: 00dc7afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1190: 00d9b16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1191: 00716218 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1191: 00716238 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1192: 00dc6b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1193: 00bcf200 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1194: 00d90d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1195: 002e44f8 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1196: 00dc8510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1197: 00d925a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1198: 00d9cfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1199: 0025e630 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1200: 00cfe314 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_b │ │ │ │ - 1201: 0093cb00 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1201: 0093cb20 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1202: 00dc74fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1203: 00d9041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1204: 00cfe188 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_d │ │ │ │ 1205: 00d9492c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1206: 00dc74ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1207: 00dc7d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1208: 00cfe290 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_h │ │ │ │ @@ -1214,127 +1214,127 @@ │ │ │ │ 1210: 00dc77e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1211: 00cb7624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1212: 00dc6a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1213: 00ce28ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_b │ │ │ │ 1214: 00501ac8 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1215: 00dc6138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1216: 00ce2720 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_d │ │ │ │ - 1217: 0094253c 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1217: 0094255c 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1218: 00d8fdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1219: 00ce2828 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_h │ │ │ │ 1220: 005ae800 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1221: 00983364 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1222: 0092d184 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1221: 00983384 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1222: 0092d1a4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1223: 00d8e84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1224: 003923a8 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1225: 0098a264 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1226: 00b83d40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1225: 0098a284 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1226: 00b83d60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1227: 00dc6ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1228: 00cfe20c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_w │ │ │ │ 1229: 00dc7aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1230: 007f3b24 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1230: 007f3b44 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1231: 00dc7f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1232: 00da1578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1233: 008e26bc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1233: 008e26dc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1234: 0032b3e8 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1235: 00944b00 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1236: 008d6520 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1235: 00944b20 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1236: 008d6540 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1237: 00da0374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1238: 00718b68 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1238: 00718b88 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1239: 00dc677c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1240: 00ce27a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_w │ │ │ │ 1241: 00dc8176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1242: 00797c7c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1242: 00797c9c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1243: 00dc60be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1244: 00953e90 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1244: 00953eb0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1245: 005af02c 128 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1246: 00500744 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1247: 0029c058 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1248: 00cee774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_b │ │ │ │ 1249: 0029af54 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1250: 00cee5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_d │ │ │ │ - 1251: 0073e4f4 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1251: 0073e514 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1252: 00cee6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_h │ │ │ │ - 1253: 0092c124 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1253: 0092c144 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1254: 00cb5290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1255: 007b8c14 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1255: 007b8c34 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1256: 00dc6232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1257: 0086b35c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1257: 0086b37c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1258: 00dc804e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1259: 00328be4 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1260: 004ac4f0 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1261: 00dc6dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1262: 00d9eeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1263: 00372db8 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1264: 00d8f39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1265: 00d9051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1266: 00cee66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_w │ │ │ │ 1267: 00dc618c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1268: 008cc7dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1269: 007489d0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1270: 0095ad74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1268: 008cc7fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1269: 007489f0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1270: 0095ad94 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1271: 0033ea5c 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1272: 008ca670 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ - 1273: 006a11a4 192 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ + 1272: 008ca690 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1273: 006a11c0 192 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ 1274: 005a4c5c 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1275: 00d940fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1276: 00da1d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1277: 007b28dc 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1277: 007b28fc 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1278: 0052f808 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1279: 00dc6662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1280: 009aeb64 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1280: 009aeb84 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1281: 00dc822a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1282: 00d91f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1283: 00415480 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1284: 00974f98 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1284: 00974fb8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1285: 00d9b74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1286: 0077f504 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1286: 0077f524 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1287: 00d8a9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1288: 0092bd2c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1288: 0092bd4c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1289: 00d9d6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1290: 00dc6442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1291: 00d97fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1292: 00821cac 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1292: 00821ccc 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1293: 00d942cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1294: 002f949c 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1295: 00dc6684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1296: 00da1928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1297: 0088acb4 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1297: 0088acd4 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1298: 00d0327c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_d │ │ │ │ 1299: 00d8fde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1300: 00d97228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1301: 00dc7e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1302: 0090f2a4 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1302: 0090f2c4 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1303: 0041d7b0 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1304: 00d0348c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_h │ │ │ │ 1305: 00d8cf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1306: 00dc6a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1307: 002c7acc 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1308: 00dc6992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1309: 0060f750 392 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_b │ │ │ │ 1310: 005edac4 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_hu │ │ │ │ 1311: 00d9f794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1312: 00dc763a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1313: 007f6ef0 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1313: 007f6f10 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1314: 00d9dc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1315: 00d909fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1316: 00932ae8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1316: 00932b08 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1317: 00dc69e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1318: 004361c8 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1319: 00c807c0 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1320: 00ce3698 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_b │ │ │ │ 1321: 00dc69a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1322: 00ce350c 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_d │ │ │ │ 1323: 0060f8d8 360 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_h │ │ │ │ 1324: 00d0306c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_s │ │ │ │ - 1325: 00949af0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1325: 00949b10 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1326: 00ce3614 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_h │ │ │ │ 1327: 00d8cf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1328: 00d9049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1329: 006e57fc 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1329: 006e581c 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1330: 002ae7c0 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1331: 00d8b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1332: 00dc7a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1333: 00d91a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1334: 00c80e48 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1335: 00da1b48 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1336: 003317fc 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ @@ -1346,277 +1346,277 @@ │ │ │ │ 1342: 00dc6730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1343: 00dc8c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1344: 002b2df8 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1345: 00dc75e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1346: 00dc6b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1347: 004d7fc0 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1348: 003ac2fc 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1349: 007ef704 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1349: 007ef724 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1350: 002ffea4 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1351: 009cd070 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1352: 00813ffc 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1353: 006a0c94 168 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ - 1354: 00905a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1351: 009cd090 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1352: 0081401c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1353: 006a0cb0 168 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ + 1354: 00905aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1355: 00c80fcc 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1356: 00dc607f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1357: 00dc828a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1358: 00797fd4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1359: 0071b724 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1360: 0096d504 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1358: 00797ff4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1359: 0071b744 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1360: 0096d524 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1361: 00dc6562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1362: 00d925c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1363: 002ac5a0 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1364: 0099adc0 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1364: 0099ade0 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1365: 00dc7fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1366: 00792d68 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1367: 00818060 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1366: 00792d88 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1367: 00818080 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1368: 002ae4b8 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1369: 00dc7f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1370: 00413c00 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1371: 00dc8bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1372: 008fd59c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1372: 008fd5bc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1373: 00dc65e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1374: 00924a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1374: 00924a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1375: 00dc6e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1376: 006d41d8 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1377: 00907724 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1376: 006d41f8 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1377: 00907744 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1378: 005abf3c 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1379: 006a1138 108 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ - 1380: 00913448 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1379: 006a1154 108 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ + 1380: 00913468 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1381: 0054f950 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1382: 00d97be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1383: 00d9a594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1384: 00dc7816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1385: 00478de4 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1386: 00d9c7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1387: 00d98964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1388: 0070db2c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1388: 0070db4c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1389: 0063d964 248 FUNC GLOBAL DEFAULT 12 helper_vfirst_m │ │ │ │ 1390: 0038e1a8 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1391: 00d8d758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1392: 00da2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1393: 00dc7710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1394: 0054bd74 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1395: 008f0eec 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1395: 008f0f0c 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1396: 00d92180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1397: 00da20a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1398: 00d8bb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1399: 00dc6fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1400: 00dc7ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1401: 007ed0d4 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1402: 0093fe60 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1401: 007ed0f4 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1402: 0093fe80 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1403: 00d8ea5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1404: 00b83da0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1404: 00b83dc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1405: 00d928f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1406: 00cb331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1407: 00784360 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1407: 00784380 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1408: 00572290 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1409: 00dc8880 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1410: 004d6a8c 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1411: 0093fb50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1412: 007a4720 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1411: 0093fb70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1412: 007a4740 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1413: 00d8c838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1414: 009c1f40 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1415: 009bbcb8 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1414: 009c1f60 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1415: 009bbcd8 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1416: 00dc7aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1417: 005bb37c 168 FUNC GLOBAL DEFAULT 12 riscv_default_firmware_name │ │ │ │ 1418: 00d97968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1419: 00dc7a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1420: 00dc84ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1421: 008e0c44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1421: 008e0c64 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1422: 002b4dfc 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1423: 007533d4 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1423: 007533f4 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1424: 00dc6a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1425: 00d9c670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1426: 00372234 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1427: 00966564 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1427: 00966584 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1428: 00d95a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1429: 00dc6a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1430: 00dc7ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1431: 00dc6ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1432: 00dc6e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1433: 0094a384 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1433: 0094a3a4 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1434: 00dc7b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1435: 00d91b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1436: 00dc8224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1437: 0077eec4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1438: 009b1370 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1437: 0077eee4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1438: 009b1390 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1439: 00dc854c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1440: 007b07c8 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1441: 0098a4a8 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1440: 007b07e8 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1441: 0098a4c8 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1442: 00d8a420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1443: 00cb17c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1444: 00cf0c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_d │ │ │ │ 1445: 00dc7ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1446: 007f90ac 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1446: 007f90cc 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1447: 00d8e65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1448: 00ceaba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_d │ │ │ │ 1449: 005b44bc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1450: 007a97e0 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1450: 007a9800 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1451: 00cf0d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_h │ │ │ │ 1452: 0031e6ac 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1453: 00dc818e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1454: 00dc852c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1455: 005b8b78 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_excp_handler │ │ │ │ 1456: 00ceacac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_h │ │ │ │ 1457: 00d8efe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1458: 00dc7284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1459: 00d8c668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1460: 00cb5188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1461: 00dc6ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1462: 007b8f68 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1462: 007b8f88 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1463: 00d9384c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1464: 00d0138c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_d │ │ │ │ 1465: 00dc648e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1466: 0081a350 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1467: 009d1dc4 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1468: 009029e0 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1466: 0081a370 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1467: 009d1de4 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1468: 00902a00 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1469: 00d9d484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1470: 00d9856c 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1471: 00d00cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_h │ │ │ │ 1472: 00dc653c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1473: 00dc69de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1474: 009bec24 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1475: 0098afc4 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1474: 009bec44 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1475: 0098afe4 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ 1476: 00cf0c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_w │ │ │ │ - 1477: 008215d0 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1477: 008215f0 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1478: 00382b4c 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1479: 00cb9be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1480: 00ceac28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_w │ │ │ │ 1481: 00d9b0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1482: 00d8cd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1483: 00d059ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_l │ │ │ │ - 1484: 0090dcec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1484: 0090dd0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1485: 00d8fba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1486: 00528694 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1487: 00514c08 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1488: 00cfa954 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_b │ │ │ │ 1489: 00d00ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_w │ │ │ │ 1490: 00603854 108 FUNC GLOBAL DEFAULT 12 helper_vle64ff_v │ │ │ │ 1491: 00d956c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1492: 00dc7f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1493: 00d8edec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1494: 00cfa8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_h │ │ │ │ 1495: 00492f48 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1496: 00933a88 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1497: 00954340 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1496: 00933aa8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1497: 00954360 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1498: 00d9a4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1499: 00d8bbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1500: 009511c8 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1500: 009511e8 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1501: 00da3bf0 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1502: 00dc6264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1503: 0062f64c 412 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_d │ │ │ │ 1504: 00dc7180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1505: 00636ab0 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_h │ │ │ │ 1506: 0060c260 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_b │ │ │ │ - 1507: 00743fe4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1507: 00744004 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1508: 00581468 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1509: 00dc81be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1510: 00d047a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_tlb_flush │ │ │ │ 1511: 0060c380 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_d │ │ │ │ 1512: 0062f334 404 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_h │ │ │ │ 1513: 00da3540 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1514: 004fd990 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1515: 00dc708c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1516: 0042d748 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1517: 002abb44 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1518: 00868ecc 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1518: 00868eec 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ 1519: 0060c2c0 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_h │ │ │ │ - 1520: 0090242c 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1520: 0090244c 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1521: 00d96030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1522: 002ac158 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1523: 005b2630 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1524: 00c80cac 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1525: 00dc7826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1526: 00cfa84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_w │ │ │ │ 1527: 00d9d534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1528: 00d9afcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1529: 00dc7e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1530: 00d9481c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1531: 00937720 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1531: 00937740 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1532: 00da1728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1533: 00820f9c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1533: 00820fbc 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1534: 0051632c 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1535: 0098fc38 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1535: 0098fc58 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1536: 00d99f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1537: 00806524 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1538: 00740a8c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1539: 008f240c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1537: 00806544 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1538: 00740aac 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1539: 008f242c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1540: 00dc85f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1541: 00636c28 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_w │ │ │ │ - 1542: 00741fac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1542: 00741fcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1543: 00dc82f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1544: 00d9c8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1545: 00517720 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1546: 0062f4c8 388 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_w │ │ │ │ 1547: 00296d64 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1548: 008e317c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1548: 008e319c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1549: 0060c320 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_w │ │ │ │ 1550: 00d8a3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1551: 005acf9c 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1552: 00dc7632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1553: 00dc7b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1554: 0052dd54 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1555: 00dc84e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1556: 00cb3298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1557: 003ac29c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1558: 008d9d80 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1558: 008d9da0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1559: 003343d8 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1560: 0030fc1c 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1561: 0054a7c4 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1562: 00d96c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1563: 00dc862e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1564: 00dc60ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1565: 008e7d4c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1566: 00964938 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1565: 008e7d6c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1566: 00964958 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1567: 002b2f74 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1568: 00dc749a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1569: 00dc6428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1570: 00d92010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1571: 0060377c 108 FUNC GLOBAL DEFAULT 12 helper_vle16ff_v │ │ │ │ 1572: 00dc8466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1573: 005439ac 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1574: 00dc8492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1575: 00dc80a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1576: 008c754c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1576: 008c756c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1577: 00dc6196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1578: 0054f524 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1579: 00dc70ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1580: 00d9043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1581: 00d8babc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1582: 00dc67da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1583: 00c6f69c 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1584: 008f6748 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1584: 008f6768 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1585: 00d91eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1586: 00799be4 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1586: 00799c04 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ 1587: 00629ecc 476 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_h │ │ │ │ - 1588: 009263d4 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1588: 009263f4 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1589: 00dc8076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1590: 00d03594 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_h │ │ │ │ 1591: 00ce40e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re64_v │ │ │ │ - 1592: 007dfa74 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1593: 008a716c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ - 1594: 00783ab4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1592: 007dfa94 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1593: 008a718c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1594: 00783ad4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ 1595: 00d0579c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_l │ │ │ │ - 1596: 00979510 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1596: 00979530 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1597: 00d97988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1598: 00d9044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1599: 0061db2c 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_b │ │ │ │ 1600: 00cec908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmandn_mm │ │ │ │ - 1601: 00962278 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1601: 00962298 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1602: 00dc75d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1603: 0098366c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1603: 0098368c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1604: 00d908fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1605: 005ec0ac 1620 FUNC GLOBAL DEFAULT 12 riscv_cpu_register_gdb_regs_for_features │ │ │ │ 1606: 00d8e3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1607: 00296b60 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1608: 0061dc4c 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_d │ │ │ │ 1609: 0040fa40 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1610: 00d03510 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_s │ │ │ │ - 1611: 006cc2ac 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1611: 006cc2cc 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1612: 0061db8c 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_h │ │ │ │ 1613: 00d8b6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1614: 0062a0a8 524 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_w │ │ │ │ 1615: 002ac458 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1616: 0029d518 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1617: 00d9bea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1618: 00d04380 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_w │ │ │ │ @@ -1627,326 +1627,326 @@ │ │ │ │ 1623: 00da2428 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1624: 00dc8132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1625: 00dc810e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1626: 00428698 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1627: 0032a97c 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1628: 0029cdc4 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1629: 00dc7c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1630: 00984e70 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1630: 00984e90 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1631: 0040a8a0 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1632: 0061dbec 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_w │ │ │ │ 1633: 00dc7aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1634: 00dc84dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1635: 00d8e75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1636: 003aa8a8 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1637: 00d9ac44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1638: 00d949fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1639: 00d9066c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1640: 002a614c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1641: 00dc6d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1642: 00dc8332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1643: 00729fb8 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1643: 00729fd8 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1644: 00515724 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1645: 00dc70fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1646: 00dc6b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1647: 00da0090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1648: 00dc6e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1649: 0075e300 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1650: 0090de5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1649: 0075e320 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1650: 0090de7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1651: 00da0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1652: 002a6cb4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1653: 00977ab8 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1654: 009c9364 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1653: 00977ad8 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1654: 009c9384 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1655: 00d9d934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1656: 00d95f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1657: 00955968 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1657: 00955988 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1658: 003ada24 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1659: 00d9042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1660: 008fcb30 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1660: 008fcb50 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1661: 00dc82d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1662: 00dc7c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1663: 00dc737c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1664: 0082270c 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1664: 0082272c 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1665: 00d97c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1666: 007b3c80 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1667: 00999e14 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1666: 007b3ca0 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1667: 00999e34 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1668: 00dc6df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1669: 005161a4 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1670: 00dc7b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1671: 00dc8418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1672: 00d99bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1673: 00dc798e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1674: 0073f5f4 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1674: 0073f614 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1675: 00cb23a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1676: 00558354 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1677: 0029452c 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1678: 00d8e38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1679: 0071ad8c 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1679: 0071adac 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1680: 00d939bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1681: 006275bc 460 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_d │ │ │ │ 1682: 00dc79b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1683: 00d971a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1684: 00dc80b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1685: 00d8edbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1686: 00dc70b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1687: 00627274 436 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_h │ │ │ │ - 1688: 0095558c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1688: 009555ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1689: 00dc7e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1690: 00cb1b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1691: 00d9dfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1692: 00d99fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1693: 007584cc 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1693: 007584ec 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1694: 00d9d6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1695: 00dc6b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1696: 0050f964 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1697: 00952d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1697: 00952d48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1698: 00dc6694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1699: 00dc64c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1700: 00dc67fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ 1701: 00ce06a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm_v │ │ │ │ - 1702: 0093dca0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1702: 0093dcc0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1703: 00d9900c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1704: 009c0c88 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1704: 009c0ca8 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1705: 002984f4 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1706: 00d8ed3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1707: 00dc78b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1708: 0025e5cc 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1709: 0096cb30 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1709: 0096cb50 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1710: 00dc72ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1711: 00c6bde0 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1712: 00818668 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1712: 00818688 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1713: 00627428 404 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_w │ │ │ │ 1714: 00d8ac28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1715: 00910c08 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1715: 00910c28 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1716: 00dc69dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1717: 00dc6aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1718: 00d8cd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1719: 00da1598 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1720: 00ce5060 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_32_v │ │ │ │ - 1721: 006eebcc 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1721: 006eebec 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1722: 00dc7386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1723: 008b0bd0 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1724: 0077af90 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1723: 008b0bf0 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1724: 0077afb0 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1725: 00dc74da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1726: 00dc6a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1727: 008c9a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1727: 008c9ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1728: 00dc643a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1729: 00dc6954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ 1730: 00cf51ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_d │ │ │ │ - 1731: 0092aff4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1731: 0092b014 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1732: 00522bf0 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1733: 00d90cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1734: 00cf52b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_h │ │ │ │ 1735: 00dc63d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1736: 00933db8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1736: 00933dd8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1737: 00dc7b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1738: 00da065c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1739: 00d923f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1740: 0032d97c 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1741: 009a39a0 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1742: 00953d2c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1741: 009a39c0 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1742: 00953d4c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1743: 00dc6cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ 1744: 00ceca94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxor_mm │ │ │ │ - 1745: 00991c28 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1746: 008dc1b8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1747: 00926b34 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1748: 007e944c 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1745: 00991c48 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1746: 008dc1d8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1747: 00926b54 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1748: 007e946c 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1749: 00d9ec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1750: 003327cc 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1751: 00dc6772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1752: 00dc67b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1753: 0041b374 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1754: 0029b898 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1755: 003ad798 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1756: 00cf5230 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_w │ │ │ │ 1757: 003290e4 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1758: 007a3e04 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1758: 007a3e24 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1759: 00dc6cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1760: 00d9486c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1761: 00dc81a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1762: 00294648 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1763: 0093ce48 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1764: 00934180 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1763: 0093ce68 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1764: 009341a0 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1765: 00d8c728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1766: 002fb47c 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1767: 00d8a140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1768: 00d913dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1769: 008c9a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1770: 007b0f0c 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1769: 008c9a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1770: 007b0f2c 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1771: 00dc80cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1772: 009cb5bc 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1772: 009cb5dc 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1773: 0048ee48 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1774: 00dc695a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1775: 00dc6c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1776: 00d96ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1777: 0088ffa0 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1777: 0088ffc0 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1778: 002baa14 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1779: 00bcf1b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1780: 00dc7ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1781: 00dc6baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1782: 00d8fa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1783: 009be93c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1784: 00852abc 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1783: 009be95c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1784: 00852adc 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1785: 00d98894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1786: 0094f438 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1786: 0094f458 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1787: 00503e5c 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1788: 00dc8226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1789: 00dc7cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1790: 00c7c540 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1791: 0080b47c 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1791: 0080b49c 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1792: 005a9440 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1793: 00759304 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1794: 009689c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1795: 00906d80 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1793: 00759324 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1794: 009689e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1795: 00906da0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1796: 00da0f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1797: 00d91b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1798: 00d94afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1799: 00d9dab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1800: 009d7494 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1801: 0070eda8 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1800: 009d74b4 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1801: 0070edc8 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1802: 00d8f29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1803: 009bf0ec 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1804: 008cc894 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1803: 009bf10c 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1804: 008cc8b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1805: 0025e680 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1806: 00d98c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1807: 00dc7ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1808: 004fda70 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1809: 00914614 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1809: 00914634 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1810: 0029100c 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1811: 00dc66ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1812: 008f6914 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1813: 007f7a70 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1812: 008f6934 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1813: 007f7a90 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1814: 003e1f24 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1815: 00ce4064 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re32_v │ │ │ │ 1816: 00dc85e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1817: 00d92060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1818: 00942b0c 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1818: 00942b2c 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1819: 002aa8b4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1820: 00d9de24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1821: 00794270 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1821: 00794290 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1822: 00d8cfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1823: 00dc7358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1824: 0058e870 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1825: 0033b41c 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1826: 00d9b3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1827: 00304398 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1828: 00d943ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1829: 00918f68 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1829: 00918f88 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1830: 00da2b64 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1831: 00492e38 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1832: 00436b38 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1833: 00dc619a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1834: 002b3264 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1835: 006cc2cc 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1835: 006cc2ec 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1836: 00d95fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1837: 00dc7bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1838: 0061bdec 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_b │ │ │ │ 1839: 00d9a2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1840: 00304848 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1841: 008e8f68 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1841: 008e8f88 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1842: 00d92020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1843: 00d990fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1844: 00dc7688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1845: 00c87bf8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1846: 0042e32c 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1847: 0061be4c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_h │ │ │ │ 1848: 0029089c 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1849: 00dc760c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1850: 00d89fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1851: 0096a3e8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1851: 0096a408 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1852: 00d9c900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1853: 00d8f738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1854: 0037b600 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1855: 008fe8e0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1856: 0075157c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1855: 008fe900 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1856: 0075159c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1857: 0058f274 140 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1858: 00d8a908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1859: 0073ace4 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1859: 0073ad04 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1860: 00d8d110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1861: 0061beac 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_w │ │ │ │ 1862: 0048e76c 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1863: 00822adc 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1863: 00822afc 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1864: 00d8aef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1865: 00dc8094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1866: 002abb4c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1867: 00d98b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1868: 0094d3b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1869: 009461f8 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1870: 007f8438 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1871: 007f2bf8 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1868: 0094d3d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1869: 00946218 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1870: 007f8458 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1871: 007f2c18 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1872: 00dc815e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1873: 002c3ef8 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1874: 00d9be44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1875: 00cb4c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1876: 00ce3404 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsof_m │ │ │ │ 1877: 00d913cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1878: 009d2038 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1878: 009d2058 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1879: 00dc6db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1880: 0025e698 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1881: 00dc80b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1882: 008bbd84 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1882: 008bbda4 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1883: 00dc8546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1884: 00521880 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1885: 00d9406c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1886: 00dc82b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1887: 00d95218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1888: 00c78814 60 OBJECT GLOBAL DEFAULT 21 riscv_cpu_named_features │ │ │ │ - 1889: 00b83cc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1890: 008186d8 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1889: 00b83ce8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1890: 008186f8 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1891: 00d909ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1892: 00dc86aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1893: 00d9fa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1894: 00cfe734 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_b │ │ │ │ - 1895: 00983810 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1895: 00983830 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1896: 006052a0 808 FUNC GLOBAL DEFAULT 12 helper_vl4re16_v │ │ │ │ 1897: 00d97dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1898: 005c4840 48 FUNC GLOBAL DEFAULT 12 imsic_num_bits │ │ │ │ 1899: 00dc6708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1900: 00d9fe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1901: 002ab440 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1902: 00604d24 804 FUNC GLOBAL DEFAULT 12 helper_vl2re64_v │ │ │ │ 1903: 00cfe5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_d │ │ │ │ - 1904: 0078c558 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1905: 00729474 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1904: 0078c578 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1905: 00729494 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1906: 00dc7fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1907: 00dc7084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1908: 002aa960 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1909: 00294754 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1910: 00cfe6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_h │ │ │ │ 1911: 00dc6468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1912: 00dc6f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1913: 00933ca0 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1914: 0099a368 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1913: 00933cc0 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1914: 0099a388 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1915: 00dc6c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1916: 00da0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1917: 008d9c7c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1917: 008d9c9c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1918: 00d8bc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1919: 007e4658 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1919: 007e4678 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1920: 00dc7b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1921: 00dc766a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1922: 008cb80c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1923: 008e50e8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1922: 008cb82c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1923: 008e5108 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1924: 00d8f9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1925: 0077e478 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1926: 00925274 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1925: 0077e498 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1926: 00925294 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1927: 00dc8282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1928: 00d97f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1929: 00cfe62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_w │ │ │ │ 1930: 00dc6ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1931: 008d15bc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1931: 008d15dc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1932: 00d98eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ 1933: 00dc6a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1934: 009d5fa0 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1934: 009d5fc0 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1935: 00d96ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1936: 00dc60cd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1937: 00dc7dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1938: 00dc801a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1939: 00c81a20 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1940: 00d9096c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1941: 009be610 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1941: 009be630 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1942: 00dc7794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1943: 005af55c 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1944: 00dc8352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1945: 0059b710 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1946: 0055d618 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1947: 00d8f748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1948: 00dc772a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1957,736 +1957,736 @@ │ │ │ │ 1953: 00d9b62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1954: 00dc855e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1955: 00dc7cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1956: 00dc80bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1957: 00dc6d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1958: 00d9b46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1959: 00d9b87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1960: 007959d4 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1961: 008c6784 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1960: 007959f4 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1961: 008c67a4 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1962: 00637b24 408 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_b │ │ │ │ 1963: 00d9106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1964: 00cb4bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1965: 00da1bd0 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1966: 007473a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1966: 007473c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1967: 00d9d0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1968: 00dc6a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1969: 00dc8218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1970: 00748a30 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1971: 007e8b20 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1970: 00748a50 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1971: 007e8b40 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1972: 00637cbc 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_h │ │ │ │ 1973: 00dc60a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1974: 00dc610a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1975: 00dc66d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1976: 00d95b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1977: 00dc7814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1978: 0075559c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1979: 00795e48 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1978: 007555bc 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1979: 00795e68 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1980: 00dc6132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1981: 00d96dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1982: 00742910 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1982: 00742930 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1983: 004522c4 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1984: 0075b834 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1985: 008e6984 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1984: 0075b854 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1985: 008e69a4 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1986: 00da0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1987: 00dc6a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1988: 009d4708 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1988: 009d4728 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1989: 00dc73ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1990: 00d8c170 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1991: 0093b0f0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1992: 009666d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1991: 0093b110 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1992: 009666f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1993: 00637e40 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_w │ │ │ │ 1994: 005edb70 152 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_wu │ │ │ │ 1995: 00dc78fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1996: 0039364c 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1997: 00290a08 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1998: 00dc82f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1999: 006083a0 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_b │ │ │ │ - 2000: 00869280 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 2001: 0079651c 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 2000: 008692a0 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2001: 0079653c 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2002: 00611290 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_b │ │ │ │ 2003: 00d9b2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2004: 00611950 592 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_d │ │ │ │ 2005: 00dc60b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2006: 00608400 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_h │ │ │ │ 2007: 00dc7d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2008: 00da21f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 2009: 006114d0 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_h │ │ │ │ - 2010: 008211c0 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2011: 006b94c0 892 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ - 2012: 009b52cc 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2010: 008211e0 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2011: 006b94e0 892 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ + 2012: 009b52ec 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2013: 00d989f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2014: 00dc7a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2015: 00da0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2016: 00c81af4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2017: 00d9ace4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2018: 004d7480 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2019: 00d99d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 2020: 00608460 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_w │ │ │ │ - 2021: 0085daa8 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2022: 00870cd0 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2021: 0085dac8 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2022: 00870cf0 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2023: 00dc799e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 2024: 007345e0 2568 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 2024: 00734600 2568 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2025: 005b44d0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ 2026: 00611710 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_w │ │ │ │ - 2027: 008d9cec 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2028: 00815258 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2027: 008d9d0c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2028: 00815278 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2029: 005a8298 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2030: 009aa770 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2031: 008ce2fc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2030: 009aa790 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2031: 008ce31c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2032: 005e9fe4 28 FUNC GLOBAL DEFAULT 12 helper_fmaxm_d │ │ │ │ - 2033: 009aa5d8 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2033: 009aa5f8 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2034: 00d910bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2035: 005ea938 184 FUNC GLOBAL DEFAULT 12 helper_fmaxm_h │ │ │ │ 2036: 00dc8342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2037: 0038e398 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2038: 00813e3c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2038: 00813e5c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2039: 00dc852a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2040: 00dc69f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2041: 00dc6b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2042: 002aaa10 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2043: 00747198 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2044: 0070bef8 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2043: 007471b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2044: 0070bf18 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2045: 005692b0 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2046: 0075c898 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2046: 0075c8b8 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2047: 00ce8f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_b │ │ │ │ 2048: 00dc7936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2049: 00796d98 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2049: 00796db8 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2050: 00304ddc 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2051: 00dc7110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2052: 00d8aa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2053: 0042a7ec 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2054: 00d9e6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2055: 00d8af18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2056: 00dc73fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 2057: 00ce8dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_d │ │ │ │ 2058: 002b3668 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2059: 003a9bd8 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2060: 00d93e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2061: 00dc86a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2062: 00d8f0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2063: 00740280 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2064: 0071b1d8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2063: 007402a0 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2064: 0071b1f8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2065: 0038509c 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2066: 005e9818 120 FUNC GLOBAL DEFAULT 12 helper_fmaxm_s │ │ │ │ - 2067: 0075b21c 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2067: 0075b23c 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2068: 00d9fa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2069: 00ce8ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_h │ │ │ │ 2070: 00dc7d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2071: 00dc7d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2072: 00d8fb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2073: 005fa6a0 1988 FUNC GLOBAL DEFAULT 12 helper_vle32_v │ │ │ │ 2074: 002b4db0 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2075: 007826fc 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2076: 009617d4 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2077: 00817230 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 2078: 009c50bc 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2079: 008164dc 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2075: 0078271c 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2076: 009617f4 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2077: 00817250 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2078: 009c50dc 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2079: 008164fc 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2080: 00d9b0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2081: 0095f408 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2082: 0099a760 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2081: 0095f428 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2082: 0099a780 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2083: 00d9df04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2084: 00dc831c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2085: 00928f58 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2085: 00928f78 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2086: 00d8d3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2087: 00ce8e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_w │ │ │ │ 2088: 00428920 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2089: 009b27bc 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2090: 00827960 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2089: 009b27dc 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2090: 00827980 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2091: 00dc826a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2092: 0095af40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2092: 0095af60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2093: 002b2820 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2094: 00ce4dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse64_v │ │ │ │ 2095: 00dc8450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2096: 00d9e0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2097: 007b0404 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2097: 007b0424 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2098: 002d0114 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2099: 00da2b10 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2100: 00d8cbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2101: 00d8dfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2102: 00dc73c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2103: 00dc69b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2104: 00dc6e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2105: 008249e0 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2105: 00824a00 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2106: 00d9453c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2107: 00dc8be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2108: 00dc6916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2109: 009b6f50 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2109: 009b6f70 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2110: 00d844a8 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2111: 00d9100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2112: 00d96aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2113: 00cb4b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2114: 002b305c 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2115: 00913078 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2116: 009b9260 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 2117: 00777568 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2118: 007f6f4c 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2115: 00913098 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2116: 009b9280 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2117: 00777588 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2118: 007f6f6c 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2119: 002a4c80 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2120: 00747f9c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2120: 00747fbc 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2121: 00dc855c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2122: 00c87c98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2123: 00dc71aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2124: 00d99a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2125: 0033fbd0 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2126: 00dc79ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2127: 00d98ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2128: 00dc60b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2129: 00422ef4 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2130: 002ff730 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2131: 0090cb54 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2132: 008de7d0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2131: 0090cb74 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2132: 008de7f0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2133: 00dc7e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2134: 00d9455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2135: 00cfe944 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_b │ │ │ │ - 2136: 008fee80 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2136: 008feea0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2137: 002f709c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2138: 00cfe7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_d │ │ │ │ 2139: 00d98b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2140: 00dc6986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2141: 00dc713e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2142: 0054436c 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2143: 00cfe8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_h │ │ │ │ 2144: 002fd580 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2145: 00dc678e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2146: 0054fd80 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2147: 00c81344 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2148: 00dc6598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 2149: 009267a4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2149: 009267c4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2150: 00d9a434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2151: 00da4a74 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2152: 002f7734 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2153: 00dc68ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2154: 00dc6324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2155: 003322ec 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2156: 00d8b544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2157: 00dc8c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2158: 00dc83a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2159: 008da088 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2159: 008da0a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2160: 00dc6fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2161: 00c80c74 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2162: 00ce0518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v_mask │ │ │ │ 2163: 00dc8be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2164: 007574d4 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2164: 007574f4 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2165: 0063a028 264 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_b │ │ │ │ 2166: 00dc61d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2167: 00dc85f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2168: 008cb7b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2168: 008cb7d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2169: 00dc6ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2170: 00996e7c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2170: 00996e9c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ 2171: 0063a338 324 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_d │ │ │ │ - 2172: 00b0b010 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2172: 00b0b030 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2173: 00cfe83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_w │ │ │ │ 2174: 00dc8bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2175: 0063a130 260 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_h │ │ │ │ 2176: 00cf6d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_b │ │ │ │ 2177: 00cf6bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_d │ │ │ │ 2178: 00dc7860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2179: 00dc6998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2180: 00d9fda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2181: 00d009c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mnret │ │ │ │ - 2182: 008c3e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2183: 0096ef34 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2184: 00990798 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2182: 008c3eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2183: 0096ef54 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2184: 009907b8 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2185: 00cf6d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_h │ │ │ │ 2186: 00d9472c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2187: 007e8b38 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2188: 009bddf0 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2187: 007e8b58 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2188: 009bde10 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2189: 0029d548 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2190: 00d9df64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2191: 00d8fce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2192: 0055e344 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2193: 005dcbcc 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_geilen │ │ │ │ 2194: 00cb5314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2195: 00d9a954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2196: 00d9c104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2197: 00dc637a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2198: 0099aa90 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2198: 0099aab0 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2199: 0063a234 260 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_w │ │ │ │ 2200: 00dc70f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2201: 006192cc 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_b │ │ │ │ 2202: 00d910fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2203: 00d952d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2204: 00dc7e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2205: 005b4340 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ 2206: 006193ec 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_d │ │ │ │ - 2207: 007490dc 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2208: 00816778 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2207: 007490fc 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2208: 00816798 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2209: 00d931bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2210: 00287080 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2211: 00dc6f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2212: 00cf6c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_w │ │ │ │ 2213: 00dc6ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2214: 00d8cff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2215: 00d9e004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2216: 0097eb74 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2216: 0097eb94 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2217: 0061932c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_h │ │ │ │ 2218: 00d967c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2219: 00821a40 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2219: 00821a60 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2220: 00dc79f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2221: 002a4d24 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2222: 00304d5c 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2223: 007dce08 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2223: 007dce28 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2224: 002fa5c4 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2225: 0081817c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2225: 0081819c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2226: 00540d44 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2227: 00d9d9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2228: 00dc8528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2229: 0099cba4 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2229: 0099cbc4 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2230: 00521950 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2231: 002e6a0c 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2232: 002fdec8 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2233: 00d9f138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2234: 00dc6592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2235: 005b05f4 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2236: 00586110 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2237: 0061938c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_w │ │ │ │ - 2238: 00744fec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2238: 0074500c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2239: 00d9be84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2240: 00d97188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2241: 009d5fa8 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2242: 00744aa0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2241: 009d5fc8 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2242: 00744ac0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2243: 00da1988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2244: 00297468 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2245: 00938434 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2245: 00938454 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2246: 002adf4c 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2247: 00dc746c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2248: 00dc6444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2249: 0096f608 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2249: 0096f628 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2250: 00dc7f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2251: 00d99f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2252: 0099e918 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2253: 00929640 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2254: 0091a7c0 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2252: 0099e938 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2253: 00929660 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2254: 0091a7e0 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2255: 00d95a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2256: 00dc62c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2257: 00cf73b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_b │ │ │ │ 2258: 00dc64e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2259: 00d9dc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2260: 009838d8 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2260: 009838f8 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2261: 00cf7228 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_d │ │ │ │ 2262: 00d97aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2263: 007e7924 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2264: 00817784 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2265: 007e6f40 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2263: 007e7944 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2264: 008177a4 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2265: 007e6f60 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2266: 00dc6e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2267: 00d9d234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2268: 009331cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2268: 009331ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2269: 00cf7330 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_h │ │ │ │ 2270: 00d8d748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2271: 00cfd294 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_b │ │ │ │ - 2272: 007221a0 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2272: 007221c0 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2273: 00d92200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2274: 00cfd108 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_d │ │ │ │ 2275: 00dc819e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2276: 00cfce74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_h │ │ │ │ 2277: 00d9ef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2278: 00dc6d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2279: 00cfd210 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_h │ │ │ │ 2280: 005ad0f4 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2281: 00dc6ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2282: 0043897c 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2283: 00dc769e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2284: 00815ed4 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2284: 00815ef4 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2285: 004bcefc 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2286: 0096a6f4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2286: 0096a714 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2287: 00dc823c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2288: 00907044 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2288: 00907064 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2289: 00d980bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2290: 0099103c 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2291: 00950528 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2290: 0099105c 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2291: 00950548 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ 2292: 00cec35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_b │ │ │ │ 2293: 00cf72ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_w │ │ │ │ - 2294: 008cc610 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2295: 009ccc18 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2294: 008cc630 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2295: 009ccc38 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2296: 00cec1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_d │ │ │ │ 2297: 00d949ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2298: 00cfcdf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_w │ │ │ │ - 2299: 0094968c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2299: 009496ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2300: 00389c68 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2301: 00dc819a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2302: 0033a780 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2303: 00dc6c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2304: 00cec2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_h │ │ │ │ - 2305: 007983a0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2305: 007983c0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2306: 00dc8390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2307: 00cfd18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_w │ │ │ │ - 2308: 0091bbf8 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2308: 0091bc18 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2309: 00dc5e48 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2310: 00dc8296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2311: 00742a1c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2311: 00742a3c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2312: 00da1c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2313: 006ebe38 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2313: 006ebe58 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2314: 00299284 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2315: 00dc72ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2316: 00dc78ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2317: 00d928d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2318: 0052d4a8 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2319: 00dc7624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2320: 00cec254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_w │ │ │ │ - 2321: 0077f9c4 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2321: 0077f9e4 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2322: 00dc6c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2323: 00d9374c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2324: 006ebe40 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2325: 007b0734 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2324: 006ebe60 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2325: 007b0754 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2326: 00da2c60 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2327: 00d01ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf2_vi │ │ │ │ 2328: 00d90a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2329: 00d8de5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2330: 00cb9fe4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2331: 00dc7520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2332: 0096236c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2333: 0078b294 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2334: 00939834 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2332: 0096238c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2333: 0078b2b4 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2334: 00939854 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ 2335: 0061944c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_b │ │ │ │ - 2336: 00b990dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2337: 00741214 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2336: 00b990fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2337: 00741234 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2338: 002fed74 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2339: 0061956c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_d │ │ │ │ 2340: 00da0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2341: 002abe7c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2342: 00dc7236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2343: 0051432c 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2344: 004d63e4 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2345: 00dc7bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2346: 00dc77a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2347: 00dc64e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2348: 00807d20 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2349: 006ebe3c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2348: 00807d40 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2349: 006ebe5c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2350: 006194ac 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_h │ │ │ │ 2351: 00dc648c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2352: 00dc758a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2353: 0075d8fc 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2353: 0075d91c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2354: 00dc6e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2355: 009beda0 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2356: 008fda08 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2355: 009bedc0 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2356: 008fda28 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2357: 00d95018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2358: 00d9d424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2359: 0094f324 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2359: 0094f344 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2360: 00d9445c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2361: 00dc7fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2362: 00428e94 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2363: 00d8de2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2364: 00510ca4 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2365: 00d8de4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2366: 00d9fbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2367: 0062c7b4 780 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_d │ │ │ │ 2368: 00dc64ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2369: 007b87d4 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2369: 007b87f4 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2370: 0061950c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_w │ │ │ │ 2371: 0062c23c 704 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_h │ │ │ │ 2372: 00da1588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2373: 00dc7944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2374: 002a4dc8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2375: 00d9d184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2376: 002682f0 204 FUNC GLOBAL DEFAULT 12 decode_xtheadmemidx │ │ │ │ - 2377: 0082b774 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2377: 0082b794 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ 2378: 00dc742c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_DSTATE │ │ │ │ - 2379: 00999aa4 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2379: 00999ac4 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2380: 00d99ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2381: 00dc6c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2382: 00dc7b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2383: 00dc7484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2384: 0092965c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2384: 0092967c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2385: 00dc64e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2386: 009989fc 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2387: 00918bcc 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2388: 00928704 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2386: 00998a1c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2387: 00918bec 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2388: 00928724 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2389: 00dc84f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2390: 0062c4fc 696 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_w │ │ │ │ 2391: 00d9d884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2392: 00d9d914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2393: 00dc63f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2394: 00da0338 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2395: 00dc6eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2396: 00dc736c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2397: 00dc8290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2398: 00da16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2399: 00dc70a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2400: 00952c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2401: 00943380 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2402: 008d5968 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2403: 0098dffc 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2404: 009056f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2400: 00952c90 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2401: 009433a0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2402: 008d5988 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2403: 0098e01c 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2404: 00905714 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2405: 00dc74b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2406: 0046992c 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2407: 00dc7248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2408: 00dc84e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2409: 00300dec 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2410: 007773e8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2410: 00777408 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2411: 004eddf4 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2412: 0055e468 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2413: 00764320 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2414: 008132fc 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2413: 00764340 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2414: 0081331c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2415: 00bce890 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2416: 00d928b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2417: 00d9eea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2418: 0098c968 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2418: 0098c988 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2419: 00dc8b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2420: 004940e4 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2421: 00d905ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2422: 00338118 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2423: 00dc6f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2424: 00dc655e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2425: 00dc751c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2426: 0080893c 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2426: 0080895c 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2427: 00d8ec8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2428: 00dc854a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2429: 00d8e03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ - 2430: 0072fd64 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2431: 008c4784 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2430: 0072fd84 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2431: 008c47a4 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2432: 002a7594 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2433: 00971ad4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2433: 00971af4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2434: 00624d08 476 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_d │ │ │ │ 2435: 00ce6a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_b │ │ │ │ 2436: 00dc8be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2437: 00dc85ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2438: 005177c4 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2439: 00ce689c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_d │ │ │ │ 2440: 006249c4 436 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_h │ │ │ │ 2441: 00dc68c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2442: 0080be1c 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2442: 0080be3c 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2443: 0041e600 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2444: 00dc8bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2445: 007946b0 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2445: 007946d0 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2446: 00d999e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2447: 00ce69a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_h │ │ │ │ 2448: 0054ef0c 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2449: 00dc869c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2450: 00da2270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2451: 00dc7810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2452: 00dc8058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2453: 00d9a0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2454: 00745f04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2454: 00745f24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2455: 00dc7fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2456: 007630e4 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2457: 0074ec30 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2458: 008143b4 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2456: 00763104 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2457: 0074ec50 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2458: 008143d4 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2459: 00dc6936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2460: 00da104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2461: 00567f08 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2462: 005722fc 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ 2463: 00624b78 400 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_w │ │ │ │ - 2464: 009cbff8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2465: 00784c70 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2466: 0072cc60 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2464: 009cc018 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2465: 00784c90 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2466: 0072cc80 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2467: 00dc73e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2468: 00ce6920 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_w │ │ │ │ 2469: 00d95098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2470: 00d8ed0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2471: 00918174 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2471: 00918194 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2472: 00519d00 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2473: 0038ccf4 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2474: 00da12f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2475: 00dc7958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2476: 00d97ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2477: 0070e13c 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2477: 0070e15c 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2478: 004ec704 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2479: 005ecc4c 184 FUNC GLOBAL DEFAULT 12 helper_csrrw │ │ │ │ 2480: 00d97098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2481: 00d9d354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2482: 0099f68c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2482: 0099f6ac 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2483: 00d92760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2484: 00d95548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2485: 00dc72e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2486: 00dc73c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2487: 00dc6688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2488: 008acf50 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2489: 008fd078 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2490: 007bccc0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2488: 008acf70 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2489: 008fd098 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2490: 007bcce0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2491: 00d8fd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2492: 0030594c 368 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2493: 00dc7366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2494: 00d8ace8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2495: 0091a7dc 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2495: 0091a7fc 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2496: 00d9f504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2497: 007493e8 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2498: 00931200 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2497: 00749408 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2498: 00931220 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2499: 00dc79ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2500: 007dcfc8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2500: 007dcfe8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2501: 003327d4 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2502: 00dc6d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2503: 008e1820 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2504: 0079a97c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2503: 008e1840 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2504: 0079a99c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2505: 00462c84 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2506: 002a1d60 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2507: 0060c860 396 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_b │ │ │ │ 2508: 00cfcf7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_h │ │ │ │ 2509: 005bc14c 200 FUNC GLOBAL DEFAULT 12 riscv_setup_direct_kernel │ │ │ │ 2510: 003e9cd8 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2511: 0060ccf0 432 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_d │ │ │ │ 2512: 00dc6176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2513: 00dc613a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2514: 0073aa00 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2514: 0073aa20 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2515: 00cb9f34 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2516: 009ac354 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2516: 009ac374 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2517: 0060c9ec 396 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_h │ │ │ │ 2518: 00dc8118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2519: 00cb9f54 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2520: 00762240 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2521: 0096bf44 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2520: 00762260 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2521: 0096bf64 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2522: 00cb9f94 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2523: 00558388 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2524: 00d9a504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2525: 009b946c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2525: 009b948c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2526: 00d96978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2527: 00514290 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2528: 00d95058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2529: 008da5bc 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2529: 008da5dc 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2530: 00d9de54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2531: 002ad080 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2532: 009c7764 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2533: 00745c40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2532: 009c7784 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2533: 00745c60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2534: 00523174 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2535: 00d93a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2536: 0094f6bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2536: 0094f6dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2537: 00cfcef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_w │ │ │ │ 2538: 00dc64cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2539: 00d00414 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_clean_flush │ │ │ │ 2540: 00d9c870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2541: 00dc7ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2542: 0038d960 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2543: 007f8cb4 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2544: 009b989c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2543: 007f8cd4 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2544: 009b98bc 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2545: 0060cb78 376 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_w │ │ │ │ 2546: 00d93ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2547: 0084f664 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2547: 0084f684 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2548: 00391c9c 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2549: 007805d4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2550: 0071b174 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2551: 006ec9bc 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2552: 008df468 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2549: 007805f4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2550: 0071b194 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2551: 006ec9dc 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2552: 008df488 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2553: 0037ac40 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2554: 0091a928 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2554: 0091a948 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2555: 00dc60c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2556: 00b82c80 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2556: 00b82ca0 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2557: 00dc64ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2558: 00d931ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2559: 00dc811c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2560: 008d3cf4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2561: 0075ae08 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2560: 008d3d14 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2561: 0075ae28 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2562: 00d9a0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2563: 0073ed8c 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2563: 0073edac 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2564: 00dc7760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2565: 00dc7d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2566: 0070963c 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2566: 0070965c 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2567: 00d9abd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2568: 00dc6b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2569: 00d8cc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2570: 00ceaa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_d │ │ │ │ 2571: 00615d44 624 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_b │ │ │ │ 2572: 00dc8238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2573: 00d9f248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2574: 0093f870 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2574: 0093f890 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2575: 0052100c 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2576: 00616494 592 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_d │ │ │ │ 2577: 00da1328 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2578: 00ceab20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_h │ │ │ │ 2579: 00493e40 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2580: 005681e4 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2581: 00dc6a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2582: 0096d93c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2583: 0095cfc4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2582: 0096d95c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2583: 0095cfe4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2584: 002a2da8 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2585: 004ff520 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ 2586: 00615fb4 628 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_h │ │ │ │ - 2587: 0099b8e0 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2587: 0099b900 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2588: 00d8c698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2589: 00d959c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2590: 0095dc60 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2590: 0095dc80 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2591: 00d97bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2592: 00dc8164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2593: 00d955b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2594: 00ce5ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_32_v │ │ │ │ 2595: 00d8d130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2596: 00dc7220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2597: 00d9ec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2598: 00dc6bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2599: 00d9ef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2600: 00794778 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2600: 00794798 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2601: 00dc774c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2602: 00dc6b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2603: 00946798 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2604: 006cc08c 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2603: 009467b8 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2604: 006cc0ac 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2605: 00dc7b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2606: 005132a8 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2607: 00965148 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2608: 0094df3c 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2607: 00965168 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2608: 0094df5c 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2609: 00cb89bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2610: 00ceaa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_w │ │ │ │ 2611: 00dc66a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2612: 00608a60 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_b │ │ │ │ - 2613: 0096cfd4 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2613: 0096cff4 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2614: 00dc7058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2615: 00616228 620 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_w │ │ │ │ - 2616: 008e53cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2616: 008e53ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2617: 00dc7c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2618: 0080b978 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2619: 006b9354 8 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ - 2620: 007c65b0 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2618: 0080b998 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2619: 006b9374 8 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ + 2620: 007c65d0 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2621: 00608ac0 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_h │ │ │ │ 2622: 00dc7df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2623: 00dc816e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2624: 008084a4 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2625: 0074f128 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2624: 008084c4 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2625: 0074f148 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2626: 00c80c34 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2627: 002b7c34 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2628: 00da23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2629: 0078a394 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2630: 007e970c 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2629: 0078a3b4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2630: 007e972c 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2631: 002d0610 4360 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2632: 00c81474 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2633: 0093ed4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2634: 007b0110 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2633: 0093ed6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2634: 007b0130 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2635: 00d975f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2636: 00d9ee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2637: 00827978 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2637: 00827998 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2638: 0042aa3c 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2639: 00dc82d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2640: 00c87b80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2641: 00608b20 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_w │ │ │ │ 2642: 005ea3e8 24 FUNC GLOBAL DEFAULT 12 helper_froundnx_d │ │ │ │ 2643: 00d979e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2644: 00d8df9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2645: 0096365c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2646: 0099c14c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2645: 0096367c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2646: 0099c16c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2647: 00d8f918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2648: 00dc6bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2649: 00da39ac 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2650: 00c81820 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2651: 0042a05c 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2652: 00d9affc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2653: 00cb6208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2654: 00dc8020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2655: 005eae90 136 FUNC GLOBAL DEFAULT 12 helper_froundnx_h │ │ │ │ 2656: 00dc8264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2657: 00955658 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2657: 00955678 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ 2658: 00ce32fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_b │ │ │ │ - 2659: 00809294 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2659: 008092b4 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2660: 00dc71de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2661: 0025b518 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2662: 00ce3170 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_d │ │ │ │ 2663: 00dc6efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2664: 0092a6dc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2664: 0092a6fc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2665: 00d00bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sret │ │ │ │ 2666: 00d9e2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2667: 00ce3278 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_h │ │ │ │ 2668: 00d8e76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2669: 00dc6bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2670: 00dc7d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2671: 005e9e5c 108 FUNC GLOBAL DEFAULT 12 helper_froundnx_s │ │ │ │ 2672: 00d93c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2673: 00c87d60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2674: 0052315c 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2675: 00c81c3c 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2676: 00ce3c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re8_v │ │ │ │ 2677: 00ce0494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v_mask │ │ │ │ 2678: 00d8a2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2679: 007401e8 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2679: 00740208 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2680: 00dc863a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2681: 00816e3c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2681: 00816e5c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2682: 00dc7dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2683: 00dc7eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2684: 002b1fb4 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2685: 002fffb0 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2686: 00dc6de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2687: 002989d0 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2688: 00d02304 132 OBJECT GLOBAL DEFAULT 24 helper_info_zip │ │ │ │ @@ -2694,203 +2694,203 @@ │ │ │ │ 2690: 00ce31f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_w │ │ │ │ 2691: 002fe094 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2692: 00da1aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2693: 0062ff88 400 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_d │ │ │ │ 2694: 00da0ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2695: 00dc7276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2696: 0029d5c0 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2697: 00b83c98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2698: 007448d0 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2697: 00b83cb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2698: 007448f0 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2699: 00d9c600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ 2700: 0062fc9c 384 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_h │ │ │ │ - 2701: 006da8c4 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2702: 0093f30c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2701: 006da8e4 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2702: 0093f32c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2703: 00dc722c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2704: 007856d0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2704: 007856f0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2705: 00d978d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2706: 00d8a9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2707: 00dc762a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2708: 00dc7974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2709: 00dc81f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2710: 004edfa8 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2711: 007978a8 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2711: 007978c8 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2712: 00d90cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2713: 0086bc3c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2713: 0086bc5c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2714: 00d8ef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2715: 00d9fd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2716: 00dc6fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2717: 00dc7d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2718: 00dc7bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2719: 0062fe1c 364 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_w │ │ │ │ 2720: 00474318 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2721: 00dc6572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2722: 00d932fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2723: 008ff588 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2723: 008ff5a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2724: 0037c174 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2725: 00dc6316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2726: 0033e808 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2727: 00dc7be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2728: 007438b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2729: 0085f774 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2730: 0097ea24 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2728: 007438d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2729: 0085f794 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2730: 0097ea44 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2731: 00ce059c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v_mask │ │ │ │ 2732: 00dc8626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2733: 00d05064 132 OBJECT GLOBAL DEFAULT 24 helper_info_rems_i128 │ │ │ │ 2734: 00603e40 800 FUNC GLOBAL DEFAULT 12 helper_vl1re32_v │ │ │ │ 2735: 00dc7dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2736: 00d8dc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2737: 009cc094 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2738: 008a9b58 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2737: 009cc0b4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2738: 008a9b78 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2739: 00d9f654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2740: 00dc65d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2741: 00723638 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2741: 00723658 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2742: 00dc6584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2743: 00dc7610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2744: 00305b58 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2745: 00b99098 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2745: 00b990b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2746: 00dc6c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2747: 00d8df1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2748: 0061d0ac 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_b │ │ │ │ - 2749: 0070ca2c 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2749: 0070ca4c 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2750: 004d6d00 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2751: 00921ed8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2751: 00921ef8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2752: 0061d1cc 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_d │ │ │ │ 2753: 0029d4c8 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2754: 007597cc 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2754: 007597ec 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2755: 00d9d854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2756: 00d91e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2757: 008d55c0 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2757: 008d55e0 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2758: 00dc7d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2759: 004ffb14 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2760: 00428bf8 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2761: 00da2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ 2762: 0061d10c 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_h │ │ │ │ - 2763: 0099a4f8 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2764: 00968fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2763: 0099a518 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2764: 00969000 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2765: 00d8bf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2766: 008a84f4 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2767: 008393f8 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2766: 008a8514 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2767: 00839418 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2768: 004928e4 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2769: 00d8bc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2770: 00d95388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2771: 008fab60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2771: 008fab80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2772: 00c80c8c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2773: 00d9d0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2774: 009c85d4 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ - 2775: 00760014 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2774: 009c85f4 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2775: 00760034 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2776: 00dc8028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2777: 00dc802a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ - 2778: 0073e97c 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2778: 0073e99c 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2779: 00d9a1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2780: 00d93bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2781: 0061d16c 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_w │ │ │ │ 2782: 00d93d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2783: 006c803c 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2783: 006c805c 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2784: 0050f110 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2785: 0071e44c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2786: 007f5cb8 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2785: 0071e46c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2786: 007f5cd8 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2787: 003de3e4 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2788: 00cb76a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2789: 00950f64 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2789: 00950f84 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2790: 00c8107c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2791: 00d958c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2792: 00dc7dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2793: 008abc54 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2794: 0076231c 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2793: 008abc74 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2794: 0076233c 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2795: 00ce08b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_d │ │ │ │ 2796: 00c81a80 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2797: 0061f1ac 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_b │ │ │ │ 2798: 00d90d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2799: 00dc6646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2800: 00dc67d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2801: 00d9d5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ 2802: 00d0240c 132 OBJECT GLOBAL DEFAULT 24 helper_info_brev8 │ │ │ │ - 2803: 00934458 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2803: 00934478 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2804: 00dc715c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2805: 00ce09bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_h │ │ │ │ 2806: 00da04c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2807: 005e9f00 28 FUNC GLOBAL DEFAULT 12 helper_fmul_d │ │ │ │ 2808: 00db592c 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2809: 005e9f9c 72 FUNC GLOBAL DEFAULT 12 helper_fmax_d │ │ │ │ 2810: 0036e7b0 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2811: 00d98b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2812: 00939e54 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2812: 00939e74 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2813: 0061f20c 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_h │ │ │ │ 2814: 005ea570 184 FUNC GLOBAL DEFAULT 12 helper_fmul_h │ │ │ │ 2815: 00d9ed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2816: 005ea868 208 FUNC GLOBAL DEFAULT 12 helper_fmax_h │ │ │ │ 2817: 00dc750c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2818: 00dc768e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2819: 00d9d2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2820: 00970830 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2821: 00943cd0 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2820: 00970850 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2821: 00943cf0 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2822: 00dc7900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2823: 00612dc0 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_b │ │ │ │ 2824: 00d97778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2825: 00ce0938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_w │ │ │ │ 2826: 005e9590 120 FUNC GLOBAL DEFAULT 12 helper_fmul_s │ │ │ │ 2827: 005e9788 144 FUNC GLOBAL DEFAULT 12 helper_fmax_s │ │ │ │ - 2828: 009cb600 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2828: 009cb620 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ 2829: 00613480 592 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_d │ │ │ │ - 2830: 00903cac 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2830: 00903ccc 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2831: 005287ac 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ 2832: 0061f26c 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_w │ │ │ │ - 2833: 00821a58 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2834: 008220f8 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2835: 0095ad18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2833: 00821a78 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2834: 00822118 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2835: 0095ad38 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2836: 00dc7f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2837: 0049ee50 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2838: 00dc80d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2839: 00d9b47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ 2840: 00613000 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_h │ │ │ │ - 2841: 0095b0b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2841: 0095b0d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2842: 00490510 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2843: 004ef6bc 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2844: 00d8bdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2845: 00d910ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2846: 00d8e74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2847: 00dc7052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2848: 0099be50 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2848: 0099be70 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2849: 00d9c820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2850: 009d49d4 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2851: 0095eea0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2852: 009c0b38 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2853: 00721fa8 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2850: 009d49f4 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2851: 0095eec0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2852: 009c0b58 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2853: 00721fc8 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2854: 00dc7ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2855: 00d9350c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2856: 00d98e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ - 2857: 008c3b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2858: 0078e244 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2859: 0073eb14 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2857: 008c3b78 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2858: 0078e264 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2859: 0073eb34 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2860: 00dc6606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2861: 00d8b3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2862: 00c80fb4 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2863: 0029bcb0 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2864: 00d8a1a0 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2865: 00dc7014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2866: 00d97dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2867: 00613240 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_w │ │ │ │ 2868: 00dc7734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2869: 00da23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2870: 00d95fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2871: 00914eb0 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2871: 00914ed0 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2872: 00da161c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2873: 00530494 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2874: 00d98dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2875: 00740180 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2876: 00974724 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2875: 007401a0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2876: 00974744 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2877: 0031e72c 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2878: 00dc81f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2879: 00924be4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2879: 00924c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2880: 00521318 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2881: 008c03a4 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2881: 008c03c4 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2882: 00d9e1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2883: 0033784c 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2884: 00821e50 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2885: 009a286c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2884: 00821e70 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2885: 009a288c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2886: 00d9d1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2887: 00c82040 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2888: 003e9d54 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2889: 005947dc 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2890: 00d90c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2891: 00515758 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2892: 004cf950 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ @@ -2899,319 +2899,319 @@ │ │ │ │ 2895: 002a3934 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2896: 00dc6dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2897: 002fb848 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2898: 00d8a020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2899: 005d8f1c 48 FUNC GLOBAL DEFAULT 12 satp_mode_max_from_map │ │ │ │ 2900: 00d8a410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ 2901: 00ce38a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch64_vv │ │ │ │ - 2902: 00983bec 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2902: 00983c0c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2903: 00d9845c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2904: 0072d744 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2904: 0072d764 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2905: 00dc7b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2906: 00da12e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2907: 00dc76e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2908: 00d8fe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2909: 00d93c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2910: 00dc7000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2911: 00d8be4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2912: 008c41cc 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2912: 008c41ec 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2913: 00dc617a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2914: 00dc79d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2915: 00514a18 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2916: 00d9fd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2917: 00d9380c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2918: 00979954 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2918: 00979974 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2919: 00d9ba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2920: 00d8c248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2921: 00d9b1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2922: 00dc6b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2923: 00821030 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2924: 008ca220 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2923: 00821050 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2924: 008ca240 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2925: 00dc6a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2926: 00dc65a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2927: 00569eac 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2928: 00dc7490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2929: 00ce9c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_d │ │ │ │ - 2930: 00942f94 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2931: 0094d584 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2930: 00942fb4 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2931: 0094d5a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2932: 00ce9d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_h │ │ │ │ 2933: 00dc6d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2934: 00dc77f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2935: 0029d700 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2936: 00824e64 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2936: 00824e84 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2937: 00d9c840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 2938: 00910824 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2938: 00910844 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2939: 00d9a784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2940: 0098af64 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2940: 0098af84 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2941: 00d9108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2942: 002b3018 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2943: 0033f394 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2944: 00d998b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2945: 0073ef90 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2945: 0073efb0 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2946: 00d8ec4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2947: 00942400 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2947: 00942420 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2948: 00d9d394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2949: 007e8870 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2949: 007e8890 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2950: 00d9082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2951: 00ce9cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_w │ │ │ │ 2952: 00dc66ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ 2953: 005dcbfc 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rnmi │ │ │ │ - 2954: 0094ac9c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2955: 009b4088 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2954: 0094acbc 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2955: 009b40a8 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2956: 005aef9c 24 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2957: 00dc851e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2958: 00d9a554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2959: 007065f0 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2959: 00706610 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2960: 00d8c238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2961: 00b990f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2961: 00b99110 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2962: 00cb2194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2963: 00dc6a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2964: 008abd6c 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2964: 008abd8c 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2965: 002c99a4 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2966: 002fd8a0 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2967: 006b5e5c 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2967: 006b5e78 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2968: 002b9000 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2969: 00b2c6b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2970: 00813cec 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2971: 007972bc 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2972: 007416c4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2969: 00b2c6d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2970: 00813d0c 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2971: 007972dc 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2972: 007416e4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2973: 0058227c 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2974: 00721d3c 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2975: 007f42e4 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2974: 00721d5c 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2975: 007f4304 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2976: 00dc8236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2977: 00d9f5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2978: 00cb1954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2979: 00d93f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2980: 0079c034 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2981: 00993ea8 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2980: 0079c054 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2981: 00993ec8 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2982: 00493058 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2983: 00dc7b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ 2984: 0062f184 432 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_d │ │ │ │ - 2985: 00927f40 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2985: 00927f60 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2986: 0027e940 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2987: 0041db70 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2988: 0062ee68 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_h │ │ │ │ 2989: 00dc62bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2990: 002928c4 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2991: 00dc6ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2992: 00dc739a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2993: 007e4334 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2993: 007e4354 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2994: 00d9f44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2995: 00dc8216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2996: 00dc68aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2997: 007e8d28 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2997: 007e8d48 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2998: 00d8f6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2999: 00da0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3000: 00916d50 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3000: 00916d70 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 3001: 0049096c 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 3002: 0074092c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 3002: 0074094c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 3003: 003e60a0 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3004: 00963bd8 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3004: 00963bf8 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3005: 0047ec0c 4280 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3006: 00dc7540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3007: 00d91c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 3008: 0062f000 388 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_w │ │ │ │ 3009: 005bc940 208 FUNC GLOBAL DEFAULT 12 riscv_numa_cpu_index_to_props │ │ │ │ 3010: 00dc8622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3011: 00dc7b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3012: 00d97168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3013: 0099f920 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3013: 0099f940 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3014: 00dc85a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3015: 00dc6d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3016: 00da0238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3017: 0059eed8 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3018: 00dc7c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3019: 00dc8044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3020: 00d90d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3021: 0080b5ec 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3021: 0080b60c 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3022: 00dc6752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3023: 00dc7bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3024: 00da090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3025: 002d74f8 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3026: 009561b0 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3026: 009561d0 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3027: 00dc6966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ - 3028: 006a1fc0 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ + 3028: 006a1fdc 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ 3029: 00d96898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3030: 00da2428 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 3031: 006a2020 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ + 3031: 006a203c 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ 3032: 00dc791e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3033: 007b1290 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3033: 007b12b0 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3034: 00d9362c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3035: 00c87b30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3036: 002bad30 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3037: 00dc66f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3038: 00dc672e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3039: 00d99944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3040: 00dc7040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3041: 00cbef28 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3042: 00d9d4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3043: 00dc6e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3044: 0099ee20 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 3045: 00785fb0 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3046: 0092ae74 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3044: 0099ee40 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3045: 00785fd0 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 3046: 0092ae94 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3047: 00dc7e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3048: 00d9acd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3049: 0041a528 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3050: 00d8ae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3051: 009570e8 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3051: 00957108 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3052: 00d8ba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3053: 00cb9bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3054: 00d988a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3055: 00d99dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 3056: 00629af4 492 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_h │ │ │ │ - 3057: 009ce728 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3058: 009cb5b4 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 3059: 006db9a0 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3057: 009ce748 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3058: 009cb5d4 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3059: 006db9c0 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3060: 00d9b8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3061: 00d95728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3062: 00d92880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3063: 00921630 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3063: 00921650 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3064: 00dc7508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3065: 00c7ba50 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3066: 00c78904 1284 OBJECT GLOBAL DEFAULT 21 riscv_cpu_extensions │ │ │ │ 3067: 00d984dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3068: 007258a8 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3068: 007258c8 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3069: 00d945ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3070: 008d43f4 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3071: 008a633c 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3070: 008d4414 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3071: 008a635c 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3072: 00d8b874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3073: 00511668 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3074: 009655ec 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3074: 0096560c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 3075: 00629ce0 492 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_w │ │ │ │ 3076: 0041b0d8 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3077: 0095c33c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3077: 0095c35c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3078: 00d958a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3079: 008c6080 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3080: 0074f374 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3081: 008c30dc 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3079: 008c60a0 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3080: 0074f394 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3081: 008c30fc 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3082: 00d950c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3083: 005e9f1c 28 FUNC GLOBAL DEFAULT 12 helper_fdiv_d │ │ │ │ 3084: 00da12b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 3085: 005ea628 184 FUNC GLOBAL DEFAULT 12 helper_fdiv_h │ │ │ │ 3086: 00d8af28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3087: 00d97618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3088: 00dc73b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3089: 00d96070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3090: 008fac18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3090: 008fac38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3091: 0060c3e0 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_b │ │ │ │ 3092: 00dc687e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3093: 00dc82e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3094: 00da0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3095: 00d9a324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3096: 0094ed0c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3096: 0094ed2c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ 3097: 0060c500 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_d │ │ │ │ - 3098: 007a4100 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3098: 007a4120 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3099: 00d8bb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3100: 0098a80c 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3100: 0098a82c 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3101: 00d97e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3102: 00dc70d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3103: 00dc7c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3104: 00da2000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3105: 00564650 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ 3106: 0060c440 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_h │ │ │ │ - 3107: 0098f8f0 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3108: 009aeb1c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3107: 0098f910 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3108: 009aeb3c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3109: 005e9608 120 FUNC GLOBAL DEFAULT 12 helper_fdiv_s │ │ │ │ 3110: 00d96d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3111: 00d8d000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3112: 00dc60ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3113: 00d8c568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3114: 00dc6ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3115: 0095b220 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3116: 0075d22c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3115: 0095b240 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3116: 0075d24c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3117: 005dae4c 584 FUNC GLOBAL DEFAULT 12 riscv_isa_write_fdt │ │ │ │ 3118: 00dc7eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3119: 00da0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3120: 0032acc8 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3121: 00dc6aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3122: 005bc550 232 FUNC GLOBAL DEFAULT 12 riscv_socket_check_hartids │ │ │ │ - 3123: 0074179c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3124: 0096f298 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3125: 0099c09c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3123: 007417bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3124: 0096f2b8 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3125: 0099c0bc 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3126: 00dc6b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3127: 00d9dd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3128: 0060c4a0 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_w │ │ │ │ 3129: 0041ba98 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3130: 007f7048 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3130: 007f7068 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3131: 00cb628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3132: 006e7114 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3132: 006e7134 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3133: 00cf2c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_b │ │ │ │ 3134: 00d93a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3135: 00dc72f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3136: 00602528 664 FUNC GLOBAL DEFAULT 12 helper_vsxei32_16_v │ │ │ │ 3137: 00cf2b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_d │ │ │ │ 3138: 00d8a330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3139: 00d9b55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3140: 00268a90 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3141: 00dc82c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3142: 008d41bc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3143: 00991b68 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3142: 008d41dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3143: 00991b88 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3144: 00cf2c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_h │ │ │ │ - 3145: 007f35a4 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3145: 007f35c4 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3146: 00dc6b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3147: 00dc69ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3148: 0099e370 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 3149: 00735b0c 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3148: 0099e390 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3149: 00735b2c 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3150: 00dc7e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ 3151: 00d9d6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3152: 008c1dc8 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3153: 007bcf20 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3152: 008c1de8 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3153: 007bcf40 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3154: 00dc8bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3155: 00dc7636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3156: 007afc88 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3156: 007afca8 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3157: 00d9469c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3158: 009be354 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3158: 009be374 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3159: 005adc6c 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3160: 00dbd994 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3161: 00dc6946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3162: 007ea2d4 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3162: 007ea2f4 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3163: 00cf2b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_w │ │ │ │ 3164: 00dc78ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3165: 002a74e8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3166: 00d96b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3167: 002e0e44 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3168: 005ea1f0 84 FUNC GLOBAL DEFAULT 12 helper_feq_d │ │ │ │ - 3169: 0077f124 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3169: 0077f144 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3170: 00d9e0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3171: 002b5ca0 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3172: 00dc6336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3173: 0093fa98 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3173: 0093fab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3174: 00d90f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3175: 00dc7660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3176: 005ead08 164 FUNC GLOBAL DEFAULT 12 helper_feq_h │ │ │ │ - 3177: 00977190 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3178: 008e3038 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 3179: 0078b438 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3177: 009771b0 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3178: 008e3058 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3179: 0078b458 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3180: 00d9482c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3181: 00dc655a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3182: 0093408c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3183: 008168fc 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3184: 0096fe1c 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3182: 009340ac 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3183: 0081691c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3184: 0096fe3c 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3185: 00d01620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfirst_m │ │ │ │ 3186: 005e9acc 116 FUNC GLOBAL DEFAULT 12 helper_feq_s │ │ │ │ - 3187: 0090fa00 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3187: 0090fa20 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3188: 002b2bbc 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3189: 0056f3b4 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3190: 00d95998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3191: 00d8f018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3192: 002ada50 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3193: 00dc67f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3194: 008df914 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3195: 00964718 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3196: 00913b4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3194: 008df934 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3195: 00964738 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3196: 00913b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3197: 00bd2a68 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3198: 00dc7cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3199: 003889cc 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3200: 00d8d4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3201: 008a6a78 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3201: 008a6a98 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3202: 00dc6808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3203: 009581dc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3204: 008caac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3205: 0075e584 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3206: 00817e20 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3203: 009581fc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3204: 008caae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3205: 0075e5a4 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3206: 00817e40 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3207: 00c7e914 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3208: 00d97418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3209: 00dc839a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3210: 00581e58 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3211: 00d8eccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3212: 00d999f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3213: 00515398 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ @@ -3219,761 +3219,761 @@ │ │ │ │ 3215: 0052f6f4 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3216: 002d1d68 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3217: 00d8f6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3218: 00d8e4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3219: 00dc8bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3220: 00dc6404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3221: 00dc6234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3222: 008c9e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3223: 006f68d0 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3222: 008c9ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3223: 006f68f0 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3224: 00d9a344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3225: 00dc835c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3226: 00d8b534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ - 3227: 006a5af0 440 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ + 3227: 006a5b0c 440 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ 3228: 00dc7dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3229: 00d8c160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3230: 00dc840c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3231: 00821eb0 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3232: 006a5934 444 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ - 3233: 00716d84 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3234: 008d5704 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3231: 00821ed0 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3232: 006a5950 444 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ + 3233: 00716da4 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3234: 008d5724 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3235: 00dc8324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_READ_DSTATE │ │ │ │ - 3236: 0083a6cc 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3236: 0083a6ec 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3237: 00d8bdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3238: 00dc74a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3239: 00d9383c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3240: 00da1b54 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3241: 00955478 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3241: 00955498 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3242: 005349b8 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3243: 00dc7b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3244: 00dc6e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3245: 00dc7150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3246: 00dc866e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3247: 00d05d00 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3248: 00947d6c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3248: 00947d8c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3249: 00d9fa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3250: 007b0078 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3251: 00938600 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3250: 007b0098 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3251: 00938620 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3252: 00d9c640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3253: 00d9330c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3254: 00813c14 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3254: 00813c34 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3255: 00dc8188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3256: 00c80d48 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3257: 00d9080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3258: 00dc75d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3259: 0028d138 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3260: 00938b94 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3260: 00938bb4 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3261: 00d8fd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3262: 00993b6c 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3262: 00993b8c 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3263: 002b4340 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3264: 009665c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3265: 0095aba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3264: 009665e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3265: 0095abc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3266: 00cb772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3267: 00ce8708 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_b │ │ │ │ 3268: 00551208 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3269: 00dc74ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3270: 00dc7dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3271: 008c6320 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3272: 007bd410 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3271: 008c6340 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3272: 007bd430 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3273: 00dc7edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3274: 00ce857c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_d │ │ │ │ 3275: 00da074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3276: 00dc82b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3277: 00d96868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3278: 004dd720 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3279: 00bd1d08 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3280: 00ce8684 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_h │ │ │ │ - 3281: 009993dc 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3281: 009993fc 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3282: 00dc6aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3283: 00d9405c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3284: 00958fd8 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3285: 00735e48 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3284: 00958ff8 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3285: 00735e68 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3286: 00da39bc 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3287: 0054a7ac 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3288: 0041f46c 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3289: 00735f30 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3289: 00735f50 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3290: 00dc6d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3291: 008b31e4 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3291: 008b3204 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3292: 0055e320 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3293: 00d906ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3294: 00ce8600 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_w │ │ │ │ 3295: 00dc8416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3296: 0070b190 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3296: 0070b1b0 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3297: 00c6ce04 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3298: 00501600 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3299: 00940d5c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3300: 0094d470 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3299: 00940d7c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3300: 0094d490 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3301: 002f6f50 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3302: 009a4980 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3302: 009a49a0 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3303: 004164b4 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3304: 00412a64 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3305: 00dc8636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3306: 00783ef0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3306: 00783f10 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3307: 00d8fe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3308: 0091a658 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3308: 0091a678 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3309: 00607600 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_b │ │ │ │ - 3310: 008d3b74 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3310: 008d3b94 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ 3311: 00607720 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_d │ │ │ │ - 3312: 008ae3b0 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3312: 008ae3d0 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3313: 00607660 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_h │ │ │ │ - 3314: 007469f0 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3315: 0071cba4 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3314: 00746a10 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3315: 0071cbc4 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3316: 00cedd24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_b │ │ │ │ - 3317: 0077efa4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3317: 0077efc4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3318: 00cedb98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_d │ │ │ │ 3319: 00dc6a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3320: 008bae44 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3320: 008bae64 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3321: 00cedca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_h │ │ │ │ 3322: 00da22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3323: 008e436c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3324: 009136fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3325: 009b0130 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3326: 007b1f60 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3327: 00785b34 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3323: 008e438c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3324: 0091371c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3325: 009b0150 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3326: 007b1f80 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3327: 00785b54 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3328: 005aa614 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3329: 00985674 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3329: 00985694 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3330: 0029af08 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3331: 00d9b78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3332: 00dc8bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3333: 00dc6892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3334: 00c80918 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3335: 00dc8346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3336: 006076c0 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_w │ │ │ │ 3337: 00dc8c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3338: 0032c6d8 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3339: 00dc63ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 3340: 0077d8e0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3340: 0077d900 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3341: 00dc8582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3342: 00cedc1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_w │ │ │ │ 3343: 00dc6154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3344: 0061ac4c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_b │ │ │ │ 3345: 00d91e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3346: 00d9e624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3347: 007ddfb4 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3347: 007ddfd4 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3348: 00cb96b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3349: 00568af0 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3350: 0098ab14 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3350: 0098ab34 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3351: 00493950 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3352: 00326524 280 FUNC GLOBAL DEFAULT 12 sifive_uart_create │ │ │ │ 3353: 00ce61e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_8_v │ │ │ │ 3354: 0061acac 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_h │ │ │ │ 3355: 002935a4 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3356: 009b6384 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3356: 009b63a4 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3357: 00dc67d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3358: 009cbd68 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3358: 009cbd88 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3359: 00da085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3360: 00dc6d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3361: 00304f64 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3362: 00dc807a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3363: 004290f0 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3364: 00dc636a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3365: 0082414c 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3365: 0082416c 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3366: 00dc8398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3367: 005b3d14 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3368: 00dc7102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3369: 00607f20 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_b │ │ │ │ 3370: 00dc6bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3371: 0061ad0c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_w │ │ │ │ 3372: 00dc741c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3373: 00da0fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3374: 00d8a460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3375: 00607f80 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_h │ │ │ │ 3376: 00dc76aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3377: 0096b388 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3378: 008bbe38 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3379: 0085872c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3377: 0096b3a8 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3378: 008bbe58 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3379: 0085874c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3380: 004d72c8 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3381: 0052d6a0 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3382: 00dc608c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3383: 00813790 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3384: 00938770 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3385: 00999868 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3386: 0093d47c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3383: 008137b0 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3384: 00938790 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3385: 00999888 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3386: 0093d49c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3387: 00cff730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_b │ │ │ │ 3388: 00dc760e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3389: 0092500c 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3389: 0092502c 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3390: 00d8e07c 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3391: 00323854 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3392: 00dc6410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3393: 00cff6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_h │ │ │ │ - 3394: 00999360 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3394: 00999380 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3395: 00607fe0 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_w │ │ │ │ - 3396: 00800c40 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3397: 009555e8 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3396: 00800c60 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3397: 00955608 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3398: 00dc7e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3399: 00d998c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3400: 004d531c 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3401: 00d9476c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3402: 00729ad8 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3402: 00729af8 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3403: 00dc73ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3404: 00dc841a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3405: 00957cc8 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3406: 00734350 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3407: 00952f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3408: 009190d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3405: 00957ce8 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3406: 00734370 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3407: 00952f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3408: 009190f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3409: 005a4e98 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3410: 00dc6c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3411: 00d8eb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3412: 008c9ff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3412: 008ca018 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3413: 0033ba14 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3414: 00d8c378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3415: 00dc77d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3416: 0099ad2c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3416: 0099ad4c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3417: 00cff628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_w │ │ │ │ 3418: 00d95bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3419: 00dc7352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3420: 00dc73c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3421: 0099f218 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3422: 00718f6c 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3421: 0099f238 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3422: 00718f8c 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3423: 00426b6c 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3424: 00d8dd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3425: 006c8b64 280 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3425: 006c8b84 280 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3426: 00dc7638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3427: 00da08fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3428: 007180e8 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3429: 0073f414 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3428: 00718108 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3429: 0073f434 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3430: 00da1f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3431: 008c1838 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3431: 008c1858 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3432: 00d95dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3433: 00dc6978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3434: 00c76de0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3435: 00d949cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3436: 00cb99c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3437: 0079b1fc 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3437: 0079b21c 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3438: 00dc6f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3439: 008bc478 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3439: 008bc498 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3440: 0048e85c 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3441: 00d8cf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3442: 00d8dbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3443: 00dc8bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3444: 00dc6f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3445: 009834d8 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3446: 00714ae4 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3445: 009834f8 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3446: 00714b04 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3447: 00dc6d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3448: 00d98d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3449: 00dc6b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3450: 0090e5fc 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3451: 00783c3c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3450: 0090e61c 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3451: 00783c5c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3452: 00d9f4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3453: 00d9ed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3454: 00dc748a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3455: 00421328 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3456: 00cbfa34 20 OBJECT GLOBAL DEFAULT 24 riscv_profiles │ │ │ │ 3457: 00dc78bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3458: 007a4728 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3458: 007a4748 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3459: 00dc6ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3460: 007dc2f8 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3460: 007dc318 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3461: 00dc6e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3462: 0037b3ec 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3463: 00550464 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3464: 00dc6370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3465: 009acd94 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3465: 009acdb4 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3466: 00d934dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3467: 009b4c1c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3468: 0095bae4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3467: 009b4c3c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3468: 0095bb04 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3469: 00dc7a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3470: 00590b9c 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3471: 008c3e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3471: 008c3e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3472: 00dc6a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3473: 008a6f40 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3473: 008a6f60 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3474: 00d8dd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3475: 00ce41f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re64_v │ │ │ │ 3476: 00dc7820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3477: 00d9393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3478: 00da1b40 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3479: 00dc81c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3480: 005b9274 548 FUNC GLOBAL DEFAULT 12 hmp_info_mem │ │ │ │ 3481: 00dc6b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3482: 00919678 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3483: 006e5e48 824 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3484: 0096bb20 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3482: 00919698 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3483: 006e5e68 824 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3484: 0096bb40 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3485: 002698f0 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3486: 00d99b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3487: 00781e94 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3487: 00781eb4 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3488: 00d8afb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3489: 00dc6520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3490: 00dc8c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3491: 00dc7982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3492: 0095becc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3492: 0095beec 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3493: 00d8ad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3494: 00dc6958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3495: 003e24d8 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3496: 00dc77c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3497: 00d99e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3498: 00dc78ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ - 3499: 0093b22c 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3499: 0093b24c 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3500: 00269a00 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3501: 00508814 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3502: 0033f074 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3503: 00d8cbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3504: 00cdfe64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v_mask │ │ │ │ 3505: 0054515c 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3506: 00900e34 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3507: 007b2778 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3508: 008dac70 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3506: 00900e54 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3507: 007b2798 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3508: 008dac90 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3509: 00dc7c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3510: 00cb4084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3511: 00d97ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3512: 0060aed4 524 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_b │ │ │ │ 3513: 00d8db0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3514: 00dc681c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3515: 00c822ec 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ 3516: 0060b4fc 568 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_d │ │ │ │ - 3517: 0098c70c 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3517: 0098c72c 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3518: 005a09d8 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3519: 0025e8cc 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3520: 004cb1a0 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3521: 0098b950 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3522: 008f2014 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3521: 0098b970 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3522: 008f2034 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3523: 00cb3c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3524: 0040e084 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3525: 0060b0e0 532 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_h │ │ │ │ - 3526: 008c9924 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3526: 008c9944 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3527: 00564bc4 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3528: 00dc8062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3529: 009b921c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3529: 009b923c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3530: 00dc8108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3531: 0055d5b8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3532: 00d9b14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3533: 0025f5ac 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3534: 007bfc70 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3534: 007bfc90 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3535: 0041e480 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3536: 008cadfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3536: 008cae1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3537: 005ea0f8 88 FUNC GLOBAL DEFAULT 12 helper_fleq_d │ │ │ │ 3538: 00d8bbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3539: 00744214 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3539: 00744234 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ 3540: 005eab20 168 FUNC GLOBAL DEFAULT 12 helper_fleq_h │ │ │ │ - 3541: 006dbecc 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3541: 006dbeec 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3542: 0060b2f4 520 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_w │ │ │ │ - 3543: 007b3b48 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3544: 00b2c6ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3543: 007b3b68 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3544: 00b2c70c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3545: 00dc7906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3546: 008c6ed8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3546: 008c6ef8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3547: 00dc7e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3548: 00dc8c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3549: 00dc6818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3550: 0075c17c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3551: 00754c90 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3550: 0075c19c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3551: 00754cb0 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3552: 004cd67c 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3553: 00b2c6e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3553: 00b2c704 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3554: 00d98904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 3555: 00dc7f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3556: 0061eeac 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_b │ │ │ │ 3557: 00d9be94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3558: 00d8de7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ 3559: 0061efcc 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_d │ │ │ │ - 3560: 007b2474 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3560: 007b2494 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3561: 00d937dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3562: 0029ad7c 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ 3563: 005e9974 120 FUNC GLOBAL DEFAULT 12 helper_fleq_s │ │ │ │ - 3564: 0091e530 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3564: 0091e550 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3565: 00cee144 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_b │ │ │ │ 3566: 00521d6c 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3567: 002a947c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3568: 004d486c 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3569: 0061ef0c 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_h │ │ │ │ 3570: 00d972c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3571: 00cedfb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_d │ │ │ │ 3572: 00dc6c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3573: 00986f88 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3573: 00986fa8 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3574: 004efa64 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3575: 00cee0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_h │ │ │ │ 3576: 002eaed8 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3577: 00dc7f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3578: 00d9dba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3579: 008dc850 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3579: 008dc870 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3580: 0048dfa4 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3581: 005313a8 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3582: 00942e54 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3582: 00942e74 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3583: 0055f330 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3584: 0075b390 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3584: 0075b3b0 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3585: 0031e57c 108 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3586: 00dc6110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3587: 00dbeb80 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3588: 00dc67f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3589: 00963508 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3589: 00963528 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ 3590: 00cf1ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_d │ │ │ │ - 3591: 007d222c 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3591: 007d224c 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3592: 00d97088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3593: 0061ef6c 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_w │ │ │ │ 3594: 00cf1fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_h │ │ │ │ - 3595: 0073ec40 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3595: 0073ec60 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3596: 00cee03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_w │ │ │ │ - 3597: 0094f13c 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3597: 0094f15c 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3598: 00d89a84 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3599: 009a40a8 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3599: 009a40c8 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3600: 00dc6358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3601: 00dc7b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3602: 0099b7a0 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3602: 0099b7c0 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3603: 00dc8202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3604: 00d9ebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3605: 00300a18 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3606: 00dc740e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3607: 0072fcd4 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3608: 009a5db8 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3607: 0072fcf4 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3608: 009a5dd8 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3609: 00dc6be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3610: 00d8d488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3611: 00dc61fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3612: 00dc7602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3613: 0076fa80 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3613: 0076faa0 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3614: 00cf1f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_w │ │ │ │ 3615: 00dc7952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3616: 00dc7f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3617: 00d94b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3618: 00dc658a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3619: 00dc7680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3620: 00dc831a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3621: 00d9ece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3622: 0070e548 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3623: 007413dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3624: 0084f6a8 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3625: 009847fc 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3622: 0070e568 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3623: 007413fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3624: 0084f6c8 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3625: 0098481c 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3626: 00d84b80 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3627: 00dc7be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3628: 00c81868 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3629: 00d9c2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3630: 00dc6460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3631: 00d9e550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3632: 00d9f1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3633: 00dc645a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3634: 0098a550 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3635: 007933f4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3634: 0098a570 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3635: 00793414 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3636: 00dc7918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3637: 00dc6f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3638: 00d9ed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3639: 00d99e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3640: 00dc7cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3641: 00340500 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3642: 005b6294 80 FUNC GLOBAL DEFAULT 12 pmp_update_rule_nums │ │ │ │ 3643: 00d8b158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3644: 003e27ac 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3645: 009aeee8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3645: 009aef08 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3646: 00d97808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3647: 007e5b14 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3647: 007e5b34 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3648: 00dc630e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3649: 0088c33c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3649: 0088c35c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3650: 0025c658 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3651: 00d8c9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3652: 00d8e6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3653: 00d959f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3654: 002a9544 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3655: 0098dc84 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3656: 0091a944 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3655: 0098dca4 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3656: 0091a964 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3657: 00dc6476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3658: 0054be44 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3659: 007bd354 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3659: 007bd374 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3660: 00d8daec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3661: 00dc857a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3662: 00753c54 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3663: 0073ee24 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3662: 00753c74 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3663: 0073ee44 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3664: 00dc7b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3665: 0079bb4c 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3665: 0079bb6c 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3666: 00ce42f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs1r_v │ │ │ │ 3667: 00dc77d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3668: 009bf954 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3668: 009bf974 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3669: 002b2908 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3670: 005dbe70 236 FUNC GLOBAL DEFAULT 12 cpu_get_bcfien │ │ │ │ 3671: 00d9c5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ - 3672: 007153b4 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ + 3672: 007153d4 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3673: 00dc7b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3674: 008f138c 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3674: 008f13ac 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3675: 00dc6458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3676: 00338f40 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3677: 004fa4ac 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3678: 00dc6f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3679: 008ed874 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3679: 008ed894 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3680: 00432bd0 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3681: 009a843c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3681: 009a845c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3682: 00d908ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3683: 00924c40 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3683: 00924c60 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3684: 00cf919c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_b │ │ │ │ 3685: 0054c008 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3686: 00da0c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3687: 009cdd0c 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3687: 009cdd2c 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3688: 00dc6c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3689: 00559f8c 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3690: 00269af4 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3691: 00dc81ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3692: 00984860 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3692: 00984880 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3693: 002ade6c 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3694: 0096ab28 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3694: 0096ab48 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3695: 0056b508 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3696: 00dc78ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3697: 00dc8b73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3698: 00dc8c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3699: 00cf9118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_h │ │ │ │ - 3700: 0095f92c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3700: 0095f94c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3701: 00c7e938 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3702: 00da0288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3703: 00c80950 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3704: 00c80800 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3705: 00dc7910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3706: 0027f8ac 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3707: 0061008c 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_b │ │ │ │ - 3708: 0090e8f8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3708: 0090e918 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3709: 00d8dc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3710: 00d8f1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3711: 00621928 448 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_h │ │ │ │ 3712: 0061074c 588 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_d │ │ │ │ 3713: 00dc6bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3714: 008a96dc 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3715: 008eee14 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3714: 008a96fc 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3715: 008eee34 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3716: 00da1898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3717: 006102cc 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_h │ │ │ │ 3718: 00d9abb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3719: 00dc7a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3720: 0093ee60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3720: 0093ee80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3721: 00dc64d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3722: 00cf0a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_d │ │ │ │ 3723: 0037a418 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3724: 009b38a4 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3725: 007988e8 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3724: 009b38c4 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3725: 00798908 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3726: 00dc79e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3727: 00cf9094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_w │ │ │ │ 3728: 00cf0b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_h │ │ │ │ 3729: 00da0f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3730: 00621ae8 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_w │ │ │ │ 3731: 00d9c560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3732: 008ccf70 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3732: 008ccf90 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3733: 00510ed8 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3734: 00d8b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3735: 0094f494 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3735: 0094f4b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3736: 005b0964 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3737: 00dc709a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3738: 00798864 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3738: 00798884 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3739: 0061050c 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_w │ │ │ │ 3740: 00c8097c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3741: 00dc6edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3742: 00d95268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3743: 00da0b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3744: 002ffd68 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3745: 00d8dfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3746: 00d99d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3747: 00dc660a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3748: 00cf0b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_w │ │ │ │ 3749: 00d9914c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3750: 00dc84c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3751: 007e0eac 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3752: 00736744 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3751: 007e0ecc 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3752: 00736764 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3753: 00d946fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3754: 00ceca10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmor_mm │ │ │ │ 3755: 0053c178 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3756: 00cfc8c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_h │ │ │ │ 3757: 00c809e4 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3758: 00cf6754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_h │ │ │ │ 3759: 00dc8c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3760: 00dc82e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3761: 00d9b6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3762: 009be31c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3762: 009be33c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3763: 00d8b0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3764: 00580d34 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3765: 00dc7504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3766: 006db870 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3766: 006db890 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3767: 00dc8024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3768: 00dc7caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3769: 00741950 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3769: 00741970 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3770: 0047ea8c 384 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3771: 00dc8598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3772: 008a5890 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3772: 008a58b0 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3773: 00cfc844 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_w │ │ │ │ 3774: 00d9916c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3775: 00d8e83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3776: 00cf66d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_w │ │ │ │ 3777: 004fcda8 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3778: 00dc7a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3779: 00dc78ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3780: 00dc7a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3781: 00dc7fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3782: 00d9e104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3783: 00dc860a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3784: 00dc664c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3785: 00dc697c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3786: 008deaa4 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3786: 008deac4 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3787: 005b4ed4 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3788: 00414b58 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3789: 00dc7e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3790: 00dc66c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3791: 00da04f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3792: 00d9df74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3793: 00cb5944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3794: 00da03d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3795: 00dc788c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ - 3796: 00969e00 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3797: 00700348 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3798: 00913758 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3796: 00969e20 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3797: 00700368 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3798: 00913778 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3799: 00dc6c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3800: 00d90ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3801: 008d1e10 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3801: 008d1e30 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3802: 00d9055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3803: 008c4eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3803: 008c4ed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3804: 00dc6f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3805: 00ce4694 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_b │ │ │ │ 3806: 00dc6ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3807: 002a95f8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3808: 00ce4508 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_d │ │ │ │ - 3809: 0070d094 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3809: 0070d0b4 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3810: 00d9333c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3811: 003a8a10 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3812: 00da14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3813: 00ce4610 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_h │ │ │ │ 3814: 00d908bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3815: 00cb4840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3816: 00dc7f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3817: 00dc848c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3818: 00d922a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3819: 00d9fd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3820: 009244b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3820: 009244d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3821: 00dc77ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3822: 00d984bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3823: 002ae3a4 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3824: 00dc6f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3825: 00d8ea8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3826: 003e9014 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3827: 00732134 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3827: 00732154 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3828: 00dc6820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3829: 00d8a470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3830: 00d91d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3831: 00d8b564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3832: 00dc6c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3833: 002ba61c 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3834: 00ce458c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_w │ │ │ │ 3835: 00dc83b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3836: 00422524 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3837: 00817ccc 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3837: 00817cec 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3838: 00dc7b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3839: 00d9ab84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3840: 007489bc 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3840: 007489dc 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3841: 00d8cdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3842: 00d93d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3843: 00d95178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3844: 00cf4e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_b │ │ │ │ 3845: 00dc6560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3846: 00d05cf8 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3847: 008afbcc 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3847: 008afbec 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3848: 00d96858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3849: 00d91e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3850: 0078c1e8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3850: 0078c208 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3851: 00cf4d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_h │ │ │ │ 3852: 00da253c 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3853: 00dc7a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3854: 00d96f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3855: 00759ed4 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3856: 008227e4 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3857: 009b4060 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3855: 00759ef4 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3856: 00822804 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3857: 009b4080 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3858: 005aad10 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ - 3859: 0073ebac 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3860: 008c3cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3859: 0073ebcc 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3860: 008c3ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3861: 00d8ed8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3862: 00d9d7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3863: 00743224 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3864: 007658dc 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3863: 00743244 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3864: 007658fc 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3865: 0038a224 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3866: 0093cba8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3866: 0093cbc8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3867: 00cf4d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_w │ │ │ │ 3868: 003ad7fc 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3869: 00d9e634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3870: 00d9120c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3871: 00d9de84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3872: 0029af24 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3873: 00d96938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3874: 00d93fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3875: 00c8197c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3876: 00dc7fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3877: 0059ec80 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3878: 0092b2a0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3878: 0092b2c0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3879: 002b0ed0 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3880: 00dc79d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3881: 00dc7d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3882: 00dc7e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 3883: 005aef70 44 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3884: 00dc6f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3885: 00d96e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3886: 00d9ba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3887: 00d90eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3888: 00d8d698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3889: 00dc7666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3890: 009222c4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3890: 009222e4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3891: 00dc7e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3892: 009b52f8 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3892: 009b5318 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3893: 00dc81d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3894: 00d96a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3895: 00d9c3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3896: 00cb47bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3897: 00d8cee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3898: 00d99864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3899: 00d9b5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3900: 00cba0b4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3901: 00dc6dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3902: 00cba134 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3903: 00d907ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3904: 00cba144 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3905: 00d8f31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3906: 0084cf40 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3906: 0084cf60 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3907: 004bbfa4 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3908: 007402f4 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3909: 008de320 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3910: 0090be48 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3911: 007bd574 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3912: 0090d3f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3908: 00740314 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3909: 008de340 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3910: 0090be68 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3911: 007bd594 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3912: 0090d414 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3913: 004cfa14 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3914: 00dc7202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3915: 00721ec4 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3915: 00721ee4 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3916: 00dc737e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3917: 00dc6570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3918: 00d8ee8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3919: 0054bf08 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3920: 00cb3634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3921: 0080bd98 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3921: 0080bdb8 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3922: 005abff4 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3923: 00dc7c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3924: 0048f478 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3925: 004cd184 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3926: 00d91ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3927: 002b3904 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3928: 00d99b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3929: 008ad880 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3929: 008ad8a0 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3930: 00dc639a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3931: 00d9313c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3932: 008089c0 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3932: 008089e0 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3933: 00d9ef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3934: 00d8a340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3935: 00d9316c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3936: 009d4610 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3936: 009d4630 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3937: 00ce80d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_b │ │ │ │ 3938: 00d8bf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3939: 008e28e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3939: 008e2904 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3940: 0055b0bc 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3941: 00415dfc 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 3942: 00ce7f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_d │ │ │ │ - 3943: 00984590 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3943: 009845b0 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3944: 0055d450 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3945: 00d97838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3946: 00dc66e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3947: 00d8f1c8 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3948: 00cb80f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3949: 005aa9c8 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3950: 009577dc 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3951: 0079ad1c 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3950: 009577fc 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3951: 0079ad3c 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3952: 00d98dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 3953: 00ce8054 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_h │ │ │ │ - 3954: 006a0928 308 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ - 3955: 0098f0b4 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3956: 006cc338 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3954: 006a0944 308 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ + 3955: 0098f0d4 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3956: 006cc358 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3957: 00d9dd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3958: 0054cf84 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ - 3959: 006a0bfc 84 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ + 3959: 006a0c18 84 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ 3960: 00dc62c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3961: 00dc60bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3962: 00ceceb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_b │ │ │ │ 3963: 00dc86b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3964: 003e28e8 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3965: 00c819e4 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3966: 00cecd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_d │ │ │ │ 3967: 00dc78e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3968: 0072b2ac 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3968: 0072b2cc 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3969: 00d9126c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3970: 00cece30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_h │ │ │ │ 3971: 0060f2ac 400 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_b │ │ │ │ 3972: 006402a4 436 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_b │ │ │ │ 3973: 00dc7ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3974: 00ce7fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_w │ │ │ │ 3975: 00dc6c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -3982,32 +3982,32 @@ │ │ │ │ 3978: 00427368 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3979: 00292c18 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3980: 00dc6526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3981: 00dc74c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3982: 0060f43c 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_h │ │ │ │ 3983: 00d9e490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3984: 00d98b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ - 3985: 006ee830 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3985: 006ee850 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3986: 00640458 420 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_h │ │ │ │ 3987: 00d008b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw │ │ │ │ 3988: 004dd7c8 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3989: 00dc7bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3990: 00dc7f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3991: 00c808a0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3992: 0099a354 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3992: 0099a374 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3993: 00d9c2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3994: 00da40e8 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3995: 0025e3a8 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3996: 00cecdac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_w │ │ │ │ 3997: 00cf685c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_h │ │ │ │ 3998: 00dc6886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3999: 009b47e0 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3999: 009b4800 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4000: 00d987d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4001: 00cb68bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 4002: 0073a824 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 4002: 0073a844 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 4003: 003abde8 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4004: 00d9b30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4005: 00dc7c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4006: 002a78f4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4007: 0060f5c4 396 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_w │ │ │ │ 4008: 00d97a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 4009: 00cdfde0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v_mask │ │ │ │ @@ -4015,1790 +4015,1790 @@ │ │ │ │ 4011: 00d8cfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 4012: 00dc7b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4013: 002ae278 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4014: 005b1858 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4015: 00dc6186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4016: 00dc8432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 4017: 00d9040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 4018: 009667f0 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4019: 009befc4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4018: 00966810 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4019: 009befe4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 4020: 00cf67d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_w │ │ │ │ 4021: 00285b04 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4022: 00dc7594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 4023: 008e9cb0 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4023: 008e9cd0 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4024: 00d9b9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 4025: 00d97128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4026: 00316700 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 4027: 00dc716e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4028: 008da7c0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4028: 008da7e0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4029: 0029d4f8 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 4030: 004d2f48 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4031: 009afe30 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4031: 009afe50 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4032: 00d9489c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 4033: 00dc6242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4034: 00dc75ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4035: 00d91910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4036: 0025d080 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4037: 00dc851c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4038: 00d9132c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 4039: 008ffe1c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4039: 008ffe3c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4040: 00509cd4 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 4041: 003dd50c 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 4042: 007165d0 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 4042: 007165f0 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4043: 003ae418 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4044: 00cb4738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 4045: 00d9c114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4046: 00564b44 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4047: 009cb5d4 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4048: 007d826c 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4047: 009cb5f4 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4048: 007d828c 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 4049: 00dc763c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4050: 00295d70 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4051: 008fb348 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4051: 008fb368 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4052: 00dc656e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4053: 00d96d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4054: 00d99cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4055: 00dc6438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4056: 00d9370c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 4057: 00dc7ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4058: 00dc64f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4059: 00812b04 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4060: 009bb8b4 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4061: 008203c0 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4059: 00812b24 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4060: 009bb8d4 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4061: 008203e0 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4062: 00dc8576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4063: 00534a08 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4064: 00d8c3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4065: 00d953f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4066: 003aa838 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 4067: 00744308 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 4067: 00744328 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4068: 00d9e734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4069: 00dc6d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 4070: 00cb07cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4071: 00dc7068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4072: 0096318c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4072: 009631ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 4073: 00dc6736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4074: 00cfcc64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vf │ │ │ │ 4075: 0025f508 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4076: 00d97408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4077: 0091a4f4 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4077: 0091a514 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4078: 00da0298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4079: 00954fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4079: 00954fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4080: 00d9b3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4081: 00da0498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4082: 002bbc30 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4083: 00d93dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4084: 00da1f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4085: 002a7d18 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4086: 008f6520 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4086: 008f6540 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4087: 00d9f644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4088: 0093fbac 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4088: 0093fbcc 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4089: 00d9a384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4090: 00d8d0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4091: 00cf6544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vv │ │ │ │ 4092: 00dc6d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4093: 00d93b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 4094: 008d9ed4 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4094: 008d9ef4 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4095: 00dc773a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4096: 009a1f50 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4096: 009a1f70 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4097: 00dc6a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4098: 00d9e480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4099: 0092a3dc 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4099: 0092a3fc 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4100: 00d9c1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4101: 002a79a4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4102: 0058edb8 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4103: 006e6e28 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4103: 006e6e48 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4104: 00d97978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 4105: 00733824 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4106: 008f73e0 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4105: 00733844 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 4106: 008f7400 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4107: 00d9f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4108: 00304298 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4109: 00981c34 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4110: 009100d0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4111: 007c7898 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4109: 00981c54 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4110: 009100f0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4111: 007c78b8 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4112: 00dc7218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4113: 00d99c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4114: 00514ae8 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 4115: 00dbd9d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 4116: 00753cfc 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4116: 00753d1c 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4117: 00295a8c 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4118: 00da1d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4119: 00dc6fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 4120: 0071b23c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 4120: 0071b25c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4121: 00dc60d6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4122: 00dc69d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4123: 00543b90 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4124: 00dc6122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4125: 00d8f938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4126: 00dc84c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4127: 00d9ea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4128: 0055b3fc 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 4129: 0071b110 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 4129: 0071b130 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4130: 00dc7d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4131: 0099ea04 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4132: 00933f4c 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4133: 009aad70 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 4134: 0071b6c0 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 4131: 0099ea24 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4132: 00933f6c 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4133: 009aad90 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4134: 0071b6e0 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 4135: 0059b364 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4136: 00d8b774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4137: 00902ce0 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4137: 00902d00 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4138: 00dc6624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4139: 00dc7b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ - 4140: 006a71e8 628 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ + 4140: 006a7204 628 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ 4141: 00dc68a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4142: 00c80df0 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4143: 00dc6134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4144: 00dc7972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4145: 00dc693e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4146: 00dc7aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4147: 007440f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4147: 00744110 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4148: 0062faf4 424 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_d │ │ │ │ - 4149: 0071b594 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4149: 0071b5b4 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4150: 00dc75f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4151: 0070811c 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4151: 0070813c 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4152: 00d8e45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4153: 00cb0748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4154: 0082740c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4154: 0082742c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ 4155: 0062f7e8 404 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_h │ │ │ │ - 4156: 009cde84 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4156: 009cdea4 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4157: 00da08ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4158: 00dc657e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4159: 00d9fa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4160: 00d99994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4161: 009386b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4161: 009386d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4162: 00cb7834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4163: 0071b65c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4163: 0071b67c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4164: 00dc6288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4165: 00389cac 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4166: 00ce0410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v │ │ │ │ 4167: 00c80ab0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4168: 00d96b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4169: 008dda9c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4169: 008ddabc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4170: 00544f8c 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4171: 00d9eb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4172: 002b5964 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4173: 0090c940 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4173: 0090c960 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4174: 0062f97c 376 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_w │ │ │ │ - 4175: 0092b8d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4175: 0092b8f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4176: 00d8c2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4177: 00dc685a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4178: 008cbba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4178: 008cbbc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4179: 00d9fd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4180: 00d9fe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4181: 007f4664 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4181: 007f4684 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4182: 00dc7bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4183: 00dc8608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4184: 00dc67c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4185: 00d9808c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4186: 00d9e7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4187: 00dc7c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4188: 002a7dcc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4189: 00968a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4189: 00968a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4190: 00d9eff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4191: 00dc7360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4192: 008cdf70 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4193: 008e3fc8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4192: 008cdf90 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4193: 008e3fe8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4194: 00d9a1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4195: 008c4f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4195: 008c4f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4196: 00da03c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4197: 00dc7152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4198: 00d9d554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4199: 00dc7120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4200: 00d92690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4201: 008cd7e8 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4201: 008cd808 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4202: 00c810e4 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4203: 004937c8 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4204: 00dc81f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4205: 0047fcc4 4 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4206: 008bc538 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4206: 008bc558 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4207: 00dc7ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4208: 00ce3ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re8_v │ │ │ │ - 4209: 009226b0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4209: 009226d0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4210: 00d9be04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4211: 00905ae8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4212: 0092c980 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4213: 00b0ad80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4211: 00905b08 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4212: 0092c9a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4213: 00b0ada0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4214: 0041835c 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4215: 004d7b74 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4216: 00d9e204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4217: 008fa994 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4217: 008fa9b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4218: 00da16e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 4219: 0063a47c 252 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_b │ │ │ │ - 4220: 0099fa44 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4220: 0099fa64 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4221: 00cf2974 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_b │ │ │ │ 4222: 005144d4 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4223: 0063a788 320 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_d │ │ │ │ - 4224: 0092428c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4224: 009242ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4225: 00d92810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4226: 00cf27e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_d │ │ │ │ 4227: 00cb1090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4228: 00d913ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4229: 00548668 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ 4230: 0063a578 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_h │ │ │ │ - 4231: 0096bd44 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4231: 0096bd64 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4232: 00d8cb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4233: 00cf28f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_h │ │ │ │ 4234: 002a8174 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4235: 0054f00c 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4236: 006e6a34 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4237: 0099b68c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4236: 006e6a54 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4237: 0099b6ac 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4238: 00d97a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4239: 008f9924 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4239: 008f9944 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4240: 00dc726c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4241: 00d924c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4242: 00701c14 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4242: 00701c34 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4243: 00dc76da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4244: 0094f5a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4244: 0094f5c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4245: 00dc7630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4246: 00da3c84 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4247: 00dc8372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4248: 00dc6816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4249: 00510464 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4250: 009c17d4 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4250: 009c17f4 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4251: 00d96ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4252: 00dc68d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4253: 00d9465c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4254: 00dc6200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4255: 0063a680 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_w │ │ │ │ 4256: 002ffa20 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4257: 00cf286c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_w │ │ │ │ 4258: 00da02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4259: 00334344 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ - 4260: 006a4654 456 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ + 4260: 006a4670 456 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ 4261: 00da2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4262: 00cb59c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4263: 0093eda8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4264: 009932f0 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4263: 0093edc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4264: 00993310 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4265: 00dc6dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ - 4266: 006a4b2c 416 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ + 4266: 006a4b48 416 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ 4267: 00d96928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4268: 00dc8ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4269: 008c43b4 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4269: 008c43d4 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4270: 0051cf84 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4271: 00522364 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ - 4272: 006a481c 404 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ + 4272: 006a4838 404 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ 4273: 00d934fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4274: 00dc78a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4275: 00d91de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4276: 00dc7c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4277: 0094ce6c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4277: 0094ce8c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4278: 00d8de0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4279: 00d8f9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4280: 009711ac 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4281: 00b2c6c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4280: 009711cc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4281: 00b2c6e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4282: 00d8b3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4283: 00d97958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4284: 002b32e8 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4285: 009b0ed8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4286: 00765010 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4285: 009b0ef8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4286: 00765030 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4287: 00d8d050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4288: 009ae648 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4289: 008aa808 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4290: 0075bd64 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4288: 009ae668 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4289: 008aa828 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4290: 0075bd84 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4291: 0041e604 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4292: 008e8a14 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4293: 00828a50 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4294: 006a49b0 380 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ - 4295: 007f544c 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4292: 008e8a34 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4293: 00828a70 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4294: 006a49cc 380 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ + 4295: 007f546c 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4296: 00dc7f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4297: 009b91cc 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4298: 00813504 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4299: 00946bd4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4300: 0096e270 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4297: 009b91ec 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4298: 00813524 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4299: 00946bf4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4300: 0096e290 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4301: 002fbf20 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4302: 0099a3c0 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4302: 0099a3e0 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4303: 00da107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4304: 00588e10 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4305: 00949e60 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4305: 00949e80 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4306: 00d9c2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4307: 0093d690 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4307: 0093d6b0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4308: 00dc60e0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4309: 00dbea70 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4310: 00426de4 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4311: 00d939cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4312: 0076fa78 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4312: 0076fa98 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4313: 00dbd998 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4314: 007004f8 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4315: 009828f4 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4314: 00700518 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4315: 00982914 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4316: 00cb06c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4317: 00dc7242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4318: 00dc631e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4319: 00dc6872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4320: 00da1cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4321: 0029e868 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4322: 0091c464 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4323: 009c784c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4322: 0091c484 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4323: 009c786c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4324: 00da08bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4325: 009d49a0 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4325: 009d49c0 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4326: 00d95978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4327: 008f67a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4327: 008f67c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4328: 00d9409c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4329: 00d90efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4330: 00813890 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4330: 008138b0 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4331: 004fc5f0 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4332: 0050f03c 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4333: 009c44e0 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4334: 0079acb0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4333: 009c4500 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4334: 0079acd0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4335: 00dc75d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4336: 00522098 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4337: 00dc71e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4338: 00dc629c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4339: 00dc76d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4340: 002abefc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4341: 00c811e8 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4342: 004868f4 60 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4343: 00d9f7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4344: 00dc824a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4345: 00dc867a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4346: 00820788 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4346: 008207a8 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4347: 00d9324c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4348: 0095ae88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4348: 0095aea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4349: 00d9b77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4350: 00d8a390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4351: 002a8238 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4352: 007574f8 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4352: 00757518 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4353: 00d9b33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4354: 00d8f078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4355: 00816648 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4355: 00816668 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4356: 00dc70f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4357: 00dc7a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4358: 0082bdc4 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4359: 0094f660 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4358: 0082bde4 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4359: 0094f680 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4360: 00da0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4361: 00d00204 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsi │ │ │ │ 4362: 00d9faa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4363: 008f6634 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4364: 009067a0 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4365: 0099b47c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4363: 008f6654 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4364: 009067c0 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4365: 0099b49c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4366: 005b3f3c 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4367: 00d9b36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4368: 00d8fac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4369: 00dc6d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4370: 009154b4 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4371: 008208dc 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4370: 009154d4 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4371: 008208fc 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4372: 0055e15c 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4373: 0079b720 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4373: 0079b740 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4374: 0042857c 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4375: 004dd7a8 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4376: 00b99078 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4376: 00b99098 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4377: 00dc67ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4378: 002f8c54 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4379: 00dc7fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4380: 0070c478 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4381: 0070d4c0 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4380: 0070c498 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4381: 0070d4e0 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4382: 00d9343c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4383: 00d8ad48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4384: 008aa3a0 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4384: 008aa3c0 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4385: 00d9075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4386: 008aa5b4 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4386: 008aa5d4 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4387: 00d9355c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4388: 00dc6fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4389: 00d8eb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4390: 00dc756c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4391: 00d8b128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4392: 009af840 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4392: 009af860 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4393: 00d9c850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4394: 00dc8634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4395: 00510e1c 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4396: 00dc6c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4397: 00dc6282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4398: 009b3e7c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4399: 00812f4c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4400: 0094d4cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4398: 009b3e9c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4399: 00812f6c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4400: 0094d4ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4401: 00d8b784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4402: 006fffd0 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4402: 006ffff0 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4403: 00dc6bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4404: 00dc79ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4405: 00d922d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4406: 008bc248 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4406: 008bc268 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4407: 00dc7d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4408: 0063daa4 72 FUNC GLOBAL DEFAULT 12 helper_vmsif_m │ │ │ │ 4409: 005e8414 500 FUNC GLOBAL DEFAULT 12 riscv_csrr_i128 │ │ │ │ 4410: 00dc6510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4411: 00da0ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4412: 005357f0 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4413: 00db57b4 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4414: 0097aa78 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4415: 00919a3c 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4416: 0079b5f8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4417: 0076fb00 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4414: 0097aa98 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4415: 00919a5c 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4416: 0079b618 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4417: 0076fb20 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4418: 00d8fa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4419: 00d9131c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4420: 00dc8666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4421: 00dc710a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4422: 008a8e1c 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4422: 008a8e3c 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4423: 00d8e82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4424: 0085ab00 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4424: 0085ab20 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4425: 00cb8074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4426: 00dbeb00 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4427: 00da0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4428: 00dc7166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4429: 00d910cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4430: 00dc743a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_DSTATE │ │ │ │ 4431: 00dc7954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4432: 00da18c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4433: 00dc6dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4434: 008cb4d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4434: 008cb4f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4435: 00d8a898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4436: 00d8fa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4437: 009a8cd0 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4437: 009a8cf0 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4438: 00d96c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4439: 00d8b584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4440: 008fe8fc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4440: 008fe91c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4441: 00d947ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4442: 00d91a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4443: 00b990bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4444: 008cbc5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4443: 00b990dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4444: 008cbc7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4445: 00d9fee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ 4446: 00da2c28 4 OBJECT GLOBAL DEFAULT 25 sig_file │ │ │ │ - 4447: 007e1750 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4447: 007e1770 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4448: 00da040c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4449: 006e7614 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4449: 006e7634 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4450: 00dc6480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4451: 00cf4af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_b │ │ │ │ - 4452: 0095f580 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4452: 0095f5a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4453: 00425620 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4454: 00da2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4455: 0091bdf8 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4455: 0091be18 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4456: 005af5dc 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4457: 00986560 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4458: 008de680 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4459: 007abd4c 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4460: 00964ac0 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4461: 0073f198 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4457: 00986580 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4458: 008de6a0 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4459: 007abd6c 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4460: 00964ae0 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4461: 0073f1b8 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4462: 00619ecc 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_b │ │ │ │ 4463: 00cf4a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_h │ │ │ │ 4464: 00dc7aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4465: 00619fec 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_d │ │ │ │ - 4466: 0073f71c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4466: 0073f73c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4467: 00cb6940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4468: 00d96d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4469: 00d8f678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4470: 00dc6556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4471: 00dc8c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4472: 002988d4 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4473: 00785fdc 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4473: 00785ffc 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4474: 00619f2c 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_h │ │ │ │ 4475: 00d937cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4476: 00dc61ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4477: 00dc832a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_WRITE_DSTATE │ │ │ │ 4478: 00dc6c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 4479: 00d8aa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4480: 00c6bf20 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4481: 00dc7fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4482: 00d95938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4483: 00dc7346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4484: 00dc72de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4485: 00cf49f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_w │ │ │ │ 4486: 00d9d0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4487: 00967470 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4487: 00967490 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4488: 00d9b5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4489: 00cb88b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4490: 0054f114 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4491: 00dc74e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4492: 00d9be74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4493: 00619f8c 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_w │ │ │ │ 4494: 00da03ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4495: 003a9cc0 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4496: 00dc7ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4497: 00d95108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4498: 00391e28 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4499: 009927c4 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4499: 009927e4 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4500: 00dc8010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4501: 00909480 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4501: 009094a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4502: 00dc6a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4503: 00dc6228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4504: 00dc7d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4505: 008eae3c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4506: 007b2434 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4507: 0070bc0c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4505: 008eae5c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4506: 007b2454 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4507: 0070bc2c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4508: 00dc6c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4509: 002a3504 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4510: 00d9c0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4511: 0078b810 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4511: 0078b830 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4512: 0051d064 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4513: 00da39c0 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4514: 00dc7dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4515: 00dc86ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4516: 00dc7422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4517: 00d9f228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4518: 00990eb0 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4519: 008b2fe0 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4518: 00990ed0 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4519: 008b3000 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4520: 00da1698 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4521: 00dc800c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4522: 00dc823e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4523: 00cbf3e8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4524: 00dc6a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4525: 00dc71d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4526: 00d99974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4527: 005ff33c 644 FUNC GLOBAL DEFAULT 12 helper_vlxei16_16_v │ │ │ │ 4528: 005b9c6c 464 FUNC GLOBAL DEFAULT 12 riscv_pmu_incr_ctr │ │ │ │ 4529: 00d91d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4530: 006284e8 460 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_d │ │ │ │ 4531: 00d8af98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4532: 00742ce0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4532: 00742d00 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4533: 002f7ea8 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4534: 00d95168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4535: 00d9a4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4536: 00d9838c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4537: 002afc5c 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4538: 002b247c 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4539: 0094007c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4539: 0094009c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ 4540: 006281a8 432 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_h │ │ │ │ - 4541: 00971498 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4541: 009714b8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4542: 00d8e7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4543: 00d9ebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4544: 0095c4fc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4544: 0095c51c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4545: 00cedb14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_b │ │ │ │ 4546: 00ce5b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_16_v │ │ │ │ - 4547: 00914cd8 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4548: 00780974 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4547: 00914cf8 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4548: 00780994 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4549: 00ced988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_d │ │ │ │ 4550: 00dc6c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4551: 009cd7ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4551: 009cd7cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4552: 00d96c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4553: 005e91b8 52 FUNC GLOBAL DEFAULT 12 helper_fnmsub_d │ │ │ │ 4554: 00dc7dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4555: 0081abc4 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4555: 0081abe4 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4556: 002f8dc4 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4557: 007414cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4557: 007414ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4558: 00ceda90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_h │ │ │ │ - 4559: 00808b94 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4559: 00808bb4 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4560: 0027f2ec 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4561: 00dc8590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4562: 002f7a1c 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4563: 00d97768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4564: 008cc838 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4564: 008cc858 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4565: 00dc8184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4566: 00dc62b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4567: 005e91ec 244 FUNC GLOBAL DEFAULT 12 helper_fnmsub_h │ │ │ │ - 4568: 0070b428 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4568: 0070b448 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4569: 00da1718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4570: 007f8a84 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4570: 007f8aa4 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4571: 00628358 400 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_w │ │ │ │ 4572: 002b8db4 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4573: 007474bc 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4573: 007474dc 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ 4574: 00ce1a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvtbf16_f_f_w │ │ │ │ - 4575: 00905864 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4575: 00905884 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4576: 00d98dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ 4577: 0059b6b0 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4578: 00d9a694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4579: 0056fd38 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4580: 002ba3c8 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4581: 0057ff1c 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4582: 0094eb10 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4583: 009bec6c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4582: 0094eb30 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4583: 009bec8c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4584: 005e9120 152 FUNC GLOBAL DEFAULT 12 helper_fnmsub_s │ │ │ │ 4585: 00d9dbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4586: 002a4e80 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4587: 003ac36c 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ 4588: 00ceda0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_w │ │ │ │ - 4589: 0082ca48 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4590: 007e5460 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4591: 00978b90 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4592: 00942888 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4589: 0082ca68 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4590: 007e5480 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4591: 00978bb0 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4592: 009428a8 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4593: 0028872c 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4594: 00d924b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4595: 00521b40 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4596: 00dc744a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_CMD_DSTATE │ │ │ │ 4597: 002c757c 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4598: 00dc82a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4599: 007489b4 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4599: 007489d4 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4600: 00c7ea28 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4601: 00d9cfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4602: 005ac430 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4603: 00d92230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4604: 00821644 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4604: 00821664 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4605: 00d9f048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4606: 0094d63c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4607: 00914784 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4606: 0094d65c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4607: 009147a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4608: 00d99bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4609: 0038eb00 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4610: 00504568 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4611: 0075a4bc 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4611: 0075a4dc 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4612: 00dc85cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4613: 0095fe60 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4613: 0095fe80 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4614: 00d8b048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4615: 00758388 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4615: 007583a8 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4616: 00638748 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_h │ │ │ │ 4617: 005ac3f8 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4618: 0076d46c 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4618: 0076d48c 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4619: 00d92210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4620: 00302d84 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4621: 008cbc00 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4621: 008cbc20 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4622: 00dc7d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4623: 00d9d9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4624: 002b4630 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4625: 00d9402c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4626: 008c9cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4626: 008c9cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ 4627: 006055c8 800 FUNC GLOBAL DEFAULT 12 helper_vl4re32_v │ │ │ │ - 4628: 0095a258 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4628: 0095a278 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4629: 00dc83c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4630: 00dc7292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4631: 00da070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4632: 00cb562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4633: 0027efd4 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4634: 005e9ec8 28 FUNC GLOBAL DEFAULT 12 helper_fadd_d │ │ │ │ 4635: 00ce6e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_b │ │ │ │ 4636: 00ce6cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_d │ │ │ │ - 4637: 00742a04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4637: 00742a24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4638: 006388cc 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_w │ │ │ │ 4639: 005ea400 184 FUNC GLOBAL DEFAULT 12 helper_fadd_h │ │ │ │ 4640: 00d8ed1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4641: 008f6800 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4641: 008f6820 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4642: 00d05508 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_lu │ │ │ │ 4643: 00ce6dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_h │ │ │ │ 4644: 00cb87ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4645: 00d97238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4646: 00329124 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4647: 00d8c1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4648: 00cb78b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4649: 0071b5f8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4649: 0071b618 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4650: 0048e908 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4651: 00918908 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4651: 00918928 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4652: 00d90bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4653: 00dc6d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ 4654: 005bc798 424 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_distance_matrix │ │ │ │ - 4655: 008a7080 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4656: 0099d100 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4655: 008a70a0 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4656: 0099d120 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4657: 005e94a0 120 FUNC GLOBAL DEFAULT 12 helper_fadd_s │ │ │ │ 4658: 00dc66f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4659: 00d9bd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4660: 002913f8 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4661: 00d8a050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4662: 0056e178 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4663: 00bd0290 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4664: 00dc682a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4665: 00dc6cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4666: 008f68b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4666: 008f68d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4667: 00d952b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ 4668: 00ce6d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_w │ │ │ │ - 4669: 00933ac0 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4670: 0091a2cc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4669: 00933ae0 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4670: 0091a2ec 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4671: 00d8f858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4672: 0060c6e0 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_b │ │ │ │ 4673: 00503ed0 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4674: 0055e2d8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4675: 00d8a070 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4676: 002a3620 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4677: 0060c800 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_d │ │ │ │ 4678: 00c8124c 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4679: 00dc7f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4680: 0060c740 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_h │ │ │ │ 4681: 00d8a260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4682: 00748b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4682: 00748b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4683: 005f9334 112 FUNC GLOBAL DEFAULT 12 helper_vlse16_v │ │ │ │ 4684: 00dc8080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4685: 00d9c3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4686: 004d6fc4 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4687: 00d8dbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4688: 00918e58 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4688: 00918e78 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4689: 003aa760 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4690: 00d93d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4691: 00dc64dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4692: 0077dda0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4692: 0077ddc0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4693: 00dc6170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4694: 009941a0 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4694: 009941c0 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4695: 00d8b7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4696: 008cd6a8 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4697: 008dee50 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4696: 008cd6c8 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4697: 008dee70 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4698: 0060c7a0 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_w │ │ │ │ 4699: 00d9acf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4700: 007deb3c 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4701: 007838a0 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4702: 0094f9c4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4703: 007e9db4 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4704: 00820e8c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4705: 009bdd1c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4706: 008d2370 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4700: 007deb5c 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4701: 007838c0 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4702: 0094f9e4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4703: 007e9dd4 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4704: 00820eac 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4705: 009bdd3c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4706: 008d2390 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4707: 00dc77e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4708: 00d9824c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4709: 00c77178 52 OBJECT GLOBAL DEFAULT 21 vmstate_riscv_cpu │ │ │ │ 4710: 0025d2c8 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4711: 00970cf4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4711: 00970d14 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4712: 00d96ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4713: 0079cb80 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4714: 008eb6a4 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4715: 006e69bc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4713: 0079cba0 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4714: 008eb6c4 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4715: 006e69dc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4716: 0041d81c 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4717: 00dc6248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4718: 0033fcc8 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4719: 00da2060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4720: 00828ab4 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4720: 00828ad4 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4721: 00dc6256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4722: 00ae9b14 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4723: 0092e108 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4724: 0094f230 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4722: 00ae9b34 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4723: 0092e128 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4724: 0094f250 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4725: 005dc5b0 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_all_pending │ │ │ │ 4726: 00d906bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4727: 00955aa8 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4727: 00955ac8 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4728: 00d8db5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4729: 00dc6bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4730: 00515f68 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4731: 0097c520 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4731: 0097c540 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4732: 004347e8 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4733: 00970db4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4734: 009a5cc0 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4735: 007a2074 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4733: 00970dd4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4734: 009a5ce0 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4735: 007a2094 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4736: 00308e10 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4737: 00515330 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4738: 00dc6184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4739: 00dc6d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4740: 005618f0 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4741: 005349f0 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4742: 006a7010 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ - 4743: 009288e8 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4742: 006a702c 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ + 4743: 00928908 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4744: 00dc8360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4745: 00dc7c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4746: 00474574 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4747: 00da3c90 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4748: 00d9dd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4749: 00d9a024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4750: 00d98b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4751: 00518e14 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4752: 00d8d6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4753: 00961370 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4753: 00961390 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4754: 00543a70 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4755: 00d8b644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4756: 00dc7c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4757: 00dc670e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4758: 00dc6906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4759: 00d926e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4760: 00d9f40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4761: 007f7df8 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4762: 009418ac 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4761: 007f7e18 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4762: 009418cc 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4763: 0025ceec 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4764: 00d8ebfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4765: 00dc6996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4766: 009acce4 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4767: 008c496c 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4766: 009acd04 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4767: 008c498c 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4768: 00d8cbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4769: 00dc6ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4770: 00841124 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4770: 00841144 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4771: 00495c50 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4772: 00dc708e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4773: 008ea7b0 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4773: 008ea7d0 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4774: 00dc6e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4775: 009c12e0 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4775: 009c1300 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4776: 00d8d448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4777: 00826a20 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4777: 00826a40 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4778: 002fd9e4 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4779: 00dc7264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4780: 00422418 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4781: 0098a3ac 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4782: 007e0e90 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4783: 0073faa4 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4781: 0098a3cc 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4782: 007e0eb0 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4783: 0073fac4 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4784: 00d9377c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4785: 00d983dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 4786: 00d91f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4787: 0052dcd4 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4788: 00dc7b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4789: 00d9b6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4790: 00d9438c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4791: 009a9e1c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4791: 009a9e3c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4792: 00dc7394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4793: 00dc79ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4794: 00984aac 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4794: 00984acc 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4795: 00302a44 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4796: 00dc72fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4797: 0027e750 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4798: 00dc6b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4799: 00db5378 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4800: 005a1600 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4801: 002ac170 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4802: 00da3574 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 4803: 00dc6800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ 4804: 00d00624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsetvl │ │ │ │ - 4805: 0082173c 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4806: 008a7258 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4807: 008c3fe4 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4808: 00701c6c 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4809: 0073e91c 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4805: 0082175c 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4806: 008a7278 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4807: 008c4004 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4808: 00701c8c 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4809: 0073e93c 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4810: 00d97e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4811: 00dc7f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4812: 0051d8d4 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4813: 00dc6ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4814: 00dc7e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4815: 004d4898 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4816: 007821e0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4817: 00905750 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4818: 00984ca0 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4816: 00782200 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4817: 00905770 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4818: 00984cc0 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4819: 00d95858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4820: 00d8dbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4821: 00dc7e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 4822: 008152fc 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4822: 0081531c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4823: 00d91af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4824: 00dc75aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4825: 00913dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4825: 00913df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4826: 00d8497c 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4827: 00820ab8 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4828: 007e8a1c 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4827: 00820ad8 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4828: 007e8a3c 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4829: 00dc66b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4830: 00dc672c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4831: 0033f998 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4832: 00600c10 632 FUNC GLOBAL DEFAULT 12 helper_vlxei64_64_v │ │ │ │ 4833: 002d18b0 460 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4834: 007b4c20 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4834: 007b4c40 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4835: 002b6250 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 4836: 0047e8c0 36 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 4837: 00908d64 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4837: 00908d84 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4838: 00dc706c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4839: 00dc647a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4840: 007e7eb0 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4840: 007e7ed0 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4841: 004367f4 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4842: 00463108 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4843: 00dc6382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4844: 0055e010 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4845: 00d93aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4846: 0091427c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4846: 0091429c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4847: 00d90b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4848: 00dc7108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4849: 00d8a9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4850: 007c64e0 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4850: 007c6500 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4851: 00d989c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4852: 00d96f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4853: 00914054 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4854: 0071f794 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4853: 00914074 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4854: 0071f7b4 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4855: 00dc756a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4856: 00859f64 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4857: 0079a00c 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4856: 00859f84 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4857: 0079a02c 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4858: 00dc7c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4859: 0094b1ac 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4859: 0094b1cc 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4860: 00d954b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 4861: 0070bcf0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4861: 0070bd10 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4862: 00dc6e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4863: 00d9a4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4864: 00dc613c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4865: 00dc6eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4866: 00d8b088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4867: 00d98a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 4868: 00d90d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 4869: 00dc81b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4870: 00dc6abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4871: 00581880 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4872: 00418608 480 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4873: 00d97378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4874: 00dc6f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4875: 00581584 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4876: 007535ac 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4876: 007535cc 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4877: 00d9d334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4878: 009b2064 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4879: 007982c4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4880: 0093f4d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4878: 009b2084 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4879: 007982e4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4880: 0093f4f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4881: 00d97028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4882: 00dc6760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4883: 00d8ff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4884: 00d8cb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4885: 004740b4 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4886: 00623270 424 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_d │ │ │ │ 4887: 00dc7126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4888: 004184ac 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4889: 00cb838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 4890: 00622f4c 424 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_h │ │ │ │ 4891: 005ece74 284 FUNC GLOBAL DEFAULT 12 helper_csrrw_i128 │ │ │ │ - 4892: 0094f718 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4892: 0094f738 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 4893: 00cf2e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_b │ │ │ │ - 4894: 009bb7bc 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4895: 006b5d08 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4894: 009bb7dc 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4895: 006b5d24 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4896: 00d8b9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4897: 00cf2d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_d │ │ │ │ 4898: 00dc809c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4899: 00d912ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4900: 008a5780 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4901: 0075cb54 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4900: 008a57a0 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4901: 0075cb74 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ 4902: 00cf2e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_h │ │ │ │ - 4903: 008cc164 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4903: 008cc184 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4904: 00537e40 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4905: 009ba3a8 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4905: 009ba3c8 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4906: 00c817bc 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4907: 00dc84e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4908: 00dc6f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4909: 00dc66e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4910: 0084f4ec 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4910: 0084f50c 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4911: 005ad690 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4912: 00dc81b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4913: 00dc7b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4914: 0029e9f0 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4915: 00bcf228 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4916: 008dd75c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4916: 008dd77c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4917: 006230f4 380 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_w │ │ │ │ 4918: 00d9c3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4919: 00dc85f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4920: 00d8f988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4921: 00cb12a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4922: 00d96a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4923: 00dc80a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4924: 00dc7e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4925: 007ea6d4 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4926: 009453b0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4927: 00741304 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4928: 008d0914 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4925: 007ea6f4 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4926: 009453d0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4927: 00741324 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4928: 008d0934 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4929: 00dc8bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4930: 00cf2d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_w │ │ │ │ 4931: 003a7fec 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4932: 003a8ec8 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4933: 00d9ff7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4934: 006eea94 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4934: 006eeab4 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4935: 00dc6064 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4936: 007a9020 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4937: 00b99090 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4936: 007a9040 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4937: 00b990b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4938: 00522c08 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4939: 00dc8274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4940: 00d92980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4941: 002d2fe8 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4942: 008fa0dc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4942: 008fa0fc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4943: 00dc82e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4944: 007a457c 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4944: 007a459c 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4945: 00d991ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4946: 00747c48 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4947: 00990358 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4946: 00747c68 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4947: 00990378 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4948: 00dc64f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4949: 00d9f008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4950: 0096879c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4951: 0094d414 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4950: 009687bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4951: 0094d434 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4952: 00cb7cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4953: 007af974 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4953: 007af994 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4954: 00d92870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4955: 00d9ad04 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4956: 00d9c154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4957: 00b83e00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4957: 00b83e20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4958: 00d967f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4959: 00d9d0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4960: 0031e6ec 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 4961: 00d950e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4962: 00dc7db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 4963: 00d9c770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 4964: 0094510c 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4964: 0094512c 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4965: 0037b578 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4966: 002b18ec 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4967: 00dc739c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4968: 009b487c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4968: 009b489c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4969: 00dc7bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4970: 00d9b83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4971: 00c81a6c 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4972: 00dc6d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4973: 00d9f0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4974: 00dc6558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4975: 00d8b6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4976: 00dc6cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4977: 00dc80be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4978: 00c8180c 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4979: 008e229c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4979: 008e22bc 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4980: 00d96150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_EVENT │ │ │ │ - 4981: 00758ef8 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4981: 00758f18 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4982: 00dc62fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4983: 00d96848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4984: 00dc6bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4985: 0091662c 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4985: 0091664c 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4986: 00d97858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4987: 00d9092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4988: 00304df0 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 4989: 00d987a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 4990: 00aea2f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4991: 006e988c 2460 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4992: 0092012c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4993: 0070d040 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4994: 008cb1f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4990: 00aea314 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4991: 006e98ac 2460 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4992: 0092014c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4993: 0070d060 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4994: 008cb210 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4995: 00dc63dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4996: 006e64e8 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4996: 006e6508 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4997: 005dcea4 240 FUNC GLOBAL DEFAULT 12 riscv_cpu_update_mip │ │ │ │ 4998: 00dc64ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4999: 0025d3e8 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5000: 00d8ebbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5001: 007c4674 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5001: 007c4694 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5002: 003e1ccc 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5003: 00940978 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5003: 00940998 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5004: 00d991fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5005: 00d9348c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5006: 00dc78fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5007: 00dc611c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ 5008: 00cf13cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_d │ │ │ │ - 5009: 00700638 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5009: 00700658 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5010: 00dc66b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5011: 006e70bc 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5011: 006e70dc 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5012: 00cf14d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_h │ │ │ │ 5013: 00513df8 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5014: 00dc7364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5015: 00821a80 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5015: 00821aa0 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5016: 00d8daac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5017: 00dc60dc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5018: 006e71fc 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5019: 00902f60 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5018: 006e721c 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5019: 00902f80 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5020: 00d8ca94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5021: 0095a5e8 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5021: 0095a608 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5022: 004a085c 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5023: 00dc6ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5024: 00dc739e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5025: 002fe2dc 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5026: 00d9056c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5027: 00d8dcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5028: 00d8cc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5029: 008cb588 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5030: 008287d4 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5029: 008cb5a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5030: 008287f4 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5031: 00dc7124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5032: 00cb4ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5033: 005d2a24 272 FUNC GLOBAL DEFAULT 12 riscv_iommu_pci_setup_iommu │ │ │ │ 5034: 00dc670c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ 5035: 00cf1450 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_w │ │ │ │ - 5036: 008ca390 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5037: 00b990f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5038: 009074f0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5036: 008ca3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5037: 00b99118 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5038: 00907510 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5039: 00dc6df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5040: 00d8dedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 5041: 0071e4b0 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 5042: 0078a398 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 5043: 00996f0c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5044: 008d2100 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5041: 0071e4d0 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 5042: 0078a3b8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 5043: 00996f2c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5044: 008d2120 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5045: 00dc6a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5046: 00dc838e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5047: 00dc833c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5048: 00dc8578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5049: 00c7c358 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5050: 00dc62e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5051: 00d9c7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5052: 008c9af0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5052: 008c9b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5053: 002b41f4 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ 5054: 00267cc8 104 FUNC GLOBAL DEFAULT 12 decode_xtheadba │ │ │ │ - 5055: 009688b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5055: 009688d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5056: 00267d30 272 FUNC GLOBAL DEFAULT 12 decode_xtheadbb │ │ │ │ 5057: 002af614 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5058: 00639bd4 264 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_b │ │ │ │ 5059: 00288954 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5060: 0033e930 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5061: 00639ee4 324 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_d │ │ │ │ - 5062: 008c5de4 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5062: 008c5e04 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ 5063: 00d0492c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_hu │ │ │ │ - 5064: 009cd130 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5064: 009cd150 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5065: 00493b94 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5066: 00828a2c 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5066: 00828a4c 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5067: 00639cdc 260 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_h │ │ │ │ 5068: 002cf470 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5069: 00dc863e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5070: 002bd04c 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 5071: 007165b0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 5071: 007165d0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5072: 00d8c984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ - 5073: 009429cc 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5073: 009429ec 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5074: 002b3efc 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 5075: 00dc7c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 5076: 008cd174 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5076: 008cd194 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5077: 00d93f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5078: 00d99cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5079: 0051d6c4 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5080: 00d99894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5081: 00d92560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5082: 00267e40 100 FUNC GLOBAL DEFAULT 12 decode_xtheadbs │ │ │ │ 5083: 00dc65f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5084: 00dc7bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5085: 00dc7130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5086: 00dc7ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5087: 00dc7f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5088: 00d96d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5089: 00d8cfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5090: 0091915c 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5090: 0091917c 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5091: 00dc796a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5092: 00dc6e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5093: 009198fc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5093: 0091991c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5094: 00639de0 260 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_w │ │ │ │ 5095: 00d8f46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5096: 00ba5cdc 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5097: 0099534c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5096: 00ba5cfc 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5097: 0099536c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5098: 0029d600 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5099: 00d9dcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5100: 008d1ecc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5100: 008d1eec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5101: 00dc618e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5102: 00328f80 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5103: 008d6604 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5103: 008d6624 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5104: 00d9bfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5105: 009a9614 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 5106: 00944dc8 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 5107: 0077e2c8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 5105: 009a9634 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 5106: 00944de8 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5107: 0077e2e8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5108: 00d8b594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5109: 009a9ee4 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5109: 009a9f04 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5110: 00d979d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5111: 00382ce4 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5112: 009a9f9c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5112: 009a9fbc 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5113: 00d8dabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5114: 004ee8b4 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5115: 00928d58 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 5116: 006f6dfc 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 5115: 00928d78 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5116: 006f6e1c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5117: 00dc7cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5118: 00914448 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5118: 00914468 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5119: 00d935fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5120: 00dc8c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5121: 00285abc 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5122: 00d95768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5123: 002b966c 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5124: 00985680 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5124: 009856a0 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5125: 00d98844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5126: 00d9496c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5127: 00814854 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5127: 00814874 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5128: 00dc8b30 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5129: 00931a28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5129: 00931a48 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5130: 00d99814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5131: 002ae8f0 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5132: 008e0bc4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 5133: 00999704 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5134: 008c05f8 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5132: 008e0be4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5133: 00999724 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5134: 008c0618 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5135: 00621588 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_h │ │ │ │ 5136: 00d00e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_wu │ │ │ │ 5137: 00d95f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5138: 007f4808 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5138: 007f4828 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5139: 00da3524 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5140: 00d95d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5141: 00dc6b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5142: 00d8bf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5143: 00d8eb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5144: 00d9b65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 5145: 0070728c 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 5145: 007072ac 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5146: 00dc6ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5147: 0096ae1c 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5147: 0096ae3c 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5148: 00ce9914 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_d │ │ │ │ 5149: 00dc692a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5150: 00c7e9c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5151: 0099ea3c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5151: 0099ea5c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5152: 00dc765e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5153: 00d968e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5154: 00d98fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5155: 00614a00 624 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_b │ │ │ │ - 5156: 00780ad4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5156: 00780af4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5157: 00d9bcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5158: 00ce9a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_h │ │ │ │ 5159: 00615150 592 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_d │ │ │ │ 5160: 00621750 472 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_w │ │ │ │ 5161: 00614c70 628 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_h │ │ │ │ - 5162: 0096b2a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5162: 0096b2c8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5163: 00d907cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5164: 00d9e0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5165: 00418200 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5166: 00cb0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5167: 00d8f8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5168: 008fdb48 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5168: 008fdb68 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5169: 00dc85be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5170: 00dc6230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5171: 00d9f128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5172: 0041dc48 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5173: 00521c64 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5174: 00dc663e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5175: 00d9368c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5176: 00826bd0 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5177: 00990f84 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5176: 00826bf0 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5177: 00990fa4 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5178: 00ce9998 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_w │ │ │ │ 5179: 00d977c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5180: 00330d70 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5181: 00614ee4 620 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_w │ │ │ │ 5182: 00d9e154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5183: 00dc7380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5184: 0073fb40 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5184: 0073fb60 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5185: 00d96e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5186: 00d97a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5187: 00cf60a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_h │ │ │ │ 5188: 00dc8376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5189: 00733ae0 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5190: 00914390 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5189: 00733b00 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5190: 009143b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5191: 00d9a7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5192: 00dc71ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5193: 00d95118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5194: 00797f10 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5194: 00797f30 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5195: 002c7fac 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5196: 002f8a28 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5197: 00299990 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5198: 00dc6218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5199: 003e5dbc 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5200: 00da18f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5201: 007809ec 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5201: 00780a0c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5202: 00dc78ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5203: 0092857c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5204: 00915ef4 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5205: 008cb5e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5203: 0092859c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5204: 00915f14 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5205: 008cb604 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5206: 002ff5d0 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ 5207: 00cf0664 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_b │ │ │ │ - 5208: 008abfc0 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5208: 008abfe0 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5209: 00dc6374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5210: 00dc7cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5211: 00d8afc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5212: 00dc7ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5213: 00825310 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5213: 00825330 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5214: 00cf04d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_d │ │ │ │ 5215: 00d9faf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5216: 00cf601c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_w │ │ │ │ 5217: 00d91f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5218: 00dc69c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5219: 009bd3a8 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5220: 00750c50 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5219: 009bd3c8 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5220: 00750c70 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5221: 00cf05e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_h │ │ │ │ 5222: 00dc7f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5223: 008d13e8 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5223: 008d1408 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5224: 00dc703a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5225: 00d8c9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5226: 00d938bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5227: 00dc6d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5228: 00dc8494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5229: 009af6ec 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5229: 009af70c 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5230: 00d92220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5231: 00dc6a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5232: 0029f908 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5233: 00dc7f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5234: 00d9363c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5235: 00cf055c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_w │ │ │ │ - 5236: 0090eb2c 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5236: 0090eb4c 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5237: 00d921e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5238: 003bbdf0 784 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ - 5239: 0070583c 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5239: 0070585c 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5240: 00dc8560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5241: 009503ec 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5241: 0095040c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5242: 00c7e9bc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5243: 00cb6ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5244: 007e7b4c 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5245: 00813e00 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5246: 007824c4 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5247: 00709664 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5244: 007e7b6c 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5245: 00813e20 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5246: 007824e4 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5247: 00709684 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5248: 0029a620 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5249: 00d92170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5250: 00d9db84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5251: 00d8e4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5252: 00dc72f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5253: 003ad9c0 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5254: 008dc0f0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5254: 008dc110 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5255: 00cf3afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_b │ │ │ │ 5256: 00dc857e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5257: 00d95c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5258: 00dc6728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5259: 00cf3970 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_d │ │ │ │ 5260: 00dc75a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5261: 00dc8604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5262: 008ca55c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5262: 008ca57c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5263: 00d97a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5264: 00dc699c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5265: 00d9d724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ 5266: 00cf3a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_h │ │ │ │ - 5267: 00981980 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5267: 009819a0 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ 5268: 00cfc424 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_d │ │ │ │ - 5269: 006e52c4 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5270: 00905414 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5269: 006e52e4 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5270: 00905434 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5271: 005dd474 380 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_mode │ │ │ │ 5272: 0030404c 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5273: 002a1bb0 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5274: 00cfc52c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_h │ │ │ │ 5275: 00dc6f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5276: 00dc7328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5277: 008cbdcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5277: 008cbdec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5278: 00d94a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5279: 009baeec 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5279: 009baf0c 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5280: 0029a054 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5281: 00641c70 416 FUNC GLOBAL DEFAULT 12 helper_vzext_vf8_d │ │ │ │ 5282: 00cf39f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_w │ │ │ │ 5283: 00dc7018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5284: 0091ec90 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5285: 0078c088 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5286: 009a14dc 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5287: 008c8560 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5288: 0098ff2c 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5289: 008cde04 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5290: 00856b6c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5284: 0091ecb0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5285: 0078c0a8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5286: 009a14fc 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5287: 008c8580 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5288: 0098ff4c 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5289: 008cde24 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5290: 00856b8c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5291: 00dc7b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5292: 004ed144 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5293: 00cfc4a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_w │ │ │ │ 5294: 00505934 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5295: 00dc677a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5296: 00749f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5297: 00785954 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5296: 00749f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5297: 00785974 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5298: 00dc843c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5299: 00d9db44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5300: 00d8ec0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5301: 00c7e920 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5302: 00555250 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5303: 00d8f41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5304: 008ce194 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5304: 008ce1b4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5305: 00dc74b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5306: 00d94fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5307: 003dd14c 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5308: 009b9a7c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5309: 00996e0c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5308: 009b9a9c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5309: 00996e2c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5310: 0033b734 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5311: 00c81fa4 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5312: 00dc7e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5313: 00d9c074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5314: 00607960 104 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs16 │ │ │ │ 5315: 00dc6714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5316: 007f7848 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5316: 007f7868 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5317: 00cecb9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnand_mm │ │ │ │ 5318: 00d9086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5319: 00dc6a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ 5320: 00cfd4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_b │ │ │ │ - 5321: 00931e7c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5321: 00931e9c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5322: 00d9c024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5323: 00da096c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5324: 00cfd318 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_d │ │ │ │ 5325: 00d9d314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5326: 00d97bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5327: 002ec7ac 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5328: 00813cbc 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5328: 00813cdc 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5329: 00cfd420 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_h │ │ │ │ 5330: 00dc7442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ICVEC_WRITE_DSTATE │ │ │ │ 5331: 00d9480c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5332: 00d9ec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5333: 00d9cf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5334: 0027ef2c 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5335: 00d8f038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5336: 003a9250 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5337: 008f89dc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5337: 008f89fc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5338: 00564bd8 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5339: 00d8f118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5340: 007858ac 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5341: 00928e98 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5340: 007858cc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5341: 00928eb8 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5342: 006198cc 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_b │ │ │ │ 5343: 00dc63d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5344: 006199ec 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_d │ │ │ │ 5345: 002a62c0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5346: 0094e81c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5346: 0094e83c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5347: 00cfd39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_w │ │ │ │ 5348: 005ab078 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5349: 004cb528 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5350: 00d9394c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ 5351: 0061992c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_h │ │ │ │ - 5352: 0077eaac 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5352: 0077eacc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5353: 00d9d8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5354: 0025e380 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5355: 00939f90 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5356: 007030b8 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5355: 00939fb0 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5356: 007030d8 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5357: 00d9a054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5358: 00dc609d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5359: 00ce4a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs16 │ │ │ │ - 5360: 0090f9e4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5360: 0090fa04 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5361: 002a6e34 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5362: 007ed238 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5362: 007ed258 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5363: 002abfd4 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5364: 002bac00 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5365: 00d98b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5366: 00809528 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5366: 00809548 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5367: 00d9c444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5368: 0025ecf8 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5369: 00dc6f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5370: 00dc750a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5371: 0061998c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_w │ │ │ │ 5372: 00d9bce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5373: 00944508 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5373: 00944528 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5374: 00dc7e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5375: 00dc647c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5376: 00dc67c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5377: 00d8e78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5378: 005dc8a8 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_fp_enabled │ │ │ │ 5379: 003abd54 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5380: 007164f8 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5380: 00716518 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5381: 00d97c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5382: 00c7e9a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5383: 00dc7e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 5384: 0097c2d4 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5384: 0097c2f4 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5385: 00da14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5386: 00dc82ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5387: 00dc6b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5388: 00dc6f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5389: 007dc214 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5389: 007dc234 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5390: 00cfdad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_b │ │ │ │ 5391: 0063583c 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_d │ │ │ │ 5392: 00cfd948 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_d │ │ │ │ 5393: 00d9c004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5394: 008d79a8 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5394: 008d79c8 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5395: 0058e170 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5396: 00d8b258 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5397: 00da0fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5398: 0095cb50 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5398: 0095cb70 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5399: 004f8c3c 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5400: 0032da2c 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5401: 00d95328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5402: 008d6838 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5402: 008d6858 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5403: 00635534 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_h │ │ │ │ 5404: 00cfda50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_h │ │ │ │ - 5405: 0098a6cc 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5405: 0098a6ec 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5406: 00dc6cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5407: 00554298 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5408: 006079c8 100 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs32 │ │ │ │ - 5409: 007424a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5410: 00b2c718 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5411: 009624ac 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5412: 008dc324 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5409: 007424c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5410: 00b2c738 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5411: 009624cc 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5412: 008dc344 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5413: 00d93fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5414: 009ac5ec 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5414: 009ac60c 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5415: 00317030 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5416: 00b2c710 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5416: 00b2c730 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ 5417: 005e8608 828 FUNC GLOBAL DEFAULT 12 riscv_csrrw_i128 │ │ │ │ - 5418: 009931c4 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5418: 009931e4 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5419: 00da0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5420: 00d95eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5421: 00cfd9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_w │ │ │ │ 5422: 006356c8 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_w │ │ │ │ 5423: 00cf2764 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_b │ │ │ │ 5424: 00d99bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5425: 008d1730 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5425: 008d1750 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ 5426: 00cf25d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_d │ │ │ │ - 5427: 00b2c708 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5427: 00b2c728 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5428: 00dc7fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5429: 00305b64 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5430: 007bc7e8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5430: 007bc808 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5431: 00dc72ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5432: 0029a940 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5433: 00cf26e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_h │ │ │ │ 5434: 00dc81c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5435: 00870bbc 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5435: 00870bdc 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5436: 005801ac 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5437: 005ab020 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5438: 00d92580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5439: 00d8cf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5440: 00dc6290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5441: 0090e028 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5442: 0096ac68 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5443: 0096783c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5441: 0090e048 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5442: 0096ac88 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5443: 0096785c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5444: 00dc7de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5445: 00d903fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 5446: 0075fc9c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5447: 007b0264 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5446: 0075fcbc 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5447: 007b0284 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5448: 00d9b7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5449: 00d8b324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5450: 00d9843c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5451: 00338110 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5452: 00d8a380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5453: 00dc80f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5454: 0029eab0 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5455: 009194a4 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5455: 009194c4 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5456: 00dc8276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ 5457: 005bc3f8 188 FUNC GLOBAL DEFAULT 12 riscv_socket_last_hartid │ │ │ │ - 5458: 008620a4 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 5459: 0073a7d4 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5458: 008620c4 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5459: 0073a7f4 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5460: 00cf265c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_w │ │ │ │ 5461: 00ce49ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs32 │ │ │ │ 5462: 00cba204 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5463: 009416c4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5463: 009416e4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5464: 00cba274 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5465: 00dc6086 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5466: 00cba304 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5467: 00d97328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5468: 00d9427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5469: 00619a4c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_b │ │ │ │ - 5470: 007d99d4 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5470: 007d99f4 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5471: 00619b6c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_d │ │ │ │ 5472: 00dc74fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5473: 00dc802e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5474: 00d8f6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5475: 00dc80dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5476: 008cab78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5477: 00749ac4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5476: 008cab98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5477: 00749ae4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5478: 00d8ca34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5479: 00619aac 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_h │ │ │ │ 5480: 00d9e174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 5481: 007165c0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5481: 007165e0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5482: 00dc7a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5483: 00304300 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5484: 00dc607e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5485: 00d9d824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5486: 00510bc0 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5487: 007e4348 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5487: 007e4368 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5488: 00dc6f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5489: 0070dc88 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5489: 0070dca8 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5490: 00d96c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5491: 00da1c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5492: 00d8fe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5493: 00741c84 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5493: 00741ca4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5494: 00619b0c 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_w │ │ │ │ - 5495: 00867cdc 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5495: 00867cfc 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5496: 00d95678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5497: 00d9ff2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5498: 00782fd4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5499: 009c1814 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5498: 00782ff4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5499: 009c1834 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5500: 00d8f808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5501: 009bbdc0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5501: 009bbde0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5502: 005ea2b8 64 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_d │ │ │ │ 5503: 00dc8042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5504: 002aa050 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5505: 00d9c6b0 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5506: 00642d40 184 FUNC GLOBAL DEFAULT 12 helper_zip │ │ │ │ 5507: 00d934cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5508: 00d98e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5509: 00d84988 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ 5510: 005eafa0 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_h │ │ │ │ - 5511: 0094327c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5512: 0073f8e4 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5513: 008af7cc 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5511: 0094329c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5512: 0073f904 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5513: 008af7ec 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5514: 00d9b37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5515: 0075e670 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5515: 0075e690 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5516: 00da20b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5517: 003dd064 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5518: 008cbff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5519: 0086b7a4 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5518: 008cc014 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5519: 0086b7c4 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5520: 00da0384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5521: 00d93c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ 5522: 005e9bb0 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_s │ │ │ │ - 5523: 0091bf04 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5524: 008271b8 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5523: 0091bf24 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5524: 008271d8 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5525: 00dc8084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5526: 00dc7f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5527: 00d89a70 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5528: 00da39dc 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5529: 00dc7e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5530: 00dc65f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5531: 0073fc80 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5531: 0073fca0 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5532: 00d8db2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5533: 00d9850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5534: 00d8e61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5535: 00d8a848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5536: 00d94c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5537: 008e51dc 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5537: 008e51fc 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5538: 00d94b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 5539: 00717ce8 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5539: 00717d08 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5540: 00dc62b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5541: 00dc63ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5542: 00dc6d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5543: 0099a1fc 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5543: 0099a21c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5544: 00dc74b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5545: 0074f31c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5546: 0095fd6c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5547: 0072bb60 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5545: 0074f33c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5546: 0095fd8c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5547: 0072bb80 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5548: 00d95e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5549: 0096c38c 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5549: 0096c3ac 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5550: 00607a2c 116 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs64 │ │ │ │ 5551: 00dc8444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5552: 009b1a08 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5552: 009b1a28 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5553: 00cb3be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5554: 005b09ac 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5555: 00d975b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5556: 008dcd04 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5556: 008dcd24 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5557: 00d95968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5558: 00d9fc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5559: 007f7360 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5560: 009b413c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5559: 007f7380 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5560: 009b415c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5561: 00d945cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5562: 002a7440 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5563: 00dc6e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5564: 00d9449c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5565: 00cef7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_b │ │ │ │ 5566: 00dc6ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5567: 00dc7464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5568: 00d972d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5569: 0053873c 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5570: 00cef668 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_d │ │ │ │ 5571: 002b2734 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5572: 0076cad4 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5572: 0076caf4 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5573: 00da15fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5574: 0055e034 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5575: 0094d528 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5576: 00913af0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5575: 0094d548 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5576: 00913b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5577: 00dc6d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5578: 00dc71b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5579: 009c1030 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5579: 009c1050 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5580: 00d8d7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5581: 00dc7404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5582: 002f7b08 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5583: 009907d4 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5583: 009907f4 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5584: 00cef770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_h │ │ │ │ - 5585: 00940bc0 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5585: 00940be0 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5586: 00c81790 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5587: 00dc6e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5588: 007be114 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5589: 007eab0c 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5588: 007be134 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5589: 007eab2c 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5590: 00dc6a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5591: 00dc79a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5592: 00d9853c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5593: 00d8aed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5594: 00da00c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5595: 0054ef24 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5596: 00dc81da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5597: 00631b5c 596 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_d │ │ │ │ 5598: 005b17bc 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5599: 00dc7886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5600: 008cc3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5600: 008cc408 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5601: 002aa0fc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5602: 0063164c 652 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_h │ │ │ │ 5603: 0054e888 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5604: 00ce4928 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs64 │ │ │ │ 5605: 00cef6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_w │ │ │ │ 5606: 00dc86fc 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5607: 00dc652c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5608: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5609: 007b4c38 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5609: 007b4c58 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5610: 00dc8502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5611: 00d8d678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5612: 0090f788 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5612: 0090f7a8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5613: 00d8a4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5614: 00cb5080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5615: 009cb5f0 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5615: 009cb610 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5616: 00dc7da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5617: 0081aef8 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5617: 0081af18 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5618: 006318d8 644 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_w │ │ │ │ 5619: 00dc79c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5620: 009d2130 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5620: 009d2150 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5621: 00dc6314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5622: 008b0aa8 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5623: 00983d0c 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5622: 008b0ac8 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5623: 00983d2c 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5624: 00dc7824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5625: 00d8f40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5626: 00821c6c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5626: 00821c8c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5627: 0058dd88 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5628: 00da1d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5629: 00cbc040 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5630: 00d9be34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5631: 00d8d718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5632: 009b6eac 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5633: 009c4438 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5632: 009b6ecc 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5633: 009c4458 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5634: 00dc74d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5635: 00dc77da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5636: 00dc8628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5637: 008ea184 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5637: 008ea1a4 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5638: 00d8b554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5639: 00d8af38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5640: 007d2e18 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5640: 007d2e38 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5641: 00c6bf50 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5642: 002ba340 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5643: 008bf9a0 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5643: 008bf9c0 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5644: 00dc6824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5645: 00dc6f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5646: 00d98e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 5647: 00cb3b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5648: 00dc693c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5649: 00dc8bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5650: 003732b4 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5651: 0095f4c0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5651: 0095f4e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5652: 0029073c 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5653: 00d8a8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5654: 009c9048 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5654: 009c9068 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5655: 00dc7752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5656: 0060db24 424 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_b │ │ │ │ - 5657: 007345dc 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5657: 007345fc 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5658: 00dc68b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5659: 0060dfa4 484 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_d │ │ │ │ 5660: 00d96fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5661: 00d95718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5662: 00d9d014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5663: 00d99c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5664: 008f7b1c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5664: 008f7b3c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5665: 0060dccc 372 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_h │ │ │ │ 5666: 005ab420 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5667: 00dc83de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5668: 00d9c194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5669: 0040e2b4 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5670: 00933900 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5670: 00933920 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5671: 00596290 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5672: 0096be84 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ - 5673: 006a8634 688 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ + 5672: 0096bea4 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5673: 006a8650 688 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ 5674: 00cb2adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5675: 00d9ba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5676: 00dc793e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5677: 00d93e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5678: 00328d90 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5679: 008ddc9c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5679: 008ddcbc 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5680: 00d93e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5681: 006064ac 804 FUNC GLOBAL DEFAULT 12 helper_vl8re64_v │ │ │ │ 5682: 00dc8bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5683: 0060de40 356 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_w │ │ │ │ 5684: 00d937fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5685: 00dc6e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5686: 0063ba20 332 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_d │ │ │ │ 5687: 002e43b8 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5688: 00dc68f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5689: 009bf5f4 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5689: 009bf614 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5690: 00dc7e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5691: 00dc8148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5692: 00dc7ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5693: 0063b7d8 292 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_h │ │ │ │ 5694: 00dc83f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5695: 009190ec 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5696: 00944c84 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5695: 0091910c 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5696: 00944ca4 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5697: 005004f8 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5698: 00d8c5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5699: 008fce90 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5699: 008fceb0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5700: 003ad6b4 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5701: 00967224 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5701: 00967244 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5702: 00d983ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5703: 00d93abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5704: 00dc7d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5705: 0060202c 660 FUNC GLOBAL DEFAULT 12 helper_vsxei16_64_v │ │ │ │ 5706: 00d92250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5707: 00dc7582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5708: 00940704 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5708: 00940724 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5709: 00d96b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5710: 00dc7af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5711: 00cb4ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5712: 00991d04 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5712: 00991d24 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5713: 00dc76a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5714: 00b990b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5714: 00b990d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5715: 00dc7172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5716: 0063b8fc 292 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_w │ │ │ │ 5717: 00d8eaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 5718: 007f2848 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5718: 007f2868 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5719: 00d9c464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5720: 007a2ddc 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5720: 007a2dfc 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5721: 00dc80ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5722: 00292584 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5723: 008fb570 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5723: 008fb590 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5724: 0041eeac 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5725: 00d90aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5726: 00d984ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 5727: 00dc7e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5728: 00dc6386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5729: 00d99f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5730: 00dc77e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5731: 00953798 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5731: 009537b8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5732: 00cfb638 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_d │ │ │ │ 5733: 00d9ed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5734: 00dc775a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5735: 00dc80ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5736: 00d8d518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5737: 003934c0 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5738: 009337c4 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5739: 0075aae4 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5738: 009337e4 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5739: 0075ab04 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5740: 00cfb740 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_h │ │ │ │ 5741: 005aef24 52 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5742: 00dc6c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5743: 00d98ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5744: 0049f510 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5745: 00da095c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5746: 00d9841c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ 5747: 002aa1ac 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5748: 004d7858 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5749: 009575e0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5750: 0079b0bc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5749: 00957600 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5750: 0079b0dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5751: 00d9e704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5752: 0075d42c 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5753: 0091b0f8 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5752: 0075d44c 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5753: 0091b118 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5754: 00dc6d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5755: 00949be4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5756: 0094d810 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5757: 009cb490 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5755: 00949c04 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5756: 0094d830 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5757: 009cb4b0 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5758: 00d90e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5759: 00543930 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5760: 00dc77ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 5761: 00d8e8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ 5762: 00cfb6bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_w │ │ │ │ - 5763: 00816c84 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5763: 00816ca4 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5764: 005acf00 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5765: 00925554 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5765: 00925574 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5766: 002ac2d8 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5767: 007c45f0 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5767: 007c4610 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5768: 00dc7bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5769: 0063ad14 252 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_b │ │ │ │ 5770: 00dc764a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5771: 00dc6586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5772: 005003e8 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5773: 0063b020 320 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_d │ │ │ │ 5774: 00d049b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_wu │ │ │ │ 5775: 0063ae10 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_h │ │ │ │ 5776: 00cec14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_b │ │ │ │ 5777: 00d98854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5778: 00cebfc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_d │ │ │ │ - 5779: 00987004 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5780: 008e706c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5779: 00987024 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5780: 008e708c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5781: 005b0298 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5782: 00cb3ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ 5783: 00cec0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_h │ │ │ │ - 5784: 00993ea4 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5784: 00993ec4 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5785: 00dc7b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5786: 007e5550 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5787: 009422e8 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5786: 007e5570 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5787: 00942308 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5788: 0059129c 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5789: 00d95498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5790: 00dc7c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5791: 00910ac0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5792: 006e68b8 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5793: 00798e50 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5791: 00910ae0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5792: 006e68d8 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5793: 00798e70 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5794: 00dc7d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5795: 00d9b3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5796: 0061b00c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_b │ │ │ │ 5797: 00d8e63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5798: 0063af18 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_w │ │ │ │ 5799: 00dc845c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5800: 00dc62ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ @@ -5808,470 +5808,470 @@ │ │ │ │ 5804: 00dc71c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 5805: 004162dc 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5806: 00dc7cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5807: 004fc400 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5808: 00d9ee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5809: 0055b280 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5810: 00d8ed5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5811: 00777480 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5811: 007774a0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5812: 00dc8456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5813: 00cbf3f8 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5814: 00cec044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_w │ │ │ │ 5815: 00dc8442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ 5816: 0061b06c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_h │ │ │ │ - 5817: 0072b848 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5818: 007221d0 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5817: 0072b868 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5818: 007221f0 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5819: 0056848c 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5820: 007990e8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5820: 00799108 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5821: 00d91950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5822: 006027c0 664 FUNC GLOBAL DEFAULT 12 helper_vsxei32_32_v │ │ │ │ 5823: 00dc839c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5824: 00dc7598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5825: 00758080 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 5826: 0079929c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5825: 007580a0 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5826: 007992bc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5827: 0029eaec 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5828: 00d9144c 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5829: 0041e884 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5830: 00591388 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5831: 00825314 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5831: 00825334 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5832: 00dc76f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5833: 00d9c790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 5834: 00716904 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5834: 00716924 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5835: 00dc77ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5836: 00964e80 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5836: 00964ea0 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5837: 0061b0cc 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_w │ │ │ │ 5838: 00d98a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5839: 002b9744 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5840: 00340444 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5841: 002c0814 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5842: 00dc778a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 5843: 0086ba98 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5843: 0086bab8 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5844: 00570b80 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5845: 00dc737a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5846: 00dc7198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 5847: 0062ecd0 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_d │ │ │ │ - 5848: 0094a7f0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5848: 0094a810 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5849: 00cb5a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5850: 009549bc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5850: 009549dc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5851: 00d943cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5852: 00cb4f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5853: 008fd540 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5854: 007de2ec 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5853: 008fd560 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5854: 007de30c 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5855: 0062e9c8 396 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_h │ │ │ │ 5856: 00dc7ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5857: 00dc7342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5858: 00d9f1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5859: 00da0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5860: 00825198 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5861: 0098aa40 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5860: 008251b8 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5861: 0098aa60 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5862: 00dc7a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5863: 002bcde4 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5864: 00db53d0 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5865: 00d9a914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5866: 00d9c474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5867: 00d8b524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5868: 007590a4 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5868: 007590c4 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5869: 00dc60d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ 5870: 00ce82e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_b │ │ │ │ - 5871: 0099b524 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5871: 0099b544 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5872: 002fd460 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5873: 00ce815c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_d │ │ │ │ - 5874: 007d8a6c 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5874: 007d8a8c 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5875: 002b1340 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5876: 00933aa4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5876: 00933ac4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5877: 0061d22c 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_b │ │ │ │ 5878: 00ce8264 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_h │ │ │ │ 5879: 00da076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5880: 0061d34c 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_d │ │ │ │ 5881: 00dc6db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5882: 0062eb54 380 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_w │ │ │ │ 5883: 00dc72e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5884: 00dc817a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5885: 00dc609b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5886: 00507ecc 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ 5887: 0061d28c 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_h │ │ │ │ - 5888: 006d5568 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5888: 006d5588 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5889: 002a5898 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5890: 0032b398 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5891: 00d9eed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5892: 00dc634e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5893: 00d9eee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5894: 00d8dd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5895: 00dc75b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5896: 009c21a8 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5897: 00992710 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5898: 0099afb8 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5896: 009c21c8 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5897: 00992730 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5898: 0099afd8 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5899: 00dc610c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5900: 00d8e86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5901: 008e8bc8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ - 5902: 0072ddb4 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ + 5901: 008e8be8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5902: 0072ddd4 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5903: 00dc7f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5904: 00d9a904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5905: 00ce81e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_w │ │ │ │ - 5906: 00812f3c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5906: 00812f5c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5907: 0061d2ec 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_w │ │ │ │ - 5908: 0096890c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5908: 0096892c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5909: 00dc6fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5910: 00d9ddf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5911: 00d92670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5912: 00dc7c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5913: 002a3448 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5914: 009845e0 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5914: 00984600 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5915: 00d000fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esi │ │ │ │ 5916: 00dc5fd8 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5917: 00dc7204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5918: 00c7ec64 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5919: 00870a4c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5920: 006e69e4 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5921: 008758f0 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5919: 00870a6c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5920: 006e6a04 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5921: 00875910 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5922: 005ad5b8 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5923: 00dc71f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5924: 005a505c 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5925: 00dc62b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5926: 004eed68 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5927: 00dc71a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5928: 002ba634 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5929: 0090f7a4 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5929: 0090f7c4 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5930: 0061f2cc 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_b │ │ │ │ - 5931: 00747764 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5931: 00747784 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5932: 0049596c 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5933: 00dc7da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5934: 00ce3cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re16_v │ │ │ │ 5935: 003de57c 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5936: 00d957d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5937: 008bf334 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5937: 008bf354 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5938: 00c80af4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5939: 00dc8b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5940: 00dc7738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5941: 0061f32c 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_h │ │ │ │ 5942: 00377258 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5943: 003aa3a8 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5944: 00d91b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5945: 00dc61ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5946: 002a3918 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5947: 00dbd990 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5948: 0055d1dc 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5949: 00d8d428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5950: 00981ba0 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5950: 00981bc0 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5951: 00d95638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5952: 006ea2f0 1688 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5952: 006ea310 1688 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5953: 00282b34 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5954: 00dc7f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5955: 005a41f4 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5956: 00dc85fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5957: 00dc845a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5958: 00dc64a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5959: 002ac5a8 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5960: 00908b88 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5960: 00908ba8 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5961: 002eaca8 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5962: 00dc831e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ 5963: 006166e4 628 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_b │ │ │ │ - 5964: 0080b33c 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5964: 0080b35c 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5965: 00dc83ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5966: 00616e38 592 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_d │ │ │ │ 5967: 00300470 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5968: 0061f38c 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_w │ │ │ │ 5969: 00d9f3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5970: 0049266c 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5971: 0073dffc 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5972: 00820c88 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5973: 008b02f8 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5971: 0073e01c 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5972: 00820ca8 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5973: 008b0318 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5974: 00616958 628 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_h │ │ │ │ 5975: 00309014 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5976: 008ca898 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5977: 00816f10 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5978: 00808a94 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5976: 008ca8b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5977: 00816f30 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5978: 00808ab4 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5979: 00dc754e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5980: 00da2b60 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5981: 00d90eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5982: 009838b0 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5982: 009838d0 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5983: 00d9d164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5984: 00dc8440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5985: 00d97f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5986: 00d97478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5987: 00616bcc 620 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_w │ │ │ │ 5988: 00dc7ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5989: 00522fd4 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5990: 00dc7614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5991: 00b83cb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5991: 00b83cd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5992: 00627fdc 460 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_d │ │ │ │ 5993: 00dc6390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5994: 003a7c08 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5995: 00d9bfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5996: 00dc675c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5997: 0079ae7c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5997: 0079ae9c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 5998: 00dc781e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 5999: 0047e8e4 40 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ 6000: 00627c94 436 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_h │ │ │ │ - 6001: 0075e8a4 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6001: 0075e8c4 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6002: 00dc6692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6003: 00d9a994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 6004: 0073e994 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 6004: 0073e9b4 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6005: 00dc80c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6006: 00d8ecbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6007: 0025cf18 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6008: 00da061c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6009: 00827154 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6009: 00827174 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6010: 004fb630 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6011: 00d9e7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6012: 00cb8200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6013: 0055d4bc 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6014: 008fcc70 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6014: 008fcc90 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6015: 00d9c0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6016: 004fce60 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6017: 009abb90 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6017: 009abbb0 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6018: 00627e48 404 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_w │ │ │ │ 6019: 00dc7b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6020: 00d92610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6021: 00cf47e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_b │ │ │ │ 6022: 00299828 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6023: 00dc7eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6024: 00d8efb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6025: 009521f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 6026: 0079a388 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 6025: 00952214 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6026: 0079a3a8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6027: 00dc83e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6028: 00dc6efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6029: 00d8fb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6030: 00d9b6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6031: 00d9c264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6032: 005a16bc 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6033: 00d971d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6034: 0096a91c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6034: 0096a93c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6035: 00da40d0 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6036: 00da1308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6037: 0074f100 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6037: 0074f120 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6038: 00cf475c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_h │ │ │ │ 6039: 00553e14 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 6040: 0090bf5c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6040: 0090bf7c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6041: 004630ec 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6042: 00dc7502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 6043: 00938b08 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6043: 00938b28 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6044: 00dc8146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6045: 00425354 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6046: 00dc66a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6047: 008ca5b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6047: 008ca5d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6048: 00586c4c 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6049: 009b0114 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 6050: 007799c8 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 6049: 009b0134 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6050: 007799e8 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6051: 00dc86b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6052: 00dc861c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 6053: 007473b8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 6053: 007473d8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6054: 00cf46d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_w │ │ │ │ 6055: 0056a7e8 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6056: 008fea64 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6056: 008fea84 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6057: 00d91cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 6058: 0076fd10 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 6058: 0076fd30 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6059: 00c7aae8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6060: 009b8df8 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6060: 009b8e18 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6061: 00dc681a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6062: 00da01f4 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6063: 002abef0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6064: 00d9c2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6065: 00cb69c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6066: 00d93b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6067: 009b0efc 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6067: 009b0f1c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6068: 00d9800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6069: 0075d878 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6070: 008ce04c 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6069: 0075d898 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6070: 008ce06c 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6071: 00d8eeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6072: 00c7b6a4 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6073: 00dc6d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6074: 0074d9a8 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6074: 0074d9c8 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6075: 00d912dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6076: 00dc6648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6077: 0075352c 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6077: 0075354c 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ 6078: 00dc7448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_DSTATE │ │ │ │ - 6079: 007a1138 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6079: 007a1158 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6080: 00dc7e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6081: 00dc633c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6082: 0094fc04 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6082: 0094fc24 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6083: 00dc6f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6084: 0029e5dc 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6085: 009b3de8 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6086: 008c530c 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6085: 009b3e08 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6086: 008c532c 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6087: 0029b2e0 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6088: 00268c88 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6089: 00dc8584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6090: 00dc80a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 6091: 00798efc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 6091: 00798f1c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6092: 00d9c5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6093: 00d8d668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6094: 00dc7874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6095: 00513ec0 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6096: 00d9ba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6097: 00dc7d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6098: 00dc7d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6099: 009d61b8 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6099: 009d61d8 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6100: 00d8ac78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6101: 00da38d8 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6102: 004fb280 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6103: 00dc62f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6104: 006a7f94 1696 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ + 6104: 006a7fb0 1696 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ 6105: 00d94a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6106: 00851aec 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6106: 00851b0c 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6107: 00dc6276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6108: 008f4ff8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6108: 008f5018 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6109: 00da1868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 6110: 00799148 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 6110: 00799168 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6111: 00dc7290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6112: 00841f4c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6112: 00841f6c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6113: 00389ac8 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 6114: 007992dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 6114: 007992fc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6115: 00dc7838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6116: 00dc6bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 6117: 0077f67c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 6117: 0077f69c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6118: 00d8ae88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6119: 00cf7e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_b │ │ │ │ 6120: 00dc7b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6121: 00d8ebac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6122: 00cf7c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_d │ │ │ │ - 6123: 007466dc 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 6123: 007466fc 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6124: 006022c0 616 FUNC GLOBAL DEFAULT 12 helper_vsxei32_8_v │ │ │ │ 6125: 00d979f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ 6126: 00cf7d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_h │ │ │ │ - 6127: 009242e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6128: 008cb304 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6127: 00924308 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6128: 008cb324 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6129: 00da02b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6130: 00dc7e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6131: 008c13d4 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6131: 008c13f4 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6132: 00dc782e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6133: 0091c278 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6134: 008f66ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6133: 0091c298 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6134: 008f670c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6135: 00dc6c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6136: 00dc82f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6137: 00966df8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6137: 00966e18 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6138: 00dc8bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6139: 002a55a0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6140: 002a5078 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6141: 00dc8c4c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6142: 00d97e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6143: 00d9f524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6144: 00d95e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6145: 00dc6ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6146: 009663f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6147: 00905ea8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6148: 0085fd90 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6146: 00966414 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6147: 00905ec8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6148: 0085fdb0 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6149: 00cf7cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_w │ │ │ │ 6150: 0063bdb4 332 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_d │ │ │ │ 6151: 00d95288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6152: 00dc8580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6153: 00d948dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6154: 00d988d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6155: 00da1784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6156: 008dfa54 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6156: 008dfa74 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6157: 00dc6094 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6158: 00dc83b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6159: 00cb7288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6160: 00924ed4 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6160: 00924ef4 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6161: 0063bb6c 292 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_h │ │ │ │ 6162: 0059134c 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6163: 00dc687a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6164: 008cd320 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6164: 008cd340 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6165: 00d97b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6166: 00dc60f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6167: 00dc730e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6168: 00330d10 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 6169: 00763240 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 6169: 00763260 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6170: 00dc62d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6171: 005abe6c 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6172: 00d8e47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6173: 00cec674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vv │ │ │ │ 6174: 00ce5dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_8_v │ │ │ │ 6175: 0047424c 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6176: 00d92100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6177: 00b990d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6178: 009cb5fc 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6177: 00b990f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6178: 009cb61c 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6179: 00cf2a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vx │ │ │ │ 6180: 00d9fea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6181: 00d9bd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6182: 0063bc90 292 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_w │ │ │ │ 6183: 005a82d0 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6184: 00c80b04 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6185: 005af0ac 44 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6186: 0041ae28 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 6187: 0071c910 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6188: 008fd3d8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6187: 0071c930 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 6188: 008fd3f8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6189: 00dc6fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6190: 00963358 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6190: 00963378 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6191: 00dc744c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_DSTATE │ │ │ │ 6192: 00dc7914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6193: 00d8bd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6194: 00d9fd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6195: 0034028c 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6196: 00817718 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6196: 00817738 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6197: 00d9809c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6198: 005005f8 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6199: 005813b8 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6200: 00d8c9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6201: 00dc6e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6202: 005b44e8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6203: 007b3964 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6203: 007b3984 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6204: 00dc78d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6205: 0055d67c 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6206: 00d9dd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6207: 005ed6f8 120 FUNC GLOBAL DEFAULT 12 helper_ctr_clear │ │ │ │ 6208: 00dc8428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6209: 009be44c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6210: 007f74f8 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6209: 009be46c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6210: 007f7518 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6211: 005141c0 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6212: 008e50cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6213: 007ea0e4 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6212: 008e50ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6213: 007ea104 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6214: 00d95778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6215: 00dc6c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6216: 0092dcdc 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6216: 0092dcfc 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6217: 00d8d5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6218: 00dc78a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6219: 00427404 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6220: 00d98a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ - 6221: 007b141c 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6222: 007d2398 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6223: 00745004 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6221: 007b143c 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6222: 007d23b8 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6223: 00745024 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6224: 005abbec 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6225: 009da380 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6225: 009da3a0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6226: 00dc6038 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6227: 008c39e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6227: 008c3a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6228: 00dc6b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6229: 00dc6700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6230: 00998bb8 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6230: 00998bd8 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6231: 00dc6a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6232: 00dc79a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6233: 00cb793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6234: 00dc8890 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6235: 0059106c 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6236: 00dc65c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6237: 004d711c 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6238: 00d9328c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6239: 00d9c580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6240: 00298318 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6241: 00dc777e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6242: 00d96da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6243: 006cc51c 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6243: 006cc53c 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6244: 00bd1218 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6245: 00d9ded4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 6246: 007daed4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6246: 007daef4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6247: 00dc669a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6248: 00d8eafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6249: 00269668 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6250: 00cb1744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6251: 00d9095c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6252: 00dc7d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6253: 00dc6b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6254: 00dc700e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6255: 00793f90 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6255: 00793fb0 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6256: 00d97388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6257: 00d8afe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6258: 003895c8 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6259: 00d8e69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6260: 006046dc 808 FUNC GLOBAL DEFAULT 12 helper_vl2re16_v │ │ │ │ 6261: 00d97e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6262: 00784554 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6262: 00784574 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6263: 00492990 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6264: 005aea6c 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6265: 0033bdcc 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6266: 008e98d4 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6266: 008e98f4 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6267: 00d97148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6268: 002fc4bc 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6269: 00d9b7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6270: 00d8c638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6271: 002fc53c 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6272: 00d8b188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6273: 002fc5cc 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6280,65 +6280,65 @@ │ │ │ │ 6276: 0051abc0 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6277: 00dc6164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6278: 00dc6ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6279: 002fc7d0 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6280: 002fc894 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6281: 00dc692c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6282: 00dc738c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6283: 0098d6a0 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6284: 007f592c 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6283: 0098d6c0 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6284: 007f594c 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6285: 0042d108 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6286: 00546338 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6287: 00da10e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6288: 00d9ed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6289: 008cfdb4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6289: 008cfdd4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6290: 00dc7708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6291: 00dc646c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6292: 00d92a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6293: 0060cea0 396 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_b │ │ │ │ 6294: 00d8fa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6295: 00d8463c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6296: 005821e4 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 6297: 0076c854 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6297: 0076c874 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6298: 00da04e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6299: 0060d330 432 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_d │ │ │ │ 6300: 00d8d170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6301: 0030fd48 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6302: 00d8e49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6303: 0029d0f8 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6304: 009cd808 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6304: 009cd828 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6305: 00d9321c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6306: 00da0140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6307: 0099bc7c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6308: 009421a8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6307: 0099bc9c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6308: 009421c8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6309: 0060d02c 396 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_h │ │ │ │ 6310: 00d8f928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6311: 009131f8 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6311: 00913218 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6312: 00d9d524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6313: 00d9aa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6314: 00970700 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6315: 007c735c 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6316: 008d0410 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6314: 00970720 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6315: 007c737c 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6316: 008d0430 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6317: 00d96968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6318: 00dc8c4e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6319: 0076fbe4 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6319: 0076fc04 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6320: 00d969a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6321: 008bd844 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6321: 008bd864 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6322: 00dc7f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6323: 00ce1304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_h │ │ │ │ - 6324: 008e32f4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6324: 008e3314 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6325: 00d90afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6326: 00dc74b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6327: 00382bb0 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6328: 008de938 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6328: 008de958 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6329: 0060d1b8 376 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_w │ │ │ │ 6330: 00d9497c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6331: 00d939ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6332: 00d9a7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6333: 00913558 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6333: 00913578 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6334: 00d01cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vs │ │ │ │ 6335: 00dc6fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6336: 00d94ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6337: 00cb5ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6338: 00ce1280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_w │ │ │ │ 6339: 00d9d454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6340: 00d01ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vv │ │ │ │ @@ -6355,95 +6355,95 @@ │ │ │ │ 6351: 00dc6a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6352: 00d93d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6353: 002ffa34 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6354: 00dc85ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6355: 00dc623e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6356: 00dc6ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6357: 00d8f688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6358: 009005cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6358: 009005ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6359: 00dc6f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6360: 00d029b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmsub_s │ │ │ │ 6361: 00cb5398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6362: 00d8d788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6363: 00dc68ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6364: 00dc6ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6365: 00cb3214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6366: 00d9d694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6367: 00622da8 420 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_d │ │ │ │ 6368: 00d8fe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6369: 00d8bd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6370: 00dc85d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6371: 00d9f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6372: 0072a0ac 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6373: 0070c958 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6372: 0072a0cc 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6373: 0070c978 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6374: 00d9e134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6375: 005ae9a4 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6376: 008b008c 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6377: 009142d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6376: 008b00ac 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6377: 009142f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ 6378: 00622a68 436 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_h │ │ │ │ - 6379: 00910f78 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6380: 009b1ebc 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6379: 00910f98 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6380: 009b1edc 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6381: 00d97dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6382: 00d956d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6383: 0051062c 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6384: 00981b44 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6384: 00981b64 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6385: 005456f4 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6386: 002ade14 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6387: 00dc65a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6388: 0093f8cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6388: 0093f8ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6389: 00dc6f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6390: 00dc7e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6391: 00d96998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6392: 00d9f178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6393: 008166d8 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6394: 0071e320 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6393: 008166f8 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6394: 0071e340 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6395: 00d9fec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6396: 007f3ec0 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6396: 007f3ee0 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6397: 00d8c3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6398: 0041baa4 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6399: 0057fd14 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6400: 00740120 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6401: 008d798c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6400: 00740140 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6401: 008d79ac 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ 6402: 00622c1c 396 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_w │ │ │ │ - 6403: 007a41c8 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6403: 007a41e8 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6404: 00d9e7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6405: 007f1b70 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6405: 007f1b90 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6406: 00dc8b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6407: 00d91e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6408: 006e33e0 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6408: 006e3400 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6409: 00cf0454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_b │ │ │ │ 6410: 0041a354 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6411: 005dc908 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_vector_enabled │ │ │ │ 6412: 002c9884 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6413: 00dc761e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6414: 00cf02c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_d │ │ │ │ 6415: 00d9812c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6416: 00dc7a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6417: 00d95c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6418: 007a464c 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6418: 007a466c 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6419: 00d9a234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6420: 0055c5a4 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6421: 005ad1a0 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6422: 00798d08 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6422: 00798d28 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6423: 00cf03d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_h │ │ │ │ 6424: 00d9f0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6425: 00dc8116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6426: 0079acc4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6426: 0079ace4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6427: 00d912ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6428: 00dc68ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6429: 009bd420 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6429: 009bd440 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6430: 00dc65d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6431: 0093f088 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6431: 0093f0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6432: 00d97538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6433: 007e0498 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6433: 007e04b8 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6434: 00d9db54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6435: 00dc66ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6436: 00d8e6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6437: 00d9bfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6438: 006c45d4 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6438: 006c45f4 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6439: 002ecf00 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6440: 00dc6f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6441: 00d84684 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6442: 0058ef8c 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6443: 00304644 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6444: 00d8a888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6445: 00cf034c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_w │ │ │ │ @@ -6452,1011 +6452,1011 @@ │ │ │ │ 6448: 00dc72b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6449: 005b9eb8 124 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_cycles │ │ │ │ 6450: 00dc7d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6451: 002bcb34 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6452: 00d8a250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6453: 00d8f2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6454: 00dc767c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6455: 008ff2d4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6455: 008ff2f4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6456: 00dc7620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6457: 0029e6e8 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6458: 00dc7c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6459: 00961650 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6459: 00961670 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6460: 0048eee0 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6461: 00ce4ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse16_v │ │ │ │ 6462: 00dc71a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6463: 00926934 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6463: 00926954 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6464: 002fc194 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6465: 00d9457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6466: 00da1acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6467: 0055e3dc 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6468: 00957d88 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6469: 00993a98 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6468: 00957da8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6469: 00993ab8 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6470: 00d92780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6471: 00dc7452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PRI_DSTATE │ │ │ │ 6472: 00dc6902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6473: 002ba8e8 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6474: 009913ec 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6474: 0099140c 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6475: 00dc6142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6476: 0050f25c 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6477: 00dc70e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6478: 007c4664 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6478: 007c4684 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6479: 00d9bf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6480: 00d9a9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6481: 00d8af08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6482: 00d99b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6483: 00dc676a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6484: 00cfbf80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_d │ │ │ │ 6485: 00d8eb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6486: 00dc6870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6487: 00dc79aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6488: 0093e0a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6488: 0093e0c8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6489: 00c7f0e0 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6490: 00dc74ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6491: 002f9048 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6492: 00dc6e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6493: 007a434c 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6493: 007a436c 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6494: 00dc778c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6495: 00cfc088 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_h │ │ │ │ 6496: 002ad09c 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6497: 0097f6d4 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6497: 0097f6f4 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6498: 00d99a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ 6499: 0063d6dc 412 FUNC GLOBAL DEFAULT 12 helper_vmxnor_mm │ │ │ │ - 6500: 0080a054 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6500: 0080a074 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6501: 00d99a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6502: 002c7920 428 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6503: 0077aed4 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6504: 007b9040 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6503: 0077aef4 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6504: 007b9060 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6505: 00cb817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6506: 00dc8314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6507: 00c81068 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6508: 004fcfa8 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6509: 009ba89c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6509: 009ba8bc 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6510: 0055d2e8 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6511: 00cfc004 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_w │ │ │ │ 6512: 00dc76d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6513: 00dc701c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6514: 0083930c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6514: 0083932c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6515: 00caab54 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6516: 0061884c 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_b │ │ │ │ 6517: 0061896c 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_d │ │ │ │ 6518: 00d96a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ 6519: 00608820 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_b │ │ │ │ - 6520: 00966f78 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6520: 00966f98 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6521: 00dc77a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6522: 006188ac 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_h │ │ │ │ - 6523: 0075a374 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6523: 0075a394 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6524: 00608880 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_h │ │ │ │ 6525: 005bc6f4 104 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_size │ │ │ │ - 6526: 008ce788 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6527: 007f7578 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6528: 008d411c 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6526: 008ce7a8 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6527: 007f7598 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6528: 008d413c 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6529: 004cfcfc 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6530: 0072ab74 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6530: 0072ab94 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6531: 005acc2c 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6532: 00b990e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6532: 00b99100 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6533: 00dc62be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 6534: 00714d64 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6534: 00714d84 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6535: 0059edd8 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6536: 006f6a4c 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6537: 008f1c10 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6538: 0081461c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6536: 006f6a6c 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6537: 008f1c30 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6538: 0081463c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6539: 0061890c 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_w │ │ │ │ 6540: 006088e0 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_w │ │ │ │ 6541: 00d91d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6542: 00cb6a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6543: 00d9458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6544: 00da1b50 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6545: 00dc704c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6546: 00d99f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6547: 0091f040 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6547: 0091f060 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6548: 002b0ddc 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6549: 005ea38c 92 FUNC GLOBAL DEFAULT 12 helper_fround_d │ │ │ │ - 6550: 007931dc 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6551: 008ac930 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6550: 007931fc 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6551: 008ac950 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6552: 00dbd9a0 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6553: 00d9920c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6554: 002a96cc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 6555: 008e3788 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6555: 008e37a8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6556: 005eade8 168 FUNC GLOBAL DEFAULT 12 helper_fround_h │ │ │ │ - 6557: 007a2d38 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6557: 007a2d58 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6558: 00d9048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6559: 005af498 196 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6560: 00909210 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6561: 007161b0 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6560: 00909230 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6561: 007161d0 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6562: 00dc72b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6563: 0093893c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6563: 0093895c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6564: 00d8b238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6565: 00515108 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6566: 00c81664 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6567: 00dc6746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6568: 0072c830 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6568: 0072c850 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6569: 00d9f698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_EXCEPTION_EVENT │ │ │ │ 6570: 00d974f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6571: 00dc81d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6572: 00d90a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6573: 005e9dd0 140 FUNC GLOBAL DEFAULT 12 helper_fround_s │ │ │ │ 6574: 00d93a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6575: 007db04c 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6575: 007db06c 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6576: 002b3440 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6577: 004d71fc 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6578: 00dc6364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6579: 005ae5ac 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6580: 00520d34 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6581: 0070bc24 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6582: 008ba9ac 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6581: 0070bc44 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6582: 008ba9cc 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6583: 00d9dbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6584: 00798da4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6584: 00798dc4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6585: 00da22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6586: 00dc7468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6587: 00d8f128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6588: 005235b4 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6589: 00d90fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6590: 00dc85c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6591: 002939d8 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6592: 00dc68c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6593: 0090c7dc 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6593: 0090c7fc 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6594: 00dc6640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6595: 002a23bc 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6596: 00d9d5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6597: 00c80998 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6598: 00d95a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6599: 00d9b9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6600: 0084bbf4 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6600: 0084bc14 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6601: 00560514 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6602: 00d8b018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6603: 0033f300 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6604: 00d8c438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6605: 00799088 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6605: 007990a8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6606: 00dc76b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6607: 00cb4294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6608: 0079925c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6608: 0079927c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6609: 00d9bec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6610: 008e9a30 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6610: 008e9a50 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6611: 00dc830e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6612: 00d8da5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6613: 008fdc0c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6613: 008fdc2c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6614: 0041dd28 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6615: 00dc7e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6616: 00828688 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6616: 008286a8 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6617: 00d8c994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6618: 007e8afc 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6618: 007e8b1c 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6619: 005bb73c 804 FUNC GLOBAL DEFAULT 12 riscv_load_kernel │ │ │ │ - 6620: 0076c4ec 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6620: 0076c50c 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6621: 00340d98 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6622: 00968ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6622: 00968cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6623: 00dc620c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6624: 00d8bfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6625: 0047a6c8 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6626: 00dc637c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6627: 00dc6d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6628: 007a4404 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6628: 007a4424 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6629: 00dc7b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ - 6630: 00717e4c 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6630: 00717e6c 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6631: 00dc6ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6632: 007404d8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6632: 007404f8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6633: 00dc77aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6634: 00d9c484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6635: 00d9e4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6636: 002fc0d4 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6637: 008e1ab0 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6638: 008d707c 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6637: 008e1ad0 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6638: 008d709c 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6639: 00dc7562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6640: 00d9b12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6641: 00dc7d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6642: 00d8efc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6643: 009949d0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6643: 009949f0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6644: 00d8a560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6645: 00dc8bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6646: 00d8c040 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6647: 009346c0 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6647: 009346e0 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6648: 00d8c130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6649: 00dc6fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6650: 008fe4ac 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6651: 0098c9e0 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6650: 008fe4cc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6651: 0098ca00 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6652: 00d8b168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6653: 00549988 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6654: 00c81964 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6655: 00dc8006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6656: 0095d6e0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6656: 0095d700 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6657: 00d95d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6658: 002b87c0 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6659: 00d8a3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6660: 00dc77a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 6661: 00491628 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6662: 00340540 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6663: 005ed310 484 FUNC GLOBAL DEFAULT 12 helper_mret │ │ │ │ 6664: 00d97bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6665: 00dc80b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6666: 0093d058 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6666: 0093d078 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6667: 00da089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6668: 0059ac18 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6669: 005ac860 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6670: 00331f1c 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6671: 00dc8404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 6672: 006cc044 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 6672: 006cc064 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 6673: 00d9d274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6674: 0094d2a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6674: 0094d2c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6675: 00dc7f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6676: 003ca5ec 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6677: 00dc7662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6678: 00d90b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6679: 00d97e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 6680: 0061e2ac 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_b │ │ │ │ - 6681: 008afce8 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6681: 008afd08 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6682: 00dc7250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6683: 0030350c 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6684: 0054b33c 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 6685: 0077e028 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 6685: 0077e048 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ 6686: 0061e3cc 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_d │ │ │ │ - 6687: 008f685c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6687: 008f687c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6688: 0062cf44 612 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_d │ │ │ │ 6689: 00d980ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6690: 008a4820 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6690: 008a4840 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6691: 0061e30c 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_h │ │ │ │ 6692: 005130a8 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6693: 007f75f4 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6693: 007f7614 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6694: 0061f02c 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_b │ │ │ │ 6695: 002a21ec 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6696: 008c9e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6696: 008c9e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6697: 0062cac0 584 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_h │ │ │ │ - 6698: 009add40 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6698: 009add60 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6699: 00d8c000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6700: 00ceefb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_b │ │ │ │ 6701: 0027edcc 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6702: 002ea928 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ 6703: 0061f14c 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_d │ │ │ │ - 6704: 008aee5c 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6704: 008aee7c 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6705: 00ceee28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_d │ │ │ │ 6706: 00dc781a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6707: 00dc6bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 6708: 00780dc8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 6708: 00780de8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6709: 00d921f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6710: 00d9d4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6711: 0061f08c 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_h │ │ │ │ 6712: 00ceef30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_h │ │ │ │ 6713: 00dc84de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6714: 00dc66f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6715: 00dc8004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 6716: 007afffc 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6716: 007b001c 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6717: 00d05928 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_lu │ │ │ │ 6718: 005172bc 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6719: 0061e36c 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_w │ │ │ │ 6720: 00dc85a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6721: 009b6340 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6721: 009b6360 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6722: 00cb79c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6723: 0062cd08 572 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_w │ │ │ │ 6724: 005e8094 268 FUNC GLOBAL DEFAULT 12 riscv_new_csr_seed │ │ │ │ 6725: 00da01e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6726: 00d9eab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6727: 00dc71d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6728: 005002d4 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6729: 00da109c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6730: 009ab41c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6730: 009ab43c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6731: 00d96c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6732: 00632994 592 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_d │ │ │ │ 6733: 0061f0ec 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_w │ │ │ │ 6734: 002bcd2c 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6735: 003bcd34 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6736: 00ceeeac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_w │ │ │ │ 6737: 0063248c 648 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_h │ │ │ │ 6738: 0058ee90 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6739: 00b2c6cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6739: 00b2c6ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6740: 00d9a3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6741: 00d8e8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6742: 00dc6b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 6743: 005ed9c4 84 FUNC GLOBAL DEFAULT 12 helper_hyp_gvma_tlb_flush │ │ │ │ - 6744: 009670c0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6744: 009670e0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6745: 00da0ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6746: 00dc70cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6747: 00cf5af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_d │ │ │ │ 6748: 00d942bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6749: 009351f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6749: 00935214 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6750: 00dc6a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6751: 0052f8b8 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6752: 0033ad54 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6753: 00505d1c 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6754: 00cf5bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_h │ │ │ │ - 6755: 0071e384 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 6755: 0071e3a4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6756: 003e248c 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6757: 00632714 640 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_w │ │ │ │ 6758: 00da0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6759: 00dc7c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6760: 009a3514 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6760: 009a3534 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6761: 00581f50 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6762: 0033b6dc 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6763: 00dc7432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_READ_DSTATE │ │ │ │ 6764: 00d94adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6765: 00d9e1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6766: 0090c2e4 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6766: 0090c304 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6767: 00dc69bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6768: 00ce51ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_64_v │ │ │ │ 6769: 00dc74a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6770: 0096dab0 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6771: 008200ec 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6772: 008c02e0 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6773: 0099793c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6774: 0098c8f4 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6770: 0096dad0 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6771: 0082010c 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6772: 008c0300 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6773: 0099795c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6774: 0098c914 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6775: 00308d80 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6776: 00d91da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6777: 00d8a510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6778: 0063c148 332 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_d │ │ │ │ 6779: 00dc6c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6780: 00dc7f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6781: 00d8aeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6782: 00dc63b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6783: 0091899c 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6783: 009189bc 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6784: 00dc67e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6785: 00dc7818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 6786: 0063bf00 292 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_h │ │ │ │ 6787: 00cf5b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_w │ │ │ │ - 6788: 009c1298 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6789: 008142dc 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6788: 009c12b8 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6789: 008142fc 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6790: 002addd0 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6791: 00dc633a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6792: 00d9475c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6793: 00da1138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6794: 0027ec5c 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6795: 00dc69ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6796: 00dc7474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6797: 00968e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6797: 00968e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6798: 00c81ab4 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6799: 002bc2c0 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6800: 00d8b178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6801: 006a2740 436 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ - 6802: 0096c6d0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6801: 006a275c 436 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ + 6802: 0096c6f0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6803: 00509b08 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ - 6804: 006a2c7c 588 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ + 6804: 006a2c98 588 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ 6805: 00d9c660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6806: 00d9fef0 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6807: 00da0194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6808: 0063c024 292 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_w │ │ │ │ 6809: 00dc86e0 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6810: 00dc6e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ - 6811: 006a28f4 460 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ + 6811: 006a2910 460 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ 6812: 00585630 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6813: 00d8e7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6814: 00dc6434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6815: 00da1648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6816: 007bdff8 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 6817: 009a0194 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6816: 007be018 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6817: 009a01b4 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6818: 00d9b1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 6819: 0077e948 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6820: 009bb7a8 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6819: 0077e968 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 6820: 009bb7c8 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6821: 00328300 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6822: 00d9cf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6823: 00dc6b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6824: 00d9df94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6825: 00cb8b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6826: 00da39c8 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6827: 007a6be4 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6828: 007c40f4 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6827: 007a6c04 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6828: 007c4114 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6829: 00d983cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ 6830: 00cff8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_b │ │ │ │ - 6831: 006a2ac0 444 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ + 6831: 006a2adc 444 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ 6832: 00dc82bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6833: 00d95848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6834: 00d01938 132 OBJECT GLOBAL DEFAULT 24 helper_info_egs_check │ │ │ │ 6835: 00dc77b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 6836: 00cff838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_h │ │ │ │ 6837: 00dc7494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6838: 00d9f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6839: 005fa630 112 FUNC GLOBAL DEFAULT 12 helper_vle32_v_mask │ │ │ │ 6840: 00dc7a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6841: 00d986d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6842: 00957aa4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6842: 00957ac4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6843: 006136d0 624 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_b │ │ │ │ 6844: 00dc720a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6845: 00dc659a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6846: 00613e20 592 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_d │ │ │ │ - 6847: 00781bbc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 6847: 00781bdc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6848: 00d984ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 6849: 00d9477c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6850: 009c3f98 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6850: 009c3fb8 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6851: 00613940 628 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_h │ │ │ │ 6852: 00dc6d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6853: 00d92110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6854: 002b0e48 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6855: 00288c70 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6856: 00dc7590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6857: 00dc8c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6858: 002a5058 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6859: 002b2144 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6860: 009ca928 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6860: 009ca948 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6861: 00dc8036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6862: 00cff7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_w │ │ │ │ 6863: 00dc6a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 6864: 00781424 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 6864: 00781444 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6865: 00dc7fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6866: 009b3f40 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6866: 009b3f60 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6867: 00dc6e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6868: 00983f8c 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6869: 00903e10 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6868: 00983fac 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6869: 00903e30 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6870: 00570ecc 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6871: 00613bb4 620 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_w │ │ │ │ 6872: 00d8b7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6873: 00d91970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6874: 00554fe0 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6875: 00dc6c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6876: 00291a3c 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 6877: 00776b6c 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 6877: 00776b8c 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6878: 00dc72d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6879: 00dc8574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6880: 008ce1b0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6880: 008ce1d0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6881: 00c7c4a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6882: 00dc6b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6883: 00dbd9dd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 6884: 00dc6da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6885: 00509b30 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 6886: 00993e84 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6886: 00993ea4 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6887: 00dc644a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6888: 009261e4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6889: 008ef650 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6888: 00926204 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6889: 008ef670 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6890: 00d98a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ - 6891: 00746d04 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 6891: 00746d24 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6892: 00d028b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_d │ │ │ │ 6893: 002ffabc 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6894: 00dc7fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6895: 00d02934 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_h │ │ │ │ - 6896: 008bcfa4 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6896: 008bcfc4 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6897: 00dc61d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6898: 0090b9f8 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6898: 0090ba18 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6899: 00dc854e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6900: 005aa6f8 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6901: 00d8aa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6902: 00bd05f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6903: 00d96be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6904: 00d0282c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_s │ │ │ │ 6905: 00dc60e1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6906: 00dc8356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6907: 00dc7d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6908: 008e394c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6908: 008e396c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6909: 00d9f238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6910: 00d99c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6911: 0054a7dc 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6912: 00d931ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6913: 00dc7f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 6914: 0025ef80 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6915: 008ca500 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6916: 00813118 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6915: 008ca520 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6916: 00813138 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6917: 002d75a8 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6918: 009b294c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6918: 009b296c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6919: 002ad9b0 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6920: 008cba90 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6920: 008cbab0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6921: 00d8af78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6922: 00d8cae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6923: 00938ed8 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6923: 00938ef8 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6924: 002a49f4 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6925: 00ce3bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re8_v │ │ │ │ 6926: 002a4fb8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6927: 0093f814 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6927: 0093f834 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6928: 00da0ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6929: 00ce4cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_b │ │ │ │ 6930: 00d8ca64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6931: 00cb2950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6932: 00914d74 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6932: 00914d94 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6933: 00ce4b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_d │ │ │ │ 6934: 005503ec 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6935: 00907db8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6935: 00907dd8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6936: 0053b40c 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6937: 00933e4c 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6937: 00933e6c 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ 6938: 00ce4c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_h │ │ │ │ - 6939: 009c52c0 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6940: 007e90a4 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6941: 00825c28 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6939: 009c52e0 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6940: 007e90c4 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6941: 00825c48 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6942: 00dc79d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6943: 00d8cd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6944: 00dc6d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6945: 00781d48 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6945: 00781d68 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6946: 00cb46b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6947: 00dc755e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6948: 00d97718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6949: 00d94bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6950: 0052264c 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6951: 00cb2110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6952: 007e0ecc 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6953: 0070c060 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6952: 007e0eec 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6953: 0070c080 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6954: 00d8a120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6955: 005229a4 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6956: 007eba94 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6956: 007ebab4 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6957: 00d95308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6958: 007dea60 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6958: 007dea80 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6959: 00ce4bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_w │ │ │ │ 6960: 00493404 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6961: 003e7db4 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6962: 00c7c024 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6963: 00dc7510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6964: 0058c830 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6965: 008e3c20 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6965: 008e3c40 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6966: 005e82d0 324 FUNC GLOBAL DEFAULT 12 riscv_csrrw │ │ │ │ 6967: 00dc75e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6968: 00cfadf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_b │ │ │ │ 6969: 00dc8562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6970: 005dc794 276 FUNC GLOBAL DEFAULT 12 riscv_cpu_vsirq_pending │ │ │ │ 6971: 00dc7fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6972: 00d8bafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6973: 00d93e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6974: 00cb8f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6975: 00cfad74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_h │ │ │ │ 6976: 00dc7b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6977: 007f77fc 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6977: 007f781c 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6978: 00d9e2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6979: 00dc81e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6980: 00dc6e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6981: 002d77a8 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6982: 00d9b41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6983: 003dd8d0 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6984: 00d8c268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6985: 00dc734a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6986: 005126c0 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6987: 00d9a524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6988: 00db5638 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6989: 00dc7d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6990: 007b9174 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6990: 007b9194 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 6991: 00d98a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 6992: 00919eb8 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6992: 00919ed8 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6993: 00dc7c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6994: 00543d7c 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6995: 00491b4c 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6996: 0099ab38 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6997: 008da0f8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6996: 0099ab58 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6997: 008da118 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6998: 00cfacf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_w │ │ │ │ 6999: 00dc6afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7000: 00dc60d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7001: 00512908 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7002: 009cb6c0 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 7003: 00776ca0 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7004: 00815248 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7002: 009cb6e0 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7003: 00776cc0 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 7004: 00815268 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7005: 00dc8baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7006: 00dc81e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7007: 0094e280 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7008: 00757564 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7007: 0094e2a0 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7008: 00757584 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7009: 00dc67ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7010: 00d944dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7011: 00db58b8 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7012: 00dc64ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7013: 0042ad30 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7014: 002a4a94 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7015: 00dc6a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7016: 00dc7428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7017: 00dc745e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7018: 00509b58 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 7019: 0077f3f4 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 7019: 0077f414 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 7020: 00d95f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7021: 00dc7e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7022: 00da1384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7023: 008d1824 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7023: 008d1844 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7024: 00c80968 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7025: 004942b4 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7026: 00dc6578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7027: 00dc82b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7028: 00d9a8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7029: 002b37d0 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7030: 00cba354 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7031: 00dc69a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7032: 00cba3b4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7033: 00da0364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7034: 0054caec 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 7035: 00dc7440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_DSTATE │ │ │ │ 7036: 00cba3d4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 7037: 00dc6ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7038: 007af950 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7038: 007af970 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7039: 004d3374 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7040: 00dc76f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7041: 00d9daa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7042: 0086b34c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7042: 0086b36c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7043: 00d8d508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7044: 007165a8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7045: 008e7afc 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7044: 007165c8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 7045: 008e7b1c 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7046: 00d90edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7047: 00867328 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7047: 00867348 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7048: 00dc8468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7049: 00532f08 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7050: 00d93ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7051: 00dc7c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7052: 00da0080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7053: 00d9aa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7054: 00d9361c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7055: 0062d9b0 424 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_d │ │ │ │ 7056: 0051819c 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7057: 00751480 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7057: 007514a0 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7058: 00d9a0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7059: 00d8b1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7060: 00da1cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7061: 006313fc 592 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_d │ │ │ │ 7062: 00dc7bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7063: 00dc6136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7064: 00dc7cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7065: 0062d68c 424 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_h │ │ │ │ 7066: 00630f64 588 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_h │ │ │ │ - 7067: 008c8d90 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7067: 008c8db0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7068: 00d8bf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7069: 00304094 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7070: 0039cda8 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7071: 00d95ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7072: 003dd500 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7073: 002a4f10 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7074: 009a2038 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7074: 009a2058 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7075: 00dc05e0 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7076: 00dc7cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ 7077: 005e9f80 28 FUNC GLOBAL DEFAULT 12 helper_fminm_d │ │ │ │ - 7078: 009ca8fc 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7078: 009ca91c 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7079: 00dc7d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7080: 00dc7f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7081: 00435714 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 7082: 005ea7b0 184 FUNC GLOBAL DEFAULT 12 helper_fminm_h │ │ │ │ - 7083: 009cb5f8 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7083: 009cb618 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7084: 0062d834 380 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_w │ │ │ │ 7085: 00d9b69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7086: 00dc63c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7087: 00ba8bbc 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7087: 00ba8bdc 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7088: 006311b0 588 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_w │ │ │ │ 7089: 00d977a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7090: 00d91c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 7091: 0098d154 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7091: 0098d174 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7092: 005e9710 120 FUNC GLOBAL DEFAULT 12 helper_fminm_s │ │ │ │ 7093: 00d987e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7094: 00dc61bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7095: 0060fc14 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_b │ │ │ │ 7096: 00d9c5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7097: 00dc6cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 7098: 0078bdd4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7099: 008c6a14 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 7100: 00746270 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 7098: 0078bdf4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 7099: 008c6a34 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7100: 00746290 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7101: 00508adc 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7102: 00dc6304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7103: 00dc7eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7104: 00dc7b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7105: 0060fd9c 360 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_h │ │ │ │ - 7106: 00813498 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7106: 008134b8 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7107: 005b2c78 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7108: 00cb7ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7109: 00dc838a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7110: 00308c1c 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7111: 009828ec 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7112: 008e9108 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7111: 0098290c 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7112: 008e9128 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7113: 00372800 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7114: 0055d594 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7115: 00dc6bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7116: 00d99f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7117: 00dc8524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7118: 00d976b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 7119: 004155c4 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7120: 008facd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7120: 008facf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7121: 00dc67fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7122: 00809968 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7122: 00809988 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7123: 00d910ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7124: 00dc7244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7125: 00cb8d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7126: 002b21e0 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7127: 0060ff04 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_w │ │ │ │ 7128: 00dc75e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7129: 00d949bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7130: 00dc773c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7131: 002a8540 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7132: 00dc6c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7133: 0041e144 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7134: 00913e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7134: 00913ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7135: 00d8f28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7136: 00816b08 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7136: 00816b28 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7137: 00d8c7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7138: 00d92350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 7139: 0073e964 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7140: 00906ec0 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7139: 0073e984 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 7140: 00906ee0 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7141: 002af680 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7142: 008f84b8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7142: 008f84d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7143: 00dc62e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7144: 00d8f028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7145: 00dc617e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7146: 00d953b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7147: 00d9a164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7148: 00dc640c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7149: 0075a87c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7149: 0075a89c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7150: 00dc6332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7151: 00c807e8 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7152: 00dc61dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7153: 00d9b01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7154: 008dab30 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7154: 008dab50 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7155: 002f5cdc 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7156: 002a4b34 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7157: 007deaa0 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7157: 007deac0 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7158: 00d9fb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7159: 00532c84 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 7160: 00784214 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 7160: 00784234 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7161: 00d8fab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7162: 00dc77dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7163: 0075b6fc 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7163: 0075b71c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7164: 00dc6478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7165: 005dd8a4 252 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_unaligned_access │ │ │ │ 7166: 00dc7718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7167: 009bb38c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7167: 009bb3ac 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7168: 0033433c 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 7169: 0076c658 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7170: 00934d14 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 7171: 0075f900 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 7169: 0076c678 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 7170: 00934d34 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7171: 0075f920 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7172: 00cb8284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7173: 008201a4 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7174: 009a0058 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7173: 008201c4 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7174: 009a0078 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7175: 005aed9c 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7176: 00dc7e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7177: 00d9105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7178: 00914670 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7178: 00914690 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7179: 00dc7fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7180: 005a4340 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7181: 00d9de44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7182: 008d4860 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7182: 008d4880 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7183: 00d9a494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7184: 00dc7384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7185: 0029fe2c 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7186: 0099a140 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7186: 0099a160 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7187: 00634f6c 400 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_d │ │ │ │ 7188: 00dc6ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7189: 00333cdc 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7190: 00634c88 384 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_h │ │ │ │ - 7191: 008ff7b8 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7191: 008ff7d8 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7192: 00d8e68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7193: 00cb0dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7194: 003bb2d4 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7195: 0098cfd4 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7195: 0098cff4 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7196: 00d8fc48 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7197: 009ce6d8 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7197: 009ce6f8 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7198: 00d8e5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7199: 00d8a828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7200: 00d98e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7201: 00dc6a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 7202: 00714ac0 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7203: 008af0b0 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 7204: 0077f5c8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 7202: 00714ae0 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 7203: 008af0d0 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7204: 0077f5e8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ 7205: 00268498 156 FUNC GLOBAL DEFAULT 12 decode_xtheadsync │ │ │ │ - 7206: 0098a394 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7206: 0098a3b4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7207: 00da49b8 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7208: 00d8ced0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7209: 0042d75c 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7210: 0029d568 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7211: 00d9e1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ 7212: 00609570 260 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_b │ │ │ │ - 7213: 00902374 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7213: 00902394 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7214: 002a321c 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ 7215: 00634e08 356 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_w │ │ │ │ - 7216: 008b0298 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7216: 008b02b8 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7217: 00609884 308 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_d │ │ │ │ 7218: 00dc6734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7219: 002d7554 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7220: 00da144c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7221: 007dca18 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7222: 00992768 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7221: 007dca38 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7222: 00992788 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7223: 002a7640 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7224: 0074d3ec 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 7225: 00745f1c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 7224: 0074d40c 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7225: 00745f3c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7226: 00cb6394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ 7227: 00609674 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_h │ │ │ │ 7228: 00d00f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_wu │ │ │ │ - 7229: 008fe794 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7230: 007bcd60 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7229: 008fe7b4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7230: 007bcd80 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7231: 00d8d4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7232: 005b8b70 8 FUNC GLOBAL DEFAULT 12 tinfo_csr_read │ │ │ │ 7233: 00c81410 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7234: 005ff5c0 644 FUNC GLOBAL DEFAULT 12 helper_vlxei16_32_v │ │ │ │ - 7235: 0076cc6c 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7236: 008d6060 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7235: 0076cc8c 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 7236: 008d6080 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7237: 003ca360 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7238: 00dc800a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7239: 002a8600 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7240: 008b1eb0 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7240: 008b1ed0 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7241: 00dc824e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7242: 004d1384 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7243: 00ce5ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_32_v │ │ │ │ 7244: 0063932c 264 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_b │ │ │ │ 7245: 00dc83b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7246: 002fbdc8 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7247: 0042d9d4 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ 7248: 0063963c 324 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_d │ │ │ │ - 7249: 008cb138 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7249: 008cb158 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7250: 00d8e79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7251: 00609780 260 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_w │ │ │ │ 7252: 00d970d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7253: 00639434 260 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_h │ │ │ │ 7254: 004cb2a4 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7255: 00d99ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7256: 008c5024 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7257: 008ce464 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7256: 008c5044 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7257: 008ce484 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7258: 00dc6f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7259: 00dc6cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7260: 00584fa0 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7261: 00938aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7261: 00938acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7262: 00d97fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7263: 00d903cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7264: 002a2340 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7265: 009ad8a8 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7266: 00b82918 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7267: 008cc9a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7265: 009ad8c8 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7266: 00b82938 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7267: 008cc9c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7268: 00dc72d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7269: 00639538 260 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_w │ │ │ │ 7270: 00dc6740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7271: 00dc8408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7272: 00d8c120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7273: 00da091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7274: 0075b974 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7274: 0075b994 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7275: 00dc6884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7276: 00d8dffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7277: 00301f68 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7278: 00cb9c90 1 OBJECT GLOBAL DEFAULT 24 line_size │ │ │ │ 7279: 00dc6f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7280: 007584b4 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7280: 007584d4 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7281: 0029d000 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7282: 0094bc30 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7282: 0094bc50 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7283: 0037ac48 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7284: 00d8bc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7285: 00dc8446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7286: 00cb0d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7287: 0071eabc 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7287: 0071eadc 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7288: 00dc752e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7289: 00d9acb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7290: 0099b668 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7291: 0094a504 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7290: 0099b688 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7291: 0094a524 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7292: 00dc64b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7293: 00d8dbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7294: 00dc747c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7295: 00dc8016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7296: 00292a70 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7297: 005b6970 420 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_read │ │ │ │ 7298: 00dc64c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7299: 00308f50 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7300: 00dbd9d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7301: 00dc7d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7302: 00da160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7303: 00dc7be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7304: 0062e81c 428 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_d │ │ │ │ - 7305: 00757dd8 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7305: 00757df8 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7306: 0049f340 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7307: 006b625c 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7308: 008e23b4 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7307: 006b6278 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7308: 008e23d4 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7309: 00d8debc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7310: 009523c0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7311: 0096b0f8 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7310: 009523e0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7311: 0096b118 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7312: 00dc6afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7313: 00910c24 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7313: 00910c44 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7314: 0062e508 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_h │ │ │ │ 7315: 00d99fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7316: 007c6784 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7317: 00952d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7316: 007c67a4 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7317: 00952da4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7318: 002ca308 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7319: 00822cac 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7319: 00822ccc 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7320: 00d8e51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7321: 00dc8088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7322: 00973ac8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7322: 00973ae8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7323: 00dc8152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7324: 00d9cf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7325: 00d988f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7326: 002a76ec 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7327: 00dc80da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7328: 004e2ca8 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7329: 00741e1c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7329: 00741e3c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7330: 0062e6a0 380 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_w │ │ │ │ - 7331: 00813fdc 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7331: 00813ffc 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7332: 00d9ceb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7333: 00d8c7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7334: 008d77b0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7335: 008e5af0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7334: 008d77d0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7335: 008e5b10 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7336: 00dc60b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7337: 00875a40 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7337: 00875a60 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7338: 00dc76f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7339: 00da11d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 7340: 00784544 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7340: 00784564 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7341: 00d9b49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7342: 00d91a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7343: 00d9f2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7344: 00d8dc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7345: 00d8e53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7346: 00d9e4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7347: 002b0dec 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7348: 0029d780 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7349: 00d8bd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7350: 00cb14b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7351: 0080c89c 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7351: 0080c8bc 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7352: 00d8f628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7353: 00bcf2c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7354: 005f93a4 112 FUNC GLOBAL DEFAULT 12 helper_vlse32_v │ │ │ │ - 7355: 008abea8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7355: 008abec8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7356: 005f9e10 112 FUNC GLOBAL DEFAULT 12 helper_vle16_v_mask │ │ │ │ - 7357: 0081475c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7357: 0081477c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7358: 00d998a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7359: 00dc862a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7360: 00dc63c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7361: 0098a500 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7361: 0098a520 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7362: 00dc86b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7363: 008cad44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7363: 008cad64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7364: 005541a8 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7365: 00d8ba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7366: 00d9fde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7367: 008fce34 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7368: 0074074c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7369: 00870c18 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7367: 008fce54 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7368: 0074076c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7369: 00870c38 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7370: 00d982ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ - 7371: 009513fc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7371: 0095141c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7372: 00d90f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7373: 0056b8d8 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7374: 005bb544 408 FUNC GLOBAL DEFAULT 12 riscv_load_firmware │ │ │ │ 7375: 00dc65b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7376: 00dc6724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7377: 007c41d0 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7377: 007c41f0 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7378: 00dc7c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7379: 0081afa0 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7380: 00839314 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7379: 0081afc0 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7380: 00839334 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7381: 002fea24 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7382: 005706b0 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7383: 0070def0 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7383: 0070df10 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7384: 00dc69fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7385: 00d96050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7386: 005711d8 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7387: 00dc62fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7388: 0032a9ec 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7389: 007af9b4 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7390: 007072d8 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7391: 007438c8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7389: 007af9d4 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7390: 007072f8 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7391: 007438e8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7392: 00500864 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7393: 00912260 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7393: 00912280 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7394: 005aaf2c 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7395: 0098cc64 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7395: 0098cc84 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7396: 00508d84 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7397: 00dc74d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7398: 003700d0 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7399: 0097ae20 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7399: 0097ae40 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7400: 00dc7d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7401: 00d91bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7402: 00d8a8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7403: 003aa400 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7404: 00d96160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_EVENT │ │ │ │ 7405: 00dc66fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7406: 0093cc18 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 7407: 007eb65c 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7406: 0093cc38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7407: 007eb67c 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7408: 00dc7164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7409: 005abef0 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7410: 00dc7308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7411: 004d7770 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7412: 00d8a958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7413: 00968ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7414: 00759b9c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7413: 00968af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7414: 00759bbc 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7415: 00d95988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7416: 00dc64be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7417: 00dc6e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7418: 00d8c3b8 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7419: 00474180 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7420: 0042b430 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7421: 0029ece0 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7422: 00dc82a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7423: 0032b620 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7424: 00913e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7424: 00913e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7425: 00da21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7426: 00dc8120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7427: 008bac00 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7428: 007d2294 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7429: 0093f648 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7427: 008bac20 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7428: 007d22b4 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7429: 0093f668 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7430: 00d9f1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7431: 008c32e4 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7431: 008c3304 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7432: 00d9fa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7433: 006ac1ac 200 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ - 7434: 008e273c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7435: 008a472c 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7433: 006ac1c8 200 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ + 7434: 008e275c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7435: 008a474c 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7436: 00517740 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7437: 00cb0cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7438: 00816c18 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7439: 0094a9f4 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7438: 00816c38 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7439: 0094aa14 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7440: 00dc656a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7441: 009729a4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7441: 009729c4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7442: 00d9aba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7443: 00dc6ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7444: 00d92600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7445: 00dc6706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7446: 00dbd999 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7447: 00d9320c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7448: 0052312c 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7449: 002eae0c 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7450: 0080b544 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7451: 009d7044 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7450: 0080b564 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7451: 009d7064 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7452: 00dc84c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7453: 00dc6ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7454: 002b5068 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7455: 0042d7f0 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7456: 0025c3a0 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7457: 00d9dc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7458: 0055e110 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -7466,146 +7466,146 @@ │ │ │ │ 7462: 00553b5c 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7463: 005b2b88 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7464: 00515508 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7465: 00dc665e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7466: 00d940dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7467: 00ce16a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_b │ │ │ │ 7468: 00d9c064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7469: 0091bd38 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7470: 008245a4 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7469: 0091bd58 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7470: 008245c4 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7471: 00d91a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7472: 00d96120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_EVENT │ │ │ │ 7473: 002ba968 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7474: 00dc7f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7475: 00dc70a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7476: 00dc7fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7477: 009080c4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7477: 009080e4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7478: 00ce161c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_h │ │ │ │ 7479: 00328e34 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7480: 002b5268 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7481: 009284bc 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7482: 009bff40 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7481: 009284dc 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7482: 009bff60 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7483: 00d9a5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7484: 00bcf250 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7485: 00dc7296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7486: 002a3f34 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7487: 008fe630 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7487: 008fe650 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7488: 003e202c 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7489: 007f3170 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7489: 007f3190 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7490: 00c7c370 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7491: 00dc867e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7492: 007515fc 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7492: 0075161c 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7493: 0051112c 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7494: 00815e40 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7494: 00815e60 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7495: 00d91c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7496: 00dc779c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7497: 00d91fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7498: 00d8abf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7499: 00db5914 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 7500: 00ce1598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_w │ │ │ │ 7501: 00d999d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7502: 00950354 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7502: 00950374 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7503: 00307f18 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7504: 00905584 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7504: 009055a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7505: 004cadc4 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7506: 00492d2c 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7507: 00dc7d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7508: 00d923e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7509: 007599d0 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7509: 007599f0 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7510: 00dc8b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7511: 0093f928 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7511: 0093f948 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7512: 00d9c2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7513: 00dc6bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7514: 00d8fe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7515: 00735550 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7516: 008aaa30 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7515: 00735570 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7516: 008aaa50 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7517: 00333ab8 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7518: 0070da6c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7518: 0070da8c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7519: 00d9375c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7520: 00dc669c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7521: 00500f1c 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7522: 0099f684 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7522: 0099f6a4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7523: 00d9091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7524: 00d95708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7525: 00dc6668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7526: 00d919e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7527: 00d91dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7528: 0025f020 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7529: 0075d198 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7530: 007407dc 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7529: 0075d1b8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7530: 007407fc 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7531: 00d9a014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7532: 0078bc8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7533: 007460f4 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7534: 008bbc20 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7535: 0098bbac 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7532: 0078bcac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7533: 00746114 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7534: 008bbc40 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7535: 0098bbcc 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7536: 003c9a84 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7537: 00953be0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7537: 00953c00 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7538: 00d98c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7539: 008fb0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7539: 008fb0e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7540: 00dc6ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7541: 0054a788 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7542: 007e7654 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7543: 008f6690 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7544: 006e7040 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7542: 007e7674 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7543: 008f66b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7544: 006e7060 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7545: 00507d64 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7546: 00d8cb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7547: 0041ed58 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7548: 00dc7bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7549: 00d9f43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7550: 00dc7a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7551: 00dc78de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7552: 00d8e4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7553: 00dc7e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7554: 00516ea8 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7555: 00821bb8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7556: 00992f14 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7557: 008cb24c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7555: 00821bd8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7556: 00992f34 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7557: 008cb26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7558: 00514880 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7559: 00d8d578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7560: 00d9440c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7561: 00d93cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7562: 00dc66ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7563: 00dc7b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7564: 00d99d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7565: 00da0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7566: 00d970b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7567: 008dc030 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 7568: 0075cd94 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7567: 008dc050 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7568: 0075cdb4 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7569: 00ce17a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_h │ │ │ │ 7570: 00dc8646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7571: 002a3fdc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7572: 0058f134 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 7573: 0077f798 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 7573: 0077f7b8 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7574: 004dd88c 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7575: 00d9b75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7576: 008cc8f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7576: 008cc910 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7577: 00d96a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7578: 006e5290 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7578: 006e52b0 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7579: 005ab6d0 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7580: 00dc6932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7581: 00434ec8 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7582: 00339128 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7583: 0085385c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7583: 0085387c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7584: 00dc750e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7585: 00dc716c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7586: 00dc68d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7587: 0032b0b4 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 7588: 00798588 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7589: 00721e90 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7588: 007985a8 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 7589: 00721eb0 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7590: 00d91a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7591: 0061a4cc 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_b │ │ │ │ 7592: 00428ca0 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7593: 0051ccd8 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7594: 00508884 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7595: 005a7b98 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 7596: 004fdf58 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7597: 00da09dc 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7598: 0061a5ec 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_d │ │ │ │ 7599: 00dc7748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7600: 00983f04 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7600: 00983f24 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7601: 00516a7c 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7602: 00ce1724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_w │ │ │ │ 7603: 00d9b0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7604: 00dc6a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 7605: 005b5d0c 436 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf64_note │ │ │ │ 7606: 0061a52c 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_h │ │ │ │ 7607: 00d99a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ @@ -7627,16 +7627,16 @@ │ │ │ │ 7623: 00dc7674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7624: 003344c4 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7625: 0025f37c 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7626: 00d92910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7627: 00d9a964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7628: 0061a58c 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_w │ │ │ │ 7629: 0029d508 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7630: 00916a84 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7631: 00748f78 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7630: 00916aa4 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7631: 00748f98 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7632: 00d8c140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7633: 00d9c144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7634: 005a42b4 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7635: 00dc6090 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7636: 00d8df0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7637: 00da16f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 7638: 00dc827a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ @@ -7644,529 +7644,529 @@ │ │ │ │ 7640: 00d9f614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7641: 00d8f7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7642: 00d979a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7643: 00d903dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 7644: 00543b14 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7645: 00d95c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7646: 002ea9a0 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7647: 0071f9f8 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7648: 00951fc8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7647: 0071fa18 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7648: 00951fe8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7649: 00d9bf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7650: 0094f3dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7651: 00919ff8 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7650: 0094f3fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7651: 0091a018 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7652: 00dc6500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7653: 0032cc80 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7654: 00dc6a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7655: 00dc8538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7656: 00dc6788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7657: 0085a860 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7657: 0085a880 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7658: 00cdff6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v_mask │ │ │ │ 7659: 00ce227c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_d │ │ │ │ 7660: 00d96fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7661: 0052dc78 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7662: 008df128 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7662: 008df148 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ 7663: 00ce2384 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_h │ │ │ │ - 7664: 00750b04 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7664: 00750b24 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7665: 00304424 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7666: 00cb05bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7667: 008dd910 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7668: 009cc154 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7669: 00956560 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7667: 008dd930 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7668: 009cc174 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7669: 00956580 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7670: 00d8f49c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7671: 005ad7a0 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7672: 00d9401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7673: 0063daec 72 FUNC GLOBAL DEFAULT 12 helper_vmsof_m │ │ │ │ 7674: 00505510 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7675: 00dc6c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7676: 00dc7046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 7677: 002fbcb8 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7678: 002b894c 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7679: 0095311c 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7679: 0095313c 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7680: 00dc66f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7681: 0090591c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7681: 0090593c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7682: 00dc631a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7683: 0081dbc8 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7683: 0081dbe8 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7684: 00dc7eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7685: 00585f98 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7686: 00ce2300 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_w │ │ │ │ 7687: 00d96c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7688: 0096e498 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7688: 0096e4b8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7689: 00dc60a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7690: 00509cf8 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7691: 00dc792c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7692: 00d95248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7693: 0075d3b8 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7693: 0075d3d8 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7694: 0056aafc 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7695: 009b3c6c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7695: 009b3c8c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7696: 00d9b7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7697: 00cb6418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7698: 0051a220 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7699: 00d96908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7700: 0029d6c0 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7701: 00d8df3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 7702: 0070de20 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7703: 00748a04 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7704: 0074d3b4 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7702: 0070de40 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 7703: 00748a24 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7704: 0074d3d4 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7705: 0048ea38 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7706: 00d8cf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7707: 00dc6c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7708: 00dc7100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7709: 00dc80a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7710: 00915fb4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7710: 00915fd4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7711: 00d8bf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ 7712: 005dac4c 124 FUNC GLOBAL DEFAULT 12 priv_spec_to_str │ │ │ │ - 7713: 007ed324 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7714: 008c5c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7713: 007ed344 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7714: 008c5c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7715: 005043f4 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7716: 00dc668c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7717: 0031e70c 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 7718: 00d8d020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7719: 00d9d624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7720: 00986f3c 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7720: 00986f5c 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7721: 00d968a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7722: 00d8d140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7723: 00d91980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 7724: 0078b290 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 7724: 0078b2b0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7725: 005bb2a0 144 FUNC GLOBAL DEFAULT 12 riscv_boot_info_init │ │ │ │ 7726: 0029de20 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7727: 00dc8624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7728: 00dc7e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7729: 0041ad34 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7730: 00dc73fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7731: 00dc85ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7732: 002a4088 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7733: 004ec6a4 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 7734: 007849b0 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 7734: 007849d0 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7735: 005edcb4 188 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_b │ │ │ │ 7736: 0032b83c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 7737: 005edee8 192 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_d │ │ │ │ - 7738: 0095edac 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7738: 0095edcc 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7739: 00d95b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7740: 005edd70 192 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_h │ │ │ │ - 7741: 009615f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7741: 00961614 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7742: 00da062c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7743: 00d8b1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7744: 00d8ae98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7745: 00dc6f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7746: 00ce48a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_b │ │ │ │ 7747: 00dc8008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7748: 009aee84 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7748: 009aeea4 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7749: 00ce4718 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_d │ │ │ │ 7750: 00dc6d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7751: 00dc7b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7752: 00dc76e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7753: 00dc7c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7754: 0051377c 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7755: 00d04170 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_d │ │ │ │ 7756: 00ce4820 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_h │ │ │ │ - 7757: 0072b94c 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7758: 0098c798 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7759: 0098f76c 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7757: 0072b96c 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7758: 0098c7b8 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7759: 0098f78c 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7760: 00cefc14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_b │ │ │ │ 7761: 00d9c0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7762: 00d04278 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_h │ │ │ │ 7763: 002b52d8 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7764: 0075767c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7764: 0075769c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7765: 00dc6d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7766: 0041e0c0 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7767: 00d9b93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 7768: 00748130 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 7768: 00748150 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7769: 005ede30 184 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_w │ │ │ │ 7770: 00ce1ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_d │ │ │ │ 7771: 00cefa88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_d │ │ │ │ 7772: 00d9a034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7773: 00d9810c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7774: 0029d4e8 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7775: 00504190 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7776: 00d92700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7777: 007a3274 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7777: 007a3294 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7778: 00ce1bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_h │ │ │ │ 7779: 00cb0538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 7780: 00cefb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_h │ │ │ │ - 7781: 006af338 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7781: 006af354 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7782: 00c7c4f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7783: 007b0f68 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 7784: 0070c818 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 7783: 007b0f88 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7784: 0070c838 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7785: 00dc6c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7786: 00d9f6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_READ_EVENT │ │ │ │ 7787: 0033bb64 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7788: 007f8750 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7788: 007f8770 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7789: 00d04068 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_s │ │ │ │ 7790: 00ce479c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_w │ │ │ │ 7791: 0054e8b8 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7792: 00d9849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 7793: 00d8fb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 7794: 0076600c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 7794: 0076602c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7795: 00da2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7796: 00dc8c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7797: 007dea44 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7797: 007dea64 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7798: 00dc8c4f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7799: 008168a0 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7799: 008168c0 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7800: 00ce1b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_w │ │ │ │ 7801: 00d9b13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7802: 00dc820e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7803: 00cefb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_w │ │ │ │ - 7804: 00827794 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7805: 0099b780 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7804: 008277b4 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7805: 0099b7a0 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7806: 00d9fdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7807: 008fe4c8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7807: 008fe4e8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ 7808: 00cdfd5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v │ │ │ │ - 7809: 009cc738 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7809: 009cc758 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7810: 002fa3d4 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7811: 00979aec 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7811: 00979b0c 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7812: 00dc6420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7813: 00754628 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7814: 0082be80 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7813: 00754648 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7814: 0082bea0 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7815: 00580078 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7816: 00dc81ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7817: 00d8bff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7818: 00dc8bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7819: 00d93acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7820: 0029815c 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7821: 004ddb98 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7822: 00d9d634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7823: 0095acbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7824: 00938828 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7823: 0095acdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7824: 00938848 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7825: 002b0bb0 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 7826: 007807f8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 7826: 00780818 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7827: 00dc6148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7828: 00ce3dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re16_v │ │ │ │ 7829: 00dc60e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7830: 00d8a2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7831: 00c81b28 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7832: 00821004 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7832: 00821024 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7833: 002a5418 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 7834: 00da2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7835: 00dc7ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7836: 00d8cf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7837: 007b05c4 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7837: 007b05e4 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7838: 00d8f168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7839: 009c413c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 7840: 008baa34 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7839: 009c415c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7840: 008baa54 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7841: 0029821c 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7842: 00d89fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7843: 00da00e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7844: 00dc6830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7845: 00d9ea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7846: 00da0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7847: 00dc7af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7848: 002a20e0 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7849: 00dc7ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7850: 00853534 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7850: 00853554 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7851: 00d8de1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7852: 00dc6de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7853: 00532ab0 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 7854: 007154e8 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 7854: 00715508 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7855: 002a594c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7856: 004eea94 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7857: 0060c0e0 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_b │ │ │ │ 7858: 0060c200 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_d │ │ │ │ 7859: 00d9b38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7860: 00dc76c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7861: 00501f44 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7862: 00d8c080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7863: 0098a50c 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7863: 0098a52c 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7864: 00d970f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7865: 00870aa8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7865: 00870ac8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7866: 0060c140 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_h │ │ │ │ 7867: 002ffc90 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7868: 009d5fe4 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7868: 009d6004 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7869: 00d01410 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_d │ │ │ │ 7870: 00d8a010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7871: 00dc6c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7872: 00d8c518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7873: 00d945dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7874: 00d97588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7875: 00c7f22c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 7876: 0098a4b8 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7876: 0098a4d8 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7877: 00dc7868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 7878: 005ac4c8 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7879: 00dc7420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ 7880: 00d0558c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_l │ │ │ │ - 7881: 008fa9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7881: 008faa10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7882: 00d97ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7883: 00d90ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7884: 008e9d70 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7884: 008e9d90 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7885: 00545744 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7886: 004873ec 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7887: 00dc73f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7888: 00dc80d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 7889: 0060c1a0 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_w │ │ │ │ 7890: 00d00d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_s │ │ │ │ - 7891: 00953124 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7892: 00944fc8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7891: 00953144 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7892: 00944fe8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7893: 00dc6e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7894: 008bf768 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7894: 008bf788 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7895: 00dc81d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7896: 00d00de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_w │ │ │ │ 7897: 00dc833a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7898: 007b38e4 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7898: 007b3904 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7899: 00dc806a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7900: 0063722c 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_b │ │ │ │ 7901: 00dc8508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7902: 006c8aec 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7902: 006c8b0c 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7903: 00dc774a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7904: 00dc76a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7905: 00d8df5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 7906: 006373b0 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_h │ │ │ │ - 7907: 008dfbd4 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7907: 008dfbf4 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7908: 002aeeac 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7909: 00913f40 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7909: 00913f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7910: 0058ba00 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7911: 0029ee9c 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7912: 00cb04b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7913: 00dc7876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 7914: 00d9d844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7915: 00dc6988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7916: 00d9ee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7917: 00426904 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7918: 00dc77fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 7919: 00dc7b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7920: 00dc756e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7921: 00903488 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7921: 009034a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7922: 00dc77b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 7923: 008cf5ac 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7924: 007f8650 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7923: 008cf5cc 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7924: 007f8670 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7925: 00cb2c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7926: 00dc60cc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ - 7927: 006a3820 432 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ + 7927: 006a383c 432 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ 7928: 00637528 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_w │ │ │ │ 7929: 00dc60a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7930: 0048f0c0 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7931: 0096c930 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7931: 0096c950 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7932: 00cb3004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7933: 006a3d7c 628 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ - 7934: 00894530 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7933: 006a3d98 628 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ + 7934: 00894550 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7935: 00d9057c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7936: 00d8fe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7937: 006a39d0 480 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ - 7938: 0098b13c 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7939: 00985a58 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7937: 006a39ec 480 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ + 7938: 0098b15c 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7939: 00985a78 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7940: 00cf5650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_d │ │ │ │ 7941: 005806e8 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7942: 00dc860c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7943: 00d94a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7944: 00dc7f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7945: 00dc6588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7946: 00dc7b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7947: 00cf5758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_h │ │ │ │ 7948: 00d957b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7949: 00903fc4 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7950: 007dd598 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7949: 00903fe4 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7950: 007dd5b8 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7951: 00d9b82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 7952: 00d97828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7953: 0090b5cc 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7953: 0090b5ec 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7954: 00dc6a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 7955: 00dc786e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 7956: 0056ed6c 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7957: 009574fc 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7957: 0095751c 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7958: 0027ebb0 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7959: 00da1a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 7960: 006a3bb0 460 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ - 7961: 00715b7c 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 7962: 007c6680 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7960: 006a3bcc 460 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ + 7961: 00715b9c 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 7962: 007c66a0 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7963: 00dc6b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7964: 00986f90 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7964: 00986fb0 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7965: 00d9d134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7966: 00d8a1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7967: 00cf56d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_w │ │ │ │ 7968: 00d9919c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7969: 00c80bd4 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 7970: 007bd640 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7971: 0099d0d0 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7970: 007bd660 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7971: 0099d0f0 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7972: 0029cdd4 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 7973: 007833d0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 7973: 007833f0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7974: 00d954f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7975: 0029eb28 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7976: 008d4cd0 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7976: 008d4cf0 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7977: 00d989b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 7978: 00434ed4 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7979: 00d9bdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7980: 00d9f884 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7981: 00750fa4 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7981: 00750fc4 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7982: 0042d01c 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7983: 00dc66de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7984: 00dc67a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 7985: 00b83ea8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7985: 00b83ec8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7986: 0029218c 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7987: 00940ab4 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7988: 00982ee4 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7989: 009cc4a4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7987: 00940ad4 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7988: 00982f04 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7989: 009cc4c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7990: 00dc7c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 7991: 00742314 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 7991: 00742334 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7992: 00d9a064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 7993: 00903838 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ - 7994: 009ae9d0 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7993: 00903858 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7994: 009ae9f0 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7995: 00519cc8 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7996: 00dc6222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7997: 00dc64fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 7998: 00d96b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7999: 00291b98 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8000: 00da063c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8001: 00dc797a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8002: 005b13bc 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8003: 009262a4 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8003: 009262c4 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8004: 00da0248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 8005: 008ee518 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8006: 0099d1ac 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8005: 008ee538 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8006: 0099d1cc 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 8007: 00dc673a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8008: 0052dbe0 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8009: 0094817c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8009: 0094819c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8010: 00c811cc 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8011: 005e6f60 72 FUNC GLOBAL DEFAULT 12 riscv_set_csr_ops │ │ │ │ 8012: 00dc7de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8013: 00da10f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8014: 00492870 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8015: 00dc6f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8016: 007e0c44 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8016: 007e0c64 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8017: 00dc7ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8018: 00d9842c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ - 8019: 009b37a4 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 8020: 007e9bb4 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8019: 009b37c4 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8020: 007e9bd4 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8021: 00d9b81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8022: 0096c9f0 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8022: 0096ca10 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8023: 00d90c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 8024: 0074a040 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 8024: 0074a060 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 8025: 00dc83ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8026: 002f745c 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8027: 008cbcb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8028: 008680c8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8029: 008efe48 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8027: 008cbcd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8028: 008680e8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8029: 008efe68 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8030: 006183cc 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_b │ │ │ │ 8031: 00d8b744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ 8032: 006184ec 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_d │ │ │ │ 8033: 00cf71a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_b │ │ │ │ - 8034: 0095bc20 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8035: 009b8fe4 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8034: 0095bc40 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8035: 009b9004 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8036: 00cf7018 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_d │ │ │ │ 8037: 00dc7950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8038: 0061842c 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_h │ │ │ │ 8039: 00dc6d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8040: 00dc6162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8041: 008635a4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8041: 008635c4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8042: 0055d3e4 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8043: 00dc735a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8044: 00cf7120 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_h │ │ │ │ 8045: 00d9a304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8046: 00dc80ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8047: 002b5840 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8048: 00dc6fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8049: 00d8cab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8050: 0057235c 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8051: 004170a0 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8052: 00dc66cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8053: 0094f4f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8053: 0094f510 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8054: 002a3334 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8055: 0029dad0 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8056: 0098adf8 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8056: 0098ae18 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8057: 00d8d4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 8058: 00794274 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8059: 00b990e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8058: 00794294 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 8059: 00b99108 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8060: 00d8e98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8061: 002f8150 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8062: 0061848c 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_w │ │ │ │ 8063: 00dc6e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8064: 00d9a1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8065: 00da0f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8066: 003ca3a4 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8067: 00d9d054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8068: 00cf709c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_w │ │ │ │ 8069: 0029d540 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8070: 008b1ed0 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8070: 008b1ef0 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8071: 0056ea68 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8072: 00dc6eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 8073: 0076c91c 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8074: 0073f564 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 8073: 0076c93c 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 8074: 0073f584 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 8075: 00581150 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8076: 00dc74fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8077: 00d95e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8078: 00954db8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8078: 00954dd8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8079: 00dc8256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8080: 00da39b8 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8081: 008d2e18 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8081: 008d2e38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8082: 00554820 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8083: 00423794 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8084: 00dc6320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8085: 00dc60c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8086: 00dc7656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 8087: 0078b0a0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 8087: 0078b0c0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8088: 00dc7870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8089: 00d8ea7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ 8090: 005b62e4 852 FUNC GLOBAL DEFAULT 12 pmp_hart_has_privs │ │ │ │ - 8091: 008ac0b8 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8092: 008d3900 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8091: 008ac0d8 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8092: 008d3920 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8093: 002ad088 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8094: 00da0f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8095: 005142b4 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8096: 005b45a8 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8097: 004cf414 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8098: 00d8d120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8099: 005a9854 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8100: 00d8bf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8101: 00dc7ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8102: 00dc7c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8103: 005ea25c 68 FUNC GLOBAL DEFAULT 12 helper_fcvtmod_w_d │ │ │ │ 8104: 00dc7f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8105: 0099acd4 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8105: 0099acf4 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8106: 00d8ba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8107: 00d910dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8108: 00dc7b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8109: 0098a39c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8109: 0098a3bc 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8110: 00dc8b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8111: 00d8d0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8112: 00da1abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 8113: 00395a04 216 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 8114: 007bd6e0 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8114: 007bd700 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8115: 00d9431c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8116: 0074d980 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8116: 0074d9a0 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8117: 00cb6838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8118: 0037b1fc 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8119: 00569538 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8120: 005129c4 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8121: 00da3528 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8122: 00d956b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8123: 005eb40c 120 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_bf16 │ │ │ │ 8124: 002d7430 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8125: 00291db8 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8126: 009387cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8127: 0095b334 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8128: 008ff5a4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8126: 009387ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8127: 0095b354 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8128: 008ff5c4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8129: 00d8bd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8130: 00982ab8 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8130: 00982ad8 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8131: 00ce437c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs2r_v │ │ │ │ 8132: 00dc7050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8133: 0056e440 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8134: 009496e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8134: 00949708 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8135: 002a22ec 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8136: 00da2c58 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8137: 00d91c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8138: 00dc846c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8139: 00dc8572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8140: 00c70578 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8141: 00d007b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvtmod_w_d │ │ │ │ 8142: 00dc85f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8143: 00d97f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8144: 009057ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8144: 009057cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8145: 00d913fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8146: 00d949ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8147: 00d00498 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8148: 0082a490 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8148: 0082a4b0 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8149: 00cffeec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_b │ │ │ │ 8150: 00dc74c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8151: 006eaa88 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8151: 006eaaa8 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8152: 002abb6c 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8153: 00569b28 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8154: 00807d34 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8154: 00807d54 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8155: 00d8d468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ 8156: 006226fc 424 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_h │ │ │ │ - 8157: 0095e188 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8157: 0095e1a8 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8158: 00dc6c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8159: 002b2a28 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8160: 00d9a274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8161: 00926364 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8161: 00926384 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8162: 00632240 588 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_d │ │ │ │ 8163: 00cffe68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_h │ │ │ │ 8164: 00631db0 584 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_h │ │ │ │ 8165: 00dc86ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 8166: 00d01494 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_bf16 │ │ │ │ 8167: 005a9270 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8168: 00dc73e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ @@ -8178,652 +8178,652 @@ │ │ │ │ 8174: 002a41e8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8175: 006228a4 452 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_w │ │ │ │ 8176: 00dc82be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8177: 00dc790e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8178: 00dc68b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8179: 00cffde4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_w │ │ │ │ 8180: 00dc6c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8181: 009bb86c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8181: 009bb88c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8182: 00dc6c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8183: 00d8aaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8184: 00631ff8 584 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_w │ │ │ │ - 8185: 007f9004 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8185: 007f9024 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8186: 002b55a0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8187: 00dc607d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8188: 002b5600 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8189: 00820710 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8189: 00820730 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8190: 00da03e0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8191: 00dc648a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8192: 009bcc44 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8192: 009bcc64 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8193: 00dc6abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8194: 0081454c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8194: 0081456c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8195: 00515544 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8196: 0056fda0 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8197: 00d9d994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8198: 00d8d5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8199: 0095af9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8199: 0095afbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ 8200: 00cfcad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_h │ │ │ │ - 8201: 0074f41c 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8202: 0096d24c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8201: 0074f43c 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8202: 0096d26c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8203: 00514cc4 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8204: 00dc6868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8205: 0084de54 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8206: 008f5c18 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8207: 00800cf8 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8205: 0084de74 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8206: 008f5c38 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8207: 00800d18 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8208: 004e32b0 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8209: 008caa64 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8209: 008caa84 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8210: 00dc77f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8211: 00b29e58 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ - 8212: 00746b64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8213: 009a35ec 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8211: 00b29e78 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8212: 00746b84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 8213: 009a360c 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8214: 00dc7eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8215: 00dc62d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 8216: 00d91e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8217: 00dc81ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8218: 00d90fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8219: 0081a90c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8220: 0084c7e4 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8219: 0081a92c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8220: 0084c804 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8221: 0025c22c 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8222: 00dc6198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8223: 00dc8438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8224: 00d99ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8225: 0096c158 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8225: 0096c178 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8226: 00cb4a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8227: 00d97a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ 8228: 00cfca54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_w │ │ │ │ - 8229: 0098fa14 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8230: 009b13cc 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 8231: 008bc7a4 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8229: 0098fa34 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8230: 009b13ec 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8231: 008bc7c4 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8232: 00dc7628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8233: 004efb18 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8234: 00da00d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8235: 00c818dc 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8236: 0029d4d8 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8237: 00ba8b3c 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8237: 00ba8b5c 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8238: 002fcdc4 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8239: 00dc6430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8240: 00dc8bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8241: 00748a18 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8241: 00748a38 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8242: 00d924e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8243: 00dc84a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8244: 0081a8fc 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8245: 0070e978 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 8244: 0081a91c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8245: 0070e998 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8246: 00d97318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8247: 00d90e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8248: 00dc638e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8249: 0095f7f4 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8249: 0095f814 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8250: 00dc64a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8251: 00dc61ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8252: 002ff548 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8253: 005ebd80 416 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_read_register │ │ │ │ 8254: 00dc75a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8255: 00d95478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8256: 00d93f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8257: 00d9dcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8258: 0061cc68 264 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_b │ │ │ │ 8259: 00dc79bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8260: 00d99fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8261: 0074d658 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8261: 0074d678 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8262: 00da1d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8263: 005e9378 52 FUNC GLOBAL DEFAULT 12 helper_fnmadd_d │ │ │ │ 8264: 0061cf80 300 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_d │ │ │ │ 8265: 00dc7f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8266: 00dc69ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8267: 0096e600 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8268: 00753974 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8267: 0096e620 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8268: 00753994 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8269: 002a4294 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8270: 005e93ac 244 FUNC GLOBAL DEFAULT 12 helper_fnmadd_h │ │ │ │ 8271: 0061cd70 268 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_h │ │ │ │ 8272: 00dc69f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8273: 007ea2bc 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8274: 0078090c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8273: 007ea2dc 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8274: 0078092c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8275: 00d96000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8276: 002818cc 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8277: 00dc6b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8278: 00dc7b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8279: 006f62e4 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8280: 0095a120 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8279: 006f6304 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8280: 0095a140 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8281: 00dc754c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8282: 0092aa38 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8282: 0092aa58 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8283: 00dc721e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8284: 00968f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8284: 00968f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8285: 00d93c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8286: 00dc8462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8287: 00741034 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8287: 00741054 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8288: 0032b438 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8289: 00dc82c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8290: 006d5d50 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8290: 006d5d70 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8291: 005e92e0 152 FUNC GLOBAL DEFAULT 12 helper_fnmadd_s │ │ │ │ - 8292: 008c148c 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8292: 008c14ac 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8293: 002abed8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8294: 00da0b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8295: 002a6374 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8296: 0061ce7c 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_w │ │ │ │ 8297: 00dc6cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8298: 00dc6782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8299: 00da1274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8300: 00d98c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8301: 007daf80 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8301: 007dafa0 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8302: 00c80ef0 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8303: 00cf8854 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_b │ │ │ │ 8304: 0042adf0 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8305: 00dc70ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8306: 00dc712a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8307: 00d9c5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8308: 00d9337c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8309: 00dc6c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8310: 002a6eec 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8311: 00dc6c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ 8312: 00cf87d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_h │ │ │ │ - 8313: 00b0b2a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8314: 009439ac 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8315: 0085b820 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8316: 0090535c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8313: 00b0b2c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8314: 009439cc 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8315: 0085b840 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8316: 0090537c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8317: 00d9094c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8318: 002ae0cc 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8319: 00746f90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8319: 00746fb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8320: 00cb49cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8321: 0098b808 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8321: 0098b828 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8322: 00556b68 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8323: 008ac1b8 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8323: 008ac1d8 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8324: 00d9f278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8325: 00d03618 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_d │ │ │ │ 8326: 00384108 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8327: 004cf58c 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8328: 00d016a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_h │ │ │ │ 8329: 00dc7dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8330: 00dc79da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8331: 00929974 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8331: 00929994 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8332: 00d9fd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8333: 0093ef74 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8333: 0093ef94 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8334: 00cf874c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_w │ │ │ │ 8335: 00dc74e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8336: 00859c0c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8336: 00859c2c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8337: 00d8d648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8338: 00d8f708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8339: 00dc7168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8340: 00cb8ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8341: 00dc7a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8342: 00dc85c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8343: 0073e1ec 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8343: 0073e20c 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8344: 00d017ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_s │ │ │ │ 8345: 00dc707c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ 8346: 005bbf1c 560 FUNC GLOBAL DEFAULT 12 riscv_setup_rom_reset_vec │ │ │ │ - 8347: 008f71e0 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8347: 008f7200 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8348: 00dc6cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8349: 0098aaf8 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8349: 0098ab18 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8350: 00d92720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8351: 00d9f3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8352: 008fdd48 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8352: 008fdd68 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8353: 00da22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8354: 00d9d6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8355: 00dc6f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8356: 009c22dc 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8356: 009c22fc 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8357: 00d9a6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8358: 00dc6580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8359: 003bbde4 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8360: 0090c668 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8361: 0071c668 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8360: 0090c688 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8361: 0071c688 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8362: 00dc66c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8363: 009aec34 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8363: 009aec54 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8364: 00dc79a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8365: 00bcf278 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8366: 00d9d604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8367: 0096fd5c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8368: 009acfe4 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8367: 0096fd7c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8368: 009ad004 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8369: 00d999b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8370: 00d9137c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8371: 00d91ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8372: 0090e7a4 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8372: 0090e7c4 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8373: 005b12a4 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8374: 00d9d024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8375: 007f8428 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8375: 007f8448 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8376: 00d04e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64dsm │ │ │ │ - 8377: 0070bd98 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8377: 0070bdb8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8378: 00d9efc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8379: 00d9c830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8380: 002fa8f0 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8381: 00cfb428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_b │ │ │ │ 8382: 003e2834 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8383: 00740f18 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8383: 00740f38 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8384: 005617cc 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8385: 00d8dbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8386: 008e6360 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8386: 008e6380 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8387: 00418600 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8388: 00cfb29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_d │ │ │ │ 8389: 002afd10 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8390: 00dc8056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8391: 00cf08f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_d │ │ │ │ 8392: 002bae2c 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8393: 00cfb3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_h │ │ │ │ - 8394: 0090f508 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8394: 0090f528 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8395: 00dc642e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8396: 00d8bc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 8397: 00740234 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8397: 00740254 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8398: 005d8f08 20 FUNC GLOBAL DEFAULT 12 riscv_cpu_max_xlen │ │ │ │ 8399: 00dc7c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8400: 00cf0a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_h │ │ │ │ 8401: 00d933ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8402: 00d8b674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8403: 00dc6fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8404: 00b0aec8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8404: 00b0aee8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8405: 00586a74 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8406: 00d92120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8407: 00da0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8408: 00dc84a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8409: 00d9e570 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8410: 0095cd60 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8410: 0095cd80 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8411: 002a4338 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8412: 0084f500 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8412: 0084f520 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8413: 00d91dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8414: 007836ac 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8414: 007836cc 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8415: 00563cd8 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8416: 0064274c 556 FUNC GLOBAL DEFAULT 12 do_vext_vv │ │ │ │ - 8417: 006a0b64 84 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ + 8417: 006a0b80 84 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ 8418: 00cfb320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_w │ │ │ │ 8419: 00642978 556 FUNC GLOBAL DEFAULT 12 do_vext_vx │ │ │ │ 8420: 00d9f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8421: 00cf097c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_w │ │ │ │ 8422: 00338ed8 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8423: 00dc66a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8424: 0029d560 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8425: 00dc7e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_WRITE_DSTATE │ │ │ │ 8426: 00dc7992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8427: 00c7bf58 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8428: 00cfc7c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_h │ │ │ │ - 8429: 007000b4 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8429: 007000d4 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8430: 00d97338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8431: 0053b510 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8432: 00dc632a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8433: 0029d550 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8434: 0076c754 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8435: 0075af44 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8434: 0076c774 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8435: 0075af64 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8436: 00d91b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8437: 00dc7644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8438: 00dc7054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8439: 00d93dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8440: 0081aee4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8440: 0081af04 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8441: 00dc76e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8442: 00581074 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8443: 002b5720 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8444: 00dc7d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8445: 00dc71e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8446: 00d99ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8447: 00d8a3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8448: 00d9124c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8449: 0079d134 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8450: 0072bbc4 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8449: 0079d154 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8450: 0072bbe4 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8451: 00cfc73c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_w │ │ │ │ 8452: 00dc7640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8453: 0095690c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8454: 008fe1dc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8453: 0095692c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8454: 008fe1fc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8455: 00d9d294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8456: 00dc80fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8457: 0078b9fc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8457: 0078ba1c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8458: 00d961e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_EVENT │ │ │ │ 8459: 00dc61ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8460: 00549a84 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8461: 00d8b364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8462: 00cb4948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8463: 00438574 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8464: 00d97208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8465: 00dc7314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8466: 00dc60d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8467: 00507e74 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8468: 00dc6bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8469: 00b2c6d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8470: 007b3620 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8469: 00b2c6f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8470: 007b3640 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8471: 00dc8434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8472: 00d9dd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8473: 0027e8c8 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8474: 007bd1d8 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8474: 007bd1f8 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8475: 00dc66aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8476: 00d905cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8477: 00dc7714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8478: 00dc6ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8479: 005170d8 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8480: 00dc66c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8481: 0054965c 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8482: 00dc7740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8483: 0079b564 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8483: 0079b584 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8484: 00dc67f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8485: 008c03e4 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8485: 008c0404 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8486: 00dc7d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8487: 00966450 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8487: 00966470 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8488: 00dc8178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8489: 00cb6310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ 8490: 00ce59a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse8_v │ │ │ │ - 8491: 00748694 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8492: 008a990c 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8491: 007486b4 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8492: 008a992c 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8493: 00dc6091 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8494: 00427370 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ 8495: 00cf75c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_b │ │ │ │ - 8496: 0097b69c 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8496: 0097b6bc 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8497: 00505dc8 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8498: 002ea2b0 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8499: 0071dec0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8499: 0071dee0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8500: 00d95e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8501: 00cf7438 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_d │ │ │ │ 8502: 00dc6406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8503: 0062d4e8 420 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_d │ │ │ │ - 8504: 0095c03c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8505: 0085bf50 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8506: 0080bd4c 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8504: 0095c05c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8505: 0085bf70 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8506: 0080bd6c 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8507: 00cf7540 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_h │ │ │ │ 8508: 004f89f0 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8509: 0062d1a8 436 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_h │ │ │ │ 8510: 00d8cc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8511: 00dc6650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8512: 00338f3c 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8513: 003a8e28 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8514: 00dc6b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8515: 00516a0c 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8516: 0070e4b0 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8516: 0070e4d0 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8517: 00d8c808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8518: 008bbe14 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8519: 007e7200 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8520: 0098183c 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8518: 008bbe34 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8519: 007e7220 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8520: 0098185c 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8521: 00dc83ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8522: 00d99b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8523: 00dc62f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8524: 00dc7b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8525: 00c7f140 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8526: 00969718 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8526: 00969738 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8527: 002698e0 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8528: 00cf74bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_w │ │ │ │ 8529: 00dc7214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8530: 00dc8134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8531: 0062d35c 396 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_w │ │ │ │ - 8532: 0079b68c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8532: 0079b6ac 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8533: 00d8c030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8534: 008c5444 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8534: 008c5464 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8535: 002f9184 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8536: 0029c7d0 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8537: 00d8d070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8538: 0052de34 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8539: 00dc6922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8540: 007c5b34 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8540: 007c5b54 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8541: 00d9e824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8542: 00d90a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8543: 008fb4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8543: 008fb4d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8544: 00d9054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8545: 0072ae84 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8546: 008f7ef0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8545: 0072aea4 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8546: 008f7f10 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8547: 00d9c034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8548: 00d9d954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8549: 00d96a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8550: 0090e13c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8551: 007ff7a8 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8550: 0090e15c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8551: 007ff7c8 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8552: 00593098 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8553: 00db5938 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8554: 00dc78f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8555: 008e9f9c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8556: 00821a48 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8555: 008e9fbc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8556: 00821a68 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8557: 00dc84cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8558: 00d8bbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8559: 00dc6b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8560: 00dc6cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 8561: 00763200 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 8561: 00763220 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8562: 00dc7f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8563: 00d8bcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8564: 00297c20 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8565: 0094b0ec 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8566: 0082b670 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8565: 0094b10c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8566: 0082b690 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8567: 00dc7ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8568: 00cb2530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8569: 00da23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8570: 00dc7d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8571: 00328248 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8572: 006b5b08 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8572: 006b5b24 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8573: 00dc80b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8574: 008d6b10 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8574: 008d6b30 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8575: 00dc7762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8576: 0053ad64 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8577: 008d543c 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8577: 008d545c 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8578: 00dc6840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8579: 00d99884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8580: 007b25f8 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8580: 007b2618 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8581: 00dc6b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8582: 00dc8252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8583: 002ba6a4 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8584: 00d95928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8585: 0033ff34 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8586: 00d969e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8587: 009caa38 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8587: 009caa58 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8588: 0032a534 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8589: 00dc7224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8590: 00727a2c 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8590: 00727a4c 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8591: 00d92550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8592: 00dc639e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8593: 00d90ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8594: 00dc8558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8595: 00dc6552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8596: 00d8edcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8597: 00cb1cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8598: 00dc6cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8599: 00d9c344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8600: 00dc7bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8601: 00d8e46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8602: 00c7e9ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8603: 0097b864 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8603: 0097b884 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8604: 00cba3e4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8605: 0090c7f8 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8605: 0090c818 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8606: 00dc63e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8607: 00cba404 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8608: 003727e0 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8609: 00cba444 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8610: 0042881c 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8611: 008ac724 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8611: 008ac744 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8612: 00da108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8613: 009954e8 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8614: 008ffb70 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8613: 00995508 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8614: 008ffb90 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8615: 00d8a0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8616: 00dc61ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8617: 00388f44 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8618: 00d988b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8619: 0098335c 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 8620: 00785eec 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 8619: 0098337c 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8620: 00785f0c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8621: 00d9dae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8622: 00d9b2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8623: 00328c64 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8624: 00295788 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8625: 0090266c 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8625: 0090268c 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8626: 00dc64d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8627: 00da1284 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8628: 007f509c 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 8629: 0077ecb8 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 8628: 007f50bc 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8629: 0077ecd8 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8630: 00dc8c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8631: 0042b628 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8632: 007f7508 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8632: 007f7528 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8633: 00ce3ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re32_v │ │ │ │ - 8634: 009ca94c 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8634: 009ca96c 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8635: 00d95c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8636: 008c9644 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8636: 008c9664 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8637: 00dc67a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8638: 0055d330 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 8639: 007b38dc 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8639: 007b38fc 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8640: 00d98ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8641: 00d97008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8642: 00429574 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8643: 008ca9ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8643: 008ca9cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8644: 0038e34c 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8645: 00d9a824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8646: 00dc8112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8647: 00dc85dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8648: 009ca830 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8649: 009bf294 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8648: 009ca850 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8649: 009bf2b4 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8650: 00d90e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8651: 009703a0 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8651: 009703c0 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8652: 00dc733a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8653: 00dc82c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8654: 00d91d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8655: 00da03b4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8656: 00d97568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8657: 00dc66be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8658: 002a7140 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8659: 00dc7438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_DSTATE │ │ │ │ 8660: 00297d2c 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8661: 00913f9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8662: 008fb628 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8661: 00913fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8662: 008fb648 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8663: 005ae4d0 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8664: 00981c98 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8664: 00981cb8 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8665: 002b40d4 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8666: 0098322c 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8667: 007f5100 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8666: 0098324c 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8667: 007f5120 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8668: 00dc8690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8669: 00dc62c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8670: 00dc6d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8671: 00dc6ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8672: 00d906dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8673: 0029b404 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8674: 003411d8 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8675: 00dc7ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8676: 002b98a4 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8677: 00dc7d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8678: 00940524 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8678: 00940544 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8679: 002fba98 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8680: 00d8aca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8681: 00db580c 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8682: 00d99e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8683: 0095d860 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8683: 0095d880 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8684: 00384604 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8685: 00dc6d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8686: 00d982ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 8687: 00d9fb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8688: 00905c68 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8689: 008adf50 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8688: 00905c88 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8689: 008adf70 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8690: 0051a0e8 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8691: 00ce84f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_b │ │ │ │ 8692: 00dc7506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 8693: 0079715c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8694: 006cd81c 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8693: 0079717c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 8694: 006cd83c 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8695: 00ce836c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_d │ │ │ │ 8696: 003836e8 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8697: 009b10c8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8697: 009b10e8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8698: 00514358 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 8699: 00761258 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 8699: 00761278 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8700: 0039ce28 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8701: 0099e9bc 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8701: 0099e9dc 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ 8702: 00ce8474 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_h │ │ │ │ - 8703: 00938998 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8704: 008c50e4 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 8705: 008ded0c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8703: 009389b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8704: 008c5104 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8705: 008ded2c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8706: 00da0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8707: 00c81c50 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 8708: 0078b624 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 8708: 0078b644 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8709: 00d8f898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8710: 00d9fca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8711: 00d9dfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 8712: 0077d794 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 8712: 0077d7b4 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8713: 004eeb1c 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8714: 00d949dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ 8715: 00ce83f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_w │ │ │ │ - 8716: 0088bbfc 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8716: 0088bc1c 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8717: 00d8f998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8718: 008c11cc 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8718: 008c11ec 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8719: 00dc6190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8720: 00d92070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8721: 003e27a8 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8722: 00cb65a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8723: 0095aee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8723: 0095af04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8724: 0037b02c 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8725: 00dc82d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 8726: 0076d258 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 8726: 0076d278 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8727: 00dc6f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8728: 00d8b404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8729: 00333194 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8730: 00dc6718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8731: 00607900 96 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs8 │ │ │ │ 8732: 00dc7a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8733: 006e5b08 832 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8733: 006e5b28 832 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8734: 00dc804a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8735: 00d9467c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8736: 00514d84 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8737: 0097ba24 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8738: 00929e28 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8737: 0097ba44 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8738: 00929e48 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8739: 002b9b78 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 8740: 00971058 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8740: 00971078 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8741: 00d9f6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_WRITE_EVENT │ │ │ │ 8742: 00d938dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8743: 007e6030 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8743: 007e6050 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8744: 00dc72c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8745: 003e9078 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8746: 00da13a4 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8747: 008cea6c 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8747: 008cea8c 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8748: 00dc71c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8749: 00da1758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8750: 00d0030c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ed │ │ │ │ 8751: 00d9b1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8752: 00cb4ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8753: 003046c4 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 8754: 00828114 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8754: 00828134 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8755: 00cb607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8756: 00dc7eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8757: 00938ef4 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8757: 00938f14 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8758: 005b1e10 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8759: 00dc61fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8760: 0094e400 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8760: 0094e420 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8761: 005b6148 80 FUNC GLOBAL DEFAULT 12 pmp_unlock_entries │ │ │ │ 8762: 00dc74f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8763: 00d918d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8764: 003376c4 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8765: 00b2d3f0 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 8766: 007830dc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 8765: 00b2d410 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8766: 007830fc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8767: 00d8f768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8768: 002fdd80 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8769: 00dc7f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8770: 00947930 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8770: 00947950 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8771: 0055273c 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8772: 00dc671e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8773: 00d95ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8774: 00cb5104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8775: 00b990b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8775: 00b990d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8776: 00d95438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ - 8777: 006a70fc 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ + 8777: 006a7118 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ 8778: 00dc8bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8779: 00d9347c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8780: 00dc6087 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8781: 00dc68d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8782: 00da14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8783: 009322d0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8784: 006e686c 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8783: 009322f0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8784: 006e688c 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8785: 00d8be5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8786: 00d9062c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8787: 004e3164 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8788: 00902920 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8788: 00902940 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8789: 00d9d874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8790: 007f6fbc 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8790: 007f6fdc 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8791: 00d9cff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8792: 00dc6876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8793: 0099b5a8 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8793: 0099b5c8 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8794: 00d8efd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8795: 0092a7d0 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8796: 008ee9c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8797: 0091c734 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8795: 0092a7f0 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8796: 008ee9e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8797: 0091c754 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8798: 00d9436c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8799: 00d8dc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8800: 00d9d924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8801: 00dc6a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8802: 00d969d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 8803: 00297e2c 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8804: 00dc7e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ - 8805: 0074597c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8806: 009d4454 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8805: 0074599c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 8806: 009d4474 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8807: 00dc6d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8808: 00d97868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8809: 008059ec 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 8810: 0078627c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 8809: 00805a0c 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8810: 0078629c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8811: 00dc7e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8812: 00dc7642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8813: 00727e3c 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8814: 007e5ffc 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8813: 00727e5c 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8814: 007e601c 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8815: 00dc63ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8816: 00dc639c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 8817: 0079a820 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8818: 00914898 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8817: 0079a840 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 8818: 009148b8 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8819: 00d989e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8820: 00d9a574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8821: 00dc6c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8822: 00d8ac48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8823: 00dc82ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8824: 00dc73a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8825: 00dc7038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8833,728 +8833,728 @@ │ │ │ │ 8829: 00d99b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8830: 00dc6b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8831: 0055e240 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8832: 00d99c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8833: 00dc83cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8834: 002bd9f0 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8835: 00d9eb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8836: 007f6030 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8836: 007f6050 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8837: 00dc6496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8838: 00d987b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 8839: 007d2150 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8839: 007d2170 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8840: 00d92360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 8841: 0079aefc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 8841: 0079af1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8842: 00d8ada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8843: 00dc6784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8844: 00dc810c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8845: 00d9c680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8846: 0048697c 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 8847: 0084e418 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8848: 007e9900 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8849: 0090f000 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 8850: 00780fd0 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 8847: 0084e438 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8848: 007e9920 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8849: 0090f020 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8850: 00780ff0 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8851: 00dc8888 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8852: 00903020 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8852: 00903040 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8853: 00dc6436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 8854: 009632fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8855: 009c1b7c 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8854: 0096331c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8855: 009c1b9c 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8856: 0058eefc 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 8857: 00917a04 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8858: 0095b5d8 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8857: 00917a24 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8858: 0095b5f8 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8859: 00d9cfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8860: 009accd8 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8860: 009accf8 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8861: 00da1374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8862: 00dc8c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8863: 00dc6ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8864: 00dc6ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8865: 0095988c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8865: 009598ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8866: 00dc697e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8867: 006ea228 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8867: 006ea248 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8868: 00dc7dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 8869: 00b8d950 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ - 8870: 0079ac88 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 8869: 00b8d970 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ + 8870: 0079aca8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8871: 00d9b8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8872: 00dc7132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8873: 00386c2c 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8874: 00da15d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8875: 0058ea44 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8876: 002b53c4 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8877: 0058e0bc 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8878: 00d8f178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8879: 00d8ab18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8880: 00b990c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8880: 00b990e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8881: 00d91b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8882: 00d9f41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8883: 00dc84a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8884: 00d9c7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 8885: 00dc7e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 8886: 00dc7104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8887: 00dc6c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8888: 00d90e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8889: 0055afc8 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8890: 00d990bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 8891: 00717c0c 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8892: 007c40d4 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8891: 00717c2c 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 8892: 007c40f4 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8893: 00d8d618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8894: 00dc6862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8895: 00d8cd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8896: 002a01c0 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8897: 002eabe0 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8898: 00dc7c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 8899: 0079a434 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 8899: 0079a454 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8900: 00c80cf8 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8901: 00dc8534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8902: 007f45f8 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8902: 007f4618 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8903: 00d922b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8904: 00dc685e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8905: 009245c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8906: 00954160 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8905: 009245e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8906: 00954180 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8907: 002bc030 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 8908: 008deb38 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8908: 008deb58 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8909: 002b3fb8 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8910: 0090e1f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8911: 00948dc8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8912: 00968c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8910: 0090e214 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8911: 00948de8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8912: 00968c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8913: 00cf2554 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_b │ │ │ │ 8914: 00cf23c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_d │ │ │ │ 8915: 00d9ffec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8916: 00d8f7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8917: 003290ec 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8918: 00d9d7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8919: 009cc514 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8919: 009cc534 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8920: 002dfb18 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8921: 00cf24d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_h │ │ │ │ 8922: 00d9929c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8923: 0041acfc 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8924: 002d2e70 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8925: 009613cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8925: 009613ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8926: 002b6058 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 8927: 00780870 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 8927: 00780890 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8928: 00dc78aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 8929: 0098d548 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 8930: 009a9ab8 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8929: 0098d568 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 8930: 009a9ad8 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8931: 002aa31c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8932: 009cb070 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8932: 009cb090 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8933: 0061b60c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_b │ │ │ │ - 8934: 00706f18 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 8934: 00706f38 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ 8935: 0061b72c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_d │ │ │ │ - 8936: 0080b774 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8936: 0080b794 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8937: 00dc83a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8938: 00600e88 616 FUNC GLOBAL DEFAULT 12 helper_vsxei8_8_v │ │ │ │ 8939: 00d9801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8940: 00290480 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8941: 00cf244c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_w │ │ │ │ 8942: 0061b66c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_h │ │ │ │ 8943: 00604a04 800 FUNC GLOBAL DEFAULT 12 helper_vl2re32_v │ │ │ │ 8944: 00391f9c 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8945: 0029bac8 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 8946: 00797dec 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 8946: 00797e0c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8947: 00dc83b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8948: 005ae890 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8949: 00dc76ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8950: 00cb3df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8951: 00d9d614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8952: 00812be0 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8952: 00812c00 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8953: 00d8e39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8954: 0080be18 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8954: 0080be38 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8955: 00dc8338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8956: 00dc8392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8957: 00d8acc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8958: 00dc6cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8959: 0061b6cc 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_w │ │ │ │ 8960: 00d8ba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ - 8961: 00961ccc 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8961: 00961cec 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 8962: 00dc7e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 8963: 0091af10 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8964: 008f657c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8963: 0091af30 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8964: 008f659c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8965: 00d9e3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8966: 00dc612a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8967: 00425744 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8968: 0080b718 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8968: 0080b738 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8969: 00d9b02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8970: 00d8faf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8971: 00cb39d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8972: 008f8404 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8972: 008f8424 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8973: 00d9136c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8974: 00d9083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8975: 00d8feb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8976: 00dc66d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8977: 00328930 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 8978: 00dc7808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 8979: 007bdb60 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 8980: 0078351c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8981: 0097bbc0 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8982: 009840ac 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8979: 007bdb80 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8980: 0078353c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 8981: 0097bbe0 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8982: 009840cc 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8983: 00dc749e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8984: 0041dc70 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 8985: 00786214 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8986: 009411c4 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8985: 00786234 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 8986: 009411e4 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8987: 0042c480 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8988: 006a6e30 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ - 8989: 00b99084 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8990: 009b3ac4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8988: 006a6e4c 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ + 8989: 00b990a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8990: 009b3ae4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8991: 00d8bfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8992: 002808a8 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8993: 00dc6aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8994: 00dc6bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8995: 00d8b1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8996: 0029557c 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8997: 00296288 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8998: 00c812e0 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8999: 006b5bcc 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8999: 006b5be8 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9000: 00dc7720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9001: 0091fcd8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9002: 00953634 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9001: 0091fcf8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9002: 00953654 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9003: 00dc7f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9004: 00da0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9005: 00d96e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9006: 00cbdd5c 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9007: 00d8f0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9008: 00505af8 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9009: 00513e08 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9010: 009183b4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9010: 009183d4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9011: 00dc6b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9012: 007d2c20 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9012: 007d2c40 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 9013: 00dc6ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 9014: 00743dc0 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9015: 0096ed04 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9014: 00743de0 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 9015: 0096ed24 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 9016: 002aa3c8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9017: 0095b710 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9017: 0095b730 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 9018: 00bceedc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9019: 002fa7a8 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9020: 00744c68 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9021: 00983428 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9020: 00744c88 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 9021: 00983448 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9022: 005682f0 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9023: 00d970e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9024: 0099d1c0 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9024: 0099d1e0 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9025: 00dc6f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9026: 00d9b04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9027: 004122cc 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9028: 00dc724c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9029: 00dc6f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9030: 00dc7bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9031: 0054cf6c 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9032: 002fbe88 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9033: 00dc7cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 9034: 004caf28 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 9035: 0079b17c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 9035: 0079b19c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9036: 00d8d3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9037: 0095fb94 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9037: 0095fbb4 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9038: 0029c2e4 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 9039: 0059adfc 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9040: 007489fc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9040: 00748a1c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9041: 00dc6d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9042: 00dc677e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9043: 00d98d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9044: 00dc813a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9045: 008146f0 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9045: 00814710 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9046: 00cb3d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9047: 00d8d0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9048: 00da1d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9049: 0071fa00 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9049: 0071fa20 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9050: 00d934bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9051: 007bcfb8 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9051: 007bcfd8 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 9052: 00508398 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9053: 0030083c 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9054: 00d976f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9055: 00dc6398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9056: 00d00390 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ks │ │ │ │ 9057: 00d8f868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9058: 00dc60df 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9059: 00d9a754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9060: 00505164 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9061: 00d06764 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9062: 00dc6974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9063: 0094c620 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9063: 0094c640 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 9064: 0033b84c 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9065: 00d968f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9066: 00d9f2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9067: 00da1b4c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9068: 0074d714 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9069: 0093bbf4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9068: 0074d734 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9069: 0093bc14 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9070: 002f7d84 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9071: 00cb394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 9072: 00d8ec5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9073: 00dc7c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 9074: 0078348c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 9074: 007834ac 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9075: 0061e5ac 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_b │ │ │ │ - 9076: 0071e7bc 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 9076: 0071e7dc 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9077: 004220d0 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9078: 0061e6cc 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_d │ │ │ │ - 9079: 0096e998 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9079: 0096e9b8 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9080: 00d9b10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9081: 00c7e998 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 9082: 0070c1e8 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 9082: 0070c208 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9083: 00d9b85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 9084: 00dc7398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9085: 0061e60c 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_h │ │ │ │ 9086: 00d9d8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9087: 00dc736e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9088: 002f9468 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9089: 0092d534 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9090: 00700048 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9091: 0075c770 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9089: 0092d554 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9090: 00700068 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9091: 0075c790 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9092: 00c80dd8 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9093: 0096f748 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 9094: 00933170 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9095: 0098a720 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9093: 0096f768 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9094: 00933190 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9095: 0098a740 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9096: 00dc826c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9097: 005b09e4 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9098: 00dc81fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9099: 00dc7c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9100: 009445c4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9100: 009445e4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9101: 002b5364 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9102: 00868a94 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9103: 00813eac 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9102: 00868ab4 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9103: 00813ecc 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9104: 0027ea64 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9105: 002b9654 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9106: 0042ac34 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9107: 00dc7774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9108: 00dc81de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9109: 0041b458 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9110: 00d984cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9111: 0093b770 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9111: 0093b790 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9112: 00dc66a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 9113: 0079aad4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9114: 008dd278 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9115: 008b09a8 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9113: 0079aaf4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 9114: 008dd298 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9115: 008b09c8 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9116: 0061e66c 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_w │ │ │ │ 9117: 00da14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9118: 009246dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 9119: 00718db8 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 9118: 009246fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9119: 00718dd8 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9120: 0032d05c 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9121: 00dc736a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9122: 00d98814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9123: 009d1f40 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9123: 009d1f60 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9124: 002a9fa8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9125: 00dc8046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9126: 00d8ee9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9127: 00d97ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9128: 00d8c708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9129: 00dc6cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9130: 00d9ce84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9131: 00dc73dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9132: 00d9446c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9133: 00754714 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9133: 00754734 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9134: 004fc474 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9135: 003734c8 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9136: 002b2ab4 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9137: 00dc6ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9138: 00dc728a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9139: 0041254c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9140: 00d9372c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9141: 00dc65dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9142: 00dc695c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9143: 009b14e0 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9143: 009b1500 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9144: 00dbd9b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9145: 0038e658 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9146: 00d920a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9147: 006e69d0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9147: 006e69f0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9148: 00ce4e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse32_v │ │ │ │ 9149: 005bc75c 60 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_id │ │ │ │ 9150: 00372468 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 9151: 004cdb90 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9152: 00dc793c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9153: 00dc7a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9154: 00d987c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9155: 00501f88 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9156: 00928774 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9157: 00953410 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9156: 00928794 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9157: 00953430 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9158: 00c70714 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9159: 00914728 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9160: 00905a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 9161: 0079b380 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 9159: 00914748 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9160: 00905a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9161: 0079b3a0 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9162: 00dc65a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9163: 006e3400 688 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9164: 008a9f74 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9163: 006e3420 688 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9164: 008a9f94 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9165: 00dc671c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9166: 00dc6754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9167: 00cfaae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_b │ │ │ │ 9168: 00d05820 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_d │ │ │ │ 9169: 00dc6426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9170: 00d9ee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9171: 00568970 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9172: 00d9a5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9173: 007b8c2c 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9174: 0099b6c8 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9173: 007b8c4c 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9174: 0099b6e8 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9175: 00d05610 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_h │ │ │ │ 9176: 00d9c2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9177: 009ad4f4 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9177: 009ad514 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9178: 00cfaa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_h │ │ │ │ - 9179: 0093f700 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9179: 0093f720 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9180: 00d904cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9181: 009b840c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ - 9182: 006ac274 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ + 9181: 009b842c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9182: 006ac290 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ 9183: 00d941cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9184: 00da1748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9185: 002aa478 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9186: 00dc767a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9187: 00757604 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9187: 00757624 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9188: 00633f60 600 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_d │ │ │ │ 9189: 0056f364 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9190: 00901f7c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9191: 0084e734 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9190: 00901f9c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9191: 0084e754 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9192: 00600700 648 FUNC GLOBAL DEFAULT 12 helper_vlxei64_16_v │ │ │ │ 9193: 00633a48 656 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_h │ │ │ │ 9194: 00dc7092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9195: 002b32fc 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9196: 00d05a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_s │ │ │ │ 9197: 00dc84aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 9198: 00dc7206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9199: 00dc807c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9200: 00da3c7c 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9201: 00d9d894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9202: 00d8af88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9203: 00908330 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9203: 00908350 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9204: 00d92490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9205: 00d95b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9206: 002a38a0 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9207: 008f33ec 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9207: 008f340c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9208: 00dc7704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9209: 0088b6cc 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9209: 0088b6ec 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9210: 00d8eabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9211: 00cfa9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_w │ │ │ │ 9212: 00d8ebec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9213: 008e8c90 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ - 9214: 0072cfdc 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9213: 008e8cb0 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9214: 0072cffc 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9215: 002b9668 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9216: 00b2c6b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9216: 00b2c6d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9217: 0029ca5c 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9218: 009cc278 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9218: 009cc298 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9219: 0040bbd0 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9220: 009691ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9221: 009cc8ac 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9220: 009691cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9221: 009cc8cc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9222: 00393658 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9223: 00759574 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9223: 00759594 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9224: 00426dec 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9225: 008d9e0c 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9225: 008d9e2c 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9226: 00dc647e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9227: 002dee94 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9228: 00821e90 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9228: 00821eb0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9229: 00633cd8 648 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_w │ │ │ │ - 9230: 00914168 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9230: 00914188 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9231: 00cb3ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9232: 003823cc 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9233: 003934c8 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9234: 008c3c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 9235: 007065b0 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 9234: 008c3c30 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9235: 007065d0 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9236: 00dc6270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9237: 00d8e00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9238: 00c81adc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9239: 0079cad0 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9239: 0079caf0 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9240: 00dc7a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9241: 00307f08 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9242: 00d97798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9243: 0096440c 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9243: 0096442c 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9244: 003e0c3c 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9245: 00d8c298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9246: 00dc7d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9247: 00cb38c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9248: 00491c3c 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9249: 00d8b704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9250: 00822df8 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9251: 007f7754 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9250: 00822e18 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9251: 007f7774 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9252: 00d8ae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9253: 00dc63a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9254: 0073aa0c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9255: 006ee4ec 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9254: 0073aa2c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9255: 006ee50c 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9256: 00d93c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9257: 00d9e024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9258: 007a6950 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9258: 007a6970 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9259: 00590a5c 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9260: 00dc73a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9261: 005ad5d8 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9262: 00da19a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9263: 00dc8570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9264: 00943eb4 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9265: 008dc70c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9266: 009796a0 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9267: 0090e2ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9264: 00943ed4 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9265: 008dc72c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9266: 009796c0 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9267: 0090e2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9268: 00d928c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9269: 00d9047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9270: 00815028 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9271: 008a897c 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9272: 008bbaa8 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9270: 00815048 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9271: 008a899c 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9272: 008bbac8 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9273: 00dc7526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9274: 00d9bcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9275: 00da0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9276: 00cfe524 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_b │ │ │ │ - 9277: 0093a33c 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9277: 0093a35c 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9278: 00dc8b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9279: 00cfe398 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_d │ │ │ │ - 9280: 009c1174 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9280: 009c1194 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9281: 00dc728c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9282: 00cfe4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_h │ │ │ │ 9283: 00dc6832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9284: 005acdd0 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9285: 00dc6834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9286: 0099b5e4 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9287: 009d5fd8 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9286: 0099b604 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9287: 009d5ff8 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ 9288: 005fee48 652 FUNC GLOBAL DEFAULT 12 helper_vlxei8_64_v │ │ │ │ - 9289: 00986720 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9289: 00986740 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9290: 005a476c 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9291: 009b9014 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9291: 009b9034 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9292: 00305b68 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9293: 009697d8 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9293: 009697f8 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9294: 00d8c348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9295: 00dc7ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9296: 00d8f0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9297: 0033b280 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9298: 00dc78f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9299: 00dc6464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9300: 009bd610 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9300: 009bd630 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9301: 005aef58 24 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9302: 00dc6ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9303: 00dc703e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9304: 00dc801e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9305: 00da09cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9306: 005bb330 76 FUNC GLOBAL DEFAULT 12 riscv_calc_kernel_start_addr │ │ │ │ - 9307: 00908748 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9308: 007e7c88 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9307: 00908768 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9308: 007e7ca8 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9309: 004127cc 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9310: 00cfe41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_w │ │ │ │ 9311: 0058c634 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9312: 00913138 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9313: 00968688 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9312: 00913158 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9313: 009686a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9314: 00da1128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9315: 00c81b7c 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9316: 00d8c718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9317: 00da21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9318: 00d92400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9319: 00dc868c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9320: 005dbf5c 44 FUNC GLOBAL DEFAULT 12 riscv_env_smode_dbltrp_enabled │ │ │ │ 9321: 00dc8294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9322: 00d925b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9323: 009247f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9323: 00924810 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9324: 00dc7d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9325: 0075e824 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9326: 00780b4c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9325: 0075e844 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9326: 00780b6c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9327: 006207e4 424 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_d │ │ │ │ 9328: 00dc8ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9329: 00dc821c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9330: 008d24b0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9330: 008d24d0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9331: 00dc817c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9332: 00780f00 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9332: 00780f20 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9333: 006204c0 424 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_h │ │ │ │ 9334: 00dc7780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9335: 00cb649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9336: 00da3554 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9337: 009b012c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9337: 009b014c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9338: 00486980 64 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9339: 00dc7648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9340: 0051d12c 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9341: 002a5128 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9342: 00ce560c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_64_v │ │ │ │ - 9343: 0090e198 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9344: 0090f140 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9343: 0090e1b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9344: 0090f160 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9345: 00dc6cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9346: 00b9907c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9346: 00b9909c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9347: 00dc7088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9348: 00dc7a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9349: 002b51fc 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9350: 00c87b58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9351: 00620668 380 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_w │ │ │ │ 9352: 004ff440 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9353: 00d97c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9354: 00dc79f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9355: 003e9990 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9356: 009ce240 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9356: 009ce260 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9357: 00d944ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9358: 00dc6a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9359: 00591480 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9360: 00c81854 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9361: 005ba3ec 44 FUNC GLOBAL DEFAULT 12 riscv_pmu_timer_cb │ │ │ │ 9362: 00d936fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9363: 002a38b0 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9364: 00dc85ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9365: 00740b84 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9365: 00740ba4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9366: 00dc869a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9367: 005b03c4 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9368: 008d3890 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9369: 00780a60 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9368: 008d38b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9369: 00780a80 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9370: 00dc862c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9371: 00b0ac30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9371: 00b0ac50 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9372: 00d95d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9373: 00cb8620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9374: 009baf14 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9374: 009baf34 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9375: 00d8abc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9376: 0052f2f8 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9377: 00d8fdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9378: 0075d7ec 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9379: 007f8430 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9378: 0075d80c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9379: 007f8450 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9380: 00d9dff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9381: 00d8f2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9382: 00dc79ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9383: 0075b104 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9383: 0075b124 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9384: 00dc8c50 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9385: 0059af2c 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9386: 008e85bc 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9386: 008e85dc 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9387: 002959cc 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9388: 00dc8102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9389: 008db3a4 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9390: 008ec3e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9389: 008db3c4 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9390: 008ec404 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9391: 00dc69b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9392: 00d90f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9393: 008e2dec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9394: 0080b43c 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9393: 008e2e0c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9394: 0080b45c 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9395: 002abdd4 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9396: 00d9ec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9397: 00d8c100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9398: 00dc78f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9399: 009ca794 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9399: 009ca7b4 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9400: 00d9e114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9401: 00dc71da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9402: 00dc8656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9403: 008c29b8 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9403: 008c29d8 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9404: 0063d540 412 FUNC GLOBAL DEFAULT 12 helper_vmorn_mm │ │ │ │ 9405: 00dc65ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9406: 008e7464 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9406: 008e7484 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9407: 00dc8c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9408: 00dc7170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9409: 0091b354 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9409: 0091b374 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9410: 00dc688a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9411: 0075159c 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9411: 007515bc 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9412: 002a4490 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9413: 00d93d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9414: 00dc7a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9415: 0079ab80 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9415: 0079aba0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9416: 002b5900 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9417: 00d90d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9418: 0041f1bc 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9419: 00dc7418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9420: 00d8ff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9421: 00d8c688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9422: 0099389c 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9422: 009938bc 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9423: 00dc8bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9424: 006e6e18 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9425: 008c8168 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 9426: 00748700 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 9424: 006e6e38 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9425: 008c8188 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9426: 00748720 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 9427: 00dc7184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9428: 00d9c8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ 9429: 0060e188 424 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_b │ │ │ │ 9430: 005a832c 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9431: 00dc7a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9432: 00d97c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9433: 00d9b50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9434: 0060e608 484 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_d │ │ │ │ 9435: 005a9aec 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9436: 00d9a5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9437: 00dc7f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9438: 00d8b218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9439: 009ccf2c 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9439: 009ccf4c 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9440: 00dc6786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ - 9441: 006a530c 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ + 9441: 006a5328 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ 9442: 00dc60f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9443: 0060e330 372 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_h │ │ │ │ 9444: 00dc6ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9445: 00dc701a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9446: 007abe20 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9446: 007abe40 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9447: 00dc78a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 9448: 00d8c2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9449: 00dc616a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9450: 00dc6d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ - 9451: 006a536c 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ + 9451: 006a5388 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ 9452: 00dc7010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9453: 0096d80c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 9454: 007859a4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 9453: 0096d82c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9454: 007859c4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9455: 00421eec 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9456: 00ce7cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_b │ │ │ │ 9457: 00ce7b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_d │ │ │ │ 9458: 00522ba8 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9459: 00ce5168 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_8_v │ │ │ │ 9460: 00dc6096 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9461: 00dc6d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 9462: 00781728 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 9462: 00781748 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9463: 00d909cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9464: 008c0244 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9464: 008c0264 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9465: 00ce7c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_h │ │ │ │ - 9466: 006a577c 440 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ + 9466: 006a5798 440 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ 9467: 00d9fa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9468: 0060e4a4 356 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_w │ │ │ │ - 9469: 00724c7c 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9469: 00724c9c 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9470: 002fc180 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9471: 0074edfc 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9472: 0079cbb4 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ - 9473: 006a55c0 444 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ + 9471: 0074ee1c 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9472: 0079cbd4 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9473: 006a55dc 444 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ 9474: 003ad958 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9475: 00d8d1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 9476: 006a53cc 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ + 9476: 006a53e8 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ 9477: 00dc6a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9478: 00d8f7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9479: 0058824c 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 9480: 00740838 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 9480: 00740858 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 9481: 00dc67ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9482: 008e7e8c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9482: 008e7eac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 9483: 00cea0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_d │ │ │ │ - 9484: 00b2d3e8 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9484: 00b2d408 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9485: 002af900 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9486: 00ce7bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_w │ │ │ │ 9487: 00d8e3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9488: 00cea1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_h │ │ │ │ 9489: 00dc6702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 9490: 0071f9e0 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9491: 008d2f58 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9490: 0071fa00 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 9491: 008d2f78 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9492: 00d9cfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9493: 00dc7690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 9494: 00785900 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 9494: 00785920 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9495: 00d96bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9496: 00cb859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9497: 002a4538 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9498: 009a156c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9498: 009a158c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9499: 00d8f008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9500: 00d9342c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9501: 00d991dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9502: 00da1b58 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9503: 00d9109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9504: 00dc70de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9505: 00cea154 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_w │ │ │ │ 9506: 00dc8c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9507: 00d8cdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9508: 00d9b2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9509: 00d9f098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9510: 008cd0ac 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9510: 008cd0cc 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9511: 004230f4 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9512: 00d8c150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9513: 00dc6990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9514: 00d8f47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9515: 00d97dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9516: 005a8248 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9517: 00d8ec2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9518: 00dc6b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9519: 007489cc 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 9520: 0097019c 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9519: 007489ec 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9520: 009701bc 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9521: 002aa80c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9522: 00294220 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9523: 0061a7cc 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_b │ │ │ │ 9524: 00ce5588 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_8_v │ │ │ │ - 9525: 009848d8 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9525: 009848f8 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9526: 00d92030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9527: 0028cf38 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9528: 00d8d838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9529: 00d9f308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9530: 008dfe38 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9530: 008dfe58 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9531: 00d8da0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ 9532: 0063d208 412 FUNC GLOBAL DEFAULT 12 helper_vmor_mm │ │ │ │ - 9533: 009bfa94 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9533: 009bfab4 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9534: 00dc84b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9535: 0061a82c 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_h │ │ │ │ 9536: 0039360c 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9537: 00d9df84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9538: 003abd94 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9539: 006270a8 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_d │ │ │ │ 9540: 006090e0 284 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_b │ │ │ │ 9541: 00dc7c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9542: 00d9a684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9543: 00dc6944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9544: 0060943c 308 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_d │ │ │ │ 9545: 0029e9e8 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ 9546: 00626d68 432 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_h │ │ │ │ - 9547: 00818344 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9547: 00818364 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9548: 00d99a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9549: 009cb018 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9549: 009cb038 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9550: 006091fc 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_h │ │ │ │ 9551: 00dc7546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9552: 00dc7c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9553: 00dc84a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9554: 0053b744 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9555: 002d1718 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9556: 00dc6ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ @@ -9562,83 +9562,83 @@ │ │ │ │ 9558: 003e0d20 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9559: 005dc0e8 708 FUNC GLOBAL DEFAULT 12 cpu_get_tb_cpu_state │ │ │ │ 9560: 00dc8348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9561: 00d94fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9562: 00dc787a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9563: 00339a50 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9564: 005914e8 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9565: 009282e4 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9565: 00928304 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9566: 00626f18 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_w │ │ │ │ 9567: 0060931c 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_w │ │ │ │ 9568: 00d04614 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrs_nto │ │ │ │ 9569: 00d9078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9570: 00dc6c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9571: 00dc7726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9572: 00d95a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9573: 00dc829a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9574: 00dc70ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9575: 00568c34 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 9576: 00d9b4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 9577: 003bbad8 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 9578: 00777de4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 9578: 00777e04 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 9579: 002baac0 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 9580: 00701dc8 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 9580: 00701de8 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 9581: 00d9e304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 9582: 00d95558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 9583: 00d8fd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9584: 00dc6fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9585: 00dc8c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9586: 00dc6216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9587: 00d99df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9588: 00493c84 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9589: 00d9db14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9590: 00857e24 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9591: 007ed564 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9592: 009b8e9c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 9593: 007769e0 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9594: 008e5794 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9590: 00857e44 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9591: 007ed584 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9592: 009b8ebc 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9593: 00776a00 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 9594: 008e57b4 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9595: 00dc714e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9596: 0028cc58 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9597: 00d9a894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 9598: 0075fb40 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 9598: 0075fb60 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9599: 00514488 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 9600: 00748924 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 9601: 007470ac 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 9600: 00748944 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 9601: 007470cc 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 9602: 00554488 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 9603: 00dc7c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9604: 00d9fa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9605: 00c819ac 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9606: 00d919d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9607: 00dc6542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ - 9608: 00716624 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9609: 007b30e0 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9610: 00748a10 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9608: 00716644 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 9609: 007b3100 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9610: 00748a30 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9611: 00d9eba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9612: 005164e0 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9613: 00294330 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9614: 009438ac 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9615: 007bce00 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9614: 009438cc 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9615: 007bce20 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9616: 00dc81c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9617: 00cb2d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9618: 0095ac04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9618: 0095ac24 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9619: 00dc6da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9620: 00dc8616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9621: 00861650 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9622: 008d7f74 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 9623: 0077dea0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 9621: 00861670 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9622: 008d7f94 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9623: 0077dec0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9624: 005dc420 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_virt_mem_enabled │ │ │ │ 9625: 0031b208 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9626: 00da12d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9627: 00dc6b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9628: 0095b168 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9628: 0095b188 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9629: 00dc8592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 9630: 00d95c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9631: 00982e4c 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9631: 00982e6c 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9632: 00dc6534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9633: 0096b238 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9633: 0096b258 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9634: 00d933cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9635: 002cf40c 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9636: 00dc6384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9637: 00dc65a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9638: 00dc651c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9639: 00cb29d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9640: 00dc74ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9649,477 +9649,477 @@ │ │ │ │ 9645: 0051464c 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9646: 00dc69e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9647: 00d9d5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9648: 00ce72ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_d │ │ │ │ 9649: 002a45e4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9650: 00dc7ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9651: 00dc7bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9652: 0071f9f0 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 9653: 009cb988 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9652: 0071fa10 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9653: 009cb9a8 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9654: 00dc7f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9655: 00ce73f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_h │ │ │ │ 9656: 00618e4c 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_b │ │ │ │ - 9657: 0073ae30 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 9657: 0073ae50 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9658: 00d93e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9659: 0096c004 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9659: 0096c024 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 9660: 00618f6c 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_d │ │ │ │ 9661: 00dc63fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9662: 00dc7d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9663: 005ab0f8 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9664: 008167ac 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9664: 008167cc 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9665: 00d9d3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 9666: 0082cb94 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9666: 0082cbb4 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9667: 00dc7c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9668: 00618eac 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_h │ │ │ │ 9669: 0051a034 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9670: 002fd4e8 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9671: 00dc7d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9672: 00622534 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wv_w │ │ │ │ 9673: 00d8cac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ 9674: 00dc77ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 9675: 006d3fec 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9675: 006d400c 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9676: 00d8ad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9677: 00d91fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9678: 002a88fc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9679: 00c7e95c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9680: 004d7a3c 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9681: 00ce7370 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_w │ │ │ │ - 9682: 00943f8c 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9683: 0091d484 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9682: 00943fac 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9683: 0091d4a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9684: 00d8ddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9685: 0075860c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9685: 0075862c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9686: 00d8c338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9687: 00d92850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9688: 0061914c 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_b │ │ │ │ 9689: 00618f0c 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_w │ │ │ │ 9690: 00d9e264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ 9691: 0061926c 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_d │ │ │ │ - 9692: 00759e3c 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9693: 006eaa08 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9692: 00759e5c 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9693: 006eaa28 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9694: 00d8db1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9695: 00ce8d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_b │ │ │ │ - 9696: 0077e090 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9697: 00759d4c 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9696: 0077e0b0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 9697: 00759d6c 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9698: 006191ac 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_h │ │ │ │ 9699: 00dc6d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9700: 00cf63b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_h │ │ │ │ 9701: 00ce8bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_d │ │ │ │ 9702: 00dc62d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9703: 00dc6bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9704: 00548ee0 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9705: 00ce8cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_h │ │ │ │ 9706: 002d782c 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9707: 00d92240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9708: 00d98774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9709: 009614e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9709: 00961500 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ 9710: 00bc6114 2520 OBJECT GLOBAL DEFAULT 21 xthead_opcode_data │ │ │ │ - 9711: 0093c150 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9711: 0093c170 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9712: 00dc7806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9713: 00dc78c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 9714: 009cac14 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 9715: 00746fa8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9716: 007e00b8 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9714: 009cac34 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9715: 00746fc8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 9716: 007e00d8 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9717: 00d9d684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9718: 009ac4c0 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9718: 009ac4e0 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9719: 0061920c 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_w │ │ │ │ 9720: 00cf6334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_w │ │ │ │ 9721: 00d9a254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9722: 009676fc 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9723: 008cb640 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9724: 0097219c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9722: 0096771c 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9723: 008cb660 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9724: 009721bc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9725: 00d9e664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9726: 00ce8c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_w │ │ │ │ 9727: 00da0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9728: 0051cd50 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 9729: 009b9a68 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9729: 009b9a88 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9730: 00dc6d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9731: 00dc780a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9732: 00dc6926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9733: 00956abc 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9733: 00956adc 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9734: 00495f54 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9735: 00dc8214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9736: 0029e318 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9737: 00437bfc 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9738: 008cf9bc 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9739: 0093aff0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9740: 009bf890 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9738: 008cf9dc 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9739: 0093b010 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9740: 009bf8b0 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9741: 00dc70b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9742: 00dc6456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9743: 0098c634 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9743: 0098c654 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9744: 00d8a220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9745: 00dc825a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9746: 0051a758 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9747: 0081be58 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9747: 0081be78 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9748: 00dc67be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9749: 00d9a424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9750: 00d92080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9751: 00d8bc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9752: 00dc6f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 9753: 00797d14 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 9753: 00797d34 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9754: 00dc681e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 9755: 00dc67d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 9756: 00dc8230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 9757: 002a8cc4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9758: 00294430 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9759: 00dc64a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9760: 00d92370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9761: 00c7c6d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9762: 00d9038c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9763: 00dc8b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9764: 00936e60 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9765: 00727530 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9766: 00ae9f34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9764: 00936e80 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9765: 00727550 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9766: 00ae9f54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9767: 00d8dd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9768: 0091cb88 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 9769: 00781b10 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 9768: 0091cba8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9769: 00781b30 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9770: 00561f84 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9771: 00dc686c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9772: 002b456c 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 9773: 00798170 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 9773: 00798190 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9774: 00dc6ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9775: 00425370 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9776: 009c0be0 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9776: 009c0c00 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9777: 00d8b634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9778: 002a54dc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9779: 00dc7844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9780: 00dc6506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9781: 00925ed8 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9782: 0090df14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9781: 00925ef8 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9782: 0090df34 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9783: 00dc67cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9784: 00b2c6f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9784: 00b2c710 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9785: 00dc6cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9786: 003e779c 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9787: 00d9ab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9788: 00cb6520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9789: 00d9840c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 9790: 00dc69e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9791: 00d9a544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9792: 0052e6e8 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9793: 00dc6be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9794: 00dc62a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 9795: 006ee8f0 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9796: 009c1760 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 9797: 008c9ba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9795: 006ee910 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 9796: 009c1780 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9797: 008c9bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9798: 00dc81c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9799: 00dc7cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9800: 00dc6c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9801: 002ae008 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9802: 00501a64 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9803: 00dc744e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MSI_DSTATE │ │ │ │ 9804: 005ace18 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9805: 00dc83c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9806: 006e527c 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9806: 006e529c 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9807: 00dc8556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9808: 00d934ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9809: 0096903c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 9810: 0095aff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9809: 0096905c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9810: 0095b018 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9811: 00437074 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9812: 0033ba9c 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9813: 0061e42c 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_b │ │ │ │ 9814: 00dc6564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9815: 002ac528 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9816: 007d24b4 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9816: 007d24d4 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9817: 00501bc8 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9818: 0061e54c 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_d │ │ │ │ 9819: 00dc7024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9820: 00dc836e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9821: 002ad8a4 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9822: 006e48a8 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9822: 006e48c8 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9823: 00d9b5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9824: 00d8ad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9825: 009550e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9825: 00955100 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9826: 00d99de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9827: 0061e48c 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_h │ │ │ │ - 9828: 00782248 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 9828: 00782268 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9829: 00d98944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 9830: 009606dc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9830: 009606fc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9831: 00dc769a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9832: 009b22d4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9832: 009b22f4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9833: 00da2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 9834: 00dc7812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 9835: 00902cfc 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9835: 00902d1c 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9836: 00dc721c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9837: 00dc76fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9838: 00868964 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9839: 009d454c 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9840: 0096e130 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9838: 00868984 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9839: 009d456c 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9840: 0096e150 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9841: 00299190 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9842: 002ea868 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9843: 00dc66fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9844: 00d84a88 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9845: 00dc7f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 9846: 007451c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 9846: 007451e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9847: 00dc60a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9848: 00dc75c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9849: 00d9e054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9850: 00dc6852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ - 9851: 00717de8 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 9851: 00717e08 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9852: 00d0516c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divs_i128 │ │ │ │ 9853: 0061e4ec 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_w │ │ │ │ 9854: 00dc73a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ 9855: 00642c88 184 FUNC GLOBAL DEFAULT 12 helper_unzip │ │ │ │ - 9856: 006e5a04 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9856: 006e5a24 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9857: 00dc72c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9858: 00dc6798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9859: 00d97b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9860: 00dc75fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 9861: 00732538 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 9861: 00732558 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9862: 002f5b8c 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9863: 00dc73e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 9864: 006eb888 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9865: 008c13c4 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9864: 006eb8a8 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 9865: 008c13e4 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9866: 00581aac 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9867: 0099d13c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9867: 0099d15c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9868: 002b22c0 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9869: 00da11c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9870: 0084e20c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9870: 0084e22c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9871: 00dc608b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9872: 00d9a974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9873: 00d8edfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9874: 009b05cc 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9874: 009b05ec 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9875: 00dc698e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9876: 00bd28a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9877: 00ce95fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_d │ │ │ │ 9878: 00dc7c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9879: 0088c59c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 9880: 006eba18 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 9879: 0088c5bc 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9880: 006eba38 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ 9881: 00ce9704 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_h │ │ │ │ - 9882: 0094fcc4 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9882: 0094fce4 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9883: 0052f210 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9884: 00dc6bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9885: 00d8c974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9886: 004d5138 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9887: 00d9a7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9888: 00937b3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9889: 007dd514 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9888: 00937b5c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9889: 007dd534 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9890: 0041ec38 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9891: 00d95ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9892: 0095d9a0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9892: 0095d9c0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9893: 005fd814 1900 FUNC GLOBAL DEFAULT 12 helper_vlm_v │ │ │ │ - 9894: 006eb920 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 9894: 006eb940 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9895: 00d8ca44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9896: 00cb121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9897: 005aa2c0 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9898: 002a9074 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 9899: 00734540 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 9899: 00734560 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9900: 00ce9680 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_w │ │ │ │ 9901: 00dc710e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 9902: 00d9b7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9903: 0055d39c 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9904: 004630d8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 9905: 0070d6e0 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 9905: 0070d700 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9906: 00cf5e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_h │ │ │ │ 9907: 00544bc4 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 9908: 0077ef2c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 9908: 0077ef4c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9909: 00dc81fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9910: 0081abcc 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9910: 0081abec 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9911: 00dc6626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9912: 00dc7b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9913: 00d99e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9914: 00dc7d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9915: 0098c5e0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9915: 0098c600 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9916: 002ffe10 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9917: 00dc757e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9918: 00dc77f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 9919: 00dc61fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9920: 00dc61c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9921: 009ca828 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9921: 009ca848 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9922: 0025f690 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 9923: 0070d6ec 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 9923: 0070d70c 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9924: 00cf5e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_w │ │ │ │ 9925: 002cf444 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9926: 006e75ec 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9927: 00966f5c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9926: 006e760c 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9927: 00966f7c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9928: 003e2b2c 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9929: 00dc641c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9930: 00d9d494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9931: 005ae744 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9932: 00da141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 9933: 00d8b038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9934: 00d96040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9935: 00dc84b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9936: 0050107c 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9937: 00995a38 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9938: 0081357c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9937: 00995a58 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9938: 0081359c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9939: 00da2030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9940: 0027fba4 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9941: 00982d98 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9941: 00982db8 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9942: 005ecdcc 168 FUNC GLOBAL DEFAULT 12 helper_csrw_i128 │ │ │ │ 9943: 00da1b0c 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9944: 00d95c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9945: 005ed0dc 564 FUNC GLOBAL DEFAULT 12 helper_sret │ │ │ │ 9946: 00dc8bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9947: 004142cc 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9948: 009637dc 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9948: 009637fc 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9949: 0027f528 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9950: 00c87ba8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9951: 00d9ac64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9952: 00dc8632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9953: 009907d8 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9953: 009907f8 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9954: 006037e8 108 FUNC GLOBAL DEFAULT 12 helper_vle32ff_v │ │ │ │ 9955: 002aea98 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9956: 00cebb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_b │ │ │ │ - 9957: 00780bc4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 9957: 00780be4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9958: 004154f0 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 9959: 007980a0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 9959: 007980c0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 9960: 00ceb990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_d │ │ │ │ - 9961: 009999a4 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9962: 008d8ba4 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9961: 009999c4 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9962: 008d8bc4 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9963: 00dc8bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ 9964: 005dc3ac 116 FUNC GLOBAL DEFAULT 12 riscv_pm_get_virt_pmm │ │ │ │ 9965: 00d04fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64esm │ │ │ │ - 9966: 00812bfc 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9966: 00812c1c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9967: 00ceba98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_h │ │ │ │ 9968: 004f9014 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9969: 00db5380 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9970: 00d9e844 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9971: 009aeed8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9971: 009aeef8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9972: 00d9470c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9973: 00dc843a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9974: 00d843f8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9975: 00dc8554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9976: 00d9367c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9977: 00d9a9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9978: 0042e64c 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 9979: 006f6e48 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 9979: 006f6e68 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9980: 00cb1198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9981: 008da43c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9981: 008da45c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9982: 00ceba14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_w │ │ │ │ 9983: 00522938 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9984: 00da2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9985: 0050092c 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9986: 00dc609a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9987: 007dc24c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9988: 008e5b60 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9987: 007dc26c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9988: 008e5b80 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9989: 00dc6fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9990: 00dc8340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9991: 00dc7fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 9992: 00793e0c 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9993: 007e7778 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9992: 00793e2c 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 9993: 007e7798 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9994: 0030fbb0 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9995: 00dc68cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9996: 00989914 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9997: 00969098 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9996: 00989934 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9997: 009690b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9998: 00dc8aa8 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9999: 00c80ed8 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10000: 009a5fe4 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10000: 009a6004 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10001: 00288e18 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10002: 00d8b344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10003: 0095d3b4 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10003: 0095d3d4 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10004: 00cb100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10005: 0096b7ac 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10005: 0096b7cc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10006: 00dc60d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10007: 0061d3ac 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_b │ │ │ │ - 10008: 0073af88 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 10009: 009a2890 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10008: 0073afa8 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 10009: 009a28b0 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 10010: 0061d4cc 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_d │ │ │ │ - 10011: 007b5580 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10011: 007b55a0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10012: 00cb0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10013: 00dc676e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10014: 00d9907c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10015: 00dc8350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10016: 0061d40c 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_h │ │ │ │ - 10017: 006d5494 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10018: 008cdad8 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10017: 006d54b4 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10018: 008cdaf8 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10019: 0027efdc 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10020: 00933284 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10020: 009332a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10021: 00d8b3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 10022: 00744708 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10023: 009adc34 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10022: 00744728 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 10023: 009adc54 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10024: 002bab80 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10025: 00605e64 808 FUNC GLOBAL DEFAULT 12 helper_vl8re16_v │ │ │ │ 10026: 00d96eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10027: 00929fa8 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10027: 00929fc8 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10028: 00dc7318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10029: 007506e8 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10029: 00750708 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10030: 00da1afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10031: 00d967b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10032: 00d9c4f4 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10033: 00dc8614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10034: 00d8f978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10035: 002b93fc 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10036: 00427390 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10037: 00c81944 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10038: 0075144c 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10038: 0075146c 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10039: 00dc6c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ - 10040: 0072da68 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10040: 0072da88 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10041: 0061d46c 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_w │ │ │ │ 10042: 00dc6cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10043: 00dc68de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 10044: 00cf0d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_d │ │ │ │ - 10045: 007220d0 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10046: 00951f08 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10045: 007220f0 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10046: 00951f28 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10047: 00dc7828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10048: 0041d830 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 10049: 00ce371c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3me_vv │ │ │ │ 10050: 00601b0c 656 FUNC GLOBAL DEFAULT 12 helper_vsxei16_16_v │ │ │ │ 10051: 00cf0ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_h │ │ │ │ 10052: 00dc73ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ 10053: 00ce4f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse8_v │ │ │ │ - 10054: 008206f8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10055: 0096e34c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10054: 00820718 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10055: 0096e36c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10056: 00d8c6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10057: 00dc83e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10058: 00d97708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 10059: 00902aa0 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10059: 00902ac0 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10060: 00d8ec3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10061: 00cf1558 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_d │ │ │ │ - 10062: 00783b60 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10063: 008d9df0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10062: 00783b80 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 10063: 008d9e10 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ 10064: 00d02bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_d │ │ │ │ 10065: 00cf1660 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_h │ │ │ │ - 10066: 007de1a8 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10066: 007de1c8 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10067: 00dc7d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10068: 008cf87c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10068: 008cf89c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10069: 00dc784c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 10070: 00532b08 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10071: 00dc7006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10072: 00d93e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 10073: 009a9750 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 10073: 009a9770 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 10074: 00d02c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_h │ │ │ │ 10075: 003e5fa4 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ 10076: 00cf0e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_w │ │ │ │ - 10077: 0094a0a0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10077: 0094a0c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10078: 00dc7d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10079: 00da1264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10080: 00dc7cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10081: 004bcce4 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10082: 008c3558 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 10083: 00733fa0 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 10082: 008c3578 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10083: 00733fc0 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10084: 002a33d4 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10085: 00dc6c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10086: 00d02b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_s │ │ │ │ 10087: 003e206c 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10088: 00cf15dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_w │ │ │ │ - 10089: 009211dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10089: 009211fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10090: 00d9b79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10091: 00dc6108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10092: 00438114 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10093: 008aea28 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10093: 008aea48 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10094: 00412b3c 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10095: 0093a85c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10095: 0093a87c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10096: 00cb0f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10097: 00dc6970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10098: 00dc63c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10099: 008213d0 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10100: 00992f10 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10099: 008213f0 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10100: 00992f30 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10101: 00dc6d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 10102: 00741938 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 10102: 00741958 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10103: 002a708c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 10104: 007859f4 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10105: 0098e0a0 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10106: 00910880 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10104: 00785a14 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 10105: 0098e0c0 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10106: 009108a0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10107: 00dc7962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10108: 008218d8 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10108: 008218f8 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10109: 005b462c 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10110: 00ba71dc 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 10111: 0074a1b0 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 10110: 00ba71fc 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10111: 0074a1d0 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 10112: 00dc794e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10113: 00316c14 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10114: 009885a0 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10114: 009885c0 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10115: 00d9fd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10116: 00dc6d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10117: 004a7370 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10118: 00dc7514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10119: 00d97ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10120: 00d92330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10121: 003e2564 48 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ @@ -10127,1116 +10127,1116 @@ │ │ │ │ 10123: 002fc16c 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10124: 00dc77c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10125: 00dc7b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10126: 00cb1114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10127: 00d8f718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10128: 0057d444 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10129: 002b4bd0 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10130: 00900a20 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10131: 009153f8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10132: 007bcfa8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10133: 008ce480 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10130: 00900a40 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10131: 00915418 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10132: 007bcfc8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10133: 008ce4a0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10134: 00d97038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10135: 0072b6e0 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10135: 0072b700 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10136: 00da2050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10137: 00917aa0 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10137: 00917ac0 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10138: 00d91d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10139: 00dc8bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10140: 007f1e7c 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10140: 007f1e9c 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10141: 003dd060 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10142: 00dc8206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10143: 0096cc24 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10143: 0096cc44 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10144: 00dc6e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10145: 00414570 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10146: 00dc6df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10147: 00d8bb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10148: 00dc7ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10149: 00586b04 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10150: 008c03cc 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 10151: 00744320 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 10152: 007168b4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 10150: 008c03ec 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10151: 00744340 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 10152: 007168d4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10153: 00dc7554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10154: 00d918e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10155: 00d8af48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10156: 00cb18d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10157: 00dc6638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10158: 005143ac 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10159: 00d937ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10160: 00d954e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10161: 00d8c2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10162: 002b5a90 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 10163: 0091706c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10163: 0091708c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10164: 00490698 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10165: 00d92520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10166: 00dc61c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10167: 00d9a454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10168: 00d9c750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10169: 00d97ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10170: 00d9bcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10171: 00971d74 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10171: 00971d94 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10172: 00d96b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10173: 00d8b148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10174: 00dc5f34 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10175: 007e5bb8 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10175: 007e5bd8 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10176: 00d9b39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 10177: 00da06ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10178: 00d90e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10179: 00d946ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10180: 00cba484 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10181: 00cba4a4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10182: 00cba514 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10183: 00dc6a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10184: 00d00a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw │ │ │ │ 10185: 00dc6530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10186: 00590794 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10187: 00859c84 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10188: 008c9dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10189: 00908fe8 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10187: 00859ca4 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10188: 008c9df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10189: 00909008 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10190: 00dc8038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10191: 0096cdc0 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 10192: 007e8238 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10191: 0096cde0 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10192: 007e8258 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10193: 00dc66c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10194: 00d9830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10195: 00532d30 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10196: 00dc7576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10197: 0093bd34 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10197: 0093bd54 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10198: 00dc69d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10199: 00dc6750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10200: 00dc7344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10201: 00d9130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10202: 00977898 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10203: 0092a86c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10202: 009778b8 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10203: 0092a88c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10204: 00dc7368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10205: 00d9ee28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10206: 0025d00c 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10207: 008fc374 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 10208: 00742628 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10209: 00873658 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 10210: 0077dff4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 10207: 008fc394 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10208: 00742648 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 10209: 00873678 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10210: 0077e014 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10211: 002b5bac 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10212: 0041ebd8 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10213: 00dc7402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10214: 008141f4 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10214: 00814214 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10215: 002b2168 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10216: 00308e9c 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10217: 00d8a968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 10218: 00743568 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 10218: 00743588 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 10219: 00dc7aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10220: 00dc60a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10221: 0031e5e8 28 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10222: 002b3970 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10223: 0081a394 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10223: 0081a3b4 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10224: 00dc78f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10225: 00c80ce0 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10226: 006186cc 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_b │ │ │ │ 10227: 00dc7350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10228: 006187ec 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_d │ │ │ │ 10229: 005ecf90 212 FUNC GLOBAL DEFAULT 12 helper_cbo_zero │ │ │ │ 10230: 00dc62f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10231: 00d944cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10232: 007ed6dc 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10232: 007ed6fc 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10233: 005ea388 4 FUNC GLOBAL DEFAULT 12 helper_fclass_d │ │ │ │ 10234: 00dc70bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10235: 00dc6392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10236: 00d95028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10237: 00d8bfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10238: 0098d3bc 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 10238: 0098d3dc 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ 10239: 0061872c 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_h │ │ │ │ - 10240: 008ccabc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10240: 008ccadc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10241: 00d907dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10242: 00d9dfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10243: 005eadac 60 FUNC GLOBAL DEFAULT 12 helper_fclass_h │ │ │ │ - 10244: 009c3288 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10244: 009c32a8 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10245: 00d96d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 10246: 0070ccd4 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 10246: 0070ccf4 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 10247: 00dc814e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10248: 00dc6e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10249: 00da3c94 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10250: 00dc6144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10251: 00da3c70 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10252: 00cb0f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10253: 00950598 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10253: 009505b8 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10254: 00dc6b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 10255: 00785d60 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 10255: 00785d80 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10256: 00dc85ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10257: 0096e4b4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10257: 0096e4d4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10258: 005e9da0 48 FUNC GLOBAL DEFAULT 12 helper_fclass_s │ │ │ │ 10259: 00dc64e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10260: 00d8ac38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10261: 0061878c 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_w │ │ │ │ 10262: 00c87d10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10263: 00912a50 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10263: 00912a70 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10264: 0042a998 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10265: 00d9dc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10266: 00591820 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10267: 00dc6fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 10268: 007985f8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10268: 00798618 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10269: 00dc7ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10270: 0099d0bc 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10271: 00797880 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10272: 0084e1f0 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10273: 007804e8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10274: 009cf908 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10270: 0099d0dc 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10271: 007978a0 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10272: 0084e210 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10273: 00780508 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10274: 009cf928 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10275: 003a9118 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 10276: 007433c4 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10276: 007433e4 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10277: 00dc7246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10278: 008e7790 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10278: 008e77b0 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10279: 002c9a78 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10280: 0097bf30 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10280: 0097bf50 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10281: 00d8dc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10282: 007611a8 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10283: 00701e30 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10282: 007611c8 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10283: 00701e50 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10284: 002a37d8 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10285: 00dc75b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10286: 00982784 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10287: 00776644 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10286: 009827a4 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10287: 00776664 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10288: 00dc813e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10289: 00701e98 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10289: 00701eb8 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10290: 00da1908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10291: 006a6544 388 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ - 10292: 009136a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10293: 00b85778 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10291: 006a6560 388 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ + 10292: 009136c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10293: 00b85798 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10294: 00da1738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10295: 007db210 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10295: 007db230 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10296: 00dc80fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10297: 007db97c 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10297: 007db99c 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10298: 00d05484 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrr_i128 │ │ │ │ 10299: 00d9f3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10300: 00dc7bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10301: 006e7738 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10301: 006e7758 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10302: 00dc7b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10303: 00dc60b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10304: 00dc6214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10305: 00dc7798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10306: 00dc76fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10307: 008c9810 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10307: 008c9830 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10308: 00dc8b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10309: 002a99d4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10310: 00d97f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10311: 009107c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10312: 008e87f8 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10313: 00b990b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10311: 009107e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10312: 008e8818 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10313: 00b990d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10314: 00dc7f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10315: 00d8c218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10316: 008cabd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10316: 008cabf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10317: 00dc6308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10318: 00956074 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10319: 0077e37c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10318: 00956094 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10319: 0077e39c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10320: 00c6b0a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10321: 00743a5c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10321: 00743a7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10322: 00d943ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10323: 00913ba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10323: 00913bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10324: 0033a368 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10325: 007f8cbc 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10325: 007f8cdc 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10326: 003bc100 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ 10327: 00d05718 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_lu │ │ │ │ - 10328: 006e3bbc 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10329: 009942f4 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10328: 006e3bdc 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10329: 00994314 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10330: 00d9db24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10331: 005f95d4 112 FUNC GLOBAL DEFAULT 12 helper_vsse64_v │ │ │ │ 10332: 00d9396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10333: 00798018 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10333: 00798038 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10334: 00d95338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10335: 00d90a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10336: 0094c16c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10337: 00943d40 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10338: 00968e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10339: 0098f154 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10336: 0094c18c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10337: 00943d60 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10338: 00968e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10339: 0098f174 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10340: 00d97f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10341: 00d906fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10342: 008ff43c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10343: 00916860 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10344: 008209fc 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10342: 008ff45c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10343: 00916880 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10344: 00820a1c 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10345: 00dc6e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10346: 00979e74 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10347: 008d34bc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10346: 00979e94 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10347: 008d34dc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10348: 00d974c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10349: 00cb0430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10350: 00d8c3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10351: 00dc8114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10352: 00dc850e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10353: 00d8aae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10354: 0048bb08 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10355: 00d92920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10356: 00783a40 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10356: 00783a60 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10357: 00c80c18 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10358: 00d9fb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10359: 008f2bfc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10360: 008e965c 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10359: 008f2c1c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10360: 008e967c 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10361: 00d9c610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10362: 00603480 656 FUNC GLOBAL DEFAULT 12 helper_vsxei64_64_v │ │ │ │ 10363: 00dc7370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10364: 00dc8640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10365: 0049275c 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10366: 00dc8548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10367: 002a3528 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10368: 00d9426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10369: 00d8b314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10370: 0098a8b0 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10371: 008a9470 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10370: 0098a8d0 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10371: 008a9490 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10372: 002fea90 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10373: 00dc6388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10374: 007f1ab8 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10374: 007f1ad8 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10375: 00dc7252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10376: 0098496c 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10377: 00777a24 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10378: 00b2c6f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10376: 0098498c 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10377: 00777a44 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10378: 00b2c714 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10379: 00d9a144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10380: 00d9344c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10381: 002b6338 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10382: 00dc7f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10383: 008d5760 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10383: 008d5780 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10384: 00d9a8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 10385: 006ee8e8 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 10385: 006ee908 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10386: 0041c810 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10387: 0055382c 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10388: 00d9135c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10389: 00d9c044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10390: 005d4770 560 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_iocntinh_cy │ │ │ │ 10391: 00dc7848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10392: 00816914 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10392: 00816934 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10393: 00500168 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10394: 00434b38 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10395: 003e2b5c 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10396: 002b8ac4 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10397: 00d9d704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10398: 00dc80ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10399: 00dc7c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 10400: 007b0fec 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10400: 007b100c 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10401: 00dc7bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10402: 00917608 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10402: 00917628 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10403: 004383c0 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10404: 00d91be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10405: 00961428 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 10406: 0078551c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10407: 008ea3e8 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10405: 00961448 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10406: 0078553c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 10407: 008ea408 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10408: 00d93bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10409: 00dc7f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 10410: 00743ed8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10411: 00824990 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 10412: 0078c348 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 10410: 00743ef8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 10411: 008249b0 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10412: 0078c368 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10413: 0041b084 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 10414: 0073e0cc 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 10414: 0073e0ec 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10415: 00dc6924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10416: 002a3850 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10417: 006e1280 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10418: 0098594c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 10419: 00871ca4 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10417: 006e12a0 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10418: 0098596c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10419: 00871cc4 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10420: 00d8f728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10421: 008cbaec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10421: 008cbb0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10422: 00291554 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10423: 00c80f8c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10424: 00dc65c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10425: 0029506c 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10426: 00d9d814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10427: 00dc7ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10428: 008cf1a4 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10428: 008cf1c4 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10429: 00dc723c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10430: 007f8910 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10430: 007f8930 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10431: 00dc7dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10432: 00dc7b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 10433: 00dc78b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 10434: 00911280 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10435: 008c5f14 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10434: 009112a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10435: 008c5f34 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10436: 00dc6454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10437: 00dc7200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10438: 00dc6ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10439: 00d96bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10440: 00dc6770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10441: 00dc803c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10442: 00d95bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10443: 00d924f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10444: 0096a830 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10445: 0081af90 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10444: 0096a850 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10445: 0081afb0 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10446: 003ac04c 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10447: 00d9cf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10448: 00dc73d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10449: 00d8ac98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 10450: 007825e8 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 10451: 00744538 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10452: 007e118c 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10450: 00782608 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 10451: 00744558 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 10452: 007e11ac 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10453: 00dc6d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10454: 009a9a30 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10454: 009a9a50 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10455: 0061b18c 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_b │ │ │ │ 10456: 00dc60a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10457: 002bb37c 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10458: 0061b2ac 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_d │ │ │ │ 10459: 00dc6864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10460: 0093aeb0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10460: 0093aed0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10461: 00d8fae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10462: 00dc8012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10463: 00dc6078 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10464: 00dc6ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 10465: 0073f020 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 10465: 0073f040 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10466: 00d950b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ 10467: 0061b1ec 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_h │ │ │ │ - 10468: 0090342c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10468: 0090344c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10469: 00c81b50 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 10470: 0071e258 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 10470: 0071e278 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10471: 00dc71ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10472: 0086360c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10472: 0086362c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10473: 00dc72c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10474: 00d9834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 10475: 00d9c1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10476: 00dc795a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10477: 00c81bfc 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10478: 00974314 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10478: 00974334 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10479: 00dc834e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10480: 003174bc 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10481: 00d8da9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10482: 00d95688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10483: 008da4fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10484: 00901744 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10483: 008da51c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10484: 00901764 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10485: 00d96ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10486: 00dc6a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10487: 00d8a838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10488: 00dc79d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10489: 00dc7cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10490: 00d95158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10491: 00dc7a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10492: 00da08cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10493: 008c6ab0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10493: 008c6ad0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10494: 004fbee8 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10495: 002a2140 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10496: 00dc8086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10497: 005816f8 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 10498: 00741e04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 10498: 00741e24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10499: 00da0050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 10500: 0061b24c 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_w │ │ │ │ - 10501: 0081ae04 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10501: 0081ae24 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10502: 00d9aa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10503: 00d9329c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10504: 00dc6aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10505: 0071f6e4 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 10505: 0071f704 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10506: 0056e108 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10507: 00d972f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10508: 00dc754a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10509: 002a3648 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10510: 00d8b3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10511: 008c7d6c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10512: 008df1f0 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10511: 008c7d8c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10512: 008df210 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10513: 00dc6908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10514: 00986888 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10515: 008cce00 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10514: 009868a8 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10515: 008cce20 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10516: 002e9ba4 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10517: 00993568 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 10518: 00777b14 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 10517: 00993588 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10518: 00777b34 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10519: 00ce3fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re32_v │ │ │ │ 10520: 00d9439c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10521: 0055b544 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 10522: 00777ed4 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 10522: 00777ef4 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10523: 00dc6204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 10524: 0095f640 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10524: 0095f660 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10525: 00d904fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ - 10526: 0079a4f0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 10526: 0079a510 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10527: 002bbf28 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10528: 00dc7d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10529: 00968b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10529: 00968bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10530: 00514388 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10531: 00ba72dc 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10532: 008febb0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10531: 00ba72fc 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10532: 008febd0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10533: 0056b13c 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10534: 0081400c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10534: 0081402c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10535: 00c81a34 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10536: 00da1794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10537: 00dc7e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10538: 00dc8874 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10539: 00d9aa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10540: 0032b7a4 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10541: 00d95ed4 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 10542: 00dc703c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 10543: 00dc8606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10544: 0052fcac 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10545: 00d8bb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10546: 00638a44 396 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_h │ │ │ │ 10547: 0058ed30 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 10548: 00777514 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ - 10549: 006a787c 1816 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ + 10548: 00777534 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 10549: 006a7898 1816 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ 10550: 002b8d70 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10551: 005809dc 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10552: 00dc682c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10553: 00516788 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10554: 00dc65fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10555: 00952fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10556: 00813b40 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10555: 00952fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10556: 00813b60 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10557: 00d8c408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10558: 00d9b8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10559: 00b85c68 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10559: 00b85c88 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10560: 00d91aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10561: 00d9a5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10562: 00298cf4 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10563: 00dc88c8 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10564: 0098497c 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10564: 0098499c 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10565: 003e1cd4 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 10566: 00dc801c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10567: 008e3518 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 10568: 0072c290 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 10567: 008e3538 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10568: 0072c2b0 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10569: 00cbf974 168 OBJECT GLOBAL DEFAULT 24 riscv_multi_ext_implied_rules │ │ │ │ 10570: 0029171c 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10571: 00d9b6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10572: 00dc6ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10573: 00d903ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 10574: 00d8c7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 10575: 00d9ec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10576: 00978b20 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10576: 00978b40 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ 10577: 00638bd0 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_w │ │ │ │ - 10578: 0092944c 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10578: 0092946c 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10579: 00dc743c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_PRGR_DSTATE │ │ │ │ - 10580: 008af8a8 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10581: 007b1380 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10582: 00ba5ddc 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10580: 008af8c8 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10581: 007b13a0 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10582: 00ba5dfc 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10583: 0059b650 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10584: 00dc662a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10585: 00db568c 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10586: 0050f24c 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10587: 00dc63ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10588: 00304198 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10589: 00d91e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10590: 008e0678 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10590: 008e0698 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10591: 00d9a1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10592: 00d95b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10593: 00500d9c 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10594: 002fbe60 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10595: 0086b590 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10595: 0086b5b0 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10596: 005ab348 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10597: 00373508 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10598: 00cb9b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10599: 009b4e94 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10599: 009b4eb4 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10600: 00d99964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10601: 00d02724 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_d │ │ │ │ 10602: 00dc6b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10603: 00dc6484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10604: 008e9860 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10604: 008e9880 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10605: 00da15e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10606: 00d027a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_h │ │ │ │ 10607: 00dc6334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10608: 002a5aa0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10609: 00d9d584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10610: 008c459c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10610: 008c45bc 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10611: 00dc6286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10612: 00c82288 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10613: 00941c10 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10613: 00941c30 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10614: 005b7e54 236 FUNC GLOBAL DEFAULT 12 riscv_itrigger_enabled │ │ │ │ 10615: 00dc6318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10616: 005a9998 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10617: 00dc6366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10618: 00d9b06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10619: 00d026a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_s │ │ │ │ 10620: 00c7e968 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10621: 00dc6a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10622: 00dc7c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10623: 002a4144 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10624: 002a65b8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10625: 00d9d1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10626: 0056f260 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10627: 008bacb8 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10627: 008bacd8 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10628: 00642ba4 56 FUNC GLOBAL DEFAULT 12 helper_clmul │ │ │ │ - 10629: 00903994 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10629: 009039b4 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10630: 00dc852e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10631: 004d472c 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10632: 00939130 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10632: 00939150 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10633: 00cbdd90 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10634: 00d95fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10635: 0053b864 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10636: 002a371c 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10637: 0062b9b4 476 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_h │ │ │ │ 10638: 00d9e034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 10639: 006f6b48 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 10639: 006f6b68 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 10640: 00dc6822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10641: 00929c44 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10641: 00929c64 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10642: 003309b8 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10643: 00754f68 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10644: 009705c0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10643: 00754f88 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10644: 009705e0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10645: 0063f808 396 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_b │ │ │ │ 10646: 00dc7682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10647: 00dc7842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10648: 00ce6c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_b │ │ │ │ 10649: 00cb28cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10650: 00d9b17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10651: 00ce6aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_d │ │ │ │ 10652: 0063f99c 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_d │ │ │ │ 10653: 00d8a878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10654: 008d5fa0 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10654: 008d5fc0 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10655: 00d98784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10656: 00d95ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10657: 00d8aaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10658: 00dc8386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10659: 006a0f44 12 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ + 10659: 006a0f60 12 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ 10660: 00ce6bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_h │ │ │ │ 10661: 0063f994 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_h │ │ │ │ - 10662: 008a4548 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10663: 0098fd20 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10662: 008a4568 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10663: 0098fd40 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10664: 0062bb90 524 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_w │ │ │ │ 10665: 002abb60 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10666: 008f8714 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10667: 00918f4c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10668: 00938a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10669: 007f8bd0 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10666: 008f8734 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10667: 00918f6c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10668: 00938a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10669: 007f8bf0 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10670: 00d8be6c 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10671: 005020c8 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10672: 00cb208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10673: 00d98d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 10674: 0054b3ec 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10675: 00d8bd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10676: 00dc75da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10677: 00ce6b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_w │ │ │ │ 10678: 0063f998 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_w │ │ │ │ 10679: 00d9d784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10680: 00dc8240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10681: 00d929f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10682: 00839360 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10682: 00839380 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10683: 00d8e02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10684: 0037a6ec 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10685: 00d8c5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10686: 0055a88c 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10687: 00dc829c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10688: 0094d5e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10688: 0094d600 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10689: 00dc7988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 10690: 008b0160 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10691: 0075b7e0 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10692: 007d8d6c 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10690: 008b0180 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10691: 0075b800 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10692: 007d8d8c 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10693: 00d98efc 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10694: 00dc804c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10695: 00519fd4 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10696: 00b990c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 10697: 007475a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 10696: 00b990e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10697: 007475c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10698: 00d97728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10699: 00d9ba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10700: 00d90bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10701: 00338128 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10702: 005aca98 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10703: 0093cb1c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10704: 0096b448 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10703: 0093cb3c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10704: 0096b468 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10705: 002bcbdc 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10706: 009034e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10707: 008cca04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10708: 007e9b60 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10706: 00903504 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10707: 008cca24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10708: 007e9b80 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10709: 00da19b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10710: 00417474 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10711: 009b1f0c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10711: 009b1f2c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10712: 00dc79fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10713: 008ce318 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10713: 008ce338 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10714: 00c7f26c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10715: 00d8a8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10716: 0098367c 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10716: 0098369c 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10717: 00d9e214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10718: 00988c5c 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10718: 00988c7c 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10719: 00d99904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10720: 00d97068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10721: 00dc79e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10722: 008e712c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10722: 008e714c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10723: 00d96a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10724: 00dc7a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10725: 00d89d70 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10726: 00d93f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 10727: 00797e6c 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10728: 006e4bf0 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10727: 00797e8c 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 10728: 006e4c10 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10729: 00591d54 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 10730: 0070d028 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10731: 007e8c7c 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10730: 0070d048 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 10731: 007e8c9c 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10732: 0062031c 420 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_d │ │ │ │ - 10733: 00762570 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 10733: 00762590 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10734: 00dc6d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10735: 002fa464 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10736: 00520fdc 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10737: 008ffd20 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10738: 008ca4a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10737: 008ffd40 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10738: 008ca4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10739: 00d93d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 10740: 00797e2c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 10740: 00797e4c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10741: 0061ffdc 436 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_h │ │ │ │ - 10742: 009718c0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10742: 009718e0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10743: 00639780 264 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_b │ │ │ │ 10744: 00d920e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10745: 008a4100 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10745: 008a4120 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10746: 00584c34 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10747: 00dc745a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10748: 0055d4e0 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10749: 00639a90 324 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_d │ │ │ │ 10750: 00d9c7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 10751: 00da066c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10752: 008c05a8 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10752: 008c05c8 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10753: 004effa4 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10754: 00dc7e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10755: 00d9dbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10756: 00639888 260 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_h │ │ │ │ - 10757: 006b7828 580 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ + 10757: 006b7848 580 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ 10758: 00dc6490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10759: 002e9d44 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10760: 009cc3b0 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10760: 009cc3d0 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 10761: 004cfb6c 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ 10762: 00620190 396 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_w │ │ │ │ - 10763: 0098f0d8 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10764: 006e6e30 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10763: 0098f0f8 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10764: 006e6e50 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10765: 002afca0 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10766: 00dc60c7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10767: 008e4fbc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10767: 008e4fdc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10768: 00387514 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 10769: 007785c8 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 10769: 007785e8 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10770: 00d9bdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10771: 002fb8e8 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10772: 00c80840 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 10773: 006f69fc 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10774: 0096de38 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10773: 006f6a1c 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 10774: 0096de58 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10775: 00d84660 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 10776: 0063998c 260 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_w │ │ │ │ - 10777: 006e8ed0 2304 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10777: 006e8ef0 2304 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10778: 00dc6c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 10779: 007488e4 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 10779: 00748904 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10780: 00ce9158 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_b │ │ │ │ 10781: 00dc84ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10782: 00906028 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10782: 00906048 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10783: 00ce8fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_d │ │ │ │ 10784: 00d95ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10785: 00ce2174 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_d │ │ │ │ 10786: 00dc784e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10787: 0080b558 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10787: 0080b578 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10788: 00dc7028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10789: 00d96020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10790: 009140b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10790: 009140d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10791: 00dc7f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10792: 0092e928 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10793: 0075bddc 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10792: 0092e948 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10793: 0075bdfc 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10794: 00ce90d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_h │ │ │ │ 10795: 00dc8316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 10796: 0070bfb0 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 10796: 0070bfd0 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10797: 00d91b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10798: 00dc779a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ 10799: 00dc8092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10800: 003dd508 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10801: 00cb0bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10802: 0029cf08 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10803: 004efa88 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10804: 00d944ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10805: 00dc63d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10806: 0082894c 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10807: 006e5958 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10808: 0098dc20 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10806: 0082896c 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10807: 006e5978 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10808: 0098dc40 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10809: 00333fec 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10810: 00dc65a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10811: 00532f10 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ - 10812: 006a745c 1056 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ + 10812: 006a7478 1056 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ 10813: 00d9e254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10814: 00dc825c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10815: 00d9f078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10816: 00d929c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10817: 0099bfdc 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10817: 0099bffc 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10818: 00ce21f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_w │ │ │ │ 10819: 00ce9050 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_w │ │ │ │ 10820: 00d9f258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10821: 00915aec 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10821: 00915b0c 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10822: 00dc6e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10823: 00d8d398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10824: 007dc980 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 10825: 00992dd0 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 10826: 00732678 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 10824: 007dc9a0 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10825: 00992df0 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10826: 00732698 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10827: 00d8a180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10828: 00567f4c 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10829: 007b8fc8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10829: 007b8fe8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10830: 00d04404 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_wu │ │ │ │ 10831: 00d03c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_d │ │ │ │ 10832: 003ac35c 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10833: 00dc633e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10834: 00dc67aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10835: 00d9d204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 10836: 006e68a4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10836: 006e68c4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10837: 00dc6522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10838: 0033ff98 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10839: 00d03edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_h │ │ │ │ 10840: 00d8cbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10841: 004171f0 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10842: 00dc748c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10843: 007b7f80 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10843: 007b7fa0 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10844: 00d8fbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10845: 00984c58 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10846: 008ff004 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 10847: 0074729c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 10848: 009cf9c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10845: 00984c78 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10846: 008ff024 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10847: 007472bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 10848: 009cf9e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10849: 00dc7036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10850: 0055d2a0 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 10851: 006f6a1c 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 10851: 006f6a3c 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10852: 00da12a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10853: 00dc6fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10854: 0055d474 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10855: 00d9aae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10856: 00dc717c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10857: 00d039b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_s │ │ │ │ 10858: 00dc79fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10859: 00dc60c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10860: 005012c0 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 10861: 00956f0c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10861: 00956f2c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10862: 003327dc 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10863: 008ef21c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 10864: 00745a80 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 10863: 008ef23c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10864: 00745aa0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10865: 00dc6566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10866: 006ebff4 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10866: 006ec014 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10867: 00447610 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10868: 00dc72b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10869: 00d8a918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10870: 00513824 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10871: 00dc720c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10872: 00748b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10873: 006e5344 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10872: 00748b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10873: 006e5364 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10874: 00d9d7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10875: 00d9b9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10876: 002f6cdc 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10877: 007bcc70 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10878: 0096df78 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10877: 007bcc90 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10878: 0096df98 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10879: 00d9488c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 10880: 00742728 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 10880: 00742748 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10881: 00dc7a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10882: 00d9d0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10883: 00dc7cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10884: 00dc63e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 10885: 009cdfc0 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10885: 009cdfe0 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10886: 00dc6394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10887: 008f2ff4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10887: 008f3014 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10888: 00dc83c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10889: 00d9e294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10890: 009aa934 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10890: 009aa954 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10891: 002f78f0 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10892: 009aa6a8 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10893: 008cedc8 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 10894: 009143ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10892: 009aa6c8 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10893: 008cede8 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10894: 0091440c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10895: 00cb0b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10896: 00d8b334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10897: 00330cc8 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10898: 005dd804 160 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_transaction_failed │ │ │ │ 10899: 00dc70a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10900: 00dc6c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 10901: 00dc6664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 10902: 00780c90 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10903: 008e9994 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10902: 00780cb0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 10903: 008e99b4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10904: 00dc7f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10905: 00d9a6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10906: 00d97fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10907: 00b99088 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10908: 009af6e0 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10907: 00b990a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10908: 009af700 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10909: 00dc61b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10910: 00cdfb4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush │ │ │ │ 10911: 00d9b3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 10912: 002c7cf0 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10913: 00dc7434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_DSTATE │ │ │ │ 10914: 00dc6bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10915: 00d8f198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10916: 007e5e90 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10916: 007e5eb0 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10917: 00d9dad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10918: 00d8a280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10919: 0091712c 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10919: 0091714c 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10920: 003a4938 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10921: 00d91ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10922: 00907180 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 10923: 0070c888 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 10922: 009071a0 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10923: 0070c8a8 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10924: 00dc7f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10925: 009ae13c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10925: 009ae15c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10926: 00dc75f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10927: 00941dd0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10927: 00941df0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10928: 00dc74a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10929: 007b8a88 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10929: 007b8aa8 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10930: 00dc678a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10931: 007b000c 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10932: 009602b4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10931: 007b002c 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10932: 009602d4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10933: 00dc6c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10934: 00414a38 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10935: 00d9115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10936: 00c7ea1c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 10937: 0070d6d0 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 10937: 0070d6f0 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10938: 00dc7cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10939: 00c7c658 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10940: 0041d2c4 1104 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10941: 00d9ead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10942: 0096cf0c 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10942: 0096cf2c 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10943: 00dc6b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10944: 007a8840 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10944: 007a8860 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10945: 00dc7d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10946: 00d94a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10947: 00d95bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10948: 00da13e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10949: 00304f68 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10950: 007ecf40 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10950: 007ecf60 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10951: 00328ed4 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 10952: 0072d180 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 10952: 0072d1a0 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 10953: 0025e7fc 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10954: 00902860 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10954: 00902880 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10955: 00dc5fdc 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10956: 00d9310c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10957: 008e8e24 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10957: 008e8e44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10958: 0052f3f8 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 10959: 00d9bd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10960: 003caff8 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 10961: 00955e94 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10962: 008c3114 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10961: 00955eb4 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10962: 008c3134 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 10963: 00dc777a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 10964: 00dc7e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 10965: 009d4390 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10965: 009d43b0 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10966: 00d8af68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10967: 00dc690a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10968: 005142d8 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 10969: 00906ae0 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10969: 00906b00 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10970: 0060c560 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_b │ │ │ │ 10971: 00626b8c 476 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_d │ │ │ │ 10972: 00dc6068 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10973: 009bd670 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ - 10974: 006a61d8 440 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ + 10973: 009bd690 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10974: 006a61f4 440 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ 10975: 00dc6984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10976: 00dc6354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10977: 0060c680 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_d │ │ │ │ 10978: 00341dc0 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 10979: 006a601c 444 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ - 10980: 00815cb0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10979: 006a6038 444 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ + 10980: 00815cd0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10981: 004730cc 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10982: 00d9db04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10983: 00626848 436 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_h │ │ │ │ 10984: 005b2c3c 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10985: 00dc6fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10986: 00dc8522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10987: 0060c5c0 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_h │ │ │ │ 10988: 00d8bf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10989: 00928644 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10989: 00928664 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10990: 00d969f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10991: 00d91e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10992: 00dc6b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10993: 00dc6b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10994: 009bc114 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10994: 009bc134 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10995: 005722c4 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10996: 002f8408 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10997: 00590320 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10998: 00d9c054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10999: 0040fa38 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11000: 00dc7934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11001: 00bcf160 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11002: 00d93edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11003: 00d843c0 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11004: 00d91f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11005: 0094fb44 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11005: 0094fb64 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11006: 002bc894 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 11007: 00762c68 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11008: 007b395c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11007: 00762c88 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 11008: 007b397c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11009: 006269fc 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_w │ │ │ │ 11010: 0060c620 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_w │ │ │ │ - 11011: 0075c9e0 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11011: 0075ca00 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11012: 00d8ee7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11013: 0096dbd4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11013: 0096dbf4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11014: 0058ca70 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11015: 008e893c 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11015: 008e895c 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11016: 005da494 664 FUNC GLOBAL DEFAULT 12 riscv_cpu_finalize_features │ │ │ │ 11017: 002eafb0 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11018: 00d9bf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11019: 00dc70b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11020: 00dc7544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11021: 00da02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 11022: 0086b658 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11023: 006e577c 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11022: 0086b678 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11023: 006e579c 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11024: 00da1ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 11025: 0077e9b0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11026: 007e7888 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11025: 0077e9d0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 11026: 007e78a8 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11027: 0051e6ac 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11028: 008143e4 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11029: 00748a38 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11028: 00814404 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11029: 00748a58 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11030: 00d9d284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11031: 0025d0c0 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11032: 009995ac 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11033: 009b3a0c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11032: 009995cc 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11033: 009b3a2c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11034: 00cb0ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11035: 00d9418c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11036: 00dc8c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11037: 00dc6634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11038: 00d9a4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11039: 00dc78c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ - 11040: 007624a4 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 11040: 007624c4 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11041: 00387af4 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11042: 006ec7f4 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11042: 006ec814 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11043: 00d8e8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11044: 0085685c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11044: 0085687c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11045: 00d9064c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11046: 00dc8138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11047: 00dc6de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11048: 00d9b2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11049: 007d2e0c 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 11050: 00781224 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 11049: 007d2e2c 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11050: 00781244 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11051: 00dc6352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11052: 008c5538 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11052: 008c5558 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11053: 00d97638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11054: 00333d98 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11055: 00d9a5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 11056: 00754660 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11056: 00754680 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11057: 00dc67a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11058: 008bd178 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 11059: 0078c768 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 11058: 008bd198 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11059: 0078c788 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11060: 00d94bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11061: 00dc8078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11062: 00dc7294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11063: 00d8ef88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11064: 00517f6c 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11065: 00c6ad7c 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11066: 00d8f068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11067: 00d8ed9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 11068: 00dc60d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 11069: 00785f80 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 11069: 00785fa0 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 11070: 00dc7098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 11071: 00dc60c4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11072: 00dc7db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11073: 00ce52f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_16_v │ │ │ │ 11074: 00638d48 388 FUNC GLOBAL DEFAULT 12 helper_vfncvtbf16_f_f_w │ │ │ │ 11075: 00dc7460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11076: 0029f3d0 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11077: 00cb2f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11078: 00c7c608 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11079: 00dc6a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11080: 00867448 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11080: 00867468 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11081: 00da2b4c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11082: 00c7c5e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11083: 00dc839e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11084: 00d96878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11085: 00d918b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11086: 00dc7e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11087: 008252dc 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11087: 008252fc 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11088: 00dc6fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11089: 00dc7852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11090: 00d9dea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11091: 00415824 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11092: 00d97f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11093: 009695a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11093: 009695c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11094: 00d8b098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11095: 00dc620a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11096: 00dc7ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11097: 00867bf8 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11097: 00867c18 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11098: 00d8bc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11099: 005286dc 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11100: 00dc85f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11101: 0056ff30 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11102: 006cd814 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11102: 006cd834 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11103: 005a7c04 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11104: 00dc74e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11105: 00dc8430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11106: 00d98e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11107: 00dc7106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11108: 00d99e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11109: 00dc78be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11110: 00909540 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11111: 008e4d7c 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11110: 00909560 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11111: 008e4d9c 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11112: 00dc8410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11113: 008cac8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11113: 008cacac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11114: 00dc7ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11115: 00d92a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11116: 002ec678 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11117: 0098285c 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11117: 0098287c 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11118: 00da1cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11119: 00d94a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11120: 00dc60d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11121: 00dc7e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ 11122: 00d9836c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11123: 00914a18 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11123: 00914a38 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11124: 00dc7b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11125: 00d9dbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11126: 004ee040 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11127: 00dc6c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11128: 00d9a114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11129: 0093ffe0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11130: 008d8690 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11129: 00940000 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11130: 008d86b0 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11131: 002d1a7c 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11132: 00d8b714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11133: 00415aa4 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11134: 0096ff10 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11134: 0096ff30 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11135: 002b9b88 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11136: 00305b60 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11137: 00dc656c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11138: 003ac048 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11139: 007f753c 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11139: 007f755c 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11140: 00d8d458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11141: 00dc771c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11142: 00cecb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmorn_mm │ │ │ │ 11143: 006067d0 620 FUNC GLOBAL DEFAULT 12 helper_vs1r_v │ │ │ │ 11144: 00d8b844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11145: 00d947cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11146: 00d9cef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11147: 00dc78b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 11148: 00dc72f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 11149: 00d8c318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 11150: 00dc712c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 11151: 006189cc 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_b │ │ │ │ 11152: 00dc7580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11153: 00d9c254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 11154: 00765b3c 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 11154: 00765b5c 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11155: 0058e9e8 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 11156: 00cfd8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_b │ │ │ │ 11157: 00618aec 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_d │ │ │ │ 11158: 00cf19fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_d │ │ │ │ 11159: 00cfd738 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_d │ │ │ │ - 11160: 00782dc0 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 11160: 00782de0 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11161: 00d8cdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11162: 00dc73c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11163: 00618a2c 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_h │ │ │ │ - 11164: 0075945c 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11164: 0075947c 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11165: 00dc7c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 11166: 0072cdd0 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 11166: 0072cdf0 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11167: 00cf1b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_h │ │ │ │ 11168: 003897b0 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ 11169: 005d45c8 424 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_timer_cb │ │ │ │ 11170: 00cfd840 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_h │ │ │ │ - 11171: 007f98f8 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 11172: 00743080 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 11171: 007f9918 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11172: 007430a0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11173: 00d9142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 11174: 007460dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 11174: 007460fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11175: 005b6058 204 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11176: 00d8a350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11177: 00d95dcc 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11178: 0058ec4c 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11179: 008fb400 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11180: 008cc0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11179: 008fb420 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11180: 008cc0cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11181: 00dc7eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11182: 009169c4 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11182: 009169e4 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11183: 00dc7586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11184: 005bb198 264 FUNC GLOBAL DEFAULT 12 riscv_plic_hart_config_string │ │ │ │ - 11185: 0094b7e0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11185: 0094b800 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11186: 005ac1b4 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11187: 004938c4 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11188: 00d9a984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11189: 0096c7c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11189: 0096c7e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11190: 00dc6f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11191: 00618a8c 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_w │ │ │ │ 11192: 00d96b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11193: 00522818 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11194: 00dc8460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11195: 008f7fb0 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11195: 008f7fd0 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11196: 00dc65c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11197: 00cf1a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_w │ │ │ │ 11198: 00cfd7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_w │ │ │ │ 11199: 0061ae8c 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_b │ │ │ │ 11200: 00dc828c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11201: 00c81028 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11202: 00dc8204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11203: 00d943bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11204: 0061afac 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_d │ │ │ │ 11205: 003e0bc8 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11206: 0098cc70 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11206: 0098cc90 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11207: 002a39d8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11208: 00d8d408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ 11209: 0061aeec 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_h │ │ │ │ - 11210: 0094e8e4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11210: 0094e904 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11211: 0025d114 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11212: 009b85b4 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11212: 009b85d4 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11213: 00dc619e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11214: 00dc6a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11215: 00d94c1c 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11216: 00d8a4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11217: 00813d80 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11218: 00985984 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11217: 00813da0 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11218: 009859a4 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11219: 00dc85fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 11220: 00ceb2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_b │ │ │ │ - 11221: 00902c20 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11221: 00902c40 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11222: 00d94b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11223: 00905808 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11223: 00905828 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11224: 002b4d30 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11225: 0094dfac 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11225: 0094dfcc 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11226: 00d935dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11227: 00dc6fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11228: 00dc7746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11229: 0075806c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11229: 0075808c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 11230: 00ceb150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_d │ │ │ │ - 11231: 0080a25c 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11231: 0080a27c 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11232: 0041506c 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11233: 00d926c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11234: 00d9d8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11235: 00d041f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_d │ │ │ │ 11236: 00da3584 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11237: 0061af4c 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_w │ │ │ │ 11238: 00da3598 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -11245,1072 +11245,1072 @@ │ │ │ │ 11241: 00bcf3c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11242: 00d924a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11243: 00d042fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_h │ │ │ │ 11244: 00d942ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11245: 00dc84c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11246: 00d8fb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11247: 00d84470 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11248: 0095b10c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11248: 0095b12c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11249: 00d954c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11250: 00d9abc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11251: 005ad31c 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11252: 005ecb1c 200 FUNC GLOBAL DEFAULT 12 helper_csrr │ │ │ │ 11253: 00563cfc 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11254: 00dc753a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11255: 008bd0dc 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11255: 008bd0fc 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11256: 00dc78a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11257: 00d040ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_s │ │ │ │ 11258: 005ecbe4 104 FUNC GLOBAL DEFAULT 12 helper_csrw │ │ │ │ 11259: 0042c160 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 11260: 00dc643e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11261: 00d8cd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11262: 00ceb1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_w │ │ │ │ 11263: 00d90d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11264: 00dc7f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11265: 00d8e73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11266: 008df0bc 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11266: 008df0dc 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11267: 00d90cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11268: 002f72c8 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11269: 00d9430c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11270: 00dc6104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11271: 0055e07c 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11272: 002a57dc 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11273: 00da0fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11274: 00c81600 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11275: 0072fc08 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11275: 0072fc28 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11276: 00da3548 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11277: 00dc80f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11278: 00534984 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11279: 0029d4f0 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11280: 005a9f78 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11281: 0063c628 328 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_h │ │ │ │ - 11282: 009bfbcc 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11282: 009bfbec 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11283: 00dc7bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11284: 00d8c6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11285: 00984730 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11286: 0071a418 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11285: 00984750 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11286: 0071a438 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11287: 005ba598 84 FUNC GLOBAL DEFAULT 12 th_register_custom_csrs │ │ │ │ 11288: 00501f08 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11289: 00dc6ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11290: 00dc7a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11291: 00dc79cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11292: 002fcfa4 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11293: 002b0fa4 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11294: 00821ea8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11294: 00821ec8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11295: 00da093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11296: 00dc6b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11297: 0058edc4 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11298: 00905ba8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11298: 00905bc8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11299: 00dc6084 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11300: 0063c770 368 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_w │ │ │ │ 11301: 00d8d0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11302: 009936b4 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11302: 009936d4 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11303: 00d8f098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11304: 00dc63f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11305: 008d52f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11305: 008d5318 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11306: 00dc83fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11307: 004f7028 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11308: 002a3a80 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11309: 00dc8ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11310: 00d9b80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11311: 00d8e36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11312: 009b2130 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11312: 009b2150 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11313: 00537fec 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11314: 00742cf8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11315: 007185c8 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11314: 00742d18 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11315: 007185e8 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11316: 00dc7424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11317: 0055dfc8 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11318: 0037337c 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11319: 00750c00 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11319: 00750c20 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11320: 00495d18 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11321: 007ceee4 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11321: 007cef04 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11322: 00d8f35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11323: 00dc72ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11324: 00d90b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11325: 00d9ef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11326: 00c8093c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11327: 00d9fa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11328: 00490f54 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11329: 007bd978 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11329: 007bd998 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11330: 00dc6258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11331: 008d25a4 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11331: 008d25c4 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11332: 00d8eb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11333: 00d95508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11334: 00750e08 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11334: 00750e28 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11335: 00dc66ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11336: 00d9d304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 11337: 00745d2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 11337: 00745d4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11338: 00dc6206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11339: 00860e90 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11340: 009c3f6c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11339: 00860eb0 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11340: 009c3f8c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11341: 00dc8566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11342: 008e0538 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11342: 008e0558 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11343: 00d8a808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11344: 0033b678 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11345: 002f6944 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11346: 0063fb88 492 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_b │ │ │ │ 11347: 006400b0 500 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_d │ │ │ │ 11348: 00d8cc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11349: 00824534 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11349: 00824554 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11350: 00dc67e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11351: 007b90b8 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11351: 007b90d8 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11352: 00dc63b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11353: 00dc851a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11354: 0063fd74 420 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_h │ │ │ │ 11355: 00d97108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11356: 00d9410c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11357: 00d976d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ 11358: 00ce0284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v │ │ │ │ - 11359: 0072b640 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11359: 0072b660 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11360: 00dc67e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11361: 00dc8254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11362: 00d922c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11363: 0056b634 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 11364: 00733854 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 11364: 00733874 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11365: 00cb0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 11366: 007338d0 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 11366: 007338f0 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11367: 00dc610e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11368: 00334270 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11369: 0052e800 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11370: 00dc6ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11371: 003e7760 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11372: 0090bea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11373: 009155a8 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11372: 0090bec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11373: 009155c8 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11374: 00dc7bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11375: 0063ff18 408 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_w │ │ │ │ 11376: 00553f8c 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11377: 00dc6866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11378: 00d8e94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 11379: 008e62a0 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11379: 008e62c0 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11380: 00d9366c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11381: 00dc6ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11382: 002e19a8 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11383: 00dc6670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11384: 00dc7846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11385: 008c59a4 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11386: 00b83de8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11385: 008c59c4 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11386: 00b83e08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11387: 00dc7d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11388: 00dc8686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11389: 007afea0 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 11390: 0071ce38 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11391: 007f9e90 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11389: 007afec0 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11390: 0071ce58 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 11391: 007f9eb0 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11392: 00dc65c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11393: 0085ff38 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11393: 0085ff58 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11394: 0061dcac 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_b │ │ │ │ 11395: 00d8d568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11396: 0061ddcc 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_d │ │ │ │ 11397: 00d98824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11398: 00924b2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11398: 00924b4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11399: 0061dd0c 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_h │ │ │ │ 11400: 00dc7c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 11401: 007f51b4 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11401: 007f51d4 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11402: 00dc6f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11403: 008cbe28 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11404: 0090b1d0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11403: 008cbe48 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11404: 0090b1f0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11405: 002a2500 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11406: 009b3cd0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11407: 0094ca74 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11406: 009b3cf0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11407: 0094ca94 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11408: 0055d570 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11409: 008d18f0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11409: 008d1910 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11410: 0029bbbc 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11411: 0037a768 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11412: 00b82c88 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11412: 00b82ca8 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11413: 0063b160 268 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_b │ │ │ │ - 11414: 0075ab94 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11414: 0075abb4 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11415: 00d8c0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11416: 00570898 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11417: 00d97e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11418: 007a8820 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11419: 0093b444 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11418: 007a8840 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11419: 0093b464 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11420: 00da13b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11421: 00dc607c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11422: 008cbe84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11422: 008cbea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ 11423: 0063b26c 264 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_h │ │ │ │ - 11424: 00910bec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11424: 00910c0c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11425: 00d9118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11426: 00da1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11427: 007e8a88 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11427: 007e8aa8 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11428: 00da1e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11429: 00dc60a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11430: 00d8ccb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11431: 0058199c 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11432: 0061dd6c 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_w │ │ │ │ 11433: 00559e10 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11434: 008c5868 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11435: 0099ff10 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11436: 008d692c 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11434: 008c5888 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11435: 0099ff30 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11436: 008d694c 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11437: 00d997f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11438: 00d93afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11439: 00d9fab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11440: 00334348 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11441: 00dc75ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11442: 00ce1388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvtbf16_f_f_v │ │ │ │ 11443: 00d95e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ 11444: 00ce4484 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs8r_v │ │ │ │ - 11445: 009bf18c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11445: 009bf1ac 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11446: 00c87c20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11447: 002d746c 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11448: 002dee48 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11449: 00dc68ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11450: 0063b374 288 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_w │ │ │ │ 11451: 00d98d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 11452: 007f2da0 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11452: 007f2dc0 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11453: 003bc58c 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11454: 0099e794 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11454: 0099e7b4 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11455: 00dc7588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11456: 002ab338 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11457: 00910a00 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11457: 00910a20 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11458: 00da0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11459: 00d8ee4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11460: 0054541c 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11461: 00dc7a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11462: 009af6f4 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11462: 009af714 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11463: 00d99ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11464: 00995a1c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 11465: 0073fd20 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 11464: 00995a3c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11465: 0073fd40 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 11466: 00587a50 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11467: 00cb6de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11468: 00dc7c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11469: 00d9ed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11470: 00cfef74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_b │ │ │ │ - 11471: 00740794 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 11472: 00715224 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 11471: 007407b4 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 11472: 00715244 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 11473: 002a3b2c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 11474: 00d8ba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 11475: 00dc6cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 11476: 00d9dca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 11477: 00dc60a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 11478: 00304f6c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 11479: 00dc81f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11480: 00cfeef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_h │ │ │ │ 11481: 00292724 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11482: 00d8ed4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11483: 00dc8bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11484: 00dc6eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11485: 00dc720e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11486: 00938884 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 11487: 007e7df0 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11488: 008fad2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11486: 009388a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11487: 007e7e10 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11488: 008fad4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11489: 00dc83fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11490: 00c812a0 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11491: 00984798 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11492: 00821d24 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11491: 009847b8 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11492: 00821d44 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11493: 00cfee6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_w │ │ │ │ 11494: 004d24d8 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11495: 00dc6790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11496: 00db592d 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 11497: 00cb730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11498: 0029c400 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11499: 00dc8884 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11500: 00dc86b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11501: 0085b598 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11501: 0085b5b8 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11502: 003dcf88 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11503: 004d2ef0 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 11504: 0073ee70 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11505: 006c466c 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11506: 0096c850 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11504: 0073ee90 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 11505: 006c468c 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11506: 0096c870 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11507: 00ce9f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_d │ │ │ │ - 11508: 00715cbc 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11509: 007f9dd8 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11508: 00715cdc 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 11509: 007f9df8 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11510: 00dc65b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11511: 00d9060c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11512: 00d936cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11513: 00cea04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_h │ │ │ │ 11514: 00607bc0 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_b │ │ │ │ 11515: 00dc7cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 11516: 00d98e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 11517: 007584c0 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 11518: 006ebb10 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 11519: 0071e3e8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 11517: 007584e0 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11518: 006ebb30 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 11519: 0071e408 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11520: 00607c20 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_h │ │ │ │ 11521: 00424f44 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11522: 00c80fa0 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11523: 00dc6cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 11524: 0077f3c0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11525: 0075d11c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11524: 0077f3e0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 11525: 0075d13c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11526: 00d8aa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11527: 00393660 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11528: 00dc7cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11529: 00dc75ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11530: 00dc77c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 11531: 00d9338c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 11532: 006ebcf4 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 11533: 0071db50 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 11532: 006ebd14 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 11533: 0071db70 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11534: 00ce9fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_w │ │ │ │ 11535: 00d8e9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11536: 00c77c00 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnames │ │ │ │ 11537: 00da143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11538: 00d9fc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11539: 00607c80 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_w │ │ │ │ 11540: 00dc7fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11541: 00dc8248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11542: 00dc67b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11543: 00dc8018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11544: 0055e0e8 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 11545: 006ebbbc 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 11545: 006ebbdc 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11546: 00522664 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11547: 002bb950 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 11548: 0073a8e8 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 11548: 0073a908 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11549: 00da13f8 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 11550: 00742c04 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 11550: 00742c24 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 11551: 00430e48 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 11552: 009b3ba0 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11552: 009b3bc0 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11553: 00d8ecdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11554: 00dc7b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11555: 00dc8c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11556: 009c9b98 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11556: 009c9bb8 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11557: 00d95588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 11558: 0070b0b4 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 11558: 0070b0d4 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 11559: 00cf86c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_b │ │ │ │ - 11560: 0099ea74 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11561: 008aff50 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11560: 0099ea94 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11561: 008aff70 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11562: 00dc7c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11563: 005b2e84 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11564: 00da064c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11565: 009348f4 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11565: 00934914 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11566: 00d96ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11567: 00cf8644 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_h │ │ │ │ - 11568: 009c2e48 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11568: 009c2e68 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11569: 00dc699a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11570: 00dc6418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11571: 00d8da4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11572: 00c80dc4 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11573: 005235cc 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11574: 00d99ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11575: 00619bcc 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_b │ │ │ │ 11576: 00dbd9a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 11577: 00dc7b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11578: 00918774 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11578: 00918794 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11579: 00d9a364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11580: 00619cec 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_d │ │ │ │ 11581: 00dc80c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11582: 00da1354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11583: 008fe778 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11583: 008fe798 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11584: 00dc7392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11585: 00d95838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11586: 00619c2c 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_h │ │ │ │ 11587: 00cf85c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_w │ │ │ │ 11588: 00d9fc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11589: 009b8a58 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11589: 009b8a78 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11590: 00d904ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11591: 005cbe24 456 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ - 11592: 0090bf00 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11593: 008f85f8 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11592: 0090bf20 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11593: 008f8618 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11594: 00cba730 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11595: 00619c8c 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_w │ │ │ │ 11596: 00dc60d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11597: 00968d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11597: 00968d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11598: 00d8db6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11599: 002b164c 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11600: 002a71f8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11601: 0058fb7c 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11602: 0062a49c 448 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vf │ │ │ │ 11603: 00d9071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11604: 00d8d358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11605: 00dc8234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11606: 00d8d828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11607: 005155e0 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 11608: 00734020 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11609: 0075992c 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11608: 00734040 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 11609: 0075994c 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11610: 00dc8304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11611: 00d939fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11612: 00d8c6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11613: 00dc8bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11614: 00446eec 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11615: 00dc6f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11616: 00d8cc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11617: 00d8c2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11618: 00297f28 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11619: 0062a2b4 488 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vv │ │ │ │ 11620: 00da1a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 11621: 00742ee0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 11621: 00742f00 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11622: 00d8d738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11623: 009cc6c8 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11623: 009cc6e8 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11624: 00d99834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11625: 00dc63ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11626: 00b0aa38 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11626: 00b0aa58 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11627: 00d9059c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11628: 0029cb78 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 11629: 007987e8 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 11629: 00798808 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11630: 00d89fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11631: 00d8c598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11632: 00d96260 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11633: 006a2ec8 408 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ - 11634: 00755274 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11633: 006a2ee4 408 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ + 11634: 00755294 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11635: 005d8dbc 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_option_set │ │ │ │ 11636: 00dc716a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11637: 009ab08c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11638: 006a337c 420 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ + 11637: 009ab0ac 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11638: 006a3398 420 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ 11639: 00d95ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11640: 00cfdce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_b │ │ │ │ 11641: 00cfdb58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_d │ │ │ │ 11642: 00dc79b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11643: 002a1dec 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11644: 00c81bc8 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11645: 00d947fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ - 11646: 006a3060 400 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ + 11646: 006a307c 400 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ 11647: 00dc8160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11648: 00d9ac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11649: 00b2c71c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11649: 00b2c73c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11650: 00dc8364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11651: 00cfdc60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_h │ │ │ │ 11652: 0042aebc 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 11653: 00786114 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11654: 0094f380 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11653: 00786134 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 11654: 0094f3a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11655: 00dc7cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11656: 00b2c714 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11657: 009441ac 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 11658: 0078409c 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 11656: 00b2c734 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11657: 009441cc 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11658: 007840bc 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11659: 00d9485c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11660: 00587acc 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11661: 0052eeec 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ - 11662: 006a31f0 396 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ + 11662: 006a320c 396 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ 11663: 004f9984 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11664: 00dc63a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11665: 00813fec 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11665: 0081400c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11666: 00dc7dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11667: 00d99a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11668: 00dc7604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11669: 00d932dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11670: 0058ea18 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11671: 005fb77c 1836 FUNC GLOBAL DEFAULT 12 helper_vse8_v │ │ │ │ 11672: 00dbd99c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ 11673: 00cfdbdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_w │ │ │ │ - 11674: 008dd3bc 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11674: 008dd3dc 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11675: 005baa90 188 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11676: 0032e2d0 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11677: 00da21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11678: 00dc7b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11679: 00dc7a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11680: 007bcea0 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 11681: 0070d19c 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11682: 0097a8c0 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11683: 009c98e8 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11680: 007bcec0 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11681: 0070d1bc 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 11682: 0097a8e0 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11683: 009c9908 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11684: 00d9c4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11685: 00d90bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11686: 007f3738 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11687: 0091687c 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11686: 007f3758 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11687: 0091689c 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11688: 00dc73d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11689: 00dc6de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11690: 00d8e8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11691: 0081da5c 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11691: 0081da7c 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11692: 00dc72c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11693: 00dc65da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11694: 00d9b29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11695: 00dc69ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11696: 008d7698 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11696: 008d76b8 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11697: 002b25dc 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 11698: 00d9833c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 11699: 00821238 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11699: 00821258 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11700: 00dc64e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 11701: 00733bac 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 11701: 00733bcc 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11702: 00dc6262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11703: 00d9a264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 11704: 00700628 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 11704: 00700648 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 11705: 00dc777c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 11706: 0083a0d8 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11706: 0083a0f8 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11707: 00d8e5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11708: 00da1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11709: 008d63ac 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11709: 008d63cc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11710: 00607180 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_b │ │ │ │ 11711: 00d9d264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11712: 00d9c760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 11713: 00d9479c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11714: 00d8d608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ 11715: 00d961b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ICVEC_WRITE_EVENT │ │ │ │ - 11716: 009139dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11716: 009139fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 11717: 006072a0 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_d │ │ │ │ - 11718: 008e1244 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11718: 008e1264 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11719: 00db54cd 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11720: 00dc7768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11721: 00d9e754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11722: 006eccd0 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11722: 006eccf0 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11723: 006071e0 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_h │ │ │ │ 11724: 005e8b94 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_fflags │ │ │ │ 11725: 00d9d074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11726: 00d98ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11727: 00dc6dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11728: 003e7020 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11729: 008f1804 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 11730: 008d4b84 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11729: 008f1824 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11730: 008d4ba4 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11731: 00dc7482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11732: 00cba554 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11733: 00cba5b4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11734: 00607240 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_w │ │ │ │ 11735: 00cba5c4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11736: 005b2df4 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11737: 007b2be0 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11737: 007b2c00 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11738: 0063c8e0 328 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_h │ │ │ │ 11739: 00d92740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11740: 00267ea4 368 FUNC GLOBAL DEFAULT 12 decode_xtheadcmo │ │ │ │ 11741: 00dc6bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11742: 00dc77fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11743: 00d9d774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11744: 00d9da64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11745: 00d938fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11746: 00dc6910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11747: 00d95c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11748: 00cb7d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11749: 009cb5d0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11750: 008ca448 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11751: 006e52ac 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11752: 00974b44 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11753: 008d8ce8 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11749: 009cb5f0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11750: 008ca468 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11751: 006e52cc 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11752: 00974b64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11753: 008d8d08 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11754: 00d8cd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11755: 00dc7486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ 11756: 0063ca28 368 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_w │ │ │ │ - 11757: 006a2080 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ - 11758: 00814224 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11757: 006a209c 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ + 11758: 00814244 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11759: 00d9832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 11760: 00dc65c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11761: 008daf2c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11762: 0088ba44 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11763: 0090f414 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11761: 008daf4c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11762: 0088ba64 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11763: 0090f434 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11764: 00d8cb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ - 11765: 006a20e0 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ + 11765: 006a20fc 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ 11766: 00d9063c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11767: 009b14d0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11767: 009b14f0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11768: 00298044 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11769: 00d8c5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11770: 00dc6938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11771: 002b2ee0 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11772: 0041672c 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11773: 00dc821e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11774: 00c768d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11775: 00338120 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11776: 00dc6292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11777: 00dc7ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11778: 00dc6150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11779: 00d8d768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 11780: 00988bd4 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11780: 00988bf4 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11781: 00dc7c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11782: 00dc85c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11783: 00d8baec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11784: 00dc6796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 11785: 00dc7730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11786: 009d5fb0 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11786: 009d5fd0 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11787: 00d9bd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11788: 00cb2a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11789: 00d8e87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11790: 00d9a934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11791: 00c80b20 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11792: 00d006a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode_chkfrm │ │ │ │ - 11793: 00934964 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11794: 008af970 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11793: 00934984 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11794: 008af990 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11795: 00d8f048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11796: 00dc698a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11797: 00ae95b4 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11798: 007bd0b8 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11797: 00ae95d4 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11798: 007bd0d8 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 11799: 00dc7e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11800: 00b990e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11801: 00905d28 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11800: 00b99104 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11801: 00905d48 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11802: 00dc69ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11803: 00da2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11804: 007a2e1c 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11804: 007a2e3c 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11805: 00d9c800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ 11806: 00dc62da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11807: 00d98724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 11808: 00341190 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11809: 00934364 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11809: 00934384 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11810: 0041b61c 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11811: 00cee354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_b │ │ │ │ - 11812: 0073558c 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 11812: 007355ac 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11813: 00cee1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_d │ │ │ │ 11814: 00da1224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11815: 0090dda4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11815: 0090ddc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11816: 005617e8 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 11817: 00751e88 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11817: 00751ea8 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11818: 00dc71cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11819: 00dc7b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11820: 0093f9e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11820: 0093fa00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11821: 00553b80 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11822: 00db5930 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11823: 00cee2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_h │ │ │ │ 11824: 00dc62de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 11825: 0079acd8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 11825: 0079acf8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11826: 00dc7e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11827: 004f8d10 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11828: 00dc7d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11829: 00dc8262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11830: 00d9f514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11831: 007f5250 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11831: 007f5270 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11832: 00dc6fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11833: 00d8fcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11834: 00dc7766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11835: 008faef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11835: 008faf18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11836: 00d99984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11837: 00da1938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 11838: 00816d30 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11838: 00816d50 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11839: 00da0488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11840: 00cee24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_w │ │ │ │ 11841: 003e1afc 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 11842: 008f76b8 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11842: 008f76d8 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11843: 005edfa8 152 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_hu │ │ │ │ - 11844: 00786014 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 11844: 00786034 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11845: 00dc6061 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 11846: 009ce25c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11846: 009ce27c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11847: 00d8d378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11848: 00da1478 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11849: 00d951b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11850: 00dc713c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ 11851: 00cec884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_b │ │ │ │ - 11852: 009716ac 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11852: 009716cc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11853: 00cec6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_d │ │ │ │ 11854: 00dc6f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11855: 00c7e9d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11856: 00d9400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11857: 00d95578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11858: 0058ecd8 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11859: 00cec800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_h │ │ │ │ - 11860: 00999dac 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11860: 00999dcc 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11861: 00600988 648 FUNC GLOBAL DEFAULT 12 helper_vlxei64_32_v │ │ │ │ 11862: 00389c44 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 11863: 00905300 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11863: 00905320 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11864: 00dc66e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11865: 00d99ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11866: 0093343c 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 11867: 007772b8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 11866: 0093345c 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11867: 007772d8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11868: 00dc70c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 11869: 0077ada0 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 11869: 0077adc0 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11870: 00dc68e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11871: 00dc6c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11872: 0054cb90 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11873: 00dc7836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 11874: 003a7a6c 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11875: 008cae58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11875: 008cae78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11876: 0053b478 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11877: 00d977b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11878: 008ab29c 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11878: 008ab2bc 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11879: 00dc61d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11880: 00cec77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_w │ │ │ │ 11881: 00d90f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11882: 0052feb0 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11883: 00dc7c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11884: 00d98af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 11885: 00327094 540 FUNC GLOBAL DEFAULT 12 htif_mm_init │ │ │ │ 11886: 00537b7c 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11887: 00dc8128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11888: 00d91db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11889: 0051cda0 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11890: 00dc60db 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ 11891: 00d9f6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_WRITE_EVENT │ │ │ │ - 11892: 008a8724 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11892: 008a8744 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11893: 00dc7a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11894: 00dc7044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11895: 003e1f1c 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11896: 00dc7a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11897: 00d9b4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11898: 00d9f4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11899: 0099a6d4 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11899: 0099a6f4 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11900: 00dc79ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11901: 00cb6e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11902: 0099f63c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11902: 0099f65c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11903: 00302d1c 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11904: 0029793c 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11905: 00da14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11906: 00dc7b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11907: 00dc8032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11908: 00dc60c5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11909: 00dc6340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11910: 0041af44 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11911: 00d95828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11912: 00cfc298 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_d │ │ │ │ 11913: 00dc7b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 11914: 0093bdf4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11915: 00999eac 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11914: 0093be14 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11915: 00999ecc 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11916: 00cfc3a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_h │ │ │ │ - 11917: 0090a9b8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11917: 0090a9d8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11918: 00d9855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 11919: 00dc68fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11920: 004e2db0 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11921: 00dc62ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11922: 00dc6d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 11923: 00785ae8 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11924: 00966a24 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11923: 00785b08 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 11924: 00966a44 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11925: 00d98fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 11926: 007984e4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 11926: 00798504 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11927: 004ffa08 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11928: 002ae190 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11929: 00d8da2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11930: 00748a00 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11931: 00908470 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11930: 00748a20 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11931: 00908490 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11932: 00dc77b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 11933: 00dc6594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11934: 006e6590 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11934: 006e65b0 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11935: 005ac664 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11936: 00d9c204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11937: 00d973b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11938: 00d978c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11939: 007989c4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 11939: 007989e4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11940: 0055b06c 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11941: 0080bbac 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11942: 00903540 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11941: 0080bbcc 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11942: 00903560 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11943: 00cfc31c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_w │ │ │ │ 11944: 00d8f6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11945: 002aef60 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11946: 00817190 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11946: 008171b0 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11947: 00dc83b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11948: 00d9e014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11949: 0094d698 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11949: 0094d6b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11950: 00dc7bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11951: 00cb7390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11952: 002c81a8 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11953: 00961e08 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11953: 00961e28 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11954: 00d9905c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11955: 00d92940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11956: 00da02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 11957: 00798944 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 11957: 00798964 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11958: 00554194 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11959: 008e7a3c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11959: 008e7a5c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11960: 00dc77d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 11961: 00d9371c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11962: 0032ac2c 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11963: 00553e00 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11964: 00dc7118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11965: 00dc77e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 11966: 00d93e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11967: 00d9403c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11968: 00d8f2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11969: 00dc7534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11970: 00d8c010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11971: 00dc7090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11972: 00dc7af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11973: 0055e2b4 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11974: 0093fd28 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11975: 0099ef70 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11974: 0093fd48 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11975: 0099ef90 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11976: 00dc8c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11977: 008fb00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11977: 008fb02c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11978: 00d9f088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11979: 002d744c 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 11980: 00785df8 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 11980: 00785e18 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11981: 00d91900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11982: 0063b494 268 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_b │ │ │ │ 11983: 00dc81cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11984: 0038eb64 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11985: 00d9d2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11986: 002e8bcc 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11987: 00d8cce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11988: 005aba74 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11989: 00dc7984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11990: 0063b5a0 264 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_h │ │ │ │ 11991: 00dc8bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11992: 0041a478 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11993: 00dc6af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11994: 0079d56c 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11994: 0079d58c 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11995: 00d9f268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11996: 00d99d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 11997: 009cccd8 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 11998: 006f6ad0 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11999: 007e4758 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11997: 009cccf8 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11998: 006f6af0 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 11999: 007e4778 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12000: 00297a3c 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12001: 0055a62c 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12002: 0079cf2c 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12002: 0079cf4c 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12003: 00dc614c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 12004: 007165e0 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 12004: 00716600 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12005: 0063b6a8 304 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_w │ │ │ │ 12006: 002f71c0 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 12007: 009b11e8 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12008: 008ca10c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12007: 009b1208 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12008: 008ca12c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12009: 00d8fe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12010: 00d8bdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12011: 00d91d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12012: 002a2234 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12013: 00d9b18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12014: 0093b8d4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12014: 0093b8f4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12015: 00d9127c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12016: 00d945fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12017: 00d95b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 12018: 00777350 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 12018: 00777370 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12019: 00d9b24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12020: 00992c04 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12020: 00992c24 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12021: 00dc798c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12022: 0027e6b0 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12023: 00dc611a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12024: 00d8d7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12025: 00dc79e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12026: 00d90dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 12027: 0077879c 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 12027: 007787bc 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12028: 00cf1870 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_d │ │ │ │ 12029: 003ac0b0 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12030: 00c80c60 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12031: 00dc7f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 12032: 00cf1978 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_h │ │ │ │ - 12033: 009aeee0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12033: 009aef00 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12034: 00d9ffac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12035: 00d92510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12036: 003bd63c 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12037: 00dc60bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12038: 002bce60 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12039: 00911678 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12039: 00911698 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12040: 00dc7188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12041: 00dc6a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12042: 00dc753e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 12043: 0072a050 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12044: 0090d848 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12045: 00986a28 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12043: 0072a070 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 12044: 0090d868 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12045: 00986a48 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12046: 00473ac4 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12047: 0062667c 460 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_d │ │ │ │ 12048: 00dc7b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12049: 00d8ca14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ 12050: 00cf18f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_w │ │ │ │ 12051: 0062633c 432 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_h │ │ │ │ - 12052: 0090df70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 12053: 006cc270 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 12052: 0090df90 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12053: 006cc290 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 12054: 00dc6524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12055: 008cd99c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12056: 0075b0b8 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12055: 008cd9bc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12056: 0075b0d8 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12057: 00d8ee0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12058: 0050209c 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12059: 00d90bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12060: 0099c7f0 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12061: 00813bf8 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 12062: 0072d8d4 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 12060: 0099c810 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12061: 00813c18 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12062: 0072d8f4 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12063: 00dc77d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 12064: 0077ff44 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 12064: 0077ff64 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12065: 0060d4e0 396 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_b │ │ │ │ 12066: 00dc70ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12067: 00dc66da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12068: 00dc7996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ 12069: 0060d970 436 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_d │ │ │ │ - 12070: 009b53e0 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12070: 009b5400 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12071: 00bcf3fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12072: 00d97c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 12073: 006264ec 400 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_w │ │ │ │ - 12074: 0077f18c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 12074: 0077f1ac 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12075: 004630fc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12076: 00d9da84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12077: 0060d66c 396 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_h │ │ │ │ 12078: 005de20c 5260 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_interrupt │ │ │ │ 12079: 00dc63ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12080: 00ce581c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse64_v │ │ │ │ 12081: 00d96df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12082: 006d4608 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12082: 006d4628 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12083: 00dc727a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12084: 00d8ba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12085: 00ceaebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_b │ │ │ │ 12086: 00d9417c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12087: 008fe614 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12087: 008fe634 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12088: 0062b5dc 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_h │ │ │ │ 12089: 0029d500 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 12090: 00775dc4 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 12090: 00775de4 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ 12091: 00cead30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_d │ │ │ │ - 12092: 00949178 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12093: 008df324 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12094: 009054cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12092: 00949198 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12093: 008df344 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12094: 009054ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12095: 00ceae38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_h │ │ │ │ 12096: 00dc7142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12097: 009530c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12098: 00722a54 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12097: 009530e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12098: 00722a74 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12099: 00d9a464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12100: 00dc6e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12101: 00dc6344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12102: 0060d7f8 376 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_w │ │ │ │ 12103: 00304f84 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12104: 00c78868 156 OBJECT GLOBAL DEFAULT 21 riscv_cpu_vendor_exts │ │ │ │ - 12105: 008de48c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12105: 008de4ac 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12106: 00d9335c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12107: 00d99d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12108: 0062b7c8 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_w │ │ │ │ 12109: 00dc856a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12110: 00d911fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12111: 00429f94 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12112: 007576f4 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12112: 00757714 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12113: 00dc7dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 12114: 0070d0f0 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 12114: 0070d110 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12115: 00ceadb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_w │ │ │ │ 12116: 002f8f14 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12117: 00d8cba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 12118: 0071a768 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 12118: 0071a788 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12119: 0030fcd4 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12120: 00dc6f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12121: 00d8e5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 12122: 00dc62c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 12123: 00dc7a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12124: 00727e40 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12124: 00727e60 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12125: 00cb8e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12126: 0032ae2c 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12127: 00dc7e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 12128: 00d9bf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12129: 00dc6898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12130: 00297b30 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12131: 0029f56c 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12132: 008c3a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12133: 00940ec4 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12132: 008c3a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12133: 00940ee4 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12134: 00da0c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12135: 00d93a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12136: 00dc6d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12137: 009cab38 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 12138: 008affcc 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12137: 009cab58 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12138: 008affec 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12139: 00dc8308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12140: 008e5510 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12140: 008e5530 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12141: 0055bd30 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12142: 0084cd1c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12142: 0084cd3c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12143: 002937c4 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12144: 00d94b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12145: 00d9d084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12146: 0099b4f0 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12146: 0099b510 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12147: 00dc73d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12148: 00982a64 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12149: 009434c0 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12148: 00982a84 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12149: 009434e0 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12150: 00dc7d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12151: 00dc82a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12152: 00dc6e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12153: 004eee70 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12154: 007af92c 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12155: 0097a2f8 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12156: 008cb9d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12157: 007489a8 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 12158: 007e8a58 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 12159: 00748148 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 12154: 007af94c 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12155: 0097a318 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12156: 008cb9f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12157: 007489c8 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 12158: 007e8a78 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12159: 00748168 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12160: 00d8d5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 12161: 0070cff0 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 12162: 00786250 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12163: 0094633c 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12161: 0070d010 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 12162: 00786270 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 12163: 0094635c 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12164: 00cf3d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_b │ │ │ │ 12165: 00dc7286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12166: 00dbd996 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12167: 00cf3b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_d │ │ │ │ 12168: 00d8d3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12169: 00dc7bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12170: 00cf94b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_b │ │ │ │ 12171: 00d9e3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12172: 00dc7a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12173: 00cf3c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_h │ │ │ │ 12174: 00da1768 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12175: 00dc7b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12176: 00941954 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12176: 00941974 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12177: 00dc6e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12178: 00580e4c 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12179: 007b4bd8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12179: 007b4bf8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 12180: 00cf9430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_h │ │ │ │ - 12181: 00815184 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12181: 008151a4 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12182: 00294f70 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12183: 00389b2c 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12184: 009b3d3c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12184: 009b3d5c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12185: 00dc83ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12186: 00dc6fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12187: 0061e72c 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_b │ │ │ │ 12188: 0042892c 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12189: 00915d14 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12190: 007e42f0 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12189: 00915d34 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12190: 007e4310 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ 12191: 00cf3c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_w │ │ │ │ - 12192: 008dcf08 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12192: 008dcf28 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12193: 0061e84c 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_d │ │ │ │ 12194: 00d9b8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12195: 00d9fed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12196: 00d98ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12197: 00759a1c 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12197: 00759a3c 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12198: 00d920f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12199: 002fc3ac 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 12200: 00797968 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 12200: 00797988 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12201: 0061e78c 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_h │ │ │ │ 12202: 00dc60c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12203: 00cf93ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_w │ │ │ │ 12204: 0051a20c 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12205: 00636dac 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_b │ │ │ │ 12206: 00dc73d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12207: 00dc7ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12208: 00cb7de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ - 12209: 007846f4 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 12209: 00784714 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12210: 00dc61a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12211: 008ac518 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12211: 008ac538 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12212: 00dc7dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12213: 00d9a634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12214: 00dc8c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12215: 0081ae18 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12215: 0081ae38 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12216: 00636f30 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_h │ │ │ │ 12217: 00d9e384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 12218: 0073fa10 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 12219: 00783f74 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 12218: 0073fa30 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 12219: 00783f94 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12220: 00dc61ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 12221: 0078056c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 12221: 0078058c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12222: 0025e390 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12223: 003934fc 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12224: 00720590 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 12225: 0079bc58 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 12224: 007205b0 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12225: 0079bc78 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12226: 004cbd54 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12227: 00d92000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12228: 0095b054 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12229: 007f8888 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12228: 0095b074 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12229: 007f88a8 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12230: 00dc61de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12231: 00604484 600 FUNC GLOBAL DEFAULT 12 helper_vl2re8_v │ │ │ │ 12232: 0061e7ec 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_w │ │ │ │ 12233: 0051205c 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12234: 0043489c 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12235: 00dc6328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12236: 009c2b48 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12237: 0081af98 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12236: 009c2b68 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12237: 0081afb8 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12238: 00d99fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12239: 006370a8 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_w │ │ │ │ 12240: 00d9e244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12241: 00ce5c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_64_v │ │ │ │ 12242: 00dc80d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12243: 00d97908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12244: 00d93c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12245: 002fb570 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12246: 00434624 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 12247: 00797f50 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 12247: 00797f70 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12248: 00dc7334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12249: 0037b604 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12250: 0099abdc 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12250: 0099abfc 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12251: 00dc8586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12252: 00dc8242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ - 12253: 009c8a90 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12253: 009c8ab0 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12254: 0029536c 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12255: 00dc86bc 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12256: 00dc724e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12257: 00da11e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12258: 00c80f04 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12259: 0027fa04 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12260: 00821984 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12260: 008219a4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12261: 00d9e6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12262: 00dc8472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12263: 00d9aca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12264: 00dc608e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12265: 007bce4c 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12266: 008ca27c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12265: 007bce6c 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12266: 008ca29c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12267: 00dc842e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12268: 00d96838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12269: 00c82314 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12270: 00cb8c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 12271: 0078c138 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12272: 008f74b8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 12273: 0080bcdc 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12271: 0078c158 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 12272: 008f74d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12273: 0080bcfc 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12274: 00dc82ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12275: 0029d530 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12276: 00dc7e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 12277: 005ba698 460 FUNC GLOBAL DEFAULT 12 riscv_timer_write_timecmp │ │ │ │ 12278: 0031af9c 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12279: 0055e2fc 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12280: 00d9325c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12281: 007bbfdc 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12281: 007bbffc 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12282: 00d9f018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 12283: 00740088 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 12283: 007400a8 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 12284: 00d9d174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12285: 005f9170 340 FUNC GLOBAL DEFAULT 12 helper_vsetvl │ │ │ │ 12286: 00dc766e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12287: 00904afc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12287: 00904b1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12288: 0029a044 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12289: 00469588 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12290: 0041dbb4 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12291: 008e5cd4 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12291: 008e5cf4 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12292: 00571070 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 12293: 00dc7896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 12294: 00938b78 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12294: 00938b98 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12295: 00d8f878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12296: 00921a84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12297: 0090e308 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12296: 00921aa4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12297: 0090e328 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12298: 00537fc8 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12299: 00da0c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12300: 003a4468 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12301: 009b4780 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12301: 009b47a0 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12302: 00dc6bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12303: 00dc6faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12304: 00dc63fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12305: 009bffe8 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12305: 009c0008 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12306: 005fc6e8 112 FUNC GLOBAL DEFAULT 12 helper_vse32_v_mask │ │ │ │ 12307: 00d9ee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12308: 00d93f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12309: 00d8d318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12310: 00dc6070 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12311: 00da0120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12312: 00269478 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12318,842 +12318,842 @@ │ │ │ │ 12314: 00d9d674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12315: 00d9b91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12316: 00dc6eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12317: 00d9398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12318: 00dc6680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12319: 00d9eb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12320: 00dc7646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12321: 008c6cb8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12321: 008c6cd8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12322: 00dbd9a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 12323: 00991e44 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12323: 00991e64 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12324: 00d9d3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12325: 00748a08 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12325: 00748a28 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12326: 00dc6d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12327: 00dc60a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12328: 00d90bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12329: 00d91bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12330: 00d8c278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12331: 00dc6fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12332: 00dc7904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12333: 002afab4 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12334: 004d4a4c 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12335: 009b6ddc 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12336: 009053b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12335: 009b6dfc 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12336: 009053d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12337: 00d93efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12338: 00d95d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12339: 00dc83f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12340: 00dc68fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12341: 00d943fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12342: 003bd630 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12343: 00dc7a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 12344: 0074054c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 12344: 0074056c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 12345: 00dc8878 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12346: 00cfbdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_d │ │ │ │ - 12347: 0078e290 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12348: 00813608 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12347: 0078e2b0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 12348: 00813628 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12349: 00dc71f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12350: 008cc724 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12351: 008d9878 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12350: 008cc744 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12351: 008d9898 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12352: 00cfbefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_h │ │ │ │ 12353: 00dc7cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12354: 00dc725e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12355: 007e88f0 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12355: 007e8910 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12356: 00d9107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12357: 0084f620 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12357: 0084f640 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12358: 00da15c4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 12359: 007b8f78 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12359: 007b8f98 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12360: 00d9bde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 12361: 00785638 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 12361: 00785658 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12362: 00dc7498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12363: 00dc62f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 12364: 007814cc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 12364: 007814ec 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12365: 0048bc18 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12366: 00dc7d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 12367: 00dc6814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12368: 004107ec 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12369: 00dc857c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12370: 00da06fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12371: 003e2814 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12372: 00dc74d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12373: 00dc76ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12374: 008d2c3c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12374: 008d2c5c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12375: 00cfbe78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_w │ │ │ │ 12376: 00dc7fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12377: 007e0d2c 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12378: 009a41ec 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12377: 007e0d4c 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12378: 009a420c 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12379: 00dc844c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 12380: 006eea20 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 12380: 006eea40 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12381: 00dc66d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 12382: 00761034 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 12382: 00761054 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12383: 00d8f8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12384: 00dc75fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12385: 009b0f38 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 12386: 007413f4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 12385: 009b0f58 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12386: 00741414 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12387: 00dc7c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12388: 00962634 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12389: 0075217c 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12388: 00962654 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12389: 0075219c 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12390: 00d926b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12391: 00d050e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i128 │ │ │ │ 12392: 00dc6368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12393: 009c2424 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12393: 009c2444 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12394: 00dc7374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12395: 00dc6d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12396: 00521178 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12397: 008afd78 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12397: 008afd98 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12398: 00dc7864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12399: 009b4e00 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12399: 009b4e20 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12400: 00d9902c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12401: 008f0244 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12401: 008f0264 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12402: 00284520 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12403: 00d9a8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12404: 00d8ac18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12405: 00dc8518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12406: 00d93d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12407: 00749200 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12408: 009b72e0 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12407: 00749220 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12408: 009b7300 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12409: 00d8adb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12410: 007d2454 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12410: 007d2474 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12411: 00d9c244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12412: 00dc7834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12413: 002b7e50 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12414: 008eb274 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12415: 009a846c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 12416: 0077d750 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 12417: 00718520 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12418: 0097c134 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12414: 008eb294 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12415: 009a848c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12416: 0077d770 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 12417: 00718540 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 12418: 0097c154 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12419: 00d9c8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 12420: 00dc8378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12421: 008caeb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12421: 008caed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12422: 00d021fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_inval │ │ │ │ - 12423: 008cc4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12423: 008cc51c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12424: 002afb80 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12425: 00d8c6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12426: 00dc6102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12427: 0095e72c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12427: 0095e74c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12428: 00d8e89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12429: 002acd84 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12430: 0092a068 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12430: 0092a088 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12431: 00dc6548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12432: 00dc7782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 12433: 00d907bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12434: 00d9b61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12435: 00996570 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 12436: 006c85b0 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12435: 00996590 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12436: 006c85d0 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12437: 00dbd9a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 12438: 00dc8c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12439: 007a2aa4 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12439: 007a2ac4 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12440: 00dc826e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12441: 00dc70ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 12442: 0071b7ec 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12443: 00959ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12442: 0071b80c 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 12443: 00959d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12444: 0048fcf4 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 12445: 009afdf0 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12445: 009afe10 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12446: 00d93dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12447: 008fca1c 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12447: 008fca3c 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12448: 00dc8166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12449: 00d02514 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmulr │ │ │ │ 12450: 00d84440 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12451: 00da03a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12452: 0090e250 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12452: 0090e270 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12453: 0029d520 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12454: 00982d0c 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12454: 00982d2c 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12455: 00dc7966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12456: 00dc6422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12457: 00dc6b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12458: 003e1ee8 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12459: 00dc6f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12460: 006e6ef0 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12460: 006e6f10 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12461: 00c81be0 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12462: 00d9f188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 12463: 00794060 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 12464: 00724960 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12465: 00956e00 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12463: 00794080 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 12464: 00724980 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12465: 00956e20 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12466: 00dc7d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12467: 0048f1d8 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12468: 0063ced0 412 FUNC GLOBAL DEFAULT 12 helper_vmandn_mm │ │ │ │ - 12469: 009b40a8 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12470: 00957c08 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12469: 009b40c8 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12470: 00957c28 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12471: 0058ed04 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12472: 00d8f2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12473: 008b1780 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12473: 008b17a0 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12474: 00d91d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12475: 00443bbc 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12476: 00d8ab88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 12477: 00740020 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 12477: 00740040 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 12478: 00dc7128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12479: 00dc6085 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 12480: 00733b98 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 12480: 00733bb8 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12481: 00d8ddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 12482: 00421030 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 12483: 00dc6df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 12484: 005ad95c 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 12485: 00d01518 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_bf16_s │ │ │ │ 12486: 003aaa68 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 12487: 00dc6e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 12488: 00dc6ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 12489: 00d8faa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12490: 00dc84ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12491: 00dc72f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12492: 00d97358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 12493: 0071593c 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 12493: 0071595c 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12494: 00dc6ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12495: 00dc7f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ 12496: 006240ec 432 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_d │ │ │ │ - 12497: 00b0ac38 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12497: 00b0ac58 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12498: 00da39e0 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12499: 00c80fe8 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12500: 00dc78e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12501: 00dc8612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12502: 002a5a00 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12503: 00623dc8 424 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_h │ │ │ │ 12504: 00d93b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12505: 00dc781c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12506: 00dc6674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12507: 0097bd90 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12507: 0097bdb0 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12508: 00d9061c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12509: 005abac0 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12510: 00956e70 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12510: 00956e90 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12511: 004eeb90 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12512: 002a46a8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12513: 008e017c 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12514: 0099b0b4 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12513: 008e019c 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12514: 0099b0d4 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12515: 00d91bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12516: 00dc6ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12517: 003aabb4 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12518: 002a6510 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12519: 00623f70 380 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_w │ │ │ │ 12520: 00dc66f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12521: 009630d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12521: 009630f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12522: 00dc6350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12523: 008f6dbc 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12523: 008f6ddc 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12524: 00da0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12525: 00dc7c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12526: 00d9ff6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12527: 009b4824 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ - 12528: 006a542c 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ + 12527: 009b4844 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12528: 006a5448 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ 12529: 00c81990 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12530: 00dc71fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12531: 00d93d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 12532: 0071f8c0 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 12533: 00746008 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 12532: 0071f8e0 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 12533: 00746028 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12534: 005ee040 132 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_wu │ │ │ │ 12535: 00da0bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12536: 00d951a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 12537: 009bebdc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ - 12538: 006a548c 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ + 12537: 009bebfc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12538: 006a54a8 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ 12539: 00dc8c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12540: 00d95008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12541: 00dc6d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12542: 00969430 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12542: 00969450 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12543: 00cb999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12544: 00826cfc 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12544: 00826d1c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12545: 00d9847c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 12546: 0037bb20 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12547: 00d9052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12548: 009a17a4 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12548: 009a17c4 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12549: 002a357c 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12550: 00496f28 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12551: 00dc8c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ 12552: 005da8a8 60 FUNC GLOBAL DEFAULT 12 riscv_cpu_accelerator_compatible │ │ │ │ - 12553: 00919d50 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12554: 006a54ec 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ - 12555: 00b0a83c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12556: 0099f0b4 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12553: 00919d70 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12554: 006a5508 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ + 12555: 00b0a85c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12556: 0099f0d4 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12557: 00d02178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3c_vi │ │ │ │ 12558: 00d9ecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12559: 00c808f0 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12560: 00dc7dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12561: 00dc6d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12562: 00d8ae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12563: 00c822d0 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12564: 009789e0 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12564: 00978a00 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12565: 00d953e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12566: 0075baa0 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12566: 0075bac0 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12567: 00d9493c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12568: 008f6bfc 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12568: 008f6c1c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12569: 00dc76ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12570: 00dc7e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12571: 0091aa90 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12572: 007bd428 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12573: 00809ec4 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12571: 0091aab0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12572: 007bd448 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12573: 00809ee4 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12574: 00dc7e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ - 12575: 0077f6e4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 12575: 0077f704 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12576: 00585d48 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ 12577: 00d96220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_DMA_EVENT │ │ │ │ - 12578: 0099f6a4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12578: 0099f6c4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12579: 005a1598 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 12580: 0029d528 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 12581: 00798a5c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 12581: 00798a7c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12582: 00cea88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_d │ │ │ │ 12583: 00cb58c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12584: 00da2020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12585: 00da0394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12586: 00dc6d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12587: 00dc8988 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ 12588: 00cea994 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_h │ │ │ │ - 12589: 00949f20 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12589: 00949f40 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12590: 00d8fee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12591: 002e1284 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12592: 00dc7a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12593: 00dc6182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12594: 00d947dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12595: 008ca3ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12595: 008ca40c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12596: 0061ab2c 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_b │ │ │ │ 12597: 00dc7a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12598: 00dc65bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 12599: 00d9839c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 12600: 00968854 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12600: 00968874 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12601: 00513dc0 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12602: 00d9112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12603: 00d8bfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12604: 00968a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12604: 00968a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 12605: 00dc8464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 12606: 0060a6a0 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_b │ │ │ │ - 12607: 00951eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12607: 00951ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12608: 0061ab8c 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_h │ │ │ │ 12609: 00dc7968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12610: 00dc7112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12611: 007f6328 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12612: 00913a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12613: 0098facc 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12611: 007f6348 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12612: 00913ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12613: 0098faec 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12614: 0060acac 552 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_d │ │ │ │ 12615: 00dc822c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12616: 005e8ff8 52 FUNC GLOBAL DEFAULT 12 helper_fmsub_d │ │ │ │ 12617: 00da1d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12618: 00dc7fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12619: 00cea910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_w │ │ │ │ 12620: 0060a8a4 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_h │ │ │ │ - 12621: 00817888 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12621: 008178a8 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12622: 00d9e194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12623: 00dc745c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12624: 00d968b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12625: 005e902c 244 FUNC GLOBAL DEFAULT 12 helper_fmsub_h │ │ │ │ - 12626: 007412ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 12626: 0074130c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12627: 0062b1f4 476 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_h │ │ │ │ - 12628: 00785ccc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 12628: 00785cec 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12629: 00d9dd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12630: 00d84410 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12631: 00dc8328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_READ_DSTATE │ │ │ │ 12632: 00501d60 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12633: 00d9eb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12634: 009551f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12634: 00955214 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12635: 00d9f038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12636: 00cb541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 12637: 00922a9c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 12637: 00922abc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 12638: 0061abec 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_w │ │ │ │ 12639: 00dc73ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12640: 00dc74e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12641: 009911b0 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12641: 009911d0 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12642: 005814d4 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12643: 00718c90 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 12643: 00718cb0 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12644: 00d9f7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 12645: 005e8f60 152 FUNC GLOBAL DEFAULT 12 helper_fmsub_s │ │ │ │ - 12646: 00966964 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12646: 00966984 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12647: 00da11a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12648: 008c95e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12648: 008c9608 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 12649: 0060aaa8 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_w │ │ │ │ - 12650: 00867580 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12650: 008675a0 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12651: 00d95f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12652: 00ce7268 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_b │ │ │ │ - 12653: 00721f58 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12653: 00721f78 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12654: 00bc0514 22944 OBJECT GLOBAL DEFAULT 21 rvi_opcode_data │ │ │ │ 12655: 00d978a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12656: 0081530c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12656: 0081532c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12657: 00d98bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12658: 00d8fea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12659: 00ce70dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_d │ │ │ │ 12660: 0062b3d0 524 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_w │ │ │ │ 12661: 00cb4000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12662: 0029bda4 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12663: 00d8cc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12664: 00998cd4 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12664: 00998cf4 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12665: 00d8b028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12666: 00d052f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_d │ │ │ │ 12667: 00ce71e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_h │ │ │ │ - 12668: 007355cc 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 12668: 007355ec 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12669: 00d96140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_EVENT │ │ │ │ - 12670: 007339f8 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 12670: 00733a18 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12671: 002936a8 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 12672: 0096b584 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12672: 0096b5a4 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12673: 00dc71d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12674: 00dc84f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12675: 007c0330 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12675: 007c0350 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12676: 00d95698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12677: 00d92500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12678: 00dc70c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12679: 008fb5cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12679: 008fb5ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12680: 0057e7a4 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12681: 00d929b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12682: 00ce7160 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_w │ │ │ │ 12683: 0060618c 800 FUNC GLOBAL DEFAULT 12 helper_vl8re32_v │ │ │ │ 12684: 00d95cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12685: 0029e170 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12686: 00d9a3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12687: 00dc712e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12688: 0074ec58 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12688: 0074ec78 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12689: 00ce2594 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_d │ │ │ │ 12690: 0055d504 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12691: 0095ae2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12691: 0095ae4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12692: 00ce0620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v_mask │ │ │ │ 12693: 00dc6aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12694: 00ce269c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_h │ │ │ │ 12695: 00da1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12696: 00dc783c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12697: 00808038 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12697: 00808058 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12698: 00601d9c 656 FUNC GLOBAL DEFAULT 12 helper_vsxei16_32_v │ │ │ │ 12699: 005463fc 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12700: 0054c128 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12701: 0025ea74 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12702: 00dc82e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12703: 0096f448 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12703: 0096f468 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12704: 00da1244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12705: 00d9f664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12706: 00935648 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12707: 006eae10 2620 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12706: 00935668 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12707: 006eae30 2620 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12708: 00dc7ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12709: 00dc7a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12710: 00591404 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12711: 00dc76d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12712: 00387944 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12713: 009d1354 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12713: 009d1374 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12714: 0055419c 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 12715: 00ce2618 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_w │ │ │ │ - 12716: 009cd570 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12716: 009cd590 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12717: 005b6198 252 FUNC GLOBAL DEFAULT 12 pmp_update_rule_addr │ │ │ │ 12718: 00dc7bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12719: 00dc71a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12720: 008f75f8 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12721: 007e7bf0 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12720: 008f7618 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12721: 007e7c10 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12722: 00dc689a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12723: 006a3ff0 448 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ - 12724: 00923274 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12723: 006a400c 448 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ + 12724: 00923294 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12725: 002a34dc 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12726: 005b14b8 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12727: 006a44b0 420 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ + 12727: 006a44cc 420 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ 12728: 00dc6544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12729: 00ced4e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_b │ │ │ │ 12730: 00d9a924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12731: 0081ad98 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12731: 0081adb8 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12732: 00dc65b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ 12733: 00ced358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_d │ │ │ │ - 12734: 009495d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 12735: 006a41b0 396 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ + 12734: 009495f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12735: 006a41cc 396 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ 12736: 00d8f3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 12737: 00dc8034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12738: 00ced460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_h │ │ │ │ 12739: 00dc7158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 12740: 007846dc 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12741: 007dfa6c 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12740: 007846fc 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 12741: 007dfa8c 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12742: 005b4e54 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 12743: 009c2378 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 12744: 00793380 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12745: 00913c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12743: 009c2398 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12744: 007933a0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 12745: 00913c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ 12746: 00ce8918 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_b │ │ │ │ - 12747: 00941a90 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12748: 009498c4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12747: 00941ab0 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12748: 009498e4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12749: 00ce878c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_d │ │ │ │ 12750: 00cb3f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12751: 00dc865a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 12752: 00990e1c 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12752: 00990e3c 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12753: 00d96808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12754: 0047fcc8 4 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 12755: 00d8e9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 12756: 00da06bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 12757: 0093f75c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12757: 0093f77c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12758: 00ce8894 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_h │ │ │ │ - 12759: 00744520 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 12759: 00744540 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12760: 00304f70 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12761: 00dc7926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12762: 002a7a54 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12763: 009bb970 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12763: 009bb990 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12764: 00418434 120 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12765: 00dc7d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12766: 00da02c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ - 12767: 006a433c 372 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ + 12767: 006a4358 372 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ 12768: 00d8a4e0 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12769: 00dc85bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12770: 00ced3dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_w │ │ │ │ - 12771: 008dbeec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12771: 008dbf0c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12772: 00dc8654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ 12773: 00cf8e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_b │ │ │ │ - 12774: 008fb1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12774: 008fb1f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12775: 0033b2e0 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12776: 002ff864 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12777: 008dfcf8 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12777: 008dfd18 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 12778: 00dc8c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12779: 0029a7b0 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 12780: 00733a4c 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 12780: 00733a6c 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ 12781: 0061974c 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_b │ │ │ │ - 12782: 0094c40c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12782: 0094c42c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12783: 00da0ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12784: 00cf8e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_h │ │ │ │ 12785: 0061986c 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_d │ │ │ │ 12786: 00dc8170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12787: 00da15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12788: 00d8b414 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ 12789: 00ce8810 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_w │ │ │ │ 12790: 00cee984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_b │ │ │ │ - 12791: 008c9c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12791: 008c9c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12792: 006197ac 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_h │ │ │ │ 12793: 00dc65d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12794: 00d8a100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12795: 00cee7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_d │ │ │ │ 12796: 00dc84d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12797: 00dc8396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12798: 005fcf34 112 FUNC GLOBAL DEFAULT 12 helper_vse64_v_mask │ │ │ │ 12799: 00d8e42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12800: 00913d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12800: 00913d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12801: 00cee900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_h │ │ │ │ 12802: 00d97218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12803: 00dc6bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12804: 00dc7042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12805: 009bdec4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12805: 009bdee4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ 12806: 00cf8d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_w │ │ │ │ - 12807: 0099b004 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12807: 0099b024 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12808: 00d986e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 12809: 00d91ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12810: 00d97738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12811: 0061980c 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_w │ │ │ │ 12812: 00dc6cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12813: 0029f05c 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12814: 00d98eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 12815: 00dc8662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12816: 0055e400 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12817: 00dc7fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12818: 005a9334 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12819: 00cee87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_w │ │ │ │ 12820: 00dc65e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12821: 006e710c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 12822: 00902b60 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12821: 006e712c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12822: 00902b80 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12823: 003342dc 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12824: 00da00f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12825: 002a43ec 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12826: 00dc83da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12827: 00302cb8 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12828: 0096edf8 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12828: 0096ee18 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12829: 002fbfb8 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12830: 00d91e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12831: 00dc68a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12832: 00dc73ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 12833: 00967d84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12834: 00968968 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12833: 00967da4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12834: 00968988 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 12835: 00ce30ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_b │ │ │ │ 12836: 00dc7e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12837: 00ce2f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_d │ │ │ │ 12838: 00dc80e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12839: 006fffe0 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12839: 00700000 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12840: 00d9d664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12841: 002c99c0 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12842: 00ce3068 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_h │ │ │ │ 12843: 005fbea8 112 FUNC GLOBAL DEFAULT 12 helper_vse16_v_mask │ │ │ │ 12844: 00d8cf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12845: 00da21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12846: 00dc7da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 12847: 007981ac 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12848: 0098df8c 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12847: 007981cc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 12848: 0098dfac 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12849: 00414de8 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12850: 002a7e80 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12851: 002987cc 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12852: 008bba34 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12853: 00929acc 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12854: 00966678 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12852: 008bba54 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12853: 00929aec 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12854: 00966698 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12855: 00d8f3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12856: 007d2a78 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12856: 007d2a98 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12857: 00dc7f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 12858: 00cdfbd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v │ │ │ │ 12859: 00d988c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 12860: 007b085c 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12860: 007b087c 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12861: 00d96fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12862: 00c80820 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12863: 00d9428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12864: 005dcf94 28 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rdtime_fn │ │ │ │ 12865: 0033fa88 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12866: 00ce2fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_w │ │ │ │ 12867: 00dc7a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12868: 003a9b38 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12869: 008c9ee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 12870: 0070df3c 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 12869: 008c9f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12870: 0070df5c 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12871: 00d8cfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12872: 00dc6ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12873: 00dbeb84 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 12874: 00870b04 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12874: 00870b24 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12875: 00ce6818 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_b │ │ │ │ 12876: 00d8cc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12877: 0061b30c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_b │ │ │ │ 12878: 00dc78dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12879: 00cf0034 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_b │ │ │ │ 12880: 00dc7ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12881: 009b2a74 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12881: 009b2a94 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12882: 00ce668c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_d │ │ │ │ 12883: 00511954 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12884: 0061b42c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_d │ │ │ │ 12885: 00cefea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_d │ │ │ │ 12886: 00dc80c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12887: 00912f00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12887: 00912f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12888: 00545134 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12889: 00dc6a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12890: 00964060 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12891: 008f5404 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12890: 00964080 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12891: 008f5424 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12892: 00dc6860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12893: 00cb7f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ 12894: 00ceffb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_h │ │ │ │ - 12895: 008fba54 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12895: 008fba74 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12896: 002febc4 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12897: 002a35f0 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12898: 00ce6794 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_h │ │ │ │ 12899: 0061b36c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_h │ │ │ │ 12900: 0058e058 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12901: 00dc6844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12902: 00dc6a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12903: 00909340 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12903: 00909360 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12904: 004931d8 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12905: 005288c0 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12906: 00dc734e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12907: 00dc7338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12908: 0029af44 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12909: 0094a8b0 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12909: 0094a8d0 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12910: 00cb7ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12911: 00cfc9d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_h │ │ │ │ 12912: 00d9d144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12913: 0090ea38 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 12914: 007441fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 12913: 0090ea58 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12914: 0074421c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12915: 00d8ccf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12916: 00cb3ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12917: 00ceff2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_w │ │ │ │ 12918: 00d8ad18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12919: 00ce6710 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_w │ │ │ │ 12920: 0061b3cc 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_w │ │ │ │ 12921: 00dc8470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12922: 00d9d344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12923: 00d8ae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12924: 00dc7530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12925: 00750dfc 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12925: 00750e1c 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12926: 00d98b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 12927: 00588984 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12928: 007489f8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12928: 00748a18 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12929: 00dc7388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12930: 00d8e04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12931: 00cfc94c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_w │ │ │ │ 12932: 004386f8 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12933: 00975794 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12934: 009cd630 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12933: 009757b4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12934: 009cd650 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12935: 003e6ab4 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12936: 005abf88 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 12937: 00740b0c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 12937: 00740b2c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 12938: 003e0c28 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12939: 00dc7d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 12940: 00797a98 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 12940: 00797ab8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 12941: 005ac448 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12942: 00d935ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12943: 009bef00 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12944: 007a2924 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12945: 0099a750 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12946: 007bdbe0 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12943: 009bef20 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12944: 007a2944 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12945: 0099a770 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12946: 007bdc00 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12947: 00d8c090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12948: 002b2968 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12949: 00b2c6d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12949: 00b2c6f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12950: 00486b28 360 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 12951: 009bd91c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12951: 009bd93c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12952: 00480c9c 248 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 12953: 004ce380 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12954: 008f72a4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12954: 008f72c4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12955: 00d8ec6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12956: 00517210 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12957: 00c80e94 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12958: 009a0198 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12958: 009a01b8 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12959: 00607780 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_b │ │ │ │ 12960: 0055e7b4 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12961: 00d933dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12962: 006078a0 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_d │ │ │ │ 12963: 00dc74f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12964: 00dc700a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 12965: 00924344 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12965: 00924364 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12966: 002b59c8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12967: 00983fb8 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12967: 00983fd8 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12968: 00537c60 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12969: 006077e0 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_h │ │ │ │ 12970: 003935d4 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12971: 00501c2c 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12972: 008269d8 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12972: 008269f8 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12973: 00c7ea10 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12974: 0055a148 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12975: 00dc7c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12976: 00dc8692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12977: 00dc6cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12978: 00d9c084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12979: 002adc74 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12980: 00c81b14 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12981: 00dc8c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12982: 00821148 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 12983: 0073fbe8 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 12982: 00821168 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12983: 0073fc08 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 12984: 00559094 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12985: 0032b56c 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12986: 00dc70a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12987: 009c88f0 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 12988: 0096e330 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12987: 009c8910 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 12988: 0096e350 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12989: 004ced74 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 12990: 0073dd6c 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12991: 0091353c 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12990: 0073dd8c 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 12991: 0091355c 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12992: 00cb8938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12993: 0027efe4 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 12994: 00607840 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_w │ │ │ │ - 12995: 009bbeb0 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12995: 009bbed0 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12996: 00dc6fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12997: 00d905dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12998: 00d95148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12999: 00d9f0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13000: 00d91f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13001: 00dc858a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13002: 00dc7d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13003: 00748bc0 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13003: 00748be0 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13004: 00dc71f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13005: 00dc8bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13006: 00d9a2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13007: 008bf0dc 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13007: 008bf0fc 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13008: 00553d14 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13009: 008a901c 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13009: 008a903c 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13010: 00d9f784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13011: 0091b7e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13011: 0091b804 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 13012: 00c8092c 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13013: 0094155c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13013: 0094157c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13014: 00cf853c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_b │ │ │ │ 13015: 00da18d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13016: 0096371c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13017: 0075a1b8 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13016: 0096373c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13017: 0075a1d8 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13018: 00dc6b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13019: 00d8b2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13020: 0042827c 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13021: 0094d35c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13022: 009bfed4 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13021: 0094d37c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13022: 009bfef4 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13023: 00cf84b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_h │ │ │ │ 13024: 002a82fc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13025: 00cb0850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13026: 002905e8 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13027: 00dc72fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 13028: 007d8b28 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 13029: 007660d4 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 13028: 007d8b48 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13029: 007660f4 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13030: 00dc6c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13031: 00280d80 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13032: 00934bb0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13033: 006a6f20 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ - 13034: 00814620 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13035: 008afd4c 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13032: 00934bd0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13033: 006a6f3c 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ + 13034: 00814640 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13035: 008afd6c 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13036: 00d9dc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13037: 002feb04 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13038: 003bbd4c 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13039: 00dc83e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13040: 00940414 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13040: 00940434 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13041: 00d960f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_EVENT │ │ │ │ 13042: 00d9e374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13043: 00d9435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13044: 00953064 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13044: 00953084 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13045: 00d955c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 13046: 00cf8434 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_w │ │ │ │ - 13047: 00813720 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 13048: 00714dc8 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 13047: 00813740 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13048: 00714de8 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13049: 00dc71dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13050: 00415f08 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13051: 002a3c8c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13052: 00dc80ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13053: 005dcfd8 84 FUNC GLOBAL DEFAULT 12 riscv_ctr_clear │ │ │ │ 13054: 00d955e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13055: 00d93dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13056: 00dc7f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13057: 0051ba3c 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13058: 009631e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13058: 00963208 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13059: 00d93e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13060: 002a7848 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13061: 00dc7eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13062: 0054cebc 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13063: 00c7ea04 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13064: 00dc6e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13065: 002c9af8 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 13066: 00765034 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13067: 00983300 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13068: 0091b208 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13066: 00765054 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 13067: 00983320 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13068: 0091b228 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13069: 00d90dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13070: 008f37ec 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13070: 008f380c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ 13071: 00619d4c 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_b │ │ │ │ - 13072: 007bdac4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13072: 007bdae4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 13073: 00d9098c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13074: 004630e8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13075: 006e6f84 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13075: 006e6fa4 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13076: 00619e6c 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_d │ │ │ │ 13077: 00dc6470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13078: 00dc7116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13079: 009966b4 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13079: 009966d4 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13080: 00d8d7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13081: 00941d50 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13082: 007b1904 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13081: 00941d70 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13082: 007b1924 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13083: 00c81f2c 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13084: 00998c2c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13084: 00998c4c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13085: 00619dac 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_h │ │ │ │ 13086: 00dc7d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 13087: 007f6f88 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13087: 007f6fa8 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13088: 00521d90 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13089: 007ab820 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13090: 007b176c 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13089: 007ab840 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13090: 007b178c 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13091: 00305b04 60 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 13092: 005aa360 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13093: 008cdd94 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13093: 008cddb4 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13094: 002a6424 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13095: 002b0f34 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13096: 00928080 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13096: 009280a0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13097: 00d95668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13098: 00d99c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13099: 0029d570 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13100: 00381590 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13101: 00cb4e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13102: 0095b1c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13103: 0095a6dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13102: 0095b1e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13103: 0095a6fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13104: 00619e0c 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_w │ │ │ │ 13105: 00dc69a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13106: 00dc6e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13107: 009a3258 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13107: 009a3278 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13108: 002b3d1c 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13109: 005b9e3c 124 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_instructions │ │ │ │ 13110: 002a6fa0 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13111: 0033fbe8 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13112: 0032c65c 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13113: 008c4d3c 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13113: 008c4d5c 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13114: 00333e78 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13115: 00509b94 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13116: 006c38cc 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13116: 006c38ec 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13117: 00cb0e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13118: 00da06ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13119: 00cb8ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13120: 00dc60ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13121: 00dc85b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13122: 00d96918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13123: 003318dc 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13124: 008c09dc 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13124: 008c09fc 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13125: 00dc812a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 13126: 00748628 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 13127: 0070b944 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13128: 0079c8c0 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13126: 00748648 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 13127: 0070b964 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 13128: 0079c8e0 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13129: 00d8a858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13130: 00518e10 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13131: 00d986f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13132: 0032d63c 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13133: 002a2074 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13134: 0074f258 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13134: 0074f278 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13135: 00d8da6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13136: 00cb0640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13137: 0061d52c 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_b │ │ │ │ 13138: 00cb8830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13139: 0055e368 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13140: 00dc634c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13141: 0061d64c 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_d │ │ │ │ 13142: 00dc6246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13143: 004cb3f0 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13144: 00d96a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13145: 00900178 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13146: 00969378 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13145: 00900198 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13146: 00969398 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ 13147: 0061d58c 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_h │ │ │ │ - 13148: 0081494c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13148: 0081496c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13149: 00d04d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks1i │ │ │ │ 13150: 002a3d38 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13151: 00cb54a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13152: 00dc68dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13153: 00d98734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13154: 00dc8358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13155: 00d9088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13163,2966 +13163,2966 @@ │ │ │ │ 13159: 00d8b228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13160: 00ce1514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_b │ │ │ │ 13161: 00d8b304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13162: 003e27c4 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13163: 00d931fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13164: 00ce1490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_h │ │ │ │ 13165: 00dc732a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13166: 009c5070 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13166: 009c5090 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13167: 0061d5ec 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_w │ │ │ │ 13168: 00d9411c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13169: 00dc86ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13170: 00dc6298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13171: 00dc6268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 13172: 0070d25c 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13173: 0092a15c 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13172: 0070d27c 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 13173: 0092a17c 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13174: 00d948fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13175: 00d9432c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13176: 00580290 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13177: 00dc7d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13178: 003e7f44 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13179: 005ad4dc 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13180: 00b83d10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13180: 00b83d30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13181: 0029c51c 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13182: 00c80f30 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13183: 00501b80 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13184: 002a1f40 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13185: 00dc6508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13186: 00d96e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13187: 005a9164 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13188: 00d8de6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13189: 00dc7596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13190: 009032f4 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13190: 00903314 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13191: 00d8aea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13192: 00dc8068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13193: 00ce140c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_w │ │ │ │ 13194: 00d9b09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13195: 00d90b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13196: 00dc8bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13197: 00d95428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13198: 008ff6f0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13198: 008ff710 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13199: 00dc675a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13200: 00d9ee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13201: 00d8a948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13202: 00cb4dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13203: 00979300 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13203: 00979320 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13204: 00dc73a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13205: 00dc7ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13206: 00dc8670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13207: 00d8ecac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13208: 00522fb4 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13209: 00d93ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13210: 009d3f8c 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13210: 009d3fac 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13211: 00d9464c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13212: 00dc753c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13213: 009690f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13213: 00969114 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13214: 00d93dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13215: 00d9903c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13216: 00d9b1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13217: 00dc66c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13218: 00d95d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13219: 00d909bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13220: 00dc8568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13221: 00c7e9e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13222: 00dc8292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13223: 00da0be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 13224: 0076926c 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 13224: 0076928c 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13225: 00267cc0 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv128 │ │ │ │ 13226: 00292f50 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13227: 0040d114 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13228: 009baf0c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 13229: 007001cc 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 13228: 009baf2c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13229: 007001ec 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13230: 00d9e364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13231: 00dc6b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13232: 00dc710c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13233: 00cb0c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13234: 00da1364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13235: 00913a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13235: 00913a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13236: 00d94bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13237: 008ba99c 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13237: 008ba9bc 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13238: 00d9a0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13239: 00dc8674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13240: 0029b64c 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13241: 008c4c48 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 13242: 0071d0f0 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 13241: 008c4c68 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13242: 0071d110 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13243: 00dc7570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13244: 00dc65ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13245: 00983628 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13245: 00983648 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13246: 00d8ff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13247: 00d938cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13248: 00dc6c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13249: 00d958d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13250: 00dc7994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13251: 00da2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13252: 00dc75b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13253: 007f1a5c 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13253: 007f1a7c 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13254: 00da1688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13255: 0032e324 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13256: 002b4d20 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13257: 009b89bc 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13257: 009b89dc 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13258: 00422880 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13259: 00d8d478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13260: 0050f688 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13261: 004f8f08 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 13262: 00742ec8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 13262: 00742ee8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13263: 0032aef4 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13264: 00d8ab38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13265: 002a89c0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13266: 009b47a8 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13266: 009b47c8 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13267: 00dc6bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13268: 0090416c 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ - 13269: 00b8dc90 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ + 13268: 0090418c 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13269: 00b8dcb0 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ 13270: 00cb8cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13271: 00925db4 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 13272: 009401c0 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13273: 00749528 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13271: 00925dd4 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13272: 009401e0 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13273: 00749548 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13274: 00d92380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13275: 008f7c58 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13275: 008f7c78 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13276: 0042956c 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13277: 00331418 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13278: 008fbfa8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13279: 008caf6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13278: 008fbfc8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13279: 008caf8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13280: 00d98714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13281: 0099bd78 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13281: 0099bd98 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13282: 00d92860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13283: 00dc8532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13284: 0041e55c 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13285: 00dc640a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13286: 0095f3ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 13287: 0077819c 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 13286: 0095f3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13287: 007781bc 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ 13288: 0063661c 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_d │ │ │ │ - 13289: 00983b14 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13289: 00983b34 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13290: 0051a824 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13291: 002a3ddc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13292: 00d8c358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13293: 00d9a294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13294: 00d8a540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13295: 009707c0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13295: 009707e0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13296: 00dc6238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13297: 00636314 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_h │ │ │ │ 13298: 00dc7adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13299: 002a80ac 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ 13300: 00cebf3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_b │ │ │ │ - 13301: 008e07bc 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13301: 008e07dc 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13302: 00cebdb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_d │ │ │ │ 13303: 0033ef90 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13304: 00cb4210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13305: 00d968c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13306: 00cebeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_h │ │ │ │ 13307: 00d99b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13308: 00d9b34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 13309: 00dc702e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13310: 009147e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13311: 009449bc 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13310: 00914800 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13311: 009449dc 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 13312: 004870fc 552 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ 13313: 004cd734 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 13314: 007f5010 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13314: 007f5030 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13315: 00dc805a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13316: 006364a8 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_w │ │ │ │ - 13317: 006a68e4 1356 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ + 13317: 006a6900 1356 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ 13318: 00436190 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13319: 00cbef4c 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13320: 00d8bef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ 13321: 00dc7446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_DSTATE │ │ │ │ - 13322: 008cbee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13322: 008cbf00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13323: 00570d70 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13324: 00d9e1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13325: 00dc6ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13326: 00d9db34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13327: 008da880 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13327: 008da8a0 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13328: 0058f300 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13329: 00cebe34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_w │ │ │ │ - 13330: 009b12c8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13330: 009b12e8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13331: 00d90b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13332: 00cb4d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13333: 0051730c 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13334: 00d9d644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13335: 00907c78 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13335: 00907c98 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13336: 00da2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13337: 00d99a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13338: 0044724c 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13339: 00d8a3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13340: 00dc76f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13341: 00dc63c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13342: 007e87c8 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13342: 007e87e8 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13343: 002b11cc 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ 13344: 00dc742a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_DSTATE │ │ │ │ 13345: 00618ccc 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_b │ │ │ │ - 13346: 008dc918 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13346: 008dc938 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13347: 00dc69cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13348: 00618dec 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_d │ │ │ │ 13349: 0062c0a4 408 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_d │ │ │ │ 13350: 00dc6758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13351: 00dc645e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 13352: 00746b7c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 13352: 00746b9c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13353: 00618d2c 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_h │ │ │ │ 13354: 0062bd9c 404 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_h │ │ │ │ 13355: 002a8d7c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13356: 0042fe10 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13357: 0097eac0 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13357: 0097eae0 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13358: 00cfd084 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_h │ │ │ │ 13359: 002b62e0 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13360: 0094f54c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13360: 0094f56c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13361: 00dc8870 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13362: 007eb9b4 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13362: 007eb9d4 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13363: 00da00b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13364: 00924458 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13364: 00924478 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13365: 00305b50 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13366: 002abbb0 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13367: 00d9ef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13368: 00d948ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13369: 00dc842c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13370: 0093f1f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 13371: 0073e6f8 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 13370: 0093f218 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13371: 0073e718 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13372: 0048ed1c 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13373: 0062bf30 372 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_w │ │ │ │ 13374: 00618d8c 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_w │ │ │ │ 13375: 00423820 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13376: 00cfd000 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_w │ │ │ │ 13377: 00dc78d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13378: 00cf5968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_d │ │ │ │ - 13379: 008d0058 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13380: 0094f604 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13379: 008d0078 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13380: 0094f624 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13381: 00414a30 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13382: 002bccf4 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13383: 00cf5a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_h │ │ │ │ 13384: 00d9dc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13385: 004187e8 244 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13386: 003e28b0 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13387: 00301220 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13388: 00dc6920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13389: 00562618 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13390: 008ae180 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13390: 008ae1a0 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13391: 00dc6266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13392: 0093f254 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13392: 0093f274 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13393: 005a4dc8 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 13394: 00d92640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13395: 00cb7b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 13396: 00762618 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 13396: 00762638 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13397: 00cb418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 13398: 00742af8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 13398: 00742b18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13399: 0059af60 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13400: 008dc5e8 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13401: 008a9d5c 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13400: 008dc608 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13401: 008a9d7c 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 13402: 00428a10 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13403: 00d9d1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13404: 00dc6dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13405: 00d9b9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13406: 00d97e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13407: 0054f66c 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13408: 008fb8f0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13408: 008fb910 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ 13409: 00cf59ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_w │ │ │ │ - 13410: 0096a23c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13411: 00740bf8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 13412: 00949744 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13410: 0096a25c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13411: 00740c18 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 13412: 00949764 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13413: 00d90ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13414: 006aa518 5144 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ - 13415: 00b8dc80 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ - 13416: 008d58cc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13414: 006aa534 5144 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ + 13415: 00b8dca0 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ + 13416: 008d58ec 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13417: 00dc7096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13418: 00d8f1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13419: 0082c3cc 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13419: 0082c3ec 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13420: 0025df0c 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13421: 0029e4d0 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13422: 0032a8c4 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13423: 008d1cd0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13423: 008d1cf0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13424: 00d9921c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13425: 00dc7b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13426: 00dc6f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 13427: 007981e8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13428: 0075e124 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13427: 00798208 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 13428: 0075e144 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13429: 00dc740a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13430: 00dc8208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13431: 0097a010 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13431: 0097a030 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13432: 00d906cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13433: 00dc6b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13434: 00dc8c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13435: 00dc705c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13436: 009a3284 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13436: 009a32a4 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13437: 00da1aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13438: 00dc8194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13439: 005ed6b0 72 FUNC GLOBAL DEFAULT 12 helper_ctr_add_entry │ │ │ │ - 13440: 00909b04 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13441: 00929c0c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13442: 007f52bc 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13440: 00909b24 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13441: 00929c2c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13442: 007f52dc 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13443: 00dc7700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13444: 005088c8 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13445: 008ca728 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13445: 008ca748 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13446: 00c7c150 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13447: 00d9d3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13448: 00960b80 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13449: 007550d8 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13448: 00960ba0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13449: 007550f8 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13450: 00da0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13451: 0029d4d0 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ - 13452: 006a8ae8 504 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ + 13452: 006a8b04 504 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ 13453: 00d91c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13454: 007e53a0 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13454: 007e53c0 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13455: 00c809c0 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13456: 00dc721a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13457: 00c807d4 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13458: 00d9851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 13459: 007586f4 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ - 13460: 006a88e4 516 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ + 13459: 00758714 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13460: 006a8900 516 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ 13461: 00d8f058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13462: 00da1d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13463: 00dc7e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13464: 00d8b198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13465: 007bc830 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13466: 007c2e38 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13465: 007bc850 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13466: 007c2e58 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13467: 00d9c354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13468: 00828a80 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13469: 00984954 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13468: 00828aa0 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13469: 00984974 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13470: 00da1ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13471: 00617088 624 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_b │ │ │ │ - 13472: 00962c80 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13472: 00962ca0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13473: 00dc6a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13474: 006177d8 592 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_d │ │ │ │ 13475: 00d8d150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13476: 00d9fce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13477: 00dc8696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13478: 0033faf0 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ 13479: 006172f8 628 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_h │ │ │ │ 13480: 005d2848 24 FUNC GLOBAL DEFAULT 12 riscv_iommu_notify │ │ │ │ - 13481: 0099432c 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 13482: 0071818c 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 13481: 0099434c 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13482: 007181ac 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13483: 00dc8362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13484: 00d9f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13485: 00dc7306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13486: 00c7e980 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 13487: 0078a390 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 13487: 0078a3b0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13488: 0038fb48 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13489: 00da1cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13490: 007f768c 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13490: 007f76ac 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13491: 00dc83d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13492: 00dc661a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13493: 00cea700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_d │ │ │ │ - 13494: 0071ef04 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 13494: 0071ef24 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13495: 00d9e814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13496: 00dc8270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13497: 002a914c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ 13498: 0061756c 620 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_w │ │ │ │ - 13499: 0099fa04 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13499: 0099fa24 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ 13500: 00cea808 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_h │ │ │ │ - 13501: 00983c7c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13501: 00983c9c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13502: 00dc7b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13503: 00dc78d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13504: 00860f50 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13504: 00860f70 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13505: 00d9a0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13506: 00dc6e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13507: 00dc7cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13508: 009af734 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13509: 009cb31c 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13510: 008db0a0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13511: 0097afd4 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13512: 00821e98 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13508: 009af754 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13509: 009cb33c 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13510: 008db0c0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13511: 0097aff4 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13512: 00821eb8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13513: 00d96210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MSI_EVENT │ │ │ │ 13514: 00d9afec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13515: 00cb6eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13516: 00d8ad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13517: 00d951d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13518: 002b2f8c 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13519: 00dc60fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13520: 00626160 476 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_d │ │ │ │ 13521: 00305abc 72 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ 13522: 0063e214 360 FUNC GLOBAL DEFAULT 12 helper_vid_v_b │ │ │ │ 13523: 00cea784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_w │ │ │ │ 13524: 00dc6296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ 13525: 00625e1c 436 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_h │ │ │ │ - 13526: 008d39f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13526: 008d3a14 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13527: 0063e640 420 FUNC GLOBAL DEFAULT 12 helper_vid_v_d │ │ │ │ - 13528: 009cd554 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13528: 009cd574 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13529: 00581d64 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13530: 002b2d7c 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13531: 0090e0e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13531: 0090e100 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13532: 0063e37c 364 FUNC GLOBAL DEFAULT 12 helper_vid_v_h │ │ │ │ 13533: 00d9346c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13534: 00dc6dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13535: 008c59c0 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13535: 008c59e0 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13536: 00d98ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 13537: 00da06dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13538: 009295ac 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13538: 009295cc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13539: 00d96a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13540: 006a4ccc 412 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ - 13541: 0080bcfc 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13540: 006a4ce8 412 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ + 13541: 0080bd1c 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13542: 00c80798 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13543: 00dc7256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13544: 00cb4108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13545: 006a5188 388 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ - 13546: 00950644 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13545: 006a51a4 388 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ + 13546: 00950664 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ 13547: 005dab70 220 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_description │ │ │ │ - 13548: 0090e084 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13548: 0090e0a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13549: 00dc74aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13550: 0055b5dc 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13551: 0096e784 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13551: 0096e7a4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13552: 00625fd0 400 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_w │ │ │ │ - 13553: 006a4e68 416 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ + 13553: 006a4e84 416 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ 13554: 00d8dd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13555: 00b0ad7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13555: 00b0ad9c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13556: 00d8d100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13557: 00d8c528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13558: 00d8c5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13559: 007b8d80 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13559: 007b8da0 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13560: 00d948bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13561: 0063e4e8 344 FUNC GLOBAL DEFAULT 12 helper_vid_v_w │ │ │ │ 13562: 002b316c 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13563: 00d9a614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13564: 002a5b44 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13565: 00d9a174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13566: 00cb7414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13567: 00dc83d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13568: 00925bb4 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13568: 00925bd4 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13569: 00d91f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13570: 00d90c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 13571: 00797b7c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13572: 007e887c 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13573: 008fcccc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13571: 00797b9c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 13572: 007e889c 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13573: 008fccec 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13574: 00305b5c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13575: 0052ec40 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 13576: 006a5008 384 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ + 13576: 006a5024 384 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ 13577: 00dc6250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13578: 0063cb98 412 FUNC GLOBAL DEFAULT 12 helper_vmand_mm │ │ │ │ 13579: 0038f7e8 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13580: 00dc72aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13581: 00dc6858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13582: 00dc651e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13583: 002a6664 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13584: 009827d8 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13584: 009827f8 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13585: 00dc7b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13586: 0041d714 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13587: 00486930 76 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 13588: 008d154c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13588: 008d156c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13589: 00d8f108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13590: 0085eee8 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13590: 0085ef08 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13591: 00522354 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13592: 00dc6acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13593: 00872318 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13593: 00872338 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13594: 00dc68e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13595: 00d9381c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13596: 0061b78c 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_b │ │ │ │ 13597: 00d90a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13598: 00d8f888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13599: 00dc6df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ - 13600: 00b8e9e8 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ + 13600: 00b8ea08 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ 13601: 00dc7f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 13602: 00dc8c50 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13603: 0094b390 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13604: 0097b18c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13603: 0094b3b0 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13604: 0097b1ac 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13605: 0061b8ac 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_d │ │ │ │ 13606: 005fe940 644 FUNC GLOBAL DEFAULT 12 helper_vlxei8_16_v │ │ │ │ 13607: 00d975d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13608: 00d9a444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13609: 00d9a044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13610: 00cb2848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13611: 0095e348 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13611: 0095e368 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13612: 00d9451c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13613: 008c083c 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13613: 008c085c 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13614: 00da1f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13615: 0061b7ec 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_h │ │ │ │ 13616: 00d9a2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13617: 00d8e93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13618: 00d8deac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13619: 0058f8b4 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13620: 00dc6dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13621: 00d8ee2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13622: 00da0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 13623: 0077d6ac 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ - 13624: 006a0a5c 264 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ + 13623: 0077d6cc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 13624: 006a0a78 264 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ 13625: 00428f54 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13626: 00dc7b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13627: 00cb2008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ - 13628: 006a0718 264 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ + 13628: 006a0734 264 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ 13629: 00d8b854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13630: 007dde58 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13630: 007dde78 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13631: 0061b84c 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_w │ │ │ │ 13632: 00d8b684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13633: 009a9a64 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13633: 009a9a84 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13634: 00d9d574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13635: 00d95aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13636: 00816c9c 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13636: 00816cbc 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13637: 00d90b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13638: 0042d5b0 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13639: 00dc6a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13640: 00cf202c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_d │ │ │ │ 13641: 00d94abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13642: 00d9a874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13643: 00d8c1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13644: 00984470 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13645: 008c3ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13644: 00984490 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13645: 008c3dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13646: 00d8a9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13647: 00cf2134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_h │ │ │ │ 13648: 00dc7228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13649: 00dc6f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13650: 009ae810 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13650: 009ae830 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13651: 0032b4f8 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13652: 0099eaac 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13653: 008ea534 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13652: 0099eacc 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13653: 008ea554 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13654: 0032ce08 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13655: 00d8a8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 13656: 008c5b08 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13656: 008c5b28 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13657: 00dc82a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13658: 00ce5714 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_16_v │ │ │ │ 13659: 00dc7fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13660: 00dc623a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13661: 00d90fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13662: 00dc855a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13663: 00814110 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13663: 00814130 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13664: 00dc7cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13665: 007a3c04 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13666: 009b2920 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13665: 007a3c24 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13666: 009b2940 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 13667: 00cf20b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_w │ │ │ │ 13668: 002acd88 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13669: 00d97468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13670: 003e61c8 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13671: 004ac378 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13672: 00dc772c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13673: 0056da2c 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13674: 00c81fb8 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ 13675: 00ce53fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_64_v │ │ │ │ - 13676: 00821474 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13676: 00821494 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13677: 00dc6de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13678: 00dc8bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13679: 00d95b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13680: 00d9e6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13681: 008cc050 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13681: 008cc070 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13682: 005bab4c 1492 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13683: 00dc7348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13684: 007e75cc 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13684: 007e75ec 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13685: 00dc71fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13686: 00d99bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13687: 00d8c398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13688: 009d6d04 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13689: 009cd1f8 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13690: 00b83e18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 13691: 009a33b4 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13688: 009d6d24 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13689: 009cd218 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13690: 00b83e38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13691: 009a33d4 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13692: 00d978f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13693: 00d9b20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13694: 00dc6a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13695: 00d9dc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13696: 00da082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13697: 00dc7750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13698: 00955084 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13698: 009550a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13699: 00511584 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13700: 00dc6b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13701: 007a3240 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13701: 007a3260 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13702: 0042b4fc 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13703: 00585c4c 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13704: 0037ac50 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13705: 0075394c 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13705: 0075396c 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13706: 005dc610 184 FUNC GLOBAL DEFAULT 12 riscv_cpu_mirq_pending │ │ │ │ 13707: 005017fc 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13708: 00dc85de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13709: 00dc7538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13710: 00914ba0 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13710: 00914bc0 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13711: 00d8c618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13712: 00db5648 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 13713: 00dc6089 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13714: 00c81928 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13715: 00d8d338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13716: 00dc700c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13717: 00d93c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13718: 00dc828e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 13719: 0079a908 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 13719: 0079a928 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13720: 00dc72e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13721: 0041b640 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13722: 00dc7be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13723: 00da1c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 13724: 0092907c 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13724: 0092909c 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13725: 00dc663c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13726: 009ac6e0 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13727: 00920d88 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13726: 009ac700 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13727: 00920da8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13728: 00d9f298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13729: 00d8d3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13730: 00d8ae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13731: 00dc72bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13732: 00dc7426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13733: 00dc6c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13734: 00dc6c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13735: 00d9fe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13736: 00dc718a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 13737: 0078bfd8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 13737: 0078bff8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13738: 00dc732c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13739: 00d8fe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13740: 0097b340 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13740: 0097b360 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13741: 00dc888d 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 13742: 008093a8 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13742: 008093c8 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13743: 002abf38 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13744: 00dc72ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13745: 00d8a450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13746: 00d96af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 13747: 0098d47c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 13747: 0098d49c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 13748: 00581128 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13749: 00d9a414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13750: 00dc7e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13751: 00dc7aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13752: 009d3a78 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13752: 009d3a98 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13753: 002b0e44 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13754: 008708dc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13754: 008708fc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13755: 00d8d308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13756: 00dc78c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ - 13757: 006f6174 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 13757: 006f6194 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13758: 00dc6346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 13759: 0079d8e4 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13759: 0079d904 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13760: 005dcbb0 28 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_geilen │ │ │ │ 13761: 00d9311c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13762: 00d9bd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13763: 009a8f90 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13763: 009a8fb0 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13764: 0056f6a4 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13765: 00d8cd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13766: 009cd2b8 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13767: 00983848 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 13768: 00743ef0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 13766: 009cd2d8 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13767: 00983868 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13768: 00743f10 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13769: 00d9358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13770: 003e93bc 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13771: 00dc6a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13772: 0054f484 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13773: 00dc665c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13774: 00dc6d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13775: 00dc7fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13776: 00961484 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13776: 009614a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13777: 00dc7b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13778: 00d9e234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13779: 00dc68b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13780: 00d9460c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 13781: 00ce5270 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_32_v │ │ │ │ 13782: 00cefa04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_b │ │ │ │ 13783: 00dc7b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 13784: 00cef878 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_d │ │ │ │ - 13785: 007f46d0 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13785: 007f46f0 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13786: 00dc73f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13787: 00dc68e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13788: 00753a54 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13788: 00753a74 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13789: 00dc6eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13790: 00d92830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13791: 00cef980 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_h │ │ │ │ 13792: 00dc79b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13793: 0058f4fc 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13794: 00957ac0 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 13795: 00719ac0 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13796: 0075deb8 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13794: 00957ae0 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13795: 00719ae0 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 13796: 0075ded8 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13797: 00cb8410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13798: 00ca9cf0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13799: 00820f00 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13799: 00820f20 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 13800: 00dc60bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13801: 00d92450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13802: 00d9e144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13803: 00dc7fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13804: 00d9f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13805: 00591a30 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13806: 007e8720 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13807: 009385a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13806: 007e8740 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13807: 009385c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 13808: 00dc7ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13809: 00d952e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ 13810: 0061aa0c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_b │ │ │ │ 13811: 00cef8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_w │ │ │ │ 13812: 00cf54c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_d │ │ │ │ - 13813: 0095c764 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13814: 008d4e14 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13813: 0095c784 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13814: 008d4e34 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13815: 0061aa6c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_h │ │ │ │ 13816: 00cb7e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13817: 007b0928 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13817: 007b0948 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13818: 00d927d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13819: 00d96f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13820: 00d8c368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13821: 00cf55cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_h │ │ │ │ 13822: 00d971c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13823: 008fb3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13824: 007b0668 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13825: 0092f974 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13823: 008fb3c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13824: 007b0688 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13825: 0092f994 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13826: 00d8bd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13827: 00dc81a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13828: 008165f8 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13828: 00816618 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13829: 00dc7c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 13830: 0047e90c 384 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 13831: 00bd02c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13832: 008f80cc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13832: 008f80ec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13833: 00dc625a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ 13834: 006376ac 380 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_h │ │ │ │ - 13835: 0075b01c 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13835: 0075b03c 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13836: 00d98d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ - 13837: 0078a570 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 13838: 007489c4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13837: 0078a590 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 13838: 007489e4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13839: 00dc7cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13840: 007a9ddc 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13840: 007a9dfc 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13841: 0061aacc 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_w │ │ │ │ 13842: 00dc76de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13843: 00814a40 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13844: 00978df4 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13843: 00814a60 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13844: 00978e14 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13845: 00cf5548 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_w │ │ │ │ - 13846: 009bbb84 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13847: 00729fe8 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13846: 009bbba4 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13847: 0072a008 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13848: 00d8f9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13849: 0099a20c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13849: 0099a22c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13850: 0058f488 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13851: 00dc6d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13852: 0025f630 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13853: 0033bec0 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13854: 0038f794 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13855: 00dc8212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13856: 00637828 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_w │ │ │ │ 13857: 00559f3c 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13858: 00b990a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13858: 00b990c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13859: 00dc668a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13860: 0054ecd4 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13861: 0041c928 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13862: 008d4a10 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13863: 007f56dc 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13862: 008d4a30 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13863: 007f56fc 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13864: 0055cfb8 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13865: 00d97758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13866: 00983e78 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13866: 00983e98 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13867: 00dc6972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13868: 00dc63de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13869: 00dc6576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13870: 007d85f8 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 13871: 0071bf38 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 13870: 007d8618 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13871: 0071bf58 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13872: 00dc680e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13873: 00957294 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13873: 009572b4 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13874: 00d921d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13875: 00dc7528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13876: 00d932bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 13877: 0078c4a8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 13877: 0078c4c8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13878: 00d9df24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13879: 00d9fcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13880: 0094313c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13880: 0094315c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13881: 00d90a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13882: 007f9124 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13882: 007f9144 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13883: 00d90b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13884: 00d96c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13885: 00d84bd0 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13886: 00dc848a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13887: 00dc6226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13888: 009520bc 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13888: 009520dc 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13889: 00da1cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13890: 00d90fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13891: 002a5d50 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13892: 0095c63c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13892: 0095c65c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13893: 00d8c020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13894: 00963410 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13895: 009547c8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13896: 006e4de0 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13897: 0084e7e4 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13894: 00963430 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13895: 009547e8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13896: 006e4e00 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13897: 0084e804 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13898: 003cb1f4 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13899: 00dc6c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13900: 00990c60 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13900: 00990c80 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13901: 00d8a1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13902: 008af5a4 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13902: 008af5c4 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13903: 002b1f64 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13904: 007b1724 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13905: 00930178 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13904: 007b1744 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13905: 00930198 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13906: 00d9b22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13907: 006e52f4 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13907: 006e5314 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13908: 00dc8be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13909: 007e5da8 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13909: 007e5dc8 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13910: 00607e00 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_b │ │ │ │ - 13911: 006a6390 436 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ + 13911: 006a63ac 436 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ 13912: 002a6888 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13913: 008dc468 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13914: 00816a3c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13913: 008dc488 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13914: 00816a5c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13915: 00dc77c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 13916: 00d956a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13917: 005aeba8 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13918: 00812808 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13918: 00812828 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13919: 00607e60 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_h │ │ │ │ 13920: 00d967e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13921: 00d958b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13922: 00dc81bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13923: 00dc7964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13924: 00d96f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13925: 00d90dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13926: 00514908 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13927: 00331e40 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13928: 00da1568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 13929: 00cf0874 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_b │ │ │ │ - 13930: 006d46b0 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13930: 006d46d0 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 13931: 00cf06e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_d │ │ │ │ - 13932: 008d7230 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13932: 008d7250 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13933: 00607ec0 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_w │ │ │ │ 13934: 00cf07f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_h │ │ │ │ 13935: 00cb26bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13936: 00d9c174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13937: 0029dc78 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13938: 00d9c3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13939: 00545148 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13940: 008e27bc 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13941: 008a57e8 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13940: 008e27dc 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13941: 008a5808 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13942: 00cb0220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13943: 00dc7bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13944: 0052d6f4 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ - 13945: 00910e40 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13945: 00910e60 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13946: 00d9e560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13947: 00dc7c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13948: 00da1d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13949: 007afb04 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13949: 007afb24 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13950: 00d8d090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13951: 00dc808e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13952: 00d908cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13953: 00d04824 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_gvma_tlb_flush │ │ │ │ 13954: 00dc7776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 13955: 00dc6b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13956: 00d9fb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13957: 00cb1e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13958: 006d4790 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13958: 006d47b0 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13959: 00c87bd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13960: 00cf076c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_w │ │ │ │ 13961: 00dc83ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13962: 00dc75d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13963: 00521e38 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13964: 009cb068 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13964: 009cb088 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13965: 00d9da74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13966: 00dc85ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13967: 00d8e71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13968: 00d9345c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13969: 00381790 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13970: 00d99f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13971: 00da1f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13972: 00dc841c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13973: 009b87ac 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13973: 009b87cc 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 13974: 005a1668 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 13975: 009d69c0 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13975: 009d69e0 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13976: 00d8c3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13977: 002aff74 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13978: 00dc7976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13979: 00d990dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 13980: 0096661c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13980: 0096663c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13981: 00dc6c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 13982: 0079a7ac 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 13982: 0079a7cc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13983: 002b92c8 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13984: 00d9b21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13985: 00568dc8 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 13986: 00d9b63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 13987: 0051bc8c 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 13988: 007154c4 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 13988: 007154e4 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 13989: 00cb6f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 13990: 002ff438 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ 13991: 00534958 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 13992: 00dc7acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 13993: 00dbeafc 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 13994: 00dc7e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13995: 00d8c558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13996: 00dc8b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13997: 00da0b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13998: 00d97c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 13999: 00d98c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14000: 0098e13c 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14000: 0098e15c 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 14001: 00d97b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14002: 00d96b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14003: 00dc7ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14004: 005019d8 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 14005: 00dc61b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 14006: 00dc749c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14007: 009a16cc 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14007: 009a16ec 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14008: 002ece90 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14009: 00dc858c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14010: 00dc697a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 14011: 00d9fe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14012: 00dc8bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 14013: 00d96818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14014: 00dc7f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 14015: 00dc6f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 14016: 00dc7af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 14017: 00dc64f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 14018: 00798a1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 14018: 00798a3c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 14019: 005ab8fc 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 14020: 00393568 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 14021: 00d9ddc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14022: 0055dd64 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14023: 00d8ca04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14024: 00cb7498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14025: 00d8f848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14026: 00d90acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14027: 00dc8c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14028: 009a493c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14028: 009a495c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14029: 00dc7282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14030: 00dc63b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 14031: 0071bc70 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 14032: 0072fbe0 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 14031: 0071bc90 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 14032: 0072fc00 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14033: 00dc625e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14034: 0058c774 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14035: 0055b384 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ 14036: 00ce7898 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_b │ │ │ │ - 14037: 0088c2f8 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14037: 0088c318 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14038: 00dc6348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14039: 00ce770c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_d │ │ │ │ 14040: 00d9bdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14041: 00d8a818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14042: 00d99f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14043: 00905470 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14043: 00905490 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14044: 00da072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 14045: 00292db4 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14046: 008e9e0c 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14046: 008e9e2c 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14047: 00ce7814 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_h │ │ │ │ 14048: 00505570 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14049: 00dc7d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14050: 00295270 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14051: 00dc60ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 14052: 00dc6a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14053: 00dc75e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14054: 009bb738 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14054: 009bb758 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14055: 00435000 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14056: 00d9c5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14057: 00c808d0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14058: 002fc964 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14059: 00dc6400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14060: 00dc7670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14061: 00dc7790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14062: 00dc6e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14063: 00d923c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14064: 00959d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14065: 008aec34 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14066: 007dc204 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14064: 00959d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14065: 008aec54 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14066: 007dc224 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14067: 00dc69ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14068: 00dc7abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14069: 00dc7e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14070: 00d91ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14071: 009a1a5c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14071: 009a1a7c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14072: 00297560 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14073: 00801264 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14073: 00801284 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14074: 00dc85b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14075: 00ce7790 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_w │ │ │ │ 14076: 00d979c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14077: 00dc77be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14078: 005a49ac 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14079: 00d8e3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14080: 00d9b70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14081: 007551a4 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14081: 007551c4 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14082: 00da1344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14083: 00d9aa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14084: 009aa034 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14084: 009aa054 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14085: 00dc7cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14086: 00dc7ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14087: 00dc816c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14088: 00dc7dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14089: 00dc791c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 14090: 007780b4 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 14090: 007780d4 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14091: 0040ae9c 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14092: 0094dd28 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14092: 0094dd48 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14093: 00dc6a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 14094: 006c8c7c 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14094: 006c8c9c 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14095: 004144a0 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14096: 00d96828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14097: 00dc7cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14098: 00517180 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14099: 00dc7744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14100: 009b2634 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14100: 009b2654 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14101: 00c813e4 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14102: 0096a658 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14102: 0096a678 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14103: 005235c8 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14104: 00570cd4 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14105: 009bba64 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14105: 009bba84 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14106: 00da1dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14107: 00c7d5f4 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14108: 0099fe8c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14108: 0099feac 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14109: 00d8ddcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14110: 005aefb4 120 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14111: 0086b208 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14111: 0086b228 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14112: 00dc7c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14113: 00da081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 14114: 0077d740 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 14114: 0077d760 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14115: 00d9f674 36 OBJECT GLOBAL DEFAULT 24 target_riscv_trace_events │ │ │ │ 14116: 002b166c 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14117: 00dc844e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14118: 00d9b05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14119: 00d058a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_d │ │ │ │ 14120: 002abf5c 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 14121: 00748610 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 14121: 00748630 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14122: 0062ae1c 492 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_h │ │ │ │ 14123: 00da2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14124: 00dc83e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14125: 0093faf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14125: 0093fb14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14126: 00d05694 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_h │ │ │ │ 14127: 002a35a0 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14128: 00dc85d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14129: 00965054 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14129: 00965074 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14130: 00d90ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14131: 00d97348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14132: 005fae64 112 FUNC GLOBAL DEFAULT 12 helper_vle64_v_mask │ │ │ │ 14133: 00c7e92c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 14134: 006ee3dc 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14135: 00815930 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 14136: 0077739c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 14134: 006ee3fc 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 14135: 00815950 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14136: 007773bc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14137: 00d8d7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14138: 00dc6152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14139: 008fc538 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14139: 008fc558 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14140: 00d05ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_s │ │ │ │ - 14141: 006a2440 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ + 14141: 006a245c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ 14142: 00dc80c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14143: 00dc8298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14144: 0062b008 492 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_w │ │ │ │ - 14145: 006a2560 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ + 14145: 006a257c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ 14146: 00c6fdfc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14147: 00dc85a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14148: 006a24a0 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ - 14149: 00909918 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14148: 006a24bc 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ + 14149: 00909938 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14150: 00dc86b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14151: 00dc8b20 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14152: 008d3c34 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14152: 008d3c54 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14153: 00dc8210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14154: 00903b3c 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14154: 00903b5c 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14155: 00d8f818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14156: 00986c04 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14156: 00986c24 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14157: 00dc7076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14158: 00544130 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14159: 002a5f60 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14160: 00d9e1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14161: 00d9c0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14162: 005599e0 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14163: 00dc7a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14164: 00dc8196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14165: 00da0eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 14166: 00d9484c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14167: 00da0070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 14168: 007932fc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14169: 008c986c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14168: 0079331c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 14169: 008c988c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14170: 00dc68bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14171: 00dc6b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14172: 00dc75f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14173: 00417cdc 1036 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14174: 00d8cf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14175: 002d0264 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14176: 00dc729a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ - 14177: 006a2500 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ + 14177: 006a251c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ 14178: 00dc658c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14179: 005a4b8c 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14180: 00dc68b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14181: 0096aa58 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14182: 0096d5f8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14181: 0096aa78 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14182: 0096d618 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14183: 00d9d254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14184: 00dc75a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14185: 00dc75b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14186: 00415960 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14187: 0052d5dc 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14188: 002a6ab0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14189: 00d9816c 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 14190: 002b5484 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14191: 005ba040 456 FUNC GLOBAL DEFAULT 12 riscv_pmu_setup_timer │ │ │ │ - 14192: 007abfa4 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14192: 007abfc4 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14193: 00d9bd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14194: 00901b84 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14195: 007538c0 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14194: 00901ba4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14195: 007538e0 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14196: 00dc621e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14197: 00dc649e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14198: 0099cb54 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14199: 00916258 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14198: 0099cb74 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14199: 00916278 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14200: 00dc71d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14201: 003dd4fc 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14202: 00dc6362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14203: 0029cc94 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14204: 00303914 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14205: 00dc7b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14206: 0038e1c0 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14207: 00d9a074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 14208: 0078b76c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14209: 00812a48 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14210: 009629a8 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14208: 0078b78c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 14209: 00812a68 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14210: 009629c8 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14211: 00d96c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14212: 00548ccc 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14213: 00dc5f5c 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14214: 009cf964 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14215: 0098c7ec 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14214: 009cf984 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14215: 0098c80c 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14216: 00dc7f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14217: 00da39a8 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14218: 005b8d6c 320 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_watchpoint │ │ │ │ 14219: 005728e0 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14220: 00dc7d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14221: 00dc6278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14222: 00d9478c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14223: 00dc635a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14224: 0090add4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14224: 0090adf4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14225: 00d9f1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14226: 0081a410 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14226: 0081a430 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14227: 00dc6440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14228: 0091607c 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14228: 0091609c 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14229: 00dc82ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14230: 00d9d544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14231: 00d9a7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14232: 008da238 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14233: 0099593c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14234: 008d4540 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14232: 008da258 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14233: 0099595c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14234: 008d4560 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14235: 00dc7fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14236: 005b1350 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14237: 009830b0 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14237: 009830d0 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14238: 00dc7a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14239: 002ff4c0 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14240: 005b5440 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14241: 00910c40 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 14242: 00778100 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 14243: 0070c734 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 14241: 00910c60 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14242: 00778120 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 14243: 0070c754 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14244: 00dc8110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14245: 00d8e52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 14246: 00ce0074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64ff_v │ │ │ │ 14247: 004173f0 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14248: 002acdd4 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 14249: 007934c0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 14249: 007934e0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14250: 00dc7a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14251: 00d91a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14252: 0092ad80 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14253: 008cc330 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14252: 0092ada0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14253: 008cc350 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14254: 002a3318 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14255: 00d9c404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14256: 00d8f758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14257: 00ce7688 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_b │ │ │ │ - 14258: 0073f4b0 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 14258: 0073f4d0 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14259: 00dc6dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 14260: 0090f8f0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14260: 0090f910 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14261: 00d9811c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14262: 00d978b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14263: 00ce74fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_d │ │ │ │ 14264: 00d9d8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14265: 00dc7916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14266: 00dc85d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14267: 00ce7604 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_h │ │ │ │ 14268: 00d9e334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14269: 00dc7872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14270: 008a8bd4 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14271: 007be138 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14270: 008a8bf4 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14271: 007be158 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14272: 0052e968 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 14273: 0073a8bc 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 14273: 0073a8dc 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14274: 00d8efa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14275: 00dc7c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14276: 00553cb0 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14277: 00d9ed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14278: 00c87c70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14279: 00c6bebc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14280: 00bd20b4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14281: 00ce7580 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_w │ │ │ │ - 14282: 009b3c28 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14283: 009bcaa4 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14282: 009b3c48 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14283: 009bcac4 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14284: 00d9037c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 14285: 0078c8c8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 14285: 0078c8e8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14286: 005f9484 112 FUNC GLOBAL DEFAULT 12 helper_vsse8_v │ │ │ │ 14287: 00dc7b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14288: 0095c17c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14289: 007dae28 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14288: 0095c19c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14289: 007dae48 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14290: 00d9d1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14291: 00dc789a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 14292: 00d9a6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14293: 0076d33c 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 14293: 0076d35c 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14294: 00dc7736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14295: 00d9ac74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14296: 008de260 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 14297: 00794348 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14298: 008694a8 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14299: 0093f590 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14296: 008de280 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14297: 00794368 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 14298: 008694c8 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14299: 0093f5b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14300: 00dc638a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 14301: 0079ac9c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 14301: 0079acbc 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14302: 00cb7ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14303: 00924960 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14304: 0082b61c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14303: 00924980 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14304: 0082b63c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14305: 00ce017c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16ff_v │ │ │ │ 14306: 00dc68c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14307: 00dc6756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 14308: 0073edbc 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 14308: 0073eddc 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14309: 002ca3ac 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14310: 00d92190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14311: 00dc7858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14312: 0074da70 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14313: 008de1a0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14312: 0074da90 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14313: 008de1c0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14314: 00569dfc 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14315: 003e28a8 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14316: 00dc6bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14317: 00dc7ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14318: 00dc80f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14319: 00963ac8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14319: 00963ae8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14320: 00c81054 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 14321: 008a6f88 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14322: 00973ec0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14321: 008a6fa8 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14322: 00973ee0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14323: 00d91ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14324: 00d8aac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14325: 004630dc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14326: 00d9de04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14327: 00cbdf8c 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14328: 007c5264 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14328: 007c5284 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14329: 00dc6e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14330: 00d9e784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14331: 0041e7b4 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14332: 00dc68c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14333: 00d8e91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14334: 004630f0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14335: 00c81b64 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 14336: 00569d88 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 14337: 00601610 660 FUNC GLOBAL DEFAULT 12 helper_vsxei8_64_v │ │ │ │ - 14338: 00714e08 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 14338: 00714e28 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14339: 00d8c7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14340: 00d95418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14341: 00d97458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14342: 00d8acf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14343: 00dc8040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14344: 008cf378 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14344: 008cf398 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14345: 002faa08 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14346: 0061b48c 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_b │ │ │ │ 14347: 0055d63c 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 14348: 0070d94c 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 14348: 0070d96c 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14349: 0061b5ac 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_d │ │ │ │ 14350: 00cb56b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14351: 00d8de9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14352: 009930bc 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14353: 008bbcd0 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14354: 00750ff0 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14352: 009930dc 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14353: 008bbcf0 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14354: 00751010 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14355: 00da09ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ 14356: 0061b4ec 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_h │ │ │ │ - 14357: 009b1158 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14358: 00821e74 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14357: 009b1178 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14358: 00821e94 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14359: 002a3be8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14360: 0095e208 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 14361: 00b990d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14362: 0094bf58 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14360: 0095e228 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14361: 00b990f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14362: 0094bf78 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14363: 00dc6f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14364: 00dc7f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14365: 00dc8278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14366: 00d95d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14367: 0025c338 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14368: 00dc76c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14369: 00d99a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14370: 00dc6614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14371: 002ff964 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14372: 0075a7b0 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14373: 00b83cf8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14372: 0075a7d0 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14373: 00b83d18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14374: 0061b54c 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_w │ │ │ │ 14375: 00dc746e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14376: 00570b24 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ 14377: 00ce605c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_64_v │ │ │ │ - 14378: 0074efac 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14378: 0074efcc 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14379: 00d967a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14380: 00dc7732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14381: 00939974 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14381: 00939994 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14382: 00546414 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14383: 00d8aec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14384: 00c8187c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14385: 00925570 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14385: 00925590 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14386: 00da09bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14387: 00cf62b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_h │ │ │ │ 14388: 005b1468 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14389: 00d9906c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14390: 00dc77ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14391: 007a3998 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14391: 007a39b8 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14392: 00508904 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14393: 0096862c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14393: 0096864c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14394: 00dc69fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14395: 00cbdd88 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14396: 00dc758e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14397: 008059fc 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14397: 00805a1c 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14398: 00dc6e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14399: 00d9a814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14400: 00dc743e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_INVAL_DSTATE │ │ │ │ 14401: 00dc8bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14402: 00dc6099 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14403: 00d9922c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14404: 008bbe6c 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14404: 008bbe8c 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14405: 00dc6e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14406: 004316a4 2544 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 14407: 00d93bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14408: 009a490c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14408: 009a492c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14409: 00307944 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14410: 00dc8552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14411: 00cf622c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_w │ │ │ │ 14412: 00dc865e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14413: 005170f8 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14414: 009c11f0 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14414: 009c1210 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14415: 00dc7258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14416: 00dc6dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14417: 00dc7cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14418: 00d9f3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14419: 009c0bc4 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14419: 009c0be4 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14420: 0036e018 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14421: 00414108 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14422: 009c0da0 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14423: 007a4434 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14422: 009c0dc0 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14423: 007a4454 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14424: 00d8d328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14425: 0080900c 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14425: 0080902c 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14426: 00d940ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14427: 00dc6ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14428: 00d99a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14429: 00514c84 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14430: 00da1fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14431: 00d8ade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14432: 00935e4c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14432: 00935e6c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14433: 002b5b24 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14434: 00d967d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14435: 00d8dc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14436: 005ad394 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14437: 00dc6f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14438: 009ae9a0 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14439: 00912fb8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14440: 008dd668 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14438: 009ae9c0 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14439: 00912fd8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14440: 008dd688 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14441: 00d9fdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14442: 00522224 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14443: 0098575c 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14444: 008cf0e4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14443: 0098577c 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14444: 008cf104 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14445: 00d9afdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14446: 0038549c 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 14447: 00d9d1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14448: 00dc7d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14449: 00dc7178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14450: 00514df8 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14451: 00d9ffdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14452: 005220b8 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14453: 00d98cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ 14454: 00514a1c 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14455: 00642100 412 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_d │ │ │ │ 14456: 00d92590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14457: 00dc7140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14458: 00d8e77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14459: 0098aed4 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14459: 0098aef4 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ 14460: 00641e10 384 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_h │ │ │ │ - 14461: 00aea408 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14461: 00aea428 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14462: 00d9c234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 14463: 0079afbc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 14463: 0079afdc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14464: 00c82244 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14465: 00dc65cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14466: 00dc834c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14467: 0058f1ac 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14468: 00dc7658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14469: 00dc7c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 14470: 00446d64 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14471: 00dc688e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14472: 00da20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14473: 00dc622e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14474: 0074f004 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14474: 0074f024 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14475: 0064097c 480 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_b │ │ │ │ 14476: 002c773c 484 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14477: 0029d510 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14478: 005b5b00 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14479: 00dc6a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14480: 00640ec8 444 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_d │ │ │ │ 14481: 002ac638 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14482: 00dc730c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14483: 00ce3380 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbf_m │ │ │ │ 14484: 00dc683a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 14485: 00d8a290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ 14486: 00641f90 368 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_w │ │ │ │ - 14487: 0077ed84 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 14487: 0077eda4 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14488: 00dc8100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14489: 0041dd68 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14490: 00640b5c 440 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_h │ │ │ │ 14491: 00dc6130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14492: 00dc7270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14493: 00d9dbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 14494: 0071d36c 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14495: 009cd538 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14494: 0071d38c 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 14495: 009cd558 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14496: 00da0b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14497: 00493e44 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14498: 00c80f44 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14499: 005463dc 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14500: 00d909ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14501: 00dc8414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14502: 00d9ab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14503: 002e3ee8 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 14504: 00dc77cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 14505: 009557c4 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14505: 009557e4 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14506: 0029d578 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14507: 009cb5dc 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14507: 009cb5fc 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14508: 00dc7d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14509: 00dc847a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14510: 00dc73fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14511: 00523740 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14512: 00914220 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14512: 00914240 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14513: 00dc60cf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14514: 00dc61f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14515: 0099c8a4 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14515: 0099c8c4 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14516: 00dc8bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14517: 00640d14 436 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_w │ │ │ │ 14518: 00d9ec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14519: 00dc7176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14520: 00da3994 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14521: 0029e4c8 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14522: 00d9a654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14523: 008fbd4c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14524: 0095ca14 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14523: 008fbd6c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14524: 0095ca34 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14525: 00d968d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14526: 00dc8050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14527: 007a44ec 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14528: 008a6dcc 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 14529: 007e7a38 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14527: 007a450c 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14528: 008a6dec 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14529: 007e7a58 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14530: 00dc8b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14531: 00da06cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 14532: 0061de2c 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_b │ │ │ │ 14533: 00d9aaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14534: 0061df4c 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_d │ │ │ │ 14535: 00dc7634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14536: 00dc7baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14537: 002918e4 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14538: 008f43e4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14538: 008f4404 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14539: 00d9ebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14540: 00dc6792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14541: 0098bcd4 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14541: 0098bcf4 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14542: 00dbd960 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14543: 00969b7c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14543: 00969b9c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14544: 0061de8c 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_h │ │ │ │ 14545: 0036ea54 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14546: 00aea404 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 14547: 0077f094 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 14546: 00aea424 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14547: 0077f0b4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14548: 00d98884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14549: 00d8fa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14550: 00da0ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14551: 0032abc0 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14552: 00dc7616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14553: 003729dc 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14554: 00dc84f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14555: 002b7cc0 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14556: 005b058c 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14557: 0054a11c 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14558: 00d9a194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14559: 00ce2edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_b │ │ │ │ - 14560: 0094d6f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14560: 0094d714 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14561: 00ce2d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_d │ │ │ │ 14562: 00d8e4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 14563: 0061deec 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_w │ │ │ │ - 14564: 009cb5e8 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14565: 008514fc 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14566: 0092af34 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14564: 009cb608 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14565: 0085151c 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14566: 0092af54 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14567: 00ce2e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_h │ │ │ │ 14568: 00d9373c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14569: 003e24e0 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14570: 0095541c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14571: 0097a1a8 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14570: 0095543c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14571: 0097a1c8 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14572: 00dc715a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14573: 00d9cf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14574: 00dc70ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 14575: 0079bfcc 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14576: 009197b8 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14575: 0079bfec 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 14576: 009197d8 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14577: 002ad968 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14578: 00d9b51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14579: 00d998e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14580: 009ca708 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14580: 009ca728 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14581: 00dc7414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14582: 0037682c 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14583: 005ab398 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14584: 00ce2dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_w │ │ │ │ 14585: 00d91a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14586: 00dc724a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14587: 00dc7e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14588: 00507808 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 14589: 007580a8 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14589: 007580c8 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14590: 00dc7932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14591: 00d8a170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14592: 00d9e694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14593: 00d95ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14594: 00dc8266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14595: 00d9ff5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14596: 008dad7c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14596: 008dad9c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14597: 00dc6d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14598: 00d9084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14599: 009ae040 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14600: 006ebf58 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14599: 009ae060 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14600: 006ebf78 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14601: 0029aee8 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14602: 005711c0 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 14603: 00745e18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 14603: 00745e38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14604: 00dc8284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14605: 00d037a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_d │ │ │ │ 14606: 00d8add8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14607: 00952e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14607: 00952e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14608: 00dc6fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14609: 00d03828 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_h │ │ │ │ 14610: 00ceb6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_b │ │ │ │ 14611: 00dc6ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14612: 00590e90 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14613: 002b8d24 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ 14614: 00ceb570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_d │ │ │ │ - 14615: 0074f0b0 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14615: 0074f0d0 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14616: 00dc709c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14617: 0075819c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14617: 007581bc 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ 14618: 00ceb678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_h │ │ │ │ - 14619: 008e6bbc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14619: 008e6bdc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14620: 002d0494 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14621: 002c7cfc 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14622: 00d93a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 14623: 00783160 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 14623: 00783180 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14624: 00dc8048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14625: 00964fc0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14625: 00964fe0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14626: 00dc80a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14627: 00dc73f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14628: 00dc62f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14629: 007489a4 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14629: 007489c4 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14630: 00d9113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14631: 00d03720 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_s │ │ │ │ - 14632: 008c795c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14633: 007b4bf0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14632: 008c797c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14633: 007b4c10 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14634: 00d8be2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14635: 005bb6dc 96 FUNC GLOBAL DEFAULT 12 riscv_find_and_load_firmware │ │ │ │ - 14636: 007070f8 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 14636: 00707118 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14637: 003293b0 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14638: 00dc62b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14639: 006fffd8 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14639: 006ffff8 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ 14640: 006084c0 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_b │ │ │ │ - 14641: 009a3540 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14641: 009a3560 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14642: 00dc830a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14643: 00ceb5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_w │ │ │ │ 14644: 00d9c4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14645: 007e5980 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14645: 007e59a0 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14646: 00d8fd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14647: 00d9a794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14648: 00d9e7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14649: 00d9a4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14650: 007b291c 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14650: 007b293c 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14651: 00608520 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_h │ │ │ │ 14652: 00dc78da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14653: 00d9b25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14654: 007a3d0c 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14654: 007a3d2c 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14655: 00d9d9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14656: 002c9500 900 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14657: 00dc5f94 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14658: 00ce416c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re64_v │ │ │ │ 14659: 0047fccc 60 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ - 14660: 007a4548 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14661: 00990dc0 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14660: 007a4568 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14661: 00990de0 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14662: 005f94f4 112 FUNC GLOBAL DEFAULT 12 helper_vsse16_v │ │ │ │ 14663: 005a4abc 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14664: 00d97288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14665: 00dc815a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14666: 00999480 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 14667: 008c9b4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14666: 009994a0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14667: 008c9b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14668: 0051875c 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14669: 00dc692e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14670: 0032ad54 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14671: 00dc6ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14672: 00608580 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_w │ │ │ │ - 14673: 0084cbbc 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14674: 007e7d0c 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14673: 0084cbdc 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14674: 007e7d2c 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14675: 00dc7eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 14676: 00783df4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 14676: 00783e14 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14677: 00425618 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14678: 003e27b4 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14679: 0055e3b4 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14680: 008fad88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14680: 008fada8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14681: 00dc6780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14682: 00d9437c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14683: 00d8b354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14684: 0061c26c 180 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_b │ │ │ │ 14685: 00cfede8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_b │ │ │ │ 14686: 00d8cf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14687: 00dc7bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 14688: 0070f234 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 14688: 0070f254 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14689: 0061c498 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_d │ │ │ │ - 14690: 007dfcd4 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14690: 007dfcf4 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14691: 00602f50 664 FUNC GLOBAL DEFAULT 12 helper_vsxei64_16_v │ │ │ │ 14692: 0061c320 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_h │ │ │ │ 14693: 00cfed64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_h │ │ │ │ - 14694: 007bc800 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14694: 007bc820 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14695: 00da0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14696: 00d927b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14697: 00910bd0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14698: 007bd2a8 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14697: 00910bf0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14698: 007bd2c8 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14699: 005a49e8 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14700: 00dc67c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 14701: 006eea9c 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 14701: 006eeabc 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14702: 00d98834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ 14703: 0061a1cc 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_b │ │ │ │ - 14704: 00820700 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14705: 009a3ae8 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14704: 00820720 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14705: 009a3b08 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14706: 0061a2ec 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_d │ │ │ │ 14707: 00c80e2c 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14708: 00c82084 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14709: 00d92290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14710: 00d8d798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14711: 00b2c6dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14711: 00b2c6fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14712: 0061a22c 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_h │ │ │ │ 14713: 00d97a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ 14714: 0061c3dc 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_w │ │ │ │ 14715: 00cfece0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_w │ │ │ │ - 14716: 00858098 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14716: 008580b8 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14717: 00dc765c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14718: 00932f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14718: 00932f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14719: 00d020f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vgmul_vv │ │ │ │ - 14720: 00b99074 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14721: 00b2c6d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14720: 00b99094 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14721: 00b2c6f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14722: 00d95e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14723: 0074d654 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14724: 009a0c98 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14725: 008c9d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14723: 0074d674 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14724: 009a0cb8 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14725: 008c9d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14726: 00dc6f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14727: 008180d4 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14727: 008180f4 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14728: 00dc861e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14729: 00dc6414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14730: 0098a3a4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14730: 0098a3c4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14731: 005b73a4 308 FUNC GLOBAL DEFAULT 12 pmp_get_tlb_size │ │ │ │ 14732: 005b7dd0 96 FUNC GLOBAL DEFAULT 12 tdata_available │ │ │ │ 14733: 00dc6118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14734: 00cb2efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14735: 00da17c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14736: 00dbeb78 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14737: 00dc73ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14738: 005151f4 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14739: 007dda10 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14739: 007dda30 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14740: 00dc797c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14741: 0061a28c 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_w │ │ │ │ 14742: 00501c98 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14743: 00d8cd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14744: 00dc837e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14745: 00d8a0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14746: 00d91ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14747: 00d9404c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14748: 00d8a0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14749: 007a2a20 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14749: 007a2a40 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14750: 005b3ecc 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14751: 00dc682e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14752: 00d90a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14753: 00267cb0 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv32 │ │ │ │ 14754: 00dc6806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 14755: 007186f4 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 14755: 00718714 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14756: 00dc6eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14757: 00d95208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14758: 00914500 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14758: 00914520 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14759: 00d93c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14760: 00954508 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14760: 00954528 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14761: 00cb5524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14762: 00d8f158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14763: 00d9c294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14764: 00d95408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14765: 0099b0a4 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14765: 0099b0c4 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14766: 00dc7668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ - 14767: 006a66c8 540 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ + 14767: 006a66e4 540 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ 14768: 00dc653e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14769: 00dc7080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14770: 00dc84d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14771: 0038e9bc 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14772: 00dc8186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 14773: 0074101c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 14773: 0074103c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14774: 00d9eb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14775: 00b0ac34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14775: 00b0ac54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14776: 00340d9c 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14777: 00dc624a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14778: 005a489c 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14779: 009604c8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14779: 009604e8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14780: 00d96e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14781: 00950784 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14781: 009507a4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14782: 005ab17c 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14783: 00d86af8 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14784: 00d9fc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14785: 00dc6502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14786: 00d9d4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14787: 00d959e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14788: 00dc78e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14789: 00305b48 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 14790: 0077dd38 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 14790: 0077dd58 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 14791: 00dc77b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 14792: 008c4fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14792: 008c4fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14793: 0025e914 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14794: 0029d740 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14795: 00918ad8 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14796: 0094dbec 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14797: 009aed04 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14798: 007a4714 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14795: 00918af8 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14796: 0094dc0c 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14797: 009aed24 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14798: 007a4734 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14799: 00d99b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14800: 002abe84 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14801: 00dc7496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14802: 00d9f37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 14803: 00778bf4 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 14803: 00778c14 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14804: 00da23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14805: 00428af0 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 14806: 002b58a0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 14807: 00dc63da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 14808: 00dc7de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 14809: 0041b1a0 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 14810: 00cf6964 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_h │ │ │ │ 14811: 00d9bf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14812: 00d972e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14813: 00d96e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14814: 00cb5734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14815: 00da2428 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14816: 00dc7cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14817: 009545fc 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14817: 0095461c 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14818: 003e5f34 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14819: 00870b60 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14820: 006f5b18 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14821: 007a6b48 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 14822: 007afdb8 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14819: 00870b80 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14820: 006f5b38 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14821: 007a6b68 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14822: 007afdd8 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14823: 00d926f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 14824: 006cc2ec 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 14824: 006cc30c 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 14825: 00cf0244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_b │ │ │ │ 14826: 00cf68e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_w │ │ │ │ 14827: 003731e8 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14828: 00bd0864 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14829: 00413ee0 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14830: 00607480 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_b │ │ │ │ 14831: 00cf00b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_d │ │ │ │ 14832: 002b165c 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14833: 00c74d8c 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14834: 006075a0 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_d │ │ │ │ 14835: 00429014 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14836: 00c80904 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 14837: 0077fe4c 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 14837: 0077fe6c 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14838: 00dc7572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14839: 00cf01c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_h │ │ │ │ - 14840: 0099e83c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14840: 0099e85c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14841: 006074e0 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_h │ │ │ │ 14842: 00c80e70 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14843: 00915c54 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14843: 00915c74 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14844: 00dc7c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14845: 00dc7564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14846: 00d983fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 14847: 00dc65ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14848: 00dc755c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14849: 00dc8064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 14850: 007fa080 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14850: 007fa0a0 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14851: 00dc6e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14852: 00dc64b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14853: 0091af80 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14854: 006e33ac 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 14855: 0078bb44 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 14853: 0091afa0 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14854: 006e33cc 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14855: 0078bb64 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14856: 00dc665a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14857: 00d96080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14858: 0099ebb4 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14858: 0099ebd4 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14859: 00dc646a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14860: 00dc8bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14861: 005a9bbc 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ 14862: 00cf013c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_w │ │ │ │ - 14863: 009a8ad0 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 14864: 00762c20 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 14863: 009a8af0 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14864: 00762c40 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14865: 00d8e9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 14866: 00607540 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_w │ │ │ │ - 14867: 0092cdd4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14867: 0092cdf4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14868: 00d99844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14869: 0086ba60 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14869: 0086ba80 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14870: 00d9129c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14871: 00751084 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14871: 007510a4 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14872: 00d9eac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14873: 00da0f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14874: 0041e3e8 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14875: 00d8c648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14876: 00dc82f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 14877: 00745730 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 14877: 00745750 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14878: 00dc69d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14879: 00d97248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14880: 00d9fcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 14881: 009ca8d4 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14881: 009ca8f4 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14882: 00d8ae48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14883: 007bd13c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14884: 008249d8 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14883: 007bd15c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14884: 008249f8 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14885: 00dc679e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14886: 003bcc0c 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14887: 00dc6b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14888: 00988cac 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14888: 00988ccc 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14889: 00dc7ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14890: 00d932ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14891: 00d95b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 14892: 0070be40 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 14892: 0070be60 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 14893: 00d98b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 14894: 0094a444 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14894: 0094a464 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ 14895: 00267cb8 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv64 │ │ │ │ - 14896: 009c0ba8 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14897: 0096e768 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 14898: 0070b4bc 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14899: 0074da18 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14896: 009c0bc8 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14897: 0096e788 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14898: 0070b4dc 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 14899: 0074da38 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14900: 00d8decc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14901: 00bd1cd4 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14902: 00dc825e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14903: 00d941bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14904: 00d8f3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14905: 0028f78c 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14906: 00d8c798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14907: 008d9738 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14907: 008d9758 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14908: 00dc800e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14909: 0090c430 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14909: 0090c450 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14910: 00553bc8 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14911: 00dc73e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14912: 00dc6f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14913: 00d8dd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14914: 008dec78 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14914: 008dec98 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14915: 0041b624 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14916: 005aaf7c 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14917: 00d8ab48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14918: 0029485c 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14919: 00c6b328 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14920: 00d8d190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14921: 00d8a978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14922: 007e106c 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14922: 007e108c 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14923: 00dc7f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14924: 00d8ea2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 14925: 00781a64 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 14925: 00781a84 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14926: 002b46fc 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14927: 00d9ed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14928: 002b1860 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14929: 00dc8672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14930: 005b3398 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14931: 00d91f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14932: 00d9f168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14933: 00dc7182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14934: 00dc82c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 14935: 00926664 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14936: 008683c4 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ - 14937: 007422fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 14938: 0078b0ac 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 14939: 008a4440 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14935: 00926684 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14936: 008683e4 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14937: 0074231c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 14938: 0078b0cc 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 14939: 008a4460 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14940: 005545b0 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14941: 00808698 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14941: 008086b8 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14942: 0033fa04 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14943: 0041b3f0 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14944: 00dc7378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14945: 00425168 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 14946: 00742834 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 14946: 00742854 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14947: 00d8bbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 14948: 006fffdc 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14948: 006ffffc 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14949: 00c81b3c 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14950: 00d9b98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14951: 008cf7e0 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 14952: 00780464 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 14951: 008cf800 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14952: 00780484 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14953: 00dc74a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14954: 00dc6d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14955: 00dc8676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14956: 004a0c00 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14957: 00824a40 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14958: 0088b720 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14959: 00748eb8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14957: 00824a60 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14958: 0088b740 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14959: 00748ed8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14960: 00d849a0 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14961: 00dc7758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14962: 00d92160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14963: 00dc7272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14964: 00dc7978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14965: 004edc5c 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14966: 00d9d4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14967: 007bc818 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14967: 007bc838 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14968: 00d8a000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14969: 0052378c 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14970: 00dc660e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14971: 00d8b108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14972: 003377c4 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14973: 008fac74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14973: 008fac94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14974: 00d9dcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14975: 00dc637e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14976: 00d9a204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14977: 00427670 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 14978: 005ed064 60 FUNC GLOBAL DEFAULT 12 helper_cbo_clean_flush │ │ │ │ - 14979: 00785230 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 14979: 00785250 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 14980: 00cf10b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_d │ │ │ │ - 14981: 0096e61c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14981: 0096e63c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14982: 00d8ec9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14983: 00d8ea9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 14984: 00747df4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 14984: 00747e14 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14985: 00dc8452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14986: 00cf11bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_h │ │ │ │ 14987: 00cb7bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14988: 007521e4 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14988: 00752204 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14989: 00d8bcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14990: 00637fb8 408 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_b │ │ │ │ 14991: 00572824 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14992: 0033b7c0 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 14993: 00816c8c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14993: 00816cac 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14994: 00dc8b75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14995: 003bcd3c 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 14996: 00638150 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_h │ │ │ │ - 14997: 007f3680 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14997: 007f36a0 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14998: 00dc627a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14999: 00d8b0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15000: 00dc6e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15001: 00d9fbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15002: 00332c20 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15003: 00cf1138 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_w │ │ │ │ 15004: 00dc7efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15005: 00dc8054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15006: 0094e6d0 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15006: 0094e6f0 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15007: 00d90e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15008: 00913924 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15008: 00913944 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15009: 00dc60de 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15010: 002ad548 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15011: 002c0798 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15012: 00752e98 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15012: 00752eb8 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15013: 00dc8422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15014: 00dc8384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15015: 00d9d064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15016: 00dc7030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15017: 00dc672a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 15018: 00719708 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 15019: 0098d2fc 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 15018: 00719728 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 15019: 0098d31c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 15020: 006382d4 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_w │ │ │ │ 15021: 00d8a370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15022: 00dc7694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15023: 008b0434 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15023: 008b0454 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15024: 00dc7ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15025: 00da19c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15026: 00d939ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15027: 00da08dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15028: 00dc6fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 15029: 00dc865c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15030: 00d9141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15031: 00d9a624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15032: 00d95068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 15033: 0042a8f4 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 15034: 00296588 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15035: 009694e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15035: 00969508 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15036: 00dc764c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15037: 00dc8516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15038: 002e1d5c 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15039: 00294984 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15040: 00dc8366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15041: 00cfcd6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_h │ │ │ │ 15042: 00dc7d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 15043: 0052287c 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 15044: 00dc680a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 15045: 00dc730a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 15046: 00cb3a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 15047: 003a7d98 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 15048: 0078ca78 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 15048: 0078ca98 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15049: 00d97298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15050: 00d9b60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 15051: 00d97608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15052: 00dc7706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15053: 00dc6106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15054: 002b5af4 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 15055: 00cb8728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15056: 00cfcce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_w │ │ │ │ 15057: 00dc62cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15058: 00d9114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15059: 00511224 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15060: 008e2a28 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15060: 008e2a48 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15061: 00d940ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15062: 00dc65fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15063: 00da2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15064: 003a9fcc 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15065: 0025c318 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15066: 00d9319c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15067: 003326f0 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15068: 008c6b20 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15069: 009b2590 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 15070: 0077e1ac 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 15068: 008c6b40 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15069: 009b25b0 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15070: 0077e1cc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15071: 003a9c14 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15072: 00dc70fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 15073: 00d9365c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 15074: 00785380 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 15074: 007853a0 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 15075: 00d8dddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 15076: 00dc662c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 15077: 00d9bfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 15078: 00dc6e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 15079: 002b914c 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 15080: 00dc70e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 15081: 008e2c74 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 15081: 008e2c94 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 15082: 00dc7d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 15083: 0096e8d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 15084: 007a91ec 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 15083: 0096e8f0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 15084: 007a920c 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 15085: 00d9f218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 15086: 002ad8d8 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 15087: 00d9a404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 15088: 008cb3bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 15088: 008cb3dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 15089: 00d9491c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 15090: 00dc7278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 15091: 00d92900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 15092: 00751328 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 15093: 009429c8 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 15092: 00751348 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 15093: 009429e8 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15094: 00d8f778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15095: 00dc7bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15096: 00da3be4 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15097: 00d9bd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15098: 0099bb84 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15099: 008c18d4 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15100: 00821dd8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 15101: 00706810 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15102: 009073f8 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15098: 0099bba4 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15099: 008c18f4 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15100: 00821df8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15101: 00706830 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 15102: 00907418 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15103: 002986e0 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15104: 00da261c 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15105: 00dc77ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 15106: 009bac9c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15106: 009bacbc 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15107: 00d9d194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15108: 004ee96c 296 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15109: 002a7798 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 15110: 00dc8498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15111: 00dc6d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15112: 003015d4 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15113: 00bd13b8 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15114: 0098aadc 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15114: 0098aafc 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15115: 00dc60e3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15116: 00586670 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15117: 004150bc 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15118: 00d9b11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15119: 006a0494 224 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ - 15120: 00940d00 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15119: 006a04b0 224 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ + 15120: 00940d20 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15121: 00d8aba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15122: 005643ec 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15123: 00500a14 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15124: 00d9bca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15125: 00dc7fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15126: 00d9c650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15127: 00d97488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15128: 0098ae7c 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15128: 0098ae9c 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15129: 00dc60f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15130: 00dc6f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15131: 008cbd14 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15131: 008cbd34 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15132: 00581c70 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ 15133: 00ce6608 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_b │ │ │ │ 15134: 00ce647c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_d │ │ │ │ - 15135: 008c51a4 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15135: 008c51c4 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15136: 0041248c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15137: 00ce5798 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_8_v │ │ │ │ 15138: 00ce6584 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_h │ │ │ │ - 15139: 00785b80 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15140: 007e02a8 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15139: 00785ba0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 15140: 007e02c8 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15141: 00dc84f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15142: 00293f14 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15143: 00dc6126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15144: 006e8e88 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15145: 007a3050 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15144: 006e8ea8 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15145: 007a3070 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15146: 00493fdc 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15147: 00493de4 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15148: 009248a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15149: 007f57e0 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15150: 00998d48 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15148: 009248c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15149: 007f5800 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15150: 00998d68 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15151: 00d8d030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15152: 00d9359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 15153: 00dc7c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 15154: 007d2aec 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15155: 0090c568 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15156: 00817534 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15154: 007d2b0c 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15155: 0090c588 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15156: 00817554 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15157: 00da1a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15158: 00511d48 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15159: 004ec7ac 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15160: 00d9d414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15161: 007be120 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15161: 007be140 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15162: 0057bb68 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15163: 00cb8fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15164: 00dc707a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15165: 00d918f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15166: 00ce6500 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_w │ │ │ │ 15167: 00dc79c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15168: 00dc6d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15169: 009be84c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15169: 009be86c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15170: 0029b1bc 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15171: 00c810c4 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15172: 00dc822e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15173: 00d97528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15174: 00dc7b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15175: 0077dbf8 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15176: 008217e4 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15175: 0077dc18 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 15176: 00821804 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15177: 00da3998 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15178: 00d9e2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15179: 00dc6ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15180: 008fb7fc 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15181: 0083a554 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15180: 008fb81c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15181: 0083a574 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 15182: 0060e7ec 424 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_b │ │ │ │ - 15183: 009b4d20 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15183: 009b4d40 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15184: 00d9d794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15185: 00d8aa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15186: 0060ec6c 412 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_d │ │ │ │ - 15187: 00926c28 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15188: 00968db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15187: 00926c48 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15188: 00968dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15189: 00cb55a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15190: 00dc7956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ 15191: 00621200 448 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_h │ │ │ │ - 15192: 0082533c 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 15193: 0099a328 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15192: 0082535c 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15193: 0099a348 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15194: 00d975a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15195: 0060e994 372 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_h │ │ │ │ 15196: 00da2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15197: 0052e0ac 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15198: 00dc72a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15199: 00cb86a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15200: 00dc75ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15201: 002a7bb4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15202: 00961efc 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15203: 00929678 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15202: 00961f1c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15203: 00929698 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15204: 00d01fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vs │ │ │ │ 15205: 0032d42c 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15206: 00dc747e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15207: 0094fa84 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15207: 0094faa4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15208: 00d01f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vv │ │ │ │ 15209: 00cb37c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15210: 00d90f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15211: 005144a8 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15212: 002fec18 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15213: 006213c0 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_w │ │ │ │ - 15214: 0078239c 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15215: 00936a68 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15214: 007823bc 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 15215: 00936a88 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15216: 005d8ef0 24 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_misa_ext │ │ │ │ 15217: 0060eb08 356 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_w │ │ │ │ - 15218: 00765968 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 15218: 00765988 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15219: 00dc7f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15220: 00cf38ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_b │ │ │ │ - 15221: 00967930 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15221: 00967950 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15222: 00dc7002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15223: 00cf3760 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_d │ │ │ │ 15224: 00dc7c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15225: 003ca04c 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15226: 00983d78 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15227: 00813290 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15228: 008c1020 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15226: 00983d98 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15227: 008132b0 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15228: 008c1040 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15229: 00514a44 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15230: 00dc6498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15231: 002fb5f8 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15232: 00cf3868 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_h │ │ │ │ 15233: 00dc6d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15234: 00d950a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15235: 00dc7c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 15236: 00384004 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15237: 00dc63a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15238: 009155c4 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15238: 009155e4 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15239: 0041270c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15240: 00dc60c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15241: 00d94bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15242: 00d9c394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15243: 00d8fd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15244: 008144d8 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15245: 006d55d4 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15244: 008144f8 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15245: 006d55f4 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15246: 00dc61d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15247: 002abd38 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15248: 002fdc9c 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 15249: 0077d810 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 15249: 0077d830 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15250: 00610998 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_b │ │ │ │ 15251: 00294024 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15252: 0041a574 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 15253: 00d8d628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 15254: 00d8aad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 15255: 0061104c 580 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_d │ │ │ │ 15256: 00da354c 4 OBJECT GLOBAL DEFAULT 25 usr_blobs │ │ │ │ 15257: 00dc6c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 15258: 00610bd4 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_h │ │ │ │ 15259: 00dc6e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 15260: 00d9e324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15261: 00d9122c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15262: 00da0fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15263: 00c6cca4 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 15264: 007657ac 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 15265: 0098b05c 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15264: 007657cc 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 15265: 0098b07c 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15266: 00cf37e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_w │ │ │ │ - 15267: 0094d880 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15268: 008e093c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15267: 0094d8a0 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15268: 008e095c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15269: 00dc7a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15270: 00d9b92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15271: 00da0efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15272: 002fe694 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ - 15273: 007161f4 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 15273: 00716214 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15274: 00dc6b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15275: 005f96b0 1888 FUNC GLOBAL DEFAULT 12 helper_vle8_v │ │ │ │ 15276: 00d97658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15277: 00610e10 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_w │ │ │ │ 15278: 00d8c228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15279: 009907a0 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15279: 009907c0 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15280: 00dc62e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15281: 00dc8486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15282: 00d9dfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15283: 00d9a1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15284: 006d417c 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15284: 006d419c 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15285: 00dc7804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15286: 00dc798a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15287: 0050211c 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15288: 008d61ac 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15288: 008d61cc 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15289: 00d8e7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15290: 002683bc 220 FUNC GLOBAL DEFAULT 12 decode_xtheadmempair │ │ │ │ 15291: 00dc7f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15292: 00cfa00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_b │ │ │ │ 15293: 00568fe0 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15294: 009725a4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15294: 009725c4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15295: 00cf9e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_d │ │ │ │ 15296: 00c6b830 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15297: 00d8f27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15298: 00902f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15299: 009cf850 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15300: 0096a164 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15301: 008e3ae0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15298: 00902f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15299: 009cf870 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15300: 0096a184 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15301: 008e3b00 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15302: 00cffbd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_b │ │ │ │ 15303: 00dc8482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15304: 00d9f208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15305: 00cf9f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_h │ │ │ │ 15306: 00d9c1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15307: 008a4694 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15307: 008a46b4 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15308: 00cb373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15309: 008cb418 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15309: 008cb438 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15310: 00cb9070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15311: 00d97f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15312: 00dc791a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15313: 00cffb50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_h │ │ │ │ 15314: 0027fc6c 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15315: 00c7e9f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15316: 00dc73f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 15317: 005ed82c 172 FUNC GLOBAL DEFAULT 12 helper_wrs_nto │ │ │ │ 15318: 00da0478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 15319: 00d9fbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 15320: 0070dc54 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 15320: 0070dc74 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15321: 00cb8ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15322: 00dc7bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15323: 00d8f088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 15324: 0070f384 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 15325: 0096346c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15324: 0070f3a4 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 15325: 0096348c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15326: 00dc8660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 15327: 00706e9c 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 15327: 00706ebc 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15328: 00cf9f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_w │ │ │ │ 15329: 00cec98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmand_mm │ │ │ │ 15330: 00582104 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15331: 00dc7462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15332: 0061d6ac 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_b │ │ │ │ 15333: 0059b79c 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15334: 00dc627c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15335: 007e9cbc 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15335: 007e9cdc 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15336: 00dc6f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15337: 00da17a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ 15338: 0061d7cc 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_d │ │ │ │ - 15339: 007fa054 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15339: 007fa074 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15340: 00d93bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15341: 00dc6dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15342: 0095b838 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15342: 0095b858 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15343: 00cffacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_w │ │ │ │ 15344: 00dc65d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 15345: 007821ac 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15346: 00ae9d34 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15345: 007821cc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 15346: 00ae9d54 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15347: 00c7e950 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15348: 0061d70c 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_h │ │ │ │ 15349: 002902f0 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15350: 006e68e4 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15350: 006e6904 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15351: 00d97518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 15352: 00930920 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15352: 00930940 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15353: 0051d39c 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15354: 00d9e774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15355: 007c008c 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15355: 007c00ac 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15356: 00dc6850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15357: 0051885c 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 15358: 00718254 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15359: 008fd214 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15360: 00916574 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15358: 00718274 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 15359: 008fd234 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15360: 00916594 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15361: 00d9fe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15362: 004ee1f4 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15363: 007f2a4c 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15363: 007f2a6c 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15364: 00dc8bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15365: 002a7fe8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15366: 00dc837c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15367: 00dc79ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15368: 008cfab0 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15369: 00930d54 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15368: 008cfad0 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15369: 00930d74 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15370: 0061d76c 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_w │ │ │ │ 15371: 00da1234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15372: 00480bb8 108 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 15373: 00dc8618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15374: 00903cc8 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15375: 0090de00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15374: 00903ce8 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15375: 0090de20 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15376: 0058700c 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 15377: 009a3530 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15378: 0088c624 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15377: 009a3550 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15378: 0088c644 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15379: 00d8b614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15380: 0086b18c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15381: 007fa094 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15380: 0086b1ac 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15381: 007fa0b4 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15382: 0045eebc 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15383: 00d95748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15384: 009632a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15385: 00942648 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15384: 009632c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15385: 00942668 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15386: 00c81458 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15387: 00dc803e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15388: 0058c420 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15389: 00995674 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15389: 00995694 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15390: 00cf34cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_b │ │ │ │ - 15391: 009b7274 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15392: 00911e68 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15391: 009b7294 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15392: 00911e88 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15393: 00cf3340 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_d │ │ │ │ 15394: 00dc78d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15395: 00dc81e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15396: 003ddacc 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 15397: 0048eb58 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15398: 00dc818a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15399: 007abd44 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15400: 0099bf90 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15399: 007abd64 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15400: 0099bfb0 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15401: 00d93f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15402: 0041299c 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15403: 00cf3448 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_h │ │ │ │ 15404: 00d8d858 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15405: 00dc67d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15406: 00dc771a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 15407: 00781178 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 15407: 00781198 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15408: 00dc678c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15409: 00dc806c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15410: 00294124 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15411: 007b0a00 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 15412: 00747a90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 15411: 007b0a20 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15412: 00747ab0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15413: 00d9ab44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15414: 005817bc 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15415: 00d8b814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15416: 008fee9c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15416: 008feebc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15417: 00d9c164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15418: 00d96f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15419: 0048ef78 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15420: 008c304c 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15421: 00b2c6bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15422: 007e51fc 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15423: 007a2c5c 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15420: 008c306c 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15421: 00b2c6dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15422: 007e521c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15423: 007a2c7c 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15424: 00d8a210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15425: 0098650c 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15426: 0098cb50 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15427: 009291b8 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15425: 0098652c 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15426: 0098cb70 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15427: 009291d8 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15428: 00dc7232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15429: 00cf33c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_w │ │ │ │ 15430: 002fd310 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15431: 008dca44 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15432: 008ca1c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15431: 008dca64 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15432: 008ca1e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15433: 00dc6ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15434: 007a8b9c 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15435: 007a3258 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15434: 007a8bbc 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15435: 007a3278 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15436: 00d97ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15437: 00dc72f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15438: 00801434 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15438: 00801454 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15439: 0033eeb4 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15440: 0075e394 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15440: 0075e3b4 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15441: 00d9441c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15442: 00dc6f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15443: 00d9db94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15444: 00dc792e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15445: 00dc7990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15446: 00d9050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15447: 00dc7512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15448: 00dc8420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15449: 0059b4a4 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15450: 00d9121c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15451: 007f7900 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15451: 007f7920 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15452: 00dc81d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15453: 00d9c910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 15454: 00d8eaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ 15455: 005bbcd8 580 FUNC GLOBAL DEFAULT 12 riscv_rom_copy_firmware_info │ │ │ │ - 15456: 00990db4 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15457: 009b5478 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 15458: 0074774c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 15456: 00990dd4 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15457: 009b5498 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15458: 0074776c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15459: 00dc7b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15460: 00dc77f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15461: 00cb6628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15462: 00dc83a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15463: 00dc7912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15464: 00d9ee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 15465: 0085a168 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15465: 0085a188 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15466: 00d9cee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15467: 00da22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15468: 00580f30 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15469: 00b83d28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15469: 00b83d48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15470: 00cb7c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15471: 00dc782a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15472: 0055d498 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15473: 00d9c0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15474: 00cb36b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15475: 009b4d08 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15475: 009b4d28 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15476: 00dc7fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 15477: 0074442c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 15477: 0074444c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15478: 00d9340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15479: 00dc69c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15480: 00dbd9a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 15481: 00dc8c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15482: 00d8bdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15483: 005af268 88 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15484: 00d03174 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_d │ │ │ │ 15485: 00d8df7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15486: 00d9d9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15487: 00553d28 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15488: 00d9e354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15489: 0099aebc 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15489: 0099aedc 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15490: 00dc6b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15491: 00d03384 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_h │ │ │ │ - 15492: 009aca4c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15493: 00914958 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15492: 009aca6c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15493: 00914978 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15494: 00516958 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15495: 009030e0 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15495: 00903100 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15496: 004d7030 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15497: 00da01c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15498: 00904f50 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15498: 00904f70 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15499: 003e2710 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15500: 00da0528 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15501: 00ca2270 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15502: 00dc711a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15503: 00cb99d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15504: 00d90e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15505: 00dc7a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15506: 00d8dc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15507: 00d9daf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15508: 00dc8c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15509: 009a9840 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 15510: 007f4500 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15509: 009a9860 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 15510: 007f4520 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15511: 00dc7488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15512: 00d02f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_s │ │ │ │ 15513: 00d92960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15514: 004d2f10 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ 15515: 005eb188 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_lu │ │ │ │ - 15516: 00814084 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15516: 008140a4 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15517: 00dc8588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 15518: 0072fa90 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 15518: 0072fab0 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15519: 00d95628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15520: 00d9f3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15521: 00dc6cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15522: 0025e584 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15523: 009b527c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15524: 009930b8 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15523: 009b529c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15524: 009930d8 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15525: 00dc69d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15526: 008d71c0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15526: 008d71e0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15527: 00d8ba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15528: 00d94b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15529: 00d8abd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15530: 00dc856c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15531: 008d07d4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15531: 008d07f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15532: 0025e350 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15533: 0096c7e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15533: 0096c800 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15534: 00dc64d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15535: 008ff2b8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15535: 008ff2d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15536: 00432094 296 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 15537: 0058ed8c 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15538: 00dc64ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15539: 00c70130 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ - 15540: 0078bd30 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 15540: 0078bd50 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15541: 0040a400 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15542: 0093f140 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15542: 0093f160 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15543: 003e70cc 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15544: 004630f8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15545: 00512f0c 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15546: 00dc6ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15547: 003e253c 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ - 15548: 0071d8a4 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 15548: 0071d8c4 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15549: 00dc61e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15550: 00dc614e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15551: 00d9d2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15552: 00d8f698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15553: 00581b68 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15554: 0058fac4 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15555: 009489c8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15555: 009489e8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15556: 00d92410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15557: 00d904bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15558: 002c8054 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15559: 00da1a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15560: 00d90b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15561: 0098fe18 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15561: 0098fe38 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15562: 00d924d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15563: 00d9323c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 15564: 007eb4cc 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 15564: 007eb4ec 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 15565: 00cb6b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15566: 00da39b0 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15567: 006f5abc 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15567: 006f5adc 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15568: 00d8b0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15569: 00c7c590 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15570: 008e4bec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15570: 008e4c0c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15571: 00d9a3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 15572: 0070dc5c 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 15572: 0070dc7c 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15573: 00d8fb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15574: 008c98c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15575: 00926898 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15576: 008c4dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15577: 008c66c4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15574: 008c98e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15575: 009268b8 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15576: 008c4e1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15577: 008c66e4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15578: 00dc7122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15579: 008fae9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 15580: 0070b9dc 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 15579: 008faebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15580: 0070b9fc 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15581: 00dc6890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15582: 005b4e9c 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15583: 00dc624c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15584: 00929c28 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15584: 00929c48 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15585: 00da0518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15586: 006e5220 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15586: 006e5240 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15587: 00299ad8 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15588: 00514760 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 15589: 0076fdec 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 15589: 0076fe0c 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15590: 00cbddf0 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15591: 00dc6766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15592: 0092ed20 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15592: 0092ed40 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15593: 0063d3a4 412 FUNC GLOBAL DEFAULT 12 helper_vmnor_mm │ │ │ │ 15594: 003ddb3c 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15595: 00dc683c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 15596: 00dc789e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 15597: 00958680 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15598: 009642cc 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15599: 007bcf40 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15597: 009586a0 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15598: 009642ec 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15599: 007bcf60 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15600: 00dc73c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15601: 00dc6b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15602: 00dc60ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15603: 00d8d7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15604: 00d9f39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15605: 00417418 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15606: 002fff50 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15607: 008209e8 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15608: 0088c3bc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15609: 00975394 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15607: 00820a08 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15608: 0088c3dc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15609: 009753b4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15610: 00392490 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15611: 00518240 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15612: 00cb7078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15613: 0090ffdc 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15613: 0090fffc 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15614: 00d95448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15615: 00821c30 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15615: 00821c50 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15616: 00da094c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15617: 00dc76e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15618: 0033bf20 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15619: 00dc7b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15620: 00dc67ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15621: 00333f48 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15622: 00d9f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15623: 00dc6fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ 15624: 005ea150 80 FUNC GLOBAL DEFAULT 12 helper_flt_d │ │ │ │ - 15625: 0093cc34 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15625: 0093cc54 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15626: 00dc7ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15627: 0093f5ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15627: 0093f60c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15628: 005eabc8 160 FUNC GLOBAL DEFAULT 12 helper_flt_h │ │ │ │ 15629: 00dc646e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15630: 0099a090 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15630: 0099a0b0 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ 15631: 0062e360 424 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_d │ │ │ │ - 15632: 007b12d8 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15632: 007b12f8 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15633: 002a495c 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15634: 003ad850 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 15635: 00742154 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 15635: 00742174 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15636: 00330844 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15637: 00da1544 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15638: 0062e03c 424 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_h │ │ │ │ - 15639: 0079a308 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 15639: 0079a328 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15640: 00dc73bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15641: 00dc7be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15642: 00dc8232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ 15643: 005e99ec 112 FUNC GLOBAL DEFAULT 12 helper_flt_s │ │ │ │ - 15644: 0094ba8c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15644: 0094baac 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15645: 00dc70aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 15646: 007165b8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 15646: 007165d8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15647: 00559a60 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15648: 006e689c 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15649: 007272a0 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15648: 006e68bc 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15649: 007272c0 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15650: 00606a3c 620 FUNC GLOBAL DEFAULT 12 helper_vs2r_v │ │ │ │ 15651: 00dc7f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15652: 00591bd8 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15653: 00cf6f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_b │ │ │ │ 15654: 002a3e90 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15655: 00924230 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15655: 00924250 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ 15656: 00cf6e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_d │ │ │ │ - 15657: 007d8548 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15658: 00955364 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15657: 007d8568 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15658: 00955384 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15659: 00d8b248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 15660: 00ceb90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_b │ │ │ │ 15661: 002a7394 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15662: 00cf6f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_h │ │ │ │ 15663: 0062e1e4 380 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_w │ │ │ │ 15664: 00dc80ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15665: 00994820 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15666: 009bf044 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15665: 00994840 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15666: 009bf064 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15667: 00dc69fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15668: 00cb2cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15669: 00ceb780 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_d │ │ │ │ 15670: 00d955f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15671: 00d8fbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 15672: 00d98e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 15673: 008ed470 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15673: 008ed490 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15674: 00d9eaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15675: 00821ba0 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15675: 00821bc0 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15676: 00dc689c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ 15677: 00ceb888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_h │ │ │ │ - 15678: 0081684c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15679: 006e4778 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15680: 0093161c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15681: 008d12a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15678: 0081686c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15679: 006e4798 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15680: 0093163c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15681: 008d12c8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15682: 00d8ab78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15683: 0029a1c0 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15684: 00dc6b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15685: 005220dc 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15686: 00cf6e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_w │ │ │ │ 15687: 002dff94 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 15688: 007364e8 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15689: 007b8c98 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15690: 00b83d88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15688: 00736508 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 15689: 007b8cb8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15690: 00b83da8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15691: 00d8a150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15692: 00ce038c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v │ │ │ │ 15693: 00518cdc 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 15694: 0073e80c 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 15694: 0073e82c 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15695: 00d9901c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15696: 00d84970 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15697: 00dc6a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15698: 0085864c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15698: 0085866c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ 15699: 00ceb804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_w │ │ │ │ - 15700: 00870938 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15700: 00870958 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15701: 005acbf0 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15702: 008cb920 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15702: 008cb940 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15703: 00dc8458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15704: 007c5298 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15704: 007c52b8 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15705: 00d97258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15706: 00dc60d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15707: 009aeca4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15707: 009aecc4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15708: 00d8a160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15709: 00dc841e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15710: 0056bc70 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15711: 00969f24 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15712: 0080991c 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15711: 00969f44 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15712: 0080993c 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15713: 00d8c428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15714: 00555158 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15715: 00d90c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15716: 00dc7326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15717: 00d9829c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ 15718: 00dc6c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15719: 00dc7d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15720: 00994060 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15721: 00824f84 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15720: 00994080 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15721: 00824fa4 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 15722: 00da3550 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 15723: 00421414 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15724: 007539d0 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15725: 007e4420 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15724: 007539f0 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15725: 007e4440 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15726: 00d9e6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15727: 00d9a704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15728: 0053b92c 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15729: 00cf83b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_b │ │ │ │ 15730: 00dc7920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15731: 00dc61d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15732: 00dc66e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15733: 00dc788a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 15734: 00d99824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15735: 00d8b624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15736: 005ea0a0 88 FUNC GLOBAL DEFAULT 12 helper_fle_d │ │ │ │ 15737: 00dc683e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15738: 00299470 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15739: 00946520 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15739: 00946540 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15740: 00d9b97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15741: 00cf832c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_h │ │ │ │ 15742: 002e112c 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15743: 005eaa78 168 FUNC GLOBAL DEFAULT 12 helper_fle_h │ │ │ │ 15744: 00421554 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15745: 00751418 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15745: 00751438 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15746: 0056ff80 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15747: 00d991bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15748: 0095b27c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15749: 0093e944 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15748: 0095b29c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15749: 0093e964 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15750: 00dc77f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 15751: 00dc8480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15752: 0098667c 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15752: 0098669c 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15753: 002a5664 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15754: 00d8d060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 15755: 0094ff44 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15755: 0094ff64 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15756: 00cbdd80 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15757: 005e98fc 120 FUNC GLOBAL DEFAULT 12 helper_fle_s │ │ │ │ 15758: 00d8b374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 15759: 00cec5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vv │ │ │ │ 15760: 00cf82a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_w │ │ │ │ 15761: 00dc7866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 15762: 006eab88 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15763: 007a4858 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15762: 006eaba8 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15763: 007a4878 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15764: 00d9ed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15765: 0032ac70 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15766: 003e26e0 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15767: 00d9d744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15768: 0096f1c0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15768: 0096f1e0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ 15769: 00cf29f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vx │ │ │ │ - 15770: 007e856c 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15770: 007e858c 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15771: 005b151c 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15772: 00da0468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15773: 009ba6c0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15773: 009ba6e0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15774: 00d9b0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15775: 00dc7522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15776: 00d9d714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15777: 00d92390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15778: 00dc7ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15779: 0058b93c 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15780: 00820034 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15780: 00820054 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15781: 00dc8c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15782: 008e4d30 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15783: 00920988 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15784: 008c96a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15782: 008e4d50 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15783: 009209a8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15784: 008c96c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ 15785: 00d02598 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm4 │ │ │ │ - 15786: 0090ebf0 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15787: 009096c0 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15786: 0090ec10 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15787: 009096e0 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15788: 004d535c 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 15789: 00d0261c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm8 │ │ │ │ 15790: 00cf412c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_b │ │ │ │ 15791: 00d8e01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15792: 00dc66d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15793: 00dc68f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15794: 00d8f8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 15795: 0070d294 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 15795: 0070d2b4 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15796: 00305b54 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15797: 00d990cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15798: 00d9da24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15799: 00421b10 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15800: 00812aa4 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15800: 00812ac4 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ 15801: 00cbfa1c 24 OBJECT GLOBAL DEFAULT 24 riscv_misa_ext_implied_rules │ │ │ │ 15802: 00cf3fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_d │ │ │ │ - 15803: 008c5d24 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15803: 008c5d44 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15804: 00d8cc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15805: 009330b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15805: 009330d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15806: 00dc6aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 15807: 00d9c890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ 15808: 00cf40a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_h │ │ │ │ - 15809: 0098b0ac 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15809: 0098b0cc 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15810: 00d94b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15811: 00d8aa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15812: 00755030 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15812: 00755050 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15813: 00d95ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15814: 00d8f138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15815: 007f3108 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15815: 007f3128 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15816: 00316e08 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15817: 00c81110 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15818: 00dc7bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15819: 00dc7476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15820: 00dc6097 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15821: 008c40d8 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15821: 008c40f8 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15822: 00d982bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 15823: 0031787c 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15824: 004ff9fc 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15825: 00dc6dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15826: 00986b18 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15826: 00986b38 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15827: 00dc768c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15828: 00d94f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15829: 00d99b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15830: 00ce4d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmvr_v │ │ │ │ 15831: 002deee0 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15832: 009099e0 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15832: 00909a00 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15833: 00dc643c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15834: 009024ec 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15834: 0090250c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15835: 00cf4024 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_w │ │ │ │ 15836: 00d8a240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15837: 00d9d2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15838: 00cf77d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_b │ │ │ │ 15839: 00dc77b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 15840: 003381f4 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15841: 0053b5d8 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ 15842: 00cf7648 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_d │ │ │ │ 15843: 00d9c740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 15844: 0093f47c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15844: 0093f49c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15845: 00dc6492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 15846: 00dc8c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15847: 00dc6be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15848: 00cf7750 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_h │ │ │ │ 15849: 00d93b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15850: 00d9c334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15851: 0029aaac 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15852: 00d9a9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15853: 00d941ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15854: 00ced2d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_b │ │ │ │ 15855: 0025f18c 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15856: 008cdbcc 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15856: 008cdbec 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15857: 00dc6bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15858: 00d9f158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15859: 00ced148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_d │ │ │ │ 15860: 00dc679c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15861: 00dc7266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15862: 005f92c4 112 FUNC GLOBAL DEFAULT 12 helper_vlse8_v │ │ │ │ 15863: 00dc832c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_READ_DSTATE │ │ │ │ 15864: 00cb77b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15865: 008170e0 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15865: 00817100 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15866: 002a1e84 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15867: 00ced250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_h │ │ │ │ 15868: 00dbd9e9 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15869: 00d844b4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15870: 00dc8406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 15871: 009c005c 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15871: 009c007c 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15872: 00dc6f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15873: 007489a0 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15873: 007489c0 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15874: 00dc7300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15875: 0048f020 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15876: 00cf76cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_w │ │ │ │ 15877: 00d8c0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15878: 00dc75d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 15879: 00792bc8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 15879: 00792be8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15880: 00d99d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15881: 00dc8072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15882: 00dc63b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15883: 008db464 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15883: 008db484 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15884: 0037ac30 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15885: 007f61c0 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15885: 007f61e0 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15886: 003e0e38 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15887: 00961940 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15887: 00961960 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15888: 00d8f43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15889: 00982b5c 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15889: 00982b7c 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15890: 00dc6212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15891: 0053b638 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15892: 00d0051c 132 OBJECT GLOBAL DEFAULT 24 helper_info_itrigger_match │ │ │ │ - 15893: 008c96fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15893: 008c971c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15894: 00dc6f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15895: 0059ac34 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15896: 00ced1cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_w │ │ │ │ 15897: 00dc6095 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15898: 008fb120 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15898: 008fb140 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15899: 00d9c094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15900: 00dc77fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 15901: 00c8167c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15902: 008c0a74 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15903: 009cdae0 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15902: 008c0a94 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15903: 009cdb00 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15904: 00dc7396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15905: 00ce248c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_d │ │ │ │ 15906: 00d8cde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15907: 00dc6644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15908: 00918d18 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15908: 00918d38 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15909: 00c80d34 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15910: 00d96b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15911: 00990ab4 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15911: 00990ad4 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15912: 00c81164 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15913: 0096f8e0 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15914: 007e7554 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15913: 0096f900 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15914: 007e7574 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15915: 00d8f37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15916: 00968740 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15917: 009cca60 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15916: 00968760 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15917: 009cca80 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15918: 00dc7b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15919: 009b219c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15919: 009b21bc 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15920: 00d97428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15921: 00d9ba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 15922: 006cd824 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 15922: 006cd844 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 15923: 00dc7f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15924: 00940594 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15924: 009405b4 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15925: 00dc6224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 15926: 0071f120 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 15926: 0071f140 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15927: 00dc83f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15928: 00dc6d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 15929: 00ce2510 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_w │ │ │ │ 15930: 005b81d8 2456 FUNC GLOBAL DEFAULT 12 tdata_csr_write │ │ │ │ - 15931: 0074654c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 15931: 0074656c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15932: 00381728 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 15933: 00794568 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 15934: 00906c1c 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 15935: 007bea84 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15933: 00794588 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 15934: 00906c3c 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15935: 007beaa4 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ 15936: 00ce0a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_d │ │ │ │ - 15937: 007e8f88 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15937: 007e8fa8 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15938: 00dc84e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15939: 00d9fba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15940: 00da0bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15941: 00dc63e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15942: 00ce0b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_h │ │ │ │ 15943: 00d9f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15944: 00d9353c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15945: 008cb080 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 15946: 0071f588 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 15945: 008cb0a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15946: 0071f5a8 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 15947: 005c4870 20 FUNC GLOBAL DEFAULT 12 virt_is_iommu_sys_enabled │ │ │ │ 15948: 0058eab4 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15949: 00c81f8c 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15950: 00427590 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15951: 002fd818 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15952: 00dc667e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15953: 009ac350 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15953: 009ac370 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15954: 00563dd4 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15955: 00dc618a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15956: 00d9390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15957: 00821bb0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15957: 00821bd0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15958: 00d8c328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15959: 003e21e4 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 15960: 00dc60ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15961: 00da0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15962: 00dc64a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15963: 00c7c4c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15964: 00d9416c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15965: 005b44dc 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 15966: 00ce0ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_w │ │ │ │ - 15967: 0097ac28 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15967: 0097ac48 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15968: 002fe1a4 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15969: 00d95d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 15970: 0074ee10 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15970: 0074ee30 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15971: 0041dccc 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15972: 00d91b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15973: 002a86c0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15974: 008543bc 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15975: 009a59c8 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15974: 008543dc 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15975: 009a59e8 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15976: 00cff5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_b │ │ │ │ 15977: 00d8ac08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 15978: 009035f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15979: 007ef6c4 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15980: 00821574 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 15981: 00746258 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 15978: 00903618 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15979: 007ef6e4 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15980: 00821594 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15981: 00746278 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15982: 00cb66ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 15983: 0073f978 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 15983: 0073f998 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 15984: 00d8d010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15985: 00d9ba8c 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ 15986: 00cff520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_h │ │ │ │ - 15987: 0095513c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15987: 0095515c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15988: 0051146c 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15989: 00908a20 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15989: 00908a40 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15990: 00d96a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15991: 00dc8066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15992: 00dc6d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15993: 0091dd2c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15993: 0091dd4c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15994: 00d9ebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15995: 00d8a550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15996: 00c80c04 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15997: 00d8adf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15998: 00564864 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15999: 00dc7f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 16000: 00dc779e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ - 16001: 00868508 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16001: 00868528 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16002: 00dc7a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16003: 0055c710 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 16004: 00d01c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vs │ │ │ │ - 16005: 0072c898 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 16005: 0072c8b8 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16006: 00dc8484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 16007: 00d01a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vv │ │ │ │ 16008: 00443dfc 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16009: 00d9341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ 16010: 00cff49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_w │ │ │ │ - 16011: 0094e138 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16011: 0094e158 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16012: 00dc74ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16013: 006e6df4 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16013: 006e6e14 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16014: 00d93adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16015: 00492574 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16016: 00dc7a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 16017: 0077f560 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 16017: 0077f580 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16018: 00d9f2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16019: 00d9bef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 16020: 00913ff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16021: 009b04b4 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16020: 00914018 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16021: 009b04d4 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 16022: 00dc630c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 16023: 00dc6a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 16024: 00d92970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 16025: 00da0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 16026: 00cb3844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 16027: 00d8f7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 16028: 00608040 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_b │ │ │ │ 16029: 00dc654a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 16030: 0078bbe8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 16030: 0078bc08 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 16031: 00d903ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 16032: 00dc85da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 16033: 00b83e60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 16033: 00b83e80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 16034: 00dc7f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 16035: 005223b4 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 16036: 00dc7fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 16037: 00dc6f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 16038: 005daa94 220 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_name │ │ │ │ 16039: 006080a0 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_h │ │ │ │ - 16040: 007dcc48 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 16040: 007dcc68 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 16041: 00dc68ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 16042: 00c7a038 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 16043: 00549d78 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 16044: 00511050 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 16045: 00dc626a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 16046: 008ebf3c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 16046: 008ebf5c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 16047: 00dc7724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ 16048: 00ce0bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_d │ │ │ │ - 16049: 007b1950 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 16049: 007b1970 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 16050: 00d920d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 16051: 00dc6e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 16052: 00d9efb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 16053: 00dc6342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 16054: 00513160 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 16055: 00d95fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 16056: 00ce0cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_h │ │ │ │ 16057: 00dc840a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 16058: 00dc7e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 16059: 00608100 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_w │ │ │ │ - 16060: 0070b8a8 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 16060: 0070b8c8 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 16061: 00d8f3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 16062: 0039188c 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 16063: 00816944 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 16064: 0071a790 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 16065: 007f7708 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 16063: 00816964 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 16064: 0071a7b0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 16065: 007f7728 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 16066: 00da1fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 16067: 0073ffc0 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 16067: 0073ffe0 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 16068: 00d97138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 16069: 00573364 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 16070: 00dc7df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 16071: 008d3200 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 16072: 0071a898 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 16073: 009332e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 16071: 008d3220 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 16072: 0071a8b8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 16073: 00933300 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 16074: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 16075: 00d8f188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 16076: 00965f44 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 16076: 00965f64 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 16077: 00dc86a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 16078: 00ce0c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_w │ │ │ │ 16079: 002dfd54 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ 16080: 00cf8cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_b │ │ │ │ 16081: 0061b90c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_b │ │ │ │ - 16082: 00753b40 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 16082: 00753b60 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 16083: 002bb438 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 16084: 00cef5e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_b │ │ │ │ 16085: 005eb0d0 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_wu │ │ │ │ 16086: 0061ba2c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_d │ │ │ │ 16087: 00dc7ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 16088: 0054fc58 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 16089: 00cef458 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_d │ │ │ │ 16090: 00cf8c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_h │ │ │ │ 16091: 0058c004 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 16092: 00d03d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_d │ │ │ │ 16093: 00cef560 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_h │ │ │ │ 16094: 00dc7dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 16095: 0061b96c 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_h │ │ │ │ 16096: 00d93a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 16097: 0090e534 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 16098: 008e6e68 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 16097: 0090e554 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 16098: 008e6e88 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ 16099: 00d03fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_h │ │ │ │ - 16100: 009d3c14 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 16100: 009d3c34 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 16101: 00cb6bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 16102: 0070ee40 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 16103: 009b11d0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 16102: 0070ee60 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ + 16103: 009b11f0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 16104: 0032e430 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 16105: 00dc636e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 16106: 00d95c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 16107: 00dc776a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 16108: 00d8d548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 16109: 00dc666a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 16110: 00dc67b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 16111: 0071df88 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 16111: 0071dfa8 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 16112: 00d03abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_s │ │ │ │ 16113: 00cf8bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_w │ │ │ │ 16114: 00cef4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_w │ │ │ │ 16115: 0061b9cc 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_w │ │ │ │ 16116: 00d98ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 16117: 007244f8 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 16117: 00724518 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 16118: 002ac0a8 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 16119: 00dc6628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 16120: 00d9bcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 16121: 00dc8000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 16122: 00dc813c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 16123: 00dc6356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 16124: 00dc6f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -16136,536 +16136,536 @@ │ │ │ │ 16132: 00548b10 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 16133: 00c7a998 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 16134: 00dc6610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 16135: 00cb5e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 16136: 00da0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 16137: 00290004 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 16138: 00dc6b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 16139: 0078bf28 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 16139: 0078bf48 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 16140: 00d8d6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 16141: 002fe550 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 16142: 00c7c518 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 16143: 00cb70fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 16144: 00dc6660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 16145: 005b2c74 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 16146: 00d9053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16147: 00d98a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16148: 00491c44 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16149: 00d952a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16150: 00d8f42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16151: 00dc7552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16152: 00908ea4 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16152: 00908ec4 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16153: 00dc7da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16154: 0094aeec 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16154: 0094af0c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16155: 005648bc 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16156: 0098fa1c 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16156: 0098fa3c 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16157: 00dc7ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16158: 00c808b4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16159: 00dc6518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16160: 00414bc8 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16161: 008febcc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16162: 008ca168 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16163: 007bbfc4 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16161: 008febec 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16162: 008ca188 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16163: 007bbfe4 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16164: 00dc650e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16165: 008efa4c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16165: 008efa6c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16166: 00dc7cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 16167: 0077b058 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 16167: 0077b078 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16168: 00dc83a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16169: 00d9474c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 16170: 007843bc 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16171: 007f5aac 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16170: 007843dc 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 16171: 007f5acc 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16172: 00d9f028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16173: 00808ccc 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16173: 00808cec 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16174: 002ca210 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16175: 00dc6fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16176: 00dc7d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16177: 00da2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16178: 008c34cc 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16178: 008c34ec 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16179: 002b5164 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16180: 00dc7156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ 16181: 00d96130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_READ_EVENT │ │ │ │ - 16182: 007c53b0 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16182: 007c53d0 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16183: 00dc85c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16184: 00b83c80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16184: 00b83ca0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16185: 00d8e48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16186: 00dc60b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16187: 008cebac 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16188: 007bd124 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16187: 008cebcc 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16188: 007bd144 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16189: 00cfcbe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_h │ │ │ │ 16190: 00dc7bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16191: 00d91d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16192: 00522c40 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16193: 005a3448 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16194: 00dc79a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16195: 00dc75f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16196: 004298f0 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16197: 00d978e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16198: 00dc667c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16199: 0059032c 188 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16200: 008f8ce0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16200: 008f8d00 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16201: 00da18b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16202: 00dc6856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16203: 00dc705e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16204: 00d9ee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16205: 00dc7e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16206: 00912f5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16206: 00912f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16207: 00dc8268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16208: 00d9f7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16209: 00dc69c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16210: 00da01b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16211: 00d8c678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16212: 0051a900 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16213: 008db264 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16213: 008db284 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16214: 00dc6a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16215: 00dc8678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16216: 00cfcb5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_w │ │ │ │ 16217: 00cfec5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_b │ │ │ │ 16218: 00dc613e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16219: 008b0a60 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16219: 008b0a80 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16220: 00dc7d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16221: 00dc84d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16222: 00d8ee6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16223: 00d96e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16224: 00cfebd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_h │ │ │ │ 16225: 00cf1240 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_d │ │ │ │ 16226: 00d99b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16227: 0084e588 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 16228: 00746868 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 16227: 0084e5a8 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16228: 00746888 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16229: 00d95648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16230: 00dc84ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16231: 00cf1348 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_h │ │ │ │ 16232: 00d8fa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16233: 00d8bf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16234: 00929834 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16234: 00929854 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16235: 0061f3ec 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_b │ │ │ │ 16236: 00dc6512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16237: 0099d960 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16238: 008ea00c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16237: 0099d980 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16238: 008ea02c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16239: 00dc6802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16240: 00316ab0 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16241: 00dc6dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16242: 00ce7aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_b │ │ │ │ 16243: 0061f44c 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_h │ │ │ │ - 16244: 00748a48 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16244: 00748a68 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16245: 00ce791c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_d │ │ │ │ 16246: 00cfeb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_w │ │ │ │ 16247: 00dc67f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16248: 0098c624 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16248: 0098c644 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16249: 00ce7a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_h │ │ │ │ - 16250: 007a0040 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16250: 007a0060 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16251: 00cf44c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_b │ │ │ │ 16252: 00dc7a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16253: 00cf12c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_w │ │ │ │ 16254: 0042d718 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16255: 00330958 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16256: 00dbd9db 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16257: 005bca10 168 FUNC GLOBAL DEFAULT 12 riscv_numa_get_default_cpu_node_id │ │ │ │ 16258: 00dc6e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16259: 00d8dcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16260: 00817618 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16260: 00817638 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16261: 00cf4444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_h │ │ │ │ 16262: 0048fdbc 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16263: 007590ac 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16263: 007590cc 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ 16264: 0061f4ac 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_w │ │ │ │ - 16265: 007f85e8 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16265: 007f8608 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16266: 00dc7dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16267: 008fd37c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16267: 008fd39c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16268: 00d9a334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16269: 004eecec 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 16270: 00745718 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 16270: 00745738 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16271: 00513f34 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16272: 005b44c4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16273: 002c9bfc 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16274: 005ace84 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 16275: 0072bd04 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 16275: 0072bd24 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16276: 0033bf60 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16277: 002b33d4 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16278: 00ce79a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_w │ │ │ │ 16279: 0063cd34 412 FUNC GLOBAL DEFAULT 12 helper_vmnand_mm │ │ │ │ 16280: 00da4bac 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16281: 008ca6cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16282: 00b0a838 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16281: 008ca6ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16282: 00b0a858 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16283: 0061a34c 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_b │ │ │ │ 16284: 0050cdd0 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16285: 00dc6472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16286: 00cf43c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_w │ │ │ │ 16287: 00dc60b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16288: 0053b3b0 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16289: 0061a46c 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_d │ │ │ │ 16290: 00dc6690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16291: 00c7e908 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16292: 0061a3ac 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_h │ │ │ │ 16293: 00dc82dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16294: 00d97b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16295: 007d8c14 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16295: 007d8c34 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16296: 00d98874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16297: 006004ac 596 FUNC GLOBAL DEFAULT 12 helper_vlxei64_8_v │ │ │ │ 16298: 00da1fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16299: 003ac224 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16300: 003dd154 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16301: 00da16c4 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16302: 00dc7b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16303: 00d9e520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16304: 0099f694 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16304: 0099f6b4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16305: 00dc6178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16306: 00d9093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16307: 00d96010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16308: 00dc70d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16309: 00d9dd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16310: 0029ea54 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16311: 00b99080 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16311: 00b990a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16312: 00dc6252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16313: 0061a40c 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_w │ │ │ │ 16314: 00dc838c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16315: 009b6430 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16315: 009b6450 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16316: 00d9b8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16317: 00d9c730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 16318: 00dc81e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16319: 008d3d10 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16319: 008d3d30 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16320: 00dc75a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16321: 00269b9c 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16322: 0099dd10 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16322: 0099dd30 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16323: 00dc7162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16324: 00dc783a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16325: 0051d1d8 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16326: 00dc7e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 16327: 00dc6fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16328: 00d9df34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 16329: 0074036c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 16329: 0074038c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 16330: 0058206c 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 16331: 00333d10 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 16332: 007451d8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 16332: 007451f8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 16333: 004d7a74 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 16334: 00dc7930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 16335: 00d9d2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 16336: 00d9d504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 16337: 00d98914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 16338: 00cb3e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16339: 00ce9368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_b │ │ │ │ 16340: 00dc731e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16341: 00dc73ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16342: 00dc76a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16343: 00ce91dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_d │ │ │ │ - 16344: 0071837c 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16345: 008ad198 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ - 16346: 0071a6f0 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 16344: 0071839c 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 16345: 008ad1b8 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16346: 0071a710 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16347: 00dc7a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16348: 0095add0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16348: 0095adf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16349: 00ce92e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_h │ │ │ │ 16350: 00dc625c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 16351: 0070e0cc 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16352: 00b990a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 16353: 007766dc 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 16351: 0070e0ec 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 16352: 00b990c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16353: 007766fc 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16354: 00dc859e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16355: 00dc812e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16356: 008e35e8 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16356: 008e3608 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16357: 005ff0d4 616 FUNC GLOBAL DEFAULT 12 helper_vlxei16_8_v │ │ │ │ 16358: 005febc4 644 FUNC GLOBAL DEFAULT 12 helper_vlxei8_32_v │ │ │ │ 16359: 00d9e724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16360: 00da1254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16361: 00d8a440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16362: 00915d84 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16363: 0092a9ac 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16362: 00915da4 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16363: 0092a9cc 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16364: 00d8c588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16365: 00562884 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16366: 00dc803a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16367: 00dc6b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16368: 008acb40 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16368: 008acb60 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16369: 00d8a3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 16370: 00719188 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 16370: 007191a8 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 16371: 002bc6a8 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16372: 00ce9260 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_w │ │ │ │ - 16373: 00952ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16373: 00952f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16374: 00dc6e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16375: 00dc6546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16376: 0051a9e0 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16377: 00dc80e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16378: 00d9ede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 16379: 00762968 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 16379: 00762988 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16380: 00d9b94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16381: 008afef0 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16382: 0099b840 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16381: 008aff10 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16382: 0099b860 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16383: 00d9b96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16384: 0080b868 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16384: 0080b888 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16385: 00dc7f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16386: 009089c4 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 16387: 0073ed50 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 16386: 009089e4 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16387: 0073ed70 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16388: 0050f5b0 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16389: 00814ccc 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16389: 00814cec 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16390: 00d8ea4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16391: 00cb2740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16392: 00501e74 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 16393: 00382c78 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16394: 00dc6c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16395: 0061bccc 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_b │ │ │ │ 16396: 00532b6c 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16397: 00d9392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16398: 00d988e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16399: 00ce5690 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_32_v │ │ │ │ - 16400: 007414e4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16401: 008e50b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16400: 00741504 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 16401: 008e50d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16402: 00553cc8 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16403: 00986b98 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16403: 00986bb8 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ 16404: 0061bd2c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_h │ │ │ │ - 16405: 0093fe7c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16405: 0093fe9c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16406: 00cb1f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16407: 002abcf4 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16408: 00d8ab08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16409: 00dc6bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16410: 00d98edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 16411: 00c80c4c 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16412: 0058c324 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 16413: 0056f52c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 16414: 00d8b6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 16415: 007411fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 16415: 0074121c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 16416: 0058c2b8 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 16417: 00d9d734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 16418: 0052db78 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 16419: 00d8d778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 16420: 00d91940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 16421: 007066d8 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 16421: 007066f8 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 16422: 005df698 920 FUNC GLOBAL DEFAULT 12 riscv_cpu_exec_interrupt │ │ │ │ 16423: 00d96ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 16424: 00dc6c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16425: 00d8fbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16426: 00d98764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16427: 0061bd8c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_w │ │ │ │ 16428: 00d9ab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16429: 00d8cdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16430: 00d8b5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16431: 0093333c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16431: 0093335c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16432: 005b3394 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 16433: 0041efd4 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 16434: 00d8fa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16435: 00944390 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16435: 009443b0 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16436: 00d95b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16437: 00d9a094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16438: 00953a7c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16438: 00953a9c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16439: 00d927e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16440: 00dc7578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16441: 00dc653a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16442: 005e8e38 52 FUNC GLOBAL DEFAULT 12 helper_fmadd_d │ │ │ │ 16443: 00cef1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_b │ │ │ │ - 16444: 007dfbe8 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16444: 007dfc08 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16445: 00611ba0 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_b │ │ │ │ 16446: 00cef038 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_d │ │ │ │ 16447: 00558f30 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16448: 002ff314 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16449: 00612260 592 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_d │ │ │ │ 16450: 005e8e6c 244 FUNC GLOBAL DEFAULT 12 helper_fmadd_h │ │ │ │ 16451: 00d8ca74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16452: 004255ac 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16453: 00cef140 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_h │ │ │ │ 16454: 002b8f28 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16455: 00d8ca24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16456: 00611de0 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_h │ │ │ │ 16457: 002a72a8 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16458: 00902e44 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16459: 00821994 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16458: 00902e64 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16459: 008219b4 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16460: 002a7b04 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16461: 00d9f148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16462: 00d9314c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 16463: 00d8eddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ 16464: 005e8da0 152 FUNC GLOBAL DEFAULT 12 helper_fmadd_s │ │ │ │ - 16465: 00922e88 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16465: 00922ea8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16466: 004d753c 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16467: 005d8f4c 272 FUNC GLOBAL DEFAULT 12 satp_mode_str │ │ │ │ 16468: 00387a30 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16469: 00d93d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16470: 00cef0bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_w │ │ │ │ 16471: 00612020 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_w │ │ │ │ 16472: 005498d4 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16473: 00dc691a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16474: 00d8be0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16475: 0058c174 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16476: 00cb57b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16477: 00da1118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16478: 007c3610 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16478: 007c3630 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16479: 00da000c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16480: 00519b74 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16481: 00dc670a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16482: 009137b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16483: 00757890 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16482: 009137d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16483: 007578b0 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 16484: 00d9852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 16485: 007e4844 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16485: 007e4864 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16486: 00d9a134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16487: 002d7740 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16488: 008cb6f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16488: 008cb718 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16489: 00ce5924 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse16_v │ │ │ │ 16490: 00cf2344 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_b │ │ │ │ - 16491: 0077d7c4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 16491: 0077d7e4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16492: 00cf21b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_d │ │ │ │ 16493: 00d8e7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16494: 00da1558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 16495: 00798440 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 16495: 00798460 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16496: 00cf22c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_h │ │ │ │ 16497: 00463104 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16498: 00d8e95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 16499: 00413bac 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 16500: 002abee4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 16501: 0076ca58 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 16501: 0076ca78 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 16502: 00cea3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_d │ │ │ │ 16503: 00d9e344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ 16504: 002681c0 180 FUNC GLOBAL DEFAULT 12 decode_xtheadfmv │ │ │ │ - 16505: 0079878c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 16505: 007987ac 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16506: 00cea4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_h │ │ │ │ 16507: 00dc71d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16508: 00d9beb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16509: 00d8c608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 16510: 0077e584 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 16510: 0077e5a4 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16511: 00dc769c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16512: 009839b0 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16512: 009839d0 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16513: 0051a5b4 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16514: 00d8df4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16515: 00d925d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16516: 00dc86a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16517: 00dc7558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16518: 00d90f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 16519: 00798708 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 16519: 00798728 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16520: 00cf223c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_w │ │ │ │ 16521: 00d9b27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16522: 0042d764 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16523: 00dc8c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16524: 007a49d8 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16524: 007a49f8 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16525: 00d8e9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 16526: 0078baa0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 16526: 0078bac0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16527: 00d8b5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16528: 00cea46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_w │ │ │ │ 16529: 003de40c 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16530: 00dc704a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16531: 007afd20 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16531: 007afd40 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 16532: 004cdb4c 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16533: 008ce030 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16533: 008ce050 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16534: 00da0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16535: 005ea000 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_d │ │ │ │ 16536: 0032e380 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16537: 005805c4 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16538: 009867e0 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16538: 00986800 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16539: 005eb268 124 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_h │ │ │ │ 16540: 002a7f34 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 16541: 004cfad0 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ 16542: 00cf36dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_b │ │ │ │ - 16543: 008de520 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16543: 008de540 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16544: 003a4530 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16545: 00d93f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16546: 00dc82aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16547: 00cf3550 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_d │ │ │ │ 16548: 005e9d00 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_l │ │ │ │ 16549: 00d90c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16550: 00d8d0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16551: 00cf3658 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_h │ │ │ │ - 16552: 007b14b0 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16552: 007b14d0 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16553: 00dc6c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16554: 00da3c80 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16555: 00dc77bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ 16556: 00dc7686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16557: 0041e4b8 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16558: 00d91e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16559: 005e9c70 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_w │ │ │ │ 16560: 00d97e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16561: 00dc69da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16562: 00dc7e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16563: 00957870 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16563: 00957890 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16564: 0041e03c 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16565: 005ad544 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16566: 0075b6f4 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16566: 0075b714 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16567: 00cf35d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_w │ │ │ │ 16568: 00cf664c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_h │ │ │ │ 16569: 0025eab8 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16570: 00d8a110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16571: 00d9c6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16572: 002f8630 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 16573: 0079931c 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 16573: 0079933c 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16574: 0052212c 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 16575: 00d9a564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 16576: 00d98804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 16577: 00dc6fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16578: 00dc685c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16579: 00dc70f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16580: 00dc7698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 16581: 0079affc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 16582: 007071c4 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 16581: 0079b01c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 16582: 007071e4 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ 16583: 00cf65c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_w │ │ │ │ - 16584: 0072abe0 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16584: 0072ac00 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16585: 00cb8a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16586: 00dc73be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16587: 00d9102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16588: 00dc768a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16589: 00cb5ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 16590: 009b32ec 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16590: 009b330c 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16591: 00dc6eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16592: 00dc6372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16593: 0082cad4 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16593: 0082caf4 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16594: 00d93b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16595: 00d8a060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16596: 0031e604 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 16597: 00d961a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_EVENT │ │ │ │ 16598: 005a4184 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 16599: 0079b7b4 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 16599: 0079b7d4 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 16600: 00c78e08 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnamesh │ │ │ │ - 16601: 008c5b24 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16601: 008c5b44 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16602: 00dc8306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16603: 0072bac0 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16604: 008c1b18 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16603: 0072bae0 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 16604: 008c1b38 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16605: 004ec8d8 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16606: 00ce1070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_b │ │ │ │ 16607: 00d8e3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16608: 0058f5f4 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16609: 00dc627e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16610: 00d96110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_EVENT │ │ │ │ 16611: 00d8bbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 16612: 0070967c 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 16613: 00748964 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 16612: 0070969c 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 16613: 00748984 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16614: 00ce0fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_h │ │ │ │ 16615: 005aed04 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 16616: 0072bc68 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 16616: 0072bc88 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 16617: 00dc70f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16618: 00dc8026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16619: 0041f808 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16620: 003ca2bc 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 16621: 00781034 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 16621: 00781054 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16622: 00dc6f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16623: 00d91cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16624: 008dd524 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 16625: 008afd5c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16626: 009bbf28 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16624: 008dd544 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16625: 008afd7c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16626: 009bbf48 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16627: 00d8d658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16628: 00d8f658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 16629: 00b2c700 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16629: 00b2c720 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16630: 00d92310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 16631: 008edd08 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16631: 008edd28 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 16632: 00dc6452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16633: 004fe064 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16634: 008ac2e4 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16635: 00b2c6f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16634: 008ac304 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16635: 00b2c718 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16636: 005eb348 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_h │ │ │ │ 16637: 00ce5d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_16_v │ │ │ │ 16638: 00ce0f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_w │ │ │ │ 16639: 0048bc04 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16640: 00dc626e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16641: 00dc7a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16642: 00d8466c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16643: 0093c9c0 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16643: 0093c9e0 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16644: 005ea360 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_l │ │ │ │ 16645: 00d9d9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16646: 00d8e7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16647: 00d8b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16648: 00dc8142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 16649: 00782828 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 16649: 00782848 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16650: 00603710 108 FUNC GLOBAL DEFAULT 12 helper_vle8ff_v │ │ │ │ - 16651: 008d5eac 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16651: 008d5ecc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16652: 0031e624 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 16653: 00dc783e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 16654: 00dc770c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ 16655: 00cfb4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_d │ │ │ │ - 16656: 008d49a0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16656: 008d49c0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ 16657: 005ea050 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_s │ │ │ │ - 16658: 0097ac70 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16658: 0097ac90 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16659: 00d99c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 16660: 008d2d7c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16660: 008d2d9c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16661: 00dc7238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16662: 00629928 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_d │ │ │ │ 16663: 00dc7890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 16664: 00d9b6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16665: 00dc6a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16666: 00cfb5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_h │ │ │ │ 16667: 005ea338 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_w │ │ │ │ @@ -16674,701 +16674,701 @@ │ │ │ │ 16670: 006295e8 432 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_h │ │ │ │ 16671: 00dc68d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 16672: 00dc8220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16673: 00da0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16674: 00dc83a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16675: 00d8a530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16676: 00d84678 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 16677: 00716614 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 16677: 00716634 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16678: 00dc8bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16679: 002a83c0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16680: 00dc60b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16681: 009499b8 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16682: 009cd750 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16681: 009499d8 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16682: 009cd770 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 16683: 00cfb530 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_w │ │ │ │ - 16684: 0094a6b0 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16684: 0094a6d0 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16685: 00dc7db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16686: 00da1214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16687: 00dc7ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16688: 00629798 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_w │ │ │ │ 16689: 00dc6a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16690: 00d8d368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16691: 00340da0 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 16692: 0072d390 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ - 16693: 00742dec 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 16692: 0072d3b0 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 16693: 00742e0c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16694: 00dc8124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16695: 00d9bd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16696: 00d8f3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16697: 00d9039c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16698: 0058e1e0 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16699: 00dc63d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16700: 004ce104 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16701: 0095ab4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16702: 00825128 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16701: 0095ab6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16702: 00825148 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16703: 00cb8bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16704: 00d989d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 16705: 00d8cda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16706: 00dc630a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16707: 00298db4 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16708: 00d9eec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16709: 00dc796e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16710: 00dc6dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16711: 00d998f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16712: 00dc6098 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16713: 00dc6416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16714: 00dc60cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 16715: 00742bec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16716: 0075b6f8 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16715: 00742c0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 16716: 0075b718 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ 16717: 00d00288 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsmi │ │ │ │ - 16718: 0072adc0 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16718: 0072ade0 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16719: 00c80874 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16720: 002eaf80 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16721: 00d9e460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16722: 00932fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16723: 00b990f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16722: 00932fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16723: 00b99114 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 16724: 00620e60 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_h │ │ │ │ - 16725: 009adf58 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16725: 009adf78 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16726: 00d9140c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16727: 0093d8a0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 16728: 007bcfc0 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16727: 0093d8c0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16728: 007bcfe0 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16729: 00dc6d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16730: 00d9b58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16731: 00dc686e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16732: 00d927f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16733: 00dc696c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ 16734: 005e8c44 348 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode_chkfrm │ │ │ │ 16735: 00268088 312 FUNC GLOBAL DEFAULT 12 decode_xtheadfmemidx │ │ │ │ - 16736: 008f6c58 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16736: 008f6c78 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16737: 00d9a864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16738: 0083a934 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16738: 0083a954 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16739: 00d96b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16740: 00dc686a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16741: 00421424 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16742: 009ce0b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16742: 009ce0d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16743: 00dc7da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16744: 0095b2d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16744: 0095b2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16745: 00621028 472 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_w │ │ │ │ 16746: 00dc60e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16747: 00953008 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 16748: 00953ff8 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16749: 008de954 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16747: 00953028 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16748: 00954018 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16749: 008de974 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16750: 00d8f6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16751: 00d8b1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16752: 00586d44 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16753: 00dc8060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16754: 00d9deb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16755: 00da0184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16756: 003e2034 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 16757: 00722630 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16757: 00722650 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16758: 00d89fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16759: 00dc7764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16760: 0052efc8 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16761: 0096f080 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16761: 0096f0a0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16762: 00dc63e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16763: 00dc72e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16764: 00dc6642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16765: 00dc8336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 16766: 0079a6bc 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16767: 0099f170 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 16768: 009b0888 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16769: 008abb10 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16766: 0079a6dc 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 16767: 0099f190 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16768: 009b08a8 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16769: 008abb30 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16770: 00dc8090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16771: 00d96f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16772: 009675b0 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16772: 009675d0 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16773: 0055e290 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16774: 00304f54 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16775: 00b83e78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16775: 00b83e98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16776: 00c81a4c 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 16777: 005bc314 44 FUNC GLOBAL DEFAULT 12 riscv_socket_count │ │ │ │ 16778: 00d98e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 16779: 009292ac 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16779: 009292cc 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16780: 00d97a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16781: 00d8f968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16782: 00d97eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 16783: 00719b90 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 16783: 00719bb0 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16784: 00dc79c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16785: 0097779c 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16785: 009777bc 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16786: 00d91d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 16787: 0078063c 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 16787: 0078065c 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16788: 00dc705a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16789: 00d91f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16790: 00dc6fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16791: 00ae9f38 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16792: 009552ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16791: 00ae9f58 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16792: 009552cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16793: 002b57e0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16794: 00d8a200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16795: 005ae4e8 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16796: 0056ebec 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16797: 00dc82cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16798: 002b54e4 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16799: 0063d06c 412 FUNC GLOBAL DEFAULT 12 helper_vmxor_mm │ │ │ │ 16800: 00dc76c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16801: 00d93f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16802: 00d96e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16803: 00cb6acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16804: 00d98cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 16805: 00d9fc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16806: 008d3ab4 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16807: 0093aa0c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16806: 008d3ad4 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16807: 0093aa2c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16808: 00dc76bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16809: 006337f0 600 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_d │ │ │ │ 16810: 005b4584 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16811: 00dc761c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16812: 00dc7722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16813: 0048ecac 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ 16814: 006332d8 656 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_h │ │ │ │ - 16815: 00822634 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16815: 00822654 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16816: 00d998d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16817: 00dc6774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16818: 00dc62a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16819: 007489ac 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16819: 007489cc 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16820: 00d9b71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16821: 00da1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16822: 00d92040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 16823: 00d9c880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 16824: 0098a830 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16824: 0098a850 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16825: 00dc6e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16826: 00dc6880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16827: 00dc836a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16828: 0082c42c 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16828: 0082c44c 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16829: 0029f9a4 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ 16830: 00633568 648 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_w │ │ │ │ - 16831: 008c15ec 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16831: 008c160c 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16832: 00dc605c 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16833: 0072769c 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16834: 008cb194 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16833: 007276bc 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16834: 008cb1b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16835: 00dc679a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16836: 0082723c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 16837: 00b86fc8 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 16836: 0082725c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16837: 00b86fe8 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 16838: 00dc674a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16839: 0056a778 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16840: 00dc722a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 16841: 00926124 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16842: 00993220 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16841: 00926144 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16842: 00993240 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16843: 00dc641a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16844: 00d8449c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 16845: 006e399c 544 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16846: 0093ab4c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16847: 009826d0 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16845: 006e39bc 544 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16846: 0093ab6c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16847: 009826f0 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16848: 00d95ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16849: 00d95358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16850: 00d9139c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 16851: 00925138 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16852: 006d57d4 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16851: 00925158 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16852: 006d57f4 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16853: 00dc80ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16854: 00dc6081 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16855: 0058ed5c 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16856: 007dec2c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16856: 007dec4c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16857: 00d9d154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16858: 002a5df4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16859: 00d9dfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16860: 00da0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16861: 00d8b138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16862: 00dc8476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16863: 00d957a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16864: 00d929a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 16865: 009633b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16865: 009633d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16866: 00dc7ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16867: 00490fcc 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16868: 00dc71fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16869: 00dc7922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16870: 002a6934 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16871: 00dc6194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16872: 00dc71ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16873: 00821e80 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16873: 00821ea0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16874: 0053bebc 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16875: 00dc6146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16876: 00da2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16877: 00dc76a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16878: 0091c064 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16878: 0091c084 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16879: 00d8bc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 16880: 00d97c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16881: 00d8ed2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16882: 00dc7d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16883: 00dc6c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16884: 00dc6b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16885: 004e3394 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 16886: 00269990 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16887: 00d90f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16888: 00463100 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16889: 0042b360 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16890: 003a91a4 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16891: 009aacdc 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16891: 009aacfc 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16892: 00c81838 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16893: 004f8ca4 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16894: 00dc6cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16895: 00dc69d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16896: 007225b8 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16896: 007225d8 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16897: 00dc63a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16898: 007c42b4 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16899: 008c14ec 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16900: 008fc3d0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16901: 00934dd4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16898: 007c42d4 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16899: 008c150c 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16900: 008fc3f0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16901: 00934df4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16902: 00cb2638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16903: 00dc6c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16904: 0090cfa0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16904: 0090cfc0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16905: 00d8d728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16906: 00dc7ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16907: 00d8b6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16908: 003fdad4 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16909: 00dc846e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16910: 00d95398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 16911: 00785768 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 16911: 00785788 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16912: 00dc8540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16913: 00dc6124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16914: 0080134c 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16914: 0080136c 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16915: 00d8af58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16916: 003e2908 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16917: 00dc62a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16918: 00cb583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 16919: 00600234 632 FUNC GLOBAL DEFAULT 12 helper_vlxei32_64_v │ │ │ │ - 16920: 00876b8c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16920: 00876bac 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16921: 004f9f8c 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16922: 00d8d688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16923: 00d9a394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16924: 00434888 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16925: 00d9389c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16926: 00cb1df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16927: 00dc7ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16928: 00d9923c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16929: 00dc632e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16930: 008dbbd0 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16930: 008dbbf0 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16931: 00d9d864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16932: 002985f0 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 16933: 0078b958 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 16933: 0078b978 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16934: 00dc76f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16935: 0074f728 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16936: 006eab08 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16937: 008cc38c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 16938: 0091410c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16939: 00876aa0 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16935: 0074f748 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16936: 006eab28 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16937: 008cc3ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16938: 0091412c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16939: 00876ac0 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16940: 00d989a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 16941: 00dc7aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16942: 00297658 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16943: 008cace8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16943: 008cad08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16944: 00dc6536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16945: 00dc759e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16946: 00d9e684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16947: 008baed8 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16948: 008caa08 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16947: 008baef8 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16948: 008caa28 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16949: 005ee0c4 80 FUNC GLOBAL DEFAULT 12 helper_ssamoswap_disabled │ │ │ │ 16950: 00dc7fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16951: 00d8aa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 16952: 00dc7856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 16953: 00b83dd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16954: 009a2768 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16953: 00b83df0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16954: 009a2788 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16955: 002ec770 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16956: 0038a268 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16957: 0026927c 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16958: 005617b8 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16959: 00dc674e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16960: 0092fd24 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16960: 0092fd44 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16961: 00d9f42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16962: 008cc444 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16962: 008cc464 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16963: 00dc6b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16964: 00dc6e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16965: 0032b38c 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 16966: 004106a0 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 16967: 00338130 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 16968: 00718598 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 16968: 007185b8 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16969: 00d96b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16970: 00da1888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16971: 00dc794c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16972: 00299ea4 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16973: 003381bc 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16974: 00c81c84 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16975: 00950e28 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16975: 00950e48 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16976: 0061ad6c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_b │ │ │ │ 16977: 00dc74cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16978: 0041560c 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 16979: 002e0d50 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16980: 00d8a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16981: 00dc7f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16982: 00d8bb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16983: 0061adcc 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_h │ │ │ │ 16984: 00dc8368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 16985: 00d98984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ 16986: 005b8eac 160 FUNC GLOBAL DEFAULT 12 riscv_trigger_realize │ │ │ │ - 16987: 00943604 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16988: 00b99070 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16987: 00943624 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16988: 00b99090 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16989: 004cf09c 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16990: 007e8ddc 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16990: 007e8dfc 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16991: 00d96d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16992: 009138c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16992: 009138e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16993: 00dc76a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16994: 00dc7e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16995: 0095e5ac 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16995: 0095e5cc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16996: 0058f214 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16997: 00dc62ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16998: 00dc6e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16999: 00d8df2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 17000: 00d938ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 17001: 005ae990 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 17002: 00d9d764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 17003: 00d9e394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ 17004: 0061ae2c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_w │ │ │ │ - 17005: 00801090 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 17005: 008010b0 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 17006: 00dc763e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 17007: 00dc71bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 17008: 00d8fb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 17009: 008fd848 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 17010: 0099a338 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 17011: 008c398c 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 17009: 008fd868 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 17010: 0099a358 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 17011: 008c39ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 17012: 00570eac 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 17013: 006fffcc 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 17014: 00956cc0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 17013: 006fffec 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 17014: 00956ce0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 17015: 00dc6f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 17016: 00d9ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 17017: 00d92a30 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 17018: 00c7a968 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 17019: 00da11b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 17020: 00dc7a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 17021: 008cfef0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 17021: 008cff10 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 17022: 00d95e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 17023: 00dc8474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 17024: 00822c50 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 17024: 00822c70 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 17025: 00d02dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_d │ │ │ │ 17026: 00d8f36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 17027: 00910374 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 17027: 00910394 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 17028: 00da1998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 17029: 00d01074 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_h │ │ │ │ 17030: 0051a094 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 17031: 00dc67ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 17032: 00297758 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 17033: 00d9fb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 17034: 002d03c8 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 17035: 008ed074 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 17035: 008ed094 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 17036: 00cba690 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 17037: 0073fe58 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 17037: 0073fe78 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 17038: 003e6004 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 17039: 00dc6ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 17040: 0099c9fc 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 17040: 0099ca1c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 17041: 00dc7de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 17042: 00d8eff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 17043: 00757b7c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 17044: 0096d74c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 17045: 0091e8e0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 17043: 00757b9c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 17044: 0096d76c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 17045: 0091e900 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 17046: 00d8dadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 17047: 004921f4 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 17048: 00b9909c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 17048: 00b990bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 17049: 00da1dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 17050: 00dc7e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 17051: 00d01200 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_s │ │ │ │ 17052: 00d9c5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 17053: 0027f9f4 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 17054: 00bcf1d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 17055: 00dc8302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 17056: 0055e058 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ 17057: 0047e794 188 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ - 17058: 0070d9ac 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 17058: 0070d9cc 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 17059: 00cb4420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 17060: 00dc6274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 17061: 00d92260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 17062: 00dc6f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 17063: 00d933ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 17064: 00d9a214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 17065: 007dfb58 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 17065: 007dfb78 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 17066: 00608700 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_b │ │ │ │ 17067: 0051446c 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 17068: 002aaad8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 17069: 0084a188 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 17069: 0084a1a8 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 17070: 0041f518 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 17071: 00da1ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 17072: 00c80d60 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 17073: 00911a70 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 17073: 00911a90 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 17074: 00d8c548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 17075: 00608760 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_h │ │ │ │ 17076: 00d99954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 17077: 00cbfb4c 0x20000 OBJECT GLOBAL DEFAULT 24 csr_ops │ │ │ │ 17078: 00dc652a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 17079: 00d908ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 17080: 009670dc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 17080: 009670fc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 17081: 0043629c 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 17082: 008af344 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 17083: 009519a4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 17082: 008af364 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 17083: 009519c4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 17084: 00d8fd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 17085: 0050237c 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 17086: 00da2b58 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 17087: 00ce20f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf8_d │ │ │ │ 17088: 00dc808a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 17089: 00957408 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 17089: 00957428 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 17090: 00dc7134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17091: 009926f4 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 17091: 00992714 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 17092: 00532a00 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 17093: 00dc8b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 17094: 006087c0 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_w │ │ │ │ - 17095: 00748488 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 17095: 007484a8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 17096: 00d9fbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 17097: 0074961c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ - 17098: 00740dac 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 17097: 0074963c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 17098: 00740dcc 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 17099: 00dc6380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 17100: 00722100 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 17100: 00722120 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 17101: 00dc6b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 17102: 009a4978 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 17102: 009a4998 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 17103: 00dc7ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 17104: 00861b18 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 17105: 00891188 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 17104: 00861b38 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 17105: 008911a8 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 17106: 00d9e6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 17107: 00c7a810 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 17108: 008cc66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 17109: 007be570 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 17108: 008cc68c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 17109: 007be590 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17110: 00da17b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17111: 00dc6836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 17112: 0075ccc8 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17112: 0075cce8 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17113: 00d8c5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ 17114: 0062de98 420 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_d │ │ │ │ - 17115: 0075caac 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17115: 0075cacc 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17116: 00dc72e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17117: 00cb0010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17118: 008dba90 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 17119: 0078c608 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 17118: 008dbab0 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17119: 0078c628 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ 17120: 0062db58 436 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_h │ │ │ │ - 17121: 007b4c50 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17121: 007b4c70 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17122: 002ac2a4 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17123: 00da19e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17124: 00473808 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 17125: 0071c3cc 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 17125: 0071c3ec 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17126: 00d92430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17127: 003cb294 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 17128: 0033447c 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17129: 008c64cc 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17129: 008c64ec 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17130: 003345ac 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17131: 00dc8698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17132: 00dc72da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 17133: 00734fe8 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 17133: 00735008 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17134: 00ce4400 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs4r_v │ │ │ │ 17135: 00dc861a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17136: 00d97b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 17137: 00d945bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 17138: 00dc86a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 17139: 00dc6432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 17140: 0070720c 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 17140: 0070722c 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17141: 005bc340 184 FUNC GLOBAL DEFAULT 12 riscv_socket_first_hartid │ │ │ │ 17142: 00dc7884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17143: 0062dd0c 396 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_w │ │ │ │ 17144: 00d99a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17145: 00d9b3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17146: 00dc76b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17147: 007a7248 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17147: 007a7268 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17148: 00416a4c 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17149: 0051a7fc 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17150: 00d923a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17151: 0096fc1c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17151: 0096fc3c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17152: 00dc8638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17153: 00d9cea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17154: 00cb439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17155: 00dc6f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17156: 00dc6e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17157: 00dc70a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17158: 005fcfa4 2160 FUNC GLOBAL DEFAULT 12 helper_vse64_v │ │ │ │ - 17159: 0094ec4c 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17160: 009a20b0 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17159: 0094ec6c 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17160: 009a20d0 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17161: 00c818a4 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17162: 00dc6838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17163: 0025e60c 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ - 17164: 006a0574 420 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ + 17164: 006a0590 420 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ 17165: 00dc7060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17166: 008d2ff4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17167: 00913810 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17166: 008d3014 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17167: 00913830 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17168: 004d4174 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17169: 00d8bd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17170: 002b91f0 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17171: 005a83f4 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17172: 0074d68c 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17172: 0074d6ac 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17173: 00dc74dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17174: 0041f318 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17175: 00d9e0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17176: 00d96fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17177: 00d8aab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 17178: 006cc1dc 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 17178: 006cc1fc 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 17179: 00d90dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17180: 00d9a854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17181: 007e0ee8 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17181: 007e0f08 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17182: 00dc71ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17183: 007f5464 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17183: 007f5484 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17184: 00d9f3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 17185: 0078b580 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17186: 009c0c2c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17187: 00955028 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17185: 0078b5a0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 17186: 009c0c4c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17187: 00955048 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17188: 00dc776c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17189: 00d9edd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17190: 00dc7d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17191: 00991eec 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17191: 00991f0c 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17192: 00d92460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17193: 00d8df6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17194: 009538fc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17194: 0095391c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17195: 0029784c 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17196: 00da2040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17197: 00961764 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17197: 00961784 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17198: 00da17e4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17199: 00d96240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_FLT_EVENT │ │ │ │ 17200: 00302f74 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17201: 00dc6fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17202: 005ac740 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17203: 00dc64c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 17204: 00da2250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17205: 009b10d8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17205: 009b10f8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17206: 005e8be4 96 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode │ │ │ │ 17207: 00d8cef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17208: 00dc6ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 17209: 0081ae80 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17210: 00961598 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17209: 0081aea0 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17210: 009615b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17211: 00dc7abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17212: 00999dc4 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17213: 009645d8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17212: 00999de4 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17213: 009645f8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17214: 00ced904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_b │ │ │ │ 17215: 00dc7d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 17216: 00821ba8 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17216: 00821bc8 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17217: 00ced778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_d │ │ │ │ 17218: 00dc7382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17219: 00dc7390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17220: 00d9eca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17221: 00dc7fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17222: 00ced880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_h │ │ │ │ - 17223: 008fade4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17223: 008fae04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17224: 00dc8ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17225: 009361fc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17225: 0093621c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17226: 00dc7efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17227: 00973674 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17227: 00973694 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17228: 00dc6f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17229: 00d9c0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17230: 00941104 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 17231: 0073f2ec 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 17230: 00941124 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17231: 0073f30c 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17232: 00dc7034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ 17233: 005ebf20 396 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_write_register │ │ │ │ - 17234: 009be7b4 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17234: 009be7d4 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17235: 00dc6e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17236: 00dc8074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17237: 00d97b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17238: 00dc81dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17239: 00d8a9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17240: 0091386c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17241: 007b3944 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17240: 0091388c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17241: 007b3964 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17242: 0050580c 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17243: 0032a8b4 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17244: 00959df4 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17244: 00959e14 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17245: 004743e4 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17246: 00ced7fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_w │ │ │ │ 17247: 00dc71f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17248: 00dc82fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17249: 00da22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17250: 00dc75b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17251: 008fb90c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17252: 0081379c 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17251: 008fb92c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17252: 008137bc 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17253: 0054f180 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 17254: 006a5e64 440 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ + 17254: 006a5e80 440 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ 17255: 00d8cb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17256: 00876be4 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 17257: 0079aebc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17258: 006a5ca8 444 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ - 17259: 0075ae6c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17256: 00876c04 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17257: 0079aedc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 17258: 006a5cc4 444 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ + 17259: 0075ae8c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17260: 003727f0 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17261: 00755464 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17261: 00755484 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17262: 00d9f604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17263: 002eaed4 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17264: 00dc71ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17265: 005b458c 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17266: 00998e34 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17266: 00998e54 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17267: 00cdfcd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16_v │ │ │ │ - 17268: 007bbe90 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17268: 007bbeb0 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17269: 00296e5c 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17270: 00dc650c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17271: 00493ef4 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17272: 002c98d4 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17273: 00dc79f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17274: 00da1878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17275: 00dc8c50 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17276: 00dc6e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17277: 00d9e3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17278: 0028e00c 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17279: 006e5298 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17280: 00982960 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17281: 008de33c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17279: 006e52b8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17280: 00982980 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17281: 008de35c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17282: 00d8c418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17283: 00d8b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17284: 003308d0 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17285: 007eaf3c 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17286: 008daebc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17285: 007eaf5c 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17286: 008daedc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17287: 00d9407c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17288: 0088c43c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17288: 0088c45c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17289: 00dc609f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17290: 00d935bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17291: 00dc6b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17292: 00d8a040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 17293: 00798a98 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 17293: 00798ab8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17294: 00cb4318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17295: 002a1fb8 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17296: 00d8fed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17297: 00dc814c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17298: 00820794 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17298: 008207b4 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17299: 00dc751a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17300: 00dc7b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17301: 00dc8222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17302: 00dc787c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ - 17303: 00716c9c 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 17303: 00716cbc 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 17304: 00dc687c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 17305: 00d8c778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 17306: 00d92750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17307: 00dc6c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 17308: 006a25c0 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ - 17309: 00798fc8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ - 17310: 006a26e0 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ + 17308: 006a25dc 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ + 17309: 00798fe8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 17310: 006a26fc 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ 17311: 00dc7234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17312: 00dc8280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 17313: 007991dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 17313: 007991fc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17314: 00d8d558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17315: 008add20 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17315: 008add40 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17316: 002ad920 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ - 17317: 006a2620 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ + 17317: 006a263c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ 17318: 00d9b54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17319: 00d9425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17320: 00d8bacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17321: 003814ec 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17322: 00dc6e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17323: 00dc6f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17324: 00dc7938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17325: 00814e78 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17325: 00814e98 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17326: 00da1858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17327: 0029bf08 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17328: 00da0448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17329: 00d96c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17330: 00dc73aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ - 17331: 006a2680 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ + 17331: 006a269c 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ 17332: 00cb751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17333: 00754948 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17333: 00754968 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17334: 00d8ce14 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17335: 00c87cc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17336: 00dc7b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17337: 00d9a104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17338: 00dc7c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17339: 00dc79b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17340: 00c81428 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17341: 00dc6b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17342: 00dc67a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17343: 00dc742e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_DSTATE │ │ │ │ - 17344: 0072e5a8 5000 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 17344: 0072e5c8 5000 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 17345: 00d97efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17346: 00d9c4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17347: 009ae0e8 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17347: 009ae108 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17348: 00d9494c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17349: 00d97598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17350: 00d8bd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17351: 00dc66b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17352: 00567ed8 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17353: 0031e644 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 17354: 00d8a8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17355: 002a1a94 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 17356: 00721f44 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 17356: 00721f64 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17357: 0031e664 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 17358: 008ea3cc 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17358: 008ea3ec 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17359: 00dc817e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17360: 00dc6842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17361: 00dc67f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17362: 00dc774e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17363: 009831cc 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17363: 009831ec 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17364: 00dc60e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17365: 00d8f33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17366: 00d94fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17367: 00532f20 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17368: 00dc7560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17369: 00dc60a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17370: 005f9564 112 FUNC GLOBAL DEFAULT 12 helper_vsse32_v │ │ │ │ @@ -17377,34 +17377,34 @@ │ │ │ │ 17373: 00cbdf38 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17374: 00d8fa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17375: 00d907fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17376: 00d91bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17377: 00dc6210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17378: 00d953d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17379: 00dc85b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17380: 007dd188 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17380: 007dd1a8 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17381: 00338140 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17382: 007a3884 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17383: 00757b2c 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 17384: 008e44b0 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17385: 00812ff8 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17382: 007a38a4 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17383: 00757b4c 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17384: 008e44d0 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17385: 00813018 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17386: 00d912cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17387: 00da1b44 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17388: 00cecc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnor_mm │ │ │ │ 17389: 00dc6378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17390: 006e712c 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17390: 006e714c 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17391: 00dc83ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17392: 006031e8 664 FUNC GLOBAL DEFAULT 12 helper_vsxei64_32_v │ │ │ │ 17393: 00ced6f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_b │ │ │ │ 17394: 00ced568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_d │ │ │ │ 17395: 00d84488 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 17396: 002f7bf4 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17397: 008faaa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17397: 008faac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17398: 00ced670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_h │ │ │ │ - 17399: 009692c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17399: 009692e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17400: 00dc8630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17401: 002f802c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17402: 002a93c4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17403: 00dc7ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17404: 00dc85d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17405: 00dc6b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17406: 00d8b384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17418,214 +17418,214 @@ │ │ │ │ 17414: 00427074 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 17415: 005aa7fc 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17416: 00d9d404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17417: 00d9ced4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17418: 00dc8c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17419: 00dc6466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17420: 00512a28 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17421: 009b48b4 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17421: 009b48d4 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17422: 00295464 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17423: 00934518 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 17424: 00706c7c 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 17423: 00934538 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17424: 00706c9c 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17425: 00d9f5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17426: 00d9f594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17427: 002feeb8 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17428: 00d9429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17429: 00dc8500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17430: 0029a490 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17431: 00c87d38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17432: 008ab6e0 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17433: 007e429c 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17434: 008ecc44 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17435: 00916e60 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17432: 008ab700 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17433: 007e42bc 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17434: 008ecc64 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17435: 00916e80 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17436: 00dc7196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17437: 00d9e4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 17438: 00743a74 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 17438: 00743a94 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17439: 00dc6192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17440: 00cb16c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ 17441: 00d96200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_EVENT │ │ │ │ - 17442: 008cc108 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17442: 008cc128 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17443: 00d99ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17444: 0099c318 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17444: 0099c338 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17445: 00dc770e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17446: 008fb45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 17447: 00719e38 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 17446: 008fb47c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17447: 00719e58 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17448: 00cb9bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17449: 00c814ac 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17450: 008f70a4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17450: 008f70c4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17451: 00cb44a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17452: 00dc6db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17453: 00d8ab68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17454: 002ac164 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17455: 00dc6828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17456: 00dc8688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17457: 00dc72d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17458: 00982bec 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17458: 00982c0c 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17459: 00519f04 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17460: 002f9464 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17461: 00373448 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17462: 005b0768 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 17463: 007657a0 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17464: 008cbd70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17465: 009c0048 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17463: 007657c0 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 17464: 008cbd90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17465: 009c0068 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17466: 00d9364c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17467: 009a92f4 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17467: 009a9314 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17468: 00d9fe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17469: 0075b630 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17469: 0075b650 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17470: 00dc7a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17471: 004913f8 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17472: 0033eb54 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17473: 0039d0ac 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17474: 009339f4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17474: 00933a14 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17475: 00d94b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17476: 00d9382c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17477: 0075b48c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17477: 0075b4ac 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17478: 00d9351c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 17479: 0072de4c 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ + 17479: 0072de6c 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17480: 00da2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 17481: 0070d230 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 17481: 0070d250 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17482: 00dc688c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ 17483: 005b7050 476 FUNC GLOBAL DEFAULT 12 mseccfg_csr_write │ │ │ │ - 17484: 007eecd4 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17485: 0094b21c 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17484: 007eecf4 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17485: 0094b23c 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17486: 003ca7e8 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17487: 00d93a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17488: 00304f78 4 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17489: 00dc7fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17490: 0029955c 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17491: 007220e4 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 17492: 00744a88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 17491: 00722104 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17492: 00744aa8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17493: 00d8bc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17494: 007b04a8 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17494: 007b04c8 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17495: 00cf8b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_b │ │ │ │ 17496: 00d9b6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17497: 00d8e6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17498: 0098a9c4 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 17499: 00735120 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 17500: 0082c014 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17498: 0098a9e4 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17499: 00735140 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 17500: 0082c034 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17501: 00dc8b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17502: 0095a4ac 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17502: 0095a4cc 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17503: 00dc701e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17504: 00d8bcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17505: 00dc6b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17506: 00cf8ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_h │ │ │ │ 17507: 00d9dcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17508: 00dc83be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17509: 008130a8 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17509: 008130c8 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17510: 00d9da94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17511: 008c9980 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17511: 008c99a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17512: 00dc8610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17513: 002a6000 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17514: 00d9b31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17515: 00dc7480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17516: 00dc6b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17517: 00da2b0c 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17518: 00dc805e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 17519: 0076229c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 17519: 007622bc 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 17520: 00d02388 132 OBJECT GLOBAL DEFAULT 24 helper_info_unzip │ │ │ │ 17521: 00dc7a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17522: 00d8b0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17523: 005d905c 236 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_name │ │ │ │ 17524: 00dc6d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17525: 00d9b90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17526: 00cb2be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17527: 005726d8 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17528: 00dc6a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17529: 00982968 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17530: 00938548 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17529: 00982988 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17530: 00938568 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17531: 00cf8a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_w │ │ │ │ 17532: 00d959d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17533: 00d9d044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17534: 00dc6982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17535: 00dc62aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17536: 002a6b58 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 17537: 007446f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 17537: 00744710 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17538: 00dc62d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17539: 00326ee8 428 FUNC GLOBAL DEFAULT 12 htif_symbol_callback │ │ │ │ 17540: 00cb6730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17541: 00da0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17542: 007dee9c 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 17543: 00718628 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 17542: 007deebc 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17543: 00718648 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17544: 00d9b7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17545: 00d97668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17546: 006e7538 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17546: 006e7558 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17547: 00dc68ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17548: 0033baac 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17549: 00d9074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 17550: 00798bbc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 17550: 00798bdc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17551: 00dc690c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17552: 007d9ca4 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17552: 007d9cc4 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17553: 00dc6ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17554: 0095d5a0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 17555: 00731ce8 1016 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 17554: 0095d5c0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17555: 00731d08 1016 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17556: 00dc77a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 17557: 00d8e85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17558: 00cb24ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17559: 00d8d848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17560: 00d97c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17561: 00dc78cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17562: 00cdfff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlm_v │ │ │ │ - 17563: 00799028 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 17563: 00799048 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17564: 00dc61c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17565: 002ac140 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 17566: 0079921c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 17566: 0079923c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17567: 00d92790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17568: 009b45c8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17568: 009b45e8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17569: 00d8e96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17570: 00dc858e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17571: 00dc7dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17572: 00dc7b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17573: 008e9864 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17573: 008e9884 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17574: 00d8cb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17575: 0095c47c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17575: 0095c49c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17576: 00d932cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17577: 00642408 388 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_d │ │ │ │ - 17578: 00719c9c 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 17578: 00719cbc 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17579: 00cb1c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17580: 00dc6874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17581: 00d8ec7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17582: 00da0edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17583: 00cf64c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_h │ │ │ │ - 17584: 00745b6c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 17584: 00745b8c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17585: 00d98bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17586: 00da098c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17587: 009256b8 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 17588: 009bd994 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17587: 009256d8 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17588: 009bd9b4 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17589: 00d9c304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17590: 00944708 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17590: 00944728 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 17591: 005e9d50 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_lu │ │ │ │ - 17592: 008cb868 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17592: 008cb888 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17593: 00c803c4 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17594: 00d97948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17595: 00dc73b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17596: 00d9103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17597: 002afdc0 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17598: 00970a64 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17598: 00970a84 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17599: 00d9f2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17600: 00d9915c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17601: 008cc21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17601: 008cc23c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17602: 00dc717e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17603: 002fc444 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17604: 002abb54 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17605: 00d91d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17606: 00305b40 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17607: 00dc7742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17608: 00ce0ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_x_f_v_h │ │ │ │ 17609: 00dc845e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17610: 00dc84c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17611: 00d8fb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17612: 0081692c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17612: 0081694c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17613: 00cf643c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_w │ │ │ │ 17614: 0064229c 364 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_w │ │ │ │ 17615: 00d95e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17616: 008c4878 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17616: 008c4898 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17617: 00dc83aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17618: 00937f90 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17618: 00937fb0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17619: 00515114 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17620: 007bcf30 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17620: 007bcf50 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17621: 005ec800 340 FUNC GLOBAL DEFAULT 12 riscv_raise_exception │ │ │ │ 17622: 00cea574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_d │ │ │ │ 17623: 00d9913c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17624: 00dc748e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17625: 00d8ecfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17626: 00cea67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_h │ │ │ │ 17627: 00dc84d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ @@ -17633,359 +17633,359 @@ │ │ │ │ 17629: 00da1c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17630: 00d9d384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17631: 003aa7d0 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17632: 00dc7194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17633: 00dc61f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17634: 00630d10 596 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_d │ │ │ │ 17635: 003ad638 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ - 17636: 00959d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17636: 00959db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17637: 00630800 652 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_h │ │ │ │ 17638: 00329050 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17639: 00d928a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17640: 002aed34 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17641: 00cea5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_w │ │ │ │ 17642: 00cb6c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17643: 005fdf80 1880 FUNC GLOBAL DEFAULT 12 helper_vsm_v │ │ │ │ 17644: 005b0a30 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 17645: 00717bb8 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 17645: 00717bd8 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17646: 005135bc 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17647: 00d99f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17648: 0098a34c 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17648: 0098a36c 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17649: 00dc6a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17650: 00d9b15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17651: 005043f8 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17652: 00dc7b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17653: 009283a4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17653: 009283c4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17654: 00630a8c 644 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_w │ │ │ │ - 17655: 00797f90 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17656: 008cb360 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17657: 007f46a0 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17655: 00797fb0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 17656: 008cb380 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17657: 007f46c0 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17658: 00dc8512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 17659: 0073f688 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 17659: 0073f6a8 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 17660: 003a8894 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17661: 00dc79b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ 17662: 00605c0c 600 FUNC GLOBAL DEFAULT 12 helper_vl8re8_v │ │ │ │ - 17663: 009243a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17664: 008d62ec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17663: 009243c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17664: 008d630c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17665: 00d9d8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17666: 00dc82fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17667: 00d8b864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17668: 00815714 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17668: 00815734 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17669: 0027fad4 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17670: 00d97178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17671: 00d98c64 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 17672: 004cdc38 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17673: 008c4690 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17673: 008c46b0 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17674: 00d8a130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17675: 00d9c134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17676: 008f88a0 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17676: 008f88c0 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17677: 00d9d244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17678: 00dc61cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17679: 007b4c08 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17679: 007b4c28 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17680: 00dc69aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17681: 00ceb0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_b │ │ │ │ 17682: 0055e700 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 17683: 00cb7180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 17684: 0061e8ac 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_b │ │ │ │ 17685: 00ceaf40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_d │ │ │ │ - 17686: 00924510 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17686: 00924530 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17687: 00dc654e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17688: 00dc65fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17689: 0061e9cc 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_d │ │ │ │ 17690: 00dc7472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17691: 0055c450 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17692: 00ceb048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_h │ │ │ │ 17693: 0061e90c 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_h │ │ │ │ - 17694: 006a554c 116 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ + 17694: 006a5568 116 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ 17695: 002bada8 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17696: 00330ce4 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 17697: 00d96e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17698: 00340020 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17699: 00dc78e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17700: 00d8cb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17701: 00cb6d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 17702: 008068b8 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17702: 008068d8 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17703: 00d9f564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17704: 009d6bac 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17704: 009d6bcc 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17705: 00d9a944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17706: 0041ddcc 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17707: 00dc6f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17708: 00dc7516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17709: 00dc6160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17710: 00ceafc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_w │ │ │ │ 17711: 00dc6d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 17712: 00c80e14 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 17713: 0061e96c 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_w │ │ │ │ 17714: 00d936dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 17715: 00d8ef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 17716: 0051be24 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17717: 003bc900 780 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ - 17718: 0073dea4 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 17718: 0073dec4 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17719: 00dc64f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17720: 00d9bf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17721: 00dc7a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17722: 00968b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17723: 008fa938 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17724: 00991ea4 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17725: 00932eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17722: 00968b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17723: 008fa958 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17724: 00991ec4 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17725: 00932f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17726: 00d9e094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17727: 0041b094 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17728: 00dc74c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17729: 008d1880 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17730: 008cbf98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17729: 008d18a0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17730: 008cbfb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17731: 00d937bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17732: 00dc6e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17733: 00918634 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17734: 009038f8 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17733: 00918654 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17734: 00903918 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17735: 00dc78b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 17736: 0032b8d4 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17737: 00dc7148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17738: 00dc86a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 17739: 006e6a70 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17739: 006e6a90 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17740: 005af854 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17741: 00dc6376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17742: 00dc6da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17743: 00d9c630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17744: 0042b1b4 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17745: 008ff420 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 17746: 007787bc 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 17745: 008ff440 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17746: 007787dc 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17747: 00dc6156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 17748: 007787c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 17748: 007787e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17749: 00dc7408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17750: 00d97648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17751: 0043475c 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 17752: 00778804 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 17752: 00778824 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17753: 00295e78 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17754: 00dc7986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 17755: 00778898 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 17756: 00778934 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17757: 0091483c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17755: 007788b8 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 17756: 00778954 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 17757: 0091485c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17758: 00dc7dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17759: 00c70164 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ - 17760: 007789d8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 17760: 007789f8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17761: 00dc70e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 17762: 00778a84 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 17763: 0077d698 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17764: 00910bb4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 17765: 00778b38 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 17762: 00778aa4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 17763: 0077d6b8 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 17764: 00910bd4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17765: 00778b58 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17766: 0042cda8 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 17767: 0077afec 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 17767: 0077b00c 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17768: 00d9081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17769: 00562b9c 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17770: 0055c000 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17771: 00d958f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17772: 0029c680 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17773: 0056ba18 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 17774: 00743c28 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17775: 0093c54c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17774: 00743c48 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 17775: 0093c56c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17776: 00dc8412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 17777: 00798b44 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 17777: 00798b64 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17778: 00dc61a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 17779: 007e9084 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17779: 007e90a4 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17780: 00dc6698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 17781: 0078a39c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 17781: 0078a3bc 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17782: 00dc669e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17783: 0054e954 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17784: 00510904 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17785: 00dc6be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17786: 00dc7e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 17787: 0037a510 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17788: 00d9d5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17789: 00dc6930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17790: 008c9758 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17790: 008c9778 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17791: 004f8a50 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17792: 00dc63e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17793: 00d9d7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17794: 00d8c0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17795: 00d9ea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17796: 009558d4 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17797: 007a4800 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17798: 0096d3c4 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17799: 0098bac4 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17796: 009558f4 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17797: 007a4820 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17798: 0096d3e4 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17799: 0098bae4 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17800: 00dc62dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17801: 00817028 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17801: 00817048 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17802: 0061c554 200 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_b │ │ │ │ 17803: 00dc82de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17804: 0093f2b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17804: 0093f2d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17805: 0041edbc 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17806: 00cfc10c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_d │ │ │ │ 17807: 0061c7a0 196 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_d │ │ │ │ 17808: 00d8bf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17809: 008bf48c 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17810: 00995880 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17811: 0098b218 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17809: 008bf4ac 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17810: 009958a0 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17811: 0098b238 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17812: 00d9cf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17813: 00d8fa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17814: 0098b574 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17814: 0098b594 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17815: 00cfc214 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_h │ │ │ │ 17816: 0061c61c 196 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_h │ │ │ │ 17817: 00cbe4c0 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17818: 006367b4 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_h │ │ │ │ 17819: 00d99cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17820: 0090ee94 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 17821: 00781790 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 17820: 0090eeb4 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17821: 007817b0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17822: 002a8a84 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17823: 00d8f3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17824: 003e2448 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17825: 0081840c 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17825: 0081842c 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17826: 00d9079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17827: 008ca8f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 17828: 00762acc 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 17827: 008ca914 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17828: 00762aec 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17829: 00da1148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17830: 00dc6cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17831: 00dc6482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17832: 00d9d8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17833: 00d8defc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17834: 002d0064 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17835: 0032b96c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17836: 008f3fec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17836: 008f400c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17837: 00d91a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17838: 00393644 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17839: 00d9dc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17840: 00dc6652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ 17841: 0063692c 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_w │ │ │ │ - 17842: 008c4a60 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17842: 008c4a80 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17843: 0061c6e0 192 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_w │ │ │ │ 17844: 00cfc190 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_w │ │ │ │ 17845: 0029b778 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17846: 0048e9a0 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17847: 007a1110 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17847: 007a1130 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17848: 00dc6d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17849: 00905978 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17849: 00905998 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17850: 00d04ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ds │ │ │ │ 17851: 00dc6ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 17852: 00797214 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 17852: 00797234 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17853: 00cb09dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17854: 00da355c 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 17855: 00dc8002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17856: 003e26d8 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17857: 0057298c 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17858: 00295f88 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17859: 00d97b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17860: 006c8998 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 17861: 00816314 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17860: 006c89b8 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17861: 00816334 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17862: 00dc6f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17863: 00dc6d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17864: 0098387c 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17864: 0098389c 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17865: 00dc80c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17866: 00da10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17867: 00dc6b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17868: 00cb03ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17869: 00ce1dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_d │ │ │ │ 17870: 005b46c4 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17871: 007b2f3c 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 17872: 00777c04 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 17871: 007b2f5c 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17872: 00777c24 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 17873: 00d9b45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 17874: 00b2c720 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17874: 00b2c740 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17875: 00ce1ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_h │ │ │ │ 17876: 002ead48 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17877: 00dc6114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17878: 00d8be78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17879: 00748df8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17879: 00748e18 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17880: 00d9fe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17881: 009ac494 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17882: 009af0c8 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17881: 009ac4b4 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17882: 009af0e8 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17883: 00dc6af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17884: 00da07ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17885: 00988cb8 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17885: 00988cd8 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17886: 00dc7c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ 17887: 00ce5378 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_8_v │ │ │ │ - 17888: 00969c54 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17888: 00969c74 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17889: 00dc63fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17890: 00dc6704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17891: 008cb024 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17891: 008cb044 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17892: 00c81b8c 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17893: 00d97b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17894: 007b02e0 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17895: 00821640 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17894: 007b0300 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17895: 00821660 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17896: 00ce1e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_w │ │ │ │ 17897: 00d9e764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17898: 00d04f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64es │ │ │ │ 17899: 00d91a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17900: 00d9312c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17901: 0041a3d8 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 17902: 0071bd40 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 17902: 0071bd60 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17903: 00dc8246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17904: 00dc6bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 17905: 00d8e9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 17906: 00d96cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17907: 00d8fc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17908: 0056967c 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17909: 00d975e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17910: 00dc6166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17911: 005e6f18 72 FUNC GLOBAL DEFAULT 12 riscv_get_csr_ops │ │ │ │ 17912: 00280c3c 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17913: 002a8e34 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17914: 009cd400 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 17915: 00933228 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17914: 009cd420 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17915: 00933248 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17916: 004809cc 236 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 17917: 00dc6e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17918: 0097ac84 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17918: 0097aca4 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17919: 00d9ff3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17920: 00dc6fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17921: 00dc76ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17922: 00c81218 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 17923: 008e0d88 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17924: 00801134 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17925: 00839f64 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17923: 008e0da8 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17924: 00801154 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17925: 00839f84 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17926: 00d8c758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17927: 00298eac 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 17928: 00792f98 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17929: 0084f388 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17928: 00792fb8 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 17929: 0084f3a8 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ 17930: 005bb120 120 FUNC GLOBAL DEFAULT 12 riscv_is_32bit │ │ │ │ - 17931: 0093a720 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17931: 0093a740 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17932: 00d905fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17933: 00c81234 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17934: 002ad7b8 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17935: 0088b334 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17936: 0079c8ac 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 17937: 006e5234 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17935: 0088b354 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17936: 0079c8cc 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17937: 006e5254 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17938: 00d957f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17939: 006379ac 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvtbf16_f_f_v │ │ │ │ 17940: 00cb0958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17941: 00dc706a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17942: 00dc616c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17943: 00d9b53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17944: 00dc6be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17945: 00d8b604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17946: 00da02a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17947: 004b79ac 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17948: 00d8d348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 17949: 00716444 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 17950: 0072af3c 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17949: 00716464 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 17950: 0072af5c 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17951: 00dc6c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17952: 00dc752c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17953: 00dc850c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17954: 008709f0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17954: 00870a10 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17955: 00d9a2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17956: 0051170c 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17957: 00d95a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17958: 00d97508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17959: 00dc6994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17960: 0028cdc8 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 17961: 00858238 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17962: 009b03d8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17961: 00858258 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17962: 009b03f8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17963: 00cb0328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17964: 00d92730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17965: 0055c5f4 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17966: 00999f90 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17966: 00999fb0 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17967: 002fb764 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17968: 00809470 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 17969: 009454f4 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17968: 00809490 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17969: 00945514 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17970: 00417014 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 17971: 007433ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 17971: 007433cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17972: 00dc7d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 17973: 00765018 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 17973: 00765038 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17974: 00dc6254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17975: 00dc7f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17976: 00dc6764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17977: 00dc8244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17978: 00d8fd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17979: 00d9b72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17980: 00906298 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17980: 009062b8 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17981: 003934c4 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17982: 00cf3f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_b │ │ │ │ 17983: 00dc6ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17984: 00da07bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17985: 00dc7524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17986: 00cf3d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_d │ │ │ │ 17987: 00d92a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ @@ -17993,598 +17993,598 @@ │ │ │ │ 17989: 00dc6e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 17990: 00dc8b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 17991: 00d8dd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17992: 00cf3e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_h │ │ │ │ 17993: 00d9e614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17994: 00d8b5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17995: 00d8f9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 17996: 00914334 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 17997: 00797268 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 17996: 00914354 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17997: 00797288 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17998: 00dc6e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17999: 002bb504 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 18000: 00dc6300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 18001: 00dc6e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 18002: 00d90bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ 18003: 00ce5504 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_16_v │ │ │ │ - 18004: 006cd9a0 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 18004: 006cd9c0 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ 18005: 00cfbc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_d │ │ │ │ - 18006: 00914fa4 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 18006: 00914fc4 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 18007: 00296088 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 18008: 007632a0 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 18008: 007632c0 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 18009: 00d9f38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 18010: 00743068 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 18011: 008e83dc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 18012: 00953bc4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 18010: 00743088 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 18011: 008e83fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 18012: 00953be4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 18013: 004292e8 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 18014: 00d9fd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 18015: 00cfbd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_h │ │ │ │ 18016: 00cb67b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 18017: 0063a8c8 252 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_b │ │ │ │ 18018: 00d98a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 18019: 00cf3e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_w │ │ │ │ 18020: 00d9ba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 18021: 0063abd4 320 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_d │ │ │ │ 18022: 00dc6950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 18023: 009ce0d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 18023: 009ce0f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 18024: 00dc628e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 18025: 008c3bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 18025: 008c3bd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 18026: 00299c1c 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 18027: 0093f7b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 18027: 0093f7d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 18028: 0063a9c4 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_h │ │ │ │ 18029: 00d9d094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 18030: 00298fac 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 18031: 00dc868e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 18032: 0090651c 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 18032: 0090653c 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 18033: 00dc6c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 18034: 00da0508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 18035: 00cfbcec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_w │ │ │ │ 18036: 00dc6cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 18037: 002ad468 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 18038: 00913c60 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18038: 00913c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 18039: 00414edc 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 18040: 004abea0 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 18041: 00dc7676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 18042: 008e75a8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 18042: 008e75c8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 18043: 00dc7f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 18044: 00dc65e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 18045: 00d9495c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 18046: 00d8d438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 18047: 0063aacc 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_w │ │ │ │ 18048: 006353d4 352 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_d │ │ │ │ - 18049: 007400d4 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 18049: 007400f4 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 18050: 00dc68a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 18051: 00dc6d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 18052: 00919364 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 18052: 00919384 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 18053: 00dc6c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 18054: 00dc64c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 18055: 004ccf1c 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 18056: 00dc667a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 18057: 006350fc 364 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_h │ │ │ │ 18058: 00dc73b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 18059: 0037225c 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 18060: 00dc84ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 18061: 0090f64c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 18061: 0090f66c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 18062: 00d93e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 18063: 00dc69f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 18064: 00903f04 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 18065: 0093ac74 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 18064: 00903f24 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 18065: 0093ac94 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 18066: 00d9332c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 18067: 00d8abe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 18068: 004120b4 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 18069: 00949578 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 18070: 00988fd0 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 18069: 00949598 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 18070: 00988ff0 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 18071: 002a9224 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 18072: 00750a9c 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 18072: 00750abc 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 18073: 00d95228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 18074: 009a0c44 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 18074: 009a0c64 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 18075: 00cf4e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_d │ │ │ │ 18076: 0054bc7c 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 18077: 002f92a8 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 18078: 00635268 364 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_w │ │ │ │ 18079: 00dc7a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 18080: 00d9a484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 18081: 0062941c 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_d │ │ │ │ 18082: 00d9e2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 18083: 00d9e834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 18084: 00cf4f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_h │ │ │ │ - 18085: 006ba2c0 920 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ + 18085: 006ba2e0 920 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ 18086: 00dc7a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 18087: 00dc8536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 18088: 006290d4 436 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_h │ │ │ │ 18089: 00dc6c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 18090: 00d957c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 18091: 00d04cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64im │ │ │ │ 18092: 00d9e0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 18093: 008c3afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 18093: 008c3b1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 18094: 005a4f68 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 18095: 003e1dec 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 18096: 008a526c 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 18097: 008f8ad0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 18096: 008a528c 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 18097: 008f8af0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 18098: 00cb08d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 18099: 00d9fffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 18100: 00d9ff8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 18101: 00d92820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 18102: 00d9134c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 18103: 00cf4f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_w │ │ │ │ 18104: 00dc6da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ 18105: 00629288 404 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_w │ │ │ │ - 18106: 00754ce0 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 18107: 0079b88c 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 18106: 00754d00 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 18107: 0079b8ac 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 18108: 00441f8c 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 18109: 00dc6c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 18110: 002b9af8 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 18111: 00cb02a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18112: 004d6488 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18113: 008cab1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18113: 008cab3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 18114: 003e5f6c 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 18115: 007dfc60 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18115: 007dfc80 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18116: 0029a328 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18117: 00dc6964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 18118: 00dc7c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ 18119: 005e9cb8 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_wu │ │ │ │ - 18120: 00983aa0 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 18121: 009ada8c 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18120: 00983ac0 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18121: 009adaac 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18122: 004630e4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18123: 00d9443c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18124: 00d99db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18125: 002fdad8 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18126: 00d961d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_EVENT │ │ │ │ 18127: 00cb6cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 18128: 00aea0e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18129: 009a32ec 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18128: 00aea100 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18129: 009a330c 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18130: 00d9844c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 18131: 003e1ef0 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 18132: 00d9a1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18133: 00d8e55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18134: 00d8d528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18135: 00d97f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18136: 005ed4f4 444 FUNC GLOBAL DEFAULT 12 helper_mnret │ │ │ │ 18137: 00d8ed7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18138: 00d9c570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18139: 00d97fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18140: 009d6aa4 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18140: 009d6ac4 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18141: 00da00a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 18142: 00969264 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18142: 00969284 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18143: 00d9b88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18144: 00d97398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18145: 00dc7df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18146: 00dc61a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18147: 00dc65de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18148: 00cb5f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18149: 009388e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18150: 008d200c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18149: 00938900 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18150: 008d202c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18151: 00d9f328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18152: 00c80f54 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18153: 00d9104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ 18154: 00bc6aec 72 OBJECT GLOBAL DEFAULT 21 ventana_opcode_data │ │ │ │ 18155: 00609e44 532 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_b │ │ │ │ - 18156: 009144a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18156: 009144c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18157: 005dd684 384 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_phys_page_debug │ │ │ │ 18158: 00cb7204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18159: 0037a4d4 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18160: 0060a458 584 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_d │ │ │ │ - 18161: 0095f700 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18161: 0095f720 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18162: 00dc6f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18163: 00d95278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18164: 0060a058 540 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_h │ │ │ │ 18165: 002990a0 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18166: 00cbef04 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18167: 00dc72fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18168: 00dc63aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18169: 008fed34 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18169: 008fed54 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18170: 005a9338 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18171: 00d8c768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18172: 00dc7702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18173: 008c6638 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18173: 008c6658 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18174: 00dc746a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18175: 007f7de0 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18176: 00963ae4 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18175: 007f7e00 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18176: 00963b04 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18177: 00d8e4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18178: 009023d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 18179: 00762740 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 18178: 009023f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18179: 00762760 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18180: 00d8e90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18181: 00d9d324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18182: 0051ab4c 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18183: 00d8dd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18184: 0060a274 484 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_w │ │ │ │ 18185: 0047e850 112 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 18186: 00dc6188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18187: 00dc6bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18188: 00d05cfc 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18189: 00dc61e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18190: 003a84dc 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18191: 00dc7210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18192: 009c23c4 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18192: 009c23e4 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18193: 00d97818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 18194: 00798b80 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18195: 00822dfc 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18194: 00798ba0 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 18195: 00822e1c 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18196: 00dc6c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18197: 003048a8 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18198: 0075ceec 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18199: 008cc1c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18198: 0075cf0c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18199: 008cc1e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18200: 00dc785a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18201: 00ce7ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_b │ │ │ │ 18202: 00d97368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18203: 00ce7d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_d │ │ │ │ - 18204: 007ea34c 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18204: 007ea36c 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18205: 00dc78f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18206: 00d906ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ 18207: 00ce3a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl32_vv │ │ │ │ - 18208: 009be638 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18208: 009be658 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18209: 00d97a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18210: 0099d1f0 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 18211: 007781f8 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 18210: 0099d210 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18211: 00778218 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18212: 00da22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18213: 00ce7e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_h │ │ │ │ 18214: 00dc7e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18215: 00d945ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18216: 009700dc 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18216: 009700fc 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18217: 0055b3d4 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18218: 008fde34 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18218: 008fde54 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18219: 00c77ed0 1668 OBJECT GLOBAL DEFAULT 21 isa_edata_arr │ │ │ │ - 18220: 0072fa00 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 18220: 0072fa20 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18221: 00dc7c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18222: 00dc6db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18223: 00dc7c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18224: 008f7818 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18224: 008f7838 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18225: 00507b6c 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18226: 00d8a490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18227: 00d9db64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 18228: 007165fc 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 18228: 0071661c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18229: 00633084 596 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_d │ │ │ │ 18230: 00d8badc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18231: 00632be4 592 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_h │ │ │ │ 18232: 00dc84fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18233: 0075115c 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18233: 0075117c 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18234: 0055bcc8 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18235: 00dc734c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 18236: 00745d44 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 18236: 00745d64 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18237: 00dc6d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18238: 00da1678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18239: 00ce7dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_w │ │ │ │ 18240: 00dc81a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18241: 00d8a4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18242: 009d4978 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18243: 008eb8c0 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18242: 009d4998 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18243: 008eb8e0 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18244: 00d8f45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18245: 00d9a534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18246: 00dc68ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18247: 00d8e97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18248: 009a3500 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18249: 0081626c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18248: 009a3520 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18249: 0081628c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18250: 00632e34 592 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_w │ │ │ │ 18251: 00dc7f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18252: 0029ac14 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18253: 0053c89c 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18254: 003e1184 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18255: 00dc61f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18256: 00dc7948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18257: 0056e330 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18258: 00b990ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18258: 00b9910c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18259: 00d9ebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18260: 00d9b42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 18261: 0077f204 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 18261: 0077f224 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18262: 00548b20 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18263: 00dc8bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18264: 00812794 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18264: 008127b4 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18265: 00dc663a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18266: 0063f9a0 452 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_b │ │ │ │ 18267: 00d904dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18268: 008c5cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18268: 008c5ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18269: 0063fb6c 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_d │ │ │ │ - 18270: 0091add0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18270: 0091adf0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18271: 00d90cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18272: 0075c39c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18272: 0075c3bc 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18273: 00d94fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18274: 00dc7086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18275: 005c4884 16 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 18276: 0063fb64 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_h │ │ │ │ 18277: 0056bac8 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18278: 009c0fa4 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18278: 009c0fc4 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18279: 00d9e654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18280: 00d9e4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18281: 00da3bec 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18282: 00d969c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18283: 002a8484 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18284: 0075d33c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18285: 00917548 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18284: 0075d35c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18285: 00917568 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18286: 00dc6c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18287: 00491268 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18288: 00424514 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18289: 00956a4c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18289: 00956a6c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18290: 00dc6d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18291: 007c4cb0 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18291: 007c4cd0 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18292: 00d9e164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18293: 00c81554 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18294: 009b47d0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18295: 008cd8dc 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18294: 009b47f0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18295: 008cd8fc 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18296: 00c81c98 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18297: 00d9461c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18298: 00dc62c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18299: 005ba418 300 FUNC GLOBAL DEFAULT 12 riscv_pmu_init │ │ │ │ - 18300: 00971b60 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18300: 00971b80 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18301: 0063fb68 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_w │ │ │ │ 18302: 004fc3bc 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18303: 00d958e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18304: 008174b8 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18305: 008cb97c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18304: 008174d8 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18305: 008cb99c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18306: 002fc2a4 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18307: 00d8dd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18308: 00dc7bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18309: 009402fc 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18309: 0094031c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18310: 00dc6d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18311: 00dc70c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18312: 00cef3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_b │ │ │ │ 18313: 00d9378c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18314: 00cef248 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_d │ │ │ │ 18315: 00dc7664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18316: 00d925f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18317: 00dc70c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18318: 003add40 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ 18319: 00d02490 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmul │ │ │ │ - 18320: 009d4aec 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18321: 00818290 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18322: 008ab4c0 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18320: 009d4b0c 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18321: 008182b0 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18322: 008ab4e0 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18323: 00dc626c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 18324: 00ce4fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_64_v │ │ │ │ 18325: 00d9a644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18326: 00d8ed6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 18327: 00cef350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_h │ │ │ │ 18328: 00d8afa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 18329: 00972dcc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 18330: 0079ae3c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 18329: 00972dec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18330: 0079ae5c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18331: 00dc6caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18332: 00dc8b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18333: 00929ee8 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 18334: 007482d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 18333: 00929f08 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18334: 007482f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18335: 00d96fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18336: 00d9926c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18337: 00dc64d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18338: 007a3630 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18338: 007a3650 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18339: 00d8fbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18340: 00d999c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18341: 007e8320 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18341: 007e8340 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18342: 0025edac 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18343: 00d95af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18344: 00dc6604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ 18345: 00cef2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_w │ │ │ │ - 18346: 007bbf00 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18347: 008c9198 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18346: 007bbf20 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18347: 008c91b8 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18348: 00dc6ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 18349: 0078b4dc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18350: 009bab34 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18349: 0078b4fc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 18350: 009bab54 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18351: 00dc6fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18352: 0032af64 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18353: 00dc6d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18354: 00dc65ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 18355: 00793020 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 18356: 007e6218 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18355: 00793040 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 18356: 007e6238 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18357: 00d991cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18358: 00d8eb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 18359: 00797dac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 18359: 00797dcc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18360: 00dc6b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18361: 002a5bec 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18362: 00dc7400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18363: 007df914 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18363: 007df934 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18364: 00dc73de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18365: 00d9ec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18366: 00d9f0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 18367: 0070b6a8 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 18367: 0070b6c8 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18368: 00490878 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18369: 00dc6fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18370: 00dc7802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 18371: 00d8abb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 18372: 00dc696a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 18373: 00d8b3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18374: 00dc73b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18375: 00dc7186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18376: 002a6714 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18377: 00296184 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 18378: 005009e0 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 18379: 008d854c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18380: 009ce784 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18379: 008d856c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18380: 009ce7a4 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18381: 00dc6c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18382: 009434c4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18382: 009434e4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18383: 00c822fc 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ 18384: 00ce0308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v │ │ │ │ - 18385: 008dfb14 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18386: 008d9dd4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18385: 008dfb34 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18386: 008d9df4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18387: 00dc6d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18388: 00dc7bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 18389: 00765070 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 18389: 00765090 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18390: 00ce0200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8ff_v │ │ │ │ 18391: 00bcf2a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18392: 00304860 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 18393: 0077e764 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 18393: 0077e784 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18394: 0042c488 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18395: 00dc78b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ - 18396: 007659b4 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 18396: 007659d4 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ 18397: 00cf9dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_b │ │ │ │ - 18398: 00986624 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18398: 00986644 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ 18399: 00608280 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_b │ │ │ │ - 18400: 00992a60 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18400: 00992a80 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18401: 00cf9c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_d │ │ │ │ 18402: 0027f168 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18403: 00d931cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18404: 0094a168 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 18405: 0074216c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 18404: 0094a188 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18405: 0074218c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18406: 00cf9d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_h │ │ │ │ 18407: 006082e0 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_h │ │ │ │ 18408: 00dc6ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18409: 00cb27c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18410: 00dc6794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18411: 00dc6a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 18412: 00614070 620 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_b │ │ │ │ 18413: 00d9f338 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18414: 00dc6f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18415: 006147b4 588 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_d │ │ │ │ - 18416: 00784018 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18417: 00966730 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18416: 00784038 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 18417: 00966750 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18418: 00cedf34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_b │ │ │ │ 18419: 00dc6f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18420: 00dc6af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18421: 00cedda8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_d │ │ │ │ 18422: 00dc75ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18423: 002f6870 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18424: 00d9eae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18425: 009b6580 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18425: 009b65a0 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ 18426: 006142dc 624 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_h │ │ │ │ - 18427: 0098f020 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18428: 0099b190 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18427: 0098f040 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18428: 0099b1b0 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18429: 0030401c 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18430: 009c108c 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18430: 009c10ac 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18431: 00dc82a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18432: 003ad728 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 18433: 00ce4274 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re64_v │ │ │ │ 18434: 00d9828c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ 18435: 00cedeb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_h │ │ │ │ - 18436: 008cc558 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18436: 008cc578 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18437: 00d9070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18438: 00cf9cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_w │ │ │ │ 18439: 00cb1f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18440: 008e6fac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18441: 009cd99c 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18440: 008e6fcc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18441: 009cd9bc 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18442: 00608340 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_w │ │ │ │ 18443: 00dc7fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18444: 0092f118 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18445: 0099a7cc 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18444: 0092f138 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18445: 0099a7ec 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18446: 00d8f25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18447: 00dc694e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18448: 00dc6bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18449: 008e7618 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18450: 0086274c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18449: 008e7638 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18450: 0086276c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18451: 00dc74a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18452: 00d98a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18453: 00dc7e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18454: 0055844c 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18455: 00d99c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18456: 00473eac 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ 18457: 0061454c 616 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_w │ │ │ │ 18458: 00cede2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_w │ │ │ │ - 18459: 00831a28 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18459: 00831a48 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18460: 00d9072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18461: 00dc85e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18462: 005551b0 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18463: 00dc809a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18464: 009c7964 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18465: 00905528 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18466: 0082ac38 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18464: 009c7984 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18465: 00905548 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18466: 0082ac58 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18467: 00d9dde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18468: 00dc869e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18469: 004d4ab4 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18470: 00dbda28 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18471: 00d98a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18472: 00dc778e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 18473: 00dc7f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18474: 00dc735c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18475: 0095ce9c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18476: 00917ee8 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18475: 0095cebc 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18476: 00917f08 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18477: 00dc6894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18478: 0032c5e8 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18479: 008cefa4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18479: 008cefc4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18480: 002fdb50 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18481: 00293e0c 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18482: 00dc6574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18483: 00c87b08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18484: 00dc747a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18485: 003e2900 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18486: 0055d528 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18487: 00d8ac58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18488: 00d96170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_EVENT │ │ │ │ 18489: 00dc7840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18490: 008c97b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 18491: 00749f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 18490: 008c97d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18491: 00749f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 18492: 00dc864a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18493: 008682c4 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18494: 0092ac0c 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 18495: 0073e348 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 18496: 0076c5a4 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18497: 009a22c0 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18493: 008682e4 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18494: 0092ac2c 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18495: 0073e368 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 18496: 0076c5c4 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 18497: 009a22e0 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18498: 00480bb4 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 18499: 00dc80aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18500: 00dc6776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18501: 009c628c 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18501: 009c62ac 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18502: 00dc6202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18503: 0061d82c 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_b │ │ │ │ 18504: 0061d94c 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_d │ │ │ │ 18505: 00d926a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18506: 0075d00c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18506: 0075d02c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18507: 006099b8 280 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_b │ │ │ │ 18508: 00609d08 316 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_d │ │ │ │ 18509: 0061d88c 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_h │ │ │ │ 18510: 00dc76dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18511: 0080b77c 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18511: 0080b79c 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18512: 00609ad0 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_h │ │ │ │ 18513: 00d92280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18514: 00d939dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18515: 00dc83ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18516: 00487324 200 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 18517: 00d8ee5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18518: 008cc6c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18518: 008cc6e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18519: 00437b78 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18520: 00d9073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18521: 00d9099c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18522: 00dc6900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18523: 002b40bc 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18524: 00d8c748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18525: 00d99924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18526: 005a9670 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 18527: 0079a5d4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 18527: 0079a5f4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ 18528: 0061d8ec 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_w │ │ │ │ - 18529: 00994ab8 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18529: 00994ad8 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18530: 00d946ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 18531: 007185b0 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 18531: 007185d0 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18532: 00dc6322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18533: 00d9bf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18534: 00609bf0 280 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_w │ │ │ │ - 18535: 00969208 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18535: 00969228 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18536: 00d9918c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18537: 00dc7894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 18538: 00340368 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18539: 00595358 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18540: 00dc79dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18541: 00da1968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 18542: 00d8cca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 18543: 00782bb4 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 18543: 00782bd4 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18544: 00da079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18545: 00dc7492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18546: 00dc6326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18547: 00cfb008 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_b │ │ │ │ 18548: 00d97cb8 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18549: 00cfae7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_d │ │ │ │ 18550: 00dc6600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18551: 0091b448 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18551: 0091b468 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18552: 00dc7dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18553: 002b9b8c 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18554: 00cfaf84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_h │ │ │ │ 18555: 00da1d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18556: 008de05c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18556: 008de07c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18557: 0043566c 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18558: 00591b00 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18559: 00dc6a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18560: 00923e44 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18560: 00923e64 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18561: 00db53c8 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18562: 005b4778 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18563: 00dc7608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18564: 00dc6b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18565: 00dc67de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18566: 004efa18 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18567: 0029736c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18568: 00d9908c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18569: 00870d2c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18569: 00870d4c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18570: 002b0c24 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18571: 00d9a154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18572: 00993d30 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18573: 00ae99d0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18574: 00999058 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18575: 007e90b4 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18572: 00993d50 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18573: 00ae99f0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18574: 00999078 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18575: 007e90d4 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18576: 00293178 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18577: 00dc7330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18578: 0056442c 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18579: 009b525c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18579: 009b527c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18580: 00d97eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18581: 00d95fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18582: 0029d928 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18583: 00296764 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18584: 003e9d48 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18585: 00cfaf00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_w │ │ │ │ 18586: 00d93b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ @@ -18593,198 +18593,198 @@ │ │ │ │ 18589: 00dc7e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 18590: 00dc7892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 18591: 00d9d904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18592: 00dc62ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18593: 002b2c50 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18594: 00512e04 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18595: 00d92050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18596: 00993cb8 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18597: 006eb84c 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18596: 00993cd8 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18597: 006eb86c 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18598: 00d980cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18599: 00dc7ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18600: 00d9d944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18601: 004d73a4 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18602: 00d8cc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18603: 00d99ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18604: 005301ec 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18605: 00538558 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 18606: 00828890 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18606: 008288b0 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18607: 00dc60da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18608: 00dc67d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18609: 00d97998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18610: 004e31c0 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18611: 00510adc 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 18612: 007dfb20 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18612: 007dfb40 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18613: 00dc7ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18614: 00d92300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18615: 00d8d160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 18616: 00716654 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18617: 008b189c 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18616: 00716674 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 18617: 008b18bc 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18618: 00332ac0 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18619: 007dad4c 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18619: 007dad6c 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18620: 003843b4 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18621: 00dc73e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18622: 0050e21c 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18623: 00532ef8 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18624: 00d9a714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18625: 0092b6c8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18625: 0092b6e8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 18626: 004cdbe4 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18627: 00955530 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18627: 00955550 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18628: 00d8c2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18629: 00607ce0 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_b │ │ │ │ - 18630: 00952de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18631: 008e4790 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18630: 00952e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18631: 008e47b0 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18632: 00d9c810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 18633: 00373174 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18634: 002a535c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18635: 0063e7e4 424 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_b │ │ │ │ 18636: 00d9090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18637: 0094edd4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18637: 0094edf4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18638: 00dc8542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18639: 00492a04 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18640: 0038487c 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18641: 00607d40 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_h │ │ │ │ 18642: 0063eca8 400 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_d │ │ │ │ 18643: 00c81098 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18644: 006c8420 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18644: 006c8440 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18645: 00dc6c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18646: 00dc8190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18647: 00d9d7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18648: 0063e98c 408 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_h │ │ │ │ 18649: 00dc6bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18650: 00d97898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18651: 00d8f828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18652: 00cb5ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18653: 004180e8 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18654: 00dc7c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18655: 003e2794 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18656: 002b5780 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18657: 008cca60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18657: 008cca80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18658: 00dc6720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18659: 00d9abe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18660: 00d9ecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18661: 0093eebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18661: 0093eedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18662: 00dc63c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18663: 002a5728 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18664: 0095eb58 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18665: 008a7460 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18664: 0095eb78 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18665: 008a7480 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18666: 00d8ee3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18667: 00d9f318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ 18668: 00607da0 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_w │ │ │ │ - 18669: 0098462c 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18669: 0098464c 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18670: 0031e6cc 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 18671: 00d97698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18672: 00d92320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18673: 009687f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18673: 00968818 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18674: 00505c70 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18675: 0063eb24 388 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_w │ │ │ │ - 18676: 0099cc6c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 18677: 0073ed78 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18678: 009cdc44 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18679: 008d4300 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18676: 0099cc8c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18677: 0073ed98 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 18678: 009cdc64 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18679: 008d4320 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18680: 002fa9a4 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18681: 00dc75ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18682: 004379c0 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18683: 00dc79fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ - 18684: 0072db80 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ + 18684: 0072dba0 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 18685: 00d9a674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18686: 007ff880 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18686: 007ff8a0 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18687: 00c8130c 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 18688: 006010f0 656 FUNC GLOBAL DEFAULT 12 helper_vsxei8_16_v │ │ │ │ 18689: 00dc787e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 18690: 0086bcd0 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18690: 0086bcf0 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18691: 005b483c 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18692: 00998f68 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18692: 00998f88 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18693: 00cb35b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18694: 005faed4 2108 FUNC GLOBAL DEFAULT 12 helper_vle64_v │ │ │ │ 18695: 00dc83ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18696: 003cb1fc 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18697: 002fa690 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18698: 00d92140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18699: 007b1e4c 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18699: 007b1e6c 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18700: 00dc81d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18701: 00dc6804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18702: 002f6abc 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18703: 007bd3f8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18704: 00813f34 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18705: 0075ad0c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18706: 008fc8dc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 18707: 007b019c 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18703: 007bd418 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18704: 00813f54 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18705: 0075ad2c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18706: 008fc8fc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18707: 007b01bc 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18708: 0033e9bc 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18709: 00dc642a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18710: 00269034 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18711: 00dc6682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18712: 00dc7208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18713: 00d8bc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 18714: 008fd704 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18715: 0081434c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18714: 008fd724 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18715: 0081436c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18716: 00d8b6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18717: 00907248 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18717: 00907268 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18718: 00d93cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18719: 00da106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18720: 009537b4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18720: 009537d4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18721: 00507c1c 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18722: 00d9e6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18723: 00dc7c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 18724: 004cfdc0 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18725: 00da1958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18726: 006e518c 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18726: 006e51ac 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18727: 00dc67ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 18728: 006d41d0 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18729: 008fe11c 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18728: 006d41f0 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18729: 008fe13c 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18730: 00d95a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18731: 00d9da34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18732: 00971f88 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18732: 00971fa8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18733: 00d9f544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18734: 00d8cad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18735: 00dc64fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18736: 00ce6164 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_16_v │ │ │ │ 18737: 00d9ffbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 18738: 00794154 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 18738: 00794174 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18739: 00dc811a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18740: 00d8b804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18741: 0029d558 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18742: 002f6e68 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 18743: 00480c24 120 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 18744: 00933000 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18744: 00933020 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18745: 00492888 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18746: 00da0f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18747: 009ae154 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 18748: 008f6f7c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18749: 00920580 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18747: 009ae174 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18748: 008f6f9c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18749: 009205a0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18750: 00dc67e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18751: 00998c80 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18751: 00998ca0 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18752: 00dc664e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18753: 00dc7850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 18754: 00da13d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18755: 008e410c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18755: 008e412c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 18756: 00642c1c 108 FUNC GLOBAL DEFAULT 12 helper_brev8 │ │ │ │ - 18757: 008cb474 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18758: 00925358 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18757: 008cb494 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18758: 00925378 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18759: 0043525c 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18760: 005b722c 376 FUNC GLOBAL DEFAULT 12 mseccfg_csr_read │ │ │ │ 18761: 00c82230 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18762: 007a2b20 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18762: 007a2b40 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18763: 00d97688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18764: 00553d58 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18765: 00cb48c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18766: 0047a700 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18767: 00dc6a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 18768: 0073eaac 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 18768: 0073eacc 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18769: 00d9117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18770: 0052f108 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 18771: 005dc470 156 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmlen │ │ │ │ - 18772: 006e6b60 340 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18772: 006e6b80 340 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18773: 002c0488 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18774: 00dc6b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18775: 005000d8 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18776: 002d76bc 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18777: 00d8d638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18778: 0075a6e4 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18779: 008ddbdc 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18778: 0075a704 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18779: 008ddbfc 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18780: 00d9c690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18781: 00dc81ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18782: 00cb352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18783: 00d9ab64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18784: 002fd7a0 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18785: 00c813f8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18786: 0037325c 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ @@ -18798,299 +18798,299 @@ │ │ │ │ 18794: 00dc71c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 18795: 00d8d588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18796: 00dc7ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 18797: 00dc66e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18798: 00cfd6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_b │ │ │ │ 18799: 00cfd528 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_d │ │ │ │ 18800: 00dc6912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18801: 008bcc94 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18802: 0082198c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18801: 008bccb4 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18802: 008219ac 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18803: 00dc83e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18804: 00d94acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18805: 00dc7d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18806: 00dc80d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18807: 00cfd630 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_h │ │ │ │ 18808: 00dc6b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18809: 004ac138 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18810: 0042d344 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18811: 00d9e3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18812: 0094e3e4 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 18813: 00746cec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 18812: 0094e404 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18813: 00746d0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18814: 00d8d538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18815: 004423f0 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18816: 00520dac 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18817: 00d8dcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18818: 00d8f8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18819: 00d957e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 18820: 00940508 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18820: 00940528 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18821: 00d844e0 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18822: 00cfd5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_w │ │ │ │ 18823: 00dc7daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18824: 00808798 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 18825: 0070ec68 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 18824: 008087b8 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18825: 0070ec88 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18826: 00d8f638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18827: 00d9ed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 18828: 0098f998 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18828: 0098f9b8 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18829: 00521460 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18830: 003dd140 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18831: 00957224 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18831: 00957244 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18832: 00cb229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18833: 00d02280 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_zero │ │ │ │ 18834: 00d95cd8 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 18835: 00d0450c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_d │ │ │ │ - 18836: 00812cfc 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18837: 0088b6b4 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18838: 008f47e4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18836: 00812d1c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18837: 0088b6d4 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18838: 008f4804 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18839: 00332924 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18840: 00da0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18841: 00b83db8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18841: 00b83dd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18842: 00d95568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18843: 00d04590 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_h │ │ │ │ 18844: 00d95898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18845: 00500524 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18846: 00dc6dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18847: 00d973c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18848: 007b4c64 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18848: 007b4c84 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18849: 00538104 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18850: 00dc6b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18851: 002a8b48 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18852: 00d8a938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18853: 00cb1a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18854: 009cc5d4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18855: 00813948 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 18856: 0078c298 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 18854: 009cc5f4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18855: 00813968 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18856: 0078c2b8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18857: 00d84648 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18858: 00d04488 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_s │ │ │ │ 18859: 004344f4 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18860: 00d9067c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18861: 0093f3c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 18862: 008ff150 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 18863: 006ee8b0 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 18864: 0070c108 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 18861: 0093f3e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18862: 008ff170 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18863: 006ee8d0 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 18864: 0070c128 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18865: 00dc6d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18866: 00dc7786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 18867: 00b29ef8 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18867: 00b29f18 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18868: 00d9837c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 18869: 00d936ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18870: 00cfead0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_b │ │ │ │ 18871: 00d9b56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18872: 00d9487c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18873: 00dc8664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18874: 008a6c44 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18874: 008a6c64 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18875: 00d950d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18876: 00da2210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ 18877: 00cfea4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_h │ │ │ │ - 18878: 00907e78 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18879: 0094bd48 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18878: 00907e98 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18879: 0094bd68 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18880: 00d95e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18881: 0099f6b4 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18881: 0099f6d4 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18882: 004efb9c 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18883: 00dbeb7c 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18884: 00da3be8 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18885: 002feb78 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18886: 00dc6d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18887: 00d8c538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18888: 007decfc 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18888: 007ded1c 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18889: 00d9336c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18890: 00dc6810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18891: 00dc609c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18892: 00758088 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18893: 008e9aa0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18892: 007580a8 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18893: 008e9ac0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18894: 00c80ac8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18895: 00511f70 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18896: 00909600 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18897: 0097a744 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18896: 00909620 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18897: 0097a764 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18898: 00d9e644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18899: 00cfe9c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_w │ │ │ │ - 18900: 0080917c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18901: 0097b4dc 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18902: 009a5400 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18900: 0080919c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18901: 0097b4fc 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18902: 009a5420 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18903: 00546178 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18904: 00dc6812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18905: 0031b218 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18906: 00dc766c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 18907: 008ea9e8 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18907: 008eaa08 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18908: 00417178 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18909: 00d93cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18910: 004911ac 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18911: 00903654 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18911: 00903674 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18912: 00cb019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18913: 00d8c578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18914: 00754754 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18914: 00754774 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18915: 00dc7b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18916: 009c19c4 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18917: 0093903c 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18916: 009c19e4 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18917: 0093905c 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18918: 00dc6f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18919: 00d98ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 18920: 00dc7754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18921: 00cb34a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18922: 00dc6d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18923: 00dc741e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 18924: 0082cc64 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18924: 0082cc84 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18925: 00dc8052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18926: 00cfa42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_b │ │ │ │ 18927: 00d9349c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18928: 00821e88 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18929: 008d7628 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18928: 00821ea8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18929: 008d7648 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18930: 00d9be54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18931: 00cfa2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_d │ │ │ │ 18932: 00372ec8 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18933: 00d02e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_d │ │ │ │ 18934: 00d031f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_d │ │ │ │ - 18935: 007b15a0 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18936: 008adac8 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18935: 007b15c0 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18936: 008adae8 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18937: 00dc7458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18938: 009957bc 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18938: 009957dc 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18939: 00da1d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18940: 00d8e6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18941: 005ab000 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18942: 00d010f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_h │ │ │ │ 18943: 002a3800 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18944: 00cfa3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_h │ │ │ │ 18945: 00d03408 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_h │ │ │ │ 18946: 00d929d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18947: 00c8159c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18948: 00dc8312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18949: 003dd460 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18950: 00606f14 620 FUNC GLOBAL DEFAULT 12 helper_vs8r_v │ │ │ │ 18951: 005022c0 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18952: 00dc6ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18953: 006dc118 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18953: 006dc138 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18954: 00dc765a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18955: 0061a04c 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_b │ │ │ │ 18956: 00dc7154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18957: 0090563c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18957: 0090565c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18958: 00dc76ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 18959: 0061a16c 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_d │ │ │ │ - 18960: 007e4bac 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18960: 007e4bcc 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18961: 00dc8192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18962: 0072071c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18962: 0072073c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18963: 00dc634a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18964: 00dc8b6c 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18965: 00dc74e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18966: 0041b65c 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18967: 002a8eec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18968: 0061a0ac 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_h │ │ │ │ 18969: 00da1108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18970: 00d04698 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_clear │ │ │ │ 18971: 00d01284 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_s │ │ │ │ 18972: 00d02fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_s │ │ │ │ 18973: 00dbeb08 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18974: 00d974b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18975: 009910cc 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18975: 009910ec 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18976: 00d8e57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18977: 006b17ac 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18977: 006b17c8 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 18978: 00cfa324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_w │ │ │ │ 18979: 00cfdef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_b │ │ │ │ 18980: 00d955d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18981: 00cfdd68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_d │ │ │ │ 18982: 00dc731c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18983: 005b051c 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18984: 00dc7436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_DSTATE │ │ │ │ 18985: 00dc74ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 18986: 00cfde70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_h │ │ │ │ 18987: 0061a10c 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_w │ │ │ │ 18988: 00dc7878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 18989: 008da37c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18989: 008da39c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18990: 00dc758c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18991: 00dc7d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18992: 004d48a8 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 18993: 007424bc 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 18994: 007ac014 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18993: 007424dc 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 18994: 007ac034 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18995: 00428914 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18996: 00500414 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18997: 00cb142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 18998: 006ab930 2172 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ - 18999: 009be3b4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 19000: 00814460 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 19001: 007179c8 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 18998: 006ab94c 2172 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ + 18999: 009be3d4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 19000: 00814480 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 19001: 007179e8 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 19002: 00da39d8 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 19003: 00dc7536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 19004: 00d9e404 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 19005: 00dc6dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ 19006: 005bcab8 304 FUNC GLOBAL DEFAULT 12 riscv_numa_possible_cpu_arch_ids │ │ │ │ - 19007: 00b83ce0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 19008: 009157d4 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 19009: 00949fe0 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 19007: 00b83d00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 19008: 009157f4 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 19009: 0094a000 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 19010: 00d92480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 19011: 00d90f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 19012: 00780790 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 19013: 0099a594 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 19012: 007807b0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 19013: 0099a5b4 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 19014: 00cfddec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_w │ │ │ │ 19015: 00dc849e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 19016: 009554d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 19016: 009554f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 19017: 00561fc4 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 19018: 00d9ab74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 19019: 00da1168 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 19020: 00dc7728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 19021: 00cb0118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 19022: 00d9a8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 19023: 007e5cc8 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 19023: 007e5ce8 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 19024: 0037a4e4 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 19025: 00d9a664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 19026: 00ce3d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re16_v │ │ │ │ 19027: 00d9133c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 19028: 004912e4 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 19029: 00991d08 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 19029: 00991d28 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 19030: 00d92950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 19031: 007df994 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 19031: 007df9b4 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 19032: 00522dd4 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 19033: 00dc84d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 19034: 00d9fc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 19035: 00dc71ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 19036: 00dc7c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 19037: 00dc6956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 19038: 0033eaf0 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 19039: 00d9e184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 19040: 00b94648 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 19040: 00b94668 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 19041: 00410290 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 19042: 00d9354c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 19043: 00d9424c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 19044: 003a86ec 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 19045: 00dc7712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 19046: 0079af3c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 19046: 0079af5c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 19047: 003e60b0 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 19048: 0029d640 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 19049: 00dc6658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 19050: 00cbe4c4 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 19051: 00dc6bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 19052: 007a3970 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 19052: 007a3990 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 19053: 00dc7960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 19054: 00dc71ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 19055: 0091570c 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 19056: 0096b318 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 19057: 007ab5b4 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 19058: 00952304 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 19055: 0091572c 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 19056: 0096b338 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 19057: 007ab5d4 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 19058: 00952324 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 19059: 0041b2fc 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 19060: 00dc8526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 19061: 0063db34 444 FUNC GLOBAL DEFAULT 12 helper_viota_m_b │ │ │ │ 19062: 00dc7cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 19063: 002ad1a0 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 19064: 009b9004 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 19064: 009b9024 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ 19065: 0063e050 452 FUNC GLOBAL DEFAULT 12 helper_viota_m_d │ │ │ │ - 19066: 0075cc20 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 19066: 0075cc40 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 19067: 002d75a4 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 19068: 007c50d8 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 19069: 00903acc 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 19068: 007c50f8 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 19069: 00903aec 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 19070: 00da0100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 19071: 007415d4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 19072: 00aea2f8 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 19073: 009a47e8 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 19071: 007415f4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 19072: 00aea318 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 19073: 009a4808 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 19074: 0063dcf0 432 FUNC GLOBAL DEFAULT 12 helper_viota_m_h │ │ │ │ 19075: 00dc70dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 19076: 00d97a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 19077: 008c3d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 19077: 008c3d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 19078: 005bc638 188 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_offset │ │ │ │ 19079: 00d8d808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 19080: 00d048a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_bu │ │ │ │ 19081: 00d9edf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 19082: 0091106c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 19082: 0091108c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 19083: 00da2260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 19084: 0054cdd0 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 19085: 008f3bf4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 19085: 008f3c14 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 19086: 00dc65b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 19087: 00dc6e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 19088: 00d961f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_CMD_EVENT │ │ │ │ 19089: 00293280 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 19090: 00d976c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 19091: 0063dea0 432 FUNC GLOBAL DEFAULT 12 helper_viota_m_w │ │ │ │ 19092: 00d9c364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ @@ -19099,524 +19099,524 @@ │ │ │ │ 19095: 00dc6bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 19096: 004f9728 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 19097: 0029fa6c 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 19098: 00cf9748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_h │ │ │ │ 19099: 00dc7260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 19100: 0053abd4 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 19101: 00d8d388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 19102: 00926014 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 19102: 00926034 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 19103: 00d955a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 19104: 00da092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 19105: 009055e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 19105: 00905600 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 19106: 00dc6afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 19107: 00dc7e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 19108: 00dc6f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 19109: 008e60a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 19109: 008e60c0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 19110: 00d921a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 19111: 007655c8 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 19111: 007655e8 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 19112: 00d8e7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 19113: 00744e3c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 19114: 0083b370 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 19115: 008dbc40 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 19113: 00744e5c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 19114: 0083b390 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 19115: 008dbc60 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 19116: 00dbd9da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 19117: 00d8b574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 19118: 004172ec 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 19119: 00d89ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 19120: 002a92f4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 19121: 00dc725c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 19122: 00cf96c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_w │ │ │ │ 19123: 00d9925c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 19124: 00d9a604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 19125: 00927654 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 19126: 006cd9d8 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 19125: 00927674 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 19126: 006cd9f8 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19127: 006305b0 592 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_d │ │ │ │ 19128: 00dc8318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 19129: 007344a4 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 19129: 007344c4 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19130: 00d9a774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19131: 00d9ac84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19132: 00d8ca84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19133: 0058c060 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 19134: 00d9a2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 19135: 00d992ac 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 19136: 00d04bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cm_jalt │ │ │ │ 19137: 00630118 588 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_h │ │ │ │ 19138: 00d9419c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19139: 00dc81ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19140: 00304f88 4 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19141: 00da084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19142: 00297264 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 19143: 008c3c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19143: 008c3c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19144: 005b0928 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19145: 00dc62ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19146: 00514a20 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19147: 007e0698 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19147: 007e06b8 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19148: 00dc8b76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19149: 005ba864 200 FUNC GLOBAL DEFAULT 12 riscv_timer_init │ │ │ │ 19150: 00dc6e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19151: 003cb164 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 19152: 00293060 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19153: 00dc8b74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19154: 009953c4 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19154: 009953e4 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19155: 00d9c224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19156: 00d8da3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19157: 00514814 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19158: 00d8d6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19159: 00dc693a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19160: 002a9d74 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 19161: 0072fb00 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 19161: 0072fb20 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 19162: 00db4db0 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 19163: 002a341c 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 19164: 00dc674c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 19165: 0077d994 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 19165: 0077d9b4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19166: 00295c00 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19167: 00dc8150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19168: 00608940 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_b │ │ │ │ - 19169: 007831e4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 19169: 00783204 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19170: 00630364 588 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_w │ │ │ │ 19171: 00d97c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19172: 009058c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19172: 009058e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19173: 00d9d224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19174: 00dc8bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19175: 006089a0 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_h │ │ │ │ 19176: 00dc62ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19177: 009a422c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19177: 009a424c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19178: 00cb0094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19179: 00d9e044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19180: 00dc6e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19181: 00581a2c 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19182: 00ce58a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse32_v │ │ │ │ 19183: 00d8ea6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19184: 002ac798 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19185: 0098a674 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19185: 0098a694 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19186: 00414f88 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19187: 00d8b7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19188: 00418c7c 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19189: 002912a4 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19190: 0034218c 256 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19191: 00dc61b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19192: 009a52cc 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19192: 009a52ec 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19193: 00dc6f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19194: 00d9110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ 19195: 00dc7456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NEW_DSTATE │ │ │ │ - 19196: 009b0434 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19196: 009b0454 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19197: 00dc78c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 19198: 00dc8684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19199: 008d7af8 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19199: 008d7b18 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19200: 00d9c214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ 19201: 00608a00 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_w │ │ │ │ 19202: 00628f08 460 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_d │ │ │ │ - 19203: 0082297c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19203: 0082299c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19204: 0041b160 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19205: 00849648 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19205: 00849668 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19206: 00d946bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19207: 002ac14c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19208: 008cba34 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 19209: 00780d60 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 19208: 008cba54 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19209: 00780d80 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19210: 00628bc8 432 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_h │ │ │ │ 19211: 00ce37a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vghsh_vv │ │ │ │ - 19212: 0073556c 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 19212: 0073558c 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19213: 00cff418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_b │ │ │ │ 19214: 00c80858 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19215: 00dc658e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19216: 00c8143c 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19217: 00dc6738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19218: 00dc6408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19219: 008bc4b4 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19220: 00907a0c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19219: 008bc4d4 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19220: 00907a2c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19221: 00d8f7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19222: 00cff394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_h │ │ │ │ 19223: 005d8e14 28 FUNC GLOBAL DEFAULT 12 isa_ext_update_enabled │ │ │ │ 19224: 00dc8228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19225: 008ae5e0 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19225: 008ae600 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19226: 00dc8126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19227: 004ed39c 2240 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19228: 00ce5e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_64_v │ │ │ │ 19229: 00dc6244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19230: 00dc764e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19231: 00dc85aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19232: 00d990ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ 19233: 00628d78 400 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_w │ │ │ │ - 19234: 0093adb0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19234: 0093add0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19235: 00334538 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19236: 00dc7d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19237: 00dc69e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19238: 007f4218 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19238: 007f4238 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19239: 00dc7216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 19240: 00706f74 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 19240: 00706f94 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19241: 00d8a030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19242: 00dc8198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19243: 00d956e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19244: 0054f8ac 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19245: 00dc60bb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19246: 0092c578 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19246: 0092c598 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19247: 00d02ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_d │ │ │ │ - 19248: 008e2b30 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19248: 008e2b50 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19249: 00cff310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_w │ │ │ │ 19250: 00cb1324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19251: 00dc6b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19252: 00d0117c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_h │ │ │ │ 19253: 002a9e20 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19254: 00543f4c 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19255: 007c43fc 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19255: 007c441c 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19256: 005dacc8 388 FUNC GLOBAL DEFAULT 12 riscv_isa_string │ │ │ │ 19257: 00d9a7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19258: 00dc7ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19259: 00d96db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19260: 00dc835a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19261: 0050de8c 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19262: 0032ca30 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19263: 00dc7566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19264: 00516d88 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19265: 007b8b98 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19265: 007b8bb8 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19266: 002fc21c 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19267: 00dc7cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19268: 006038c0 600 FUNC GLOBAL DEFAULT 12 helper_vl1re8_v │ │ │ │ 19269: 00dc7138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19270: 00d01308 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_s │ │ │ │ 19271: 00d970a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19272: 00dc770a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19273: 0054c3cc 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19274: 00cecca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxnor_mm │ │ │ │ 19275: 00503dec 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 19276: 007487d4 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 19276: 007487f4 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19277: 00d98924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19278: 007f7874 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19279: 00947480 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19278: 007f7894 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19279: 009474a0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19280: 00494c18 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19281: 00915984 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19281: 009159a4 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19282: 006346d0 600 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_d │ │ │ │ 19283: 005dc6c8 204 FUNC GLOBAL DEFAULT 12 riscv_cpu_sirq_pending │ │ │ │ 19284: 00c82260 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19285: 00d9326c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19286: 003e5c68 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19287: 005b304c 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19288: 00d99d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 19289: 00724bec 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 19289: 00724c0c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19290: 00da0060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19291: 0041a6c0 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19292: 00d84690 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19293: 006341b8 656 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_h │ │ │ │ 19294: 00d8e8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ 19295: 00ce7058 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_b │ │ │ │ - 19296: 00953eac 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19296: 00953ecc 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19297: 00ce6ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_d │ │ │ │ 19298: 00c80f18 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19299: 00d9ef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19300: 00b990d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19300: 00b990f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19301: 00dc81b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19302: 00dc6f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19303: 00d934ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 19304: 0074089c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 19304: 007408bc 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 19305: 00ce6fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_h │ │ │ │ 19306: 00d9b40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 19307: 00dc7c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 19308: 00968bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 19309: 0076c4bc 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 19308: 00968c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19309: 0076c4dc 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19310: 00d9fa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19311: 00d9dee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19312: 00d9f6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_READ_EVENT │ │ │ │ 19313: 00d97928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19314: 009ce0ec 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19315: 00851688 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19314: 009ce10c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19315: 008516a8 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19316: 00ceb4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_b │ │ │ │ 19317: 00dc8168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 19318: 00765fdc 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 19318: 00765ffc 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19319: 00ceb360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_d │ │ │ │ 19320: 00dc7888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19321: 00634448 648 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_w │ │ │ │ 19322: 00d9a3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19323: 00dc7ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 19324: 00781928 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 19324: 00781948 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19325: 00ceb468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_h │ │ │ │ 19326: 00d99934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19327: 00d9dd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19328: 00dc76b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 19329: 009693d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19329: 009693f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19330: 00dc7a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19331: 00d9fc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19332: 00d8c7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19333: 00ce6f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_w │ │ │ │ 19334: 00d99c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19335: 00d96060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 19336: 00d933bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 19337: 00d8bc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 19338: 006f6884 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 19338: 006f68a4 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 19339: 003042c8 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 19340: 0056b6f0 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19341: 0058bd38 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19342: 003892a0 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19343: 00dc6696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19344: 00cf57dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_d │ │ │ │ 19345: 00d04dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks2 │ │ │ │ 19346: 0059e9a4 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19347: 009cc96c 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19347: 009cc98c 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19348: 00d9eb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19349: 00dc806e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19350: 009249bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19351: 009aaafc 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19350: 009249dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19351: 009aab1c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19352: 00cf58e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_h │ │ │ │ 19353: 00ceb3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_w │ │ │ │ 19354: 00d9df54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19355: 00808f00 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 19356: 0074068c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 19355: 00808f20 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19356: 007406ac 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 19357: 00dc64aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19358: 00dc75ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19359: 00d8c848 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 19360: 00d84458 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19361: 005eb390 124 FUNC GLOBAL DEFAULT 12 helper_fcvt_bf16_s │ │ │ │ 19362: 00c80ae0 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19363: 00d9b4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19364: 00ce5cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_32_v │ │ │ │ 19365: 0050e948 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19366: 003aad7c 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19367: 00d97078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19368: 00d98744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ - 19369: 00781378 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 19370: 006b9368 344 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ - 19371: 00722ee0 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 19369: 00781398 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 19370: 006b9388 344 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ + 19371: 00722f00 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19372: 00d9917c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19373: 00916e44 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19373: 00916e64 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19374: 0061f50c 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_b │ │ │ │ 19375: 00cf5860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_w │ │ │ │ 19376: 00dc6120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19377: 007f2f38 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19378: 008f0a44 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19377: 007f2f58 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19378: 008f0a64 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19379: 002b5540 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19380: 008dc528 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19380: 008dc548 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19381: 00587f54 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19382: 0061f56c 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_h │ │ │ │ 19383: 00604160 804 FUNC GLOBAL DEFAULT 12 helper_vl1re64_v │ │ │ │ - 19384: 00780e30 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 19384: 00780e50 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19385: 00d98bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19386: 00dc79de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19387: 0096d184 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19387: 0096d1a4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19388: 00581960 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19389: 00cfa7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_b │ │ │ │ 19390: 00d00ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_hu │ │ │ │ 19391: 00d9a6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19392: 00dc6aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19393: 0027eaf0 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19394: 00dc80f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19395: 00da21a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19396: 00dc6dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 19397: 009c7c38 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19397: 009c7c58 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19398: 00d8aee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 19399: 007482f0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 19399: 00748310 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19400: 00cfa744 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_h │ │ │ │ 19401: 00dc6ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19402: 00d8f6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19403: 0061f5cc 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_w │ │ │ │ 19404: 00d9f534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19405: 00383160 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19406: 0056f1e0 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19407: 00d9eb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19408: 009c6f70 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19408: 009c6f90 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19409: 00490d04 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19410: 00d8ddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19411: 00d9eda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19412: 00d9a744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19413: 009cfa1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19413: 009cfa3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19414: 00d95738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19415: 00d94a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19416: 00da0268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 19417: 00735c74 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19418: 00938490 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19417: 00735c94 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 19418: 009384b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19419: 002a9ed0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19420: 00522fe8 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19421: 00dc7800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19422: 00d96bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19423: 006a0c50 68 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ - 19424: 009977c8 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19425: 00818588 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19423: 006a0c6c 68 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ + 19424: 009977e8 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19425: 008185a8 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ 19426: 00cfa6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_w │ │ │ │ - 19427: 009ae5e4 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19427: 009ae604 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19428: 00d9452c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19429: 00dc61e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19430: 00514138 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19431: 0093f420 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19431: 0093f440 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19432: 00512990 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19433: 003e1ef8 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19434: 00d9825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 19435: 00d9def4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19436: 0099d19c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19436: 0099d1bc 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19437: 00dc7928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19438: 00331cec 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19439: 002bb1f8 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19440: 0096dd14 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19441: 00b9908c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 19442: 00735d5c 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 19440: 0096dd34 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19441: 00b990ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19442: 00735d7c 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 19443: 00dc6f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19444: 00d8d4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19445: 00d8dafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 19446: 0079b0fc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19447: 00924680 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19448: 008ca950 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19449: 0094e568 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19446: 0079b11c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 19447: 009246a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19448: 008ca970 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19449: 0094e588 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19450: 00d8a0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19451: 00d8cbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19452: 00d9b28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19453: 00dc849c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19454: 0054f458 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19455: 00d938ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19456: 00618fcc 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_b │ │ │ │ 19457: 00d9e7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19458: 00307f0c 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ 19459: 006190ec 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_d │ │ │ │ - 19460: 009a13e8 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19460: 009a1408 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19461: 00dc7dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19462: 00d8b8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19463: 00c81f5c 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19464: 00517348 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19465: 00641084 244 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_b │ │ │ │ 19466: 0061902c 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_h │ │ │ │ 19467: 0033feb0 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19468: 00641374 264 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_d │ │ │ │ 19469: 00d9454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 19470: 00718068 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19471: 007f3b68 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19470: 00718088 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 19471: 007f3b88 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19472: 00dc63be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19473: 00dc75bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19474: 00641178 260 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_h │ │ │ │ 19475: 00d8fe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19476: 00d91c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19477: 00d96e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19478: 00572260 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19479: 00290d44 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19480: 00d9ecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19481: 00ceeb94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_b │ │ │ │ 19482: 00dc74b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19483: 00ceea08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_d │ │ │ │ - 19484: 00993bdc 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19484: 00993bfc 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19485: 0061908c 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_w │ │ │ │ - 19486: 0073a8c8 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 19486: 0073a8e8 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19487: 0051d488 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19488: 00ceeb10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_h │ │ │ │ 19489: 00d9369c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19490: 008c44a8 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19490: 008c44c8 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19491: 00544d8c 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19492: 0064127c 248 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_w │ │ │ │ 19493: 00dc66d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19494: 00dc66a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19495: 00d8be88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19496: 00d8eb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19497: 00bcf188 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19498: 00d9846c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 19499: 00d9de94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19500: 00d8f838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19501: 00d9bff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19502: 00868768 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19502: 00868788 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19503: 00d9119c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19504: 00dc75c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 19505: 0071c130 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 19505: 0071c150 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19506: 00586c10 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19507: 008d3138 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19508: 0083931c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19507: 008d3158 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19508: 0083933c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19509: 00333260 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19510: 00c7ad18 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ 19511: 00ceea8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_w │ │ │ │ - 19512: 0097ac5c 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19513: 009a6120 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19512: 0097ac7c 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19513: 009a6140 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19514: 005d49a0 496 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmcycle_write │ │ │ │ 19515: 004630cc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19516: 0093f984 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19516: 0093f9a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19517: 00d848ac 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19518: 00d8e56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19519: 0025d42c 52 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19520: 00dc7a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19521: 00c81c1c 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19522: 00dc6e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19523: 00d8e35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 19524: 00701b6c 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 19524: 00701b8c 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 19525: 00d94aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 19526: 008cada0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19526: 008cadc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19527: 00d8f908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 19528: 00765fc8 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 19528: 00765fe8 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19529: 00514308 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19530: 00d95a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19531: 0099951c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19531: 0099953c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19532: 00d99cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19533: 00c6b06c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19534: 00dc767e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19535: 00d9eaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19536: 00d913ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19537: 0074dda0 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 19538: 00781620 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19539: 009a1858 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19540: 0090359c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19537: 0074ddc0 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19538: 00781640 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 19539: 009a1878 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19540: 009035bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19541: 00d9a0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19542: 005089c8 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19543: 00d95888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19544: 00dc6f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19545: 00d8e4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ 19546: 00cf5338 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_d │ │ │ │ - 19547: 009141c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19547: 009141e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19548: 00dc64fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19549: 00dc6882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19550: 00dc75de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19551: 00cf5440 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_h │ │ │ │ 19552: 00dc61be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19553: 008cc2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19553: 008cc2f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 19554: 00d9b32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 19555: 0061c02c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_b │ │ │ │ 19556: 00d8ab58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19557: 00dc6a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19558: 002938d0 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19559: 00dc6dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19560: 00d9408c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19561: 0061c08c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_h │ │ │ │ 19562: 005adbe8 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19563: 00dc7c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 19564: 009c8748 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 19564: 009c8768 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 19565: 002f59f4 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19566: 00c819cc 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19567: 00824944 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19567: 00824964 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19568: 00d8a190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19569: 00d9f2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19570: 00cf53bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_w │ │ │ │ - 19571: 008c42c0 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19571: 008c42e0 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19572: 0051579c 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19573: 008aac48 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 19574: 009d64e0 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19573: 008aac68 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19574: 009d6500 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19575: 00d99854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19576: 007d303c 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 19577: 00780374 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 19576: 007d305c 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19577: 00780394 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19578: 00290eb8 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 19579: 00815044 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19579: 00815064 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19580: 0061c0ec 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_w │ │ │ │ 19581: 00d8f0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19582: 0056a1ac 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19583: 00d84560 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19584: 005fb710 108 FUNC GLOBAL DEFAULT 12 helper_vse8_v_mask │ │ │ │ 19585: 006417d8 416 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_d │ │ │ │ - 19586: 006b7470 952 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ + 19586: 006b7490 952 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ 19587: 00d959a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19588: 008634b8 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19588: 008634d8 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19589: 00d91ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19590: 00962770 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19590: 00962790 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19591: 0032ab84 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19592: 00d9803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19593: 00dc609e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19594: 006414e8 384 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_h │ │ │ │ 19595: 00dc6778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 19596: 0078c6b8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19597: 009ba45c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 19598: 0073f380 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 19596: 0078c6d8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 19597: 009ba47c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19598: 0073f3a0 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19599: 00d051f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i128 │ │ │ │ - 19600: 0078a730 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 19600: 0078a750 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19601: 006153a0 628 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_b │ │ │ │ 19602: 00da14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19603: 00dc7f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 19604: 0071f840 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 19604: 0071f860 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19605: 00615af4 592 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_d │ │ │ │ 19606: 00d9cec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19607: 00dc863c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19608: 009c6d88 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19608: 009c6da8 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19609: 00dc6f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19610: 00615614 628 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_h │ │ │ │ - 19611: 007415bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 19611: 007415dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19612: 00d98e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 19613: 00d91c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19614: 004932f4 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19615: 00da1c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19616: 00dc60aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19617: 00d8c6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19618: 00d9a084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ @@ -19624,1036 +19624,1036 @@ │ │ │ │ 19620: 00c80f7c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19621: 00d95c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19622: 00641668 368 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_w │ │ │ │ 19623: 002a877c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19624: 00d9efa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19625: 00dc7832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 19626: 003e2500 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19627: 0095ac60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19627: 0095ac80 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19628: 00d922f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19629: 005a8268 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19630: 00b83d70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 19631: 00747c30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19632: 00b0b2a8 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19630: 00b83d90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19631: 00747c50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 19632: 00b0b2c8 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19633: 00615888 620 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_w │ │ │ │ 19634: 00dc619c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19635: 007e4bcc 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19636: 008cb69c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19635: 007e4bec 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19636: 008cb6bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19637: 00d8fec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19638: 0033166c 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19639: 00b0b2a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19639: 00b0b2c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19640: 00dc7072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19641: 00d9c920 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19642: 0090dfcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19642: 0090dfec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19643: 003f4b80 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19644: 00dc7612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19645: 008276e0 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19645: 00827700 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19646: 00dc8648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19647: 005dc57c 52 FUNC GLOBAL DEFAULT 12 riscv_cpu_default_priority │ │ │ │ 19648: 0056f2fc 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19649: 008ea2d8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19650: 009a1f00 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19649: 008ea2f8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19650: 009a1f20 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19651: 00d93a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19652: 00dc7c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19653: 009d4c14 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19653: 009d4c34 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19654: 002f5a00 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19655: 0093ff70 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19655: 0093ff90 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19656: 005b0800 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 19657: 00d9c7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ - 19658: 006a2140 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ + 19658: 006a215c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ 19659: 00dbd99b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19660: 00da1b7c 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19661: 00b0b158 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19661: 00b0b178 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19662: 00cf30ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_b │ │ │ │ - 19663: 006a2260 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ + 19663: 006a227c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ 19664: 0056b578 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19665: 00dc7bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19666: 00d8dacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19667: 00cf2f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_d │ │ │ │ - 19668: 0073f0b8 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 19668: 0073f0d8 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19669: 0055e38c 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ - 19670: 006a21a0 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ + 19670: 006a21bc 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ 19671: 00dc70c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19672: 006e6180 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19672: 006e61a0 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19673: 00cf3028 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_h │ │ │ │ - 19674: 009a4060 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19675: 009243fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19674: 009a4080 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19675: 0092441c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19676: 002b4e0c 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19677: 00da2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 19678: 007478ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 19678: 0074790c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19679: 00dc812c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19680: 008a9218 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19680: 008a9238 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19681: 003a482c 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19682: 00d9c620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19683: 00d8f44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19684: 006a2200 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ - 19685: 009d3f80 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19684: 006a221c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ + 19685: 009d3fa0 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19686: 00da1fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19687: 00dc719e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19688: 008ca334 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19688: 008ca354 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19689: 00cf2fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_w │ │ │ │ - 19690: 00989744 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 19691: 00740ef4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 19692: 00706b10 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 19690: 00989764 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19691: 00740f14 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 19692: 00706b30 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ 19693: 00d96230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PRI_EVENT │ │ │ │ - 19694: 008ffd90 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19694: 008ffdb0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19695: 00dc83d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19696: 00da1a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19697: 003a4664 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19698: 008fb068 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19699: 00722448 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19698: 008fb088 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19699: 00722468 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19700: 00d8aa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19701: 0055d54c 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19702: 00dc67b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 19703: 009b10e0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19704: 00961bc4 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19703: 009b1100 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19704: 00961be4 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19705: 00c7c6f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 19706: 00927514 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 19707: 00960f78 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19708: 008b0548 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19706: 00927534 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19707: 00960f98 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19708: 008b0568 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19709: 00cfb218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_b │ │ │ │ 19710: 00cfb08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_d │ │ │ │ 19711: 00d8e8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 19712: 00d9f708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_TRAP_EVENT │ │ │ │ 19713: 00cf496c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_b │ │ │ │ - 19714: 00814b9c 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19714: 00814bbc 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19715: 00dc7b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19716: 009090d4 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19716: 009090f4 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19717: 00dc60d7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19718: 002ac5a4 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19719: 00cfb194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_h │ │ │ │ 19720: 00dc8a30 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19721: 0032d70c 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 19722: 00766070 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 19722: 00766090 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19723: 00cf48e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_h │ │ │ │ 19724: 00da0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19725: 00dc7406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19726: 008fafb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19726: 008fafd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19727: 00dc729e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 19728: 00785338 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 19728: 00785358 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19729: 00d935ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19730: 00759164 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19730: 00759184 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19731: 00d03ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_d │ │ │ │ 19732: 00dc7d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 19733: 00dc7822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 19734: 008413a0 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19734: 008413c0 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19735: 00dc795e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19736: 00dc848e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19737: 00d03f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_h │ │ │ │ - 19738: 007bd8b8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19738: 007bd8d8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19739: 005b5ec0 408 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf32_note │ │ │ │ - 19740: 007417b4 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 19740: 007417d4 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ 19741: 00cfb110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_w │ │ │ │ - 19742: 009448d0 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19742: 009448f0 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19743: 00d9f774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19744: 008f2804 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19744: 008f2824 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19745: 00d95348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19746: 00dc7faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19747: 0029349c 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19748: 002f6330 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19749: 00dc6c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19750: 00cf4864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_w │ │ │ │ 19751: 00d8e50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19752: 007a2de8 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19752: 007a2e08 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19753: 00d92800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19754: 00dc6dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19755: 00dc77c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 19756: 00d971e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19757: 00495608 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 19758: 0078ac20 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 19758: 0078ac40 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19759: 00dc7902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19760: 00d03a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_s │ │ │ │ 19761: 00d8a230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19762: 008caf10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19762: 008caf30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19763: 00dc65be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19764: 009365ac 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19764: 009365cc 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19765: 0058c4fc 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19766: 00dc60ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19767: 0099e6a8 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19767: 0099e6c8 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19768: 00dc830c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19769: 00d96cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19770: 00dc612e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19771: 0092f520 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19771: 0092f540 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19772: 00d9fc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19773: 00d9fcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19774: 007bce1c 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19774: 007bce3c 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19775: 002b7b98 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19776: 008bac3c 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19777: 0095a318 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 19778: 0078b8b4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 19776: 008bac5c 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19777: 0095a338 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19778: 0078b8d4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19779: 00d9b89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19780: 00d93cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19781: 007dd858 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19782: 00924ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19781: 007dd878 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19782: 00924af0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19783: 00dc662e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19784: 00c817d8 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19785: 0095c8a4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19785: 0095c8c4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19786: 005a4a24 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19787: 00d950f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19788: 00d96a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19789: 00943608 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 19790: 00997538 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19791: 00906370 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19789: 00943628 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19790: 00997558 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19791: 00906390 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19792: 00dc75c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19793: 00d983ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ - 19794: 00705958 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 19794: 00705978 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19795: 00dc69b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19796: 00622020 424 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_h │ │ │ │ - 19797: 008c9d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19798: 0075e840 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19797: 008c9d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19798: 0075e860 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19799: 00dc82f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19800: 00da2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19801: 005dd9a0 2156 FUNC GLOBAL DEFAULT 12 riscv_cpu_tlb_fill │ │ │ │ 19802: 00d92530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19803: 00dc6310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19804: 005b6638 824 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_write │ │ │ │ 19805: 00c8088c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19806: 009d6404 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19806: 009d6424 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19807: 005dbf88 352 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmm │ │ │ │ 19808: 00dc6934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19809: 00dc6cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19810: 00298be0 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19811: 00d9f718 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19812: 00d94a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19813: 00754a90 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19813: 00754ab0 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19814: 00515e18 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 19815: 006ee5cc 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19816: 0086bc24 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19815: 006ee5ec 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 19816: 0086bc44 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19817: 00dc860e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19818: 007226a8 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19818: 007226c8 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19819: 00d99f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19820: 00d9f5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ 19821: 006221c8 452 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_w │ │ │ │ - 19822: 007a9608 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 19823: 0085aac0 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19822: 007a9628 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19823: 0085aae0 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19824: 00385550 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19825: 00978c68 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19825: 00978c88 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19826: 002a2288 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19827: 00938da0 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19827: 00938dc0 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19828: 00d9aa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 19829: 008d784c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19829: 008d786c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19830: 00dc762c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19831: 0082c1f0 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19831: 0082c210 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19832: 00dc7ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19833: 00d8e05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19834: 00955d54 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19835: 00966b98 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19836: 0084f7a8 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19834: 00955d74 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19835: 00966bb8 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19836: 0084f7c8 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19837: 00dc661c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19838: 00d96888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19839: 008bad88 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 19840: 007365b4 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 19839: 008bada8 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19840: 007365d4 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19841: 00d95d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ 19842: 00d96090 96 OBJECT GLOBAL DEFAULT 24 hw_riscv_trace_events │ │ │ │ - 19843: 0096d8cc 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19843: 0096d8ec 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19844: 00d9cf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19845: 00da23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19846: 0058e700 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19847: 00d9d6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19848: 008cd44c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19849: 0094d9ec 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19848: 008cd46c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19849: 0094da0c 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19850: 00d9835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ 19851: 00dc642c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19852: 007b8e5c 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19853: 009af4f0 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19852: 007b8e7c 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19853: 009af510 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19854: 00d8dfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19855: 00dc773e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19856: 00dc6748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19857: 00d96dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 19858: 0070dbec 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19859: 00908ea8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19858: 0070dc0c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 19859: 00908ec8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19860: 00d9b68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19861: 00d9f5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19862: 00952e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19862: 00952eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19863: 00d8e80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19864: 00268534 120 FUNC GLOBAL DEFAULT 12 decode_xventanacondops │ │ │ │ 19865: 00dc629a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19866: 00586990 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19867: 008ddd5c 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19868: 009a84f4 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19867: 008ddd7c 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19868: 009a8514 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19869: 00dc8180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19870: 006e660c 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19871: 009b42f4 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19870: 006e662c 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19871: 009b4314 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19872: 00ce19b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_h │ │ │ │ 19873: 00634b68 288 FUNC GLOBAL DEFAULT 12 fclass_d │ │ │ │ 19874: 0055e134 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19875: 00dc6568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19876: 00d91cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 19877: 00d9d3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 19878: 00634928 296 FUNC GLOBAL DEFAULT 12 fclass_h │ │ │ │ - 19879: 00950bf0 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19879: 00950c10 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19880: 00dc7e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 19881: 003e29c4 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19882: 00dc6960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19883: 009787d8 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19883: 009787f8 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19884: 00d98fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19885: 005619c4 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 19886: 00dc7622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19887: 00908204 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19887: 00908224 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19888: 00cb5bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19889: 0052f784 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19890: 00d95918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19891: 00d8b894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19892: 002b6248 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19893: 00827848 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19893: 00827868 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19894: 00d9ff9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19895: 002bc518 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19896: 00d8a400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19897: 00d8e72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19898: 00ce1934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_w │ │ │ │ 19899: 00634a50 280 FUNC GLOBAL DEFAULT 12 fclass_s │ │ │ │ 19900: 00dc6bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19901: 00d9e314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19902: 00d9b00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19903: 00dc69c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19904: 0029af18 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19905: 00d95788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19906: 0098e244 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19907: 0095f464 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 19908: 007071ec 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19909: 009d5fbc 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19906: 0098e264 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19907: 0095f484 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19908: 0070720c 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 19909: 009d5fdc 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19910: 00dc6083 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 19911: 006e711c 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19911: 006e713c 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19912: 00d9afbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19913: 00da1668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19914: 00da0f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19915: 00dc6fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19916: 008145c0 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19917: 008cb52c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19916: 008145e0 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19917: 008cb54c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19918: 00d9456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19919: 005af40c 140 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 19920: 0055d378 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 19921: 008ff8d0 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 19922: 0073a828 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 19921: 008ff8f0 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19922: 0073a848 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19923: 00d93cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19924: 00587ce0 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19925: 00591888 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19926: 0075c0b0 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 19927: 0079adfc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19928: 009a5694 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19929: 00986948 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19930: 00801174 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 19931: 00798664 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19932: 009647fc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19926: 0075c0d0 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19927: 0079ae1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 19928: 009a56b4 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19929: 00986968 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19930: 00801194 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19931: 00798684 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 19932: 0096481c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19933: 00d8b734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19934: 00d8c9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19935: 00d93a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19936: 002ab588 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19937: 008ca7e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19937: 008ca800 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19938: 00d97018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 19939: 008ffe00 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19940: 006e6598 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19939: 008ffe20 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19940: 006e65b8 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19941: 0032b1dc 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19942: 0096c298 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19942: 0096c2b8 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19943: 003a4770 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19944: 00d9d104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19945: 005ab2f4 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19946: 00dc7410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19947: 00d9ac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19948: 002ac840 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 19949: 00d92770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19950: 007fa128 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19950: 007fa148 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19951: 004ce74c 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 19952: 003a45c0 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19953: 004eeef8 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19954: 00d95378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19955: 00d90aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19956: 00d03300 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_d │ │ │ │ 19957: 00d8a9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19958: 00dc6cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19959: 00dc6854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19960: 00954014 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19960: 00954034 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 19961: 00d018b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_h │ │ │ │ - 19962: 0090fc08 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 19963: 0074d64c 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 19964: 0093b304 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19962: 0090fc28 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19963: 0074d66c 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19964: 0093b324 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19965: 00445b88 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19966: 008da680 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19966: 008da6a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 19967: 00d030f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_s │ │ │ │ - 19968: 00777434 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 19968: 00777454 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19969: 002ec6e8 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19970: 00dc7a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19971: 0054bf10 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19972: 00808e68 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19972: 00808e88 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19973: 00dc7de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19974: 00ce4ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs8 │ │ │ │ 19975: 00cdfc54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v │ │ │ │ 19976: 003a36a4 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19977: 00dc76d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19978: 002a5068 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19979: 005a94e4 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19980: 00dc69be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19981: 00da40e4 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19982: 00d97878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19983: 0029cdf4 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19984: 009a19b0 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19984: 009a19d0 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19985: 00dc82da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19986: 00d942dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 19987: 0077d254 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 19987: 0077d274 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19988: 00d90e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 19989: 0077d294 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19990: 00961a88 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19989: 0077d2b4 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 19990: 00961aa8 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19991: 00dc7ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 19992: 0077d2dc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 19993: 0077d444 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 19994: 0077d49c 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 19992: 0077d2fc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 19993: 0077d464 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 19994: 0077d4bc 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19995: 00d9aa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19996: 00d9e084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 19997: 0077d4fc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 19998: 00748aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 19997: 0077d51c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 19998: 00748acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 19999: 00dc80e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 20000: 00d9d984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 20001: 007071cc 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 20001: 007071ec 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 20002: 00dc7aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 20003: 007be130 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 20003: 007be150 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 20004: 00d9aa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 20005: 00dc72d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 20006: 00d9df14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 20007: 00d97888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 20008: 0095ec70 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 20008: 0095ec90 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 20009: 00dc6914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 20010: 002f8de8 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 20011: 0090c01c 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 20011: 0090c03c 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 20012: 00d91b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 20013: 00dc853e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20014: 0073a8d4 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 20014: 0073a8f4 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 20015: 00d9924c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 20016: 008aae54 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 20017: 007276e4 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 20016: 008aae74 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 20017: 00727704 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 20018: 00dc60fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 20019: 00910940 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 20020: 007e8150 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 20019: 00910960 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 20020: 007e8170 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 20021: 00d977d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 20022: 00d9076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 20023: 00642bdc 64 FUNC GLOBAL DEFAULT 12 helper_clmulr │ │ │ │ 20024: 00d9a6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 20025: 0093c718 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 20025: 0093c738 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 20026: 00d9498c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 20027: 00d9e500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 20028: 00553d88 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 20029: 00dc844a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20030: 0033fdb0 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 20031: 00d8d1b0 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 20032: 0094e6b4 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 20033: 007abbe0 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 20032: 0094e6d4 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 20033: 007abc00 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 20034: 00d982dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 20035: 00d9b3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 20036: 0055e1ac 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 20037: 0094f774 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 20038: 008184c4 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 20037: 0094f794 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 20038: 008184e4 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 20039: 00d9e4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 20040: 00d9450c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 20041: 00c81584 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 20042: 004fdf88 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 20043: 00778630 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 20043: 00778650 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 20044: 005b613c 12 FUNC GLOBAL DEFAULT 12 pmp_get_num_rules │ │ │ │ 20045: 00dc6c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 20046: 00d95958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 20047: 00d97918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 20048: 009c7e60 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 20049: 006d8bb8 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 20048: 009c7e80 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 20049: 006d8bd8 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 20050: 00dc6174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 20051: 0071de5c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 20051: 0071de7c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 20052: 00dc6e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 20053: 005d8e68 136 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_trap_name │ │ │ │ - 20054: 00792b84 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 20054: 00792ba4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 20055: 00dc6cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 20056: 005a34b0 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 20057: 0055bc3c 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 20058: 0042e6ec 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 20059: 0055d5dc 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 20060: 0093ef18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 20060: 0093ef38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 20061: 00dc6f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 20062: 0063844c 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_h │ │ │ │ 20063: 00dc60af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 20064: 00dc784a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 20065: 00dc68e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 20066: 007bcdb0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 20067: 007d82d8 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 20068: 00962a18 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 20069: 007e7ea0 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 20066: 007bcdd0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 20067: 007d82f8 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 20068: 00962a38 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 20069: 007e7ec0 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 20070: 00d9068c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 20071: 007466c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 20072: 0074d72c 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 20071: 007466e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 20072: 0074d74c 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ 20073: 005e7358 192 FUNC GLOBAL DEFAULT 12 riscv_pmu_read_ctr │ │ │ │ - 20074: 00986b58 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 20074: 00986b78 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 20075: 00dc8b71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 20076: 002d0330 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 20077: 00da19f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 20078: 00d8c0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 20079: 00d00b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_wu │ │ │ │ 20080: 006385d0 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_w │ │ │ │ 20081: 00d9e530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 20082: 00d8cc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 20083: 00913d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 20083: 00913d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 20084: 00dc7f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 20085: 008275d8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 20086: 007405cc 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 20085: 008275f8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 20086: 007405ec 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 20087: 00dc6f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 20088: 008f4be0 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 20088: 008f4c00 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 20089: 005ea2f8 64 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_d │ │ │ │ 20090: 00300c38 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 20091: 0099a204 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 20092: 0098cdc4 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 20091: 0099a224 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 20092: 0098cde4 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 20093: 00dc7a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 20094: 00d927c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 20095: 005eb00c 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_h │ │ │ │ - 20096: 00747ddc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 20096: 00747dfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 20097: 00dc72c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 20098: 00dc6f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 20099: 0058df88 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 20100: 00dc78a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 20101: 00544b40 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 20102: 007be128 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 20103: 007ceeb8 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 20102: 007be148 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 20103: 007ceed8 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 20104: 00d9dac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 20105: 007463d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 20105: 007463f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 20106: 00469cac 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 20107: 005e9c10 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_s │ │ │ │ 20108: 00d9b1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 20109: 00d9909c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 20110: 00da2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 20111: 00d9f554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 20112: 009af6f0 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 20113: 0075155c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 20112: 009af710 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 20113: 0075157c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 20114: 00d9c124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 20115: 002b4d44 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 20116: 00d8a270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 20117: 00dc81ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 20118: 00827330 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 20118: 00827350 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 20119: 00dc76fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 20120: 00dc7a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 20121: 0059ac30 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 20122: 0061dfac 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_b │ │ │ │ - 20123: 0070663c 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 20124: 00944320 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 20123: 0070665c 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 20124: 00944340 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 20125: 0061e0cc 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_d │ │ │ │ 20126: 00d98aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 20127: 00dc6e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 20128: 00dc640e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 20129: 00dc80b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 20130: 007807c4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 20130: 007807e4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 20131: 00d8b5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 20132: 005bc4b4 156 FUNC GLOBAL DEFAULT 12 riscv_socket_hart_count │ │ │ │ 20133: 00564904 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 20134: 0061e00c 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_h │ │ │ │ 20135: 00dc6b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 20136: 00dc69c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 20137: 008cb0dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 20137: 008cb0fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 20138: 00294b68 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 20139: 008131d0 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 20139: 008131f0 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 20140: 00dc71e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 20141: 00dc7b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 20142: 00d936bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 20143: 00dc6826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 20144: 00d9aab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 20145: 00dc66bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 20146: 00d9de64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 20147: 009846d4 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 20148: 007165c8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 20147: 009846f4 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 20148: 007165e8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 20149: 00517fbc 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 20150: 009336bc 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 20150: 009336dc 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 20151: 00dc7ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 20152: 00dc70be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 20153: 00dc7a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 20154: 007dead8 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 20154: 007deaf8 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 20155: 00da2620 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 20156: 00dc73cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 20157: 00d97f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20158: 00d8e5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20159: 00304f80 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ 20160: 0061e06c 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_w │ │ │ │ - 20161: 0088b890 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20162: 0091f8bc 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20161: 0088b8b0 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20162: 0091f8dc 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20163: 004efa40 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20164: 00944764 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20164: 00944784 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20165: 00d9f198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20166: 00d9dc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20167: 00933b30 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20168: 0074f608 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20167: 00933b50 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20168: 0074f628 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20169: 00c7e974 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20170: 00d90cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20171: 0056882c 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20172: 00d93e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20173: 00d8fd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20174: 00dc8272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 20175: 0077cdbc 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 20175: 0077cddc 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20176: 00d8acd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20177: 009d3efc 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20177: 009d3f1c 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20178: 00d97a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20179: 00d8e3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20180: 00d95d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 20181: 00721ef4 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 20181: 00721f14 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20182: 00dc7ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20183: 00dc7332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 20184: 00d983bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ 20185: 00d9b86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20186: 00dc780e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20187: 0096948c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 20188: 00783324 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 20187: 009694ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20188: 00783344 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20189: 00d8a4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20190: 00dc8174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20191: 0081298c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 20192: 009b24c0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20191: 008129ac 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20192: 009b24e0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20193: 00dc6ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20194: 0029d2f4 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20195: 00d969b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20196: 00dc60dd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20197: 007d8408 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20197: 007d8428 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20198: 00c6c0dc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20199: 003e63d0 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20200: 00dc6efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20201: 00cb3190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20202: 009a9d50 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 20203: 00741124 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 20204: 0072335c 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 20202: 009a9d70 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20203: 00741144 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 20204: 0072337c 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ 20205: 005da8e4 432 FUNC GLOBAL DEFAULT 12 riscv_add_satp_mode_properties │ │ │ │ - 20206: 00928b18 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20206: 00928b38 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20207: 0025efc8 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 20208: 0071bcec 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 20208: 0071bd0c 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20209: 00dc6360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20210: 00d94b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20211: 003a8c00 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20212: 00d95238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20213: 0037ae60 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 20214: 006f6a90 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 20214: 006f6ab0 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20215: 00d9490c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20216: 0091b928 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20216: 0091b948 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20217: 00da1a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20218: 0083b164 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20218: 0083b184 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20219: 00d9fd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20220: 00d92660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20221: 00c87ce8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20222: 0032d500 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20223: 00dc82ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20224: 002ad3ac 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20225: 0093c80c 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20225: 0093c82c 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20226: 00da18a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20227: 008e59ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20227: 008e59cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20228: 00dc6a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20229: 0025c0c4 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20230: 00372774 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20231: 00dc6092 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20232: 00dc64de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20233: 00dc62ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 20234: 00c81138 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 20235: 00dc829e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 20236: 00dc689e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 20237: 00d8a998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 20238: 00293384 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 20239: 00dc7d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 20240: 00d8e37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 20241: 005d2888 412 FUNC GLOBAL DEFAULT 12 riscv_iommu_reset │ │ │ │ - 20242: 007161b4 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 20242: 007161d4 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20243: 00d97118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20244: 00da088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20245: 00cf89e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_b │ │ │ │ 20246: 002abc4c 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20247: 00dc85e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20248: 00860f08 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20248: 00860f28 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20249: 002bce38 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20250: 00dc6ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 20251: 00989a04 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20251: 00989a24 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20252: 00dc849a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20253: 00dc7470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20254: 009a1a24 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20255: 00950210 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20254: 009a1a44 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20255: 00950230 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20256: 00cf895c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_h │ │ │ │ 20257: 00304030 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20258: 003aad38 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20259: 00d90f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20260: 008fcff8 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20260: 008fd018 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20261: 00dc6260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20262: 008dcb88 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20262: 008dcba8 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20263: 00d8a570 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20264: 00dc7f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20265: 008ccb18 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20265: 008ccb38 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20266: 00dc6240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20267: 00dc6c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20268: 00dc7716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20269: 00dc7022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20270: 002b7d90 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20271: 0084f3e0 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20271: 0084f400 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20272: 002c0874 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20273: 0096cce4 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20273: 0096cd04 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20274: 00d8ee1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20275: 002a38d4 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20276: 0090deb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20276: 0090ded8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20277: 003163a0 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20278: 00d9317c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20279: 0054e8ec 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20280: 00dc6b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20281: 0091a38c 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20281: 0091a3ac 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20282: 00cf88d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_w │ │ │ │ - 20283: 00783284 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 20283: 007832a4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20284: 0054e5a4 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20285: 00dc61f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20286: 00d97278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20287: 00751e1c 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20287: 00751e3c 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20288: 00dbd995 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20289: 00959494 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20289: 009594b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20290: 00da0b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20291: 00294ce8 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20292: 00dc69e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20293: 00dc8544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20294: 009bf8e8 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20294: 009bf908 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20295: 00dc6306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20296: 00dc802c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20297: 0091022c 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20297: 0091024c 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20298: 00d980ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20299: 00491a8c 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 20300: 00743714 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 20300: 00743734 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20301: 00dc68a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 20302: 00ba49d4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 20302: 00ba49f4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 20303: 00d88fe4 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20304: 00dc7908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20305: 005b6124 24 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20306: 00302db0 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20307: 00cb310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20308: 0090860c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20308: 0090862c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20309: 00d92620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20310: 0063da5c 72 FUNC GLOBAL DEFAULT 12 helper_vmsbf_m │ │ │ │ 20311: 00dc7e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20312: 00584b38 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 20313: 008c0900 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20313: 008c0920 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20314: 00dc83d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20315: 00dc6ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20316: 00d9a314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20317: 0095011c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20318: 00916fac 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20317: 0095013c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20318: 00916fcc 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20319: 00dc695e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20320: 00dc6fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20321: 008f951c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20321: 008f953c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20322: 00dc645c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20323: 0084f8d4 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 20324: 007069a8 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 20323: 0084f8f4 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20324: 007069c8 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20325: 00bcefb4 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20326: 00dc8330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20327: 00dc668e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20328: 00d9f45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20329: 00d8d5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20330: 0063d878 236 FUNC GLOBAL DEFAULT 12 helper_vcpop_m │ │ │ │ 20331: 00d95198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 20332: 007f7968 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20332: 007f7988 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20333: 00dc7fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20334: 00d95948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20335: 00d8f948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20336: 00814fac 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20336: 00814fcc 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20337: 00d9e274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 20338: 0073fef8 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 20338: 0073ff18 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 20339: 00d9e2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20340: 005621b8 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20341: 00cb5c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20342: 00968f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20342: 00968fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20343: 00dc7094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20344: 00dc6676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20345: 00841274 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 20346: 0070685c 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 20345: 00841294 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20346: 0070687c 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20347: 00dc73d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 20348: 007bf1e0 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20348: 007bf200 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20349: 00dc7fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20350: 00dc641e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20351: 00dc82ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20352: 00dc7f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20353: 00dc714a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 20354: 00731ae0 520 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 20354: 00731b00 520 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20355: 00d8da8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20356: 008168e4 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20356: 00816904 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20357: 0027ee60 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20358: 00d95b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20359: 00821ea0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 20360: 00924624 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20359: 00821ec0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20360: 00924644 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20361: 00dc7066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20362: 00dc67e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20363: 00d97268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20364: 00dc61aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20365: 00dc732e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20366: 00dc6c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20367: 00d8f958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20368: 0099959c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 20369: 009384ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 20370: 007366f8 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 20368: 009995bc 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20369: 0093850c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20370: 00736718 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20371: 0038ccd4 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20372: 00dc7ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20373: 00980644 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20373: 00980664 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20374: 002a3678 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20375: 00dc6ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20376: 008e6cfc 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20377: 006f59f4 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20378: 009b69d0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20376: 008e6d1c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20377: 006f5a14 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20378: 009b69f0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20379: 00dc7ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20380: 00dc67ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20381: 0091b1ec 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 20382: 00746e64 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 20381: 0091b20c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20382: 00746e84 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20383: 00d9b67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20384: 00dc866a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20385: 002b3700 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20386: 00d9e804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20387: 008fab04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20388: 00928148 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20387: 008fab24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20388: 00928168 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20389: 00dc6cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20390: 00d9a3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20391: 00dc65ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 20392: 00dc6100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20393: 00dc6726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20394: 007b8928 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20394: 007b8948 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20395: 00dc6e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 20396: 00b2c6b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 20396: 00b2c6d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 20397: 00dc85a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20398: 00dc77d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ 20399: 00d9e674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20400: 00d98a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20401: 009bd8f4 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20402: 00918f84 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20403: 00955308 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20401: 009bd914 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20402: 00918fa4 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20403: 00955328 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20404: 00c81b9c 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20405: 00912ea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20405: 00912ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20406: 00d8b1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20407: 00dc6d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20408: 00962038 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20409: 009681d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20408: 00962058 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20409: 009681f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20410: 00dc818c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20411: 00dc76b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20412: 00da1adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20413: 00d9ef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20414: 00da39b9 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20415: 00d8edac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20416: 00dc74be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20417: 00d9f0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20418: 00da2608 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20419: 002a38f4 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20420: 007af4b4 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 20421: 009b4050 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20422: 008dbdc8 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20420: 007af4d4 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20421: 009b4070 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20422: 008dbde8 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20423: 005dcfb0 40 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_aia_ireg_rmw_fn │ │ │ │ 20424: 00dc75f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20425: 005ea088 24 FUNC GLOBAL DEFAULT 12 helper_fsqrt_d │ │ │ │ 20426: 00dc6bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20427: 00966508 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20428: 006f512c 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20427: 00966528 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20428: 006f514c 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20429: 00dc6486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20430: 008fa4e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20430: 008fa504 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20431: 00dc8320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_EXCEPTION_DSTATE │ │ │ │ 20432: 00d9a844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 20433: 00913980 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 20433: 009139a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 20434: 005ea9f0 136 FUNC GLOBAL DEFAULT 12 helper_fsqrt_h │ │ │ │ 20435: 00dc63bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20436: 0080c9a4 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20436: 0080c9c4 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20437: 00dc6846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20438: 00cb3088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20439: 0058e9f0 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 20440: 00745388 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 20440: 007453a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20441: 00423b00 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20442: 004ece54 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20443: 00d9d364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20444: 00d8f798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20445: 0099373c 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20445: 0099375c 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20446: 00dc785e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20447: 002b3768 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20448: 00d9b23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20449: 00dc7444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_DSTATE │ │ │ │ - 20450: 00953d48 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20450: 00953d68 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20451: 005e9890 108 FUNC GLOBAL DEFAULT 12 helper_fsqrt_s │ │ │ │ - 20452: 0098262c 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20452: 0098264c 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20453: 00dc7bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20454: 00dc8530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20455: 00d90dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20456: 00d9a374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20457: 00910c5c 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20457: 00910c7c 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20458: 00d9499c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20459: 00d9c494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20460: 00dc6172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20461: 00dc7942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20462: 00d8c9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20463: 00dbd9aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 20464: 003e6098 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20465: 005af0d8 400 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20466: 00b0ad84 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20466: 00b0ada4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 20467: 00dc7e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ - 20468: 0079d290 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20468: 0079d2b0 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20469: 00d95758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20470: 005b0224 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20471: 00d9d3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 20472: 00dc65f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20473: 00534a00 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20474: 00dc8394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20475: 00d8ba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20476: 00d8c0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20477: 00511ad8 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20478: 008f0640 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20478: 008f0660 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20479: 00d9bd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 20480: 00dc7c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 20481: 008f65d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20481: 008f65f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20482: 00d8ae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20483: 00dc7e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20484: 00dc7f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20485: 0075067c 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20485: 0075069c 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20486: 003850f0 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 20487: 0077e144 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 20487: 0077e164 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20488: 00dc85ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20489: 00c81648 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20490: 00d9d1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20491: 0038f45c 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20492: 002f781c 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20493: 00dc7310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20494: 00d8f30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20495: 007bf0c8 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20495: 007bf0e8 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20496: 00dc6686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20497: 00dc684c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20498: 0099e7b8 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20498: 0099e7d8 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20499: 00d92990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20500: 00d04a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_b │ │ │ │ - 20501: 008d0b3c 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20501: 008d0b5c 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20502: 00d05274 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_d │ │ │ │ 20503: 00dc7032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20504: 002a60a4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20505: 00d931dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ - 20506: 006b935c 8 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ + 20506: 006b937c 8 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ 20507: 004cd5c4 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 20508: 002b6278 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20509: 00dc6294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20510: 00d04ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_h │ │ │ │ 20511: 00dc735e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20512: 00d9466c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20513: 00d8cd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 20514: 006e5a7c 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20514: 006e5a9c 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20515: 00dc666e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20516: 0032b224 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20517: 0050e98c 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 20518: 00765910 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 20518: 00765930 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20519: 00dc7c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20520: 002a6c04 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20521: 007f7058 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20521: 007f7078 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20522: 00d84994 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 20523: 0071ad34 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 20523: 0071ad54 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20524: 00d9c550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20525: 009c126c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20525: 009c128c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20526: 00d8e67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 20527: 005dcd1c 392 FUNC GLOBAL DEFAULT 12 riscv_cpu_interrupt │ │ │ │ - 20528: 008e92cc 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20528: 008e92ec 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20529: 00d04b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_w │ │ │ │ 20530: 004e3000 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20531: 008f818c 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20531: 008f81ac 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20532: 00585408 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 20533: 00870d88 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20533: 00870da8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20534: 00da03fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20535: 004fa19c 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20536: 009c7490 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20536: 009c74b0 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20537: 00dc89ac 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20538: 00514028 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20539: 00330d34 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 20540: 00745994 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 20540: 007459b4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20541: 005b8c50 284 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_breakpoint │ │ │ │ 20542: 00d8da7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 20543: 00743ffc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 20543: 0074401c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20544: 00dc68a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20545: 0095f2f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20545: 0095f314 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20546: 005b8064 372 FUNC GLOBAL DEFAULT 12 tdata_csr_read │ │ │ │ 20547: 00dc8668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20548: 002f93e8 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20549: 00473594 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20550: 00d9aac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20551: 00d9e3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20552: 00d9395c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20553: 00dc7340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 20554: 00cb2428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 20555: 00d8ef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20556: 002a51e4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20557: 00dc7f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20558: 002b14b0 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 20559: 009b53cc 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20559: 009b53ec 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20560: 002b268c 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20561: 00dc6dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20562: 00748cc0 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20562: 00748ce0 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20563: 005b74d8 32 FUNC GLOBAL DEFAULT 12 pmp_priv_to_page_prot │ │ │ │ 20564: 00d911bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20565: 00dc85a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20566: 00d9dda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20567: 008150f0 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20567: 00815110 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20568: 00d95a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20569: 00da0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 20570: 00794440 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 20570: 00794460 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20571: 002ad07c 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20572: 00dc6e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20573: 00cb1be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 20574: 00746850 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 20574: 00746870 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20575: 00dc72ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20576: 008ff16c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20576: 008ff18c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20577: 00d91f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20578: 008e1040 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20578: 008e1060 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20579: 00dc70da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 20580: 00741fc4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 20580: 00741fe4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20581: 00dc84da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20582: 00c80d18 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20583: 00dc7fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20584: 00d8deec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20585: 00d8f38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20586: 003934bc 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 20587: 0075a10c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20588: 007bd77c 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20589: 00930570 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20587: 0075a12c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20588: 007bd79c 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20589: 00930590 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20590: 0031e688 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 20591: 00dc8082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20592: 0096cda4 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20592: 0096cdc4 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20593: 00d9e450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20594: 00d905bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 20595: 0079aa28 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 20595: 0079aa48 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20596: 00d8c6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 20597: 00795590 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 20598: 0079617c 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 20597: 007955b0 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 20598: 0079619c 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20599: 00dc60c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20600: 008fbe90 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 20601: 00867788 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 20602: 00796970 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 20600: 008fbeb0 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20601: 008677a8 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20602: 00796990 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20603: 00d9e714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20604: 003bcdc8 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20605: 00da1e2c 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 20606: 009ccf10 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20606: 009ccf30 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20607: 00d95e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20608: 0085aa44 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20608: 0085aa64 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20609: 004910f4 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20610: 00dc7d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20611: 00c703cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20612: 00da1918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20613: 00dc6e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20614: 00d9f068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20615: 004744ac 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20616: 003022c4 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 20617: 00781c40 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 20617: 00781c60 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20618: 004178d4 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20619: 00dc7a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20620: 008dd850 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20620: 008dd870 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20621: 00d8b764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20622: 00d9c780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 20623: 007a9bc4 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20623: 007a9be4 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20624: 002a10cc 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20625: 009859bc 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20625: 009859dc 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20626: 00d8fb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ 20627: 005d4b90 752 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmevt_write │ │ │ │ - 20628: 00949cd8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20628: 00949cf8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20629: 00d93f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20630: 00d97fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20631: 00d9d124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20632: 007a348c 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20632: 007a34ac 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20633: 00d9910c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20634: 005ac5bc 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20635: 005ecb04 24 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20636: 00d99e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20637: 00dc8258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20638: 00dc7dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20639: 0033fe1c 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20640: 00538804 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20641: 0033e6c8 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20642: 0048fa5c 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20643: 006289fc 460 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_d │ │ │ │ 20644: 00d91ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20645: 007538c8 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20646: 009beae8 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20645: 007538e8 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20646: 009beb08 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20647: 00dc8300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20648: 00962138 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20648: 00962158 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20649: 00dc694c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20650: 002c98ec 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20651: 002b29c8 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20652: 00dc69a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20653: 006286b4 436 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_h │ │ │ │ 20654: 0058e9d0 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20655: 00dc6550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ @@ -20662,224 +20662,224 @@ │ │ │ │ 20658: 00d9fe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20659: 004fbf58 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20660: 00422bd4 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 20661: 00dc61da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20662: 00294e64 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20663: 00d8f8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20664: 00dc84f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 20665: 009cb5cc 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20666: 007d3954 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20665: 009cb5ec 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20666: 007d3974 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20667: 00dc752a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20668: 008d35f8 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20668: 008d3618 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 20669: 00cff28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_b │ │ │ │ - 20670: 008c3ef0 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20670: 008c3f10 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20671: 00dc82ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20672: 00628868 404 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_w │ │ │ │ 20673: 00dc7454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_FLT_DSTATE │ │ │ │ 20674: 00d8afd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20675: 007b4c58 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20675: 007b4c78 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 20676: 00cff208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_h │ │ │ │ - 20677: 009acd38 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 20678: 009152b8 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20679: 009b0520 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20677: 009acd58 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 20678: 009152d8 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20679: 009b0540 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20680: 00dc741a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 20681: 00ce2ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_b │ │ │ │ 20682: 00d9483c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20683: 007ec1c0 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20683: 007ec1e0 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20684: 002fe7ec 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20685: 00d8b754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20686: 00ce2b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_d │ │ │ │ 20687: 00dc661e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20688: 00d9c454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20689: 006d0f7c 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20689: 006d0f9c 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20690: 00588414 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 20691: 0077d878 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 20691: 0077d898 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20692: 0041dc38 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 20693: 00ce2c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_h │ │ │ │ - 20694: 00951308 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20695: 007e9870 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20694: 00951328 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20695: 007e9890 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20696: 00dbd997 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 20697: 0088c598 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20697: 0088c5b8 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20698: 00c7c33c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20699: 0095db20 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20699: 0095db40 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20700: 00d8d7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20701: 00cff184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_w │ │ │ │ 20702: 00dc6b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20703: 00da078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 20704: 00d0369c 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_d │ │ │ │ - 20705: 007c4794 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20705: 007c47b4 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20706: 002aa274 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20707: 00dc7d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20708: 00dc7304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20709: 00d9b76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20710: 00dc61ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 20711: 00d01728 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_h │ │ │ │ 20712: 00c814d4 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 20713: 007471b0 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 20713: 007471d0 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20714: 00dc796c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20715: 00ce2bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_w │ │ │ │ 20716: 00c74084 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20717: 00917488 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20717: 009174a8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20718: 003e7fb4 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20719: 0075a56c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20719: 0075a58c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20720: 00ce18b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_h │ │ │ │ 20721: 0051a8dc 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20722: 0029e9f8 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20723: 00d01830 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_s │ │ │ │ 20724: 00d92270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20725: 0053b01c 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20726: 00dc8520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 20727: 00797834 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 20727: 00797854 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20728: 00dc8454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 20729: 00dc799a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20730: 00584bb8 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20731: 00d9aad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20732: 002adcbc 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20733: 0081d3dc 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20734: 007dc7f8 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20735: 007e4644 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20733: 0081d3fc 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20734: 007dc818 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20735: 007e4664 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20736: 00ce5480 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_32_v │ │ │ │ 20737: 00d941ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ 20738: 00cf9328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_b │ │ │ │ - 20739: 0080b3b4 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20739: 0080b3d4 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20740: 00ce182c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_w │ │ │ │ 20741: 00d8d418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 20742: 00d05c50 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20743: 0075552c 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20743: 0075554c 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20744: 00dc864e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20745: 0046988c 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20746: 00cf92a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_h │ │ │ │ 20747: 00dc7e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ - 20748: 00776ac0 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20749: 006ea988 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20750: 009a1f74 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20748: 00776ae0 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 20749: 006ea9a8 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20750: 009a1f94 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 20751: 00d8cb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20752: 002bae1c 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20753: 00dc84be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20754: 00d8ba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20755: 002bacb8 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20756: 00d9fc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20757: 00dc6c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20758: 00dc8694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20759: 00d8f7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20760: 007a4918 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20760: 007a4938 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20761: 00d9b59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20762: 008cafc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 20763: 0092aaa8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20762: 008cafe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20763: 0092aac8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20764: 00d9cfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 20765: 00d02d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_d │ │ │ │ - 20766: 0093a1fc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20767: 009b757c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20766: 0093a21c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20767: 009b759c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20768: 00dc6c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20769: 00dc66b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20770: 00dc67b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20771: 00d9e284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20772: 00cf9220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_w │ │ │ │ 20773: 00d8a480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20774: 0080beec 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20775: 00949804 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20776: 0094bba4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20774: 0080bf0c 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20775: 00949824 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20776: 0094bbc4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20777: 00dc60b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20778: 00dc7c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ 20779: 00d00ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_h │ │ │ │ - 20780: 008d6744 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20780: 008d6764 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20781: 00dc79d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20782: 00c8119c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20783: 00d9c8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 20784: 00dc611e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20785: 00d97f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20786: 00d8cb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20787: 00d8b514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20788: 00dc81ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20789: 008e0038 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20789: 008e0058 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20790: 00dc8b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 20791: 00797a00 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 20791: 00797a20 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20792: 00dc6af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20793: 00d9da04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20794: 0056f164 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20795: 00dc72a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20796: 00d95798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20797: 00d8bd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 20798: 006c965c 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 20798: 006c967c 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 20799: 00dc833e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20800: 008f7958 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20800: 008f7978 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20801: 00dc709e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ 20802: 00d02cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_s │ │ │ │ - 20803: 0090a55c 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20803: 0090a57c 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20804: 00dc68f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20805: 008fc0e4 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20805: 008fc104 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ 20806: 00cf16e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_d │ │ │ │ - 20807: 0099cab8 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20807: 0099cad8 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20808: 0056482c 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 20809: 0077eb78 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20810: 00998960 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20809: 0077eb98 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 20810: 00998980 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ 20811: 00cf17ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_h │ │ │ │ - 20812: 008fefe8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20813: 00933114 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20812: 008ff008 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20813: 00933134 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20814: 00d8d5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20815: 00d8c828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20816: 00d84654 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20817: 00dc6eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 20818: 00d94a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ - 20819: 006a3520 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ + 20819: 006a353c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ 20820: 00dc7772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ - 20821: 006a3640 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ + 20821: 006a365c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ 20822: 005fe6d8 616 FUNC GLOBAL DEFAULT 12 helper_vlxei8_8_v │ │ │ │ 20823: 00d97048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20824: 006a3580 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ - 20825: 0090ed48 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20824: 006a359c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ + 20825: 0090ed68 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20826: 00dc79f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20827: 005221e4 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20828: 00dc63d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20829: 0032ac48 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20830: 00d9ec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20831: 00dc805c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20832: 00d970c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20833: 00cf1768 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_w │ │ │ │ 20834: 00502234 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20835: 0055e264 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20836: 008c70f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20836: 008c7118 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20837: 00c6adb0 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20838: 00dc62fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20839: 00854334 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 20840: 0099fd2c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20839: 00854354 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20840: 0099fd4c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20841: 002a2014 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 20842: 006a35e0 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ - 20843: 00765b4c 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 20844: 00781898 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 20845: 00928164 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20842: 006a35fc 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ + 20843: 00765b6c 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 20844: 007818b8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 20845: 00928184 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20846: 00dc6516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20847: 00d92710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20848: 00478c78 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20849: 009a27ec 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20850: 009ca14c 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20849: 009a280c 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20850: 009ca16c 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20851: 00dc60ce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20852: 00d8c5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20853: 00d8db3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20854: 008fed18 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20855: 0093f368 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20856: 009695fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20857: 0095d104 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20858: 007d89dc 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20854: 008fed38 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20855: 0093f388 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20856: 0096961c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20857: 0095d124 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20858: 007d89fc 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20859: 00da12c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 20860: 00745868 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 20860: 00745888 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20861: 00d9fe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20862: 009beb94 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20862: 009bebb4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20863: 00304664 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20864: 003dd45c 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20865: 00924a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20865: 00924a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20866: 00d9b5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20867: 0093c40c 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20867: 0093c42c 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20868: 003380b4 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 20869: 00d9fb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20870: 0091c048 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20870: 0091c068 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20871: 004166c8 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ 20872: 0061ea2c 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_b │ │ │ │ 20873: 0061eb4c 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_d │ │ │ │ - 20874: 0071a940 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 20874: 0071a960 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20875: 00d9a354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20876: 0058bf00 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20877: 00dc7618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20878: 00d9feb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 20879: 0061fe34 424 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_d │ │ │ │ 20880: 00438740 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 20881: 0061ea8c 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_h │ │ │ │ @@ -20890,304 +20890,304 @@ │ │ │ │ 20886: 0061fb10 424 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_h │ │ │ │ 20887: 00dc8682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 20888: 00dc714c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20889: 00d92650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20890: 00dc8402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20891: 00dc70d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20892: 00dc61b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20893: 00953350 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20893: 00953370 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 20894: 00dc790a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20895: 0098d614 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 20896: 009a2690 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20895: 0098d634 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 20896: 009a26b0 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20897: 00d96ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20898: 00969544 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20898: 00969564 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20899: 00d8eb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20900: 0074f598 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20900: 0074f5b8 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20901: 00ce9578 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_b │ │ │ │ 20902: 00dc60f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 20903: 00ce93ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_d │ │ │ │ - 20904: 009a5780 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20904: 009a57a0 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20905: 00dc7f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20906: 00d95258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20907: 003031d0 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 20908: 009c3e90 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20908: 009c3eb0 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20909: 00d9f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20910: 00d990ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20911: 0061eaec 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_w │ │ │ │ 20912: 00ce94f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_h │ │ │ │ 20913: 00ce3b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re8_v │ │ │ │ 20914: 00d9848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 20915: 0061fcb8 380 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_w │ │ │ │ 20916: 00d95f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20917: 005ad7d4 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20918: 00514638 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20919: 0096a4a8 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20919: 0096a4c8 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 20920: 00cf79e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_b │ │ │ │ - 20921: 006d5fb4 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20921: 006d5fd4 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20922: 00cf7858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_d │ │ │ │ 20923: 00da083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20924: 00d8b654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20925: 00cba750 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20926: 008e84a4 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20926: 008e84c4 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20927: 00d971f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20928: 00331fcc 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20929: 00cf7960 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_h │ │ │ │ 20930: 00d8bb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20931: 00dc75dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20932: 00d973d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20933: 00d9a734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20934: 00329478 152 FUNC GLOBAL DEFAULT 12 stream_can_push │ │ │ │ 20935: 00c80ccc 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 20936: 00dc8490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 20937: 002b4dc8 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 20938: 00d97628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 20939: 00743c10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 20939: 00743c30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20940: 00d9339c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20941: 00dc71be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20942: 00ce9470 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_w │ │ │ │ 20943: 00d99c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20944: 00dc7ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20945: 008faf54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20945: 008faf74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20946: 002b60f4 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20947: 008cc780 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20947: 008cc7a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20948: 00dc7a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20949: 00dc7f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20950: 00dc7830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 20951: 00d9101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20952: 00cf78dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_w │ │ │ │ 20953: 00d97ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20954: 00d9e470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20955: 00c79e74 24 OBJECT GLOBAL DEFAULT 21 decoder_table │ │ │ │ 20956: 00d9fd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 20957: 009b9028 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20957: 009b9048 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20958: 00dc85b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 20959: 008e196c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20959: 008e198c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20960: 00d96f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20961: 005903e8 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20962: 00dc61c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20963: 00727ca8 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20964: 0096398c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20963: 00727cc8 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20964: 009639ac 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20965: 00dc7f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20966: 00dc72ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 20967: 00783058 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 20967: 00783078 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20968: 00dc7322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20969: 00928a50 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20969: 00928a70 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20970: 00d8ad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20971: 009bdfb8 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20971: 009bdfd8 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20972: 00dc8200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20973: 00d9433c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20974: 009c833c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 20975: 00862468 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20976: 00923a4c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20974: 009c835c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 20975: 00862488 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20976: 00923a6c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20977: 00dc6220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 20978: 006a0bb8 68 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ + 20978: 006a0bd4 68 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ 20979: 00c81494 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20980: 00293c00 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20981: 00dc847e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20982: 00297164 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20983: 00d94fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20984: 00dc83bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20985: 005b2d6c 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20986: 00dc7aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 20987: 00dc6a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 20988: 00b2c6e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20989: 009b4430 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20990: 009ac7b4 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20991: 0094656c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20992: 008fb2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20993: 00917cb4 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20988: 00b2c708 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20989: 009b4450 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20990: 009ac7d4 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20991: 0094658c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20992: 008fb30c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20993: 00917cd4 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20994: 00da2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20995: 0093f6a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20995: 0093f6c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20996: 0029aef8 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20997: 00d93fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20998: 00b2c6e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20999: 00824ba8 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20998: 00b2c700 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20999: 00824bc8 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 21000: 003e1cc4 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 21001: 00d9a8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 21002: 00cf4c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_b │ │ │ │ 21003: 0028a408 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 21004: 00dc75cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 21005: 00dc7362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 21006: 00d97748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 21007: 0091a510 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 21007: 0091a530 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 21008: 00d980dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 21009: 0093f534 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 21010: 008d1a64 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 21009: 0093f554 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 21010: 008d1a84 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 21011: 00cf4c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_h │ │ │ │ 21012: 00dc73da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 21013: 00d9abf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 21014: 007d228c 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 21014: 007d22ac 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 21015: 002ade54 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 21016: 00332a1c 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 21017: 00d9d004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 21018: 0071acdc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 21018: 0071acfc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 21019: 00dc61b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 21020: 00d9e744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 21021: 00dc7796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 21022: 00d9804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 21023: 007489d4 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 21023: 007489f4 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 21024: 004174ac 344 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 21025: 0081a990 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 21025: 0081a9b0 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 21026: 00dc680c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 21027: 0027e9c8 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 21028: 00dc6aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 21029: 00d9ef88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 21030: 00dc726a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 21031: 00dc856e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 21032: 0092d8e4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 21033: 0071935c 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 21032: 0092d904 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 21033: 0071937c 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 21034: 00dc650a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 21035: 0058e7b8 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 21036: 00dc6080 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 21037: 00cf4b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_w │ │ │ │ 21038: 00d9471c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 21039: 006cdc08 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 21039: 006cdc28 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 21040: 00dc7cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 21041: 00d9ec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 21042: 00da1dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 21043: 00d8fda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 21044: 007ac084 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 21044: 007ac0a4 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 21045: 005499c8 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 21046: 00dc615c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 21047: 00dc8260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 21048: 009a5554 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 21048: 009a5574 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 21049: 00d8d6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 21050: 00d95188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 21051: 00d9fe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 21052: 00c7460c 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 21053: 00d97158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 21054: 002a34b8 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 21055: 00dc7312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 21056: 008bc4f8 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 21056: 008bc518 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 21057: 0031b210 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 21058: 00d98e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 21059: 00dc6ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 21060: 00dc657c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 21061: 002bbddc 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 21062: 00c7c568 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ - 21063: 0079a55c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 21063: 0079a57c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 21064: 00d9123c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 21065: 00733d38 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 21065: 00733d58 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 21066: 00d9bfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 21067: 0095e86c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 21068: 009995bc 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 21067: 0095e88c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 21068: 009995dc 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 21069: 002b5a2c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 21070: 0029d538 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 21071: 00517368 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 21072: 00dc64b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 21073: 00ba47d4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 21073: 00ba47f4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 21074: 005b9f34 268 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_event_map │ │ │ │ 21075: 00dc8400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 21076: 00776f08 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 21076: 00776f28 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 21077: 00522374 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 21078: 00d976e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 21079: 00da080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 21080: 0070eed8 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 21080: 0070eef8 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 21081: 00d9a8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 21082: 0098fa0c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 21083: 007b47f0 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 21082: 0098fa2c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 21083: 007b4810 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 21084: 0051d2e0 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 21085: 00d9d964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 21086: 009558b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 21086: 009558d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 21087: 00dc65e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 21088: 00dc80fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 21089: 00da068c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 21090: 00d94a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 21091: 00d8dc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 21092: 0079a738 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 21093: 009bd4cc 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 21094: 00751eac 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 21092: 0079a758 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 21093: 009bd4ec 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 21094: 00751ecc 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 21095: 0058f360 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 21096: 00715c88 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 21096: 00715ca8 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 21097: 00dc6a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 21098: 009cf718 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 21098: 009cf738 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 21099: 00bcf530 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 21100: 00dc64ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 21101: 008050c0 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 21102: 0079d018 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 21101: 008050e0 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 21102: 0079d038 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 21103: 00d84b54 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 21104: 002f6a08 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 21105: 008d5e3c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 21106: 00700c00 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 21105: 008d5e5c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 21106: 00700c20 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 21107: 00dc7450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_DMA_DSTATE │ │ │ │ - 21108: 007f8f54 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 21108: 007f8f74 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 21109: 0055bd00 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 21110: 00dc853c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21111: 00982b0c 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 21111: 00982b2c 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 21112: 00cb163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 21113: 00d8d708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 21114: 00dc8ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 21115: 00519bb8 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 21116: 007229b0 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 21117: 00969658 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 21116: 007229d0 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 21117: 00969678 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 21118: 00dc6f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 21119: 00700f84 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 21119: 00700fa4 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 21120: 00dc7ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 21121: 0092456c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 21121: 0092458c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 21122: 00dc63cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 21123: 007f4954 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 21123: 007f4974 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 21124: 00d9f9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 21125: 00dc8382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21126: 00dc85e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21127: 009b35ac 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 21128: 0073eafc 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21129: 0074a2a4 10180 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 21130: 00700dbc 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 21127: 009b35cc 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21128: 0073eb1c 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 21129: 0074a2c4 10180 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21130: 00700ddc 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21131: 00da0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21132: 00d9b08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21133: 00d93ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21134: 00dc6fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21135: 00dc66fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21136: 00d9ce94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21137: 00dc6093 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21138: 0094a5cc 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21139: 009d455c 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21138: 0094a5ec 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21139: 009d457c 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21140: 00dc81ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21141: 0090e864 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21142: 0096ba2c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21141: 0090e884 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21142: 0096ba4c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21143: 00519c18 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 21144: 0074ef54 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21145: 007e9574 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21146: 00955250 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21147: 007c4564 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21144: 0074ef74 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21145: 007e9594 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21146: 00955270 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21147: 007c4584 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21148: 002fb9a0 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 21149: 00765004 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21150: 008f6e18 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 21151: 00740a18 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 21149: 00765024 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 21150: 008f6e38 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21151: 00740a38 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 21152: 00dc7946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 21153: 0093f02c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21154: 00970bb4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21153: 0093f04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21154: 00970bd4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21155: 00d95318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21156: 00d9ab94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21157: 007f8440 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21157: 007f8460 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21158: 00d9de34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21159: 00cbdf78 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21160: 003e6088 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21161: 0054ca48 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 21162: 0093ba14 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21162: 0093ba34 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21163: 00dc6338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21164: 00dc7b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21165: 009937d8 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21165: 009937f8 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21166: 005649b4 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21167: 008f9114 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21168: 008af56c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21169: 007ec2ac 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21167: 008f9134 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21168: 008af58c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21169: 007ec2cc 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21170: 00428dd4 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21171: 007594a0 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21171: 007594c0 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21172: 00cfa21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_b │ │ │ │ 21173: 003a8d90 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21174: 00d9f6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_READ_EVENT │ │ │ │ 21175: 00cfa090 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_d │ │ │ │ 21176: 00dc7a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21177: 00dc76d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21178: 007e6008 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21178: 007e6028 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21179: 00dc8b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21180: 00cfa198 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_h │ │ │ │ 21181: 002a35c8 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21182: 008ee110 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21182: 008ee130 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21183: 00dc702c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21184: 00cb15b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21185: 00492c10 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21186: 00dc8496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21187: 0053b7d0 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21188: 00dc6a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 21189: 004bd164 412 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -21196,370 +21196,370 @@ │ │ │ │ 21192: 00dc6722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21193: 00d8f648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21194: 00dc7020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21195: 00dc6082 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21196: 00dc6e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21197: 00dc7f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ 21198: 00cfa114 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_w │ │ │ │ - 21199: 00953a60 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21199: 00953a80 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21200: 00d9c434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21201: 00dc7efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 21202: 00745564 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 21202: 00745584 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21203: 00da01d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21204: 00d00180 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esmi │ │ │ │ 21205: 00dc83fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21206: 00585bf8 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21207: 008d9db8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21207: 008d9dd8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21208: 005ecd04 200 FUNC GLOBAL DEFAULT 12 helper_csrr_i128 │ │ │ │ 21209: 00621cb0 424 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_h │ │ │ │ - 21210: 009afe04 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21210: 009afe24 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21211: 00d8bcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21212: 0041b830 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21213: 00dc8c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21214: 00422540 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21215: 005a32a8 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21216: 0098414c 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21216: 0098416c 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21217: 00c817ec 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21218: 0025d5e8 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21219: 00d8f0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21220: 00867700 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 21221: 008fb6c4 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21220: 00867720 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21221: 008fb6e4 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21222: 00dc65ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21223: 00d8caf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21224: 0090fea0 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 21225: 00707fa0 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 21224: 0090fec0 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21225: 00707fc0 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21226: 002ad6c0 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21227: 004869c0 360 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 21228: 00621e58 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_w │ │ │ │ 21229: 00dc7ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 21230: 00d8b794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21231: 00dc74d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21232: 00dc7f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21233: 00d9bdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21234: 00d9d5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21235: 00d9b0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21236: 009d3f6c 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21236: 009d3f8c 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21237: 00cf32bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_b │ │ │ │ 21238: 00d8b8b4 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21239: 00d8c110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21240: 006058e8 804 FUNC GLOBAL DEFAULT 12 helper_vl4re64_v │ │ │ │ 21241: 00cf3130 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_d │ │ │ │ 21242: 0037ac38 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21243: 005ea374 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_lu │ │ │ │ 21244: 00d9058c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21245: 00d9df44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 21246: 0071f9e8 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 21246: 0071fa08 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 21247: 00cf3238 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_h │ │ │ │ 21248: 00d8fdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21249: 0075927c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21249: 0075929c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21250: 00dc65e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21251: 00da105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21252: 00dc7a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 21253: 007406e8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 21253: 00740708 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ 21254: 00d98be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21255: 008ca0b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21255: 008ca0d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21256: 00d9c284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21257: 00dc771e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21258: 00428348 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21259: 00d8bddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21260: 00943764 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21260: 00943784 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21261: 00cf31b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_w │ │ │ │ 21262: 00d98934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21263: 00d9c8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 21264: 00dc8380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21265: 00d947bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21266: 00dc64b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21267: 00dc7d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21268: 006e621c 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21268: 006e623c 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21269: 00569824 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21270: 0038ea2c 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21271: 0025ce4c 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21272: 00d99ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21273: 00dc657a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21274: 005ffd24 648 FUNC GLOBAL DEFAULT 12 helper_vlxei32_16_v │ │ │ │ 21275: 00d937ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21276: 007f6118 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21276: 007f6138 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21277: 00d9fb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 21278: 0075536c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21278: 0075538c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21279: 00d8e92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21280: 002f9384 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21281: 00dc6eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21282: 00dc81b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21283: 00d8f788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21284: 00298408 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21285: 00dc733e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21286: 00dc6904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21287: 00d987f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21288: 00d9a3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21289: 009b3b08 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21290: 009be680 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21291: 008fb234 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21289: 009b3b28 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21290: 009be6a0 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21291: 008fb254 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21292: 00dc660c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21293: 00dc71c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21294: 00d9a764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21295: 00d8acb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21296: 00d9c4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21297: 00dc7b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21298: 007f9278 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21298: 007f9298 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21299: 00d9aa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21300: 00dc75c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21301: 0042a7bc 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21302: 00dc7ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21303: 00c78784 144 OBJECT GLOBAL DEFAULT 21 riscv_cpu_deprecated_exts │ │ │ │ 21304: 00d9c314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21305: 00d9e604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21306: 00943b5c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21306: 00943b7c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21307: 005b300c 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21308: 00d97308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21309: 00d8be3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21310: 003338a8 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21311: 00dc74f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21312: 008b15d4 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21312: 008b15f4 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21313: 00dc6d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21314: 00d93b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21315: 0038799c 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21316: 008c5698 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21316: 008c56b8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21317: 00dc71a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21318: 00cb1534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21319: 00d9388c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21320: 00dc6c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21321: 00750b80 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21321: 00750ba0 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21322: 00da2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 21323: 00775d64 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 21324: 00765ccc 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 21323: 00775d84 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 21324: 00765cec 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21325: 00d93c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21326: 00dc859c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21327: 00d8ecec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 21328: 00d8baac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21329: 00dc7bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21330: 00292440 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21331: 00dc725a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21332: 0094b86c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21332: 0094b88c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21333: 00d97058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21334: 00602ce8 616 FUNC GLOBAL DEFAULT 12 helper_vsxei64_8_v │ │ │ │ 21335: 00da3c88 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21336: 00b81abc 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21336: 00b81adc 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21337: 00da1dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21338: 007c539c 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21338: 007c53bc 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ 21339: 005dccd4 72 FUNC GLOBAL DEFAULT 12 riscv_cpu_claim_interrupts │ │ │ │ - 21340: 007e4248 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 21341: 0071a8ec 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 21340: 007e4268 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21341: 0071a90c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 21342: 005ed964 8 FUNC GLOBAL DEFAULT 12 helper_tlb_flush_all │ │ │ │ - 21343: 0099ca18 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21343: 0099ca38 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21344: 00dc8070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21345: 00d97678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21346: 0095b974 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21347: 008def94 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21346: 0095b994 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21347: 008defb4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21348: 0054f514 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21349: 00dc6b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21350: 00d99af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21351: 00d96cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21352: 00753138 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21353: 00916434 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21354: 0093e4a0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21352: 00753158 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21353: 00916454 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21354: 0093e4c0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21355: 00dc6656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21356: 00d8a2c0 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21357: 00d8e99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21358: 0096b670 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21358: 0096b690 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21359: 00dc7a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21360: 00dc7a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21361: 00dc7074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21362: 003e2968 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21363: 008fe1f8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21363: 008fe218 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21364: 003048e8 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21365: 00dbd9a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 21366: 00d90e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ 21367: 00d0159c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_m │ │ │ │ - 21368: 00961708 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21368: 00961728 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21369: 00dc62e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21370: 00dc6cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21371: 0053b5d0 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21372: 00dc6302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21373: 0098329c 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21373: 009832bc 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21374: 00d98754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21375: 00969150 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21375: 00969170 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21376: 00dc622a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21377: 00ce5bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_8_v │ │ │ │ 21378: 00d99914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21379: 00dc7ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21380: 00d8b078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21381: 00d8be1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21382: 00dc6618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 21383: 0077f01c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 21383: 0077f03c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21384: 00dc7d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21385: 00dc72a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21386: 00dc72b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21387: 006018a4 616 FUNC GLOBAL DEFAULT 12 helper_vsxei16_8_v │ │ │ │ 21388: 00601380 656 FUNC GLOBAL DEFAULT 12 helper_vsxei8_32_v │ │ │ │ - 21389: 009bdc48 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21389: 009bdc68 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21390: 00dc7062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21391: 00d94bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21392: 00c77c80 128 OBJECT GLOBAL DEFAULT 21 riscv_fpr_regnames │ │ │ │ 21393: 005626b4 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ 21394: 0061ebac 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_b │ │ │ │ - 21395: 009b4368 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21395: 009b4388 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21396: 00d923d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21397: 0061eccc 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_d │ │ │ │ 21398: 00d93aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21399: 00dc8448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21400: 00dc7550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21401: 00dc8652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21402: 00dc6732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21403: 008afb10 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21403: 008afb30 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21404: 002a3400 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21405: 0094ab60 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21405: 0094ab80 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21406: 0061ec0c 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_h │ │ │ │ 21407: 00585c74 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21408: 00d9b2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21409: 002d7734 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21410: 00750e04 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21410: 00750e24 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21411: 00501b4c 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21412: 00dc6768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21413: 00d97e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21414: 002b0e18 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21415: 005551a8 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21416: 007c2e28 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 21417: 006ebe2c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 21416: 007c2e48 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21417: 006ebe4c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21418: 00dc6632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21419: 00d8b0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21420: 00d98dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 21421: 00d96ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 21422: 007a3b00 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21423: 008fe360 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 21424: 00741ae8 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 21422: 007a3b20 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21423: 008fe380 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21424: 00741b08 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21425: 002e138c 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21426: 00dc7cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21427: 00d9077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21428: 00d9d474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21429: 009a5778 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 21430: 006ebe34 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 21429: 009a5798 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21430: 006ebe54 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21431: 00d95048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21432: 00d91920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21433: 0061ec6c 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_w │ │ │ │ 21434: 00d90abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21435: 009cb5e0 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 21436: 009985ec 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21435: 009cb600 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21436: 0099860c 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21437: 00da0fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21438: 00293d08 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21439: 0042141c 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21440: 00ce5fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_8_v │ │ │ │ 21441: 00dc7600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21442: 002b5660 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 21443: 00ce60e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_32_v │ │ │ │ - 21444: 00949da0 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21444: 00949dc0 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21445: 00d9bed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21446: 00b83e90 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21446: 00b83eb0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21447: 00d92150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21448: 00d9904c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21449: 00806d90 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21449: 00806db0 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21450: 00d92570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 21451: 006ebe30 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 21451: 006ebe50 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21452: 00491404 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 21453: 0070d0b8 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21454: 00989b28 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 21455: 0071663c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 21453: 0070d0d8 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 21454: 00989b48 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21455: 0071665c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21456: 00d8fd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21457: 00dc7cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21458: 00dc7b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21459: 00d9dce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 21460: 0059ae28 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 21461: 002fc0c0 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 21462: 00dc81fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 21463: 00581148 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 21464: 00d96cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 21465: 007002ec 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 21465: 0070030c 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21466: 00dc7f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21467: 00dc61a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21468: 00dc6e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21469: 008dce48 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21469: 008dce68 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21470: 00dc6e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21471: 00d8fb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21472: 00d9128c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21473: 00da067c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21474: 002ecb7c 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21475: 002eafe0 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21476: 00d935cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21477: 00332b64 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21478: 0081b61c 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21478: 0081b63c 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21479: 00d976a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21480: 00d0471c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 21481: 00d90c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21482: 0094de00 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21482: 0094de20 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 21483: 00dc6272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 21484: 00758098 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 21485: 008c9f40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21484: 007580b8 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21485: 008c9f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21486: 00d974d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21487: 00dc759a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21488: 00dc82ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21489: 00304f58 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21490: 00d9397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21491: 0063fb84 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_d │ │ │ │ 21492: 00dc76ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21493: 00dc635e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21494: 0080b92c 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21494: 0080b94c 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21495: 00dc7d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21496: 00d91ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21497: 0037a668 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21498: 0063fb7c 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_h │ │ │ │ 21499: 00d8e5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 21500: 0071f638 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 21500: 0071f658 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21501: 00dc7a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21502: 00dc6aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21503: 00d8ab28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21504: 00d01e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf1_vi │ │ │ │ 21505: 00d9c414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21506: 009a32e4 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21507: 007e1570 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21506: 009a3304 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21507: 007e1590 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21508: 00d8f148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21509: 00293ae8 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 21510: 005fbf18 2000 FUNC GLOBAL DEFAULT 12 helper_vse16_v │ │ │ │ 21511: 005b7e30 12 FUNC GLOBAL DEFAULT 12 tselect_csr_read │ │ │ │ 21512: 00d91b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21513: 00d8bcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21514: 00d8a360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21515: 00d98d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ - 21516: 0079b13c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 21516: 0079b15c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 21517: 00d8c308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 21518: 00da099c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 21519: 00d91ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 21520: 00d9f47c 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 21521: 00d96f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 21522: 00d951f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 21523: 00dc7ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21524: 0059b818 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21525: 00d8ba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 21526: 0063fb80 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_w │ │ │ │ - 21527: 009664ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 21528: 008ab8f8 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21527: 009664cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21528: 008ab918 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21529: 0061bbac 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_b │ │ │ │ 21530: 00ce0728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_d │ │ │ │ 21531: 00dc7078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 21532: 00709644 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 21532: 00709664 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21533: 00da1978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21534: 00cb8308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21535: 00ce0830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_h │ │ │ │ 21536: 00da07ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 21537: 0061bc0c 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_h │ │ │ │ 21538: 00d93ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 21539: 00d8f9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 21540: 00d90d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 21541: 004d27d0 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 21542: 0048ec14 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 21543: 00dc809e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 21544: 00c812c4 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21545: 00d979b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21546: 00d9b1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 21547: 00783d18 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 21547: 00783d38 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21548: 00505654 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 21549: 00298ac8 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 21550: 008cac30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21550: 008cac50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21551: 00dc6980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21552: 00dbeb79 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21553: 00d8d818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21554: 00941500 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21554: 00941520 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21555: 00da0bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21556: 00ce07ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_w │ │ │ │ 21557: 0061bc6c 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_w │ │ │ │ 21558: 003e6090 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 21559: 0040ca1c 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21560: 00dc8c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21561: 00dc7dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -21572,38 +21572,38 @@ │ │ │ │ 21568: 00dc8096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21569: 00608be0 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_h │ │ │ │ 21570: 00cb3424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21571: 0032e27c 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21572: 00cf9640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_b │ │ │ │ 21573: 00d97edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21574: 00d8ebdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 21575: 009184f4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21575: 00918514 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21576: 00cf95bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_h │ │ │ │ 21577: 00dc620e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21578: 00dc63ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21579: 0061854c 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_b │ │ │ │ 21580: 00dc816a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21581: 005d8e30 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_vendor │ │ │ │ 21582: 00d9b5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21583: 00da077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21584: 0061866c 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_d │ │ │ │ 21585: 00dc7bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21586: 00da07cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21587: 00d93b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21588: 00cb4ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ 21589: 006185ac 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_h │ │ │ │ - 21590: 008fae40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21591: 0099b790 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21590: 008fae60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21591: 0099b7b0 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21592: 00dc659c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ 21593: 00608c40 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_w │ │ │ │ - 21594: 00814688 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21594: 008146a8 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21595: 00d9831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 21596: 00d95a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21597: 0029a034 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21598: 006e6f8c 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21598: 006e6fac 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21599: 00d9e1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21600: 00dbd99a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 21601: 00cf9538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_w │ │ │ │ 21602: 00d9ffcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21603: 00d8aa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21604: 00dc847c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21605: 00dc718c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ @@ -21617,203 +21617,203 @@ │ │ │ │ 21613: 00dc7372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21614: 00d8b5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21615: 002fa390 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21616: 004171b4 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21617: 00d982cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 21618: 0032aaa4 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 21619: 00cf433c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_b │ │ │ │ - 21620: 00824088 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21621: 00923660 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21622: 007e159c 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21620: 008240a8 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21621: 00923680 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21622: 007e15bc 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21623: 00cf41b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_d │ │ │ │ 21624: 00d9de74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21625: 002fe608 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21626: 00dc6dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21627: 00dc866c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21628: 00cf42b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_h │ │ │ │ 21629: 00dc81e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21630: 00d9357c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21631: 00dc6c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21632: 00dc6620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21633: 00d99aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21634: 008cb8c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 21635: 0071a994 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 21634: 008cb8e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21635: 0071a9b4 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21636: 00d8b0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21637: 00d8bd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21638: 00cbe548 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21639: 008e8788 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21639: 008e87a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21640: 00dc707e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21641: 00da073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21642: 00cf4234 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_w │ │ │ │ 21643: 00dc7db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21644: 00dc785c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 21645: 00dc86e8 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21646: 008eac18 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21647: 009a449c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21648: 009cd980 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21646: 008eac38 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21647: 009a44bc 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21648: 009cd9a0 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21649: 00dc837a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21650: 00d98704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 21651: 00d9e224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21652: 0025c358 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 21653: 00797bbc 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 21653: 00797bdc 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21654: 00d9c274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 21655: 0060b734 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_b │ │ │ │ 21656: 0060bd40 544 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_d │ │ │ │ 21657: 00d8aa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 21658: 00da0458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 21659: 0071ac84 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 21659: 0071aca4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 21660: 00dc8156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 21661: 0058ee60 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 21662: 00744c50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 21662: 00744c70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21663: 00d98b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 21664: 00da16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21665: 003e1588 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 21666: 0060b938 520 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_h │ │ │ │ 21667: 00dc684e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21668: 00dc6fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21669: 002a5e9c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21670: 00337718 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 21671: 008e87fc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21672: 00753c58 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21671: 008e881c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21672: 00753c78 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21673: 00dc8620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21674: 00d905ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21675: 0042d1b0 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21676: 00da2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21677: 00c80f68 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21678: 00d9d9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 21679: 00741c6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 21679: 00741c8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 21680: 00dc68d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 21681: 00d9a9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 21682: 00d8db8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 21683: 00d97558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21684: 00dc7b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21685: 00da140c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21686: 0060bb40 512 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_w │ │ │ │ 21687: 002a69e4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21688: 002bafd8 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21689: 002aec18 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21690: 00dc827c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21691: 00b2c6c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21691: 00b2c6e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21692: 00cf7bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_b │ │ │ │ 21693: 00cf7a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_d │ │ │ │ 21694: 00dc7854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 21695: 00555088 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21696: 00dc6c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21697: 00dc8488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 21698: 00701c00 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 21698: 00701c20 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21699: 005117f0 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21700: 00436f28 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 21701: 0071e9a0 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 21701: 0071e9c0 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21702: 00cf7b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_h │ │ │ │ 21703: 00d93bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21704: 00dc7df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 21705: 007448b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21706: 009b2a18 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21707: 00742928 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21708: 008aa18c 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21705: 007448d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 21706: 009b2a38 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21707: 00742948 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 21708: 008aa1ac 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21709: 005ab3fc 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21710: 00dc7882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 21711: 00da1638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21712: 00424e4c 248 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 21713: 00dc7778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 21714: 009c8d70 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21714: 009c8d90 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21715: 00dc8344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21716: 00d97bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21717: 0059ada0 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21718: 00dc76e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21719: 00dc649a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21720: 00d8a1cc 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21721: 0075ce38 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21721: 0075ce58 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21722: 00cb25b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21723: 00d92470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21724: 00ce3f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re32_v │ │ │ │ 21725: 00dc635c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21726: 00d8bdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21727: 00cf7aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_w │ │ │ │ 21728: 0051075c 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21729: 00522278 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21730: 00dc789c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 21731: 00dc6d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 21732: 00dc7c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21733: 003dd058 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21734: 00cb1d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21735: 007eec48 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21735: 007eec68 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21736: 00dc80d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21737: 008af588 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21737: 008af5a8 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21738: 00dc63f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21739: 00dc70fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21740: 008ffe38 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21740: 008ffe58 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21741: 00d9143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21742: 00dc82fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21743: 00d8ff44 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21744: 008c895c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21744: 008c897c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21745: 0033bf10 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21746: 00ce8b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_b │ │ │ │ - 21747: 0079abe8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21748: 00809b54 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21747: 0079ac08 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 21748: 00809b74 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21749: 00dc7262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21750: 00ce899c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_d │ │ │ │ 21751: 002b5424 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 21752: 00dc8334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21753: 00591918 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21754: 00dc7afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21755: 00d943dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ 21756: 00ce8aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_h │ │ │ │ - 21757: 009046a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21757: 009046c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ 21758: 005ea34c 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_wu │ │ │ │ - 21759: 006ec8e8 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21760: 00748f94 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21759: 006ec908 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21760: 00748fb4 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21761: 00d9e4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21762: 009991a8 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21762: 009991c8 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21763: 00d8e3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21764: 00d8bb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 21765: 00dc7a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 21766: 00746e88 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 21767: 0070b21c 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21768: 0093bf34 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21766: 00746ea8 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 21767: 0070b23c 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 21768: 0093bf54 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21769: 00d8e6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21770: 00d8ebcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21771: 00963244 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21772: 00816574 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21771: 00963264 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21772: 00816594 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21773: 005184b8 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21774: 00dc63ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21775: 00dc6312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21776: 00dc840e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21777: 00821e6c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21777: 00821e8c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21778: 00d9a004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 21779: 007c42ac 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21779: 007c42cc 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21780: 00dc72b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21781: 00ce8a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_w │ │ │ │ 21782: 002abfcc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21783: 00331ac8 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 21784: 00cee564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_b │ │ │ │ - 21785: 00823e20 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21785: 00823e40 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21786: 00d8b884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21787: 006085e0 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_b │ │ │ │ 21788: 0051cc30 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21789: 004edfa0 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21790: 00cee3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_d │ │ │ │ 21791: 00d9a5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 21792: 007165ec 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 21792: 0071660c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21793: 00dc69a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21794: 00d954a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21795: 00dc7b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21796: 00758844 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21796: 00758864 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21797: 00608640 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_h │ │ │ │ 21798: 00cee4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_h │ │ │ │ 21799: 00dc6180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21800: 009948e8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21800: 00994908 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21801: 00dc72be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21802: 0056b89c 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21803: 002fdf80 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21804: 0058f9d4 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21805: 009bc3a4 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21805: 009bc3c4 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21806: 00dc62e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21807: 00d8bf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 21808: 00792d1c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 21808: 00792d3c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21809: 00d95818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21810: 00da1dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21811: 005865b4 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21812: 00d9be24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21813: 00ce9788 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_d │ │ │ │ 21814: 00d9a514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21815: 00cb2218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ @@ -21821,675 +21821,675 @@ │ │ │ │ 21817: 006086a0 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_w │ │ │ │ 21818: 00dc7b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21819: 00dc79e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21820: 00514948 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21821: 00ce9890 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_h │ │ │ │ 21822: 0060ee08 400 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_b │ │ │ │ 21823: 00d8bb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21824: 007d8cc8 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21825: 009b36a4 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21826: 00994340 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21824: 007d8ce8 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21825: 009b36c4 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21826: 00994360 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21827: 00dc8250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21828: 00dc76c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21829: 008160ec 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21829: 0081610c 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21830: 002eaf7c 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 21831: 00747aa8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 21831: 00747ac8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 21832: 0060ef98 392 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_h │ │ │ │ - 21833: 0098f714 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21833: 0098f734 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21834: 00cb19d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21835: 00dc820a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21836: 008f7db0 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21836: 008f7dd0 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21837: 00dc7f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21838: 007a2030 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21838: 007a2050 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21839: 0042aeb0 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21840: 0063c4dc 332 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_d │ │ │ │ 21841: 00ce980c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_w │ │ │ │ 21842: 00d9b0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21843: 0063c294 292 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_h │ │ │ │ 21844: 00d942ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21845: 005473fc 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21846: 00dc843e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21847: 005ed8d8 140 FUNC GLOBAL DEFAULT 12 helper_tlb_flush │ │ │ │ 21848: 002a52a0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21849: 00d8e58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21850: 00983b80 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21851: 007e9968 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21852: 0095e9ec 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21850: 00983ba0 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21851: 007e9988 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21852: 0095ea0c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21853: 0060f120 396 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_w │ │ │ │ 21854: 00d8c2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 21855: 0074876c 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 21855: 0074878c 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 21856: 00d9b26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21857: 00434fb4 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21858: 00d8c288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21859: 00d948ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21860: 00d9b5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21861: 0038d244 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 21862: 00916c10 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 21863: 0077db90 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 21862: 00916c30 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21863: 0077dbb0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21864: 00dc673c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21865: 00da071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21866: 00dc819c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 21867: 0063c3b8 292 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_w │ │ │ │ - 21868: 008690c0 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21869: 007d2b90 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21868: 008690e0 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21869: 007d2bb0 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21870: 00dc6280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21871: 0042b7c8 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21872: 006e3bd8 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21873: 00988610 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21872: 006e3bf8 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21873: 00988630 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21874: 00dc71e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21875: 002bc39c 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 21876: 009c8008 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 21877: 007a8830 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21878: 0093efd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21876: 009c8028 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 21877: 007a8850 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21878: 0093eff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21879: 00518b0c 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 21880: 00745c58 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21881: 009857f4 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21880: 00745c78 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 21881: 00985814 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21882: 00dc85b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21883: 00dc6b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21884: 00d9c384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21885: 00d974e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21886: 00dc7fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21887: 00dc6f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21888: 0059d64c 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21889: 005b073c 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21890: 00d8aff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21891: 008cd588 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21891: 008cd5a8 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21892: 0048eac8 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21893: 00dc6ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21894: 00608ca0 264 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_b │ │ │ │ 21895: 00418568 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21896: 00d9459c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21897: 0033f26c 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21898: 009d5f94 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21898: 009d5fb4 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21899: 00608fc0 288 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_d │ │ │ │ 21900: 00dc6eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21901: 007b4c48 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21901: 007b4c68 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21902: 00dc7a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21903: 00545194 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21904: 005b5770 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21905: 008d3e60 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21905: 008d3e80 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21906: 00608da8 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_h │ │ │ │ 21907: 00d845f0 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21908: 00d8ff34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21909: 00dc8162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21910: 00748a40 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21910: 00748a60 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21911: 00d926d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21912: 00d9a124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21913: 002adb38 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21914: 00d984fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ 21915: 00522c80 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21916: 00c80ec0 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21917: 00cb5ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21918: 0099a758 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21919: 007af2b4 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21920: 009cd864 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21918: 0099a778 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21919: 007af2d4 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21920: 009cd884 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21921: 00dc7354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21922: 0050dddc 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 21923: 0070b798 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 21923: 0070b7b8 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21924: 00dc67c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 21925: 00748470 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 21925: 00748490 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21926: 002d0538 216 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 21927: 0054ef68 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 21928: 00d98d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_EVENT │ │ │ │ 21929: 00dc715e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 21930: 00d9d214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21931: 00dc79c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21932: 00dc6504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21933: 00dc792a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21934: 004151b0 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 21935: 00608eb4 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_w │ │ │ │ 21936: 00d8b694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 21937: 006e40dc 1692 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21937: 006e40fc 1692 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21938: 00514248 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21939: 00dc68b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21940: 0027f764 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21941: 00d9111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21942: 00dc6eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21943: 00d8b1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21944: 0052f670 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 21945: 00d91fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21946: 00d97ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21947: 00dc7af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21948: 007b2bc8 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21948: 007b2be8 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21949: 00d9ef28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21950: 009b86d8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 21951: 007474a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 21950: 009b86f8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21951: 007474c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21952: 00605048 600 FUNC GLOBAL DEFAULT 12 helper_vl4re8_v │ │ │ │ 21953: 00d8ad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21954: 002a5cb0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21955: 00dc7e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21956: 0096fa90 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21956: 0096fab0 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21957: 00d8c208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21958: 002b4178 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21959: 009192d0 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21959: 009192f0 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21960: 00dc7eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21961: 00dc8140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21962: 00d9b2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21963: 00dc6928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 21964: 0071e2bc 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 21964: 0071e2dc 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21965: 00dc762e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21966: 008e9740 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21966: 008e9760 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21967: 002ab230 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21968: 00933514 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21968: 00933534 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21969: 005d755c 160 FUNC GLOBAL DEFAULT 12 riscv_cpu_has_work │ │ │ │ 21970: 002a67e0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21971: 00dc8c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21972: 007f4698 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 21973: 006e7308 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21972: 007f46b8 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21973: 006e7328 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21974: 00dc62a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21975: 00dc666c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21976: 00dc6ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21977: 00934ad8 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21977: 00934af8 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21978: 00dc72a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21979: 009534ec 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21979: 0095350c 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21980: 00d9aa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21981: 009548bc 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21982: 009466cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21981: 009548dc 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21982: 009466ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21983: 00d9b99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21984: 00d95538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 21985: 0077d9fc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21986: 009865d8 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21985: 0077da1c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 21986: 009865f8 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21987: 00dc834a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21988: 009326dc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 21989: 007819b8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21990: 0096c8c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21988: 009326fc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21989: 007819d8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 21990: 0096c8e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 21991: 00d9823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ - 21992: 0079b03c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 21992: 0079b05c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21993: 00dc7c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21994: 00dc75be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21995: 00d99e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21996: 004ec7ec 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 21997: 00798c68 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 21997: 00798c88 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21998: 0054eb64 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21999: 00957720 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 22000: 008ebae8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21999: 00957740 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 22000: 008ebb08 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 22001: 00410020 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 22002: 00dc7696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 22003: 0057efb4 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 22004: 0098ab0c 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 22004: 0098ab2c 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 22005: 00dc6c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 22006: 00dc7c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 22007: 00d92130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 22008: 0086b344 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 22009: 008152f4 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 22008: 0086b364 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 22009: 00815314 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 22010: 00617a28 628 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_b │ │ │ │ 22011: 00d9f9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 22012: 0094bcbc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 22013: 0091f494 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 22012: 0094bcdc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 22013: 0091f4b4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 22014: 00d91fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 22015: 00982c78 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 22015: 00982c98 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 22016: 0061817c 592 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_d │ │ │ │ 22017: 00da0354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 22018: 00dc7274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 22019: 0077e260 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 22019: 0077e280 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 22020: 00dc6168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 22021: 00cf4654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_b │ │ │ │ 22022: 00c817a4 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 22023: 00617c9c 628 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_h │ │ │ │ 22024: 00d940bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 22025: 00dc8388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 22026: 00998a9c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 22027: 008d337c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 22026: 00998abc 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 22027: 008d339c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 22028: 00dc62b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 22029: 00d952f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 22030: 00cf45d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_h │ │ │ │ 22031: 0028d27c 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 22032: 00dc684a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 22033: 008274d0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 22034: 00b83e30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 22033: 008274f0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 22034: 00b83e50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 22035: 00d95088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 22036: 00984ca8 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 22037: 008206f0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 22036: 00984cc8 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 22037: 00820710 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 22038: 00dc6e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 22039: 007d8840 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 22039: 007d8860 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 22040: 00dc81a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 22041: 008fe344 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 22042: 0086b5a8 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 22041: 008fe364 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 22042: 0086b5c8 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 22043: 00c746a8 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 22044: 00d9f2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 22045: 00952210 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 22046: 007403e0 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 22045: 00952230 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 22046: 00740400 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 22047: 00d9fb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 22048: 00929cb4 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 22048: 00929cd4 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 22049: 00dc786a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 22050: 00d8c788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 22051: 00dc6896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 22052: 009712ec 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 22052: 0097130c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 22053: 00dc74c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 22054: 008e5654 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 22054: 008e5674 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 22055: 00617f10 620 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_w │ │ │ │ 22056: 0058fd28 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 22057: 00dc723a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 22058: 00cf454c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_w │ │ │ │ 22059: 00dc6bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 22060: 00da2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 22061: 00d9f118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 22062: 00dc8c50 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 22063: 00dc6b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 22064: 003292b4 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 22065: 0050842c 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 22066: 00513028 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 22067: 00dc7fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 22068: 006e6cb4 320 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 22068: 006e6cd4 320 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 22069: 002aa5e8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 22070: 00dc61e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 22071: 0082166c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 22071: 0082168c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 22072: 00d97788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 22073: 00dc78ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 22074: 00dc7672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 22075: 0084becc 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 22076: 009cdafc 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 22075: 0084beec 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 22076: 009cdb1c 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 22077: 00d8a988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 22078: 0071a840 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 22078: 0071a860 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 22079: 00d8a3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 22080: 00dc7770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 22081: 004cf2d0 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 22082: 0091d8d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 22083: 0073a834 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 22084: 0075a944 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 22082: 0091d8f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 22083: 0073a854 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 22084: 0075a964 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 22085: 00dc757c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 22086: 00dc7cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 22087: 00dc7ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 22088: 00855f08 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 22089: 009ce824 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 22088: 00855f28 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 22089: 009ce844 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 22090: 0058fb2c 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 22091: 00d952c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 22092: 00493a68 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 22093: 004fa188 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 22094: 00d9d594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 22095: 00dc7a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 22096: 00d94b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 22097: 00da39b4 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 22098: 00d903bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 22099: 0056f2cc 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22100: 00532de4 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22101: 00d953a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 22102: 0073ac9c 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 22102: 0073acbc 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22103: 00dc7ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22104: 002d1a8c 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22105: 008cc5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22105: 008cc5d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22106: 00dc7584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22107: 0061a64c 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_b │ │ │ │ 22108: 00dc7756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22109: 00da0b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22110: 0027e7ac 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22111: 00d904ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22112: 0061a76c 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_d │ │ │ │ 22113: 00625c50 460 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_d │ │ │ │ 22114: 00421aa4 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 22115: 00780cf8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 22115: 00780d18 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22116: 0061a6ac 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_h │ │ │ │ 22117: 00dc7c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22118: 00d9eb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ 22119: 00625910 432 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_h │ │ │ │ - 22120: 007ebaf4 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22121: 007dfec8 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22120: 007ebb14 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22121: 007dfee8 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22122: 00d9bf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22123: 00dc72d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22124: 007bd8d0 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22124: 007bd8f0 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22125: 00dc772e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22126: 00dc6f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22127: 00dc6462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22128: 00545bf8 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22129: 009910dc 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 22130: 007416ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22131: 007a3eac 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22129: 009910fc 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22130: 007416cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 22131: 007a3ecc 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22132: 00513564 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22133: 0061d9ac 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_b │ │ │ │ 22134: 0061dacc 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_d │ │ │ │ 22135: 00dc60e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22136: 0037a610 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22137: 00983674 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22137: 00983694 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22138: 0061a70c 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_w │ │ │ │ 22139: 00dc6a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22140: 007f6f2c 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22140: 007f6f4c 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22141: 00d9069c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22142: 00cb99b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22143: 00625ac0 400 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_w │ │ │ │ 22144: 0061da0c 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_h │ │ │ │ 22145: 00dc7a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22146: 00dc6c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22147: 00c809ac 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22148: 00da07fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 22149: 00743550 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 22149: 00743570 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22150: 0058ee58 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22151: 002996c0 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22152: 00dc6fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22153: 00dc6742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22154: 006e7784 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22154: 006e77a4 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22155: 00dc6c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22156: 00dc81a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 22157: 00781f4c 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 22157: 00781f6c 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22158: 00dc7e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 22159: 002ec72c 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22160: 00d933fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22161: 00dc7a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22162: 0061da6c 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_w │ │ │ │ 22163: 002aa694 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22164: 00d959b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22165: 00dc77de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22166: 00dc8158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 22167: 00793098 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22168: 0080a17c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22167: 007930b8 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 22168: 0080a19c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22169: 005ea2a0 24 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_d │ │ │ │ 22170: 00d9de14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22171: 00dc74d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22172: 002ecbdc 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22173: 0081acec 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22173: 0081ad0c 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22174: 00dc629e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22175: 00cb184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22176: 008fbc08 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22176: 008fbc28 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22177: 00dc6ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22178: 008a5bcc 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22178: 008a5bec 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22179: 00dc6590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22180: 00ce2408 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf8_d │ │ │ │ 22181: 005eaf5c 68 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_h │ │ │ │ - 22182: 00781cc4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 22182: 00781ce4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22183: 00d8ea3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22184: 009af2d4 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 22185: 00744e24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 22186: 007e9338 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22187: 0091676c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22188: 0099e640 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22189: 008d9d9c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22184: 009af2f4 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22185: 00744e44 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 22186: 007e9358 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22187: 0091678c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22188: 0099e660 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22189: 008d9dbc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22190: 00dc6582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22191: 00dc622c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22192: 00dc66ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22193: 00dc7c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22194: 00d9d6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22195: 00da07dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22196: 005b6e9c 436 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_read │ │ │ │ 22197: 00d91990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22198: 0048f4f4 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22199: 00808530 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 22200: 00761050 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 22201: 0074320c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 22202: 0073a634 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 22199: 00808550 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22200: 00761070 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 22201: 0074322c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 22202: 0073a654 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22203: 0029d1f0 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22204: 0075dcd0 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22204: 0075dcf0 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22205: 005e9b78 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_s │ │ │ │ - 22206: 0090ed2c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 22207: 0093fa3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22206: 0090ed4c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22207: 0093fa5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22208: 00da0f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22209: 00d9065c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22210: 00d9b64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22211: 00cb5b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22212: 00dc7c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22213: 00d8f32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22214: 005ae620 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22215: 00ce0ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_h │ │ │ │ 22216: 00dc726e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22217: 009341f0 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22217: 00934210 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22218: 00d8b118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22219: 00d9d5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22220: 00d84570 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 22221: 00d911cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22222: 00d944bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22223: 00820458 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22224: 0075b42c 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22223: 00820478 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22224: 0075b44c 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22225: 00d9e0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22226: 00d9c014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22227: 00dc8644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22228: 00d01d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vs │ │ │ │ 22229: 00d9ba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 22230: 0079a648 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 22230: 0079a668 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22231: 00cb9bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 22232: 00dc8514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 22233: 004d718c 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 22234: 00d01b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vv │ │ │ │ 22235: 00dc7792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 22236: 00da18e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 22237: 006f62dc 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 22237: 006f62fc 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22238: 00d00078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_b │ │ │ │ 22239: 00da0c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 22240: 00ce0d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_w │ │ │ │ - 22241: 00715918 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 22242: 00942784 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22241: 00715938 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 22242: 009427a4 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22243: 0054f990 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22244: 00dc7b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 22245: 00778150 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 22245: 00778170 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22246: 00dc6b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22247: 00dc6aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22248: 00dc6a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22249: 0029b9b8 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 22250: 00cffff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_h │ │ │ │ - 22251: 009c4da0 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22251: 009c4dc0 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22252: 0058f490 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22253: 00b990cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22253: 00b990ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22254: 0042115c 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22255: 0098428c 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22255: 009842ac 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22256: 00da19d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 22257: 009686e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 22258: 007337e4 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 22257: 00968704 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22258: 00733804 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22259: 00623c20 424 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_d │ │ │ │ 22260: 00d944fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22261: 00dc628c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22262: 00d96958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22263: 00da0258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22264: 00d96f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22265: 00d98864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22266: 00d9ff4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22267: 00b83d58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 22268: 0073ff58 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 22267: 00b83d78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22268: 0073ff78 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ 22269: 006238fc 424 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_h │ │ │ │ - 22270: 007812d0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 22270: 007812f0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22271: 00cfff70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_w │ │ │ │ 22272: 00dc6b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22273: 007e4b74 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22273: 007e4b94 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22274: 00d9f46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22275: 00dc7eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22276: 005819ac 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 22277: 00747904 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 22277: 00747924 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22278: 0041ef40 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22279: 0094e11c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22280: 00992eb4 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22279: 0094e13c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22280: 00992ed4 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22281: 00dc78e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ 22282: 00ce3488 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsif_m │ │ │ │ - 22283: 0097099c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22283: 009709bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22284: 00ce9aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_d │ │ │ │ 22285: 00da2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ 22286: 00623aa4 380 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_w │ │ │ │ - 22287: 009b428c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22287: 009b42ac 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22288: 00d8b824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22289: 0055e184 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22290: 008cf4b8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22290: 008cf4d8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22291: 00dc6a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22292: 008fb290 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22292: 008fb2b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22293: 00d9f0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22294: 00d98d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 22295: 00d9352c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22296: 0091a674 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22296: 0091a694 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22297: 00ce9ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_h │ │ │ │ 22298: 0061c14c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_b │ │ │ │ 22299: 00501160 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22300: 00dc6f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22301: 00516e54 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22302: 00580f74 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22303: 00d95868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22304: 00dc659e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22305: 00638ecc 268 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_b │ │ │ │ 22306: 00dc7924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22307: 006391f8 308 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_d │ │ │ │ 22308: 0061c1ac 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_h │ │ │ │ 22309: 00dc84ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22310: 009c7644 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22310: 009c7664 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22311: 00d8eacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22312: 00638fd8 280 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_h │ │ │ │ 22313: 00ce39b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl64_vv │ │ │ │ 22314: 003e2440 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22315: 00d8dfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 22316: 0077daa8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 22316: 0077dac8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22317: 00dc6d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22318: 00442a9c 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22319: 002aa744 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22320: 00ce9b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_w │ │ │ │ 22321: 002f8874 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22322: 00b29e24 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22322: 00b29e44 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22323: 00dc8478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22324: 00dc7650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22325: 00d90c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22326: 0091a3a8 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22326: 0091a3c8 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22327: 0061c20c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_w │ │ │ │ 22328: 00dc6236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22329: 00dc80f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22330: 00dc6596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 22331: 008ae804 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 22332: 00736028 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22333: 0074f05c 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22331: 008ae824 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22332: 00736048 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 22333: 0074f07c 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22334: 004d76d0 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22335: 006390f0 264 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_w │ │ │ │ - 22336: 009ce444 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22336: 009ce464 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22337: 00d8eebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22338: 0095faa0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22338: 0095fac0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22339: 00da1fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22340: 009b1464 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22340: 009b1484 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22341: 00d98b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22342: 0029c1a8 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22343: 009b9034 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22343: 009b9054 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22344: 00d99804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22345: 0061f96c 420 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_d │ │ │ │ 22346: 00d9ddb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22347: 00304f60 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22348: 006b5a9c 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22348: 006b5ab8 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22349: 0061f62c 436 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_h │ │ │ │ 22350: 00dc6aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22351: 00523144 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22352: 00dc72a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22353: 0098a66c 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22353: 0098a68c 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22354: 005bb424 288 FUNC GLOBAL DEFAULT 12 riscv_find_firmware │ │ │ │ 22355: 00d9f574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22356: 00d9085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22357: 00d9ec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22358: 00dc664a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22359: 00dc7970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22360: 007a8a14 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22361: 007b8ef8 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22360: 007a8a34 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22361: 007b8f18 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22362: 002ad644 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22363: 00748a28 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22363: 00748a48 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22364: 003005e8 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22365: 008c3aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22365: 008c3ac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22366: 0061f7e0 396 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_w │ │ │ │ 22367: 00572754 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22368: 00dc78d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22369: 00da0278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22370: 00d9f288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22371: 00dc8550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22372: 009c84a0 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22373: 0099fbac 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22372: 009c84c0 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22373: 0099fbcc 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22374: 00dc6cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22375: 00963130 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 22376: 00742b10 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 22377: 0078c3f8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 22375: 00963150 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22376: 00742b30 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 22377: 0078c418 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22378: 00dc7a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22379: 00d9827c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 22380: 00d9c8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 22381: 0054aa7c 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22382: 00588338 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22383: 008250cc 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22383: 008250ec 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22384: 00dc8172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22385: 00491958 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22386: 00dc8354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22387: 00dc7f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22388: 00d8c818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22389: 0093d26c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22389: 0093d28c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22390: 00d99c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22391: 00dc82d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22392: 0061ba8c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_b │ │ │ │ 22393: 00dc76ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22394: 00d9e3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22395: 00821a78 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22395: 00821a98 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22396: 00dc7cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 22397: 00512180 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22398: 00da2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 22399: 00b990c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22400: 007f545c 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22399: 00b990e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22400: 007f547c 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22401: 00569a84 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22402: 0061baec 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_h │ │ │ │ 22403: 00dc691c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22404: 00da1658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22405: 00dc7568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22406: 008d699c 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22406: 008d69bc 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22407: 00d95368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22408: 00d97ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22409: 0032ab54 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22410: 00dc6612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22411: 00da100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22412: 00dc7bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22413: 00dc8104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22414: 00dc7298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22415: 00dc7dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22416: 00cb5d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22417: 00d8cfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22418: 0054f5c8 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22419: 00d95c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22420: 00dc83f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22421: 009c7d2c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 22422: 00745a68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22423: 008ab078 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22421: 009c7d4c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22422: 00745a88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 22423: 008ab098 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22424: 00d9ac94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22425: 00cefe24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_b │ │ │ │ 22426: 002fe390 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22427: 0061bb4c 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_w │ │ │ │ 22428: 00dc65f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22429: 00cefc98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_d │ │ │ │ 22430: 0041a9e4 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22431: 002a3350 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 22432: 00700620 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 22432: 00700640 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 22433: 00d921c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22434: 00981ae8 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22434: 00981b08 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22435: 005583d8 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22436: 00296678 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22437: 00dc820c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22438: 00cefda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_h │ │ │ │ 22439: 00553af8 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 22440: 0072d520 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 22441: 00917348 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22440: 0072d540 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 22441: 00917368 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22442: 00da0174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22443: 00d919b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22444: 009a1698 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22444: 009a16b8 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22445: 00dc632c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22446: 00d8c9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22447: 00d975c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22448: 00d96988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22449: 00dc7174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22450: 00d8b664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 22451: 00d98954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 22452: 00386e50 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22453: 00dc608f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22454: 00821544 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22454: 00821564 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22455: 00c6bfb0 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ - 22456: 00745ff0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 22456: 00746010 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22457: 00d9e7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22458: 0053b8c8 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ 22459: 00cefd1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_w │ │ │ │ - 22460: 007e70bc 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22460: 007e70dc 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ 22461: 00cf8014 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_b │ │ │ │ - 22462: 0099b770 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22462: 0099b790 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22463: 00dc7e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 22464: 00c7e944 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22465: 00da1318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22466: 00cf7e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_d │ │ │ │ - 22467: 0078206c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22468: 008ce694 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22467: 0078208c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 22468: 008ce6b4 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22469: 00d90f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22470: 00602a58 656 FUNC GLOBAL DEFAULT 12 helper_vsxei32_64_v │ │ │ │ 22471: 002aedf0 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22472: 00963f24 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22473: 0074da20 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22472: 00963f44 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22473: 0074da40 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22474: 00cf7f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_h │ │ │ │ 22475: 00d9379c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22476: 00330a18 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22477: 00954228 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 22478: 00743d9c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22479: 006fffc8 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22477: 00954248 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22478: 00743dbc 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 22479: 006fffe8 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22480: 00d954d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22481: 008e78f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22481: 008e7918 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22482: 00dc615e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22483: 009c3f04 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22484: 0096f808 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22483: 009c3f24 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22484: 0096f828 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22485: 00d8caa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22486: 00d96948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22487: 00dc7bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22488: 003abd14 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22489: 00d8e9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22490: 005aa444 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 22491: 00cb9bd4 12 OBJECT GLOBAL DEFAULT 24 none_xattr_ops │ │ │ │ @@ -22499,162 +22499,162 @@ │ │ │ │ 22495: 00dc68c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 22496: 00da1b30 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 22497: 00dc61f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 22498: 0029c920 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22499: 005ed96c 88 FUNC GLOBAL DEFAULT 12 helper_hyp_tlb_flush │ │ │ │ 22500: 00dc85c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22501: 00dc6aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 22502: 0077e84c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 22502: 0077e86c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22503: 00cf7f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_w │ │ │ │ 22504: 00dc6112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22505: 00d93f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 22506: 007b8c20 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22506: 007b8c40 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22507: 00304f5c 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22508: 00dc7b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22509: 00dc6140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22510: 00dc7008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22511: 007586b4 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22511: 007586d4 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22512: 00dc888c 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22513: 0096931c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22513: 0096933c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22514: 003e7fac 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22515: 002a3550 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22516: 0057090c 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22517: 00da101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22518: 009145b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22518: 009145d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22519: 00dc6d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22520: 00d8b3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22521: 0095e470 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22521: 0095e490 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22522: 00dc70f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22523: 00984c08 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22524: 00b990ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22523: 00984c28 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22524: 00b990cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22525: 002b3678 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22526: 00d99b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22527: 00dc7d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22528: 00cf5f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_h │ │ │ │ 22529: 00d93eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22530: 002b2cf4 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22531: 008705fc 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22531: 0087061c 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22532: 0054731c 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22533: 00da39c4 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22534: 00d9f764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22535: 00dc7230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22536: 00d9d4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22537: 008f8730 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22537: 008f8750 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22538: 002e1cfc 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22539: 008e5f04 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22540: 009bf4c0 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22539: 008e5f24 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22540: 009bf4e0 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22541: 00dc644e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22542: 0052f54c 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 22543: 00d8b7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22544: 00da097c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22545: 00b99094 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22545: 00b990b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22546: 00ce392c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch32_vv │ │ │ │ 22547: 00d91cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22548: 00d9315c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22549: 00339a34 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22550: 00d9928c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22551: 008e0a7c 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22552: 00b83e48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22551: 008e0a9c 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22552: 00b83e68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22553: 00d9b43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22554: 00cf5f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_w │ │ │ │ 22555: 00d8a868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22556: 00295164 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22557: 00dc7e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22558: 00c7c380 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 22559: 00d9ab54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22560: 00758738 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22561: 00970e24 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22562: 008bce94 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22560: 00758758 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22561: 00970e44 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22562: 008bceb4 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22563: 00dc8182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22564: 009819c0 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 22565: 0094d750 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22564: 009819e0 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22565: 0094d770 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22566: 00d922e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22567: 00dc69ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22568: 00d8e70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22569: 00cba760 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22570: 00dc72dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22571: 00d9edc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 22572: 00d9a834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22573: 00d909dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22574: 008df5dc 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 22575: 0071a7e8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 22574: 008df5fc 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22575: 0071a808 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22576: 00607aa0 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_b │ │ │ │ 22577: 00dc616e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22578: 00d872e4 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22579: 00d9b9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 22580: 0077db5c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 22580: 0077db7c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22581: 00dc6e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22582: 00dc84b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22583: 007e8a90 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22583: 007e8ab0 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22584: 004f6374 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22585: 00dc7268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22586: 00607b00 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_h │ │ │ │ 22587: 00c81fd0 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22588: 00dc7bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22589: 00d9f1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22590: 00da0f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22591: 00d8e66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22592: 00417840 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22593: 008de664 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22593: 008de684 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22594: 00dc6532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22595: 00d01ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesz_vs │ │ │ │ 22596: 00dc8bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22597: 00587bc8 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22598: 005584fc 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22599: 00867b0c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22599: 00867b2c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ 22600: 006195cc 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_b │ │ │ │ - 22601: 009bd428 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22602: 00868c78 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22601: 009bd448 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22602: 00868c98 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22603: 006196ec 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_d │ │ │ │ - 22604: 007bcd10 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 22605: 0077cdc0 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22606: 009942c8 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22604: 007bcd30 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22605: 0077cde0 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 22606: 009942e8 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22607: 00d8fd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 22608: 0072c5bc 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 22608: 0072c5dc 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 22609: 0040b530 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22610: 003aa6d0 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22611: 008e2f30 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22611: 008e2f50 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22612: 00dc8504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ 22613: 0061962c 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_h │ │ │ │ - 22614: 007ed170 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22614: 007ed190 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22615: 00dc6c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 22616: 00607b60 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_w │ │ │ │ - 22617: 008cef08 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22617: 008cef28 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22618: 00dc6494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 22619: 00db5904 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 22620: 00d9ac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22621: 00dc6716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 22622: 00820364 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22622: 00820384 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22623: 00da20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 22624: 00741ad0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 22624: 00741af0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22625: 00d0072c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode │ │ │ │ 22626: 002e1064 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 22627: 0061968c 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_w │ │ │ │ - 22628: 006e3cd8 1028 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22628: 006e3cf8 1028 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22629: 00dc7146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22630: 00dc6cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22631: 00dc68be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22632: 00d8f0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22633: 00dc7c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22634: 00d97dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22635: 0052ffc8 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 22636: 007220fc 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22637: 00953650 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22636: 0072211c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 22637: 00953670 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22638: 00dc7114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22639: 008dbd00 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 22640: 00782d84 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 22639: 008dbd20 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22640: 00782da4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22641: 00dc815c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22642: 005d4024 492 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpmcycle_read │ │ │ │ - 22643: 0070ba68 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 22643: 0070ba88 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22644: 00dc7fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22645: 002e401c 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22646: 00dc8370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22647: 00dc8bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 22648: 00dc786c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 22649: 00aea834 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22649: 00aea854 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22650: 00c87c48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22651: 00dc649c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22652: 00d95878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22653: 00dc6e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22654: 00d97198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22655: 0050187c 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 22656: 00d97848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ @@ -22662,218 +22662,218 @@ │ │ │ │ 22658: 00d9b4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22659: 0063ee38 648 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_b │ │ │ │ 22660: 00538134 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22661: 002d181c 148 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22662: 00da2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22663: 00dc6f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ 22664: 0063f59c 620 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_d │ │ │ │ - 22665: 009a9b44 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22665: 009a9b64 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22666: 00d96ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22667: 00d9acc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 22668: 0063f0c0 640 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_h │ │ │ │ 22669: 00dc82b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22670: 00dc7a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22671: 00993270 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22671: 00993290 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22672: 00dc6a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22673: 00d912fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22674: 007e497c 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22674: 007e499c 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22675: 0036be84 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22676: 00dc7302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 22677: 00714c94 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22678: 009af0f8 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22677: 00714cb4 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 22678: 009af118 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22679: 00d90b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22680: 00dc738a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22681: 0090dd48 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22681: 0090dd68 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22682: 00d9bda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22683: 009cb134 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 22684: 007436fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 22683: 009cb154 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22684: 0074371c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22685: 00d9da14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22686: 002a1cd8 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22687: 00dc6128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22688: 008fea48 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22688: 008fea68 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22689: 00dc8122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22690: 00d8c448 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22691: 00d9a4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22692: 00d8ce04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22693: 00411ed4 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22694: 00dc6b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ 22695: 0063f340 604 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_w │ │ │ │ - 22696: 00968d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22697: 009828e4 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22696: 00968d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22697: 00982904 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22698: 00dc719a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22699: 00d91f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22700: 00dc6450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22701: 00546548 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22702: 0095e048 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 22703: 00913ee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22704: 008b1858 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22705: 0094176c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22706: 00965a90 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22702: 0095e068 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22703: 00913f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22704: 008b1878 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22705: 0094178c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22706: 00965ab0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22707: 00dc8374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22708: 00dc7f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22709: 008afa48 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22710: 009b3eb4 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22709: 008afa68 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22710: 009b3ed4 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22711: 00d908dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22712: 00dc6d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22713: 00982904 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22713: 00982924 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22714: 00d9fbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22715: 009ac33c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22715: 009ac35c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22716: 00dc6744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22717: 00dc6ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22718: 00d8dccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22719: 00c6c644 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22720: 00d99e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22721: 00dc69f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 22722: 00d9462c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 22723: 00cf8224 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_b │ │ │ │ 22724: 00641ae4 396 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_d │ │ │ │ 22725: 00cf8098 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_d │ │ │ │ 22726: 00dc6cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 22727: 0055af24 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22728: 00dc80ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22729: 00d9a804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 22730: 0078b6c8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 22730: 0078b6e8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22731: 00559f58 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22732: 00d907ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22733: 00d9eef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 22734: 00cf81a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_h │ │ │ │ 22735: 00db5370 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22736: 00da087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22737: 0041e6dc 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22738: 00ce50e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_16_v │ │ │ │ 22739: 00dc68fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 22740: 0078211c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 22740: 0078213c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22741: 00d9b84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 22742: 0040b5e8 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22743: 00748a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22743: 00748a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22744: 00dc6d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22745: 008175a8 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22746: 0094ffb4 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22745: 008175c8 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22746: 0094ffd4 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22747: 005b8f4c 104 FUNC GLOBAL DEFAULT 12 riscv_trigger_reset_hold │ │ │ │ 22748: 00dc73ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22749: 00dc6f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22750: 00299d60 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22751: 00d8cd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22752: 00dc82e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22753: 008096c4 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22753: 008096e4 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22754: 00d89f7c 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22755: 00ce1c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_d │ │ │ │ 22756: 00d9097c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 22757: 008e4f4c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 22758: 00785c20 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22759: 008ca054 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22757: 008e4f6c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22758: 00785c40 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 22759: 008ca074 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22760: 00d8fb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22761: 009aebd4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 22762: 007168bc 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 22761: 009aebf4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22762: 007168dc 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ 22763: 00cf811c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_w │ │ │ │ 22764: 00d05400 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw_i128 │ │ │ │ 22765: 00641978 364 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_w │ │ │ │ 22766: 00ce1d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_h │ │ │ │ - 22767: 007e9b18 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22767: 007e9b38 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22768: 00dc7aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22769: 00d9e510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22770: 00dc61a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22771: 00dc7e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22772: 00dc6666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22773: 0090e3c8 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22773: 0090e3e8 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22774: 004fdf4c 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22775: 00d9807c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22776: 00d9d754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 22777: 0091a18c 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22777: 0091a1ac 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22778: 00ce00f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32ff_v │ │ │ │ 22779: 0027ed3c 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22780: 00dc83c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22781: 00dc85d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22782: 00dc70d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22783: 00913cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22783: 00913cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22784: 00cf0f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_d │ │ │ │ 22785: 002ad03c 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22786: 009a8bac 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22786: 009a8bcc 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22787: 00dc7a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22788: 00dc8b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22789: 0074f96c 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22789: 0074f98c 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22790: 00d961c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_EVENT │ │ │ │ 22791: 005ad828 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22792: 00d93fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22793: 0029cde4 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ 22794: 00cf1030 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_h │ │ │ │ - 22795: 0079c92c 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22795: 0079c94c 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22796: 00d95cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ 22797: 00ce1cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_w │ │ │ │ - 22798: 009aeaec 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22798: 009aeb0c 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22799: 00dc70b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 22800: 0082a8a4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22800: 0082a8c4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22801: 00dc842a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22802: 00da1c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22803: 00d91e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22804: 004bd300 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22805: 00b0b15c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22805: 00b0b17c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22806: 002b0dd4 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22807: 00b0b014 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22807: 00b0b034 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22808: 002bb2f0 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22809: 006a22c0 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ - 22810: 0075d2a8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22809: 006a22dc 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ + 22810: 0075d2c8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22811: 00dc7e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22812: 00b0aecc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22812: 00b0aeec 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22813: 00da3c8c 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22814: 00d90a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 22815: 006a23e0 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ + 22815: 006a23fc 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ 22816: 00dc78fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ 22817: 00cf99dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_b │ │ │ │ - 22818: 00958b2c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22818: 00958b4c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22819: 00cf0fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_w │ │ │ │ 22820: 00cf9850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_d │ │ │ │ 22821: 004630d4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22822: 00d96d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22823: 00d95dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22824: 009c81a8 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22825: 006a2320 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ - 22826: 007a2b98 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22824: 009c81c8 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22825: 006a233c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ + 22826: 007a2bb8 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22827: 00cf9958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_h │ │ │ │ 22828: 00dc6a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 22829: 00d9d464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22830: 00d9be64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22831: 00d95128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22832: 0054597c 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 22833: 0078c818 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22834: 007f5364 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22833: 0078c838 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 22834: 007f5384 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22835: 00dc83d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22836: 00dc868a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22837: 00dc7d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 22838: 0095a6f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22838: 0095a718 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22839: 002f9558 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22840: 00d9d974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22841: 0041b030 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22842: 00955c7c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22842: 00955c9c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22843: 00dc61c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22844: 008ca83c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22844: 008ca85c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22845: 002b61b4 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22846: 006a2380 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ + 22846: 006a239c 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ 22847: 00cf98d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_w │ │ │ │ - 22848: 00753c10 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22848: 00753c30 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22849: 0055e0a0 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22850: 0059ba80 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 22851: 009159a0 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22851: 009159c0 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22852: 00da1708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22853: 00dc7082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22854: 007e0b68 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22854: 007e0b88 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22855: 0041227c 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22856: 00d8e88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22857: 0041524c 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22858: 00d91df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22859: 0052fd8c 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22860: 00d919c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22861: 00d99e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22862: 00da0150 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22863: 005ea244 24 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_d │ │ │ │ 22864: 00d90a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22865: 00d95b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22866: 009c2460 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22866: 009c2480 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ 22867: 00ce3e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re16_v │ │ │ │ - 22868: 009bc70c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22868: 009bc72c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22869: 00d91ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22870: 00dc8c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22871: 00304f74 4 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22872: 005eaf18 68 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_h │ │ │ │ 22873: 00cf6b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_b │ │ │ │ 22874: 00d9d564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22875: 00d97578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ @@ -22885,143 +22885,143 @@ │ │ │ │ 22881: 00dc7478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22882: 00dc775e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22883: 002b9108 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22884: 00cf6af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_h │ │ │ │ 22885: 00d9116c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22886: 00da2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ 22887: 005e9b40 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_s │ │ │ │ - 22888: 0093ee04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22888: 0093ee24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22889: 00dc8642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22890: 008e7f4c 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22890: 008e7f6c 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22891: 00d8ccc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 22892: 00cfabe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_h │ │ │ │ - 22893: 0075d088 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22894: 009ad85c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22895: 007e7df8 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22893: 0075d0a8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22894: 009ad87c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22895: 007e7e18 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22896: 003cac7c 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 22897: 00570c1c 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22898: 007e0ab0 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22898: 007e0ad0 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22899: 00d8e44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22900: 0052df08 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22901: 0081af80 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 22902: 006cd90c 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 22901: 0081afa0 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22902: 006cd92c 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 22903: 00dc6f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22904: 00dc7160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22905: 00cb8518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22906: 00d95be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22907: 0036f6e4 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22908: 00dc83f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 22909: 00dc6a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 22910: 0079c7fc 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 22910: 0079c81c 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22911: 0055d30c 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22912: 00cf6a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_w │ │ │ │ - 22913: 008fabbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22914: 008d4600 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22915: 00750f30 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22913: 008fabdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22914: 008d4620 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22915: 00750f50 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22916: 003aa8ac 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22917: 00cfab64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_w │ │ │ │ 22918: 00d95908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22919: 00d97938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22920: 00d93fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22921: 00dbd9dc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 22922: 00d8dcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22923: 00814248 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22924: 00917924 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22925: 007e8ca8 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22923: 00814268 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22924: 00917944 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22925: 007e8cc8 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22926: 00dc71b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22927: 00dc7240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22928: 0070c9c0 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 22928: 0070c9e0 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22929: 00dc6daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22930: 00d91960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 22931: 0077e668 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 22932: 007774cc 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 22931: 0077e688 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 22932: 007774ec 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22933: 00dc60e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22934: 00b2c70c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22935: 008f6014 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22936: 008c4e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22934: 00b2c72c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22935: 008f6034 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22936: 008c4e78 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22937: 00dc68e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22938: 00dc7ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 22939: 00b2c704 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22940: 00862864 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22939: 00b2c724 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22940: 00862884 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22941: 00d98ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22942: 00d848a4 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22943: 008cbf3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22944: 00b2c6fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22943: 008cbf5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22944: 00b2c71c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22945: 00dc84ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22946: 00dc7056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22947: 00dc7788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 22948: 0072ac18 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22948: 0072ac38 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22949: 00d9387c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22950: 00dc7aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22951: 002a9a84 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 22952: 00d9cf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22953: 00d98d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ 22954: 00dc67ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 22955: 00dc6976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22956: 0042c590 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22957: 002b2534 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22958: 0041b204 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22959: 00d90a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22960: 00dc7064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22961: 00dc64b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22962: 00870994 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22962: 008709b4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22963: 00cb5de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 22964: 009a1658 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22964: 009a1678 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22965: 004d7758 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 22966: 005eb2e4 100 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_d │ │ │ │ - 22967: 00940fc4 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 22968: 009177e4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22967: 00940fe4 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22968: 00917804 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 22969: 00dc7880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ - 22970: 0075f9e4 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22971: 0084f860 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22970: 0075fa04 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 22971: 0084f880 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22972: 00dc85ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22973: 00dc8b70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22974: 005eb128 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_l │ │ │ │ 22975: 00dc74ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22976: 00913310 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22976: 00913330 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22977: 005ab5c8 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22978: 0050f360 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22979: 0095669c 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 22980: 0070f2dc 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 22979: 009566bc 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22980: 0070f2fc 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22981: 00dc6602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22982: 00dc7784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 22983: 002eae08 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22984: 005eb1e8 128 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_s │ │ │ │ 22985: 00dc6dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 22986: 005140b0 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 22987: 005eb078 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_w │ │ │ │ - 22988: 00742604 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 22988: 00742624 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22989: 00dc71b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22990: 00dc7678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22991: 00dc846a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22992: 0042ab40 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22993: 007e4dac 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22993: 007e4dcc 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22994: 00d948cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22995: 00d9f5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22996: 00d95078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22997: 00dc7280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22998: 00dc6e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22999: 00dc6284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 23000: 002ffda0 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 23001: 00dc6b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 23002: 0074588c 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 23002: 007458ac 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 23003: 00da1158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 23004: 00dc84ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 23005: 00966e14 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 23005: 00966e34 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 23006: 00dc7cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 23007: 00cb9908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 23008: 002b0b94 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 23009: 00dc608d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 23010: 00d95298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 23011: 00d93d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 23012: 008e4edc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 23013: 0071666c 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 23012: 008e4efc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 23013: 0071668c 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 23014: 002b520c 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ 23015: 0062463c 448 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_h │ │ │ │ - 23016: 00905de8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 23016: 00905e08 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 23017: 00cf61a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_h │ │ │ │ 23018: 00d8f8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 23019: 00d95608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 23020: 00dc82b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 23021: 00dc6a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 23022: 00d9f6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_WRITE_EVENT │ │ │ │ 23023: 002b7d28 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ @@ -23032,1046 +23032,1046 @@ │ │ │ │ 23028: 00da0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 23029: 00dc75fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 23030: 002a9b44 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 23031: 00cb7a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 23032: 0061cb64 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_d │ │ │ │ 23033: 00d0537c 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw_i128 │ │ │ │ 23034: 00cfb8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_h │ │ │ │ - 23035: 009d1bf4 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 23036: 008ca784 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 23035: 009d1c14 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 23036: 008ca7a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 23037: 0061c960 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_h │ │ │ │ 23038: 00586ba8 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 23039: 005a961c 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 23040: 006247fc 456 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_w │ │ │ │ - 23041: 007275a8 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 23041: 007275c8 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 23042: 00cf6124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_w │ │ │ │ 23043: 00dc615a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 23044: 00dc78ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 23045: 00dc7ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 23046: 00d911ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 23047: 00d8bbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 23048: 00d9db74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 23049: 00342128 100 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 23050: 00d9c374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 23051: 00809038 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 23051: 00809058 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 23052: 00dc782c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 23053: 00d95518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 23054: 00514910 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 23055: 0072ba40 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 23056: 0098a948 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 23057: 00901304 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 23055: 0072ba60 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 23056: 0098a968 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 23057: 00901324 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 23058: 00dc8426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 23059: 009097d8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 23059: 009097f8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 23060: 00dc751e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 23061: 0048f370 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 23062: 00cfb848 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_w │ │ │ │ 23063: 002ecb24 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 23064: 0061ca64 256 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_w │ │ │ │ 23065: 00d8fef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 23066: 0049412c 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 23067: 002ad870 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 23068: 00d98974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ - 23069: 00746564 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 23069: 00746584 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 23070: 00dc6710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 23071: 002b0c88 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 23072: 007829e0 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 23073: 009389f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 23074: 008d74e8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 23072: 00782a00 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 23073: 00938a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 23074: 008d7508 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 23075: 00290b78 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 23076: 00d9a224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 23077: 00d941fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 23078: 00910210 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 23079: 0072c47c 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 23078: 00910230 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 23079: 0072c49c 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 23080: 00d9434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 23081: 009d1320 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 23081: 009d1340 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 23082: 00d9d0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 23083: 00d9fdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 23084: 004cf500 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 23085: 008e8298 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 23085: 008e82b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 23086: 00dc71c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 23087: 005ace40 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 23088: 0055dfec 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 23089: 00d941dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 23090: 00780f68 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 23090: 00780f88 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 23091: 00d9eb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 23092: 00d930fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 23093: 005aa574 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 23094: 00d005a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_add_entry │ │ │ │ 23095: 003ad900 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 23096: 00dc8014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 23097: 00934800 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 23097: 00934820 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 23098: 00518c5c 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 23099: 005e9f38 72 FUNC GLOBAL DEFAULT 12 helper_fmin_d │ │ │ │ 23100: 00d00834 132 OBJECT GLOBAL DEFAULT 24 helper_info_mret │ │ │ │ 23101: 00d92930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 23102: 00dc6848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 23103: 00dc6888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 23104: 00cfc5b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_d │ │ │ │ 23105: 005ea6e0 208 FUNC GLOBAL DEFAULT 12 helper_fmin_h │ │ │ │ - 23106: 00809778 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 23106: 00809798 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 23107: 00d95d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 23108: 008acd50 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 23108: 008acd70 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 23109: 00cfc6b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_h │ │ │ │ 23110: 00dc74de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 23111: 00d9391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 23112: 009a40b0 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 23112: 009a40d0 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 23113: 004ce7f4 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 23114: 00dc65ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 23115: 008633cc 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 23115: 008633ec 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 23116: 005f9e80 1968 FUNC GLOBAL DEFAULT 12 helper_vle16_v │ │ │ │ 23117: 00dc7a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 23118: 00dc6678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 23119: 007dfbec 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 23119: 007dfc0c 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 23120: 00d9d834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 23121: 004630d0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 23122: 00cb8494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 23123: 00dc68f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23124: 005e9680 144 FUNC GLOBAL DEFAULT 12 helper_fmin_s │ │ │ │ 23125: 0036cd4c 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23126: 009cf8ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23127: 0072ac4c 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23126: 009cf8cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23127: 0072ac6c 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 23128: 003bf5e0 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 23129: 00941f10 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23130: 007bd81c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23129: 00941f30 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23130: 007bd83c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23131: 00da1e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23132: 00dc68f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23133: 00bce8c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23134: 00cfc634 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_w │ │ │ │ 23135: 005dbe4c 36 FUNC GLOBAL DEFAULT 12 cpu_get_fcfien │ │ │ │ 23136: 00dc6ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23137: 005d2860 40 FUNC GLOBAL DEFAULT 12 riscv_iommu_set_cap_igs │ │ │ │ 23138: 00d8ad08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23139: 00dc70d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23140: 00d9b8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23141: 009bef20 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23142: 006cc394 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 23143: 009be3fc 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23141: 009bef40 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23142: 006cc3b4 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 23143: 009be41c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23144: 00d8b208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23145: 00d8fad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23146: 00304570 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 23147: 0071f1e4 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 23147: 0071f204 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 23148: 00590548 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23149: 00d93b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23150: 00dc7d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23151: 00dc7500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23152: 009beb24 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23153: 0093cb8c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23152: 009beb44 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23153: 0093cbac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23154: 00dc75a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23155: 00d8d6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23156: 0095fc30 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23156: 0095fc50 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23157: 00d8dc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23158: 00839a48 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 23159: 007aba8c 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23158: 00839a68 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23159: 007abaac 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23160: 00d99ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23161: 007a3760 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23161: 007a3780 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23162: 00520fb8 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23163: 004ce1a4 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23164: 004dd698 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23165: 0094b500 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 23166: 00747094 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 23165: 0094b520 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23166: 007470b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23167: 0056a360 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23168: 007514cc 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23168: 007514ec 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 23169: 006124b0 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_b │ │ │ │ - 23170: 0090fb4c 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23170: 0090fb6c 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23171: 002a9ccc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23172: 00d8e5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23173: 00d90b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23174: 00612b70 592 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_d │ │ │ │ 23175: 00d90e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23176: 007a5070 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23176: 007a5090 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23177: 002a9bf4 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 23178: 007472b4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 23178: 007472d4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23179: 006126f0 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_h │ │ │ │ 23180: 00d9c1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23181: 00dc6636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23182: 003379a8 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 23183: 004cfc00 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 23184: 008d02d0 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23184: 008d02f0 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23185: 00d8e6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23186: 00dc6f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23187: 00d95468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23188: 00d98c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23189: 005810c0 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23190: 0094707c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23190: 0094709c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23191: 00d99ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23192: 0051019c 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23193: 00608160 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_b │ │ │ │ 23194: 00612930 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_w │ │ │ │ 23195: 00d9fcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 23196: 00dc7e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 23197: 00421128 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23198: 00d9813c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23199: 0055de34 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23200: 006081c0 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_h │ │ │ │ 23201: 00d92540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23202: 00d8c658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23203: 00d95f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23204: 0095e92c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23204: 0095e94c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23205: 00dc793a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23206: 00dc65f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23207: 0032c788 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23208: 00d9a244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 23209: 00716664 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 23209: 00716684 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23210: 0051cd58 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23211: 00514ca4 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 23212: 00985868 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23212: 00985888 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23213: 00d9d444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23214: 00dc84fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23215: 005abdf8 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23216: 00dc6a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23217: 00608220 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_w │ │ │ │ - 23218: 008cb754 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 23219: 00983aa8 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23218: 008cb774 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23219: 00983ac8 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23220: 00dc696e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 23221: 007817f8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 23221: 00781818 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23222: 00d9fb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23223: 00748a20 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23223: 00748a40 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23224: 003a8fe0 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23225: 00dc64da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23226: 0095df20 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23226: 0095df40 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23227: 0059b824 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23228: 00dc81aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23229: 00dc757a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23230: 00dc704e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23231: 008091b8 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23231: 008091d8 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23232: 00dc727c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23233: 00dc7048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23234: 00dc8564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23235: 005b3ca4 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23236: 00983148 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23236: 00983168 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23237: 00dc827e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23238: 00d95f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23239: 0094d300 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23239: 0094d320 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23240: 00dc6330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 23241: 007475c0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23242: 008e5dc0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23241: 007475e0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 23242: 008e5de0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23243: 002fb6e8 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23244: 00539104 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23245: 008e6840 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23245: 008e6860 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23246: 0029b528 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23247: 00dc8b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 23248: 00929734 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23249: 0090a0ac 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23250: 0092a51c 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23248: 00929754 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23249: 0090a0cc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23250: 0092a53c 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23251: 00dc74c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23252: 00d93bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23253: 009bdf10 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23254: 008fd1b8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23255: 00979c3c 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23253: 009bdf30 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23254: 008fd1d8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23255: 00979c5c 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23256: 002ac25c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23257: 005d4210 952 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_incr_ctr │ │ │ │ 23258: 00d9045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23259: 00935a9c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23260: 0099a024 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23261: 008cc4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23262: 009af790 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23259: 00935abc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23260: 0099a044 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23261: 008cc4c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23262: 009af7b0 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23263: 00dc6622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23264: 00d8a430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23265: 008556c4 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23266: 00952864 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23265: 008556e4 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23266: 00952884 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23267: 00d911dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23268: 0062aa34 476 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_h │ │ │ │ 23269: 00d99d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23270: 002c0970 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23271: 0054a294 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23272: 00aea838 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23272: 00aea858 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23273: 00d9aaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23274: 0091455c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23274: 0091457c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23275: 00dc7574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 23276: 00290ce8 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23277: 00d9f9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23278: 00dc7c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23279: 00dc6f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23280: 00dc621c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23281: 007dc158 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23282: 009616ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23283: 008babcc 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23281: 007dc178 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23282: 009616cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23283: 008babec 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23284: 0062ac10 524 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_w │ │ │ │ 23285: 00dc7df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23286: 00d9a584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23287: 008cff0c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23288: 009d6ed0 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 23289: 0070a950 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 23287: 008cff2c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23288: 009d6ef0 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23289: 0070a970 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23290: 00dc6bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23291: 004eedf0 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23292: 006e5548 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23292: 006e5568 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23293: 00dc6762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23294: 002c0498 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23295: 00d9138c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23296: 0061e12c 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_b │ │ │ │ 23297: 00d9edb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23298: 00dc77ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23299: 007b0200 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23299: 007b0220 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23300: 004867f8 252 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 23301: 00dc864c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23302: 0059b828 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23303: 0061e24c 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_d │ │ │ │ 23304: 00dc7f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23305: 00d95138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23306: 00d9c1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23307: 00620cb0 432 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_d │ │ │ │ 23308: 00d9334c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23309: 00d8d0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23310: 0054c288 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23311: 00dc853a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23312: 0061e18c 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_h │ │ │ │ 23313: 00d8ea0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23314: 00b990a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23314: 00b990c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23315: 0062098c 424 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_h │ │ │ │ - 23316: 00706d7c 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 23316: 00706d9c 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23317: 00dc69b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23318: 00dc8b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23319: 005b0b7c 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23320: 00dc71a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 23321: 007631c0 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 23321: 007631e0 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23322: 00d8eadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23323: 00dc72ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 23324: 00d8ae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23325: 00da0bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 23326: 0072cad0 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23327: 00999e0c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23326: 0072caf0 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 23327: 00999e2c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23328: 00da142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23329: 00dc644c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23330: 00d9806c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23331: 0029d580 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23332: 00dc7b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23333: 00dc62ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23334: 00514bb8 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23335: 0061e1ec 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_w │ │ │ │ 23336: 00d93eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 23337: 00749fd0 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 23337: 00749ff0 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 23338: 00d9422c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23339: 00dc7542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23340: 00512de4 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ 23341: 00620b34 380 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_w │ │ │ │ - 23342: 009060f0 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23342: 00906110 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23343: 00d8ac68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23344: 00dbd9a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 23345: 0078b0a8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 23345: 0078b0c8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23346: 00dc6712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23347: 00966cc0 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23347: 00966ce0 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23348: 00d8f2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23349: 00d9cf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23350: 00dc731a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23351: 00dc760a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23352: 00dc69f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23353: 00dc7db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23354: 00cfb950 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_d │ │ │ │ - 23355: 0070ecac 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 23355: 0070eccc 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 23356: 00dc67bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 23357: 00642df8 76 FUNC GLOBAL DEFAULT 12 helper_xperm4 │ │ │ │ 23358: 00dc77e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 23359: 00d9b95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 23360: 005dc968 584 FUNC GLOBAL DEFAULT 12 riscv_cpu_swap_hypervisor_regs │ │ │ │ 23361: 00dc6dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 23362: 005e8b48 76 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_fflags │ │ │ │ 23363: 00dc7afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23364: 00cfba58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_h │ │ │ │ 23365: 00da01a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23366: 005552b0 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23367: 003343dc 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23368: 00dc64ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23369: 0093c624 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23369: 0093c644 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23370: 00d946cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23371: 00dc6b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23372: 00642e44 80 FUNC GLOBAL DEFAULT 12 helper_xperm8 │ │ │ │ 23373: 00dc8680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23374: 005b6b14 904 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_write │ │ │ │ 23375: 00dc85e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23376: 00d90adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23377: 00d8bb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23378: 00d94f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23379: 00dc6cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23380: 009c7ae0 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23380: 009c7b00 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23381: 00d9a184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23382: 00dc75c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23383: 002b94f4 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23384: 006a0820 264 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ + 23384: 006a083c 264 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ 23385: 00cfb9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_w │ │ │ │ 23386: 00d03bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_d │ │ │ │ - 23387: 0072abe8 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23387: 0072ac08 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23388: 005dc50c 112 FUNC GLOBAL DEFAULT 12 riscv_cpu_hviprio_index2irq │ │ │ │ 23389: 00d93b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23390: 0095f350 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23390: 0095f370 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23391: 00d8ec1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23392: 00d03e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_h │ │ │ │ 23393: 0064147c 108 FUNC GLOBAL DEFAULT 12 helper_vmvr_v │ │ │ │ 23394: 0029d4c0 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23395: 008c9c60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23395: 008c9c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23396: 004eecdc 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23397: 0099fc60 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23397: 0099fc80 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23398: 00d8d6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23399: 00da0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23400: 00dc6fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23401: 00909c44 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23401: 00909c64 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23402: 00dc6d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 23403: 007408e4 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 23403: 00740904 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 23404: 00d9b66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23405: 00dc6eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23406: 00d03930 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_s │ │ │ │ 23407: 003dd170 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23408: 00dc8596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23409: 009ce350 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23409: 009ce370 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23410: 00d8c628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23411: 00dc7a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23412: 00dc71b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23413: 004fbe48 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23414: 00d94bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23415: 0075e6d4 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23415: 0075e6f4 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23416: 00dc83c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23417: 008213c8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23417: 008213e8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23418: 003aaa18 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23419: 00dc5f94 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23420: 005ed0a0 60 FUNC GLOBAL DEFAULT 12 helper_cbo_inval │ │ │ │ 23421: 00dc6cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 23422: 00b0aa34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23423: 008fb514 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23424: 008173e4 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23425: 00970f90 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23422: 00b0aa54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23423: 008fb534 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23424: 00817404 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23425: 00970fb0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23426: 00da0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23427: 00cff100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_b │ │ │ │ 23428: 00da20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23429: 002abfc4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23430: 00d8fdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23431: 00cff07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_h │ │ │ │ 23432: 00dc7070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23433: 00937258 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23433: 00937278 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23434: 00d9356c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 23435: 007d8750 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 23436: 008ad3e0 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23435: 007d8770 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23436: 008ad400 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 23437: 004cdaa4 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ 23438: 005e6fa8 264 FUNC GLOBAL DEFAULT 12 smstateen_acc_ok │ │ │ │ - 23439: 0074ef2c 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23439: 0074ef4c 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23440: 005af65c 172 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 23441: 00d8b7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23442: 00cfeff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_w │ │ │ │ - 23443: 0081418c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 23444: 008e2578 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23445: 0094adc4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23446: 009553c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23443: 008141ac 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23444: 008e2598 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23445: 0094ade4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23446: 009553e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 23447: 00da1a18 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 23448: 008580a4 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23448: 008580c4 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23449: 002e3f9c 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23450: 00dc7b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23451: 008d73a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23451: 008d73c8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23452: 00dc74bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23453: 005b7f40 288 FUNC GLOBAL DEFAULT 12 helper_itrigger_match │ │ │ │ - 23454: 00951e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23454: 00951e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23455: 00dc7e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 23456: 0078b0a4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 23456: 0078b0c4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23457: 00268014 116 FUNC GLOBAL DEFAULT 12 decode_xtheadcondmov │ │ │ │ 23458: 00dc7a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23459: 00da1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23460: 00dc624e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23461: 00d90d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23462: 00d8a0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23463: 00d99d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23464: 00973220 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23464: 00973240 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23465: 00dc6bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23466: 007f8578 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23466: 007f8598 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23467: 00dc859a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23468: 007a5c98 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23468: 007a5cb8 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23469: 00d92890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 23470: 007463e8 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ - 23471: 006a0e8c 184 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ + 23470: 00746408 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 23471: 006a0ea8 184 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ 23472: 00dc6d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23473: 0055d3c0 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 23474: 0071df24 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 23474: 0071df44 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23475: 00dc617c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23476: 0033f86c 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 23477: 008ca2d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23477: 008ca2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23478: 00d9927c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 23479: 0072ca68 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 23480: 00993b4c 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23481: 008fd988 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23479: 0072ca88 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 23480: 00993b6c 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23481: 008fd9a8 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23482: 00dc60ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23483: 008f5808 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23483: 008f5828 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23484: 00d9d654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 23485: 00d03b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_d │ │ │ │ - 23486: 006e69fc 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23486: 006e6a1c 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23487: 00dc7b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23488: 00d8d180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23489: 008e9048 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23489: 008e9068 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23490: 002afcb8 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23491: 00dc759c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 23492: 007453a0 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 23492: 007453c0 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23493: 00d8bccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23494: 0093c090 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23495: 009c7300 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23494: 0093c0b0 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23495: 009c7320 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23496: 00d03dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_h │ │ │ │ 23497: 0032a8ec 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23498: 00912658 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23498: 00912678 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23499: 00dc74ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 23500: 00797ed0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 23500: 00797ef0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23501: 0058efac 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23502: 00dc6a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23503: 0063617c 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_d │ │ │ │ 23504: 00d97e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 23505: 00513a20 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 23506: 00d038ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_s │ │ │ │ - 23507: 0077d760 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 23507: 0077d780 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 23508: 00635e74 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_h │ │ │ │ 23509: 00dc80e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 23510: 00dc6c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 23511: 00c7e9b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 23512: 00c8156c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23513: 00dc7376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23514: 005693f4 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23515: 00dc7144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23516: 00dc8288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23517: 00d8f9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23518: 006c3944 3028 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23518: 006c3964 3028 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23519: 00dc7980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23520: 00d9dd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 23521: 0096c590 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23521: 0096c5b0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23522: 002a8838 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23523: 00dc776e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23524: 00d8fe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23525: 00dc76ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23526: 002a9784 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23527: 0032ad30 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 23528: 007bbf70 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23528: 007bbf90 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23529: 00d99fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23530: 00d8e41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23531: 00dc6488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23532: 00636008 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_w │ │ │ │ 23533: 005b7e3c 24 FUNC GLOBAL DEFAULT 12 tselect_csr_write │ │ │ │ 23534: 00d99eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 23535: 00985098 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23535: 009850b8 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23536: 00dc799c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 23537: 007623cc 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 23537: 007623ec 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23538: 00d9c424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23539: 00dc638c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23540: 00473cd4 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23541: 00dc6e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23542: 00d8eb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23543: 00c708d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23544: 00c7c5b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23545: 00d8cf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23546: 00d8ddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23547: 0091ab58 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23547: 0091ab78 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23548: 004ffe10 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 23549: 009672ec 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23549: 0096730c 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23550: 00d97b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 23551: 008e1184 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23552: 00968ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23553: 0098e1d8 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 23554: 009037c8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23551: 008e11a4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23552: 00968eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23553: 0098e1f8 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23554: 009037e8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23555: 005732dc 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23556: 00dc8594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23557: 00dc7532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23558: 00dc6d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23559: 00d9385c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 23560: 00717c9c 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 23560: 00717cbc 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23561: 00dc6a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23562: 00d9826c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 23563: 00dc71b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23564: 00dc651a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23565: 00dc6208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23566: 007e5658 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23566: 007e5678 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23567: 005911ac 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23568: 00750d90 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23568: 00750db0 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23569: 00d9473c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 23570: 0070114c 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 23570: 0070116c 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23571: 005b8060 4 FUNC GLOBAL DEFAULT 12 riscv_itrigger_update_priv │ │ │ │ 23572: 00dc718e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 23573: 00740c78 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23574: 00824064 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 23575: 0070f434 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 23573: 00740c98 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 23574: 00824084 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23575: 0070f454 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23576: 00dc73b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23577: 00ce5f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_16_v │ │ │ │ 23578: 002ac108 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23579: 00d8b7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23580: 00dc71f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23581: 00d9a7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23582: 009042a8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 23583: 006e556c 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 23584: 0070180c 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 23585: 00716890 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 23586: 007808a4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 23587: 0078c978 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 23582: 009042c8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23583: 006e558c 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23584: 0070182c 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 23585: 007168b0 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 23586: 007808c4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 23587: 0078c998 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23588: 00296f68 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23589: 00dc7b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23590: 00d9e064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 23591: 006b9364 4 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ + 23591: 006b9384 4 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ 23592: 00625734 476 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_d │ │ │ │ 23593: 00da1a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23594: 006253f0 436 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_h │ │ │ │ 23595: 002b56c0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23596: 00d9f5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23597: 007def54 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23597: 007def74 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23598: 00d9815c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23599: 00d9f108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 23600: 0099e9cc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23600: 0099e9ec 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23601: 00d8ac88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 23602: 007014ac 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 23602: 007014cc 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23603: 00dc79be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23604: 002fe444 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 23605: 00745b54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 23605: 00745b74 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23606: 00dc7356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 23607: 0073ab20 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 23607: 0073ab40 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23608: 00dc7336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23609: 002a8c0c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23610: 002a984c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23611: 00590dac 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 23612: 00781578 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23613: 00963640 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23614: 00806578 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23612: 00781598 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 23613: 00963660 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23614: 00806598 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23615: 00dc7652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23616: 005ea1a0 80 FUNC GLOBAL DEFAULT 12 helper_fltq_d │ │ │ │ 23617: 00dc64d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23618: 00d9b7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23619: 00dbeb04 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 23620: 00719d24 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 23620: 00719d44 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23621: 005eac68 160 FUNC GLOBAL DEFAULT 12 helper_fltq_h │ │ │ │ 23622: 002af628 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23623: 006255a4 400 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_w │ │ │ │ 23624: 00dc808c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23625: 00c8132c 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 23626: 0098c59c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23626: 0098c5bc 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23627: 00521a2c 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23628: 005e9a5c 112 FUNC GLOBAL DEFAULT 12 helper_fltq_s │ │ │ │ 23629: 00d8dc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23630: 0075cf78 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23631: 0093b630 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23630: 0075cf98 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23631: 0093b650 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23632: 00561888 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23633: 00d9b07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23634: 004f8d7c 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23635: 006e4dd4 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23635: 006e4df4 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23636: 0060bf60 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_b │ │ │ │ - 23637: 00793ee8 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 23637: 00793f08 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23638: 00dc6514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23639: 002b8510 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23640: 0029dfc8 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ 23641: 0060c080 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_d │ │ │ │ - 23642: 008c5ea4 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23642: 008c5ec4 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23643: 00dc8030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23644: 00d9322c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 23645: 0073fb48 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 23645: 0073fb68 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 23646: 00dc711e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23647: 00d91c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23648: 008ec838 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23648: 008ec858 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23649: 0060bfc0 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_h │ │ │ │ 23650: 00d8f2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23651: 005edc08 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_d │ │ │ │ 23652: 00dc6cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 23653: 00cb2e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23654: 00948574 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23654: 00948594 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23655: 00dc73a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23656: 00547814 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23657: 005bba60 416 FUNC GLOBAL DEFAULT 12 riscv_compute_fdt_addr │ │ │ │ 23658: 00d8adc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23659: 00dc67a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23660: 00c77d00 128 OBJECT GLOBAL DEFAULT 21 riscv_rvv_regnames │ │ │ │ 23661: 00dc8424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 23662: 0078379c 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 23662: 007837bc 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23663: 004cd7ec 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 23664: 00d98dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 23665: 0060c020 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_w │ │ │ │ 23666: 004b7988 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23667: 0029d680 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23668: 00d9d2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 23669: 0077df08 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23670: 008e1b9c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23669: 0077df28 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 23670: 008e1bbc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23671: 00dc6d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 23672: 0077726c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 23672: 0077728c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23673: 0025e324 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23674: 00da102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23675: 00d956f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23676: 00dc8144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23677: 00d9447c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23678: 009ade4c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23678: 009ade6c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23679: 00dc673e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23680: 00543a80 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23681: 00cf1d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_d │ │ │ │ 23682: 002958ac 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23683: 007a2d9c 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23683: 007a2dbc 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23684: 00d8ab98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23685: 008dcfc8 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23685: 008dcfe8 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23686: 00cf1e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_h │ │ │ │ 23687: 005b1c8c 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23688: 0038a5f0 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23689: 00dc708a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23690: 008393ac 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23690: 008393cc 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23691: 00dc84a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 23692: 00dc60e2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23693: 0095d274 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23693: 0095d294 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23694: 00d8ad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23695: 00515950 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23696: 0095bd90 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23696: 0095bdb0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23697: 0027e830 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 23698: 006a0de4 168 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ - 23699: 009943f4 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23700: 009945fc 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23701: 0075aa14 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23698: 006a0e00 168 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ + 23699: 00994414 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23700: 0099461c 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23701: 0075aa34 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23702: 00d932ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 23703: 00793e48 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23704: 006e4918 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23703: 00793e68 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 23704: 006e4938 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23705: 00d9fae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23706: 007ef424 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23707: 00995a54 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23708: 009c10e8 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23706: 007ef444 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23707: 00995a74 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23708: 009c1108 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23709: 00dc71e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23710: 00dc6630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23711: 00916398 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23711: 009163b8 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23712: 00cf1d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_w │ │ │ │ 23713: 00dc81f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23714: 00603b18 808 FUNC GLOBAL DEFAULT 12 helper_vl1re16_v │ │ │ │ 23715: 00d96250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NEW_EVENT │ │ │ │ 23716: 00c80bec 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23717: 00dc614a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23718: 008c4f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23719: 0098f978 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23718: 008c4f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23719: 0098f998 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23720: 00dc7d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23721: 00dc698c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23722: 00d929e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23723: 00d8ea1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23724: 00d8cb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23725: 00dc722e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23726: 00623758 420 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_d │ │ │ │ 23727: 00dc6ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 23728: 007835bc 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23729: 009a1490 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23728: 007835dc 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 23729: 009a14b0 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23730: 00dc84e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23731: 00dc7684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23732: 00d840a4 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23733: 009649cc 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23733: 009649ec 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23734: 00dc675e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23735: 00d8b9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23736: 00d921b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23737: 00623418 436 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_h │ │ │ │ 23738: 00d90d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23739: 00d8b394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23740: 00d96f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23741: 0029d4e0 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23742: 00dc7e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 23743: 00472eec 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23744: 009579b0 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23744: 009579d0 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23745: 00d8dbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23746: 00d97af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23747: 00dc6bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23748: 00d9d114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23749: 00c81364 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23750: 00dc75e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23751: 00dc6e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23752: 008eb050 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23753: 00953918 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23752: 008eb070 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23753: 00953938 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23754: 00dc733c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23755: 00d92340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23756: 00d9448c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23757: 002a8fa4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23758: 006a0d3c 168 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ - 23759: 008e346c 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23760: 00984d58 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23758: 006a0d58 168 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ + 23759: 008e348c 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23760: 00984d78 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23761: 002a9900 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23762: 00dc6d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23763: 002f82dc 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23764: 00dc655c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23765: 003ac170 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23766: 00dc7f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23767: 006235cc 396 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_w │ │ │ │ 23768: 00dc6eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23769: 00515c38 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23770: 0092e524 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23771: 0096b8ec 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23770: 0092e544 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23771: 0096b90c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23772: 00517580 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23773: 0080b784 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23774: 00b2cbd0 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23773: 0080b7a4 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23774: 00b2cbf0 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23775: 00635cdc 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_d │ │ │ │ 23776: 0048f85c 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23777: 00da086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23778: 007edd18 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23778: 007edd38 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23779: 004ce56c 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23780: 006359d4 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_h │ │ │ │ 23781: 00dc7ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23782: 0072b364 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23782: 0072b384 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23783: 00d01bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vs │ │ │ │ 23784: 0055d42c 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23785: 00dc64a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23786: 0093f19c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23786: 0093f1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23787: 0052298c 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ 23788: 00d019bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vv │ │ │ │ - 23789: 009baf48 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23789: 009baf68 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23790: 00d973f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23791: 007e8e84 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23791: 007e8ea4 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23792: 00dc7412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23793: 00515280 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23794: 00d8f48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23795: 00dc7d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23796: 008ca614 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23796: 008ca634 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23797: 00d9fb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23798: 00dc8b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23799: 00d99da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23800: 00da0130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23801: 00969a44 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23801: 00969a64 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23802: 00635b68 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_w │ │ │ │ 23803: 00d8e43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23804: 00d8a520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23805: 0074d898 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 23806: 009065f4 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23805: 0074d8b8 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23806: 00906614 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23807: 00d8ccd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23808: 00d972a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23809: 00d8b068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23810: 00dc6b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23811: 00d947ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23812: 00870c74 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23812: 00870c94 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23813: 00dc75ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23814: 008fbb48 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23815: 008cc278 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23814: 008fbb68 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23815: 008cc298 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23816: 00504574 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 23817: 00783a34 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 23817: 00783a54 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23818: 005dbd08 324 FUNC GLOBAL DEFAULT 12 riscv_env_mmu_index │ │ │ │ 23819: 00dc67dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23820: 005e81a0 304 FUNC GLOBAL DEFAULT 12 riscv_csrr │ │ │ │ 23821: 00da0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23822: 00d951c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23823: 00c75114 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23824: 0094413c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23824: 0094415c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23825: 00d98d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 23826: 00d8fc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23827: 00bcfec0 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23828: 00d9a2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23829: 00d91c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23830: 00d91930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23831: 003326ac 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23832: 007ed480 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 23833: 0078a3b0 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 23832: 007ed4a0 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23833: 0078a3d0 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23834: 00d9f624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 23835: 00782214 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23836: 00820bd4 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23835: 00782234 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 23836: 00820bf4 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23837: 00d9468c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 23838: 00777304 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 23838: 00777324 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23839: 002f9318 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23840: 00d8f668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 23841: 0073f848 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 23842: 00722c78 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23841: 0073f868 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 23842: 00722c98 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23843: 0032b630 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23844: 00da1204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 23845: 009bf744 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 23846: 008fb17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23845: 009bf764 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23846: 008fb19c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23847: 00d9da54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23848: 00dc66dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23849: 00dc84fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23850: 0075a08c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23851: 008fc238 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23850: 0075a0ac 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23851: 008fc258 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23852: 0029f220 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23853: 00dc72cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23854: 0053c03c 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23855: 0094b02c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23855: 0094b04c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23856: 005617e4 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23857: 009a53d0 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23857: 009a53f0 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23858: 00d8a8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23859: 00c6bef0 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23860: 00d91fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23861: 0055d2c4 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23862: 007b8788 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23862: 007b87a8 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23863: 00607300 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_b │ │ │ │ 23864: 00dc823a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23865: 00dc719c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23866: 00607420 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_d │ │ │ │ 23867: 00dc811e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 23868: 00747f84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 23868: 00747fa4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23869: 00607360 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_h │ │ │ │ 23870: 00dbd9ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 23871: 00dc65b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23872: 00d9c590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23873: 00d8b008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23874: 0091b568 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23874: 0091b588 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23875: 00dc84b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23876: 00d9c4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23877: 00d8c738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23878: 00d96bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23879: 008f9cd4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23880: 00992114 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23879: 008f9cf4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23880: 00992134 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23881: 00d8fc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 23882: 00dc65d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23883: 00d9b73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23884: 00dc608a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23885: 002f8944 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23886: 00dc6a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23887: 00d8c0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23888: 0055d354 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23889: 005b4714 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23890: 00d9414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ 23891: 005ff844 652 FUNC GLOBAL DEFAULT 12 helper_vlxei16_64_v │ │ │ │ - 23892: 008157a8 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23893: 0074d424 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23892: 008157c8 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23893: 0074d444 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23894: 006073c0 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_w │ │ │ │ 23895: 00dc6b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23896: 00da0f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23897: 008bf3d8 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23897: 008bf3f8 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23898: 00d9046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23899: 00dc671a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23900: 00812914 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 23901: 00988dd8 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23900: 00812934 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23901: 00988df8 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23902: 00d99e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23903: 00da13c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23904: 00ce5a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_64_v │ │ │ │ 23905: 002f8748 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23906: 00da15f0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23907: 00db56a0 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ 23908: 00d96190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_INVAL_EVENT │ │ │ │ - 23909: 0094fe08 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23910: 007b4c40 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23909: 0094fe28 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23910: 007b4c60 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23911: 00dc6ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23912: 00821a68 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23912: 00821a88 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23913: 0061a8ec 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_b │ │ │ │ 23914: 00d9f584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23915: 00dc76cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23916: 00dc7016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23917: 00dc6448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23918: 008c9f9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23918: 008c9fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23919: 00dc6a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23920: 00da0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23921: 0025eeb0 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 23922: 0061a94c 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_h │ │ │ │ 23923: 00cffa48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_b │ │ │ │ 23924: 00d9fac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23925: 00dc7416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 23926: 00908888 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23926: 009088a8 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 23927: 00d9a724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 23928: 0055a910 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23929: 00dc717a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23930: 00cff9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_h │ │ │ │ 23931: 00dc63b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23932: 0064258c 412 FUNC GLOBAL DEFAULT 12 helper_vsext_vf8_d │ │ │ │ 23933: 002b898c 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23934: 00dc80e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23935: 00919c10 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23935: 00919c30 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23936: 00d8fbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23937: 00dc7d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23938: 00da3564 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 23939: 00dc7e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23940: 009b14ec 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23940: 009b150c 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23941: 00dc8130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23942: 00d97498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23943: 00d9da44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ 23944: 00627ac8 460 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_d │ │ │ │ - 23945: 0094c380 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23945: 0094c3a0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23946: 00d9a284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23947: 00d92630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ 23948: 0061a9ac 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_w │ │ │ │ - 23949: 00907b4c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23949: 00907b6c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23950: 00d9ddd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 23951: 005b96ac 308 FUNC GLOBAL DEFAULT 12 riscv_pmu_generate_fdt_node │ │ │ │ - 23952: 007364a8 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 23952: 007364c8 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23953: 00627788 432 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_h │ │ │ │ 23954: 004630f4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23955: 007b32a4 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23955: 007b32c4 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23956: 00d8ca54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23957: 009a49c8 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23957: 009a49e8 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23958: 00d9be14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23959: 00dc6952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ - 23960: 006a1034 164 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ + 23960: 006a1050 164 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ 23961: 00d9efe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23962: 003281cc 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 23963: 00d92420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23964: 00cff940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_w │ │ │ │ 23965: 002b98ec 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 23966: 005a3624 2912 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 23967: 00d923b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 23968: 00d96ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 23969: 003a9e70 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 23970: 00cf9010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_b │ │ │ │ 23971: 00d8e60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 23972: 00d99ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23973: 004ffa38 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23974: 00d90fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 23975: 00735af0 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 23975: 00735b10 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23976: 00d9bd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23977: 00dc79e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 23978: 00627938 400 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_w │ │ │ │ - 23979: 007f3488 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23979: 007f34a8 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23980: 00cf8f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_h │ │ │ │ 23981: 00dc8106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23982: 007b8f70 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23982: 007b8f90 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23983: 00304b30 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23984: 00dc850a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23985: 009a1ebc 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 23986: 0071f880 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 23985: 009a1edc 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23986: 0071f8a0 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 23987: 00da17d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23988: 009413c4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23988: 009413e4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23989: 00dc67fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23990: 00dc7ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 23991: 006a36a0 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ + 23991: 006a36bc 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ 23992: 002fd718 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23993: 00dc694a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ 23994: 00cfbadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_d │ │ │ │ - 23995: 006a37c0 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ - 23996: 008eb488 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23995: 006a37dc 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ + 23996: 008eb4a8 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23997: 002c7d4c 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23998: 00da04d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23999: 00d9f058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ 24000: 00cf8f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_w │ │ │ │ - 24001: 008c4b54 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 24001: 008c4b74 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 24002: 00dc6616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 24003: 0041476c 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ - 24004: 006a3700 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ + 24004: 006a371c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ 24005: 00cfbbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_h │ │ │ │ 24006: 00d96d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 24007: 00dc7136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 24008: 00951058 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 24008: 00951078 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 24009: 00dc8be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 24010: 00dc8136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 24011: 002fd194 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ - 24012: 009a9674 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 24012: 009a9694 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 24013: 004144f0 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 24014: 00dc6da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 24015: 00c7c6a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 24016: 00943748 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 24016: 00943768 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 24017: 00dc6dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 24018: 00924794 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 24018: 009247b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 24019: 00d98fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 24020: 00d973e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ - 24021: 006a3760 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ + 24021: 006a377c 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ 24022: 005fffac 648 FUNC GLOBAL DEFAULT 12 helper_vlxei32_32_v │ │ │ │ 24023: 00cfbb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_w │ │ │ │ 24024: 00424adc 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 24025: 002922e4 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 24026: 007f8860 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 24026: 007f8880 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 24027: 005accc4 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 24028: 003aa7c0 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 24029: 00d95618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 24030: 0051d5c8 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 24031: 00925494 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 24031: 009254b4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 24032: 00d8e62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 24033: 00c7ec84 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 24034: 00984dec 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 24034: 00984e0c 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 24035: 003e5f1c 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 24036: 0079b07c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 24036: 0079b09c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 24037: 00dc7192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 24038: 002ac6fc 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 24039: 0098c558 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 24039: 0098c578 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 24040: 00dc6878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 24041: 008a5a84 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 24041: 008a5aa4 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 24042: 005f9414 112 FUNC GLOBAL DEFAULT 12 helper_vlse64_v │ │ │ │ 24043: 002abf04 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 24044: 00934ca4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 24045: 00aea0e4 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 24044: 00934cc4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 24045: 00aea104 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 24046: 00dc6a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 24047: 0048eda0 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 24048: 00dc8c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 24049: 006e6ac4 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 24049: 006e6ae4 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 24050: 00535714 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 24051: 0029e4c0 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 24052: 00dc62d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 24053: 00d96180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_PRGR_EVENT │ │ │ │ 24054: 00d9421c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 24055: 00dc7fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 24056: 00dc788e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 24057: 0029af34 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 24058: 00dc8b72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 24059: 00d936ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 24060: 00dc835e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 24061: 009c8c18 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 24061: 009c8c38 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 24062: 00568778 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 24063: 0054e808 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 24064: 0074554c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 24065: 008a44a0 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 24066: 00986bd8 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 24064: 0074556c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 24065: 008a44c0 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 24066: 00986bf8 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 24067: 00ce11fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_b │ │ │ │ 24068: 00dc7012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 24069: 002afc20 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 24070: 00d920b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 24071: 00d8de8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 24072: 00c7f3b4 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 24073: 00d97448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ @@ -24079,281 +24079,281 @@ │ │ │ │ 24075: 00dc7592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 24076: 00d9b9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 24077: 00d8d080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 24078: 00ce1178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_h │ │ │ │ 24079: 00dc8658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 24080: 005bc214 256 FUNC GLOBAL DEFAULT 12 riscv_setup_firmware_boot │ │ │ │ 24081: 00509c20 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 24082: 008ffea8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 24082: 008ffec8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 24083: 00ceeda4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_b │ │ │ │ 24084: 002573a4 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 24085: 0096a028 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 24086: 0099beb4 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 24087: 007aff88 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 24085: 0096a048 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 24086: 0099bed4 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 24087: 007affa8 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 24088: 00ceec18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_d │ │ │ │ 24089: 00d90d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 24090: 00d8db9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 24091: 00861bf8 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 24091: 00861c18 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 24092: 00ceed20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_h │ │ │ │ 24093: 00dc66b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 24094: 00cfe104 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_b │ │ │ │ 24095: 0057d734 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ 24096: 00cfdf78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_d │ │ │ │ - 24097: 00905f68 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 24098: 0072b188 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 24099: 00744414 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 24097: 00905f88 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 24098: 0072b1a8 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 24099: 00744434 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 24100: 00dc85fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 24101: 00ce10f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_w │ │ │ │ 24102: 00dc6ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 24103: 00cfe080 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_h │ │ │ │ - 24104: 007b23c4 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 24105: 00824500 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 24104: 007b23e4 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 24105: 00824520 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 24106: 002eafe8 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 24107: 00297068 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 24108: 00c7c680 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 24109: 00d874c4 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 24110: 00dc6528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 24111: 00ceec9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_w │ │ │ │ 24112: 00295684 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 24113: 00dc83dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 24114: 007f1dc4 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 24114: 007f1de4 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 24115: 00d04c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush_all │ │ │ │ 24116: 00dc7fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 24117: 00dc8154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 24118: 00dc728e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 24119: 008c6654 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 24120: 0098b3a0 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 24119: 008c6674 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 24120: 0098b3c0 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 24121: 00dc6962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 24122: 009025ac 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 24122: 009025cc 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 24123: 002fa428 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 24124: 00753b8c 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 24125: 007b8f60 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 24124: 00753bac 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 24125: 007b8f80 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 24126: 002d1a94 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 24127: 00dc60ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 24128: 005b442c 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 24129: 00d9cf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 24130: 0098b6b4 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 24130: 0098b6d4 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 24131: 00519f6c 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 24132: 00917df4 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 24132: 00917e14 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 24133: 00ce1f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_d │ │ │ │ 24134: 00dc612c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 24135: 00cb4630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 24136: 00cfdffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_w │ │ │ │ 24137: 00dc7190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 24138: 00d9089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 24139: 00926108 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 24140: 009cf504 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 24139: 00926128 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 24140: 009cf524 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 24141: 00d9b4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ 24142: 00ce206c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_h │ │ │ │ - 24143: 007ea17c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 24143: 007ea19c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 24144: 00dc761a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 24145: 005044ac 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 24146: 00291fd8 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 24147: 00dc7ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 24148: 006a0f50 228 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ + 24148: 006a0f6c 228 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ 24149: 00dc6a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 24150: 00dc6942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 24151: 0054914c 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 24152: 00d96d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 24153: 00d972b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 24154: 00dc6e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 24155: 00d98994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 24156: 00d913bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 24157: 002f6424 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 24158: 00d940cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ 24159: 00ce1fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_w │ │ │ │ 24160: 00383388 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 24161: 00717ef4 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 24161: 00717f14 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 24162: 00d8d598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 24163: 00da10d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 24164: 00d9fad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 24165: 0029696c 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 24166: 00dc691e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 24167: 00dc676c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 24168: 009cb5c4 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 24168: 009cb5e4 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 24169: 00dc64c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 24170: 00da075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24171: 00d9bf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 24172: 00765870 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 24172: 00765890 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24173: 002a47f8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24174: 00dc65aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24175: 00da2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24176: 0093865c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24177: 007b0aa0 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24176: 0093867c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24177: 007b0ac0 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24178: 00c79fc4 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24179: 00d93a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24180: 00dc60b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24181: 002a4be4 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24182: 00dc6424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24183: 00d9d034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24184: 00dc7ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24185: 00d9ac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24186: 00d951e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24187: 00dc64ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24188: 00d8b834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24189: 00503e24 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24190: 00d91b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24191: 009146cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24191: 009146ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24192: 00dc60fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 24193: 009a9938 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 24193: 009a9958 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 24194: 0057b5c8 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24195: 00d8dd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24196: 00591e80 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24197: 00dc70e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24198: 006f5058 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 24199: 007e8c4c 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24200: 0092653c 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24201: 008e94c8 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24198: 006f5078 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24199: 007e8c6c 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24200: 0092655c 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24201: 008e94e8 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24202: 00d8b9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24203: 008cc94c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24203: 008cc96c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24204: 00dc7212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24205: 0094f000 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24206: 00952ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24205: 0094f020 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24206: 00952cec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24207: 00d9c184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24208: 009c2d88 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24208: 009c2da8 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24209: 0053b6e0 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24210: 00d8de3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24211: 005b0664 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24212: 00dc81b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24213: 00580ac0 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24214: 002a2f04 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24215: 009849b0 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24215: 009849d0 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24216: 00dc7c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24217: 005013a4 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24218: 00d92680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24219: 00510d60 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24220: 00955198 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24220: 009551b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24221: 00dc6402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24222: 00b2c6c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24222: 00b2c6e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24223: 00dc7cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24224: 00d9399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24225: 00cb45ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24226: 00d9dd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24227: 00da04b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24228: 00dc8602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24229: 00d90c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24230: 00dc790c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24231: 00c7b5d0 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24232: 00d8bfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24233: 00d97b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24234: 008ce5cc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24234: 008ce5ec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24235: 00434c90 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24236: 00dc8c4d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24237: 005abadc 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24238: 008673a8 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 24239: 0093bee8 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24238: 008673c8 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24239: 0093bf08 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 24240: 00d9d514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24241: 00dc7d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24242: 00ae9d30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24242: 00ae9d50 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24243: 005bbc00 216 FUNC GLOBAL DEFAULT 12 riscv_load_fdt │ │ │ │ 24244: 00d912bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24245: 00dc6b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24246: 00dc84bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 24247: 00831c44 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24247: 00831c64 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24248: 00dc79ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24249: 00907630 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24249: 00907650 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24250: 00dc7eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24251: 00cea25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_d │ │ │ │ 24252: 00d8dfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24253: 00cea364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_h │ │ │ │ 24254: 00dc68ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24255: 00d00c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssamoswap_disabled │ │ │ │ 24256: 00dc79f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24257: 00da0110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24258: 00dc7c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 24259: 005d8db4 8 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_32bit │ │ │ │ 24260: 00c7c630 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24261: 00d8e40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ 24262: 00ced0c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_b │ │ │ │ - 24263: 00750fd0 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24263: 00750ff0 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 24264: 00cecf38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_d │ │ │ │ - 24265: 0099fa84 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 24266: 0071f1f4 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 24265: 0099faa4 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24266: 0071f214 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24267: 0055c564 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24268: 005fc758 2012 FUNC GLOBAL DEFAULT 12 helper_vse32_v │ │ │ │ 24269: 00da2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24270: 00d9327c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24271: 00928904 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24271: 00928924 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24272: 00ced040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_h │ │ │ │ 24273: 00537fbc 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24274: 00d99dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24275: 00dc775c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24276: 00d9dec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24277: 00cea2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_w │ │ │ │ 24278: 00dc6918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24279: 0055421c 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24280: 00280a28 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24281: 0091e180 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24282: 00807ea8 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24281: 0091e1a0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24282: 00807ec8 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24283: 00dc7b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24284: 0052267c 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24285: 008c3d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24285: 008c3da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24286: 00cb0a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24287: 00dc8650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24288: 00dc8286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 24289: 0077fbc4 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24290: 006dbfb4 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24289: 0077fbe4 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 24290: 006dbfd4 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24291: 00d9c3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24292: 00dc7692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24293: 00cecfbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_w │ │ │ │ 24294: 00cb6100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24295: 00938714 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24295: 00938734 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24296: 00c78850 24 OBJECT GLOBAL DEFAULT 21 riscv_cpu_experimental_exts │ │ │ │ 24297: 00dc6a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24298: 00dc7b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 24299: 0073acf8 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24300: 009956e4 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24301: 0094bb18 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24299: 0073ad18 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 24300: 00995704 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24301: 0094bb38 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24302: 00511bbc 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24303: 00dc6e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24304: 0097a5a8 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24304: 0097a5c8 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24305: 004159ec 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24306: 003e27f4 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24307: 0096d68c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24308: 00758288 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24307: 0096d6ac 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24308: 007582a8 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24309: 002fbe74 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24310: 002ac258 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24311: 0092b4b4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24312: 008203a0 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24311: 0092b4d4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24312: 008203c0 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24313: 00296394 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24314: 00dc6554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24315: 002a48a0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24316: 00d8eb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24317: 00d90c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24318: 00da08ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24319: 00d8d4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24320: 00dc7c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24321: 0098f088 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24321: 0098f0a8 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24322: 00dc69ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 24323: 00780e98 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 24323: 00780eb8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24324: 00dc84b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24325: 00750ff8 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 24326: 008de7ec 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24325: 00751018 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24326: 008de80c 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24327: 00dc7606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 24328: 007980e4 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 24328: 00798104 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24329: 002b98c8 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24330: 0048f12c 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24331: 00416100 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24332: 009bc7b4 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24332: 009bc7d4 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24333: 00dc6a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24334: 00dc7626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 24335: 0073ef00 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 24335: 0073ef20 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24336: 00d95038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24337: 0095dde0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24337: 0095de00 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24338: 00cebd2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_b │ │ │ │ 24339: 00da23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24340: 0090f234 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24340: 0090f254 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24341: 00cebba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_d │ │ │ │ 24342: 0057da34 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24343: 0027fd34 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 24344: 00745e30 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 24344: 00745e50 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24345: 00491394 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24346: 00cebca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_h │ │ │ │ 24347: 00d9b57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24348: 00822d50 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24348: 00822d70 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24349: 00dc70b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24350: 00d918c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24351: 00d953c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24352: 00dc7940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24353: 003ac110 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24354: 00d8e06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 24355: 003e6038 80 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ @@ -24361,412 +24361,412 @@ │ │ │ │ 24357: 004d2ed4 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 24358: 00dc8506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24359: 00d9fc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24360: 00dc74f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24361: 00dc836c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24362: 00cebc24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_w │ │ │ │ 24363: 004958d8 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 24364: 007469d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24365: 007ea214 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24364: 007469f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 24365: 007ea234 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24366: 00da1948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24367: 00915b08 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 24368: 0079a894 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 24367: 00915b28 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24368: 0079a8b4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24369: 00dc821a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24370: 00d96de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24371: 00d9805c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24372: 00dc6948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24373: 00d942fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24374: 00dc654c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24375: 005138fc 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24376: 009b7ef8 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24376: 009b7f18 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24377: 004cefa8 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 24378: 00dc824c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24379: 00dc6af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24380: 00750f6c 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24381: 009b6e48 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24380: 00750f8c 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24381: 009b6e68 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ 24382: 005ed770 188 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 24383: 007c5ce0 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 24384: 0071d608 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 24383: 007c5d00 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24384: 0071d628 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24385: 00d98794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ - 24386: 009962d0 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24386: 009962f0 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24387: 0063fb78 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_d │ │ │ │ 24388: 00dc70e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24389: 00d971b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24390: 00d9bee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24391: 00dc7a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24392: 00dc795c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24393: 0063fb70 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_h │ │ │ │ 24394: 002a6210 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24395: 008c6174 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24396: 0081535c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24395: 008c6194 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24396: 0081537c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24397: 00d97548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24398: 00817304 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24398: 00817324 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24399: 00d9911c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24400: 00dc7e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24401: 0058c8d0 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24402: 00c81270 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24403: 0063fb74 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_w │ │ │ │ 24404: 002a6d80 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 24405: 00718698 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24406: 008ac420 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 24407: 0074110c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 24408: 0094e54c 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 24409: 0098a2b0 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24410: 008cb2a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24411: 0093305c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24405: 007186b8 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 24406: 008ac440 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24407: 0074112c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 24408: 0094e56c 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24409: 0098a2d0 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24410: 008cb2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24411: 0093307c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24412: 00dc7254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24413: 00d96ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24414: 00d99f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24415: 00d93c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24416: 00d973a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 24417: 0038fbbc 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 24418: 00d94b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 24419: 00d9a884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 24420: 00cb75a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 24421: 00dc6ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 24422: 002ec758 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 24423: 00d96100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_EVENT │ │ │ │ - 24424: 00784ee4 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 24424: 00784f04 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24425: 003e934c 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 24426: 0070c8f0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 24426: 0070c910 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24427: 00cf9bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_b │ │ │ │ 24428: 00dc6412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24429: 00cf9a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_d │ │ │ │ 24430: 00dc79c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24431: 006ec0d0 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24431: 006ec0f0 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24432: 00cb2320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24433: 00cf9b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_h │ │ │ │ 24434: 00d91a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24435: 0053c860 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24436: 0099d22c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24436: 0099d24c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ 24437: 00dc8322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_WRITE_DSTATE │ │ │ │ - 24438: 009625a0 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24438: 009625c0 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24439: 00299380 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24440: 00924738 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 24441: 00905698 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24440: 00924758 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24441: 009056b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24442: 00d925e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24443: 00d8d3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24444: 00dc63a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24445: 00dc6a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24446: 00955b3c 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24446: 00955b5c 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24447: 00505bb4 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24448: 00cb1ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24449: 00da103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24450: 00d9f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24451: 00cf9ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_w │ │ │ │ - 24452: 007816c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24453: 008c57d4 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24452: 007816e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 24453: 008c57f4 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24454: 00d8da1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24455: 00553e2c 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24456: 00ce2abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_b │ │ │ │ 24457: 00d8c7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 24458: 0075d6f0 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24458: 0075d710 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24459: 00d9e124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 24460: 009b09b4 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24460: 009b09d4 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ 24461: 00ce2930 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_d │ │ │ │ - 24462: 0090c224 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24462: 0090c244 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24463: 00417480 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24464: 0062429c 456 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_h │ │ │ │ 24465: 00db54c8 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24466: 00da20c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24467: 00ce2a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_h │ │ │ │ - 24468: 0073f7b4 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 24468: 0073f7d4 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 24469: 00d8be98 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24470: 00928224 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24470: 00928244 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24471: 00dc7548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24472: 00553b2c 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24473: 00d982fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ 24474: 00497810 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24475: 00d9ecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 24476: 00740628 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 24476: 00740648 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 24477: 00cf5020 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_d │ │ │ │ 24478: 00dc6474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24479: 00cb9d34 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 24480: 00cb9d84 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 24481: 00da2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24482: 00cb9dd4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24483: 00950afc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24483: 00950b1c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24484: 005ac460 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24485: 00d9d7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24486: 00cf5128 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_h │ │ │ │ 24487: 00cb9e04 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24488: 00d9efd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24489: 009ad264 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24490: 00870654 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24489: 009ad284 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24490: 00870674 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24491: 00cb9e54 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24492: 00cb9ef4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24493: 00d8bb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 24494: 006bb6bc 988 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ + 24494: 006bb6dc 988 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ 24495: 00624464 472 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_w │ │ │ │ 24496: 00dc814a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 24497: 00dc7c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 24498: 00ce29b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_w │ │ │ │ - 24499: 009d4554 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 24500: 00797b18 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 24499: 009d4574 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24500: 00797b38 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24501: 002af18c 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 24502: 0075b6cc 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24502: 0075b6ec 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 24503: 00dc794a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 24504: 004732ac 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24505: 00dc7316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24506: 00dc67c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24507: 00dc7ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24508: 00d9360c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24509: 00925cf4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24510: 007dd358 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24509: 00925d14 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24510: 007dd378 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24511: 00d9912c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24512: 00cf50a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_w │ │ │ │ 24513: 00384af0 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24514: 00d9c860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 24515: 00797ad8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24516: 0092b090 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24515: 00797af8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 24516: 0092b0b0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24517: 002fd618 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24518: 00dc62a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24519: 007b4b8c 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24519: 007b4bac 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24520: 002ad2cc 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 24521: 00799b8c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 24521: 00799bac 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24522: 00d8e59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24523: 0075c784 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24524: 009cd8c0 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24523: 0075c7a4 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24524: 009cd8e0 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24525: 00d8f26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24526: 007e908c 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24526: 007e90ac 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 24527: 00d9b35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 24528: 008faa4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24528: 008faa6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24529: 00437e98 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24530: 009059d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24530: 009059f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24531: 00d9eb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 24532: 0079978c 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 24532: 007997ac 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24533: 00ce63f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_b │ │ │ │ 24534: 00dc6540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24535: 00d999a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24536: 00949630 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24536: 00949650 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24537: 00dc7004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24538: 00412ad0 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 24539: 00ce626c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_d │ │ │ │ 24540: 00d927a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 24541: 0079af7c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 24541: 0079af9c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 24542: 00dc7ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 24543: 00dc7a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 24544: 0079a180 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 24545: 0081d174 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 24546: 0079a1d4 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 24547: 0079a230 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 24544: 0079a1a0 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 24545: 0081d194 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 24546: 0079a1f4 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 24547: 0079a250 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 24548: 00dc6158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 24549: 00d98c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 24550: 00dc6bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 24551: 00ce6374 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_h │ │ │ │ 24552: 00c81288 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 24553: 0074281c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 24553: 0074283c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 24554: 00dc7aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 24555: 0079a294 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 24555: 0079a2b4 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24556: 00dc63f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24557: 00dc867c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24558: 006e33a4 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24558: 006e33c4 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24559: 00d95458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24560: 007ddc20 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24560: 007ddc40 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24561: 00d9a9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24562: 008f64c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24562: 008f64e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24563: 00d9412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24564: 00d84c4c 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24565: 00dc723e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24566: 00dc82d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24567: 00d919a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24568: 0094e29c 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24568: 0094e2bc 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24569: 00dc711c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24570: 00d9423c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 24571: 00cf5c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_d │ │ │ │ - 24572: 008e0a80 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24573: 009509c0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24572: 008e0aa0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24573: 009509e0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24574: 00d9e074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24575: 00d8d040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 24576: 0073fdc0 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 24576: 0073fde0 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 24577: 00cf5d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_h │ │ │ │ 24578: 00d8f34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24579: 00ce62f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_w │ │ │ │ 24580: 00dc6db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 24581: 00555280 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 24582: 005a9800 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24583: 00dc60f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24584: 00d9c7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ - 24585: 00742dd4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24586: 008ffa98 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24585: 00742df4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 24586: 008ffab8 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24587: 00d96c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24588: 00dc713a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24589: 0075a2c8 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24589: 0075a2e8 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24590: 00d8df8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24591: 00dc76be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24592: 0054c1e4 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24593: 00d8d3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24594: 007f2e68 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24595: 006d53ec 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24594: 007f2e88 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24595: 006d540c 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24596: 00dc628a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24597: 0053bf90 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24598: 00cf5d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_w │ │ │ │ 24599: 00dc702a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24600: 00dc64bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24601: 00dc76c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24602: 009534d0 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 24603: 0073aaa0 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 24602: 009534f0 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24603: 0073aac0 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24604: 00d96d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 24605: 0071b788 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 24605: 0071b7a8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24606: 00dc79a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24607: 007d2e14 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24607: 007d2e34 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24608: 00642728 36 FUNC GLOBAL DEFAULT 12 vext_set_elems_1s │ │ │ │ - 24609: 0086b6d4 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24609: 0086b6f4 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24610: 00bd1288 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24611: 00d9087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24612: 00dc7226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24613: 008bf99c 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 24614: 0073e5b8 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 24613: 008bf9bc 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24614: 0073e5d8 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24615: 00d9f7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24616: 00dc71ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24617: 008cbb48 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24617: 008cbb68 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24618: 0042d838 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24619: 0096ad28 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24619: 0096ad48 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24620: 00d9b48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 24621: 0061ed2c 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_b │ │ │ │ 24622: 00dc6adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24623: 00ce9db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_d │ │ │ │ 24624: 00d9e2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24625: 009af5fc 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24625: 009af61c 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24626: 005e9ee4 28 FUNC GLOBAL DEFAULT 12 helper_fsub_d │ │ │ │ 24627: 0061ee4c 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_d │ │ │ │ - 24628: 006cda60 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 24628: 006cda80 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 24629: 00ce3824 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ms_vv │ │ │ │ 24630: 00cb2df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24631: 008ad638 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24631: 008ad658 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24632: 00ce9ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_h │ │ │ │ 24633: 0061ed8c 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_h │ │ │ │ - 24634: 00777cf4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 24634: 00777d14 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24635: 005ea4b8 184 FUNC GLOBAL DEFAULT 12 helper_fsub_h │ │ │ │ 24636: 004cf3e0 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24637: 002b5be0 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24638: 006e3c38 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24638: 006e3c58 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24639: 00dc699e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24640: 00d8b2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24641: 005e8944 516 FUNC GLOBAL DEFAULT 12 riscv_csrrw_debug │ │ │ │ 24642: 00dc7862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ - 24643: 0078be78 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 24644: 007224b4 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 24645: 0070e0d8 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 24643: 0078be98 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 24644: 007224d4 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 24645: 0070e0f8 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24646: 005e9518 120 FUNC GLOBAL DEFAULT 12 helper_fsub_s │ │ │ │ 24647: 00da04a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24648: 00924904 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24649: 0093f0e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24650: 008c363c 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24651: 0086bc14 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24648: 00924924 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24649: 0093f104 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24650: 008c365c 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24651: 0086bc34 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 24652: 00ce9e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_w │ │ │ │ 24653: 00cb2b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ 24654: 0061edec 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_w │ │ │ │ - 24655: 009514f0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24655: 00951510 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24656: 00268dd0 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24657: 00dc6b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24658: 00d95528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24659: 00d977e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24660: 00dc8022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24661: 009a62a4 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24661: 009a62c4 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24662: 00d9d804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24663: 007a2d90 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24663: 007a2db0 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24664: 00dc6088 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24665: 003a44b0 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24666: 00dc61e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24667: 00296a68 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24668: 00d8d498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24669: 00d97438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24670: 00dc797e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24671: 00dc6c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24672: 00d9814c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 24673: 00735230 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 24673: 00735250 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24674: 00dc8bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24675: 00dc729c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 24676: 0096ebc4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24676: 0096ebe4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24677: 00d8b724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24678: 00d9444c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24679: 00d94a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24680: 008c0738 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24680: 008c0758 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24681: 00da1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24682: 009a8584 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24682: 009a85a4 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24683: 00dc66ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24684: 008c0664 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24684: 008c0684 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24685: 00dc8326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_WRITE_DSTATE │ │ │ │ 24686: 00dc60c6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24687: 00806194 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24687: 008061b4 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24688: 00d9413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24689: 005b97e0 1164 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_fixed_ctrs │ │ │ │ 24690: 00d9b52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 24691: 008cf66c 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 24692: 009d1b60 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24691: 008cf68c 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24692: 009d1b80 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24693: 00dc61ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24694: 00d92840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24695: 00d95598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24696: 00d92440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24697: 00d99d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 24698: 00742740 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 24698: 00742760 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24699: 00dc7d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24700: 00d94f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24701: 005493ec 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24702: 00dc7518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24703: 0084c62c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24703: 0084c64c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24704: 004eec5c 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24705: 00dc8bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24706: 00dc6672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24707: 00d9376c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24708: 00d9125c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24709: 0075d58c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24709: 0075d5ac 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24710: 00dc7e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24711: 00d95488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24712: 00d8d5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24713: 0032e4c8 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 24714: 008349d8 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24714: 008349f8 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24715: 00625224 460 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_d │ │ │ │ - 24716: 0079805c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 24716: 0079807c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24717: 00d9c324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24718: 00d8db7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24719: 00da15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24720: 00da069c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24721: 00296864 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24722: 002f6230 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24723: 00d8eecc 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24724: 00dc7324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24725: 00624ee4 432 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_h │ │ │ │ 24726: 002fbba8 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24727: 00924b88 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24727: 00924ba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 24728: 00606ca8 620 FUNC GLOBAL DEFAULT 12 helper_vs4r_v │ │ │ │ - 24729: 0084defc 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24729: 0084df1c 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24730: 003abf1c 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24731: 0092ab9c 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24732: 0091d030 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24733: 008c99dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24731: 0092abbc 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24732: 0091d050 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24733: 008c99fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24734: 0054a7a4 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24735: 008c0424 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24735: 008c0444 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24736: 00d8dcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 24737: 0070d248 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 24737: 0070d268 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24738: 0061bf0c 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_b │ │ │ │ 24739: 00d9f1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24740: 00dc631c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24741: 009abb24 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24742: 00820d24 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24741: 009abb44 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24742: 00820d44 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24743: 00d97c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 24744: 0099e9c4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24744: 0099e9e4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24745: 00625094 400 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_w │ │ │ │ 24746: 00294aa8 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24747: 0061bf6c 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_h │ │ │ │ 24748: 00341e14 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24749: 005eda18 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_bu │ │ │ │ 24750: 00dc727e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24751: 00dc6ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24752: 002b3354 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24753: 005146c4 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24754: 003293fc 124 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 24755: 00da1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24756: 005a8460 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24757: 00926a74 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24757: 00926a94 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24758: 0062a65c 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_h │ │ │ │ 24759: 00dc63f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 24760: 006f6cc0 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 24761: 00998b48 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24760: 006f6ce0 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 24761: 00998b68 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24762: 00d95bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24763: 00dc887c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24764: 0061bfcc 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_w │ │ │ │ 24765: 00bd1390 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24766: 004254c4 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24767: 00395df4 216 FUNC GLOBAL DEFAULT 12 sifive_e_prci_create │ │ │ │ 24768: 00dc8436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x252f68 │ │ │ │ - 0x0000000d (FINI) 0x9da374 │ │ │ │ + 0x0000000d (FINI) 0x9da394 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xbbfd50 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1928 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xbc04d8 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x8c138 │ │ │ │ 0x00000006 (SYMTAB) 0x2b4f8 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 7cc10298ebea78c6bc865fb0eb82dd22d6118730 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: c568a3625135d2da9870d07e2caa11dedb6f7b58 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -0/lib/ld-linux.so.3 │ │ │ │ +o{X/lib/ld-linux.so.3 │ │ │ │ =D"tBR % │ │ │ │ !*C._!`&N6H │ │ │ │ GW(/H4>}, │ │ │ │ ^n>hv8!D │ │ │ │ mdl'ndl' │ │ │ │ ]{z[k1N>O"_(6b|c │ │ │ │ VvtV]8|0 │ │ │ │ @@ -24454,24 +24454,24 @@ │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ ERSTSTOR │ │ │ │ -GFC UMEQ4 │ │ │ │ +GFC UMEQT │ │ │ │ DD@@"" │ │ │ │ virtQEMU │ │ │ │ """"DDDD │ │ │ │ DDDD"""" │ │ │ │ UUUU3333 │ │ │ │ """"DDDD │ │ │ │ IHAVEOPT │ │ │ │ TPOEVAHI\K- │ │ │ │ -IHAVEOPT │ │ │ │ +IHAVEOPT| │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodescx │ │ │ │ desczero │ │ │ │ vhdxfile │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMV │ │ │ │ @@ -58587,14 +58587,15 @@ │ │ │ │ riscv_cpu_gdb_read_register │ │ │ │ riscv_cpu_gdb_write_register │ │ │ │ riscv_cpu_register_gdb_regs_for_features │ │ │ │ extract64 │ │ │ │ deposit64 │ │ │ │ 4320/.,+*)('&$#"! │ │ │ │ }{ywvtrqomljigfdca`_]\[ZXWVUTSRPONMLKJIHGFFEDCBA@??>=<;;:988765 │ │ │ │ +314-4)4%4 │ │ │ │ gen_pc_plus_diff │ │ │ │ load_element │ │ │ │ RISCV_CPU_GET_CLASS │ │ │ │ RISCV_CPU │ │ │ │ decode_save_opc │ │ │ │ extract64 │ │ │ │ extract32 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,1295 +12,1295 @@ │ │ │ │ ldr r1, [pc, #24] @ 255e44 │ │ │ │ ldr r0, [pc, #24] @ 255e48 │ │ │ │ ldr r2, [pc, #24] @ 255e4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrdeq lr, [r8], r0 │ │ │ │ - rsbseq r4, r8, r0, asr #14 │ │ │ │ - rsbseq r4, r8, r4, asr r7 │ │ │ │ + strdeq lr, [r8], r0 │ │ │ │ + rsbseq r4, r8, r0, ror #14 │ │ │ │ + rsbseq r4, r8, r4, ror r7 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 255e80 │ │ │ │ ldr r1, [pc, #24] @ 255e84 │ │ │ │ ldr r0, [pc, #24] @ 255e88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r1, r9, r0, lsr fp │ │ │ │ - rsbseq r9, r8, ip, lsr pc │ │ │ │ - rsbseq r9, r8, r4, asr pc │ │ │ │ + addeq r1, r9, r0, asr fp │ │ │ │ + rsbseq r9, r8, ip, asr pc │ │ │ │ + rsbseq r9, r8, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 255ebc │ │ │ │ ldr r1, [pc, #24] @ 255ec0 │ │ │ │ ldr r0, [pc, #24] @ 255ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r1, r9, r4, lsr #24 │ │ │ │ - ldrsbeq sl, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq sl, r8, r8, ror #5 │ │ │ │ + addeq r1, r9, r4, asr #24 │ │ │ │ + ldrsheq sl, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq sl, r8, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 255ef8 │ │ │ │ ldr r1, [pc, #24] @ 255efc │ │ │ │ ldr r0, [pc, #24] @ 255f00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r9, r8, lsr #13 │ │ │ │ - rsbseq sl, r8, r4, asr #31 │ │ │ │ - ldrsbeq sl, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r3, r9, r8, asr #13 │ │ │ │ + rsbseq sl, r8, r4, ror #31 │ │ │ │ + ldrsheq sl, [r8], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255f38 │ │ │ │ ldr r1, [pc, #28] @ 255f3c │ │ │ │ ldr r0, [pc, #28] @ 255f40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r1, sp, ip, ror #18 │ │ │ │ - rsbseq sp, r8, r0, lsl fp │ │ │ │ - rsbseq sp, r8, ip, lsl fp │ │ │ │ + addeq r1, sp, ip, lsl #19 │ │ │ │ + rsbseq sp, r8, r0, lsr fp │ │ │ │ + rsbseq sp, r8, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255f78 │ │ │ │ ldr r1, [pc, #28] @ 255f7c │ │ │ │ ldr r0, [pc, #28] @ 255f80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, sp, r8, lsl #20 │ │ │ │ - ldrheq r1, [r9], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r1, r9, r4, asr #11 │ │ │ │ + addeq r3, sp, r8, lsr #20 │ │ │ │ + ldrsbeq r1, [r9], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r1, r9, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 255fb4 │ │ │ │ ldr r1, [pc, #24] @ 255fb8 │ │ │ │ ldr r0, [pc, #24] @ 255fbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, sp, r8, asr sl │ │ │ │ - @ instruction: 0x00791794 │ │ │ │ - rsbseq r1, r9, r8, lsr #15 │ │ │ │ + addeq r3, sp, r8, ror sl │ │ │ │ + ldrheq r1, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r1, r9, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255ff4 │ │ │ │ ldr r1, [pc, #28] @ 255ff8 │ │ │ │ ldr r0, [pc, #28] @ 255ffc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - strdeq r4, [sp], r4 @ │ │ │ │ - rsbseq r7, r9, ip, lsr #8 │ │ │ │ - rsbseq r7, r9, r0, asr #8 │ │ │ │ + addeq r4, sp, r4, lsl fp │ │ │ │ + rsbseq r7, r9, ip, asr #8 │ │ │ │ + rsbseq r7, r9, r0, ror #8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256038 │ │ │ │ ldr r1, [pc, #28] @ 25603c │ │ │ │ ldr r0, [pc, #28] @ 256040 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256044 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008d4ab0 │ │ │ │ - rsbseq r7, r9, r8, ror #7 │ │ │ │ - ldrsheq r7, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq r4, [sp], r0 │ │ │ │ + rsbseq r7, r9, r8, lsl #8 │ │ │ │ + rsbseq r7, r9, ip, lsl r4 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25607c │ │ │ │ ldr r1, [pc, #28] @ 256080 │ │ │ │ ldr r0, [pc, #28] @ 256084 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256088 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r5, sp, r4, asr #26 │ │ │ │ - rsbseq r7, r9, r4, lsr #7 │ │ │ │ - ldrheq r7, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r5, sp, r4, ror #26 │ │ │ │ + rsbseq r7, r9, r4, asr #7 │ │ │ │ + ldrsbeq r7, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2560c0 │ │ │ │ ldr r1, [pc, #28] @ 2560c4 │ │ │ │ ldr r0, [pc, #28] @ 2560c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2560cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r5, sp, r0, lsl #26 │ │ │ │ - rsbseq r7, r9, r0, ror #6 │ │ │ │ - rsbseq r9, r9, r0, lsr #20 │ │ │ │ + addeq r5, sp, r0, lsr #26 │ │ │ │ + rsbseq r7, r9, r0, lsl #7 │ │ │ │ + rsbseq r9, r9, r0, asr #20 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256100 │ │ │ │ ldr r1, [pc, #24] @ 256104 │ │ │ │ ldr r0, [pc, #24] @ 256108 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r6, sp, r8, rrx │ │ │ │ - rsbseq sl, r9, r8, asr r9 │ │ │ │ - rsbseq sl, r9, r8, ror #18 │ │ │ │ + addeq r6, sp, r8, lsl #1 │ │ │ │ + rsbseq sl, r9, r8, ror r9 │ │ │ │ + rsbseq sl, r9, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25613c │ │ │ │ ldr r1, [pc, #24] @ 256140 │ │ │ │ ldr r0, [pc, #24] @ 256144 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r6, sp, r4, lsl r2 │ │ │ │ - @ instruction: 0x0079af98 │ │ │ │ - rsbseq sl, r9, r4, lsr #31 │ │ │ │ + addeq r6, sp, r4, lsr r2 │ │ │ │ + ldrheq sl, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sl, r9, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25617c │ │ │ │ ldr r1, [pc, #28] @ 256180 │ │ │ │ ldr r0, [pc, #28] @ 256184 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256188 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r6, sp, r0, asr #15 │ │ │ │ - rsbseq lr, r9, r0, lsr #6 │ │ │ │ - rsbseq lr, r9, r4, ror r7 │ │ │ │ + addeq r6, sp, r0, ror #15 │ │ │ │ + rsbseq lr, r9, r0, asr #6 │ │ │ │ + @ instruction: 0x0079e794 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2561c0 │ │ │ │ ldr r1, [pc, #28] @ 2561c4 │ │ │ │ ldr r0, [pc, #28] @ 2561c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2561cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r7, sp, r0, lsr #24 │ │ │ │ - rsbseq r7, r9, r0, ror #4 │ │ │ │ - rsbseq r7, r9, r4, ror r2 │ │ │ │ + addeq r7, sp, r0, asr #24 │ │ │ │ + rsbseq r7, r9, r0, lsl #5 │ │ │ │ + @ instruction: 0x00797294 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256204 │ │ │ │ ldr r1, [pc, #28] @ 256208 │ │ │ │ ldr r0, [pc, #28] @ 25620c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [sp], ip │ │ │ │ - rsbseq r7, r9, ip, lsl r2 │ │ │ │ - rsbseq r7, r9, r0, lsr r2 │ │ │ │ + strdeq r7, [sp], ip │ │ │ │ + rsbseq r7, r9, ip, lsr r2 │ │ │ │ + rsbseq r7, r9, r0, asr r2 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256248 │ │ │ │ ldr r1, [pc, #28] @ 25624c │ │ │ │ ldr r0, [pc, #28] @ 256250 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r8, sp, r4, lsr #21 │ │ │ │ - rsbseq r5, sl, ip, lsl #18 │ │ │ │ - @ instruction: 0x007a599c │ │ │ │ + addeq r8, sp, r4, asr #21 │ │ │ │ + rsbseq r5, sl, ip, lsr #18 │ │ │ │ + ldrheq r5, [sl], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256288 │ │ │ │ ldr r1, [pc, #28] @ 25628c │ │ │ │ ldr r0, [pc, #28] @ 256290 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256294 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r8, sp, ip, lsl #31 │ │ │ │ - rsbseq r6, sl, r4, lsl sl │ │ │ │ - rsbseq r6, sl, r0, lsr sl │ │ │ │ + addeq r8, sp, ip, lsr #31 │ │ │ │ + rsbseq r6, sl, r4, lsr sl │ │ │ │ + rsbseq r6, sl, r0, asr sl │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2562cc │ │ │ │ ldr r1, [pc, #28] @ 2562d0 │ │ │ │ ldr r0, [pc, #28] @ 2562d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2562d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r8, sp, r8, asr #30 │ │ │ │ - ldrsbeq r6, [sl], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r6, sl, ip, ror #19 │ │ │ │ + addeq r8, sp, r8, ror #30 │ │ │ │ + ldrsheq r6, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r6, sl, ip, lsl #20 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256310 │ │ │ │ ldr r1, [pc, #28] @ 256314 │ │ │ │ ldr r0, [pc, #28] @ 256318 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r8, sp, r4, lsl #30 │ │ │ │ - @ instruction: 0x007a6990 │ │ │ │ - rsbseq r6, sl, ip, asr #19 │ │ │ │ + addeq r8, sp, r4, lsr #30 │ │ │ │ + ldrheq r6, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r6, sl, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256350 │ │ │ │ ldr r1, [pc, #28] @ 256354 │ │ │ │ ldr r0, [pc, #28] @ 256358 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25635c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r8, sp, r4, asr #29 │ │ │ │ - rsbseq r6, sl, ip, asr #18 │ │ │ │ - rsbseq r6, sl, r8, lsr #19 │ │ │ │ + addeq r8, sp, r4, ror #29 │ │ │ │ + rsbseq r6, sl, ip, ror #18 │ │ │ │ + rsbseq r6, sl, r8, asr #19 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256390 │ │ │ │ ldr r1, [pc, #24] @ 256394 │ │ │ │ ldr r0, [pc, #24] @ 256398 │ │ │ │ ldr r2, [pc, #24] @ 25639c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r6, lr, r4, ror #28 │ │ │ │ - rsbseq r8, sl, r0, ror #10 │ │ │ │ - addeq fp, r7, r0, lsl r1 │ │ │ │ + addeq r6, lr, r4, lsl #29 │ │ │ │ + rsbseq r8, sl, r0, lsl #11 │ │ │ │ + addeq fp, r7, r0, lsr r1 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2563d0 │ │ │ │ ldr r1, [pc, #24] @ 2563d4 │ │ │ │ ldr r0, [pc, #24] @ 2563d8 │ │ │ │ ldr r2, [pc, #24] @ 2563dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umulleq r7, lr, r4, r2 │ │ │ │ - ldrheq sl, [sl], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq sl, sl, r4, asr #29 │ │ │ │ + @ instruction: 0x008e72b4 │ │ │ │ + ldrsbeq sl, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq sl, sl, r4, ror #29 │ │ │ │ andeq r0, r0, r3, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256414 │ │ │ │ ldr r1, [pc, #28] @ 256418 │ │ │ │ ldr r0, [pc, #28] @ 25641c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256420 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r2, r2, ip, ror #4 │ │ │ │ - rsbseq r7, r9, ip │ │ │ │ - rsbseq r7, r9, r0, lsr #32 │ │ │ │ + addseq r2, r2, ip, lsl #5 │ │ │ │ + rsbseq r7, r9, ip, lsr #32 │ │ │ │ + rsbseq r7, r9, r0, asr #32 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256458 │ │ │ │ ldr r1, [pc, #28] @ 25645c │ │ │ │ ldr r0, [pc, #28] @ 256460 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256464 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00922df4 │ │ │ │ - rsbseq fp, r9, r8, ror r4 │ │ │ │ - rsbseq fp, r9, ip, lsl #9 │ │ │ │ + addseq r2, r2, r4, lsl lr │ │ │ │ + @ instruction: 0x0079b498 │ │ │ │ + rsbseq fp, r9, ip, lsr #9 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25649c │ │ │ │ ldr r1, [pc, #28] @ 2564a0 │ │ │ │ ldr r0, [pc, #28] @ 2564a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00922db0 │ │ │ │ - rsbseq r1, fp, r0, ror lr │ │ │ │ - rsbseq r1, fp, ip, ror lr │ │ │ │ + @ instruction: 0x00922dd0 │ │ │ │ + @ instruction: 0x007b1e90 │ │ │ │ + @ instruction: 0x007b1e9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2564dc │ │ │ │ ldr r1, [pc, #28] @ 2564e0 │ │ │ │ ldr r0, [pc, #28] @ 2564e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2564e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r2, r2, r0, ror sp │ │ │ │ - rsbseq r1, fp, ip, lsr #28 │ │ │ │ - rsbseq r1, fp, r0, asr lr │ │ │ │ + umullseq r2, r2, r0, sp @ │ │ │ │ + rsbseq r1, fp, ip, asr #28 │ │ │ │ + rsbseq r1, fp, r0, ror lr │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256520 │ │ │ │ ldr r1, [pc, #28] @ 256524 │ │ │ │ ldr r0, [pc, #28] @ 256528 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r2, r2, ip, lsr #26 │ │ │ │ - rsbseq r1, fp, ip, ror #27 │ │ │ │ - rsbseq r1, fp, ip, lsr #28 │ │ │ │ + addseq r2, r2, ip, asr #26 │ │ │ │ + rsbseq r1, fp, ip, lsl #28 │ │ │ │ + rsbseq r1, fp, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256560 │ │ │ │ ldr r1, [pc, #28] @ 256564 │ │ │ │ ldr r0, [pc, #28] @ 256568 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25656c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r2, r2, ip, ror #25 │ │ │ │ - ldrsbeq r1, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r1, fp, ip, lsl lr │ │ │ │ + addseq r2, r2, ip, lsl #26 │ │ │ │ + ldrsheq r1, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r1, fp, ip, lsr lr │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2565a4 │ │ │ │ ldr r1, [pc, #28] @ 2565a8 │ │ │ │ ldr r0, [pc, #28] @ 2565ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2565b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r2, r2, r8, lsr #25 │ │ │ │ - @ instruction: 0x007b1794 │ │ │ │ - ldrsbeq r1, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + addseq r2, r2, r8, asr #25 │ │ │ │ + ldrheq r1, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsheq r1, [fp], #-216 @ 0xffffff28 @ │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2565e8 │ │ │ │ ldr r1, [pc, #28] @ 2565ec │ │ │ │ ldr r0, [pc, #28] @ 2565f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2565f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r2, r2, r4, ror #24 │ │ │ │ - rsbseq r1, fp, r0, asr r7 │ │ │ │ - ldrheq r1, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + addseq r2, r2, r4, lsl #25 │ │ │ │ + rsbseq r1, fp, r0, ror r7 │ │ │ │ + ldrsbeq r1, [fp], #-212 @ 0xffffff2c @ │ │ │ │ strdeq r2, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25662c │ │ │ │ ldr r1, [pc, #28] @ 256630 │ │ │ │ ldr r0, [pc, #28] @ 256634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r5, r2, ip, rrx │ │ │ │ - rsbseq r1, fp, r0, ror #25 │ │ │ │ - rsbseq r1, fp, ip, ror #25 │ │ │ │ + addseq r5, r2, ip, lsl #1 │ │ │ │ + rsbseq r1, fp, r0, lsl #26 │ │ │ │ + rsbseq r1, fp, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25666c │ │ │ │ ldr r1, [pc, #28] @ 256670 │ │ │ │ ldr r0, [pc, #28] @ 256674 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256678 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r5, r2, ip, lsr #32 │ │ │ │ - @ instruction: 0x007b1c9c │ │ │ │ - rsbseq r1, fp, r0, asr #25 │ │ │ │ + addseq r5, r2, ip, asr #32 │ │ │ │ + ldrheq r1, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r1, fp, r0, ror #25 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2566b0 │ │ │ │ ldr r1, [pc, #28] @ 2566b4 │ │ │ │ ldr r0, [pc, #28] @ 2566b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r5, r2, r4, ror r5 │ │ │ │ - ldrsheq lr, [r9], #-8 @ │ │ │ │ - rsbseq lr, r9, ip, lsl #2 │ │ │ │ + umullseq r5, r2, r4, r5 │ │ │ │ + rsbseq lr, r9, r8, lsl r1 │ │ │ │ + rsbseq lr, r9, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2566f0 │ │ │ │ ldr r1, [pc, #28] @ 2566f4 │ │ │ │ ldr r0, [pc, #28] @ 2566f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2566fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r5, r2, r4, lsr r5 │ │ │ │ - rsbseq fp, fp, r4, lsl #2 │ │ │ │ - ldrheq fp, [fp], #-16 @ │ │ │ │ + addseq r5, r2, r4, asr r5 │ │ │ │ + rsbseq fp, fp, r4, lsr #2 │ │ │ │ + ldrsbeq fp, [fp], #-16 @ │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256734 │ │ │ │ ldr r1, [pc, #28] @ 256738 │ │ │ │ ldr r0, [pc, #28] @ 25673c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256740 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009262fc │ │ │ │ - rsbseq sp, fp, r0, lsl #24 │ │ │ │ - rsbseq sp, fp, r0, lsl ip │ │ │ │ + addseq r6, r2, ip, lsl r3 │ │ │ │ + rsbseq sp, fp, r0, lsr #24 │ │ │ │ + rsbseq sp, fp, r0, lsr ip │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256778 │ │ │ │ ldr r1, [pc, #28] @ 25677c │ │ │ │ ldr r0, [pc, #28] @ 256780 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq r7, r2, r0, sl │ │ │ │ - rsbseq r9, ip, r8, lsl r7 │ │ │ │ - rsbseq r9, ip, r0, lsr #14 │ │ │ │ + @ instruction: 0x00927ab0 │ │ │ │ + rsbseq r9, ip, r8, lsr r7 │ │ │ │ + rsbseq r9, ip, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2567b4 │ │ │ │ ldr r1, [pc, #24] @ 2567b8 │ │ │ │ ldr r0, [pc, #24] @ 2567bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r8, r2, r4, ror #7 │ │ │ │ - rsbseq ip, ip, ip, ror #22 │ │ │ │ - rsbseq ip, ip, r0, lsl #23 │ │ │ │ + addseq r8, r2, r4, lsl #8 │ │ │ │ + rsbseq ip, ip, ip, lsl #23 │ │ │ │ + rsbseq ip, ip, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2567f4 │ │ │ │ ldr r1, [pc, #28] @ 2567f8 │ │ │ │ ldr r0, [pc, #28] @ 2567fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00929fd4 │ │ │ │ - rsbseq r7, sp, r4, asr sp │ │ │ │ - rsbseq r7, sp, r4, ror #26 │ │ │ │ + @ instruction: 0x00929ff4 │ │ │ │ + rsbseq r7, sp, r4, ror sp │ │ │ │ + rsbseq r7, sp, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256834 │ │ │ │ ldr r1, [pc, #28] @ 256838 │ │ │ │ ldr r0, [pc, #28] @ 25683c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256840 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r2, ip, lsl #25 │ │ │ │ - rsbseq r5, r9, r4, asr #28 │ │ │ │ - rsbseq fp, sp, r8, lsr #29 │ │ │ │ + addseq sl, r2, ip, lsr #25 │ │ │ │ + rsbseq r5, r9, r4, ror #28 │ │ │ │ + rsbseq fp, sp, r8, asr #29 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256878 │ │ │ │ ldr r1, [pc, #28] @ 25687c │ │ │ │ ldr r0, [pc, #28] @ 256880 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256884 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r2, r8, asr #24 │ │ │ │ - rsbseq fp, sp, r8, ror #26 │ │ │ │ - ldrsheq r0, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + addseq sl, r2, r8, ror #24 │ │ │ │ + rsbseq fp, sp, r8, lsl #27 │ │ │ │ + rsbseq r0, r9, ip, lsl lr │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2568bc │ │ │ │ ldr r1, [pc, #28] @ 2568c0 │ │ │ │ ldr r0, [pc, #28] @ 2568c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092b2b8 │ │ │ │ - rsbseq sp, r9, ip, ror #29 │ │ │ │ - rsbseq sp, r9, ip, lsr pc │ │ │ │ + @ instruction: 0x0092b2d8 │ │ │ │ + rsbseq sp, r9, ip, lsl #30 │ │ │ │ + rsbseq sp, r9, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2568fc │ │ │ │ ldr r1, [pc, #28] @ 256900 │ │ │ │ ldr r0, [pc, #28] @ 256904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r2, r8, ror r2 │ │ │ │ - rsbseq sp, r9, ip, lsr #29 │ │ │ │ - ldrsheq sp, [r9], #-236 @ 0xffffff14 @ │ │ │ │ + umullseq fp, r2, r8, r2 │ │ │ │ + rsbseq sp, r9, ip, asr #29 │ │ │ │ + rsbseq sp, r9, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25693c │ │ │ │ ldr r1, [pc, #28] @ 256940 │ │ │ │ ldr r0, [pc, #28] @ 256944 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256948 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r2, r8, asr r5 │ │ │ │ - rsbseq r5, r9, ip, lsr sp │ │ │ │ - rsbseq fp, sp, r0, lsr #27 │ │ │ │ + addseq fp, r2, r8, ror r5 │ │ │ │ + rsbseq r5, r9, ip, asr sp │ │ │ │ + rsbseq fp, sp, r0, asr #27 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256980 │ │ │ │ ldr r1, [pc, #28] @ 256984 │ │ │ │ ldr r0, [pc, #28] @ 256988 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25698c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r2, r4, lsl r5 │ │ │ │ - rsbseq sl, r9, r0, asr pc │ │ │ │ - rsbseq sl, r9, r4, ror #30 │ │ │ │ + addseq fp, r2, r4, lsr r5 │ │ │ │ + rsbseq sl, r9, r0, ror pc │ │ │ │ + rsbseq sl, r9, r4, lsl #31 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2569c4 │ │ │ │ ldr r1, [pc, #28] @ 2569c8 │ │ │ │ ldr r0, [pc, #28] @ 2569cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092b4d0 │ │ │ │ - rsbseq lr, sp, r8, lsl #15 │ │ │ │ - rsbseq lr, sp, ip, lsr #23 │ │ │ │ + @ instruction: 0x0092b4f0 │ │ │ │ + rsbseq lr, sp, r8, lsr #15 │ │ │ │ + rsbseq lr, sp, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256a04 │ │ │ │ ldr r1, [pc, #28] @ 256a08 │ │ │ │ ldr r0, [pc, #28] @ 256a0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq fp, r2, r0, r4 │ │ │ │ - rsbseq r0, r9, r8, asr #26 │ │ │ │ - rsbseq r0, r9, ip, asr sp │ │ │ │ + @ instruction: 0x0092b4b0 │ │ │ │ + rsbseq r0, r9, r8, ror #26 │ │ │ │ + rsbseq r0, r9, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256a44 │ │ │ │ ldr r1, [pc, #28] @ 256a48 │ │ │ │ ldr r0, [pc, #28] @ 256a4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256a50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092bbdc │ │ │ │ - rsbseq sl, r9, ip, lsl #29 │ │ │ │ - rsbseq sl, r9, r0, lsr #29 │ │ │ │ + @ instruction: 0x0092bbfc │ │ │ │ + rsbseq sl, r9, ip, lsr #29 │ │ │ │ + rsbseq sl, r9, r0, asr #29 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256a88 │ │ │ │ ldr r1, [pc, #28] @ 256a8c │ │ │ │ ldr r0, [pc, #28] @ 256a90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r0, asr #18 │ │ │ │ - rsbseq r9, r8, r0, ror #7 │ │ │ │ - ldrsheq r9, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + addseq ip, r2, r0, ror #18 │ │ │ │ + rsbseq r9, r8, r0, lsl #8 │ │ │ │ + rsbseq r9, r8, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256ac8 │ │ │ │ ldr r1, [pc, #28] @ 256acc │ │ │ │ ldr r0, [pc, #28] @ 256ad0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092cfd0 │ │ │ │ - rsbseq r9, r8, r0, lsr #7 │ │ │ │ - rsbseq r6, lr, r4, lsr #18 │ │ │ │ + @ instruction: 0x0092cff0 │ │ │ │ + rsbseq r9, r8, r0, asr #7 │ │ │ │ + rsbseq r6, lr, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256b08 │ │ │ │ ldr r1, [pc, #28] @ 256b0c │ │ │ │ ldr r0, [pc, #28] @ 256b10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq ip, r2, r0, pc @ │ │ │ │ - rsbseq r9, r8, r0, ror #6 │ │ │ │ - rsbseq r9, r8, r8, ror r3 │ │ │ │ + @ instruction: 0x0092cfb0 │ │ │ │ + rsbseq r9, r8, r0, lsl #7 │ │ │ │ + @ instruction: 0x00789398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256b44 │ │ │ │ ldr r1, [pc, #24] @ 256b48 │ │ │ │ ldr r0, [pc, #24] @ 256b4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092e1d4 │ │ │ │ - rsbseq r0, r9, r4, lsl #24 │ │ │ │ - rsbseq r0, r9, r8, lsl ip │ │ │ │ + @ instruction: 0x0092e1f4 │ │ │ │ + rsbseq r0, r9, r4, lsr #24 │ │ │ │ + rsbseq r0, r9, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256b84 │ │ │ │ ldr r1, [pc, #28] @ 256b88 │ │ │ │ ldr r0, [pc, #28] @ 256b8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256b90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq lr, r2, r4, lsr #6 │ │ │ │ - ldrheq r6, [pc], #-88 @ │ │ │ │ - rsbseq r6, pc, ip, asr #11 │ │ │ │ + addseq lr, r2, r4, asr #6 │ │ │ │ + ldrsbeq r6, [pc], #-88 @ │ │ │ │ + rsbseq r6, pc, ip, ror #11 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256bc8 │ │ │ │ ldr r1, [pc, #28] @ 256bcc │ │ │ │ ldr r0, [pc, #28] @ 256bd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq lr, r2, r0, ror #5 │ │ │ │ - rsbseq r6, pc, r8, ror r5 @ │ │ │ │ - rsbseq r6, pc, r0, lsr #11 │ │ │ │ + addseq lr, r2, r0, lsl #6 │ │ │ │ + @ instruction: 0x007f6598 │ │ │ │ + rsbseq r6, pc, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256c04 │ │ │ │ ldr r1, [pc, #24] @ 256c08 │ │ │ │ ldr r0, [pc, #24] @ 256c0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq lr, r2, r4, lsl #21 │ │ │ │ - rsbseq r9, r8, r0, ror #4 │ │ │ │ - rsbseq r9, r8, r8, ror r2 │ │ │ │ + addseq lr, r2, r4, lsr #21 │ │ │ │ + rsbseq r9, r8, r0, lsl #5 │ │ │ │ + @ instruction: 0x00789298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256c44 │ │ │ │ ldr r1, [pc, #28] @ 256c48 │ │ │ │ ldr r0, [pc, #28] @ 256c4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256c50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq lr, r2, r8, asr #20 │ │ │ │ - rsbseq r9, pc, r8, ror #11 │ │ │ │ - ldrsheq r9, [pc], #-88 @ │ │ │ │ + addseq lr, r2, r8, ror #20 │ │ │ │ + rsbseq r9, pc, r8, lsl #12 │ │ │ │ + rsbseq r9, pc, r8, lsl r6 @ │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256c84 │ │ │ │ ldr r1, [pc, #24] @ 256c88 │ │ │ │ ldr r0, [pc, #24] @ 256c8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r0, asr r6 @ │ │ │ │ - addeq r1, r0, r4, lsr sp │ │ │ │ - addeq r1, r0, r4, ror sp │ │ │ │ + addseq pc, r2, r0, ror r6 @ │ │ │ │ + addeq r1, r0, r4, asr sp │ │ │ │ + umulleq r1, r0, r4, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256cc4 │ │ │ │ ldr r1, [pc, #28] @ 256cc8 │ │ │ │ ldr r0, [pc, #28] @ 256ccc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r4, lsl r6 @ │ │ │ │ - rsbseq r9, r8, r4, lsr #3 │ │ │ │ - ldrheq r9, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + addseq pc, r2, r4, lsr r6 @ │ │ │ │ + rsbseq r9, r8, r4, asr #3 │ │ │ │ + ldrsbeq r9, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256d04 │ │ │ │ ldr r1, [pc, #28] @ 256d08 │ │ │ │ ldr r0, [pc, #28] @ 256d0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r8, ror pc @ │ │ │ │ - addeq r5, r0, r8 │ │ │ │ - addeq r5, r0, ip, asr r0 │ │ │ │ + umullseq pc, r2, r8, pc @ │ │ │ │ + addeq r5, r0, r8, lsr #32 │ │ │ │ + addeq r5, r0, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256d44 │ │ │ │ ldr r1, [pc, #28] @ 256d48 │ │ │ │ ldr r0, [pc, #28] @ 256d4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256d50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00936cf0 │ │ │ │ - ldrsbeq r6, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - ldrsheq r6, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + addseq r6, r3, r0, lsl sp │ │ │ │ + ldrsheq r6, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r6, r9, r0, lsl r7 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256d84 │ │ │ │ ldr r1, [pc, #24] @ 256d88 │ │ │ │ ldr r0, [pc, #24] @ 256d8c │ │ │ │ ldr r2, [pc, #24] @ 256d90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r6, r3, ip, ror #31 │ │ │ │ - @ instruction: 0x00796698 │ │ │ │ - rsbseq r9, fp, ip, lsr #24 │ │ │ │ + addseq r7, r3, ip │ │ │ │ + ldrheq r6, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r9, fp, ip, asr #24 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256dc8 │ │ │ │ ldr r1, [pc, #28] @ 256dcc │ │ │ │ ldr r0, [pc, #28] @ 256dd0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256dd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00936fb0 │ │ │ │ - rsbseq r6, r9, r8, asr r6 │ │ │ │ - rsbseq r9, fp, ip, ror #23 │ │ │ │ + @ instruction: 0x00936fd0 │ │ │ │ + rsbseq r6, r9, r8, ror r6 │ │ │ │ + rsbseq r9, fp, ip, lsl #24 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256e0c │ │ │ │ ldr r1, [pc, #28] @ 256e10 │ │ │ │ ldr r0, [pc, #28] @ 256e14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256e18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r7, r3, r4, asr #16 │ │ │ │ - rsbseq r6, r9, r4, lsl r6 │ │ │ │ - rsbseq r9, fp, r8, lsr #23 │ │ │ │ + addseq r7, r3, r4, ror #16 │ │ │ │ + rsbseq r6, r9, r4, lsr r6 │ │ │ │ + rsbseq r9, fp, r8, asr #23 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256e50 │ │ │ │ ldr r1, [pc, #28] @ 256e54 │ │ │ │ ldr r0, [pc, #28] @ 256e58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256e5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r8, asr r6 │ │ │ │ - rsbseq r5, r9, r8, lsr #16 │ │ │ │ - rsbseq fp, sp, ip, lsl #17 │ │ │ │ + addseq r8, r3, r8, ror r6 │ │ │ │ + rsbseq r5, r9, r8, asr #16 │ │ │ │ + rsbseq fp, sp, ip, lsr #17 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256e94 │ │ │ │ ldr r1, [pc, #28] @ 256e98 │ │ │ │ ldr r0, [pc, #28] @ 256e9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r4, lsl r6 │ │ │ │ - addeq r3, r1, r0, asr #12 │ │ │ │ - addeq r3, r1, r8, lsl #14 │ │ │ │ + addseq r8, r3, r4, lsr r6 │ │ │ │ + addeq r3, r1, r0, ror #12 │ │ │ │ + addeq r3, r1, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256ed4 │ │ │ │ ldr r1, [pc, #28] @ 256ed8 │ │ │ │ ldr r0, [pc, #28] @ 256edc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009385d4 │ │ │ │ - @ instruction: 0x00788f94 │ │ │ │ - rsbseq r8, r8, ip, lsr #31 │ │ │ │ + @ instruction: 0x009385f4 │ │ │ │ + ldrheq r8, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r8, r8, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256f10 │ │ │ │ ldr r1, [pc, #24] @ 256f14 │ │ │ │ ldr r0, [pc, #24] @ 256f18 │ │ │ │ ldr r2, [pc, #24] @ 256f1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00938cb8 │ │ │ │ - ldrheq sl, [r9], #-156 @ 0xffffff64 @ │ │ │ │ - ldrsbeq sl, [r9], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x00938cd8 │ │ │ │ + ldrsbeq sl, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsheq sl, [r9], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256f54 │ │ │ │ ldr r1, [pc, #28] @ 256f58 │ │ │ │ ldr r0, [pc, #28] @ 256f5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, ip, ror ip │ │ │ │ - ldrsheq r0, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r0, r9, ip, lsl #16 │ │ │ │ + umullseq r8, r3, ip, ip │ │ │ │ + rsbseq r0, r9, r8, lsl r8 │ │ │ │ + rsbseq r0, r9, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256f94 │ │ │ │ ldr r1, [pc, #28] @ 256f98 │ │ │ │ ldr r0, [pc, #28] @ 256f9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256fa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [r3], r4 │ │ │ │ - umulleq r8, r1, r4, r5 │ │ │ │ - addeq r8, r1, r0, lsr #11 │ │ │ │ + ldrsheq r9, [r3], r4 │ │ │ │ + @ instruction: 0x008185b4 │ │ │ │ + addeq r8, r1, r0, asr #11 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256fd8 │ │ │ │ ldr r1, [pc, #28] @ 256fdc │ │ │ │ ldr r0, [pc, #28] @ 256fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256fe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r0, ror r3 │ │ │ │ - rsbseq r9, sp, r4, lsl r7 │ │ │ │ - addeq sl, r1, r0, ror #13 │ │ │ │ + umullseq r9, r3, r0, r3 │ │ │ │ + rsbseq r9, sp, r4, lsr r7 │ │ │ │ + addeq sl, r1, r0, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25701c │ │ │ │ ldr r1, [pc, #28] @ 257020 │ │ │ │ ldr r0, [pc, #28] @ 257024 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257028 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, ip, lsr #6 │ │ │ │ - ldrsbeq r9, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - umulleq sl, r1, ip, r6 │ │ │ │ + addseq r9, r3, ip, asr #6 │ │ │ │ + ldrsheq r9, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x0081a6bc │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257060 │ │ │ │ ldr r1, [pc, #28] @ 257064 │ │ │ │ ldr r0, [pc, #28] @ 257068 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25706c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, ip, asr r7 │ │ │ │ - addeq sp, r1, r8, lsl #3 │ │ │ │ - addeq sp, r1, r8, lsl #10 │ │ │ │ + addseq r9, r3, ip, ror r7 │ │ │ │ + addeq sp, r1, r8, lsr #3 │ │ │ │ + addeq sp, r1, r8, lsr #10 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2570a4 │ │ │ │ ldr r1, [pc, #28] @ 2570a8 │ │ │ │ ldr r0, [pc, #28] @ 2570ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2570b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r8, lsl r7 │ │ │ │ - addeq sp, r1, r4, asr #2 │ │ │ │ - addeq sp, r1, r0, ror #9 │ │ │ │ + addseq r9, r3, r8, lsr r7 │ │ │ │ + addeq sp, r1, r4, ror #2 │ │ │ │ + addeq sp, r1, r0, lsl #10 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2570e8 │ │ │ │ ldr r1, [pc, #28] @ 2570ec │ │ │ │ ldr r0, [pc, #28] @ 2570f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2570f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r8, asr #6 │ │ │ │ - rsbseq sl, r9, r8, ror #15 │ │ │ │ - ldrsheq sl, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + addseq sl, r3, r8, ror #6 │ │ │ │ + rsbseq sl, r9, r8, lsl #16 │ │ │ │ + rsbseq sl, r9, ip, lsl r8 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25712c │ │ │ │ ldr r1, [pc, #28] @ 257130 │ │ │ │ ldr r0, [pc, #28] @ 257134 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r4, lsl #6 │ │ │ │ - addeq pc, r1, r0, ror pc @ │ │ │ │ + addseq sl, r3, r4, lsr #6 │ │ │ │ umulleq pc, r1, r0, pc @ │ │ │ │ + @ instruction: 0x0081ffb0 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257170 │ │ │ │ ldr r1, [pc, #28] @ 257174 │ │ │ │ ldr r0, [pc, #28] @ 257178 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25717c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r4, lsr r8 │ │ │ │ - rsbseq sl, r9, r0, ror #14 │ │ │ │ - rsbseq sl, r9, r4, ror r7 │ │ │ │ + addseq sl, r3, r4, asr r8 │ │ │ │ + rsbseq sl, r9, r0, lsl #15 │ │ │ │ + @ instruction: 0x0079a794 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2571b4 │ │ │ │ ldr r1, [pc, #28] @ 2571b8 │ │ │ │ ldr r0, [pc, #28] @ 2571bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093a7f0 │ │ │ │ - addeq r0, r2, r4, lsl #23 │ │ │ │ - umulleq r0, r2, ip, fp │ │ │ │ + addseq sl, r3, r0, lsl r8 │ │ │ │ + addeq r0, r2, r4, lsr #23 │ │ │ │ + @ instruction: 0x00820bbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2571f4 │ │ │ │ ldr r1, [pc, #28] @ 2571f8 │ │ │ │ ldr r0, [pc, #28] @ 2571fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257200 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093a7b0 │ │ │ │ - addeq r0, r2, ip, lsr sl │ │ │ │ - addeq r0, r2, ip, ror fp │ │ │ │ + @ instruction: 0x0093a7d0 │ │ │ │ + addeq r0, r2, ip, asr sl │ │ │ │ + umulleq r0, r2, ip, fp │ │ │ │ andeq r0, r0, r5, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257238 │ │ │ │ ldr r1, [pc, #28] @ 25723c │ │ │ │ ldr r0, [pc, #28] @ 257240 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, ip, ror #14 │ │ │ │ - rsbseq r0, r9, r4, lsl r5 │ │ │ │ - rsbseq r0, r9, r8, lsr #10 │ │ │ │ + addseq sl, r3, ip, lsl #15 │ │ │ │ + rsbseq r0, r9, r4, lsr r5 │ │ │ │ + rsbseq r0, r9, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 25728c │ │ │ │ ldr r4, [pc, #48] @ 257290 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1311,83 +1311,83 @@ │ │ │ │ ldr r0, [pc, #32] @ 257298 │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 253090 │ │ │ │ - addeq r0, r2, r4, lsl fp │ │ │ │ + addeq r0, r2, r4, lsr fp │ │ │ │ @ instruction: 0x00a53bbc │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - addeq r0, r2, r4, lsl #22 │ │ │ │ + addeq r0, r2, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2572cc │ │ │ │ ldr r1, [pc, #24] @ 2572d0 │ │ │ │ ldr r0, [pc, #24] @ 2572d4 │ │ │ │ ldr r2, [pc, #24] @ 2572d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r8, asr #22 │ │ │ │ - rsbseq sl, r9, r0, lsl #12 │ │ │ │ - rsbseq sl, r9, r4, lsl r6 │ │ │ │ + addseq sl, r3, r8, ror #22 │ │ │ │ + rsbseq sl, r9, r0, lsr #12 │ │ │ │ + rsbseq sl, r9, r4, lsr r6 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257310 │ │ │ │ ldr r1, [pc, #28] @ 257314 │ │ │ │ ldr r0, [pc, #28] @ 257318 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25731c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, ip, lsl #22 │ │ │ │ - addeq r1, r2, r0, asr sl │ │ │ │ - addeq r1, r2, ip, asr sl │ │ │ │ + addseq sl, r3, ip, lsr #22 │ │ │ │ + addeq r1, r2, r0, ror sl │ │ │ │ + addeq r1, r2, ip, ror sl │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257350 │ │ │ │ ldr r1, [pc, #24] @ 257354 │ │ │ │ ldr r0, [pc, #24] @ 257358 │ │ │ │ ldr r2, [pc, #24] @ 25735c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093afb0 │ │ │ │ - rsbseq sl, r9, ip, ror r5 │ │ │ │ - @ instruction: 0x0079a590 │ │ │ │ + @ instruction: 0x0093afd0 │ │ │ │ + @ instruction: 0x0079a59c │ │ │ │ + ldrheq sl, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257394 │ │ │ │ ldr r1, [pc, #28] @ 257398 │ │ │ │ ldr r0, [pc, #28] @ 25739c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2573a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrheq fp, [r3], r0 │ │ │ │ - addeq r7, r2, r8, ror #4 │ │ │ │ - addeq r7, r2, r8, asr #5 │ │ │ │ + ldrsbeq fp, [r3], r0 │ │ │ │ + addeq r7, r2, r8, lsl #5 │ │ │ │ + addeq r7, r2, r8, ror #5 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 002573a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1401,622 +1401,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 2573f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, ip, lsr #10 │ │ │ │ - addeq pc, r2, ip, ror #7 │ │ │ │ - addeq pc, r2, r4, lsl r5 @ │ │ │ │ + addseq fp, r3, ip, asr #10 │ │ │ │ + addeq pc, r2, ip, lsl #8 │ │ │ │ + addeq pc, r2, r4, lsr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25742c │ │ │ │ ldr r1, [pc, #28] @ 257430 │ │ │ │ ldr r0, [pc, #28] @ 257434 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, ip, ror #9 │ │ │ │ - addeq pc, r2, ip, lsr #7 │ │ │ │ - strdeq pc, [r2], r4 │ │ │ │ + addseq fp, r3, ip, lsl #10 │ │ │ │ + addeq pc, r2, ip, asr #7 │ │ │ │ + addeq pc, r2, r4, lsl r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25746c │ │ │ │ ldr r1, [pc, #28] @ 257470 │ │ │ │ ldr r0, [pc, #28] @ 257474 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, ror #11 │ │ │ │ - addeq pc, r2, ip, ror r6 @ │ │ │ │ - addeq r7, r4, r0, lsr #15 │ │ │ │ + addseq fp, r3, r4, lsl #12 │ │ │ │ + umulleq pc, r2, ip, r6 @ │ │ │ │ + addeq r7, r4, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2574a8 │ │ │ │ ldr r1, [pc, #24] @ 2574ac │ │ │ │ ldr r0, [pc, #24] @ 2574b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r8, asr r8 │ │ │ │ - addeq r0, r3, r0 │ │ │ │ - addeq r0, r3, ip │ │ │ │ + addseq fp, r3, r8, ror r8 │ │ │ │ + addeq r0, r3, r0, lsr #32 │ │ │ │ + addeq r0, r3, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2574e4 │ │ │ │ ldr r1, [pc, #24] @ 2574e8 │ │ │ │ ldr r0, [pc, #24] @ 2574ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093b8d0 │ │ │ │ - rsbseq r8, r8, r0, lsl #19 │ │ │ │ - @ instruction: 0x00788998 │ │ │ │ + @ instruction: 0x0093b8f0 │ │ │ │ + rsbseq r8, r8, r0, lsr #19 │ │ │ │ + ldrheq r8, [r8], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257524 │ │ │ │ ldr r1, [pc, #28] @ 257528 │ │ │ │ ldr r0, [pc, #28] @ 25752c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq fp, r3, r4, r8 │ │ │ │ - addeq r0, r3, r8, ror #5 │ │ │ │ + @ instruction: 0x0093b8b4 │ │ │ │ addeq r0, r3, r8, lsl #6 │ │ │ │ + addeq r0, r3, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257564 │ │ │ │ ldr r1, [pc, #28] @ 257568 │ │ │ │ ldr r0, [pc, #28] @ 25756c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257570 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, asr r8 │ │ │ │ - addeq r0, r3, r4, lsr #5 │ │ │ │ - addeq pc, r2, r0, lsl r7 @ │ │ │ │ + addseq fp, r3, r4, ror r8 │ │ │ │ + addeq r0, r3, r4, asr #5 │ │ │ │ + addeq pc, r2, r0, lsr r7 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2575a4 │ │ │ │ ldr r1, [pc, #24] @ 2575a8 │ │ │ │ ldr r0, [pc, #24] @ 2575ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093bbd0 │ │ │ │ - rsbseq r8, r8, r0, asr #17 │ │ │ │ - rsbseq r5, lr, r4, asr #28 │ │ │ │ + @ instruction: 0x0093bbf0 │ │ │ │ + rsbseq r8, r8, r0, ror #17 │ │ │ │ + rsbseq r5, lr, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2575e4 │ │ │ │ ldr r1, [pc, #28] @ 2575e8 │ │ │ │ ldr r0, [pc, #28] @ 2575ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq fp, r3, r4, fp │ │ │ │ - rsbseq r8, r8, r4, lsl #17 │ │ │ │ - @ instruction: 0x0078889c │ │ │ │ + @ instruction: 0x0093bbb4 │ │ │ │ + rsbseq r8, r8, r4, lsr #17 │ │ │ │ + ldrheq r8, [r8], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257624 │ │ │ │ ldr r1, [pc, #28] @ 257628 │ │ │ │ ldr r0, [pc, #28] @ 25762c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257630 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r8, lsr #3 │ │ │ │ - ldrsheq r5, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x007b9390 │ │ │ │ + addseq ip, r3, r8, asr #3 │ │ │ │ + rsbseq r5, r9, ip, lsl lr │ │ │ │ + ldrheq r9, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257668 │ │ │ │ ldr r1, [pc, #28] @ 25766c │ │ │ │ ldr r0, [pc, #28] @ 257670 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257674 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r4, ror #2 │ │ │ │ - ldrheq r5, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r9, fp, ip, asr #6 │ │ │ │ + addseq ip, r3, r4, lsl #3 │ │ │ │ + ldrsbeq r5, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r9, fp, ip, ror #6 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2576ac │ │ │ │ ldr r1, [pc, #28] @ 2576b0 │ │ │ │ ldr r0, [pc, #28] @ 2576b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2576b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r0, lsr #2 │ │ │ │ - rsbseq r5, r9, r4, ror sp │ │ │ │ - rsbseq r9, fp, r8, lsl #6 │ │ │ │ + addseq ip, r3, r0, asr #2 │ │ │ │ + @ instruction: 0x00795d94 │ │ │ │ + rsbseq r9, fp, r8, lsr #6 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2576ec │ │ │ │ ldr r1, [pc, #24] @ 2576f0 │ │ │ │ ldr r0, [pc, #24] @ 2576f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, ip, lsr r6 │ │ │ │ - addeq r3, r3, ip, ror #7 │ │ │ │ - strdeq r3, [r3], ip │ │ │ │ + addseq sp, r3, ip, asr r6 │ │ │ │ + addeq r3, r3, ip, lsl #8 │ │ │ │ + addeq r3, r3, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25772c │ │ │ │ ldr r1, [pc, #28] @ 257730 │ │ │ │ ldr r0, [pc, #28] @ 257734 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, ror r4 @ │ │ │ │ - rsbseq r8, r8, ip, lsr r7 │ │ │ │ - rsbseq r5, lr, r0, asr #25 │ │ │ │ + umullseq pc, r3, r0, r4 @ │ │ │ │ + rsbseq r8, r8, ip, asr r7 │ │ │ │ + rsbseq r5, lr, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25776c │ │ │ │ ldr r1, [pc, #28] @ 257770 │ │ │ │ ldr r0, [pc, #28] @ 257774 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, lsr r4 @ │ │ │ │ - ldrsheq r8, [r8], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r8, r8, r4, lsl r7 │ │ │ │ + addseq pc, r3, r0, asr r4 @ │ │ │ │ + rsbseq r8, r8, ip, lsl r7 │ │ │ │ + rsbseq r8, r8, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2577ac │ │ │ │ ldr r1, [pc, #28] @ 2577b0 │ │ │ │ ldr r0, [pc, #28] @ 2577b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093f3f0 │ │ │ │ - addeq ip, r3, r8, lsr lr │ │ │ │ - rsbseq ip, fp, r0, lsl #25 │ │ │ │ + addseq pc, r3, r0, lsl r4 @ │ │ │ │ + addeq ip, r3, r8, asr lr │ │ │ │ + rsbseq ip, fp, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2577ec │ │ │ │ ldr r1, [pc, #28] @ 2577f0 │ │ │ │ ldr r0, [pc, #28] @ 2577f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r4, lsl #20 │ │ │ │ - rsbseq r8, r8, ip, ror r6 │ │ │ │ - rsbseq r5, lr, r0, lsl #24 │ │ │ │ + addseq pc, r3, r4, lsr #20 │ │ │ │ + @ instruction: 0x0078869c │ │ │ │ + rsbseq r5, lr, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25782c │ │ │ │ ldr r1, [pc, #28] @ 257830 │ │ │ │ ldr r0, [pc, #28] @ 257834 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257838 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r4, asr #19 │ │ │ │ - addeq ip, r5, r4, ror #24 │ │ │ │ - ldrsheq ip, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + addseq pc, r3, r4, ror #19 │ │ │ │ + addeq ip, r5, r4, lsl #25 │ │ │ │ + rsbseq ip, fp, ip, lsl ip │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257870 │ │ │ │ ldr r1, [pc, #28] @ 257874 │ │ │ │ ldr r0, [pc, #28] @ 257878 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25787c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, lsl #19 │ │ │ │ - addeq ip, r5, r0, lsr #24 │ │ │ │ - ldrheq ip, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + addseq pc, r3, r0, lsr #19 │ │ │ │ + addeq ip, r5, r0, asr #24 │ │ │ │ + ldrsbeq ip, [fp], #-184 @ 0xffffff48 @ │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2578b4 │ │ │ │ ldr r1, [pc, #28] @ 2578b8 │ │ │ │ ldr r0, [pc, #28] @ 2578bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2578c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, ip, lsr r9 @ │ │ │ │ - ldrdeq ip, [r5], ip @ │ │ │ │ - rsbseq ip, fp, r4, ror fp │ │ │ │ + addseq pc, r3, ip, asr r9 @ │ │ │ │ + strdeq ip, [r5], ip @ │ │ │ │ + @ instruction: 0x007bcb94 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2578f8 │ │ │ │ ldr r1, [pc, #28] @ 2578fc │ │ │ │ ldr r0, [pc, #28] @ 257900 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257904 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093f8f8 │ │ │ │ - umulleq ip, r5, r8, fp │ │ │ │ - rsbseq ip, fp, r0, lsr fp │ │ │ │ + addseq pc, r3, r8, lsl r9 @ │ │ │ │ + @ instruction: 0x0085cbb8 │ │ │ │ + rsbseq ip, fp, r0, asr fp │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25793c │ │ │ │ ldr r1, [pc, #28] @ 257940 │ │ │ │ ldr r0, [pc, #28] @ 257944 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257948 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093f8b4 │ │ │ │ - addeq ip, r5, r4, asr fp │ │ │ │ - rsbseq ip, fp, ip, ror #21 │ │ │ │ + @ instruction: 0x0093f8d4 │ │ │ │ + addeq ip, r5, r4, ror fp │ │ │ │ + rsbseq ip, fp, ip, lsl #22 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257980 │ │ │ │ ldr r1, [pc, #28] @ 257984 │ │ │ │ ldr r0, [pc, #28] @ 257988 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, ror r8 @ │ │ │ │ - rsbseq r8, r8, r8, ror #9 │ │ │ │ - rsbseq r8, r8, r0, lsl #10 │ │ │ │ + umullseq pc, r3, r0, r8 @ │ │ │ │ + rsbseq r8, r8, r8, lsl #10 │ │ │ │ + rsbseq r8, r8, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2579c0 │ │ │ │ ldr r1, [pc, #28] @ 2579c4 │ │ │ │ ldr r0, [pc, #28] @ 2579c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2579cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, lsr r8 @ │ │ │ │ - ldrdeq ip, [r5], r0 │ │ │ │ - rsbseq ip, fp, r8, ror #20 │ │ │ │ + addseq pc, r3, r0, asr r8 @ │ │ │ │ + strdeq ip, [r5], r0 │ │ │ │ + rsbseq ip, fp, r8, lsl #21 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257a04 │ │ │ │ ldr r1, [pc, #28] @ 257a08 │ │ │ │ ldr r0, [pc, #28] @ 257a0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257a10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, ip, ror #15 │ │ │ │ - addeq ip, r5, ip, lsl #21 │ │ │ │ - rsbseq ip, fp, r4, lsr #20 │ │ │ │ + addseq pc, r3, ip, lsl #16 │ │ │ │ + addeq ip, r5, ip, lsr #21 │ │ │ │ + rsbseq ip, fp, r4, asr #20 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257a48 │ │ │ │ ldr r1, [pc, #28] @ 257a4c │ │ │ │ ldr r0, [pc, #28] @ 257a50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257a54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r8, lsr #15 │ │ │ │ - addeq ip, r5, r8, asr #20 │ │ │ │ - rsbseq ip, fp, r0, ror #19 │ │ │ │ + addseq pc, r3, r8, asr #15 │ │ │ │ + addeq ip, r5, r8, ror #20 │ │ │ │ + rsbseq ip, fp, r0, lsl #20 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257a8c │ │ │ │ ldr r1, [pc, #28] @ 257a90 │ │ │ │ ldr r0, [pc, #28] @ 257a94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257a98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r4, ror #14 │ │ │ │ - addeq ip, r5, r4, lsl #20 │ │ │ │ - addeq lr, r3, r4, lsr #12 │ │ │ │ + addseq pc, r3, r4, lsl #15 │ │ │ │ + addeq ip, r5, r4, lsr #20 │ │ │ │ + addeq lr, r3, r4, asr #12 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ad0 │ │ │ │ ldr r1, [pc, #28] @ 257ad4 │ │ │ │ ldr r0, [pc, #28] @ 257ad8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257adc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, lsr #14 │ │ │ │ - addeq ip, r5, r0, asr #19 │ │ │ │ - rsbseq ip, fp, r8, asr r9 │ │ │ │ + addseq pc, r3, r0, asr #14 │ │ │ │ + addeq ip, r5, r0, ror #19 │ │ │ │ + rsbseq ip, fp, r8, ror r9 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257b14 │ │ │ │ ldr r1, [pc, #28] @ 257b18 │ │ │ │ ldr r0, [pc, #28] @ 257b1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257b20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093f6dc │ │ │ │ - addeq ip, r5, ip, ror r9 │ │ │ │ - strdeq lr, [r3], r0 │ │ │ │ + @ instruction: 0x0093f6fc │ │ │ │ + umulleq ip, r5, ip, r9 │ │ │ │ + addeq lr, r3, r0, lsl r6 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257b58 │ │ │ │ ldr r1, [pc, #28] @ 257b5c │ │ │ │ ldr r0, [pc, #28] @ 257b60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257b64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq pc, r3, r8, r6 @ │ │ │ │ - addeq ip, r5, r8, lsr r9 │ │ │ │ - addeq lr, r3, ip, asr #11 │ │ │ │ + @ instruction: 0x0093f6b8 │ │ │ │ + addeq ip, r5, r8, asr r9 │ │ │ │ + addeq lr, r3, ip, ror #11 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257b9c │ │ │ │ ldr r1, [pc, #28] @ 257ba0 │ │ │ │ ldr r0, [pc, #28] @ 257ba4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r4, asr r6 @ │ │ │ │ - strdeq ip, [r5], r8 │ │ │ │ - @ instruction: 0x007bc890 │ │ │ │ + addseq pc, r3, r4, ror r6 @ │ │ │ │ + addeq ip, r5, r8, lsl r9 │ │ │ │ + ldrheq ip, [fp], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257bdc │ │ │ │ ldr r1, [pc, #28] @ 257be0 │ │ │ │ ldr r0, [pc, #28] @ 257be4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257be8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r4, lsl r6 @ │ │ │ │ - @ instruction: 0x0085c8b4 │ │ │ │ - rsbseq ip, fp, ip, asr #16 │ │ │ │ + addseq pc, r3, r4, lsr r6 @ │ │ │ │ + ldrdeq ip, [r5], r4 │ │ │ │ + rsbseq ip, fp, ip, ror #16 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257c20 │ │ │ │ ldr r1, [pc, #28] @ 257c24 │ │ │ │ ldr r0, [pc, #28] @ 257c28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257c2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093f5d0 │ │ │ │ - addeq ip, r5, r0, ror r8 │ │ │ │ - rsbseq ip, fp, r8, lsl #16 │ │ │ │ + @ instruction: 0x0093f5f0 │ │ │ │ + umulleq ip, r5, r0, r8 │ │ │ │ + rsbseq ip, fp, r8, lsr #16 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257c60 │ │ │ │ ldr r1, [pc, #24] @ 257c64 │ │ │ │ ldr r0, [pc, #24] @ 257c68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009409d8 │ │ │ │ - addeq r0, r4, r8, asr r4 │ │ │ │ - addeq r0, r4, r0, ror r4 │ │ │ │ + @ instruction: 0x009409f8 │ │ │ │ + addeq r0, r4, r8, ror r4 │ │ │ │ + umulleq r0, r4, r0, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ca0 │ │ │ │ ldr r1, [pc, #28] @ 257ca4 │ │ │ │ ldr r0, [pc, #28] @ 257ca8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq r0, r4, ip, r9 │ │ │ │ - addeq r0, r4, r8, asr #8 │ │ │ │ - rsbseq ip, fp, ip, lsl #15 │ │ │ │ + @ instruction: 0x009409bc │ │ │ │ + addeq r0, r4, r8, ror #8 │ │ │ │ + rsbseq ip, fp, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ce0 │ │ │ │ ldr r1, [pc, #28] @ 257ce4 │ │ │ │ ldr r0, [pc, #28] @ 257ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r0, lsl fp │ │ │ │ - addeq r0, r6, r8, lsl #5 │ │ │ │ - addeq r0, r4, r8, lsl r6 │ │ │ │ + addseq r0, r4, r0, lsr fp │ │ │ │ + addeq r0, r6, r8, lsr #5 │ │ │ │ + addeq r0, r4, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257d20 │ │ │ │ ldr r1, [pc, #28] @ 257d24 │ │ │ │ ldr r0, [pc, #28] @ 257d28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00940ad0 │ │ │ │ - addeq r0, r6, r8, asr #4 │ │ │ │ - addeq r0, r4, r4, ror #11 │ │ │ │ + @ instruction: 0x00940af0 │ │ │ │ + addeq r0, r6, r8, ror #4 │ │ │ │ + addeq r0, r4, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257d60 │ │ │ │ ldr r1, [pc, #28] @ 257d64 │ │ │ │ ldr r0, [pc, #28] @ 257d68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257d6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq r0, r4, r0, sl │ │ │ │ - addeq r0, r6, r4, lsl #4 │ │ │ │ - addeq r0, r4, r8, asr #11 │ │ │ │ + @ instruction: 0x00940ab0 │ │ │ │ + addeq r0, r6, r4, lsr #4 │ │ │ │ + addeq r0, r4, r8, ror #11 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255568 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -2028,17 +2028,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 257dc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, ip, ror r5 │ │ │ │ - ldrheq r8, [r8], #-0 @ │ │ │ │ - rsbseq r8, r8, r8, asr #1 │ │ │ │ + umullseq r1, r4, ip, r5 │ │ │ │ + ldrsbeq r8, [r8], #-0 @ │ │ │ │ + rsbseq r8, r8, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255568 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2049,457 +2049,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 257e14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257e18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq r1, r4, r0, r6 │ │ │ │ - addeq r6, r4, r0, ror #17 │ │ │ │ - rsbseq ip, fp, ip, lsl r6 │ │ │ │ + @ instruction: 0x009416b0 │ │ │ │ + addeq r6, r4, r0, lsl #18 │ │ │ │ + rsbseq ip, fp, ip, lsr r6 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257e50 │ │ │ │ ldr r1, [pc, #28] @ 257e54 │ │ │ │ ldr r0, [pc, #28] @ 257e58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257e5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, ip, asr #12 │ │ │ │ - umulleq r6, r4, ip, r8 │ │ │ │ - ldrsbeq ip, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + addseq r1, r4, ip, ror #12 │ │ │ │ + @ instruction: 0x008468bc │ │ │ │ + ldrsheq ip, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257e94 │ │ │ │ ldr r1, [pc, #28] @ 257e98 │ │ │ │ ldr r0, [pc, #28] @ 257e9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r8, lsl #12 │ │ │ │ - addeq r6, r4, ip, asr r8 │ │ │ │ - @ instruction: 0x007bc598 │ │ │ │ + addseq r1, r4, r8, lsr #12 │ │ │ │ + addeq r6, r4, ip, ror r8 │ │ │ │ + ldrheq ip, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ed4 │ │ │ │ ldr r1, [pc, #28] @ 257ed8 │ │ │ │ ldr r0, [pc, #28] @ 257edc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257ee0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r8, asr #11 │ │ │ │ - addeq r6, r4, r8, lsl r8 │ │ │ │ - rsbseq ip, fp, r4, asr r5 │ │ │ │ + addseq r1, r4, r8, ror #11 │ │ │ │ + addeq r6, r4, r8, lsr r8 │ │ │ │ + rsbseq ip, fp, r4, ror r5 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257f18 │ │ │ │ ldr r1, [pc, #28] @ 257f1c │ │ │ │ ldr r0, [pc, #28] @ 257f20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257f24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r4, lsl #11 │ │ │ │ - ldrdeq r6, [r4], r4 │ │ │ │ - rsbseq ip, fp, r0, lsl r5 │ │ │ │ + addseq r1, r4, r4, lsr #11 │ │ │ │ + strdeq r6, [r4], r4 │ │ │ │ + rsbseq ip, fp, r0, lsr r5 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257f5c │ │ │ │ ldr r1, [pc, #28] @ 257f60 │ │ │ │ ldr r0, [pc, #28] @ 257f64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257f68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r0, asr #10 │ │ │ │ - umulleq r6, r4, r0, r7 │ │ │ │ - rsbseq ip, fp, ip, asr #9 │ │ │ │ + addseq r1, r4, r0, ror #10 │ │ │ │ + @ instruction: 0x008467b0 │ │ │ │ + rsbseq ip, fp, ip, ror #9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257f9c │ │ │ │ ldr r1, [pc, #24] @ 257fa0 │ │ │ │ ldr r0, [pc, #24] @ 257fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq r1, r4, r4, fp │ │ │ │ - addeq r0, r4, ip, lsl r1 │ │ │ │ - addeq r0, r4, r4, lsr r1 │ │ │ │ + @ instruction: 0x00941bb4 │ │ │ │ + addeq r0, r4, ip, lsr r1 │ │ │ │ + addeq r0, r4, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257fdc │ │ │ │ ldr r1, [pc, #28] @ 257fe0 │ │ │ │ ldr r0, [pc, #28] @ 257fe4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00941dd0 │ │ │ │ - rsbseq r7, r8, ip, lsl #29 │ │ │ │ - rsbseq r7, r8, r4, lsr #29 │ │ │ │ + @ instruction: 0x00941df0 │ │ │ │ + rsbseq r7, r8, ip, lsr #29 │ │ │ │ + rsbseq r7, r8, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25801c │ │ │ │ ldr r1, [pc, #28] @ 258020 │ │ │ │ ldr r0, [pc, #28] @ 258024 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258028 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r8, lsr #31 │ │ │ │ - strdeq r7, [r4], r0 │ │ │ │ - addeq r7, r4, ip, ror #22 │ │ │ │ + addseq r1, r4, r8, asr #31 │ │ │ │ + addeq r7, r4, r0, lsl fp │ │ │ │ + addeq r7, r4, ip, lsl #23 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258060 │ │ │ │ ldr r1, [pc, #28] @ 258064 │ │ │ │ ldr r0, [pc, #28] @ 258068 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25806c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r4, ror #30 │ │ │ │ - addeq r7, r4, ip, lsr #21 │ │ │ │ - addeq r7, r4, r8, lsr #22 │ │ │ │ + addseq r1, r4, r4, lsl #31 │ │ │ │ + addeq r7, r4, ip, asr #21 │ │ │ │ + addeq r7, r4, r8, asr #22 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2580a4 │ │ │ │ ldr r1, [pc, #28] @ 2580a8 │ │ │ │ ldr r0, [pc, #28] @ 2580ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r0, asr r2 │ │ │ │ - addeq r7, r4, r4, asr #31 │ │ │ │ - rsbseq ip, fp, r8, lsl #7 │ │ │ │ + addseq r2, r4, r0, ror r2 │ │ │ │ + addeq r7, r4, r4, ror #31 │ │ │ │ + rsbseq ip, fp, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2580e4 │ │ │ │ ldr r1, [pc, #28] @ 2580e8 │ │ │ │ ldr r0, [pc, #28] @ 2580ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2580f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r0, lsl r2 │ │ │ │ - addeq r7, r4, r0, lsl #31 │ │ │ │ - @ instruction: 0x00847fb8 │ │ │ │ + addseq r2, r4, r0, lsr r2 │ │ │ │ + addeq r7, r4, r0, lsr #31 │ │ │ │ + ldrdeq r7, [r4], r8 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258124 │ │ │ │ ldr r1, [pc, #24] @ 258128 │ │ │ │ ldr r0, [pc, #24] @ 25812c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00942cf8 │ │ │ │ - rsbseq r7, r8, r0, asr #26 │ │ │ │ - rsbseq r5, lr, r4, asr #5 │ │ │ │ + addseq r2, r4, r8, lsl sp │ │ │ │ + rsbseq r7, r8, r0, ror #26 │ │ │ │ + rsbseq r5, lr, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258164 │ │ │ │ ldr r1, [pc, #28] @ 258168 │ │ │ │ ldr r0, [pc, #28] @ 25816c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, ip, lsr sp │ │ │ │ - rsbseq r7, r8, r4, lsl #26 │ │ │ │ - rsbseq r7, r8, ip, lsl sp │ │ │ │ + addseq r2, r4, ip, asr sp │ │ │ │ + rsbseq r7, r8, r4, lsr #26 │ │ │ │ + rsbseq r7, r8, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2581a0 │ │ │ │ ldr r1, [pc, #24] @ 2581a4 │ │ │ │ ldr r0, [pc, #24] @ 2581a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r4, ror r4 │ │ │ │ - addeq lr, r4, r0, asr #17 │ │ │ │ - ldrdeq lr, [r4], r0 │ │ │ │ + umullseq r3, r4, r4, r4 │ │ │ │ + addeq lr, r4, r0, ror #17 │ │ │ │ + strdeq lr, [r4], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2581e0 │ │ │ │ ldr r1, [pc, #28] @ 2581e4 │ │ │ │ ldr r0, [pc, #28] @ 2581e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2581ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r8, ror #9 │ │ │ │ - addeq lr, r4, r8, asr sp │ │ │ │ - addeq lr, r4, r4, ror #26 │ │ │ │ + addseq r3, r4, r8, lsl #10 │ │ │ │ + addeq lr, r4, r8, ror sp │ │ │ │ + addeq lr, r4, r4, lsl #27 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258224 │ │ │ │ ldr r1, [pc, #28] @ 258228 │ │ │ │ ldr r0, [pc, #28] @ 25822c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258230 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r0, ror #13 │ │ │ │ - umulleq pc, r4, r4, ip @ │ │ │ │ - addeq pc, r4, r0, asr #28 │ │ │ │ + addseq r3, r4, r0, lsl #14 │ │ │ │ + @ instruction: 0x0084fcb4 │ │ │ │ + addeq pc, r4, r0, ror #28 │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258268 │ │ │ │ ldr r1, [pc, #28] @ 25826c │ │ │ │ ldr r0, [pc, #28] @ 258270 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r4, asr #23 │ │ │ │ - addeq r1, r5, r4, asr #27 │ │ │ │ - rsbseq ip, fp, r4, asr #3 │ │ │ │ + addseq r3, r4, r4, ror #23 │ │ │ │ + addeq r1, r5, r4, ror #27 │ │ │ │ + rsbseq ip, fp, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2582a8 │ │ │ │ ldr r1, [pc, #28] @ 2582ac │ │ │ │ ldr r0, [pc, #28] @ 2582b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r4, lsl #23 │ │ │ │ - rsbseq r7, r8, r0, asr #23 │ │ │ │ - ldrsbeq r7, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + addseq r3, r4, r4, lsr #23 │ │ │ │ + rsbseq r7, r8, r0, ror #23 │ │ │ │ + ldrsheq r7, [r8], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2582e8 │ │ │ │ ldr r1, [pc, #28] @ 2582ec │ │ │ │ ldr r0, [pc, #28] @ 2582f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00943fb8 │ │ │ │ - rsbseq r7, r8, r0, lsl #23 │ │ │ │ - @ instruction: 0x00787b98 │ │ │ │ + @ instruction: 0x00943fd8 │ │ │ │ + rsbseq r7, r8, r0, lsr #23 │ │ │ │ + ldrheq r7, [r8], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258328 │ │ │ │ ldr r1, [pc, #28] @ 25832c │ │ │ │ ldr r0, [pc, #28] @ 258330 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, ror #14 │ │ │ │ - addeq r4, r5, r4, asr sl │ │ │ │ - @ instruction: 0x00854abc │ │ │ │ + addseq r4, r4, r0, lsl #15 │ │ │ │ + addeq r4, r5, r4, ror sl │ │ │ │ + ldrdeq r4, [r5], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258368 │ │ │ │ ldr r1, [pc, #28] @ 25836c │ │ │ │ ldr r0, [pc, #28] @ 258370 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, lsr #14 │ │ │ │ - addeq r4, r5, r0, lsl sl │ │ │ │ - addeq r4, r5, r8, lsl #21 │ │ │ │ + addseq r4, r4, r0, asr #14 │ │ │ │ + addeq r4, r5, r0, lsr sl │ │ │ │ + addeq r4, r5, r8, lsr #21 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2583ac │ │ │ │ ldr r1, [pc, #28] @ 2583b0 │ │ │ │ ldr r0, [pc, #28] @ 2583b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2583b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009446dc │ │ │ │ - addeq r4, r5, ip, asr #19 │ │ │ │ - addeq r4, r5, r4, asr sl │ │ │ │ + @ instruction: 0x009446fc │ │ │ │ + addeq r4, r5, ip, ror #19 │ │ │ │ + addeq r4, r5, r4, ror sl │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2583f0 │ │ │ │ ldr r1, [pc, #28] @ 2583f4 │ │ │ │ ldr r0, [pc, #28] @ 2583f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq r4, r4, r8, r6 @ │ │ │ │ - addeq r4, r5, ip, lsl #19 │ │ │ │ - addeq r4, r5, ip, asr #20 │ │ │ │ + @ instruction: 0x009446b8 │ │ │ │ + addeq r4, r5, ip, lsr #19 │ │ │ │ + addeq r4, r5, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258430 │ │ │ │ ldr r1, [pc, #28] @ 258434 │ │ │ │ ldr r0, [pc, #28] @ 258438 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, asr r6 │ │ │ │ - addeq r4, r5, ip, asr #18 │ │ │ │ - @ instruction: 0x008549b4 │ │ │ │ + addseq r4, r4, r8, ror r6 │ │ │ │ + addeq r4, r5, ip, ror #18 │ │ │ │ + ldrdeq r4, [r5], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258470 │ │ │ │ ldr r1, [pc, #28] @ 258474 │ │ │ │ ldr r0, [pc, #28] @ 258478 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, lsl r6 │ │ │ │ - addeq r4, r5, ip, lsl #18 │ │ │ │ - addeq r4, r5, ip, lsl #20 │ │ │ │ + addseq r4, r4, r8, lsr r6 │ │ │ │ + addeq r4, r5, ip, lsr #18 │ │ │ │ + addeq r4, r5, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2584b0 │ │ │ │ ldr r1, [pc, #28] @ 2584b4 │ │ │ │ ldr r0, [pc, #28] @ 2584b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, asr #16 │ │ │ │ - addeq r5, r5, r8, lsl #19 │ │ │ │ - addeq r5, r5, r0, asr #20 │ │ │ │ + addseq r4, r4, r0, ror #16 │ │ │ │ + addeq r5, r5, r8, lsr #19 │ │ │ │ + addeq r5, r5, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2584ec │ │ │ │ ldr r1, [pc, #24] @ 2584f0 │ │ │ │ ldr r0, [pc, #24] @ 2584f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq r5, r4, r0, r0 │ │ │ │ - addeq r9, r5, r0, lsl #23 │ │ │ │ - rsbseq ip, fp, r8, lsr #18 │ │ │ │ + ldrheq r5, [r4], r0 │ │ │ │ + addeq r9, r5, r0, lsr #23 │ │ │ │ + rsbseq ip, fp, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255568 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2510,897 +2510,897 @@ │ │ │ │ ldr r0, [pc, #28] @ 258548 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r8, ror #18 │ │ │ │ - rsbseq r7, r8, r8, lsr #18 │ │ │ │ - rsbseq r7, r8, r0, asr #18 │ │ │ │ + addseq r5, r4, r8, lsl #19 │ │ │ │ + rsbseq r7, r8, r8, asr #18 │ │ │ │ + rsbseq r7, r8, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258580 │ │ │ │ ldr r1, [pc, #28] @ 258584 │ │ │ │ ldr r0, [pc, #28] @ 258588 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, ip, ror #22 │ │ │ │ - rsbseq r7, r8, r8, ror #17 │ │ │ │ - rsbseq r7, r8, r0, lsl #18 │ │ │ │ + addseq r5, r4, ip, lsl #23 │ │ │ │ + rsbseq r7, r8, r8, lsl #18 │ │ │ │ + rsbseq r7, r8, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2585bc │ │ │ │ ldr r1, [pc, #24] @ 2585c0 │ │ │ │ ldr r0, [pc, #24] @ 2585c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r4, lsl sp │ │ │ │ - rsbseq r7, r8, r8, lsr #17 │ │ │ │ - rsbseq r7, r8, r0, asr #17 │ │ │ │ + addseq r5, r4, r4, lsr sp │ │ │ │ + rsbseq r7, r8, r8, asr #17 │ │ │ │ + rsbseq r7, r8, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2585f8 │ │ │ │ ldr r1, [pc, #24] @ 2585fc │ │ │ │ ldr r0, [pc, #24] @ 258600 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r0, lsl #1 │ │ │ │ - rsbseq r7, r8, ip, ror #16 │ │ │ │ - rsbseq r7, r8, r4, lsl #17 │ │ │ │ + addseq r7, r4, r0, lsr #1 │ │ │ │ + rsbseq r7, r8, ip, lsl #17 │ │ │ │ + rsbseq r7, r8, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258634 │ │ │ │ ldr r1, [pc, #24] @ 258638 │ │ │ │ ldr r0, [pc, #24] @ 25863c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, ip, ror #3 │ │ │ │ - rsbseq r7, r8, r0, lsr r8 │ │ │ │ - rsbseq r7, r8, r8, asr #16 │ │ │ │ + addseq r7, r4, ip, lsl #4 │ │ │ │ + rsbseq r7, r8, r0, asr r8 │ │ │ │ + rsbseq r7, r8, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258670 │ │ │ │ ldr r1, [pc, #24] @ 258674 │ │ │ │ ldr r0, [pc, #24] @ 258678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umullseq r7, r4, r0, r6 │ │ │ │ - ldrsheq r7, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r7, r8, ip, lsl #16 │ │ │ │ + @ instruction: 0x009476b0 │ │ │ │ + rsbseq r7, r8, r4, lsl r8 │ │ │ │ + rsbseq r7, r8, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2586ac │ │ │ │ ldr r1, [pc, #24] @ 2586b0 │ │ │ │ ldr r0, [pc, #24] @ 2586b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r8, ror sl │ │ │ │ - ldrheq r7, [r8], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsbeq r7, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + umullseq r7, r4, r8, sl │ │ │ │ + ldrsbeq r7, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsheq r7, [r8], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2586e8 │ │ │ │ ldr r1, [pc, #24] @ 2586ec │ │ │ │ ldr r0, [pc, #24] @ 2586f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00947bf4 │ │ │ │ - rsbseq r7, r8, ip, ror r7 │ │ │ │ - @ instruction: 0x00787794 │ │ │ │ + addseq r7, r4, r4, lsl ip │ │ │ │ + @ instruction: 0x0078779c │ │ │ │ + ldrheq r7, [r8], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258724 │ │ │ │ ldr r1, [pc, #24] @ 258728 │ │ │ │ ldr r0, [pc, #24] @ 25872c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrsbeq r8, [r4], ip │ │ │ │ - rsbseq r7, r8, r0, asr #14 │ │ │ │ - rsbseq r7, r8, r8, asr r7 │ │ │ │ + ldrsheq r8, [r4], ip │ │ │ │ + rsbseq r7, r8, r0, ror #14 │ │ │ │ + rsbseq r7, r8, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258760 │ │ │ │ ldr r1, [pc, #24] @ 258764 │ │ │ │ ldr r0, [pc, #24] @ 258768 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009484f0 │ │ │ │ - rsbseq r7, r8, r4, lsl #14 │ │ │ │ - rsbseq r7, r8, ip, lsl r7 │ │ │ │ + addseq r8, r4, r0, lsl r5 │ │ │ │ + rsbseq r7, r8, r4, lsr #14 │ │ │ │ + rsbseq r7, r8, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25879c │ │ │ │ ldr r1, [pc, #24] @ 2587a0 │ │ │ │ ldr r0, [pc, #24] @ 2587a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r4, lsr #15 │ │ │ │ - rsbseq r7, r8, r8, asr #13 │ │ │ │ - rsbseq r7, r8, r0, ror #13 │ │ │ │ + addseq r8, r4, r4, asr #15 │ │ │ │ + rsbseq r7, r8, r8, ror #13 │ │ │ │ + rsbseq r7, r8, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2587d8 │ │ │ │ ldr r1, [pc, #24] @ 2587dc │ │ │ │ ldr r0, [pc, #24] @ 2587e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, ip, asr pc │ │ │ │ - rsbseq r7, r8, ip, lsl #13 │ │ │ │ - rsbseq r7, r8, r4, lsr #13 │ │ │ │ + addseq r8, r4, ip, ror pc │ │ │ │ + rsbseq r7, r8, ip, lsr #13 │ │ │ │ + rsbseq r7, r8, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258814 │ │ │ │ ldr r1, [pc, #24] @ 258818 │ │ │ │ ldr r0, [pc, #24] @ 25881c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, asr #7 │ │ │ │ - rsbseq r7, r8, r0, asr r6 │ │ │ │ - rsbseq r7, r8, r8, ror #12 │ │ │ │ + addseq r9, r4, ip, ror #7 │ │ │ │ + rsbseq r7, r8, r0, ror r6 │ │ │ │ + rsbseq r7, r8, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258850 │ │ │ │ ldr r1, [pc, #24] @ 258854 │ │ │ │ ldr r0, [pc, #24] @ 258858 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009498dc │ │ │ │ - rsbseq r7, r8, r4, lsl r6 │ │ │ │ - rsbseq r7, r8, ip, lsr #12 │ │ │ │ + @ instruction: 0x009498fc │ │ │ │ + rsbseq r7, r8, r4, lsr r6 │ │ │ │ + rsbseq r7, r8, ip, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25888c │ │ │ │ ldr r1, [pc, #24] @ 258890 │ │ │ │ ldr r0, [pc, #24] @ 258894 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r4, ror pc │ │ │ │ - ldrsbeq r7, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrsheq r7, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + umullseq r9, r4, r4, pc @ │ │ │ │ + ldrsheq r7, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r7, r8, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2588cc │ │ │ │ ldr r1, [pc, #28] @ 2588d0 │ │ │ │ ldr r0, [pc, #28] @ 2588d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, asr pc │ │ │ │ - addeq r2, r8, ip, lsl r4 │ │ │ │ - addeq r2, r8, r0, asr #10 │ │ │ │ + addseq r9, r4, ip, ror pc │ │ │ │ + addeq r2, r8, ip, lsr r4 │ │ │ │ + addeq r2, r8, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25890c │ │ │ │ ldr r1, [pc, #28] @ 258910 │ │ │ │ ldr r0, [pc, #28] @ 258914 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsl r0 │ │ │ │ - umulleq r2, r8, r8, r5 │ │ │ │ - @ instruction: 0x008825b0 │ │ │ │ + addseq sl, r4, ip, lsr r0 │ │ │ │ + @ instruction: 0x008825b8 │ │ │ │ + ldrdeq r2, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258948 │ │ │ │ ldr r1, [pc, #24] @ 25894c │ │ │ │ ldr r0, [pc, #24] @ 258950 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, lsr #1 │ │ │ │ - rsbseq r7, r8, ip, lsl r5 │ │ │ │ - rsbseq r7, r8, r4, lsr r5 │ │ │ │ + addseq sl, r4, r8, asr #1 │ │ │ │ + rsbseq r7, r8, ip, lsr r5 │ │ │ │ + rsbseq r7, r8, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258984 │ │ │ │ ldr r1, [pc, #24] @ 258988 │ │ │ │ ldr r0, [pc, #24] @ 25898c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, asr #5 │ │ │ │ - rsbseq r7, r8, r0, ror #9 │ │ │ │ - rsbseq r4, lr, r4, ror #20 │ │ │ │ + addseq sl, r4, r0, ror #5 │ │ │ │ + rsbseq r7, r8, r0, lsl #10 │ │ │ │ + rsbseq r4, lr, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2589c4 │ │ │ │ ldr r1, [pc, #28] @ 2589c8 │ │ │ │ ldr r0, [pc, #28] @ 2589cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2589d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, lsl #5 │ │ │ │ - addeq r3, r8, r4, lsl #5 │ │ │ │ - ldrdeq r3, [r8], r8 │ │ │ │ + addseq sl, r4, r4, lsr #5 │ │ │ │ + addeq r3, r8, r4, lsr #5 │ │ │ │ + strdeq r3, [r8], r8 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258a08 │ │ │ │ ldr r1, [pc, #28] @ 258a0c │ │ │ │ ldr r0, [pc, #28] @ 258a10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, asr #4 │ │ │ │ - rsbseq r7, r8, r0, ror #8 │ │ │ │ - rsbseq r7, r8, r8, ror r4 │ │ │ │ + addseq sl, r4, r0, ror #4 │ │ │ │ + rsbseq r7, r8, r0, lsl #9 │ │ │ │ + @ instruction: 0x00787498 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258a48 │ │ │ │ ldr r1, [pc, #28] @ 258a4c │ │ │ │ ldr r0, [pc, #28] @ 258a50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsr #10 │ │ │ │ - rsbseq r7, r8, r0, lsr #8 │ │ │ │ - rsbseq r4, lr, r4, lsr #19 │ │ │ │ + addseq sl, r4, ip, asr #10 │ │ │ │ + rsbseq r7, r8, r0, asr #8 │ │ │ │ + rsbseq r4, lr, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258a88 │ │ │ │ ldr r1, [pc, #28] @ 258a8c │ │ │ │ ldr r0, [pc, #28] @ 258a90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, ror #9 │ │ │ │ - addeq r3, r8, r0, ror r4 │ │ │ │ - addeq r8, r0, r0, lsr #4 │ │ │ │ + addseq sl, r4, ip, lsl #10 │ │ │ │ + umulleq r3, r8, r0, r4 │ │ │ │ + addeq r8, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258ac8 │ │ │ │ ldr r1, [pc, #28] @ 258acc │ │ │ │ ldr r0, [pc, #28] @ 258ad0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsl #14 │ │ │ │ - rsbseq r7, r8, r0, lsr #7 │ │ │ │ - rsbseq r4, lr, r4, lsr #18 │ │ │ │ + addseq sl, r4, ip, lsr #14 │ │ │ │ + rsbseq r7, r8, r0, asr #7 │ │ │ │ + rsbseq r4, lr, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258b08 │ │ │ │ ldr r1, [pc, #28] @ 258b0c │ │ │ │ ldr r0, [pc, #28] @ 258b10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, asr #13 │ │ │ │ - rsbseq r7, r8, r0, ror #6 │ │ │ │ - rsbseq r7, r8, r8, ror r3 │ │ │ │ + addseq sl, r4, ip, ror #13 │ │ │ │ + rsbseq r7, r8, r0, lsl #7 │ │ │ │ + @ instruction: 0x00787398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258b44 │ │ │ │ ldr r1, [pc, #24] @ 258b48 │ │ │ │ ldr r0, [pc, #24] @ 258b4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, asr #15 │ │ │ │ - @ instruction: 0x008839b8 │ │ │ │ - addeq r3, r8, r8, asr #19 │ │ │ │ + addseq sl, r4, r8, ror #15 │ │ │ │ + ldrdeq r3, [r8], r8 │ │ │ │ + addeq r3, r8, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258b80 │ │ │ │ ldr r1, [pc, #24] @ 258b84 │ │ │ │ ldr r0, [pc, #24] @ 258b88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a7d8 │ │ │ │ - rsbseq r7, r8, r4, ror #5 │ │ │ │ - ldrsheq r7, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x0094a7f8 │ │ │ │ + rsbseq r7, r8, r4, lsl #6 │ │ │ │ + rsbseq r7, r8, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258bbc │ │ │ │ ldr r1, [pc, #24] @ 258bc0 │ │ │ │ ldr r0, [pc, #24] @ 258bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, ror #15 │ │ │ │ - rsbseq r7, r8, r8, lsr #5 │ │ │ │ - rsbseq r7, r8, r0, asr #5 │ │ │ │ + addseq sl, r4, r4, lsl #16 │ │ │ │ + rsbseq r7, r8, r8, asr #5 │ │ │ │ + rsbseq r7, r8, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258bf8 │ │ │ │ ldr r1, [pc, #24] @ 258bfc │ │ │ │ ldr r0, [pc, #24] @ 258c00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, lsr #16 │ │ │ │ - rsbseq r7, r8, ip, ror #4 │ │ │ │ - ldrsheq r4, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + addseq sl, r4, r4, asr #16 │ │ │ │ + rsbseq r7, r8, ip, lsl #5 │ │ │ │ + rsbseq r4, lr, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258c38 │ │ │ │ ldr r1, [pc, #28] @ 258c3c │ │ │ │ ldr r0, [pc, #28] @ 258c40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, lsl r8 │ │ │ │ - rsbseq r7, r8, r0, lsr r2 │ │ │ │ - ldrheq r4, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + addseq sl, r4, r4, lsr r8 │ │ │ │ + rsbseq r7, r8, r0, asr r2 │ │ │ │ + ldrsbeq r4, [lr], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258c78 │ │ │ │ ldr r1, [pc, #28] @ 258c7c │ │ │ │ ldr r0, [pc, #28] @ 258c80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a7d4 │ │ │ │ - ldrsheq r7, [r8], #-16 @ │ │ │ │ - rsbseq r7, r8, r8, lsl #4 │ │ │ │ + @ instruction: 0x0094a7f4 │ │ │ │ + rsbseq r7, r8, r0, lsl r2 │ │ │ │ + rsbseq r7, r8, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258cb8 │ │ │ │ ldr r1, [pc, #28] @ 258cbc │ │ │ │ ldr r0, [pc, #28] @ 258cc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a8f0 │ │ │ │ - ldrheq r7, [r8], #-16 @ │ │ │ │ - rsbseq r7, r8, r8, asr #3 │ │ │ │ + addseq sl, r4, r0, lsl r9 │ │ │ │ + ldrsbeq r7, [r8], #-16 @ │ │ │ │ + rsbseq r7, r8, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258cf4 │ │ │ │ ldr r1, [pc, #24] @ 258cf8 │ │ │ │ ldr r0, [pc, #24] @ 258cfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, asr r9 │ │ │ │ - rsbseq r7, r8, r0, ror r1 │ │ │ │ - ldrsheq r4, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + addseq sl, r4, r4, ror r9 │ │ │ │ + @ instruction: 0x00787190 │ │ │ │ + rsbseq r4, lr, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258d34 │ │ │ │ ldr r1, [pc, #28] @ 258d38 │ │ │ │ ldr r0, [pc, #28] @ 258d3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, lsl r9 │ │ │ │ - rsbseq r7, r8, r4, lsr r1 │ │ │ │ - rsbseq r7, r8, ip, asr #2 │ │ │ │ + addseq sl, r4, r8, lsr r9 │ │ │ │ + rsbseq r7, r8, r4, asr r1 │ │ │ │ + rsbseq r7, r8, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258d74 │ │ │ │ ldr r1, [pc, #28] @ 258d78 │ │ │ │ ldr r0, [pc, #28] @ 258d7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258d80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, ror #19 │ │ │ │ - addeq r4, r8, r0, lsr #32 │ │ │ │ - addeq r4, r8, r8, lsr r0 │ │ │ │ + addseq sl, r4, ip, lsl #20 │ │ │ │ + addeq r4, r8, r0, asr #32 │ │ │ │ + addeq r4, r8, r8, asr r0 │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258db8 │ │ │ │ ldr r1, [pc, #28] @ 258dbc │ │ │ │ ldr r0, [pc, #28] @ 258dc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258dc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, lsr #19 │ │ │ │ - ldrdeq r3, [r8], ip │ │ │ │ - addeq r4, r8, r8, lsr #32 │ │ │ │ + addseq sl, r4, r8, asr #19 │ │ │ │ + strdeq r3, [r8], ip │ │ │ │ + addeq r4, r8, r8, asr #32 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258df8 │ │ │ │ ldr r1, [pc, #24] @ 258dfc │ │ │ │ ldr r0, [pc, #24] @ 258e00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094abdc │ │ │ │ - addeq r4, r8, r0, lsr #19 │ │ │ │ - @ instruction: 0x008849b8 │ │ │ │ + @ instruction: 0x0094abfc │ │ │ │ + addeq r4, r8, r0, asr #19 │ │ │ │ + ldrdeq r4, [r8], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258e38 │ │ │ │ ldr r1, [pc, #28] @ 258e3c │ │ │ │ ldr r0, [pc, #28] @ 258e40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, lsr #23 │ │ │ │ - addeq r4, r8, r4, ror #18 │ │ │ │ - addeq r4, r8, ip, ror r9 │ │ │ │ + addseq sl, r4, r0, asr #23 │ │ │ │ + addeq r4, r8, r4, lsl #19 │ │ │ │ + umulleq r4, r8, ip, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258e78 │ │ │ │ ldr r1, [pc, #28] @ 258e7c │ │ │ │ ldr r0, [pc, #28] @ 258e80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, ror #22 │ │ │ │ - addeq r4, r8, r4, lsr #18 │ │ │ │ - addeq r4, r8, r0, asr r9 │ │ │ │ + addseq sl, r4, r0, lsl #23 │ │ │ │ + addeq r4, r8, r4, asr #18 │ │ │ │ + addeq r4, r8, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258eb8 │ │ │ │ ldr r1, [pc, #28] @ 258ebc │ │ │ │ ldr r0, [pc, #28] @ 258ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, lsr #22 │ │ │ │ - addeq r4, r8, r4, ror #17 │ │ │ │ - addeq r4, r8, r0, lsl r9 │ │ │ │ + addseq sl, r4, r0, asr #22 │ │ │ │ + addeq r4, r8, r4, lsl #18 │ │ │ │ + addeq r4, r8, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258ef8 │ │ │ │ ldr r1, [pc, #28] @ 258efc │ │ │ │ ldr r0, [pc, #28] @ 258f00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094afd8 │ │ │ │ - rsbseq r6, r8, r0, ror pc │ │ │ │ - rsbseq r6, r8, r8, lsl #31 │ │ │ │ + @ instruction: 0x0094aff8 │ │ │ │ + @ instruction: 0x00786f90 │ │ │ │ + rsbseq r6, r8, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258f38 │ │ │ │ ldr r1, [pc, #28] @ 258f3c │ │ │ │ ldr r0, [pc, #28] @ 258f40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsr r0 │ │ │ │ - rsbseq r6, r8, r0, lsr pc │ │ │ │ - ldrheq r4, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + addseq fp, r4, r4, asr r0 │ │ │ │ + rsbseq r6, r8, r0, asr pc │ │ │ │ + ldrsbeq r4, [lr], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258f74 │ │ │ │ ldr r1, [pc, #24] @ 258f78 │ │ │ │ ldr r0, [pc, #24] @ 258f7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsr #3 │ │ │ │ - ldrsheq r6, [r8], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r4, lr, r4, ror r4 │ │ │ │ + addseq fp, r4, r4, asr #3 │ │ │ │ + rsbseq r6, r8, r0, lsl pc │ │ │ │ + @ instruction: 0x007e4494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258fb4 │ │ │ │ ldr r1, [pc, #28] @ 258fb8 │ │ │ │ ldr r0, [pc, #28] @ 258fbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, ror #2 │ │ │ │ - ldrheq r6, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r6, r8, ip, asr #29 │ │ │ │ + addseq fp, r4, r8, lsl #3 │ │ │ │ + ldrsbeq r6, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r6, r8, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258ff4 │ │ │ │ ldr r1, [pc, #28] @ 258ff8 │ │ │ │ ldr r0, [pc, #28] @ 258ffc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsl #12 │ │ │ │ - rsbseq lr, r8, r8, asr r7 │ │ │ │ - rsbseq lr, r8, ip, ror #14 │ │ │ │ + addseq fp, r4, r4, lsr #12 │ │ │ │ + rsbseq lr, r8, r8, ror r7 │ │ │ │ + rsbseq lr, r8, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 259030 │ │ │ │ ldr r1, [pc, #24] @ 259034 │ │ │ │ ldr r0, [pc, #24] @ 259038 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, asr #13 │ │ │ │ - rsbseq fp, r9, r4, ror r7 │ │ │ │ - rsbseq fp, r9, r8, lsl #15 │ │ │ │ + addseq fp, r4, r0, ror #13 │ │ │ │ + @ instruction: 0x0079b794 │ │ │ │ + rsbseq fp, r9, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259070 │ │ │ │ ldr r1, [pc, #28] @ 259074 │ │ │ │ ldr r0, [pc, #28] @ 259078 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsl #13 │ │ │ │ - rsbseq fp, r9, r8, lsr r7 │ │ │ │ - rsbseq fp, r9, r8, lsl #15 │ │ │ │ + addseq fp, r4, r4, lsr #13 │ │ │ │ + rsbseq fp, r9, r8, asr r7 │ │ │ │ + rsbseq fp, r9, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2590b0 │ │ │ │ ldr r1, [pc, #28] @ 2590b4 │ │ │ │ ldr r0, [pc, #28] @ 2590b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, asr #12 │ │ │ │ - ldrsheq fp, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq fp, r9, r8, asr #14 │ │ │ │ + addseq fp, r4, r4, ror #12 │ │ │ │ + rsbseq fp, r9, r8, lsl r7 │ │ │ │ + rsbseq fp, r9, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2590ec │ │ │ │ ldr r1, [pc, #24] @ 2590f0 │ │ │ │ ldr r0, [pc, #24] @ 2590f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, ror #12 │ │ │ │ - ldrheq fp, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq fp, r9, r8, lsl #14 │ │ │ │ + addseq fp, r4, r4, lsl #13 │ │ │ │ + ldrsbeq fp, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq fp, r9, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25912c │ │ │ │ ldr r1, [pc, #28] @ 259130 │ │ │ │ ldr r0, [pc, #28] @ 259134 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsr #12 │ │ │ │ - rsbseq fp, r9, ip, ror r6 │ │ │ │ - rsbseq fp, r9, ip, asr #13 │ │ │ │ + addseq fp, r4, r8, asr #12 │ │ │ │ + @ instruction: 0x0079b69c │ │ │ │ + rsbseq fp, r9, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25916c │ │ │ │ ldr r1, [pc, #28] @ 259170 │ │ │ │ ldr r0, [pc, #28] @ 259174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, ror #11 │ │ │ │ - rsbseq fp, r9, ip, lsr r6 │ │ │ │ - rsbseq fp, r9, ip, lsl #13 │ │ │ │ + addseq fp, r4, r8, lsl #12 │ │ │ │ + rsbseq fp, r9, ip, asr r6 │ │ │ │ + rsbseq fp, r9, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2591a8 │ │ │ │ ldr r1, [pc, #24] @ 2591ac │ │ │ │ ldr r0, [pc, #24] @ 2591b0 │ │ │ │ ldr r2, [pc, #24] @ 2591b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, ror #25 │ │ │ │ - addeq r7, r8, r8, lsl #2 │ │ │ │ - umulleq r7, r8, ip, r1 │ │ │ │ + addseq fp, r4, r0, lsl #26 │ │ │ │ + addeq r7, r8, r8, lsr #2 │ │ │ │ + @ instruction: 0x008871bc │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2591ec │ │ │ │ ldr r1, [pc, #28] @ 2591f0 │ │ │ │ ldr r0, [pc, #28] @ 2591f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, ror #30 │ │ │ │ - addeq r7, r8, r8, lsl #21 │ │ │ │ - addeq r5, r2, r0, ror #13 │ │ │ │ + addseq fp, r4, r0, lsl #31 │ │ │ │ + addeq r7, r8, r8, lsr #21 │ │ │ │ + addeq r5, r2, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25922c │ │ │ │ ldr r1, [pc, #28] @ 259230 │ │ │ │ ldr r0, [pc, #28] @ 259234 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 259238 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, lsr #30 │ │ │ │ - addeq r7, r8, r4, asr #20 │ │ │ │ - umulleq r5, r2, ip, r6 │ │ │ │ + addseq fp, r4, r0, asr #30 │ │ │ │ + addeq r7, r8, r4, ror #20 │ │ │ │ + @ instruction: 0x008256bc │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259270 │ │ │ │ ldr r1, [pc, #28] @ 259274 │ │ │ │ ldr r0, [pc, #28] @ 259278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25927c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094bedc │ │ │ │ - addeq r7, r8, r0, lsl #20 │ │ │ │ - umulleq r7, r8, r0, sl │ │ │ │ + @ instruction: 0x0094befc │ │ │ │ + addeq r7, r8, r0, lsr #20 │ │ │ │ + @ instruction: 0x00887ab0 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2592b4 │ │ │ │ ldr r1, [pc, #28] @ 2592b8 │ │ │ │ ldr r0, [pc, #28] @ 2592bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, asr #20 │ │ │ │ - addeq r9, r8, ip, asr #23 │ │ │ │ - addeq r9, r8, r4, ror #23 │ │ │ │ + addseq pc, r4, r4, ror #20 │ │ │ │ + addeq r9, r8, ip, ror #23 │ │ │ │ + addeq r9, r8, r4, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 2592d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r3, r0, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 2593a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 255178 │ │ │ │ ldr r5, [pc, #156] @ 2593a4 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 992dd0 │ │ │ │ + bl 992df0 │ │ │ │ ldr r2, [pc, #148] @ 2593a8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 2593ac │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3424,72 +3424,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 9a52cc │ │ │ │ + bl 9a52ec │ │ │ │ ldr r0, [pc, #40] @ 2593bc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9da348 │ │ │ │ + b 9da368 │ │ │ │ adcseq r9, r4, ip, lsr #6 │ │ │ │ adceq r1, r5, r4, lsl fp │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r1, r0, ip, lsl lr │ │ │ │ andeq r2, r0, r4, lsl #25 │ │ │ │ andeq r4, r0, ip, lsl #12 │ │ │ │ andeq r3, r5, r0, ror #11 │ │ │ │ andeq r3, r5, ip, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 2593d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r5, r5, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 2593e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r6, r5, ip, asr ip │ │ │ │ ldr r0, [pc, #8] @ 2593f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r6, r5, r8, asr ip │ │ │ │ ldr r0, [pc, #8] @ 25940c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ muleq r5, r4, pc @ │ │ │ │ ldr r0, [pc, #8] @ 259420 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r4, r6, r4, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 259434 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r4, r6, r0, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 259448 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r7, r6, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 25945c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r9, r6, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 259470 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq fp, r6, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 259590 │ │ │ │ ldr r2, [pc, #260] @ 259594 │ │ │ │ @@ -3550,1517 +3550,1517 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 2595ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r5, r8, r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bge fed0404c <__bss_end__@@Base+0xfdf3b3fc> │ │ │ │ bge fed0404c <__bss_end__@@Base+0xfdf3b3fc> │ │ │ │ adcseq r9, r4, ip, lsl r6 │ │ │ │ adcseq r9, r4, r0, lsl #12 │ │ │ │ adceq r1, r5, ip, ror #17 │ │ │ │ - rsbseq r0, r9, r4, lsl r2 │ │ │ │ + rsbseq r0, r9, r4, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 2595c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq pc, r9, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 2595d4 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq sl, sl, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 2595e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq fp, sl, r4, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 2595fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq fp, sl, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 259610 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq ip, sl, r0, ror sl │ │ │ │ ldr r0, [pc, #8] @ 259624 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq pc, sl, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 259638 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r1, fp, r4, ror pc │ │ │ │ ldr r0, [pc, #8] @ 25964c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x000b3ab4 │ │ │ │ ldr r0, [pc, #8] @ 259660 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r6, fp, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 259674 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x000b8eb8 │ │ │ │ ldr r0, [pc, #8] @ 259688 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq ip, fp, r0, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 25969c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq lr, fp, ip, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 2596b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r1, ip, ip, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 2596c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r5, ip, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2596d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r6, ip, r8, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 2596ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r7, ip, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 259700 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ muleq ip, r4, r8 │ │ │ │ ldr r0, [pc, #8] @ 259714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r9, ip, ip, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 259728 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq sl, ip, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 25973c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq sl, ip, ip, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 259750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq sl, ip, ip, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 259764 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x000cbcb8 │ │ │ │ ldr r0, [pc, #8] @ 259778 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq ip, ip, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 25978c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq sp, ip, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 2597a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq lr, ip, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 2597b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ muleq ip, r8, r7 │ │ │ │ ldr r0, [pc, #8] @ 2597c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq pc, ip, r4, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 2597dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r1, sp, r8, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 2597f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r1, sp, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 259804 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ muleq sp, r8, lr │ │ │ │ ldr r0, [pc, #8] @ 259818 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq pc, sp, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 25982c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq pc, sp, r0, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 259840 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r5, lr, r0, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 259854 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ strdeq r5, [lr], -r0 │ │ │ │ ldr r0, [pc, #8] @ 259868 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r6, lr, r4, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 25987c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r7, lr, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 259890 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r7, lr, r4, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 2598a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r8, lr, r8, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 2598b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andeq r1, pc, r8, lsr r5 @ │ │ │ │ ldr r0, [pc, #8] @ 2598cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r2, r1, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 2598e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r3, r1, r0, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 2598f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r9, r1, r4, asr lr │ │ │ │ ldr r0, [pc, #8] @ 259908 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq sp, r1, r0, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 25991c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mulseq r1, r8, fp │ │ │ │ ldr r0, [pc, #8] @ 259930 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq pc, r1, r4, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 259944 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r0, r2, r0, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 259958 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r2, r2, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25996c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r8, r2, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 259980 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r8, r2, r0, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 259994 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r9, r2, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 2599a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x001338d8 │ │ │ │ ldr r0, [pc, #8] @ 2599bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r5, r3, ip, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 2599d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r6, r3, r4, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 2599e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r7, r3, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 2599f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r7, r3, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 259a0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x00137eb4 │ │ │ │ ldr r0, [pc, #8] @ 259a20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x001386dc │ │ │ │ ldr r0, [pc, #8] @ 259a34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x00138bbc │ │ │ │ ldr r0, [pc, #8] @ 259a48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r9, r3, r0, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 259a5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq sl, r3, r4, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 259a70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq sl, r3, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 259a84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq fp, r3, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 259a98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq fp, r3, r4, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 259aac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq ip, r3, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 259ac0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq ip, r3, r0, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 259ad4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq ip, r3, r8, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 259ae8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq sp, r3, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 259afc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq sp, r3, ip, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 259b10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r0, r4, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 259b24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x001417b4 │ │ │ │ ldr r0, [pc, #8] @ 259b38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r1, r4, r4, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 259b4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r3, r4, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 259b60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r3, r4, r0, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 259b74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r6, r4, r0, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 259b88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq fp, r4, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 259b9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r4, r5, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 259bb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mulseq r6, r8, sl │ │ │ │ ldr r0, [pc, #8] @ 259bc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r5, r6, r8, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 259bd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x00171bf8 │ │ │ │ ldr r0, [pc, #8] @ 259bec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r5, r7, r4, asr sl │ │ │ │ ldr r0, [pc, #8] @ 259c00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x00178ebc │ │ │ │ ldr r0, [pc, #8] @ 259c14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq lr, r7, r8, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 259c28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq pc, r7, r8, ror sl @ │ │ │ │ ldr r0, [pc, #8] @ 259c3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r2, r8, r4, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 259c50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r4, r8, r0, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 259c64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x0018e3f0 │ │ │ │ ldr r0, [pc, #8] @ 259c78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq lr, r8, r4, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 259c8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq lr, r8, r4, asr lr │ │ │ │ ldr r0, [pc, #8] @ 259ca0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r0, r9, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 259cb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r1, r9, r4, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 259cc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x001b3ef4 │ │ │ │ ldr r0, [pc, #8] @ 259cdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x001b5ebc │ │ │ │ ldr r0, [pc, #8] @ 259cf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x001b69f0 │ │ │ │ ldr r0, [pc, #8] @ 259d04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r6, fp, r8, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 259d18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq sl, fp, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 259d2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mulseq fp, ip, r5 │ │ │ │ ldr r0, [pc, #8] @ 259d40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq pc, fp, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 259d54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r7, ip, r0, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 259d68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r8, ip, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 259d7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r4, sp, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 259d90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r4, sp, r8, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 259da4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r4, sp, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 259db8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r4, sp, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 259dcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x001d55f0 │ │ │ │ ldr r0, [pc, #8] @ 259de0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r5, sp, r0, ror sl │ │ │ │ ldr r0, [pc, #8] @ 259df4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r6, sp, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 259e08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r6, sp, r0, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 259e1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x001d68f0 │ │ │ │ ldr r0, [pc, #8] @ 259e30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r8, sp, ip, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 259e44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x001d91fc │ │ │ │ ldr r0, [pc, #8] @ 259e58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq lr, sp, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 259e6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ ldrsbeq r7, [lr], -ip │ │ │ │ ldr r0, [pc, #8] @ 259e80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x001e8ef0 │ │ │ │ ldr r0, [pc, #8] @ 259e94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq lr, lr, r4, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 259ea8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r0, pc, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 259ebc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ andseq r8, pc, r8, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 259ed0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r3, r0, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 259ee4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r9, r0, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 259ef8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r0, r1, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 259f0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaeq r1, r4, ip, r0 │ │ │ │ ldr r0, [pc, #8] @ 259f20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r1, r1, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 259f34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r8, r1, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 259f48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq sl, r1, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 259f5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r0, r2, r4, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 259f70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ ldrdeq r0, [r2], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 259f84 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r1, r2, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 259f98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r5, r2, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 259fac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r6, r2, r4, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 259fc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ ldrdeq r6, [r2], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 259fd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r8, r2, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 259fe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r8, r2, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 259ffc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaeq r2, r4, r3, r9 │ │ │ │ ldr r0, [pc, #8] @ 25a010 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq ip, r2, r0, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 25a024 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ ldrdeq sp, [r2], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a038 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r3, r3, r8, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 25a04c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r4, r3, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 25a060 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq sp, r3, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25a074 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ strdeq r6, [r4], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a088 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r2, r5, r0, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 25a09c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r3, r5, r8, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 25a0b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq sp, r5, r0, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 25a0c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x0025e6b4 │ │ │ │ ldr r0, [pc, #8] @ 25a0d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq lr, r5, ip, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 25a0ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq lr, r5, r8, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 25a100 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r0, r6, r8, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25a114 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r1, r6, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 25a128 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r1, r6, ip, asr fp │ │ │ │ ldr r0, [pc, #8] @ 25a13c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r3, r6, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 25a150 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r3, r6, r0, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 25a164 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r3, r6, ip, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 25a178 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r5, r6, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 25a18c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r6, r6, r4, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 25a1a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r8, r6, r8, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 25a1b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaeq r6, r0, r5, r9 │ │ │ │ ldr r0, [pc, #8] @ 25a1c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq pc, r6, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 25a1dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r1, r7, ip, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 25a1f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r1, r7, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 25a204 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r2, r7, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 25a218 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r2, r7, r8, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 25a22c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r5, r7, r0, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 25a240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x0027c9b8 │ │ │ │ ldr r0, [pc, #8] @ 25a254 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq sp, r7, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 25a268 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r3, r8, ip, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 25a27c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r6, r8, ip, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25a290 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r8, r8, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25a2a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ strdeq r9, [r8], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25a2b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq lr, r8, ip, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 25a2cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r6, r9, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25a2e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r6, r9, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 25a2f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r7, r9, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 25a308 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ strdeq r7, [r9], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a31c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaeq r9, r4, r3, r7 │ │ │ │ ldr r0, [pc, #8] @ 25a330 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r7, r9, r8, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 25a344 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r7, r9, r0, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 25a358 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r7, r9, ip, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 25a36c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r7, r9, r0, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 25a380 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r7, r9, r0, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 25a394 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r7, r9, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 25a3a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x002981b4 │ │ │ │ ldr r0, [pc, #8] @ 25a3bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ strdeq r8, [r9], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25a3d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r0, sl, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25a3e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq sl, sl, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25a3f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaeq sl, r8, r3, sl │ │ │ │ ldr r0, [pc, #8] @ 25a40c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaeq sl, ip, sl, fp │ │ │ │ ldr r0, [pc, #8] @ 25a420 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq ip, sl, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25a434 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq sp, sl, r8, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 25a448 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq sp, sl, r8, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 25a45c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r3, fp, r0, lsr #30 │ │ │ │ ldr r0, [pc, #4] @ 25a46c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992710 │ │ │ │ + b 992730 │ │ │ │ adcseq r9, r4, ip, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25a480 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r3, ip, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 25a494 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaeq sp, r4, fp, r3 │ │ │ │ ldr r0, [pc, #8] @ 25a4a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r6, sp, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 25a4bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r7, sp, r4, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 25a4d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r8, sp, r8, asr sl │ │ │ │ ldr r0, [pc, #8] @ 25a4e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x002d8bb4 │ │ │ │ ldr r0, [pc, #8] @ 25a4f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaeq sp, r4, r5, sl │ │ │ │ ldr r0, [pc, #8] @ 25a50c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq sl, sp, ip, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 25a520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x002daeb4 │ │ │ │ ldr r0, [pc, #8] @ 25a534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq fp, sp, ip, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 25a548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq fp, sp, ip, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 25a55c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ strdeq fp, [sp], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq ip, sp, r0, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 25a584 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ strdeq ip, [sp], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a598 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq sp, sp, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25a5ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq sp, sp, ip, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 25a5c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ strdeq lr, [sp], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a5d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq lr, sp, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 25a5e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r0, lr, r8, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 25a5fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r2, lr, r0, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25a610 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r3, lr, ip, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 25a624 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r9, lr, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 25a638 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eoreq r2, pc, ip, asr ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a64c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x003011b8 │ │ │ │ ldr r0, [pc, #8] @ 25a660 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq r2, r0, r8, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 25a670 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992710 │ │ │ │ + b 992730 │ │ │ │ adcseq sl, r4, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 25a684 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq r9, r1, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 25a698 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq r4, r2, r4, lsr sp │ │ │ │ ldr r0, [pc, #4] @ 25a6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992710 │ │ │ │ + b 992730 │ │ │ │ adcseq sl, r5, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 25a758 │ │ │ │ ldr r3, [pc, #148] @ 25a75c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74a2a4 │ │ │ │ + bl 74a2c4 │ │ │ │ ldr r2, [pc, #128] @ 25a760 │ │ │ │ ldr r1, [pc, #128] @ 25a764 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9826d0 │ │ │ │ + bl 9826f0 │ │ │ │ ldr r0, [pc, #92] @ 25a768 │ │ │ │ ldr r2, [pc, #92] @ 25a76c │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 25a770 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9826d0 │ │ │ │ + bl 9826f0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adceq r0, r5, r0, ror #14 │ │ │ │ andeq r1, r0, r4, asr #15 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - rsbseq lr, pc, r0, asr #17 │ │ │ │ + rsbseq lr, pc, r0, ror #17 │ │ │ │ andeq r1, r0, r8, asr #19 │ │ │ │ @ instruction: 0x000042bc │ │ │ │ - @ instruction: 0x007fe89c │ │ │ │ + ldrheq lr, [pc], #-140 @ │ │ │ │ ldr r0, [pc, #8] @ 25a784 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq ip, r2, ip, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 25a798 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq lr, r2, r8, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 25a7ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq lr, r2, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 25a7c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq r0, r3, r4, ror #4 │ │ │ │ ldr r3, [pc, #16] @ 25a7dc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 992710 │ │ │ │ + b 992730 │ │ │ │ adcseq sl, r5, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 25a7f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq fp, r3, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 25a804 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x003412d0 │ │ │ │ ldr r0, [pc, #8] @ 25a818 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq r2, r4, ip, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25a82c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaseq r4, r8, r9, sp │ │ │ │ ldr r0, [pc, #8] @ 25a840 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq sp, r4, r8, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 25a854 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq sp, r4, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 25a868 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq r5, r5, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 25a87c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq r7, r5, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 25a890 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ @ instruction: 0x00357fb4 │ │ │ │ ldr r1, [pc, #12] @ 25a8a8 │ │ │ │ ldr r2, [pc, #12] @ 25a8ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 5b4714 │ │ │ │ - ldrheq sp, [r2], r4 │ │ │ │ + ldrsbeq sp, [r2], r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 25a8c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq r2, r6, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 25a8d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaseq r6, r4, r9, r2 │ │ │ │ ldr r0, [pc, #8] @ 25a8e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq r4, r6, r0, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 25a8fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaseq r6, r8, pc, r9 @ │ │ │ │ ldr r0, [pc, #8] @ 25a910 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaseq r6, r4, pc, r9 @ │ │ │ │ ldr r0, [pc, #8] @ 25a924 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq sl, r6, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 25a938 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq sl, r6, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 25a94c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq lr, r6, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 25a960 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq r1, r7, r0, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 25a974 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq r8, r7, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25a988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq r8, r7, r0, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 25a99c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ eorseq sl, r7, r4, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 25a9b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ + b 9957dc │ │ │ │ mlaseq r7, r0, r1, fp │ │ │ │ ldr r0, [pc, #8] @ 25a9c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq lr, r4, r8, ror #7 │ │ │ │ + b 9957dc │ │ │ │ + subeq lr, r4, r4, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 25a9d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r1, r5, r8, ror #17 │ │ │ │ + b 9957dc │ │ │ │ + subeq r1, r5, r4, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 25a9ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r2, r5, r8, lsr r4 │ │ │ │ + b 9957dc │ │ │ │ + subeq r2, r5, r4, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 25aa00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x00456f98 │ │ │ │ + b 9957dc │ │ │ │ + strheq r6, [r5], #-244 @ 0xffffff0c │ │ │ │ ldr r0, [pc, #8] @ 25aa14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r8, r5, r0, ror #17 │ │ │ │ + b 9957dc │ │ │ │ + strdeq r8, [r5], #-140 @ 0xffffff74 │ │ │ │ ldr r0, [pc, #8] @ 25aa28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq fp, r5, r4, asr r9 │ │ │ │ + b 9957dc │ │ │ │ + subeq fp, r5, r4, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 25aa3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq sp, r5, r0, lsr r0 │ │ │ │ + b 9957dc │ │ │ │ + subeq sp, r5, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25aa50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq lr, r5, ip, ror #27 │ │ │ │ + b 9957dc │ │ │ │ + subeq lr, r5, ip, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 25aa64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq pc, r5, r8, lsr #26 │ │ │ │ + b 9957dc │ │ │ │ + subeq pc, r5, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 25aa78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r1, r6, r4, lsr #7 │ │ │ │ + b 9957dc │ │ │ │ + subeq r1, r6, r4, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 25aa8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - strdeq r9, [r6], #-200 @ 0xffffff38 │ │ │ │ + b 9957dc │ │ │ │ + subeq r9, r6, r8, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 25aaa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq sp, r6, r0, lsl #22 │ │ │ │ + b 9957dc │ │ │ │ + subeq sp, r6, r0, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 25aab4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq lr, r6, ip, ror #4 │ │ │ │ + b 9957dc │ │ │ │ + subeq lr, r6, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25aac8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r3, r7, ip, asr #3 │ │ │ │ + b 9957dc │ │ │ │ + subeq r3, r7, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 25aadc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq fp, r7, r0, asr #28 │ │ │ │ + b 9957dc │ │ │ │ + subeq fp, r7, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25aaf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r4, r8, r8, asr #10 │ │ │ │ + b 9957dc │ │ │ │ + subeq r4, r8, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 25ab04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r5, r8, r4, asr #31 │ │ │ │ + b 9957dc │ │ │ │ + subeq r5, r8, r4, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 25ab18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq ip, r9, r4, asr r3 │ │ │ │ + b 9957dc │ │ │ │ + subeq ip, r9, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 25ab2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq pc, r9, ip, ror r0 @ │ │ │ │ + b 9957dc │ │ │ │ + @ instruction: 0x0049f09c │ │ │ │ ldr r0, [pc, #8] @ 25ab40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r0, sl, r8, lsl r1 │ │ │ │ + b 9957dc │ │ │ │ + subeq r0, sl, r8, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 25ab54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x004a0998 │ │ │ │ + b 9957dc │ │ │ │ + strheq r0, [sl], #-152 @ 0xffffff68 │ │ │ │ ldr r0, [pc, #8] @ 25ab68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - strdeq r0, [sl], #-248 @ 0xffffff08 │ │ │ │ + b 9957dc │ │ │ │ + subeq r1, sl, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 25ab7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r2, sl, ip, lsr r0 │ │ │ │ + b 9957dc │ │ │ │ + subeq r2, sl, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25ab90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrdeq r2, [sl], #-44 @ 0xffffffd4 │ │ │ │ + b 9957dc │ │ │ │ + strdeq r2, [sl], #-44 @ 0xffffffd4 │ │ │ │ ldr r0, [pc, #8] @ 25aba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r2, sl, r0, asr #10 │ │ │ │ + b 9957dc │ │ │ │ + subeq r2, sl, r0, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 25abb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r2, sl, ip, lsl #16 │ │ │ │ + b 9957dc │ │ │ │ + subeq r2, sl, ip, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 25abcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r2, sl, r8, asr #21 │ │ │ │ + b 9957dc │ │ │ │ + subeq r2, sl, r8, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 25abe0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r2, sl, r4, lsl #27 │ │ │ │ + b 9957dc │ │ │ │ + subeq r2, sl, r4, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 25abf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r3, sl, r4, lsr #32 │ │ │ │ + b 9957dc │ │ │ │ + subeq r3, sl, r4, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 25ac08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrdeq r3, [sl], #-36 @ 0xffffffdc │ │ │ │ + b 9957dc │ │ │ │ + strdeq r3, [sl], #-36 @ 0xffffffdc │ │ │ │ ldr r0, [pc, #8] @ 25ac1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r3, sl, r0, asr #6 │ │ │ │ + b 9957dc │ │ │ │ + subeq r3, sl, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 25ac30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r3, sl, r8, lsl #16 │ │ │ │ + b 9957dc │ │ │ │ + subeq r3, sl, r8, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 25ac44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r3, sl, r4, ror #20 │ │ │ │ + b 9957dc │ │ │ │ + subeq r3, sl, r4, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 25ac58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r3, sl, r8, lsl #26 │ │ │ │ + b 9957dc │ │ │ │ + subeq r3, sl, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 25ac6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r3, sl, r0, asr #30 │ │ │ │ + b 9957dc │ │ │ │ + subeq r3, sl, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 25ac80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r4, sl, ip, ror #4 │ │ │ │ + b 9957dc │ │ │ │ + subeq r4, sl, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25ac94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r4, sl, ip, lsr r5 │ │ │ │ + b 9957dc │ │ │ │ + subeq r4, sl, ip, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 25aca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r4, sl, ip, ror #16 │ │ │ │ + b 9957dc │ │ │ │ + subeq r4, sl, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 25acbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x004a4b90 │ │ │ │ + b 9957dc │ │ │ │ + strheq r4, [sl], #-176 @ 0xffffff50 │ │ │ │ ldr r0, [pc, #8] @ 25acd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r5, sl, ip, asr r0 │ │ │ │ + b 9957dc │ │ │ │ + subeq r5, sl, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25ace4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r5, sl, r0, asr fp │ │ │ │ + b 9957dc │ │ │ │ + subeq r5, sl, r0, ror fp │ │ │ │ ldr r0, [pc, #8] @ 25acf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r8, sl, r4, asr r2 │ │ │ │ + b 9957dc │ │ │ │ + subeq r8, sl, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 25ad48 │ │ │ │ ldr r0, [pc, #52] @ 25ad4c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -5072,514 +5072,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 25ad50 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ b 253570 │ │ │ │ - subeq r0, sp, r8, lsl r9 │ │ │ │ + subeq r0, sp, r8, lsr r9 │ │ │ │ adceq fp, sl, r0, asr #20 │ │ │ │ adceq fp, sl, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25ad64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r4, sp, ip, ror #24 │ │ │ │ + b 9957dc │ │ │ │ + subeq r4, sp, ip, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 25ad78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r5, sp, r4, lsr #1 │ │ │ │ + b 9957dc │ │ │ │ + subeq r5, sp, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25ad8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r1, pc, ip, lsr #31 │ │ │ │ + b 9957dc │ │ │ │ + subeq r1, pc, ip, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 25ada0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x004f4e98 │ │ │ │ + b 9957dc │ │ │ │ + strheq r4, [pc], #-232 @ │ │ │ │ ldr r0, [pc, #8] @ 25adb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r7, pc, r8, ror r1 @ │ │ │ │ + b 9957dc │ │ │ │ + @ instruction: 0x004f7198 │ │ │ │ ldr r0, [pc, #8] @ 25adc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r7, pc, r4, lsr #8 │ │ │ │ + b 9957dc │ │ │ │ + subeq r7, pc, r4, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 25addc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r8, pc, r8, lsr fp @ │ │ │ │ + b 9957dc │ │ │ │ + subeq r8, pc, r8, asr fp @ │ │ │ │ ldr r0, [pc, #8] @ 25adf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq r8, pc, ip, asr #22 │ │ │ │ + b 9957dc │ │ │ │ + subeq r8, pc, ip, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 25ae04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - strheq r8, [pc], #-240 @ │ │ │ │ + b 9957dc │ │ │ │ + ldrdeq r8, [pc], #-240 @ │ │ │ │ ldr r0, [pc, #8] @ 25ae18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subeq sl, pc, r4, ror r7 @ │ │ │ │ + b 9957dc │ │ │ │ + @ instruction: 0x004fa794 │ │ │ │ ldr r0, [pc, #8] @ 25ae2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - strheq fp, [pc], #-216 @ │ │ │ │ + b 9957dc │ │ │ │ + ldrdeq fp, [pc], #-216 @ │ │ │ │ ldr r0, [pc, #8] @ 25ae40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r2, r0, r0, lsl r8 │ │ │ │ + b 9957dc │ │ │ │ + subseq r2, r0, r0, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 25ae54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r3, r0, r8, lsr #22 │ │ │ │ + b 9957dc │ │ │ │ + subseq r3, r0, r8, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 25ae68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r9, r0, r0, asr #12 │ │ │ │ + b 9957dc │ │ │ │ + subseq r9, r0, r0, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 25ae7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r9, r4, ip, asr #25 │ │ │ │ + b 9957dc │ │ │ │ + subseq r9, r4, ip, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 25ae90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x0054a294 │ │ │ │ + b 9957dc │ │ │ │ + ldrheq sl, [r4], #-36 @ 0xffffffdc │ │ │ │ ldr r0, [pc, #8] @ 25aea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x0054b090 │ │ │ │ + b 9957dc │ │ │ │ + ldrheq fp, [r4], #-0 │ │ │ │ ldr r0, [pc, #8] @ 25aeb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq ip, r4, r8 │ │ │ │ + b 9957dc │ │ │ │ + subseq ip, r4, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 25aecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq ip, r4, r4, ror #10 │ │ │ │ + b 9957dc │ │ │ │ + subseq ip, r4, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 25aee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq pc, r4, r8, asr #21 │ │ │ │ + b 9957dc │ │ │ │ + subseq pc, r4, r8, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 25aef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r1, r5, r4, lsl #8 │ │ │ │ + b 9957dc │ │ │ │ + subseq r1, r5, r4, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 25af08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r4, r5, r4, lsl #16 │ │ │ │ + b 9957dc │ │ │ │ + subseq r4, r5, r4, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 25af1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r6, r5, r4, asr r9 │ │ │ │ + b 9957dc │ │ │ │ + subseq r6, r5, r4, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 25af30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r7, r5, r8, ror #2 │ │ │ │ + b 9957dc │ │ │ │ + subseq r7, r5, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25af44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r3, r6, ip, lsl r7 │ │ │ │ + b 9957dc │ │ │ │ + subseq r3, r6, ip, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 25af58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r4, r6, r8, asr #6 │ │ │ │ + b 9957dc │ │ │ │ + subseq r4, r6, r8, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 25af6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsheq r4, [r6], #-112 @ 0xffffff90 │ │ │ │ + b 9957dc │ │ │ │ + subseq r4, r6, r0, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 25af80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r5, r6, r8, ror #8 │ │ │ │ + b 9957dc │ │ │ │ + subseq r5, r6, r8, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 25af94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r5, r6, r4, asr r8 │ │ │ │ + b 9957dc │ │ │ │ + subseq r5, r6, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 25afa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r6, r6, r4, lsl r0 │ │ │ │ + b 9957dc │ │ │ │ + subseq r6, r6, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 25afbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq sl, r6, r4, lsl #14 │ │ │ │ + b 9957dc │ │ │ │ + subseq sl, r6, r4, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 25afd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq sl, r6, r4, asr fp │ │ │ │ + b 9957dc │ │ │ │ + subseq sl, r6, r4, ror fp │ │ │ │ ldr r0, [pc, #8] @ 25afe4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq sl, r6, r8, asr #28 │ │ │ │ + b 9957dc │ │ │ │ + subseq sl, r6, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25aff8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq fp, r6, r4, lsr r8 │ │ │ │ + b 9957dc │ │ │ │ + subseq fp, r6, r4, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 25b00c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq ip, r6, r0, lsr r4 │ │ │ │ + b 9957dc │ │ │ │ + subseq ip, r6, r0, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 25b020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r4, r8, ip, lsr #32 │ │ │ │ + b 9957dc │ │ │ │ + subseq r4, r8, ip, asr #32 │ │ │ │ ldr r0, [pc, #4] @ 25b030 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992710 │ │ │ │ + b 992730 │ │ │ │ adcseq sl, r6, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 25b138 │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 7ff7a8 │ │ │ │ + bl 7ff7c8 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7ff7a8 │ │ │ │ + b 7ff7c8 │ │ │ │ strdeq r4, [r2], r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25b14c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq lr, sl, r8, ror #26 │ │ │ │ + b 9957dc │ │ │ │ + subseq lr, sl, r8, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 25b160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrheq pc, [sl], #-20 @ 0xffffffec @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsbeq pc, [sl], #-20 @ 0xffffffec @ │ │ │ │ ldr r0, [pc, #8] @ 25b174 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r2, fp, r8, ror #3 │ │ │ │ + b 9957dc │ │ │ │ + subseq r2, fp, r8, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 25b188 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsheq r4, [fp], #-116 @ 0xffffff8c │ │ │ │ + b 9957dc │ │ │ │ + subseq r4, fp, r4, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 25b19c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r5, fp, r4, asr #20 │ │ │ │ + b 9957dc │ │ │ │ + subseq r5, fp, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 25b1b0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r1, ip, r0, lsl #3 │ │ │ │ + b 9957dc │ │ │ │ + subseq r1, ip, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 25b1c4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r2, ip, r8, lsr #5 │ │ │ │ + b 9957dc │ │ │ │ + subseq r2, ip, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 25b1d8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r2, ip, r4, asr ip │ │ │ │ + b 9957dc │ │ │ │ + subseq r2, ip, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 25b1ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrheq r7, [ip], #-8 │ │ │ │ + b 9957dc │ │ │ │ + ldrsbeq r7, [ip], #-8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 25b21c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b11d0 │ │ │ │ + b 9b11f0 │ │ │ │ adcseq sl, r6, ip, asr sp │ │ │ │ ldr r0, [pc, #8] @ 25b230 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r6, sp, r8, lsl #28 │ │ │ │ + b 9957dc │ │ │ │ + subseq r6, sp, r8, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 25b244 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsbeq ip, [sp], #-84 @ 0xffffffac │ │ │ │ + b 9957dc │ │ │ │ + ldrsheq ip, [sp], #-84 @ 0xffffffac │ │ │ │ ldr r0, [pc, #8] @ 25b258 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq ip, sp, r8, asr pc │ │ │ │ + b 9957dc │ │ │ │ + subseq ip, sp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 25b26c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - subseq r4, lr, ip, lsl r0 │ │ │ │ + b 9957dc │ │ │ │ + subseq r4, lr, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 25b280 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r9, r0, ip, asr #7 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r9, r0, ip, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 25b294 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq fp, r0, r8, lsl #5 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq fp, r0, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 25b2a8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq lr, r0, r4, ror #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq lr, r0, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25b2bc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq lr, r0, r8, lsl #12 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq lr, r0, r8, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 25b2d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrdeq pc, [r0], #-20 @ 0xffffffec @ │ │ │ │ + b 9957dc │ │ │ │ + strdeq pc, [r0], #-20 @ 0xffffffec @ │ │ │ │ ldr r0, [pc, #8] @ 25b2e4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r0, r1, r8, ror #22 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r0, r1, r8, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 25b2f8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x00613898 │ │ │ │ + b 9957dc │ │ │ │ + strheq r3, [r1], #-136 @ 0xffffff78 @ │ │ │ │ ldr r0, [pc, #8] @ 25b30c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r7, r1, r4, lsr #21 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r7, r1, r4, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 25b320 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrdeq fp, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + b 9957dc │ │ │ │ + strdeq fp, [r1], #-148 @ 0xffffff6c @ │ │ │ │ ldr r0, [pc, #8] @ 25b334 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r2, r2, r8, lsl r7 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r2, r2, r8, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 25b348 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrdeq r4, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + b 9957dc │ │ │ │ + strdeq r4, [r2], #-192 @ 0xffffff40 @ │ │ │ │ ldr r0, [pc, #8] @ 25b35c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r5, r2, r0, lsl r6 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r5, r2, r0, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 25b370 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrdeq r5, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + b 9957dc │ │ │ │ + strdeq r5, [r2], #-248 @ 0xffffff08 @ │ │ │ │ ldr r0, [pc, #8] @ 25b384 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq lr, r2, r0, ror #1 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq lr, r2, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 25b398 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r1, r3, ip, ror #7 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r1, r3, ip, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 25b3ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r5, r3, ip, lsl #31 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r5, r3, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 25b3c0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq ip, r3, ip, ror #2 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq ip, r3, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25b3d4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r1, r4, r0, lsl #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r1, r4, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25b3e8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r1, r4, r0, ror #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r1, r4, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 25b3fc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r7, r4, ip, ror r0 │ │ │ │ + b 9957dc │ │ │ │ + @ instruction: 0x0064709c │ │ │ │ ldr r0, [pc, #8] @ 25b410 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - strdeq r5, [r5], #-16 @ │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r5, r5, r0, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 25b424 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r5, r5, r8, ror #15 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r5, r5, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 25b438 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r6, r5, r0, lsr #24 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r6, r5, r0, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 25b44c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r7, r5, ip, asr r4 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r7, r5, ip, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 25b460 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r7, r5, ip, asr #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r7, r5, ip, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 25b474 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r7, r5, ip, ror #15 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r7, r5, ip, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 25b488 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r8, r5, r0, lsr r0 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r8, r5, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25b49c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r8, r5, r4, lsr #18 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r8, r5, r4, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 25b4b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq sp, r5, r8, lsr #16 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq sp, r5, r8, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 25b4c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq sp, r5, r4, ror #27 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq sp, r5, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 25b4d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - strdeq lr, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + b 9957dc │ │ │ │ + rsbeq lr, r5, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 25b4ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r1, r6, ip, asr sp │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r1, r6, ip, ror sp │ │ │ │ ldr r0, [pc, #8] @ 25b500 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r2, r6, r0, lsl #14 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r2, r6, r0, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 25b514 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbeq r2, r6, r8, lsl #26 │ │ │ │ + b 9957dc │ │ │ │ + rsbeq r2, r6, r8, lsr #26 │ │ │ │ │ │ │ │ 0025b518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 25b5cc │ │ │ │ @@ -5603,446 +5603,446 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 993ea8 │ │ │ │ + bl 993ec8 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 25b5e0 │ │ │ │ ldr r3, [pc, #44] @ 25b5d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 25b5c8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 8c3948 │ │ │ │ + bl 8c3968 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r4], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adcseq sl, r6, r0, lsr fp │ │ │ │ - rsbeq r8, r6, r8, asr #7 │ │ │ │ - addeq r8, r5, r8, lsr #21 │ │ │ │ + rsbeq r8, r6, r8, ror #7 │ │ │ │ + addeq r8, r5, r8, asr #21 │ │ │ │ adceq pc, r4, r4, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 25b5f4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsbeq sl, [r1], #-84 @ 0xffffffac @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsheq sl, [r1], #-84 @ 0xffffffac @ │ │ │ │ ldr r0, [pc, #8] @ 25b608 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsbeq sl, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsheq sl, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ ldr r0, [pc, #8] @ 25b61c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, asr #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25b630 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, asr #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25b644 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, asr #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25b658 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, asr #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25b66c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrheq sl, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsbeq sl, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ ldr r0, [pc, #8] @ 25b680 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrheq sl, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsbeq sl, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b694 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrheq sl, [r1], #-84 @ 0xffffffac @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsbeq sl, [r1], #-84 @ 0xffffffac @ │ │ │ │ ldr r0, [pc, #8] @ 25b6a8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrheq sl, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsbeq sl, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ ldr r0, [pc, #8] @ 25b6bc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, lsr #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25b6d0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, lsr #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25b6e4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, lsr #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25b6f8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, lsr #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25b70c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x0071a59c │ │ │ │ + b 9957dc │ │ │ │ + ldrheq sl, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ ldr r0, [pc, #8] @ 25b720 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x0071a598 │ │ │ │ + b 9957dc │ │ │ │ + ldrheq sl, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b734 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x0071a594 │ │ │ │ + b 9957dc │ │ │ │ + ldrheq sl, [r1], #-84 @ 0xffffffac @ │ │ │ │ ldr r0, [pc, #8] @ 25b748 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x0071a590 │ │ │ │ + b 9957dc │ │ │ │ + ldrheq sl, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ ldr r0, [pc, #8] @ 25b75c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, lsl #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 25b770 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, lsl #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 25b784 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, lsl #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 25b798 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, lsl #11 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 25b7ac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, ror r5 │ │ │ │ + b 9957dc │ │ │ │ + @ instruction: 0x0071a59c │ │ │ │ ldr r0, [pc, #8] @ 25b7c0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, ror r5 │ │ │ │ + b 9957dc │ │ │ │ + @ instruction: 0x0071a598 │ │ │ │ ldr r0, [pc, #8] @ 25b7d4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, ror r5 │ │ │ │ + b 9957dc │ │ │ │ + @ instruction: 0x0071a594 │ │ │ │ ldr r0, [pc, #8] @ 25b7e8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, ror r5 │ │ │ │ + b 9957dc │ │ │ │ + @ instruction: 0x0071a590 │ │ │ │ ldr r0, [pc, #8] @ 25b7fc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, ror #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 25b810 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, ror #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 25b824 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, ror #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 25b838 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, ror #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 25b84c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, asr r5 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 25b860 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, asr r5 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 25b874 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, asr r5 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 25b888 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, asr r5 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 25b89c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, asr #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 25b8b0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, asr #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 25b8c4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, asr #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 25b8d8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, asr #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 25b8ec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, lsr r5 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 25b900 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, lsr r5 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 25b914 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, lsr r5 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 25b928 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, lsr r5 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 25b93c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, lsr #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 25b950 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, lsr #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 25b964 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, lsr #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 25b978 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, lsr #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 25b98c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, lsl r5 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 25b9a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, lsl r5 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 25b9b4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, lsl r5 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 25b9c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, lsl r5 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 25b9dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, lsl #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 25b9f0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, lsl #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 25ba04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, lsl #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 25ba18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, lsl #10 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 25ba2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsheq sl, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25ba40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsheq sl, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25ba54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsheq sl, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25ba68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsheq sl, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25ba7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, ror #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25ba90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, ror #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25baa4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, ror #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25bab8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, ror #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 25bacc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsbeq sl, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsheq sl, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ ldr r0, [pc, #8] @ 25bae0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsbeq sl, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsheq sl, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ ldr r0, [pc, #8] @ 25baf4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsbeq sl, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsheq sl, [r1], #-68 @ 0xffffffbc @ │ │ │ │ ldr r0, [pc, #8] @ 25bb08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsbeq sl, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsheq sl, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ ldr r0, [pc, #8] @ 25bb1c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, asr #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 25bb30 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, asr #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 25bb44 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, asr #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 25bb58 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, asr #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 25bb6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrheq sl, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsbeq sl, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ ldr r0, [pc, #8] @ 25bb80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrheq sl, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsbeq sl, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ ldr r0, [pc, #8] @ 25bb94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrheq sl, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsbeq sl, [r1], #-68 @ 0xffffffbc @ │ │ │ │ ldr r0, [pc, #8] @ 25bba8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrheq sl, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + b 9957dc │ │ │ │ + ldrsbeq sl, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ ldr r0, [pc, #8] @ 25bbbc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, ip, lsr #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, ip, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 25bbd0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r8, lsr #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r8, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 25bbe4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r4, lsr #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r4, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 25bbf8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq sl, r1, r0, lsr #9 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq sl, r1, r0, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 25bc0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x0071a49c │ │ │ │ + b 9957dc │ │ │ │ + ldrheq sl, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ ldr r0, [pc, #8] @ 25bc20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x0071a498 │ │ │ │ + b 9957dc │ │ │ │ + ldrheq sl, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ ldr r0, [pc, #8] @ 25bc34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x0071a494 │ │ │ │ + b 9957dc │ │ │ │ + ldrheq sl, [r1], #-68 @ 0xffffffbc @ │ │ │ │ ldr r0, [pc, #8] @ 25bc48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - @ instruction: 0x0071a490 │ │ │ │ + b 9957dc │ │ │ │ + ldrheq sl, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 25bda0 │ │ │ │ ldr r2, [pc, #316] @ 25bda4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -6160,15 +6160,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 98d614 │ │ │ │ + b 98d634 │ │ │ │ bl 254938 │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 25be04 │ │ │ │ mov r1, r4 │ │ │ │ b 25bdec │ │ │ │ @@ -6185,61 +6185,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 25beb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adcseq ip, r6, r0, asr sl │ │ │ │ + addseq r7, r4, r8, lsl #31 │ │ │ │ + strdeq r1, [r8], ip │ │ │ │ + addeq r2, r8, r8, lsr #32 │ │ │ │ addseq r7, r4, r8, ror #30 │ │ │ │ ldrdeq r1, [r8], ip │ │ │ │ - addeq r2, r8, r8 │ │ │ │ - addseq r7, r4, r8, asr #30 │ │ │ │ - @ instruction: 0x00881fbc │ │ │ │ - addeq r1, r8, ip, asr #31 │ │ │ │ + addeq r1, r8, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 25bef0 │ │ │ │ ldr r1, [pc, #28] @ 25bef4 │ │ │ │ ldr r0, [pc, #28] @ 25bef8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9da360 │ │ │ │ + bl 9da380 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a23b4 │ │ │ │ - rsbseq r6, r4, r4, asr #11 │ │ │ │ - ldrsbeq r5, [r4], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r5, r4, r0, asr lr │ │ │ │ + b 9a23d4 │ │ │ │ + rsbseq r6, r4, r4, ror #11 │ │ │ │ + ldrsheq r5, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r5, r4, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 25bf0c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 992710 │ │ │ │ + b 992730 │ │ │ │ adcseq ip, r6, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 25bf20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - ldrsheq r3, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + b 9957dc │ │ │ │ + rsbseq r3, r5, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 25c024 │ │ │ │ ldr r3, [pc, #232] @ 25c028 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 25c02c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ ldr r0, [pc, #200] @ 25c030 │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -6270,29 +6270,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 98b218 │ │ │ │ + bl 98b238 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 25bf8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 25c03c │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 25bf90 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r4, r8, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adcseq ip, r6, r4, ror fp │ │ │ │ - addeq r4, r8, ip, asr r0 │ │ │ │ + addeq r4, r8, ip, ror r0 │ │ │ │ adcseq ip, r6, r0, lsr #22 │ │ │ │ adceq lr, r4, r8, ror lr │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 25c06c │ │ │ │ ldr r2, [pc, #36] @ 25c070 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -6300,35 +6300,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ adcseq ip, r6, r4, ror #21 │ │ │ │ - rsbseq sp, r5, r4, ror #12 │ │ │ │ + rsbseq sp, r5, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 25c084 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 992710 │ │ │ │ + b 992730 │ │ │ │ @ instruction: 0x00b6cabc │ │ │ │ ldr r0, [pc, #8] @ 25c098 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq r2, r7, r8, asr #7 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq r2, r7, r8, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 25c0ac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq r2, r7, r4, asr #7 │ │ │ │ + b 9957dc │ │ │ │ + rsbseq r2, r7, r4, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 25c0c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9957bc │ │ │ │ - rsbseq r2, r7, r0, ror r7 │ │ │ │ + b 9957dc │ │ │ │ + @ instruction: 0x00772790 │ │ │ │ │ │ │ │ 0025c0c4 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -6507,15 +6507,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 760014 │ │ │ │ + bl 760034 │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adcseq r6, r4, r8, asr #1 │ │ │ │ │ │ │ │ @@ -6578,24 +6578,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 25c508 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25c45c │ │ │ │ ldr r0, [pc, #392] @ 25c638 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 765034 │ │ │ │ + bl 765054 │ │ │ │ ldr r2, [pc, #372] @ 25c63c │ │ │ │ ldr r3, [pc, #344] @ 25c624 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -6681,23 +6681,23 @@ │ │ │ │ b 25c4a8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r4, r8, ror #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r4, r4, asr #20 │ │ │ │ andeq r1, r0, r4, asr #7 │ │ │ │ adcseq r6, r4, r4, lsl r0 │ │ │ │ - rsbseq sp, r7, r0, ror #31 │ │ │ │ + rsbseq lr, r7, r0 │ │ │ │ adcseq r5, r4, r4, ror pc │ │ │ │ adceq lr, r4, ip, asr r9 │ │ │ │ adcseq r5, r4, ip, ror #29 │ │ │ │ - addeq fp, r1, r4, ror #11 │ │ │ │ + addeq fp, r1, r4, lsl #12 │ │ │ │ umlalseq r5, r4, ip, lr │ │ │ │ - ldrsheq r2, [pc], #-188 @ │ │ │ │ + rsbseq r2, pc, ip, lsl ip @ │ │ │ │ adcseq r5, r4, r0, asr lr │ │ │ │ - rsbseq sp, r7, r0, lsr lr │ │ │ │ + rsbseq sp, r7, r0, asr lr │ │ │ │ │ │ │ │ 0025c658 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 25c748 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 25c720 │ │ │ │ @@ -6741,39 +6741,39 @@ │ │ │ │ bls 25c714 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 25c724 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 765b4c │ │ │ │ - b 765b4c │ │ │ │ + b 765b6c │ │ │ │ + b 765b6c │ │ │ │ ldr r0, [pc, #48] @ 25c75c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 760014 │ │ │ │ + b 760034 │ │ │ │ mov r0, #22 │ │ │ │ b 25c6cc │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 25c6cc │ │ │ │ adceq lr, r4, r0, asr #15 │ │ │ │ adcseq r5, r4, r0, lsr #27 │ │ │ │ - addeq r8, r8, sl, asr #10 │ │ │ │ + addeq r8, r8, sl, ror #10 │ │ │ │ andeq r1, r0, r4, asr #7 │ │ │ │ adcseq r5, r4, r4, lsr sp │ │ │ │ - rsbseq sp, r7, r8, lsl sp │ │ │ │ + rsbseq sp, r7, r8, lsr sp │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 25c780 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addseq r3, r6, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 25c8d0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -6808,15 +6808,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2558f8 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f31c │ │ │ │ + bl 74f33c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 255ae4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 25c884 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -6830,15 +6830,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -6851,22 +6851,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 25c8f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ umlalseq r5, r4, r0, sp │ │ │ │ - addeq ip, r2, r0, ror #8 │ │ │ │ - addeq ip, r2, r8, lsr r4 │ │ │ │ - strdeq r8, [r8], r8 @ │ │ │ │ - rsbseq sp, r7, r4, lsl ip │ │ │ │ - ldrsbeq sp, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - umulleq r8, r8, ip, r3 @ │ │ │ │ - rsbseq sp, r7, r4, lsl #23 │ │ │ │ - @ instruction: 0x0077db98 │ │ │ │ + addeq ip, r2, r0, lsl #9 │ │ │ │ + addeq ip, r2, r8, asr r4 │ │ │ │ + addeq r8, r8, r8, lsl r4 │ │ │ │ + rsbseq sp, r7, r4, lsr ip │ │ │ │ + ldrsheq sp, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x008883bc │ │ │ │ + rsbseq sp, r7, r4, lsr #23 │ │ │ │ + ldrheq sp, [r7], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 25c978 │ │ │ │ ldr r2, [pc, #108] @ 25c97c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6879,19 +6879,19 @@ │ │ │ │ bl 25efc8 │ │ │ │ ldr r0, [r4, #616] @ 0x268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25c940 │ │ │ │ mov r1, #1 │ │ │ │ bl 253114 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9ac350 │ │ │ │ + bl 9ac370 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 992768 │ │ │ │ + bl 992788 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 9931c4 │ │ │ │ + bl 9931e4 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 253648 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 253648 │ │ │ │ @@ -6900,33 +6900,33 @@ │ │ │ │ andeq r4, r0, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ ldr r6, [pc, #144] @ 25ca34 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 25c9f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #112] @ 25ca38 │ │ │ │ ldr r2, [pc, #112] @ 25ca3c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25ca1c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -6939,17 +6939,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 514290 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 514d84 │ │ │ │ - rsbseq lr, r7, r0, asr r0 │ │ │ │ - umulleq r8, r8, r0, r2 @ │ │ │ │ - rsbseq sp, r7, ip, asr #21 │ │ │ │ + rsbseq lr, r7, r0, ror r0 │ │ │ │ + @ instruction: 0x008882b0 │ │ │ │ + rsbseq sp, r7, ip, ror #21 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 25cb68 │ │ │ │ @@ -6959,35 +6959,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 25cb6c │ │ │ │ ldr r1, [pc, #248] @ 25cb70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #228] @ 25cb74 │ │ │ │ ldr r1, [pc, #228] @ 25cb78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #196] @ 25cb7c │ │ │ │ ldr r1, [pc, #196] @ 25cb80 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #164] @ 25cb84 │ │ │ │ ldr r3, [pc, #164] @ 25cb88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 25cb8c │ │ │ │ @@ -7016,21 +7016,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r8, [r8], r8 @ │ │ │ │ - rsbseq sp, r7, r4, asr #20 │ │ │ │ - rsbseq r5, ip, r4, lsl #25 │ │ │ │ - rsbseq sp, r7, r4, asr #20 │ │ │ │ - rsbseq sp, r7, ip, asr sl │ │ │ │ - rsbseq sp, r7, r0, asr #20 │ │ │ │ - ldrheq r6, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r8, r8, r8, lsl r2 │ │ │ │ + rsbseq sp, r7, r4, ror #20 │ │ │ │ + rsbseq r5, ip, r4, lsr #25 │ │ │ │ + rsbseq sp, r7, r4, ror #20 │ │ │ │ + rsbseq sp, r7, ip, ror sl │ │ │ │ + rsbseq sp, r7, r0, ror #20 │ │ │ │ + ldrsbeq r6, [r9], #-168 @ 0xffffff58 @ │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @@ -7043,54 +7043,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 25ccf4 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ bl 32acc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 25ccf8 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 762968 │ │ │ │ + bl 762988 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r5, [r4, #600] @ 0x258 │ │ │ │ bl 25333c │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 25333c │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 9930bc │ │ │ │ + bl 9930dc │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9ac33c │ │ │ │ + bl 9ac35c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #636]! @ 0x27c │ │ │ │ str r3, [r4, #640] @ 0x280 │ │ │ │ mov r3, r4 │ │ │ │ @@ -7113,17 +7113,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2ad080 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2ad088 │ │ │ │ - umulleq r8, r8, ip, r0 @ │ │ │ │ - rsbseq sp, r7, r0, lsr r9 │ │ │ │ - ldrheq r6, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + strheq r8, [r8], ip │ │ │ │ + rsbseq sp, r7, r0, asr r9 │ │ │ │ + ldrsbeq r6, [r9], #-152 @ 0xffffff68 @ │ │ │ │ adceq lr, r4, r8, lsl #4 │ │ │ │ andeq r4, r0, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ 25cd5c │ │ │ │ @@ -7135,18 +7135,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 25cd54 │ │ │ │ mov r0, r4 │ │ │ │ bl 32ae2c │ │ │ │ mov r0, r4 │ │ │ │ bl 25e7fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72fcd4 │ │ │ │ + bl 72fcf4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7153b4 │ │ │ │ + b 7153d4 │ │ │ │ bl 2ad09c │ │ │ │ b 25cd30 │ │ │ │ adceq lr, r4, ip, lsl #2 │ │ │ │ andeq r4, r0, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -7177,18 +7177,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 514308 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 25ce48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 9a32e4 │ │ │ │ + bl 9a3304 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 25cd94 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 25ce34 │ │ │ │ mov r0, r4 │ │ │ │ @@ -7196,19 +7196,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9a32ec │ │ │ │ + bl 9a330c │ │ │ │ b 25cd94 │ │ │ │ adceq lr, r4, r8, lsr #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq sp, r7, ip, lsr #14 │ │ │ │ + rsbseq sp, r7, ip, asr #14 │ │ │ │ │ │ │ │ 0025ce4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 25cee4 │ │ │ │ @@ -7272,29 +7272,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr ip, [pc, #160] @ 25cffc │ │ │ │ ldr r2, [pc, #160] @ 25d000 │ │ │ │ ldr r1, [pc, #160] @ 25d004 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 750e08 │ │ │ │ + bl 750e28 │ │ │ │ cmp r0, r5 │ │ │ │ beq 25cfd8 │ │ │ │ ldr r2, [pc, #108] @ 25d008 │ │ │ │ ldr r3, [pc, #88] @ 25cff8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -7307,25 +7307,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r4], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r7, [r8], r8 │ │ │ │ - rsbseq sp, r7, r0, asr r5 │ │ │ │ - @ instruction: 0x007c5790 │ │ │ │ + addeq r7, r8, r8, lsl sp │ │ │ │ + rsbseq sp, r7, r0, ror r5 │ │ │ │ + ldrheq r5, [ip], #-112 @ 0xffffff90 @ │ │ │ │ adceq sp, r4, r8, lsl #29 │ │ │ │ │ │ │ │ 0025d00c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7349,25 +7349,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 514a44 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 514ae8 │ │ │ │ - rsbseq sp, r7, r4, ror #7 │ │ │ │ + rsbseq sp, r7, r4, lsl #8 │ │ │ │ │ │ │ │ 0025d080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -7416,16 +7416,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 25d2a4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750dfc │ │ │ │ + bl 757b9c │ │ │ │ + bl 750e1c │ │ │ │ ldr r3, [pc, #296] @ 25d2a8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25d1d0 │ │ │ │ ldr r2, [pc, #276] @ 25d2ac │ │ │ │ @@ -7463,22 +7463,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 25d2bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 25d190 │ │ │ │ ldr r2, [pc, #104] @ 25d2c0 │ │ │ │ ldr r3, [pc, #60] @ 25d298 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -7486,64 +7486,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 25d28c │ │ │ │ ldr r0, [pc, #72] @ 25d2c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r8, ip, lsr #22 │ │ │ │ + addeq r7, r8, ip, asr #22 │ │ │ │ adceq sp, r4, r4, ror #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, r7, r4, ror #6 │ │ │ │ - rsbseq r5, ip, r8, lsr #11 │ │ │ │ + rsbseq sp, r7, r4, lsl #7 │ │ │ │ + rsbseq r5, ip, r8, asr #11 │ │ │ │ adceq sp, r4, r8, lsr #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq sp, r4, ip, lsl #25 │ │ │ │ andeq r4, r0, r0, lsl fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sp, r7, r4, ror #5 │ │ │ │ + rsbseq sp, r7, r4, lsl #6 │ │ │ │ adceq sp, r4, ip, asr #23 │ │ │ │ - rsbseq sp, r7, r8, asr #5 │ │ │ │ + rsbseq sp, r7, r8, ror #5 │ │ │ │ │ │ │ │ 0025d2c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 25d3cc │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 7580a8 │ │ │ │ + bl 7580c8 │ │ │ │ ldr r2, [pc, #216] @ 25d3d0 │ │ │ │ ldr r1, [pc, #216] @ 25d3d4 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 25d394 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25d3b0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757890 │ │ │ │ + bl 7578b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25d370 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758088 │ │ │ │ + bl 7580a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25d370 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -7569,29 +7569,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 25d3e0 │ │ │ │ ldr r0, [pc, #40] @ 25d3e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r7, r8, r0, ror r9 │ │ │ │ - ldrsheq sp, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r6, r9, r8, ror r2 │ │ │ │ - rsbseq sp, r7, r8, lsr #1 │ │ │ │ - ldrheq sp, [r7], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq sp, r7, ip, lsl #1 │ │ │ │ - rsbseq sp, r7, ip, lsr #3 │ │ │ │ + umulleq r7, r8, r0, r9 │ │ │ │ + rsbseq sp, r7, ip, lsl r2 │ │ │ │ + @ instruction: 0x00796298 │ │ │ │ + rsbseq sp, r7, r8, asr #1 │ │ │ │ + ldrsbeq sp, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq sp, r7, ip, lsr #1 │ │ │ │ + rsbseq sp, r7, ip, asr #3 │ │ │ │ │ │ │ │ 0025d3e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72fc08 │ │ │ │ + bl 72fc28 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 25d418 │ │ │ │ mov r0, r5 │ │ │ │ bl 25e698 │ │ │ │ mov r0, r5 │ │ │ │ bl 32ad54 │ │ │ │ mov r0, r4 │ │ │ │ @@ -7606,35 +7606,35 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 32ae2c │ │ │ │ mov r0, r4 │ │ │ │ bl 25e7fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72fcd4 │ │ │ │ + bl 72fcf4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7153b4 │ │ │ │ + b 7153d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #312] @ 25d5bc │ │ │ │ ldr r2, [pc, #312] @ 25d5c0 │ │ │ │ ldr r1, [pc, #312] @ 25d5c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 253aec │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 25d540 │ │ │ │ @@ -7697,46 +7697,46 @@ │ │ │ │ b 25d4f8 │ │ │ │ ldr r1, [pc, #56] @ 25d5e4 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 253dd4 │ │ │ │ b 25d4ec │ │ │ │ - addeq r7, r8, r8, ror r8 │ │ │ │ - rsbseq sp, r7, ip │ │ │ │ - rsbseq sp, r7, r8, asr r5 │ │ │ │ - rsbseq sp, r7, r8, lsl r1 │ │ │ │ - rsbseq sp, r7, r0, lsr #2 │ │ │ │ - rsbseq sp, r7, ip, lsl r1 │ │ │ │ - rsbseq sp, r7, r4, lsl #1 │ │ │ │ - rsbseq sp, r7, r8, ror r0 │ │ │ │ + umulleq r7, r8, r8, r8 │ │ │ │ + rsbseq sp, r7, ip, lsr #32 │ │ │ │ + rsbseq sp, r7, r8, ror r5 │ │ │ │ + rsbseq sp, r7, r8, lsr r1 │ │ │ │ + rsbseq sp, r7, r0, asr #2 │ │ │ │ + rsbseq sp, r7, ip, lsr r1 │ │ │ │ rsbseq sp, r7, r4, lsr #1 │ │ │ │ - rsbseq sp, r7, r8, ror r0 │ │ │ │ - rsbseq sp, r7, r0, asr r0 │ │ │ │ + @ instruction: 0x0077d098 │ │ │ │ + rsbseq sp, r7, r4, asr #1 │ │ │ │ + @ instruction: 0x0077d098 │ │ │ │ + rsbseq sp, r7, r0, ror r0 │ │ │ │ │ │ │ │ 0025d5e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #2164] @ 25de88 │ │ │ │ ldr r2, [pc, #2164] @ 25de8c │ │ │ │ ldr r1, [pc, #2164] @ 25de90 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -7931,15 +7931,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 25d9a0 │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 25d750 │ │ │ │ ldr r3, [pc, #1316] @ 25dea0 │ │ │ │ ldr ip, [pc, #1316] @ 25dea4 │ │ │ │ @@ -7947,15 +7947,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -7994,15 +7994,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -8044,15 +8044,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 253648 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 25dda0 │ │ │ │ @@ -8063,15 +8063,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 25da60 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 25deb8 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 25debc │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -8080,15 +8080,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 25d9a0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 25d7e0 │ │ │ │ ldr r3, [pc, #752] @ 25dec4 │ │ │ │ @@ -8097,15 +8097,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 25d9a0 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 25d800 │ │ │ │ ldr r3, [pc, #696] @ 25ded0 │ │ │ │ @@ -8114,15 +8114,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 25d9a0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -8151,15 +8151,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 25db24 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 25d820 │ │ │ │ ldr r3, [pc, #504] @ 25dee8 │ │ │ │ @@ -8168,15 +8168,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 25d9a0 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 25d840 │ │ │ │ ldr r3, [pc, #448] @ 25def4 │ │ │ │ @@ -8185,15 +8185,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 25d9a0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 25d860 │ │ │ │ ldr r3, [pc, #392] @ 25df00 │ │ │ │ @@ -8202,15 +8202,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 25d9a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 25ddec │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 25da24 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -8220,15 +8220,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 25da60 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 25da60 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -8237,15 +8237,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 25da60 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 25dc40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -8262,47 +8262,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 25dad8 │ │ │ │ - addeq r7, r8, r8, ror #13 │ │ │ │ - rsbseq ip, r7, ip, ror lr │ │ │ │ - ldrsbeq sp, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ - addeq r7, r8, r0, asr #7 │ │ │ │ - rsbseq ip, r7, r4, lsl #31 │ │ │ │ - rsbseq ip, r7, r4, lsr #24 │ │ │ │ - addeq r7, r8, r0, lsl #7 │ │ │ │ - rsbseq ip, r7, ip, asr #25 │ │ │ │ - rsbseq ip, r7, r8, ror #23 │ │ │ │ - addeq r7, r8, r4, lsl #4 │ │ │ │ - rsbseq ip, r7, ip, lsl sp │ │ │ │ - rsbseq ip, r7, ip, ror #20 │ │ │ │ - addeq r7, r8, ip, ror #2 │ │ │ │ + addeq r7, r8, r8, lsl #14 │ │ │ │ + @ instruction: 0x0077ce9c │ │ │ │ + ldrsheq sp, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r7, r8, r0, ror #7 │ │ │ │ + rsbseq ip, r7, r4, lsr #31 │ │ │ │ + rsbseq ip, r7, r4, asr #24 │ │ │ │ + addeq r7, r8, r0, lsr #7 │ │ │ │ rsbseq ip, r7, ip, ror #25 │ │ │ │ - ldrsbeq ip, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - addeq r7, r8, r4, lsr #2 │ │ │ │ - rsbseq ip, r7, r0, asr #21 │ │ │ │ - @ instruction: 0x0077c990 │ │ │ │ - addeq r7, r8, r0, ror #1 │ │ │ │ - ldrheq ip, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq ip, r7, ip, asr #18 │ │ │ │ - addeq r7, r8, r8, asr r0 │ │ │ │ - rsbseq ip, r7, r8, lsl fp │ │ │ │ - rsbseq ip, r7, r4, asr #17 │ │ │ │ - addeq r7, r8, r8 │ │ │ │ - rsbseq ip, r7, ip, lsl sl │ │ │ │ - rsbseq ip, r7, r4, ror r8 │ │ │ │ - addeq r6, r8, r4, asr #31 │ │ │ │ - rsbseq ip, r7, r0, lsl sl │ │ │ │ - rsbseq ip, r7, r0, lsr r8 │ │ │ │ - addeq r6, r8, r0, lsl #31 │ │ │ │ - rsbseq ip, r7, r4, lsl #20 │ │ │ │ - rsbseq ip, r7, ip, ror #15 │ │ │ │ + rsbseq ip, r7, r8, lsl #24 │ │ │ │ + addeq r7, r8, r4, lsr #4 │ │ │ │ + rsbseq ip, r7, ip, lsr sp │ │ │ │ + rsbseq ip, r7, ip, lsl #21 │ │ │ │ + addeq r7, r8, ip, lsl #3 │ │ │ │ + rsbseq ip, r7, ip, lsl #26 │ │ │ │ + ldrsheq ip, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + addeq r7, r8, r4, asr #2 │ │ │ │ + rsbseq ip, r7, r0, ror #21 │ │ │ │ + ldrheq ip, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + addeq r7, r8, r0, lsl #2 │ │ │ │ + ldrsbeq ip, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq ip, r7, ip, ror #18 │ │ │ │ + addeq r7, r8, r8, ror r0 │ │ │ │ + rsbseq ip, r7, r8, lsr fp │ │ │ │ + rsbseq ip, r7, r4, ror #17 │ │ │ │ + addeq r7, r8, r8, lsr #32 │ │ │ │ + rsbseq ip, r7, ip, lsr sl │ │ │ │ + @ instruction: 0x0077c894 │ │ │ │ + addeq r6, r8, r4, ror #31 │ │ │ │ + rsbseq ip, r7, r0, lsr sl │ │ │ │ + rsbseq ip, r7, r0, asr r8 │ │ │ │ + addeq r6, r8, r0, lsr #31 │ │ │ │ + rsbseq ip, r7, r4, lsr #20 │ │ │ │ + rsbseq ip, r7, ip, lsl #16 │ │ │ │ │ │ │ │ 0025df0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -8312,25 +8312,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #860] @ 25e2b0 │ │ │ │ ldr r2, [pc, #860] @ 25e2b4 │ │ │ │ ldr r1, [pc, #860] @ 25e2b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r7, [pc, #832] @ 25e2bc │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 25e03c │ │ │ │ @@ -8359,27 +8359,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 25df9c │ │ │ │ ldr r3, [pc, #708] @ 25e2c0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #692] @ 25e2c4 │ │ │ │ ldr ip, [pc, #692] @ 25e2c8 │ │ │ │ ldr r1, [pc, #692] @ 25e2cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 25e2d0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 25e140 │ │ │ │ ldr r9, [pc, #656] @ 25e2d4 │ │ │ │ ldr r3, [pc, #656] @ 25e2d8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -8392,21 +8392,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e228 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25e1dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r1, [pc, #584] @ 25e2dc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ cmp r4, #2 │ │ │ │ beq 25e0ec │ │ │ │ cmp r4, #3 │ │ │ │ beq 25e19c │ │ │ │ cmp r4, #4 │ │ │ │ beq 25e180 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -8425,27 +8425,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 25e0d0 │ │ │ │ ldr r3, [pc, #480] @ 25e2e0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #460] @ 25e2e4 │ │ │ │ ldr ip, [pc, #460] @ 25e2e8 │ │ │ │ ldr r1, [pc, #460] @ 25e2ec │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 25e2f0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 25e2f4 │ │ │ │ ldr r3, [pc, #348] @ 25e2ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -8482,91 +8482,91 @@ │ │ │ │ bne 25e05c │ │ │ │ b 25e0dc │ │ │ │ ldr r3, [pc, #252] @ 25e2e0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #252] @ 25e2f8 │ │ │ │ ldr ip, [pc, #252] @ 25e2fc │ │ │ │ ldr r1, [pc, #252] @ 25e300 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 25e304 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 25e140 │ │ │ │ ldr r3, [pc, #144] @ 25e2c0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #196] @ 25e308 │ │ │ │ ldr ip, [pc, #196] @ 25e30c │ │ │ │ ldr r1, [pc, #196] @ 25e310 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 25e314 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 25e140 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #148] @ 25e318 │ │ │ │ ldr r2, [pc, #148] @ 25e31c │ │ │ │ ldr r1, [pc, #148] @ 25e320 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ b 25e0d0 │ │ │ │ strdeq ip, [r4], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r8, r8, lsr #27 │ │ │ │ - rsbseq ip, r7, ip, lsr r5 │ │ │ │ - rsbseq ip, r7, r4, lsl #21 │ │ │ │ + addeq r6, r8, r8, asr #27 │ │ │ │ + rsbseq ip, r7, ip, asr r5 │ │ │ │ + rsbseq ip, r7, r4, lsr #21 │ │ │ │ adceq ip, r4, r4, lsr #29 │ │ │ │ andeq r3, r0, r8, ror sl │ │ │ │ - addeq r6, r8, r8, ror #25 │ │ │ │ - ldrsheq ip, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq ip, r7, r0, asr r5 │ │ │ │ + addeq r6, r8, r8, lsl #26 │ │ │ │ + rsbseq ip, r7, r0, lsl r9 │ │ │ │ + rsbseq ip, r7, r0, ror r5 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - @ instruction: 0x00886cbc │ │ │ │ - rsbseq ip, r7, r8, asr r4 │ │ │ │ - rsbseq ip, r7, ip, asr r9 │ │ │ │ + ldrdeq r6, [r8], ip │ │ │ │ + rsbseq ip, r7, r8, ror r4 │ │ │ │ + rsbseq ip, r7, ip, ror r9 │ │ │ │ andeq r1, r0, r0, ror #24 │ │ │ │ - addeq r6, r8, r4, ror #23 │ │ │ │ - rsbseq ip, r7, r8, lsl #17 │ │ │ │ - rsbseq ip, r7, r8, asr #8 │ │ │ │ + addeq r6, r8, r4, lsl #24 │ │ │ │ + rsbseq ip, r7, r8, lsr #17 │ │ │ │ + rsbseq ip, r7, r8, ror #8 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ ldrdeq ip, [r4], r8 @ │ │ │ │ - strdeq r6, [r8], ip │ │ │ │ - rsbseq ip, r7, r8, ror r7 │ │ │ │ - rsbseq ip, r7, r4, ror #6 │ │ │ │ + addeq r6, r8, ip, lsl fp │ │ │ │ + @ instruction: 0x0077c798 │ │ │ │ + rsbseq ip, r7, r4, lsl #7 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - @ instruction: 0x00886ab4 │ │ │ │ - rsbseq ip, r7, r0, lsl #14 │ │ │ │ - rsbseq ip, r7, ip, lsl r3 │ │ │ │ + ldrdeq r6, [r8], r4 │ │ │ │ + rsbseq ip, r7, r0, lsr #14 │ │ │ │ + rsbseq ip, r7, ip, lsr r3 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - addeq r6, r8, r8, ror sl │ │ │ │ - rsbseq ip, r7, ip, lsl #4 │ │ │ │ - rsbseq ip, r7, r8, asr r7 │ │ │ │ + umulleq r6, r8, r8, sl │ │ │ │ + rsbseq ip, r7, ip, lsr #4 │ │ │ │ + rsbseq ip, r7, r8, ror r7 │ │ │ │ │ │ │ │ 0025e324 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -8641,15 +8641,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 25e4a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 25e4a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -8659,42 +8659,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 25e4b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 25e4b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 25e448 │ │ │ │ bl 255e10 │ │ │ │ - ldrdeq r6, [r8], r4 │ │ │ │ - rsbseq ip, r7, r8, asr #11 │ │ │ │ - rsbseq ip, r7, ip, lsr r1 │ │ │ │ + strdeq r6, [r8], r4 │ │ │ │ + rsbseq ip, r7, r8, ror #11 │ │ │ │ + rsbseq ip, r7, ip, asr r1 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - addeq r6, r8, r8, lsl #17 │ │ │ │ - ldrsbeq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsheq ip, [r7], #-4 @ │ │ │ │ + addeq r6, r8, r8, lsr #17 │ │ │ │ + ldrsheq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq ip, r7, r4, lsl r1 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 25e4dc │ │ │ │ ldr r2, [pc, #28] @ 25e4e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 25e4e4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq ip, r4, r4, ror #18 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - ldrsbeq ip, [r7], #-84 @ 0xffffffac @ │ │ │ │ + ldrsheq ip, [r7], #-84 @ 0xffffffac @ │ │ │ │ ldr r1, [pc, #8] @ 25e4f8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 992c04 │ │ │ │ - ldrheq ip, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + b 992c24 │ │ │ │ + ldrsbeq ip, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 25e578 │ │ │ │ ldr r2, [pc, #100] @ 25e57c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8714,40 +8714,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 514814 │ │ │ │ adceq ip, r4, r0, lsl r9 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq fp, r7, ip, lsl pc │ │ │ │ + rsbseq fp, r7, ip, lsr pc │ │ │ │ │ │ │ │ 0025e584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 25e5c8 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 9930bc │ │ │ │ + bl 9930dc │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 9930bc │ │ │ │ + bl 9930dc │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9930bc │ │ │ │ + b 9930dc │ │ │ │ umlalseq r3, r4, r4, pc @ │ │ │ │ │ │ │ │ 0025e5cc : │ │ │ │ ldr r3, [pc, #40] @ 25e5fc │ │ │ │ ldr r2, [pc, #40] @ 25e600 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -8758,26 +8758,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ adceq ip, r4, r0, asr r8 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adcseq r3, r4, r8, asr #30 │ │ │ │ - rsbseq fp, r7, r0, ror #28 │ │ │ │ + rsbseq fp, r7, r0, lsl #29 │ │ │ │ │ │ │ │ 0025e60c : │ │ │ │ ldr r0, [pc, #20] @ 25e628 │ │ │ │ ldr r1, [pc, #20] @ 25e62c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 992c04 │ │ │ │ + b 992c24 │ │ │ │ adcseq r3, r4, ip, lsl pc │ │ │ │ - rsbseq fp, r7, r4, lsr lr │ │ │ │ + rsbseq fp, r7, r4, asr lr │ │ │ │ │ │ │ │ 0025e630 : │ │ │ │ ldr r3, [pc, #68] @ 25e67c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e66c │ │ │ │ @@ -8831,15 +8831,15 @@ │ │ │ │ bne 25e7a8 │ │ │ │ ldr r5, [pc, #220] @ 25e7d8 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #628] @ 0x274 │ │ │ │ str r6, [r4, #632] @ 0x278 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 25e7dc │ │ │ │ add r4, r4, #628 @ 0x274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -8881,24 +8881,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq ip, r4, r4, ror r7 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adcseq r3, r4, r8, ror #28 │ │ │ │ - ldrsbeq ip, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsheq ip, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ adceq r1, r5, r4, lsl #18 │ │ │ │ adcseq r3, r4, r4, lsl lr │ │ │ │ @ instruction: 0x00a518bc │ │ │ │ - addeq r6, r8, r4, lsl #12 │ │ │ │ - ldrheq fp, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq ip, r7, r0, lsr r3 │ │ │ │ - ldrdeq r6, [r8], ip │ │ │ │ - @ instruction: 0x0077bc94 │ │ │ │ - rsbseq ip, r7, r0, lsr r3 │ │ │ │ + addeq r6, r8, r4, lsr #12 │ │ │ │ + ldrsbeq fp, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq ip, r7, r0, asr r3 │ │ │ │ + strdeq r6, [r8], ip │ │ │ │ + ldrheq fp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, r7, r0, asr r3 │ │ │ │ │ │ │ │ 0025e7fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 25e8b4 │ │ │ │ @@ -8942,15 +8942,15 @@ │ │ │ │ b 25e864 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 25e4e8 │ │ │ │ adceq ip, r4, r0, lsl r6 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adcseq r3, r4, r4, lsl #26 │ │ │ │ - rsbseq ip, r7, r0, ror r2 │ │ │ │ + @ instruction: 0x0077c290 │ │ │ │ adcseq r3, r4, r0, asr #25 │ │ │ │ adceq r1, r5, r4, ror #14 │ │ │ │ │ │ │ │ 0025e8cc : │ │ │ │ ldr r3, [pc, #60] @ 25e910 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9028,41 +9028,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 25ea68 │ │ │ │ bl 25e4fc │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 25ea38 │ │ │ │ ldr r3, [pc, #96] @ 25ea6c │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 25ea70 │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 25ea04 │ │ │ │ b 25e988 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [r4], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a4c4b4 │ │ │ │ umlaleq ip, r4, r4, r4 │ │ │ │ adcseq r3, r4, r0, asr fp │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbseq fp, r7, r8, lsr #20 │ │ │ │ + rsbseq fp, r7, r8, asr #20 │ │ │ │ │ │ │ │ 0025ea74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -9081,15 +9081,15 @@ │ │ │ │ │ │ │ │ 0025eab8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 25ecbc │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 25ecc0 │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 25ec90 │ │ │ │ @@ -9132,15 +9132,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25eb64 │ │ │ │ ldr r3, [pc, #324] @ 25ecd4 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [pc, #308] @ 25ecd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 25ebc4 │ │ │ │ b 25ebf4 │ │ │ │ @@ -9181,16 +9181,16 @@ │ │ │ │ bgt 25ec20 │ │ │ │ ldr r0, [pc, #152] @ 25ece4 │ │ │ │ ldr r1, [pc, #152] @ 25ece8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 992c04 │ │ │ │ - bl 9da340 │ │ │ │ + bl 992c24 │ │ │ │ + bl 9da360 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9209,33 +9209,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq ip, r4, r8, asr #6 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ @ instruction: 0x00b439fc │ │ │ │ - rsbseq fp, r7, r4, lsl r9 │ │ │ │ + rsbseq fp, r7, r4, lsr r9 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ adcseq r3, r4, r0, lsr #19 │ │ │ │ adceq r1, r5, r0, ror #8 │ │ │ │ adcseq r3, r4, r8, lsr r9 │ │ │ │ - rsbseq fp, r7, r4, lsr r8 │ │ │ │ + rsbseq fp, r7, r4, asr r8 │ │ │ │ adcseq r3, r4, r4, ror #17 │ │ │ │ - ldrsheq fp, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq r6, [r8], r4 │ │ │ │ - rsbseq fp, r7, r8, ror #28 │ │ │ │ - rsbseq fp, r7, r8, lsr #15 │ │ │ │ + rsbseq fp, r7, ip, lsl r8 │ │ │ │ + addeq r6, r8, r4, lsl r1 │ │ │ │ + rsbseq fp, r7, r8, lsl #29 │ │ │ │ + rsbseq fp, r7, r8, asr #15 │ │ │ │ │ │ │ │ 0025ecf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 25ed98 │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 25ed9c │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -9256,37 +9256,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 993270 │ │ │ │ + bl 993290 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 992c04 │ │ │ │ + b 992c24 │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq ip, r4, r8, lsl #2 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ @ instruction: 0x00b437d8 │ │ │ │ - ldrsheq fp, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq fp, r7, r0, lsl r7 │ │ │ │ │ │ │ │ 0025edac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 25ee94 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r5, [pc, #188] @ 25ee98 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9330,30 +9330,30 @@ │ │ │ │ bne 25ee64 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 25ee30 │ │ │ │ adceq ip, r4, r0, rrx │ │ │ │ adcseq r3, r4, r8, asr r7 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - @ instruction: 0x0077bc94 │ │ │ │ + ldrheq fp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ @ instruction: 0x00b436f8 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbseq fp, r7, ip, ror #11 │ │ │ │ + rsbseq fp, r7, ip, lsl #12 │ │ │ │ │ │ │ │ 0025eeb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 25ef6c │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r5, [pc, #144] @ 25ef70 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9381,20 +9381,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 25ef30 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 993220 │ │ │ │ + bl 993240 │ │ │ │ b 25ef30 │ │ │ │ adceq fp, r4, ip, asr pc │ │ │ │ adcseq r3, r4, r4, asr r6 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - @ instruction: 0x0077bb90 │ │ │ │ + ldrheq fp, [r7], #-176 @ 0xffffff50 @ │ │ │ │ @ instruction: 0x00b435f8 │ │ │ │ │ │ │ │ 0025ef80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9469,15 +9469,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25f130 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -9486,30 +9486,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25f078 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 25f088 │ │ │ │ ldr r1, [pc, #108] @ 25f17c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 25f180 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r0, [pc, #96] @ 25f184 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 993270 │ │ │ │ + b 993290 │ │ │ │ bl 514ae8 │ │ │ │ bl 25eab8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 25ecf8 │ │ │ │ @@ -9517,19 +9517,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 514a44 │ │ │ │ b 25f0cc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 25f188 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 992c04 │ │ │ │ + b 992c24 │ │ │ │ adceq fp, r4, ip, ror #27 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - ldrsheq fp, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq fp, r7, r8, lsr r3 │ │ │ │ + rsbseq fp, r7, ip, lsl r4 │ │ │ │ + rsbseq fp, r7, r8, asr r3 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ adcseq r3, r4, ip, lsl #8 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 0025f18c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -9621,44 +9621,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 25f374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 25f244 │ │ │ │ ldr r0, [pc, #60] @ 25f378 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 25f244 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r4, r8, ror ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq fp, r4, r4, asr ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq fp, [r4], r8 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq fp, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq fp, r7, r0, lsr #16 │ │ │ │ + rsbseq fp, r7, r8, lsl r8 │ │ │ │ + rsbseq fp, r7, r0, asr #16 │ │ │ │ │ │ │ │ 0025f37c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 25f4e0 │ │ │ │ @@ -9722,44 +9722,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 25f500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 25f3f8 │ │ │ │ ldr r0, [pc, #60] @ 25f504 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 25f3f8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r4, ip, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq fp, r4, r8, asr #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq fp, r4, r4, lsr #20 │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsbeq fp, [r7], #-104 @ 0xffffff98 @ │ │ │ │ - ldrsheq fp, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsheq fp, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq fp, r7, ip, lsl r7 │ │ │ │ │ │ │ │ 0025f508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -10917,71 +10917,71 @@ │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ b 25f870 │ │ │ │ and r2, r2, #133169152 @ 0x7f00000 │ │ │ │ cmp r2, #15728640 @ 0xf00000 │ │ │ │ movne r3, #0 │ │ │ │ moveq r3, #396 @ 0x18c │ │ │ │ b 25f870 │ │ │ │ - addeq r5, r8, r0, lsl #12 │ │ │ │ - ldrdeq r5, [r8], r8 │ │ │ │ - ldrdeq r5, [r8], sl │ │ │ │ - addeq r5, r8, r9, lsr #11 │ │ │ │ + addeq r5, r8, r0, lsr #12 │ │ │ │ + strdeq r5, [r8], r8 │ │ │ │ + strdeq r5, [r8], sl │ │ │ │ + addeq r5, r8, r9, asr #11 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r5, r8, r4, lsr r4 │ │ │ │ + addeq r5, r8, r4, asr r4 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - strdeq r5, [r8], r2 │ │ │ │ + addeq r5, r8, r2, lsl r4 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #6 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ - addeq r5, r8, r2, asr #6 │ │ │ │ - addeq r6, r8, r0, ror #24 │ │ │ │ - ldrdeq r5, [r8], sl │ │ │ │ - addeq r6, r8, r4, asr #23 │ │ │ │ - addeq r5, r8, r0, asr r2 │ │ │ │ - addeq r5, r8, r6, lsl r2 │ │ │ │ + addeq r5, r8, r2, ror #6 │ │ │ │ + addeq r6, r8, r0, lsl #25 │ │ │ │ strdeq r5, [r8], sl │ │ │ │ - @ instruction: 0x008851b4 │ │ │ │ - addeq r6, r8, r4, ror #20 │ │ │ │ - addeq r5, r8, r8, asr #2 │ │ │ │ - addeq r5, r8, lr, asr #1 │ │ │ │ - addeq r5, r8, r2, lsr r0 │ │ │ │ + addeq r6, r8, r4, ror #23 │ │ │ │ + addeq r5, r8, r0, ror r2 │ │ │ │ + addeq r5, r8, r6, lsr r2 │ │ │ │ + addeq r5, r8, sl, lsl r2 │ │ │ │ + ldrdeq r5, [r8], r4 │ │ │ │ + addeq r6, r8, r4, lsl #21 │ │ │ │ + addeq r5, r8, r8, ror #2 │ │ │ │ + addeq r5, r8, lr, ror #1 │ │ │ │ + addeq r5, r8, r2, asr r0 │ │ │ │ andeq r0, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ - @ instruction: 0x00884ebc │ │ │ │ + ldrdeq r4, [r8], ip │ │ │ │ @ instruction: 0x000001b7 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq r4, r8, r0, asr lr │ │ │ │ + addeq r4, r8, r0, ror lr │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - addeq r4, r8, r4, ror #27 │ │ │ │ + addeq r4, r8, r4, lsl #28 │ │ │ │ biclt r0, r0, #0 │ │ │ │ bichi r0, r0, r0 │ │ │ │ andeq r8, pc, r0, lsl #31 │ │ │ │ muleq r0, r5, r3 │ │ │ │ @ instruction: 0x000003b5 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r4, r8, r8, asr #25 │ │ │ │ - umulleq r4, r8, ip, ip │ │ │ │ - addeq r4, r8, ip, ror #24 │ │ │ │ - addeq r4, r8, r4, asr #24 │ │ │ │ - addeq r4, r8, r0, lsr #24 │ │ │ │ - addeq r4, r8, r8, ror #24 │ │ │ │ + addeq r4, r8, r8, ror #25 │ │ │ │ @ instruction: 0x00884cbc │ │ │ │ - strdeq r4, [r8], r0 │ │ │ │ - addeq r4, r8, r4, lsr sp │ │ │ │ - addeq r4, r8, r2, lsr #26 │ │ │ │ - addeq r4, r8, lr, ror sp │ │ │ │ + addeq r4, r8, ip, lsl #25 │ │ │ │ + addeq r4, r8, r4, ror #24 │ │ │ │ + addeq r4, r8, r0, asr #24 │ │ │ │ + addeq r4, r8, r8, lsl #25 │ │ │ │ + ldrdeq r4, [r8], ip │ │ │ │ + addeq r4, r8, r0, lsl sp │ │ │ │ + addeq r4, r8, r4, asr sp │ │ │ │ + addeq r4, r8, r2, asr #26 │ │ │ │ + umulleq r4, r8, lr, sp │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl #6 │ │ │ │ @@ -11008,51 +11008,51 @@ │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, sl, asr #6 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, r3, ror #6 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - addeq r6, r8, r4, lsl #1 │ │ │ │ - addeq r4, r8, lr, asr r7 │ │ │ │ + addeq r6, r8, r4, lsr #1 │ │ │ │ + addeq r4, r8, lr, ror r7 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r2, ror #6 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ - addeq r4, r8, r2, lsr #13 │ │ │ │ + addeq r4, r8, r2, asr #13 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ andeq r0, r0, r3, lsl r3 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ @ instruction: 0x000003ba │ │ │ │ @ instruction: 0x000003bb │ │ │ │ - addeq r4, r8, r6, lsr r5 │ │ │ │ - addeq r4, r8, lr, lsl #12 │ │ │ │ + addeq r4, r8, r6, asr r5 │ │ │ │ + addeq r4, r8, lr, lsr #12 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - ldrdeq r4, [r8], r0 │ │ │ │ + strdeq r4, [r8], r0 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ - addeq r4, r8, lr, lsl #13 │ │ │ │ + addeq r4, r8, lr, lsr #13 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ - addeq r4, r8, lr, ror r6 │ │ │ │ + umulleq r4, r8, lr, r6 │ │ │ │ muleq r0, sp, r1 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - addeq r4, r8, lr, lsr #11 │ │ │ │ + addeq r4, r8, lr, asr #11 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ - addeq r4, r8, lr, ror r8 │ │ │ │ + umulleq r4, r8, lr, r8 │ │ │ │ muleq r0, r9, r1 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ @@ -11107,34 +11107,34 @@ │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ andeq r0, r0, r5, asr r1 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ andeq r0, r0, r2, lsr #6 │ │ │ │ - addeq r5, r8, ip, lsl r2 │ │ │ │ - strdeq r5, [r8], r4 │ │ │ │ - addeq r5, r8, ip, asr #3 │ │ │ │ - addeq r5, r8, r4, lsr #3 │ │ │ │ - @ instruction: 0x008842b2 │ │ │ │ - addeq r5, r8, ip, asr #2 │ │ │ │ + addeq r5, r8, ip, lsr r2 │ │ │ │ + addeq r5, r8, r4, lsl r2 │ │ │ │ + addeq r5, r8, ip, ror #3 │ │ │ │ + addeq r5, r8, r4, asr #3 │ │ │ │ + ldrdeq r4, [r8], r2 │ │ │ │ + addeq r5, r8, ip, ror #2 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ andeq r0, r0, r7, lsr r3 │ │ │ │ - addeq r4, r8, ip, asr #4 │ │ │ │ + addeq r4, r8, ip, ror #4 │ │ │ │ andeq r0, r0, r1, asr #6 │ │ │ │ - addeq r4, r8, r4, lsl #4 │ │ │ │ - addeq r4, r8, r0, ror #3 │ │ │ │ + addeq r4, r8, r4, lsr #4 │ │ │ │ + addeq r4, r8, r0, lsl #4 │ │ │ │ andeq r0, r0, r1, lsr #6 │ │ │ │ andeq r0, r0, r3, lsr r3 │ │ │ │ - addeq r4, r8, r8, ror r0 │ │ │ │ - addeq r4, r8, r6, asr #32 │ │ │ │ - addeq r4, r8, r4, lsl #29 │ │ │ │ - addeq r4, r8, ip, asr lr │ │ │ │ - addeq r3, r8, sl, lsl #31 │ │ │ │ - addeq r4, r8, r8, lsr #27 │ │ │ │ + umulleq r4, r8, r8, r0 │ │ │ │ + addeq r4, r8, r6, rrx │ │ │ │ + addeq r4, r8, r4, lsr #29 │ │ │ │ + addeq r4, r8, ip, ror lr │ │ │ │ + addeq r3, r8, sl, lsr #31 │ │ │ │ + addeq r4, r8, r8, asr #27 │ │ │ │ lsr r3, r2, #20 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ cmp r3, #5 │ │ │ │ bhi 262024 │ │ │ │ ldr r2, [pc, #-496] @ 26088c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ @@ -13164,15 +13164,15 @@ │ │ │ │ @ instruction: 0x000003b2 │ │ │ │ muleq r0, r3, r1 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ @ instruction: 0x000003b6 │ │ │ │ muleq r0, r2, r1 │ │ │ │ muleq r0, r1, r1 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - addeq r3, r8, r8, asr sp │ │ │ │ + addeq r3, r8, r8, ror sp │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, r9, asr #6 │ │ │ │ andeq r0, r0, r3, asr #6 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ @@ -13198,17 +13198,17 @@ │ │ │ │ andeq r0, r0, fp, ror r2 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ muleq r0, pc, r3 @ │ │ │ │ andeq r0, r0, r2, asr #4 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ andeq r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - addeq r3, r8, r2, lsr #22 │ │ │ │ + addeq r3, r8, r2, asr #22 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - addeq r3, r8, r8, lsl #22 │ │ │ │ + addeq r3, r8, r8, lsr #22 │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ andeq r0, r0, lr, lsr #5 │ │ │ │ muleq r0, r7, r2 │ │ │ │ muleq r0, r6, r2 │ │ │ │ muleq r0, r5, r2 │ │ │ │ @@ -13278,29 +13278,29 @@ │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ - addeq r3, r8, r9, asr #13 │ │ │ │ - @ instruction: 0x008836ba │ │ │ │ + addeq r3, r8, r9, ror #13 │ │ │ │ + ldrdeq r3, [r8], sl │ │ │ │ andeq r0, r0, r6, asr r3 │ │ │ │ andeq r0, r0, r3, ror #5 │ │ │ │ andeq r0, r0, r1, ror #5 │ │ │ │ andeq r0, r0, r2, ror #5 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ andeq r0, r0, r5, asr r3 │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ andeq r0, r0, sl, asr r3 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ - strdeq r3, [r8], pc @ │ │ │ │ + addeq r3, r8, pc, lsl r6 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, lr, asr #4 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ @@ -13416,15 +13416,15 @@ │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ andeq r0, r0, pc, ror #4 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ andeq r0, r0, lr, ror r2 │ │ │ │ andeq r0, r0, sl, lsl #5 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - addeq r3, r8, r8 │ │ │ │ + addeq r3, r8, r8, lsr #32 │ │ │ │ andeq r0, r0, pc, asr #5 │ │ │ │ andeq r0, r0, r9, asr r3 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ andeq r0, r0, pc, lsl r2 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ @@ -14453,15 +14453,15 @@ │ │ │ │ strb r3, [r4, #43] @ 0x2b │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x008829b8 │ │ │ │ + ldrdeq r2, [r8], r8 │ │ │ │ lsl r1, r0, #12 │ │ │ │ lsr r1, r1, #27 │ │ │ │ lsl ip, r0, #20 │ │ │ │ lsl r2, r0, #7 │ │ │ │ lsl r3, r0, #17 │ │ │ │ lsr ip, ip, #27 │ │ │ │ lsr r2, r2, #27 │ │ │ │ @@ -15683,98 +15683,98 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, #0 │ │ │ │ b 265304 │ │ │ │ adceq r6, r4, r4, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq lr, [r1], ip @ │ │ │ │ umullseq ip, r5, ip, r1 │ │ │ │ - addeq r1, r8, r2, asr #12 │ │ │ │ + addeq r1, r8, r2, ror #12 │ │ │ │ andeq r0, r0, r2, lsl #25 │ │ │ │ andeq r0, r0, r1, lsl #25 │ │ │ │ andeq r0, r0, r2, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ - addeq r1, r8, r4, ror r5 │ │ │ │ - addeq r6, r2, r0, ror r5 │ │ │ │ - addeq r1, r3, ip, lsr #14 │ │ │ │ + umulleq r1, r8, r4, r5 │ │ │ │ + umulleq r6, r2, r0, r5 │ │ │ │ + addeq r1, r3, ip, asr #14 │ │ │ │ adceq r6, r4, ip, lsr #14 │ │ │ │ - rsbseq r6, r7, r4, ror pc │ │ │ │ - rsbseq r6, r7, r8, lsr pc │ │ │ │ - ldrsbeq r6, [r7], #-236 @ 0xffffff14 @ │ │ │ │ - ldrheq r6, [r7], #-228 @ 0xffffff1c @ │ │ │ │ - addeq pc, r2, r4, ror r2 @ │ │ │ │ - ldrsheq sp, [pc], #-136 @ │ │ │ │ - rsbseq r6, r7, ip, lsr lr │ │ │ │ - @ instruction: 0x007d5d90 │ │ │ │ - addeq r1, r8, r8, ror ip │ │ │ │ - addeq r1, r8, r0, lsl ip │ │ │ │ - umulleq r1, r8, r0, fp │ │ │ │ - addeq r1, r8, r0, lsr #20 │ │ │ │ - addeq r1, r8, r4, lsr #19 │ │ │ │ - addeq r5, r2, r8, asr #27 │ │ │ │ - addeq r1, r8, r0, lsl #18 │ │ │ │ - addeq r5, r2, r0, lsr #26 │ │ │ │ - strdeq r5, [r2], r8 │ │ │ │ - rsbseq r6, r7, r8, ror #15 │ │ │ │ - rsbseq r6, r7, r0, asr #15 │ │ │ │ - rsbseq r6, r7, r4, ror r7 │ │ │ │ - rsbseq r6, r7, ip, asr #14 │ │ │ │ - ldrdeq r5, [r2], r4 │ │ │ │ - @ instruction: 0x00825abc │ │ │ │ - ldrsbeq r6, [r7], #-52 @ 0xffffffcc @ │ │ │ │ - addeq r0, r8, r8, lsr #15 │ │ │ │ - addeq r5, r2, r4, lsl #17 │ │ │ │ - rsbseq r6, r7, ip, asr r3 │ │ │ │ - rsbseq r6, r7, r4, lsr r3 │ │ │ │ - addeq r1, r8, ip, lsr #5 │ │ │ │ - addeq r0, r8, r8, asr #11 │ │ │ │ + @ instruction: 0x00776f94 │ │ │ │ + rsbseq r6, r7, r8, asr pc │ │ │ │ + ldrsheq r6, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsbeq r6, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + umulleq pc, r2, r4, r2 @ │ │ │ │ + rsbseq sp, pc, r8, lsl r9 @ │ │ │ │ + rsbseq r6, r7, ip, asr lr │ │ │ │ + ldrheq r5, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + umulleq r1, r8, r8, ip │ │ │ │ + addeq r1, r8, r0, lsr ip │ │ │ │ + @ instruction: 0x00881bb0 │ │ │ │ + addeq r1, r8, r0, asr #20 │ │ │ │ + addeq r1, r8, r4, asr #19 │ │ │ │ + addeq r5, r2, r8, ror #27 │ │ │ │ + addeq r1, r8, r0, lsr #18 │ │ │ │ + addeq r5, r2, r0, asr #26 │ │ │ │ + addeq r5, r2, r8, lsl sp │ │ │ │ + rsbseq r6, r7, r8, lsl #16 │ │ │ │ + rsbseq r6, r7, r0, ror #15 │ │ │ │ + @ instruction: 0x00776794 │ │ │ │ + rsbseq r6, r7, ip, ror #14 │ │ │ │ + strdeq r5, [r2], r4 │ │ │ │ + ldrdeq r5, [r2], ip │ │ │ │ + ldrsheq r6, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r0, r8, r8, asr #15 │ │ │ │ + addeq r5, r2, r4, lsr #17 │ │ │ │ + rsbseq r6, r7, ip, ror r3 │ │ │ │ + rsbseq r6, r7, r4, asr r3 │ │ │ │ + addeq r1, r8, ip, asr #5 │ │ │ │ + addeq r0, r8, r8, ror #11 │ │ │ │ andeq r0, r0, pc, ror #7 │ │ │ │ - strdeq r1, [r8], r8 │ │ │ │ - addeq r1, r8, r8, ror r1 │ │ │ │ - rsbseq r6, r7, r8, lsr #1 │ │ │ │ - rsbseq r6, r7, r0, lsl #1 │ │ │ │ - addeq r1, r8, r0, rrx │ │ │ │ - ldrdeq r0, [r8], r8 │ │ │ │ - addeq r0, r8, r0, asr pc │ │ │ │ - rsbseq r5, r7, r0, lsl #29 │ │ │ │ - addeq r0, r8, ip, lsl #29 │ │ │ │ - addeq r0, r8, r4, lsr #28 │ │ │ │ - @ instruction: 0x00880dbc │ │ │ │ - addeq r0, r8, r4, asr sp │ │ │ │ - rsbseq r5, r7, r4, ror ip │ │ │ │ - rsbseq fp, pc, r0, lsr #15 │ │ │ │ - rsbseq r5, r7, r0, lsr r1 │ │ │ │ + addeq r1, r8, r8, lsl r2 │ │ │ │ + umulleq r1, r8, r8, r1 │ │ │ │ + rsbseq r6, r7, r8, asr #1 │ │ │ │ + rsbseq r6, r7, r0, lsr #1 │ │ │ │ + addeq r1, r8, r0, lsl #1 │ │ │ │ + strdeq r0, [r8], r8 │ │ │ │ + addeq r0, r8, r0, ror pc │ │ │ │ + rsbseq r5, r7, r0, lsr #29 │ │ │ │ + addeq r0, r8, ip, lsr #29 │ │ │ │ + addeq r0, r8, r4, asr #28 │ │ │ │ + ldrdeq r0, [r8], ip │ │ │ │ + addeq r0, r8, r4, ror sp │ │ │ │ + @ instruction: 0x00775c94 │ │ │ │ + rsbseq fp, pc, r0, asr #15 │ │ │ │ + rsbseq r5, r7, r0, asr r1 │ │ │ │ andeq r0, r0, r2, lsl #26 │ │ │ │ - addeq r0, r8, ip, ror #15 │ │ │ │ + addeq r0, r8, ip, lsl #16 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ - rsbseq r5, r7, ip, asr #23 │ │ │ │ - addeq r4, r2, r8, asr #31 │ │ │ │ - rsbseq r4, r7, r4, lsr #31 │ │ │ │ + rsbseq r5, r7, ip, ror #23 │ │ │ │ + addeq r4, r2, r8, ror #31 │ │ │ │ + rsbseq r4, r7, r4, asr #31 │ │ │ │ + rsbseq r5, r7, r0, asr #21 │ │ │ │ rsbseq r5, r7, r0, lsr #21 │ │ │ │ - rsbseq r5, r7, r0, lsl #21 │ │ │ │ - rsbseq r5, r7, ip, asr r9 │ │ │ │ - rsbseq r5, r7, r4, lsr r9 │ │ │ │ - rsbseq r5, r7, r8, ror #17 │ │ │ │ - rsbseq r5, r7, r0, asr #17 │ │ │ │ - rsbseq r5, r7, r4, ror r8 │ │ │ │ - rsbseq r5, r7, ip, asr #16 │ │ │ │ - rsbseq r5, r7, r0, lsl #16 │ │ │ │ - ldrsbeq r5, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r5, r7, ip, lsl #15 │ │ │ │ - rsbseq r5, r7, r4, ror #14 │ │ │ │ - rsbseq r5, r7, r8, lsl r7 │ │ │ │ - ldrsheq r5, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r5, r7, r0, asr #13 │ │ │ │ - @ instruction: 0x00775698 │ │ │ │ - rsbseq r5, r7, r4, ror r6 │ │ │ │ - rsbseq r5, r7, ip, asr #12 │ │ │ │ - rsbseq r5, r7, r0, lsr #11 │ │ │ │ - rsbseq r5, r7, r8, ror r5 │ │ │ │ - rsbseq r5, r7, r4, lsr #10 │ │ │ │ - ldrsheq r5, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r5, r7, r4, lsl #9 │ │ │ │ + rsbseq r5, r7, ip, ror r9 │ │ │ │ + rsbseq r5, r7, r4, asr r9 │ │ │ │ + rsbseq r5, r7, r8, lsl #18 │ │ │ │ + rsbseq r5, r7, r0, ror #17 │ │ │ │ + @ instruction: 0x00775894 │ │ │ │ + rsbseq r5, r7, ip, ror #16 │ │ │ │ + rsbseq r5, r7, r0, lsr #16 │ │ │ │ + ldrsheq r5, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r5, r7, ip, lsr #15 │ │ │ │ + rsbseq r5, r7, r4, lsl #15 │ │ │ │ + rsbseq r5, r7, r8, lsr r7 │ │ │ │ + rsbseq r5, r7, r0, lsl r7 │ │ │ │ + rsbseq r5, r7, r0, ror #13 │ │ │ │ + ldrheq r5, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00775694 │ │ │ │ + rsbseq r5, r7, ip, ror #12 │ │ │ │ + rsbseq r5, r7, r0, asr #11 │ │ │ │ + @ instruction: 0x00775598 │ │ │ │ + rsbseq r5, r7, r4, asr #10 │ │ │ │ + rsbseq r5, r7, ip, lsl r5 │ │ │ │ + rsbseq r5, r7, r4, lsr #9 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r4] │ │ │ │ strb r7, [r2, r3] │ │ │ │ ldm r4, {r2, r3} │ │ │ │ strb r5, [r2, r3] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ @@ -17815,165 +17815,157 @@ │ │ │ │ b 266788 │ │ │ │ ldr r5, [pc, #836] @ 267618 │ │ │ │ add r5, pc, r5 │ │ │ │ b 266788 │ │ │ │ ldr r5, [pc, #828] @ 26761c │ │ │ │ add r5, pc, r5 │ │ │ │ b 266788 │ │ │ │ - rsbseq r5, r7, r8, ror #8 │ │ │ │ - rsbseq r5, r7, ip, asr r4 │ │ │ │ - addeq r9, r2, r0, ror r5 │ │ │ │ - addeq r9, r2, r8, asr #10 │ │ │ │ - rsbseq r5, r7, r8, ror r3 │ │ │ │ - rsbseq r5, r7, r0, asr r3 │ │ │ │ - rsbseq r5, r7, r0, lsl #5 │ │ │ │ + rsbseq r5, r7, r8, lsl #9 │ │ │ │ + rsbseq r5, r7, ip, ror r4 │ │ │ │ + umulleq r9, r2, r0, r5 │ │ │ │ + addeq r9, r2, r8, ror #10 │ │ │ │ + @ instruction: 0x00775398 │ │ │ │ + rsbseq r5, r7, r0, ror r3 │ │ │ │ rsbseq r5, r7, r0, lsr #5 │ │ │ │ - rsbseq r5, r7, ip, lsl r2 │ │ │ │ - rsbseq r5, r7, r4, lsl #4 │ │ │ │ - rsbseq r5, r7, ip, ror #3 │ │ │ │ - ldrsbeq r5, [r7], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r5, r7, r0, lsl #4 │ │ │ │ - ldrheq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r5, r7, ip, lsr #2 │ │ │ │ - rsbseq r5, r7, ip, lsl r1 │ │ │ │ - rsbseq r5, r7, r8, lsl #2 │ │ │ │ - ldrsbeq r5, [r7], #-12 @ │ │ │ │ - rsbseq r5, r7, ip, asr r0 │ │ │ │ - addeq pc, r7, r2, ror #31 │ │ │ │ + rsbseq r5, r7, r0, asr #5 │ │ │ │ + rsbseq r5, r7, ip, lsr r2 │ │ │ │ + rsbseq r5, r7, r4, lsr #4 │ │ │ │ + rsbseq r5, r7, ip, lsl #4 │ │ │ │ + ldrsheq r5, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r5, r7, r0, lsr #4 │ │ │ │ + ldrsbeq r5, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r5, r7, ip, asr #2 │ │ │ │ + rsbseq r5, r7, ip, lsr r1 │ │ │ │ + rsbseq r5, r7, r8, lsr #2 │ │ │ │ + ldrsheq r5, [r7], #-12 @ │ │ │ │ + rsbseq r5, r7, ip, ror r0 │ │ │ │ + addeq r0, r8, r2 │ │ │ │ andeq r0, r0, r1, lsl #27 │ │ │ │ - rsbseq r4, r7, ip, ror #9 │ │ │ │ - rsbseq r4, r7, r4, lsr #30 │ │ │ │ - rsbseq r4, r7, r8, lsl #30 │ │ │ │ - ldrheq r4, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r4, r7, r0, lsr #29 │ │ │ │ - ldrheq r4, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - addeq r9, r2, ip, lsr #32 │ │ │ │ - rsbseq r4, r7, r0, ror #28 │ │ │ │ - rsbseq r8, pc, r4, ror r9 @ │ │ │ │ - rsbseq r8, pc, ip, asr r9 @ │ │ │ │ - rsbseq r4, r7, r0, ror r7 │ │ │ │ - rsbseq r4, r7, ip, ror #14 │ │ │ │ - rsbseq r4, r7, r8, ror #14 │ │ │ │ - rsbseq r4, r7, r4, ror #14 │ │ │ │ - rsbseq r4, r7, r0, ror #14 │ │ │ │ - rsbseq r4, r7, r0, ror #14 │ │ │ │ - @ instruction: 0x00774690 │ │ │ │ - @ instruction: 0x00774694 │ │ │ │ - @ instruction: 0x00774698 │ │ │ │ - @ instruction: 0x0077469c │ │ │ │ - rsbseq r4, r7, r0, lsr #13 │ │ │ │ - rsbseq r4, r7, r4, lsr #13 │ │ │ │ - rsbseq r4, r7, r4, lsr #13 │ │ │ │ - rsbseq r4, r7, r0, lsr #13 │ │ │ │ - rsbseq r4, r7, r0, lsr r5 │ │ │ │ - rsbseq r4, r7, r4, lsr r5 │ │ │ │ - rsbseq r4, r7, r8, lsr r5 │ │ │ │ - rsbseq r4, r7, ip, lsr r5 │ │ │ │ - rsbseq r4, r7, r0, asr #10 │ │ │ │ - rsbseq r4, r7, r4, asr #10 │ │ │ │ - rsbseq r4, r7, r8, asr #10 │ │ │ │ - rsbseq r4, r7, ip, asr #10 │ │ │ │ + rsbseq r4, r7, ip, lsl #10 │ │ │ │ + rsbseq r4, r7, r4, asr #30 │ │ │ │ + rsbseq r4, r7, r8, lsr #30 │ │ │ │ + ldrsbeq r4, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r4, r7, r0, asr #29 │ │ │ │ + ldrsbeq r4, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r9, r2, ip, asr #32 │ │ │ │ + rsbseq r4, r7, r0, lsl #29 │ │ │ │ + @ instruction: 0x007f8994 │ │ │ │ + rsbseq r8, pc, ip, ror r9 @ │ │ │ │ + @ instruction: 0x00774790 │ │ │ │ + rsbseq r4, r7, ip, lsl #15 │ │ │ │ + rsbseq r4, r7, r8, lsl #15 │ │ │ │ + rsbseq r4, r7, r4, lsl #15 │ │ │ │ + rsbseq r4, r7, r0, lsl #15 │ │ │ │ + rsbseq r4, r7, r0, lsl #15 │ │ │ │ + ldrheq r4, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq r4, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + ldrheq r4, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + ldrheq r4, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r4, r7, r0, asr #13 │ │ │ │ + rsbseq r4, r7, r4, asr #13 │ │ │ │ + rsbseq r4, r7, r4, asr #13 │ │ │ │ + rsbseq r4, r7, r0, asr #13 │ │ │ │ rsbseq r4, r7, r0, asr r5 │ │ │ │ rsbseq r4, r7, r4, asr r5 │ │ │ │ rsbseq r4, r7, r8, asr r5 │ │ │ │ rsbseq r4, r7, ip, asr r5 │ │ │ │ rsbseq r4, r7, r0, ror #10 │ │ │ │ rsbseq r4, r7, r4, ror #10 │ │ │ │ rsbseq r4, r7, r8, ror #10 │ │ │ │ rsbseq r4, r7, ip, ror #10 │ │ │ │ - addeq r8, r2, r8, asr #28 │ │ │ │ - rsbseq r4, r7, ip, ror #2 │ │ │ │ - rsbseq r4, r7, r4, ror ip │ │ │ │ - rsbseq r4, r7, r8, lsr ip │ │ │ │ + rsbseq r4, r7, r0, ror r5 │ │ │ │ + rsbseq r4, r7, r4, ror r5 │ │ │ │ + rsbseq r4, r7, r8, ror r5 │ │ │ │ + rsbseq r4, r7, ip, ror r5 │ │ │ │ + rsbseq r4, r7, r0, lsl #11 │ │ │ │ + rsbseq r4, r7, r4, lsl #11 │ │ │ │ + rsbseq r4, r7, r8, lsl #11 │ │ │ │ + rsbseq r4, r7, ip, lsl #11 │ │ │ │ + addeq r8, r2, r8, ror #28 │ │ │ │ + rsbseq r4, r7, ip, lsl #3 │ │ │ │ + @ instruction: 0x00774c94 │ │ │ │ + rsbseq r4, r7, r8, asr ip │ │ │ │ + rsbseq r4, r7, ip, lsl ip │ │ │ │ ldrsheq r4, [r7], #-188 @ 0xffffff44 @ │ │ │ │ ldrsbeq r4, [r7], #-188 @ 0xffffff44 @ │ │ │ │ ldrheq r4, [r7], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0x00774b9c │ │ │ │ - rsbseq r4, r7, ip, ror fp │ │ │ │ - rsbseq r4, r7, ip, lsl #9 │ │ │ │ - rsbseq r4, r7, ip, lsl #9 │ │ │ │ - rsbseq r4, r7, ip, lsl #9 │ │ │ │ - rsbseq r4, r7, r4, lsl #9 │ │ │ │ - rsbseq r4, r7, r0, lsl #9 │ │ │ │ - rsbseq r8, pc, r4, ror r6 @ │ │ │ │ - ldrsheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r4, r7, ip, lsr #9 │ │ │ │ + rsbseq r4, r7, ip, lsr #9 │ │ │ │ + rsbseq r4, r7, ip, lsr #9 │ │ │ │ + rsbseq r4, r7, r4, lsr #9 │ │ │ │ + rsbseq r4, r7, r0, lsr #9 │ │ │ │ + @ instruction: 0x007f8694 │ │ │ │ + rsbseq r4, r7, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl pc │ │ │ │ - strdeq pc, [r7], r6 │ │ │ │ - @ instruction: 0x00773f98 │ │ │ │ - rsbseq r4, r7, r8, asr #21 │ │ │ │ - rsbseq r3, r7, r8, asr #30 │ │ │ │ - rsbseq r3, r7, r4, asr #30 │ │ │ │ - ldrheq r8, [pc], #-32 @ │ │ │ │ - rsbseq r3, r7, r4, lsl #31 │ │ │ │ + addeq pc, r7, r6, lsl fp @ │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r4, r7, r8, ror #21 │ │ │ │ + rsbseq r3, r7, r8, ror #30 │ │ │ │ + rsbseq r3, r7, r4, ror #30 │ │ │ │ + ldrsbeq r8, [pc], #-32 @ │ │ │ │ + rsbseq r3, r7, r4, lsr #31 │ │ │ │ andeq r0, r0, r1, lsl #28 │ │ │ │ + rsbseq r3, r7, r4, asr pc │ │ │ │ rsbseq r3, r7, r4, lsr pc │ │ │ │ - rsbseq r3, r7, r4, lsl pc │ │ │ │ - rsbseq r3, r7, r4, lsr #30 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - ldrsbeq r4, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r4, r7, r0, ror r8 │ │ │ │ - rsbseq r3, r7, ip, ror sp │ │ │ │ - rsbseq r3, r7, ip, ror sp │ │ │ │ - rsbseq r3, r7, r8, ror sp │ │ │ │ - rsbseq r3, r7, r4, ror sp │ │ │ │ - ldrsbeq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ - ldrsbeq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ - ldrsbeq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ - ldrsbeq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ - ldrsbeq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ - ldrsbeq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ - ldrsbeq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ - ldrsbeq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r3, r7, r4, lsl sp │ │ │ │ - rsbseq r3, r7, r0, lsl sp │ │ │ │ - rsbseq r3, r7, ip, lsl #26 │ │ │ │ + rsbseq r3, r7, r4, asr #30 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + rsbseq r4, r7, ip, asr #8 │ │ │ │ + ldrsheq r4, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x00774890 │ │ │ │ + @ instruction: 0x00773d9c │ │ │ │ + @ instruction: 0x00773d9c │ │ │ │ + @ instruction: 0x00773d98 │ │ │ │ + @ instruction: 0x00773d94 │ │ │ │ + ldrsheq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r3, r7, r4, lsr sp │ │ │ │ + rsbseq r3, r7, r0, lsr sp │ │ │ │ + rsbseq r3, r7, ip, lsr #26 │ │ │ │ + ldrsbeq r8, [pc], #-48 @ │ │ │ │ ldrheq r8, [pc], #-48 @ │ │ │ │ - @ instruction: 0x007f8390 │ │ │ │ - ldrsheq r3, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq lr, r8, ip, asr pc │ │ │ │ - rsbseq r3, r7, r0, ror #25 │ │ │ │ - ldrsbeq r3, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r3, r7, r0, ror #25 │ │ │ │ - rsbseq r3, r7, r4, ror #25 │ │ │ │ - rsbseq r3, r7, r8, ror #25 │ │ │ │ - rsbseq r3, r7, ip, ror #25 │ │ │ │ - ldrsheq r3, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - ldrsheq r3, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsheq r3, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, r7, r0, lsl sp │ │ │ │ + rsbseq lr, r8, ip, ror pc │ │ │ │ + rsbseq r3, r7, r0, lsl #26 │ │ │ │ ldrsheq r3, [r7], #-204 @ 0xffffff34 @ │ │ │ │ rsbseq r3, r7, r0, lsl #26 │ │ │ │ rsbseq r3, r7, r4, lsl #26 │ │ │ │ rsbseq r3, r7, r8, lsl #26 │ │ │ │ rsbseq r3, r7, ip, lsl #26 │ │ │ │ rsbseq r3, r7, r0, lsl sp │ │ │ │ rsbseq r3, r7, r4, lsl sp │ │ │ │ @@ -17988,153 +17980,161 @@ │ │ │ │ rsbseq r3, r7, r8, lsr sp │ │ │ │ rsbseq r3, r7, ip, lsr sp │ │ │ │ rsbseq r3, r7, r0, asr #26 │ │ │ │ rsbseq r3, r7, r4, asr #26 │ │ │ │ rsbseq r3, r7, r8, asr #26 │ │ │ │ rsbseq r3, r7, ip, asr #26 │ │ │ │ rsbseq r3, r7, r0, asr sp │ │ │ │ - rsbseq r3, r7, r0, asr sp │ │ │ │ - rsbseq r3, r7, ip, asr #26 │ │ │ │ - rsbseq r3, r7, r8, asr #26 │ │ │ │ - rsbseq r3, r7, ip, asr #26 │ │ │ │ - rsbseq r3, r7, r0, asr sp │ │ │ │ rsbseq r3, r7, r4, asr sp │ │ │ │ rsbseq r3, r7, r8, asr sp │ │ │ │ rsbseq r3, r7, ip, asr sp │ │ │ │ rsbseq r3, r7, r0, ror #26 │ │ │ │ rsbseq r3, r7, r4, ror #26 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r4, r7, r4, lsl r1 │ │ │ │ - rsbseq r3, r7, r4, lsr ip │ │ │ │ - rsbseq r3, r7, r4, lsr ip │ │ │ │ - rsbseq r3, r7, r4, lsr ip │ │ │ │ - rsbseq r3, r7, r4, lsr ip │ │ │ │ - rsbseq r3, r7, r4, lsr ip │ │ │ │ - rsbseq r3, r7, r4, lsr ip │ │ │ │ + rsbseq r3, r7, r8, ror #26 │ │ │ │ + rsbseq r3, r7, ip, ror #26 │ │ │ │ + rsbseq r3, r7, r0, ror sp │ │ │ │ + rsbseq r3, r7, r0, ror sp │ │ │ │ + rsbseq r3, r7, ip, ror #26 │ │ │ │ + rsbseq r3, r7, r8, ror #26 │ │ │ │ + rsbseq r3, r7, ip, ror #26 │ │ │ │ + rsbseq r3, r7, r0, ror sp │ │ │ │ + rsbseq r3, r7, r4, ror sp │ │ │ │ + rsbseq r3, r7, r8, ror sp │ │ │ │ + rsbseq r3, r7, ip, ror sp │ │ │ │ + rsbseq r3, r7, r0, lsl #27 │ │ │ │ + rsbseq r3, r7, r4, lsl #27 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, r7, r4, lsr r1 │ │ │ │ + rsbseq r3, r7, r4, asr ip │ │ │ │ + rsbseq r3, r7, r4, asr ip │ │ │ │ + rsbseq r3, r7, r4, asr ip │ │ │ │ + rsbseq r3, r7, r4, asr ip │ │ │ │ + rsbseq r3, r7, r4, asr ip │ │ │ │ + rsbseq r3, r7, r4, asr ip │ │ │ │ + rsbseq r3, r7, r4, asr ip │ │ │ │ + rsbseq r3, r7, r0, asr ip │ │ │ │ + rsbseq r3, r7, ip, asr #24 │ │ │ │ + rsbseq r3, r7, r8, asr #24 │ │ │ │ + rsbseq r3, r7, r4, asr #24 │ │ │ │ + rsbseq r3, r7, r0, asr #24 │ │ │ │ + rsbseq r3, r7, ip, lsr ip │ │ │ │ + rsbseq r3, r7, r8, lsr ip │ │ │ │ rsbseq r3, r7, r4, lsr ip │ │ │ │ rsbseq r3, r7, r0, lsr ip │ │ │ │ rsbseq r3, r7, ip, lsr #24 │ │ │ │ rsbseq r3, r7, r8, lsr #24 │ │ │ │ rsbseq r3, r7, r4, lsr #24 │ │ │ │ rsbseq r3, r7, r0, lsr #24 │ │ │ │ rsbseq r3, r7, ip, lsl ip │ │ │ │ rsbseq r3, r7, r8, lsl ip │ │ │ │ - rsbseq r3, r7, r4, lsl ip │ │ │ │ - rsbseq r3, r7, r0, lsl ip │ │ │ │ - rsbseq r3, r7, ip, lsl #24 │ │ │ │ - rsbseq r3, r7, r8, lsl #24 │ │ │ │ - rsbseq r3, r7, r4, lsl #24 │ │ │ │ - rsbseq r3, r7, r0, lsl #24 │ │ │ │ - ldrsheq r3, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r7, pc, ip, asr #13 │ │ │ │ - rsbseq r7, pc, r4, ror r7 @ │ │ │ │ - rsbseq r7, pc, ip, asr r7 @ │ │ │ │ - rsbseq r7, pc, r4, asr #14 │ │ │ │ - rsbseq r7, pc, ip, lsl #16 │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r7, pc, r0, lsl #12 │ │ │ │ - @ instruction: 0x007f7594 │ │ │ │ - rsbseq r7, pc, ip, lsl #10 │ │ │ │ - rsbseq r7, pc, r8, lsr #10 │ │ │ │ - rsbseq r7, pc, r0, asr #10 │ │ │ │ + rsbseq r7, pc, ip, ror #13 │ │ │ │ + @ instruction: 0x007f7794 │ │ │ │ + rsbseq r7, pc, ip, ror r7 @ │ │ │ │ + rsbseq r7, pc, r4, ror #14 │ │ │ │ + rsbseq r7, pc, ip, lsr #16 │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r3, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r7, pc, r0, lsr #12 │ │ │ │ + ldrheq r7, [pc], #-84 @ │ │ │ │ + rsbseq r7, pc, ip, lsr #10 │ │ │ │ + rsbseq r7, pc, r8, asr #10 │ │ │ │ + rsbseq r7, pc, r0, ror #10 │ │ │ │ + @ instruction: 0x00773b9c │ │ │ │ + ldrsbeq r7, [pc], #-76 @ │ │ │ │ + rsbseq r8, pc, r0, lsr #23 │ │ │ │ + rsbseq r3, r7, r0, lsl #23 │ │ │ │ + rsbseq r3, r7, r0, lsl #23 │ │ │ │ rsbseq r3, r7, ip, ror fp │ │ │ │ - ldrheq r7, [pc], #-76 @ │ │ │ │ - rsbseq r8, pc, r0, lsl #23 │ │ │ │ - rsbseq r3, r7, r0, ror #22 │ │ │ │ - rsbseq r3, r7, r0, ror #22 │ │ │ │ - rsbseq r3, r7, ip, asr fp │ │ │ │ - rsbseq r3, r7, r8, asr fp │ │ │ │ - rsbseq r3, r7, r8, asr fp │ │ │ │ - rsbseq r3, r7, r4, asr fp │ │ │ │ - rsbseq r7, pc, r4, ror #16 │ │ │ │ - rsbseq r7, pc, ip, asr #16 │ │ │ │ - rsbseq r7, pc, r4, lsr r8 @ │ │ │ │ - rsbseq r7, pc, ip, lsl #9 │ │ │ │ - rsbseq r3, r7, ip, lsl fp │ │ │ │ - rsbseq r7, pc, r0, lsl #9 │ │ │ │ - rsbseq r7, pc, r4, lsr #9 │ │ │ │ - rsbseq r7, pc, ip, lsl #9 │ │ │ │ + rsbseq r3, r7, r8, ror fp │ │ │ │ + rsbseq r3, r7, r8, ror fp │ │ │ │ + rsbseq r3, r7, r4, ror fp │ │ │ │ + rsbseq r7, pc, r4, lsl #17 │ │ │ │ + rsbseq r7, pc, ip, ror #16 │ │ │ │ + rsbseq r7, pc, r4, asr r8 @ │ │ │ │ + rsbseq r7, pc, ip, lsr #9 │ │ │ │ + rsbseq r3, r7, ip, lsr fp │ │ │ │ + rsbseq r7, pc, r0, lsr #9 │ │ │ │ + rsbseq r7, pc, r4, asr #9 │ │ │ │ + rsbseq r7, pc, ip, lsr #9 │ │ │ │ + rsbseq r7, pc, r8, lsl #11 │ │ │ │ + ldrsheq r7, [pc], #-76 @ │ │ │ │ + rsbseq r7, pc, ip, ror r4 @ │ │ │ │ + rsbseq r7, pc, r8, lsr r4 @ │ │ │ │ + rsbseq r3, r7, r0, ror #21 │ │ │ │ + ldrsbeq r3, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq r3, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq r3, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r3, r7, ip, asr #21 │ │ │ │ + rsbseq r3, r7, r8, asr #21 │ │ │ │ rsbseq r7, pc, r8, ror #10 │ │ │ │ - ldrsbeq r7, [pc], #-76 @ │ │ │ │ - rsbseq r7, pc, ip, asr r4 @ │ │ │ │ - rsbseq r7, pc, r8, lsl r4 @ │ │ │ │ - rsbseq r3, r7, r0, asr #21 │ │ │ │ - ldrheq r3, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - ldrheq r3, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - ldrheq r3, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r3, r7, ip, lsr #21 │ │ │ │ - rsbseq r3, r7, r8, lsr #21 │ │ │ │ - rsbseq r7, pc, r8, asr #10 │ │ │ │ - ldrsbeq pc, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r7, pc, r0, lsl r5 @ │ │ │ │ - rsbseq r3, r7, r4, lsl #21 │ │ │ │ - ldrsheq r7, [pc], #-100 @ │ │ │ │ - ldrsheq r7, [pc], #-100 @ │ │ │ │ - ldrsheq r7, [pc], #-108 @ │ │ │ │ - rsbseq r3, r7, ip, asr sl │ │ │ │ - rsbseq r3, r7, r8, asr sl │ │ │ │ - rsbseq r3, r7, r0, asr sl │ │ │ │ - rsbseq r7, pc, ip, asr #4 │ │ │ │ - rsbseq r3, r7, r0, asr #20 │ │ │ │ - rsbseq r2, r7, ip, asr pc │ │ │ │ - rsbseq r2, r7, ip, ror #30 │ │ │ │ + ldrsheq pc, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r7, pc, r0, lsr r5 @ │ │ │ │ + rsbseq r3, r7, r4, lsr #21 │ │ │ │ + rsbseq r7, pc, r4, lsl r7 @ │ │ │ │ + rsbseq r7, pc, r4, lsl r7 @ │ │ │ │ + rsbseq r7, pc, ip, lsl r7 @ │ │ │ │ + rsbseq r3, r7, ip, ror sl │ │ │ │ + rsbseq r3, r7, r8, ror sl │ │ │ │ + rsbseq r3, r7, r0, ror sl │ │ │ │ + rsbseq r7, pc, ip, ror #4 │ │ │ │ + rsbseq r3, r7, r0, ror #20 │ │ │ │ + rsbseq r2, r7, ip, ror pc │ │ │ │ + rsbseq r2, r7, ip, lsl #31 │ │ │ │ ldr r5, [pc, #-428] @ 267620 │ │ │ │ add r5, pc, r5 │ │ │ │ b 266788 │ │ │ │ ldr r5, [pc, #-436] @ 267624 │ │ │ │ add r5, pc, r5 │ │ │ │ b 266788 │ │ │ │ ldr r5, [pc, #-444] @ 267628 │ │ │ │ @@ -18551,15 +18551,15 @@ │ │ │ │ b 267d44 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ moveq r3, #10 │ │ │ │ beq 267d44 │ │ │ │ b 267d40 │ │ │ │ mov r3, #3 │ │ │ │ b 267d44 │ │ │ │ - @ instruction: 0x0087eebc │ │ │ │ + ldrdeq lr, [r7], ip │ │ │ │ │ │ │ │ 00267e40 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 267e70 │ │ │ │ @@ -18672,15 +18672,15 @@ │ │ │ │ moveq r3, #12 │ │ │ │ beq 267eb8 │ │ │ │ b 267eb4 │ │ │ │ mov r3, #16 │ │ │ │ b 267eb8 │ │ │ │ mov r3, #15 │ │ │ │ b 267eb8 │ │ │ │ - @ instruction: 0x0087edb5 │ │ │ │ + ldrdeq lr, [r7], r5 │ │ │ │ │ │ │ │ 00268014 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ beq 268044 │ │ │ │ mov r3, #0 │ │ │ │ @@ -18782,16 +18782,16 @@ │ │ │ │ b 2680f0 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ b 2680f0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ b 2680f0 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ b 2680f0 │ │ │ │ - addeq lr, r7, sp, asr #23 │ │ │ │ - addeq lr, r7, r0, lsl #23 │ │ │ │ + addeq lr, r7, sp, ror #23 │ │ │ │ + addeq lr, r7, r0, lsr #23 │ │ │ │ │ │ │ │ 002681c0 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ beq 2681f0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -18863,15 +18863,15 @@ │ │ │ │ cmp r2, #5 │ │ │ │ bhi 268288 │ │ │ │ ldr r3, [pc, #12] @ 2682ec │ │ │ │ lsl r2, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r3, [r3, r2] │ │ │ │ b 268288 │ │ │ │ - addeq lr, r7, r8, lsr #20 │ │ │ │ + addeq lr, r7, r8, asr #20 │ │ │ │ │ │ │ │ 002682f0 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 268320 │ │ │ │ @@ -18915,16 +18915,16 @@ │ │ │ │ lsr r2, r2, #27 │ │ │ │ bhi 268374 │ │ │ │ ldr r3, [pc, #16] @ 2683b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #1 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ b 268374 │ │ │ │ - addeq lr, r7, r0, lsr #19 │ │ │ │ - addeq lr, r7, r4, ror #18 │ │ │ │ + addeq lr, r7, r0, asr #19 │ │ │ │ + addeq lr, r7, r4, lsl #19 │ │ │ │ │ │ │ │ 002683bc : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 2683ec │ │ │ │ @@ -19014,15 +19014,15 @@ │ │ │ │ cmp r2, #3 │ │ │ │ bhi 268500 │ │ │ │ ldr r3, [pc, #12] @ 268530 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #1 │ │ │ │ ldrh r3, [r3, #100] @ 0x64 │ │ │ │ b 2684ac │ │ │ │ - addeq lr, r7, r8, ror #15 │ │ │ │ + addeq lr, r7, r8, lsl #16 │ │ │ │ │ │ │ │ 00268534 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 268564 │ │ │ │ @@ -19200,20 +19200,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 2687d4 │ │ │ │ b 26866c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r4, r4, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r7, r8, lsr lr │ │ │ │ + rsbseq r5, r7, r8, asr lr │ │ │ │ @ instruction: 0x00a427b0 │ │ │ │ - addeq r1, r0, r8, lsl r6 │ │ │ │ - rsbseq r5, r7, r4, asr sp │ │ │ │ - ldrsheq r5, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - addeq r1, r0, r4, lsl r5 │ │ │ │ + addeq r1, r0, r8, lsr r6 │ │ │ │ + rsbseq r5, r7, r4, ror sp │ │ │ │ + rsbseq r5, r7, ip, lsl sp │ │ │ │ + addeq r1, r0, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 26898c │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -19236,15 +19236,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 2685e0 │ │ │ │ cmp r6, fp │ │ │ │ bge 2688ec │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 268990 │ │ │ │ ldr r1, [pc, #224] @ 268994 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -19295,20 +19295,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r5, r7, r8, asr #24 │ │ │ │ - addeq r3, r1, r8, lsl #23 │ │ │ │ - rsbseq r5, r7, r4, ror #23 │ │ │ │ - ldrsbeq r5, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r5, r7, ip, lsr #23 │ │ │ │ - ldrdeq r5, [r7], r4 │ │ │ │ + rsbseq r5, r7, r8, ror #24 │ │ │ │ + addeq r3, r1, r8, lsr #23 │ │ │ │ + rsbseq r5, r7, r4, lsl #24 │ │ │ │ + ldrsheq r5, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r5, r7, ip, asr #23 │ │ │ │ + strdeq r5, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -19334,15 +19334,15 @@ │ │ │ │ bl 254bf0 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 268a74 │ │ │ │ cmp r1, #6 │ │ │ │ beq 268a60 │ │ │ │ ldr r7, [pc, #92] @ 268a88 │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2689e4 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 253270 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -19395,15 +19395,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 2689a4 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 268bd4 │ │ │ │ ldr r3, [pc, #356] @ 268c78 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -19486,16 +19486,16 @@ │ │ │ │ blx r4 │ │ │ │ b 268bc8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r4, r0, ror r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r2, r4, r8, asr #4 │ │ │ │ - rsbseq r5, r7, r8, lsl #17 │ │ │ │ - ldrheq r5, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r5, r7, r8, lsr #17 │ │ │ │ + ldrsbeq r5, [r7], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 00268c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -19520,15 +19520,15 @@ │ │ │ │ bl 2689a4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 268d60 │ │ │ │ ldr r3, [pc, #200] @ 268dc4 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 268d28 │ │ │ │ mov r1, r4 │ │ │ │ @@ -19571,15 +19571,15 @@ │ │ │ │ blx r3 │ │ │ │ b 268d54 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r4, ip, ror r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ strheq r2, [r4], ip @ │ │ │ │ - @ instruction: 0x00775794 │ │ │ │ + ldrheq r5, [r7], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 00268dd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 269010 │ │ │ │ @@ -19606,15 +19606,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 2689a4 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 268fdc │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -19721,19 +19721,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq r2, r4, r4, lsr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ - @ instruction: 0x00775598 │ │ │ │ + ldrheq r5, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ adceq r1, r4, r0, lsl #29 │ │ │ │ - addeq sp, r7, r4, ror sp │ │ │ │ - rsbseq r5, r7, r4, lsr #11 │ │ │ │ - ldrheq r5, [r7], #-84 @ 0xffffffac @ │ │ │ │ + umulleq sp, r7, r4, sp │ │ │ │ + rsbseq r5, r7, r4, asr #11 │ │ │ │ + ldrsbeq r5, [r7], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 00269034 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -19766,15 +19766,15 @@ │ │ │ │ bhi 269170 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 26919c │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -19821,30 +19821,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ ldrdeq r1, [r4], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r1, r4, ip, lsl sp │ │ │ │ - rsbseq r5, r7, r8, lsl #9 │ │ │ │ - strdeq sp, [r7], r8 │ │ │ │ - rsbseq r5, r7, r4, lsr #8 │ │ │ │ - rsbseq r5, r7, r0, asr #8 │ │ │ │ + rsbseq r5, r7, r8, lsr #9 │ │ │ │ + addeq sp, r7, r8, lsl ip │ │ │ │ + rsbseq r5, r7, r4, asr #8 │ │ │ │ + rsbseq r5, r7, r0, ror #8 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 2691e0 │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - rsbseq r0, lr, r0, ror r7 │ │ │ │ + @ instruction: 0x007e0790 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -19982,28 +19982,28 @@ │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r4, ip, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ adceq r1, r4, r4, lsr fp │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x00775294 │ │ │ │ + ldrheq r5, [r7], #-36 @ 0xffffffdc @ │ │ │ │ adceq r1, r4, ip, ror #20 │ │ │ │ @ instruction: 0x00004bb0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 735b0c │ │ │ │ + bl 735b2c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -20023,15 +20023,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 735af0 │ │ │ │ + bl 735b10 │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 26964c │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -20126,18 +20126,18 @@ │ │ │ │ b 2695a8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r4, ip, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r1, r4, r0, asr r9 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldrheq r5, [r7], #-4 @ │ │ │ │ + ldrsbeq r5, [r7], #-4 @ │ │ │ │ adceq r1, r4, r4, ror r8 │ │ │ │ andeq r3, r0, ip, lsr #4 │ │ │ │ - rsbseq r4, r7, r8, ror lr │ │ │ │ + @ instruction: 0x00774e98 │ │ │ │ │ │ │ │ 00269668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -20287,42 +20287,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 2698dc │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 269894 │ │ │ │ - rsbseq r4, ip, ip, lsr #20 │ │ │ │ - ldrheq r4, [r7], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r4, r7, r8, asr #26 │ │ │ │ + rsbseq r4, ip, ip, asr #20 │ │ │ │ + ldrsbeq r4, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r4, r7, r8, ror #26 │ │ │ │ │ │ │ │ 002698e0 : │ │ │ │ ldr r3, [pc, #4] @ 2698ec │ │ │ │ add r3, pc, r3 │ │ │ │ b 2697cc │ │ │ │ - rsbseq r4, r7, r4, asr #26 │ │ │ │ + rsbseq r4, r7, r4, ror #26 │ │ │ │ │ │ │ │ 002698f0 : │ │ │ │ ldr r3, [pc, #4] @ 2698fc │ │ │ │ add r3, pc, r3 │ │ │ │ b 2697cc │ │ │ │ - rsbseq r4, r7, ip, lsr sp │ │ │ │ + rsbseq r4, r7, ip, asr sp │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 269930 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - strdeq r1, [r3], ip │ │ │ │ + addeq r1, r3, ip, lsl lr │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 26996c │ │ │ │ @@ -20336,16 +20336,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 26998c │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - ldrsbeq r4, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r4, r7, ip, asr #25 │ │ │ │ + ldrsheq r4, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r4, r7, ip, ror #25 │ │ │ │ │ │ │ │ 00269990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -20428,17 +20428,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ + rsbseq r4, r7, r8, ror #23 │ │ │ │ + strdeq sp, [r7], r8 │ │ │ │ rsbseq r4, r7, r8, asr #23 │ │ │ │ - ldrdeq sp, [r7], r8 │ │ │ │ - rsbseq r4, r7, r8, lsr #23 │ │ │ │ │ │ │ │ 00269af4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -20517,15 +20517,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adcseq r8, r3, r0, ror #20 │ │ │ │ - addeq r2, r1, ip, lsl r8 │ │ │ │ + addeq r2, r1, ip, lsr r8 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr ip, [r0, #12] │ │ │ │ ldr r6, [r0, #16] │ │ │ │ ldr r5, [r0, #20] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -21063,21 +21063,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 26a4dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - strdeq ip, [r7], r4 │ │ │ │ - addeq ip, r7, r0, lsl #23 │ │ │ │ - rsbseq r4, r7, ip, lsl r2 │ │ │ │ + addeq sp, r7, r4, lsl r0 │ │ │ │ + addeq ip, r7, r0, lsr #23 │ │ │ │ + rsbseq r4, r7, ip, lsr r2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq ip, r7, r4, ror #22 │ │ │ │ - rsbseq r4, r7, r0, lsl #4 │ │ │ │ - rsbseq r4, r7, r8, lsl r2 │ │ │ │ + addeq ip, r7, r4, lsl #23 │ │ │ │ + rsbseq r4, r7, r0, lsr #4 │ │ │ │ + rsbseq r4, r7, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -21161,24 +21161,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 26a674 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq ip, r7, r8, lsr sl │ │ │ │ - rsbseq r4, r7, ip, asr #1 │ │ │ │ + addeq ip, r7, r8, asr sl │ │ │ │ + rsbseq r4, r7, ip, ror #1 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq ip, r7, r0, lsl sl │ │ │ │ - ldrsheq r4, [r7], #-8 @ │ │ │ │ - rsbseq r4, r7, r4, lsr #1 │ │ │ │ + addeq ip, r7, r0, lsr sl │ │ │ │ + rsbseq r4, r7, r8, lsl r1 │ │ │ │ + rsbseq r4, r7, r4, asr #1 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq ip, r7, r4, ror #19 │ │ │ │ - rsbseq r4, r7, ip, asr #1 │ │ │ │ - rsbseq r4, r7, r8, ror r0 │ │ │ │ + addeq ip, r7, r4, lsl #20 │ │ │ │ + rsbseq r4, r7, ip, ror #1 │ │ │ │ + @ instruction: 0x00774098 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 26b4cc │ │ │ │ ldr ip, [pc, #3644] @ 26b4d0 │ │ │ │ @@ -22092,46 +22092,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ umlaleq r0, r4, r4, r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r4], r8 @ │ │ │ │ - addeq ip, r7, ip, lsr r4 │ │ │ │ + addeq ip, r7, ip, asr r4 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq ip, r7, r0, lsr #5 │ │ │ │ - rsbseq r3, r7, ip, lsr r9 │ │ │ │ - rsbseq r3, r7, r4, asr r9 │ │ │ │ + addeq ip, r7, r0, asr #5 │ │ │ │ + rsbseq r3, r7, ip, asr r9 │ │ │ │ + rsbseq r3, r7, r4, ror r9 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq fp, r7, r0, ror #25 │ │ │ │ - addeq fp, r7, r8, ror #25 │ │ │ │ - rsbseq r3, r7, r0, ror #7 │ │ │ │ - ldrsheq r3, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - addeq fp, r7, r4, asr ip │ │ │ │ - @ instruction: 0x00773394 │ │ │ │ - rsbseq r3, r7, r8, ror #5 │ │ │ │ + addeq fp, r7, r0, lsl #26 │ │ │ │ + addeq fp, r7, r8, lsl #26 │ │ │ │ + rsbseq r3, r7, r0, lsl #8 │ │ │ │ + rsbseq r3, r7, ip, lsl r4 │ │ │ │ + addeq fp, r7, r4, ror ip │ │ │ │ + ldrheq r3, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r3, r7, r8, lsl #6 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq fp, r7, r8, lsr #24 │ │ │ │ - @ instruction: 0x00773398 │ │ │ │ - rsbseq r3, r7, ip, lsl r3 │ │ │ │ - strdeq fp, [r7], ip │ │ │ │ - rsbseq r3, r7, r8, asr r3 │ │ │ │ - @ instruction: 0x00773290 │ │ │ │ + addeq fp, r7, r8, asr #24 │ │ │ │ + ldrheq r3, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r3, r7, ip, lsr r3 │ │ │ │ + addeq fp, r7, ip, lsl ip │ │ │ │ + rsbseq r3, r7, r8, ror r3 │ │ │ │ + ldrheq r3, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq fp, r7, ip, asr #23 │ │ │ │ - rsbseq r3, r7, r0, ror #4 │ │ │ │ + addeq fp, r7, ip, ror #23 │ │ │ │ + rsbseq r3, r7, r0, lsl #5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq fp, r7, r4, lsr #23 │ │ │ │ - ldrsbeq r3, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r3, r7, r8, lsr r2 │ │ │ │ + addeq fp, r7, r4, asr #23 │ │ │ │ + ldrsheq r3, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r3, r7, r8, asr r2 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq fp, r7, r0, lsl #23 │ │ │ │ - rsbseq r3, r7, r8, lsl r2 │ │ │ │ - addeq fp, r7, r4, asr fp │ │ │ │ - ldrsheq r3, [r7], #-16 @ │ │ │ │ + addeq fp, r7, r0, lsr #23 │ │ │ │ + rsbseq r3, r7, r8, lsr r2 │ │ │ │ + addeq fp, r7, r4, ror fp │ │ │ │ + rsbseq r3, r7, r0, lsl r2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 26c39c │ │ │ │ ldr ip, [pc, #3624] @ 26c3a0 │ │ │ │ @@ -23041,44 +23041,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ @ instruction: 0x00a3f8b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq pc, r3, ip, lsl #14 │ │ │ │ - addeq fp, r7, r5, ror #10 │ │ │ │ - addeq fp, r7, r4, lsl #5 │ │ │ │ - rsbseq r2, r7, r0, lsr #18 │ │ │ │ - rsbseq r2, r7, r8, lsr r9 │ │ │ │ - addeq sl, r7, r1, lsr #28 │ │ │ │ - addeq sl, r7, r4, lsl lr │ │ │ │ - rsbseq r2, r7, ip, lsl #10 │ │ │ │ - rsbseq r2, r7, r8, lsr #10 │ │ │ │ - addeq sl, r7, r4, lsl #27 │ │ │ │ - rsbseq r2, r7, r4, asr #9 │ │ │ │ - rsbseq r2, r7, r8, lsl r4 │ │ │ │ + addeq fp, r7, r5, lsl #11 │ │ │ │ + addeq fp, r7, r4, lsr #5 │ │ │ │ + rsbseq r2, r7, r0, asr #18 │ │ │ │ + rsbseq r2, r7, r8, asr r9 │ │ │ │ + addeq sl, r7, r1, asr #28 │ │ │ │ + addeq sl, r7, r4, lsr lr │ │ │ │ + rsbseq r2, r7, ip, lsr #10 │ │ │ │ + rsbseq r2, r7, r8, asr #10 │ │ │ │ + addeq sl, r7, r4, lsr #27 │ │ │ │ + rsbseq r2, r7, r4, ror #9 │ │ │ │ + rsbseq r2, r7, r8, lsr r4 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sl, r7, r8, asr sp │ │ │ │ - rsbseq r2, r7, r8, asr #9 │ │ │ │ - rsbseq r2, r7, ip, asr #8 │ │ │ │ - addeq sl, r7, ip, lsr #26 │ │ │ │ - rsbseq r2, r7, r8, lsl #9 │ │ │ │ - rsbseq r2, r7, r0, asr #7 │ │ │ │ + addeq sl, r7, r8, ror sp │ │ │ │ + rsbseq r2, r7, r8, ror #9 │ │ │ │ + rsbseq r2, r7, ip, ror #8 │ │ │ │ + addeq sl, r7, ip, asr #26 │ │ │ │ + rsbseq r2, r7, r8, lsr #9 │ │ │ │ + rsbseq r2, r7, r0, ror #7 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - strdeq sl, [r7], ip │ │ │ │ - @ instruction: 0x00772390 │ │ │ │ + addeq sl, r7, ip, lsl sp │ │ │ │ + ldrheq r2, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq sl, [r7], r4 │ │ │ │ - rsbseq r2, r7, r0, lsl #8 │ │ │ │ - rsbseq r2, r7, r8, ror #6 │ │ │ │ + strdeq sl, [r7], r4 │ │ │ │ + rsbseq r2, r7, r0, lsr #8 │ │ │ │ + rsbseq r2, r7, r8, lsl #7 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - @ instruction: 0x0087acb0 │ │ │ │ - rsbseq r2, r7, r8, asr #6 │ │ │ │ - addeq sl, r7, r4, lsl #25 │ │ │ │ - rsbseq r2, r7, r0, lsr #6 │ │ │ │ + ldrdeq sl, [r7], r0 │ │ │ │ + rsbseq r2, r7, r8, ror #6 │ │ │ │ + addeq sl, r7, r4, lsr #25 │ │ │ │ + rsbseq r2, r7, r0, asr #6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 26d334 │ │ │ │ ldr ip, [pc, #3828] @ 26d338 │ │ │ │ @@ -24040,48 +24040,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq lr, r3, r4, ror #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq lr, r3, ip, lsl r8 │ │ │ │ - addeq sl, r7, r6, lsl #13 │ │ │ │ + addeq sl, r7, r6, lsr #13 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - @ instruction: 0x0087a4bc │ │ │ │ - rsbseq r1, r7, r8, asr fp │ │ │ │ - rsbseq r1, r7, r0, ror fp │ │ │ │ + ldrdeq sl, [r7], ip │ │ │ │ + rsbseq r1, r7, r8, ror fp │ │ │ │ + @ instruction: 0x00771b90 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r9, r7, r2, ror #29 │ │ │ │ + addeq r9, r7, r2, lsl #30 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r9, r7, r0, lsl #29 │ │ │ │ - rsbseq r1, r7, r8, ror r5 │ │ │ │ - @ instruction: 0x00771594 │ │ │ │ - addeq r9, r7, ip, ror #27 │ │ │ │ - rsbseq r1, r7, ip, lsr #10 │ │ │ │ - rsbseq r1, r7, r0, lsl #9 │ │ │ │ + addeq r9, r7, r0, lsr #29 │ │ │ │ + @ instruction: 0x00771598 │ │ │ │ + ldrheq r1, [r7], #-84 @ 0xffffffac @ │ │ │ │ + addeq r9, r7, ip, lsl #28 │ │ │ │ + rsbseq r1, r7, ip, asr #10 │ │ │ │ + rsbseq r1, r7, r0, lsr #9 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r9, r7, r0, asr #27 │ │ │ │ - rsbseq r1, r7, r0, lsr r5 │ │ │ │ - ldrheq r1, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - umulleq r9, r7, r4, sp │ │ │ │ - ldrsheq r1, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r1, r7, r8, lsr #8 │ │ │ │ + addeq r9, r7, r0, ror #27 │ │ │ │ + rsbseq r1, r7, r0, asr r5 │ │ │ │ + ldrsbeq r1, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x00879db4 │ │ │ │ + rsbseq r1, r7, r0, lsl r5 │ │ │ │ + rsbseq r1, r7, r8, asr #8 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq r9, r7, r4, ror #26 │ │ │ │ - ldrsheq r1, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r9, r7, r4, lsl #27 │ │ │ │ + rsbseq r1, r7, r8, lsl r4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r7, ip, lsr sp │ │ │ │ - rsbseq r1, r7, r8, ror #8 │ │ │ │ - ldrsbeq r1, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r9, r7, ip, asr sp │ │ │ │ + rsbseq r1, r7, r8, lsl #9 │ │ │ │ + ldrsheq r1, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq r9, r7, r8, lsl sp │ │ │ │ - ldrheq r1, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ - addeq r9, r7, ip, ror #25 │ │ │ │ - rsbseq r1, r7, r8, lsl #7 │ │ │ │ + addeq r9, r7, r8, lsr sp │ │ │ │ + ldrsbeq r1, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r9, r7, ip, lsl #26 │ │ │ │ + rsbseq r1, r7, r8, lsr #7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 26e204 │ │ │ │ ldr ip, [pc, #3608] @ 26e208 │ │ │ │ @@ -24987,44 +24987,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq sp, r3, r8, lsr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r3, r0, lsr #17 │ │ │ │ - addeq r9, r7, fp, lsl #14 │ │ │ │ - addeq r9, r7, r8, lsl r4 │ │ │ │ - ldrheq r0, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r0, r7, ip, asr #21 │ │ │ │ - ldrdeq r8, [r7], r3 │ │ │ │ - addeq r8, r7, ip, lsr #31 │ │ │ │ - rsbseq r0, r7, r4, lsr #13 │ │ │ │ - rsbseq r0, r7, r0, asr #13 │ │ │ │ - addeq r8, r7, ip, lsl pc │ │ │ │ - rsbseq r0, r7, ip, asr r6 │ │ │ │ - ldrheq r0, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r9, r7, fp, lsr #14 │ │ │ │ + addeq r9, r7, r8, lsr r4 │ │ │ │ + ldrsbeq r0, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r0, r7, ip, ror #21 │ │ │ │ + strdeq r8, [r7], r3 │ │ │ │ + addeq r8, r7, ip, asr #31 │ │ │ │ + rsbseq r0, r7, r4, asr #13 │ │ │ │ + rsbseq r0, r7, r0, ror #13 │ │ │ │ + addeq r8, r7, ip, lsr pc │ │ │ │ + rsbseq r0, r7, ip, ror r6 │ │ │ │ + ldrsbeq r0, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - strdeq r8, [r7], r0 │ │ │ │ - rsbseq r0, r7, r0, ror #12 │ │ │ │ - rsbseq r0, r7, r4, ror #11 │ │ │ │ - addeq r8, r7, r4, asr #29 │ │ │ │ - rsbseq r0, r7, r0, lsr #12 │ │ │ │ - rsbseq r0, r7, r8, asr r5 │ │ │ │ + addeq r8, r7, r0, lsl pc │ │ │ │ + rsbseq r0, r7, r0, lsl #13 │ │ │ │ + rsbseq r0, r7, r4, lsl #12 │ │ │ │ + addeq r8, r7, r4, ror #29 │ │ │ │ + rsbseq r0, r7, r0, asr #12 │ │ │ │ + rsbseq r0, r7, r8, ror r5 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - umulleq r8, r7, r4, lr │ │ │ │ - rsbseq r0, r7, r8, lsr #10 │ │ │ │ + @ instruction: 0x00878eb4 │ │ │ │ + rsbseq r0, r7, r8, asr #10 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r8, r7, ip, ror #28 │ │ │ │ - @ instruction: 0x00770598 │ │ │ │ - rsbseq r0, r7, r0, lsl #10 │ │ │ │ + addeq r8, r7, ip, lsl #29 │ │ │ │ + ldrheq r0, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r0, r7, r0, lsr #10 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq r8, r7, r8, asr #28 │ │ │ │ - rsbseq r0, r7, r0, ror #9 │ │ │ │ - addeq r8, r7, ip, lsl lr │ │ │ │ - ldrheq r0, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r8, r7, r8, ror #28 │ │ │ │ + rsbseq r0, r7, r0, lsl #10 │ │ │ │ + addeq r8, r7, ip, lsr lr │ │ │ │ + ldrsbeq r0, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 26e424 │ │ │ │ mov r4, r0 │ │ │ │ @@ -25119,22 +25119,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26e444 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r8, r7, r8, ror #26 │ │ │ │ - addeq r8, r7, ip, lsr fp │ │ │ │ + addeq r8, r7, r8, lsl #27 │ │ │ │ + addeq r8, r7, ip, asr fp │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - addeq r8, r7, r8, lsl #24 │ │ │ │ - rsbseq r0, r7, ip, lsl #7 │ │ │ │ + addeq r8, r7, r8, lsr #24 │ │ │ │ + rsbseq r0, r7, ip, lsr #7 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -26153,51 +26153,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 26e9dc │ │ │ │ umlaleq ip, r3, ip, r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq ip, r3, r4, lsl r7 │ │ │ │ - addeq r8, r7, lr, lsl r4 │ │ │ │ + addeq r8, r7, lr, lsr r4 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - umulleq r7, r7, r2, r6 @ │ │ │ │ + @ instruction: 0x008776b2 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq r7, r7, r0, ror r5 │ │ │ │ - rsbseq lr, r6, r8, ror #24 │ │ │ │ - rsbseq lr, r6, r4, lsl #25 │ │ │ │ + umulleq r7, r7, r0, r5 @ │ │ │ │ + rsbseq lr, r6, r8, lsl #25 │ │ │ │ + rsbseq lr, r6, r4, lsr #25 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq r7, r7, r8, asr #6 │ │ │ │ - ldrsbeq lr, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + addeq r7, r7, r8, ror #6 │ │ │ │ + ldrsheq lr, [r6], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r7, r7, r0, lsr #6 │ │ │ │ - rsbseq lr, r6, ip, asr #20 │ │ │ │ - ldrheq lr, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r7, r7, r0, asr #6 │ │ │ │ + rsbseq lr, r6, ip, ror #20 │ │ │ │ + ldrsbeq lr, [r6], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - strdeq r7, [r7], r8 │ │ │ │ - rsbseq lr, r6, r8, ror #20 │ │ │ │ - rsbseq lr, r6, ip, ror #19 │ │ │ │ - addeq r7, r7, ip, asr #5 │ │ │ │ - rsbseq lr, r6, r8, lsr #20 │ │ │ │ - rsbseq lr, r6, r0, ror #18 │ │ │ │ + addeq r7, r7, r8, lsl r3 │ │ │ │ + rsbseq lr, r6, r8, lsl #21 │ │ │ │ + rsbseq lr, r6, ip, lsl #20 │ │ │ │ + addeq r7, r7, ip, ror #5 │ │ │ │ + rsbseq lr, r6, r8, asr #20 │ │ │ │ + rsbseq lr, r6, r0, lsl #19 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq r7, r7, r4, lsr #5 │ │ │ │ - rsbseq lr, r6, r4, ror #19 │ │ │ │ - rsbseq lr, r6, r8, lsr r9 │ │ │ │ + addeq r7, r7, r4, asr #5 │ │ │ │ + rsbseq lr, r6, r4, lsl #20 │ │ │ │ + rsbseq lr, r6, r8, asr r9 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r7, r7, ip, ror r2 │ │ │ │ - rsbseq lr, r6, r0, lsl r9 │ │ │ │ + umulleq r7, r7, ip, r2 @ │ │ │ │ + rsbseq lr, r6, r0, lsr r9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r7, r7, r8, asr r2 │ │ │ │ - ldrsheq lr, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - addeq r7, r7, r0, lsr r2 │ │ │ │ - rsbseq lr, r6, ip, asr #17 │ │ │ │ - rsbseq lr, r6, r4, ror #17 │ │ │ │ + addeq r7, r7, r8, ror r2 │ │ │ │ + rsbseq lr, r6, r0, lsl r9 │ │ │ │ + addeq r7, r7, r0, asr r2 │ │ │ │ + rsbseq lr, r6, ip, ror #17 │ │ │ │ + rsbseq lr, r6, r4, lsl #18 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 26fab8 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 26f8dc │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -26864,15 +26864,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -26892,15 +26892,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2700cc │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -27619,38 +27619,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 270b94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq fp, r3, r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r7, r3, asr #27 │ │ │ │ + addeq r6, r7, r3, ror #27 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r3, r0, lsl #25 │ │ │ │ - addeq r6, r7, ip, asr fp │ │ │ │ - ldrsheq lr, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsheq lr, [r6], #-16 @ │ │ │ │ + addeq r6, r7, ip, ror fp │ │ │ │ + rsbseq lr, r6, r8, lsl r3 │ │ │ │ + rsbseq lr, r6, r0, lsl r2 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - @ instruction: 0x00876ab4 │ │ │ │ - rsbseq lr, r6, r0, asr r1 │ │ │ │ - rsbseq lr, r6, r8, ror #2 │ │ │ │ - addeq r6, r7, r3, asr #13 │ │ │ │ - addeq r6, r7, ip, asr r6 │ │ │ │ - rsbseq sp, r6, r4, asr sp │ │ │ │ - rsbseq sp, r6, r0, ror sp │ │ │ │ - addeq r6, r7, r4, lsl #11 │ │ │ │ - rsbseq sp, r6, r8, lsl ip │ │ │ │ + ldrdeq r6, [r7], r4 │ │ │ │ + rsbseq lr, r6, r0, ror r1 │ │ │ │ + rsbseq lr, r6, r8, lsl #3 │ │ │ │ + addeq r6, r7, r3, ror #13 │ │ │ │ + addeq r6, r7, ip, ror r6 │ │ │ │ + rsbseq sp, r6, r4, ror sp │ │ │ │ + @ instruction: 0x0076dd90 │ │ │ │ + addeq r6, r7, r4, lsr #11 │ │ │ │ + rsbseq sp, r6, r8, lsr ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r6, r7, r8, asr #10 │ │ │ │ - ldrheq sp, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq sp, r6, ip, lsr ip │ │ │ │ - addeq r6, r7, r0, lsr #10 │ │ │ │ - ldrheq sp, [r6], #-184 @ 0xffffff48 @ │ │ │ │ - strdeq r6, [r7], r4 │ │ │ │ - @ instruction: 0x0076db90 │ │ │ │ + addeq r6, r7, r8, ror #10 │ │ │ │ + ldrsbeq sp, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq sp, r6, ip, asr ip │ │ │ │ + addeq r6, r7, r0, asr #10 │ │ │ │ + ldrsbeq sp, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r6, r7, r4, lsl r5 │ │ │ │ + ldrheq sp, [r6], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 2719b4 │ │ │ │ ldr ip, [pc, #3588] @ 2719b8 │ │ │ │ @@ -27745,15 +27745,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -27773,15 +27773,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 270e90 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -28550,42 +28550,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq sl, r3, r4, ror r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r6, r7, ip │ │ │ │ + addeq r6, r7, ip, lsr #32 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r3, r8, lsr #29 │ │ │ │ - addeq r5, r7, r0, lsr lr │ │ │ │ - rsbseq sp, r6, ip, asr #9 │ │ │ │ - rsbseq sp, r6, r4, ror #9 │ │ │ │ + addeq r5, r7, r0, asr lr │ │ │ │ + rsbseq sp, r6, ip, ror #9 │ │ │ │ + rsbseq sp, r6, r4, lsl #10 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r5, r7, r8, lsl #26 │ │ │ │ - rsbseq sp, r6, r4, lsr #9 │ │ │ │ - @ instruction: 0x0076d39c │ │ │ │ + addeq r5, r7, r8, lsr #26 │ │ │ │ + rsbseq sp, r6, r4, asr #9 │ │ │ │ + ldrheq sp, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - umulleq r5, r7, r4, r8 │ │ │ │ + @ instruction: 0x008758b4 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - ldrdeq r5, [r7], r8 │ │ │ │ - ldrsbeq ip, [r6], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq ip, r6, ip, ror #29 │ │ │ │ - addeq r5, r7, r0, lsl #14 │ │ │ │ - @ instruction: 0x0076cd94 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r5, r7, r0, asr #13 │ │ │ │ - rsbseq ip, r6, r0, lsr lr │ │ │ │ + strdeq r5, [r7], r8 │ │ │ │ + ldrsheq ip, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq ip, r6, ip, lsl #30 │ │ │ │ + addeq r5, r7, r0, lsr #14 │ │ │ │ ldrheq ip, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - umulleq r5, r7, r8, r6 │ │ │ │ - rsbseq ip, r6, r0, lsr sp │ │ │ │ - addeq r5, r7, ip, ror #12 │ │ │ │ - rsbseq ip, r6, r8, lsl #26 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + addeq r5, r7, r0, ror #13 │ │ │ │ + rsbseq ip, r6, r0, asr lr │ │ │ │ + ldrsbeq ip, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x008756b8 │ │ │ │ + rsbseq ip, r6, r0, asr sp │ │ │ │ + addeq r5, r7, ip, lsl #13 │ │ │ │ + rsbseq ip, r6, r8, lsr #26 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -28766,23 +28766,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 271d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r5, r7, r5, lsr #7 │ │ │ │ + addeq r5, r7, r5, asr #7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - addeq r5, r7, r4, lsr #6 │ │ │ │ - rsbseq ip, r6, r0, asr #19 │ │ │ │ + addeq r5, r7, r4, asr #6 │ │ │ │ + rsbseq ip, r6, r0, ror #19 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r5, r7, r8, lsl #6 │ │ │ │ - rsbseq ip, r6, r0, lsl #20 │ │ │ │ - rsbseq ip, r6, ip, lsl sl │ │ │ │ + addeq r5, r7, r8, lsr #6 │ │ │ │ + rsbseq ip, r6, r0, lsr #20 │ │ │ │ + rsbseq ip, r6, ip, lsr sl │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 271e54 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 271e1c │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -28843,18 +28843,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 271e64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r5, r7, r1, ror #1 │ │ │ │ + addeq r5, r7, r1, lsl #2 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - ldrdeq r5, [r7], r8 │ │ │ │ - rsbseq ip, r6, ip, asr r9 │ │ │ │ + strdeq r5, [r7], r8 │ │ │ │ + rsbseq ip, r6, ip, ror r9 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 2720fc │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -29014,21 +29014,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 27211c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r4, r7, r7, asr #30 │ │ │ │ - addeq r4, r7, sp, lsl #30 │ │ │ │ - addeq r4, r7, r4, asr pc │ │ │ │ - rsbseq ip, r6, r8, ror #11 │ │ │ │ + addeq r4, r7, r7, ror #30 │ │ │ │ + addeq r4, r7, sp, lsr #30 │ │ │ │ + addeq r4, r7, r4, ror pc │ │ │ │ + rsbseq ip, r6, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - addeq r4, r7, r0, lsr pc │ │ │ │ - rsbseq ip, r6, r4, asr #11 │ │ │ │ + addeq r4, r7, r0, asr pc │ │ │ │ + rsbseq ip, r6, r4, ror #11 │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -29124,19 +29124,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - strdeq r4, [r7], fp │ │ │ │ + addeq r4, r7, fp, lsl sp │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r4, r7, r4, ror sp │ │ │ │ - rsbseq ip, r6, ip, lsl #8 │ │ │ │ + umulleq r4, r7, r4, sp │ │ │ │ + rsbseq ip, r6, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 2724a0 │ │ │ │ @@ -29246,19 +29246,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 2724b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r4, r7, sp, asr fp │ │ │ │ + addeq r4, r7, sp, ror fp │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r4, r7, ip, lsl #23 │ │ │ │ - rsbseq ip, r6, r0, lsr #4 │ │ │ │ + addeq r4, r7, ip, lsr #23 │ │ │ │ + rsbseq ip, r6, r0, asr #4 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -29340,19 +29340,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 27262c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r4, r7, r3, ror r9 │ │ │ │ + umulleq r4, r7, r3, r9 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r4, r7, r4, lsl sl │ │ │ │ - rsbseq ip, r6, r8, lsr #1 │ │ │ │ + addeq r4, r7, r4, lsr sl │ │ │ │ + rsbseq ip, r6, r8, asr #1 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -29574,17 +29574,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 272678 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 272804 │ │ │ │ - addeq r4, r7, r4, asr r7 │ │ │ │ - rsbseq fp, r6, ip, lsl #30 │ │ │ │ - rsbseq fp, r6, r8, ror #27 │ │ │ │ + addeq r4, r7, r4, ror r7 │ │ │ │ + rsbseq fp, r6, ip, lsr #30 │ │ │ │ + rsbseq fp, r6, r8, lsl #28 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -29808,17 +29808,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 272a18 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 272ba4 │ │ │ │ - @ instruction: 0x008743b4 │ │ │ │ - rsbseq fp, r6, ip, ror #22 │ │ │ │ - rsbseq fp, r6, r8, asr #20 │ │ │ │ + ldrdeq r4, [r7], r4 @ │ │ │ │ + rsbseq fp, r6, ip, lsl #23 │ │ │ │ + rsbseq fp, r6, r8, ror #20 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -30066,17 +30066,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 272de0 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 272f88 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrdeq r3, [r7], r0 │ │ │ │ - rsbseq fp, r6, r8, lsl #15 │ │ │ │ - rsbseq fp, r6, r4, ror #12 │ │ │ │ + strdeq r3, [r7], r0 │ │ │ │ + rsbseq fp, r6, r8, lsr #15 │ │ │ │ + rsbseq fp, r6, r4, lsl #13 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -30299,17 +30299,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 2731c8 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 273350 │ │ │ │ - addeq r3, r7, r8, lsl #24 │ │ │ │ - rsbseq fp, r6, r0, asr #7 │ │ │ │ - @ instruction: 0x0076b29c │ │ │ │ + addeq r3, r7, r8, lsr #24 │ │ │ │ + rsbseq fp, r6, r0, ror #7 │ │ │ │ + ldrheq fp, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -30718,17 +30718,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 273a50 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 2737a8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r7, ip, asr r7 │ │ │ │ - rsbseq sl, r6, r4, lsl pc │ │ │ │ - ldrsheq sl, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r3, r7, ip, ror r7 │ │ │ │ + rsbseq sl, r6, r4, lsr pc │ │ │ │ + rsbseq sl, r6, r0, lsl lr │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -30947,22 +30947,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 273f50 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 273f54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r3, r7, ip, ror #7 │ │ │ │ - addeq r3, r7, r9, lsl #3 │ │ │ │ + addeq r3, r7, ip, lsl #8 │ │ │ │ + addeq r3, r7, r9, lsr #3 │ │ │ │ svcvc 0x00800000 │ │ │ │ - addeq r3, r7, r0, asr #2 │ │ │ │ - rsbseq sl, r6, r8, lsr r8 │ │ │ │ - rsbseq sl, r6, r4, asr r8 │ │ │ │ - addeq r3, r7, ip, ror #1 │ │ │ │ - rsbseq sl, r6, r8, lsl #15 │ │ │ │ + addeq r3, r7, r0, ror #2 │ │ │ │ + rsbseq sl, r6, r8, asr r8 │ │ │ │ + rsbseq sl, r6, r4, ror r8 │ │ │ │ + addeq r3, r7, ip, lsl #2 │ │ │ │ + rsbseq sl, r6, r8, lsr #15 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 274a38 │ │ │ │ @@ -31036,15 +31036,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 27417c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -31654,38 +31654,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 274aa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq r6, r3, r8, lsr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r7, r9, asr sp │ │ │ │ + addeq r2, r7, r9, ror sp │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r6, [r3], r0 @ │ │ │ │ - addeq r2, r7, ip, asr sl │ │ │ │ - ldrsheq sl, [r6], #-8 @ │ │ │ │ - rsbseq sl, r6, r0, lsl r1 │ │ │ │ - addeq r2, r7, r1, lsl #14 │ │ │ │ - addeq r2, r7, r0, lsl #15 │ │ │ │ - rsbseq r9, r6, r8, lsl lr │ │ │ │ + addeq r2, r7, ip, ror sl │ │ │ │ + rsbseq sl, r6, r8, lsl r1 │ │ │ │ + rsbseq sl, r6, r0, lsr r1 │ │ │ │ + addeq r2, r7, r1, lsr #14 │ │ │ │ + addeq r2, r7, r0, lsr #15 │ │ │ │ + rsbseq r9, r6, r8, lsr lr │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r2, r7, r0, lsl r7 │ │ │ │ - rsbseq r9, r6, r8, lsl #28 │ │ │ │ - rsbseq r9, r6, r4, lsr #28 │ │ │ │ - addeq r2, r7, r4, ror r6 │ │ │ │ - rsbseq r9, r6, r8, asr #28 │ │ │ │ - rsbseq r9, r6, r8, lsl #26 │ │ │ │ + addeq r2, r7, r0, lsr r7 │ │ │ │ + rsbseq r9, r6, r8, lsr #28 │ │ │ │ + rsbseq r9, r6, r4, asr #28 │ │ │ │ + umulleq r2, r7, r4, r6 │ │ │ │ + rsbseq r9, r6, r8, ror #28 │ │ │ │ + rsbseq r9, r6, r8, lsr #26 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r2, r7, ip, asr #12 │ │ │ │ - ldrheq r9, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r9, r6, r0, asr #26 │ │ │ │ - addeq r2, r7, r4, lsl r6 │ │ │ │ - rsbseq r9, r6, ip, lsr #25 │ │ │ │ - addeq r2, r7, r8, ror #11 │ │ │ │ - rsbseq r9, r6, r4, lsl #25 │ │ │ │ + addeq r2, r7, ip, ror #12 │ │ │ │ + ldrsbeq r9, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r9, r6, r0, ror #26 │ │ │ │ + addeq r2, r7, r4, lsr r6 │ │ │ │ + rsbseq r9, r6, ip, asr #25 │ │ │ │ + addeq r2, r7, r8, lsl #12 │ │ │ │ + rsbseq r9, r6, r4, lsr #25 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 275680 │ │ │ │ ldr ip, [pc, #3012] @ 275684 │ │ │ │ @@ -31768,15 +31768,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 274cfc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -32441,42 +32441,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq r6, r3, r8, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq r2, [r7], r6 │ │ │ │ + addeq r2, r7, r6, lsl r2 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r6, r3, ip, lsr r0 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r1, r7, ip, ror #28 │ │ │ │ - rsbseq r9, r6, r8, lsl #10 │ │ │ │ - rsbseq r9, r6, r0, lsr #10 │ │ │ │ - addeq r1, r7, lr, ror #21 │ │ │ │ - addeq r1, r7, r0, asr fp │ │ │ │ - rsbseq r9, r6, r8, ror #3 │ │ │ │ + addeq r1, r7, ip, lsl #29 │ │ │ │ + rsbseq r9, r6, r8, lsr #10 │ │ │ │ + rsbseq r9, r6, r0, asr #10 │ │ │ │ + addeq r1, r7, lr, lsl #22 │ │ │ │ + addeq r1, r7, r0, ror fp │ │ │ │ + rsbseq r9, r6, r8, lsl #4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq r1, [r7], r0 │ │ │ │ - rsbseq r9, r6, r8, asr #3 │ │ │ │ - rsbseq r9, r6, r4, ror #3 │ │ │ │ - addeq r1, r7, ip, lsr #20 │ │ │ │ - rsbseq r9, r6, r0, lsl #4 │ │ │ │ - rsbseq r9, r6, r0, asr #1 │ │ │ │ + strdeq r1, [r7], r0 │ │ │ │ + rsbseq r9, r6, r8, ror #3 │ │ │ │ + rsbseq r9, r6, r4, lsl #4 │ │ │ │ + addeq r1, r7, ip, asr #20 │ │ │ │ + rsbseq r9, r6, r0, lsr #4 │ │ │ │ + rsbseq r9, r6, r0, ror #1 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r1, r7, r4, lsl #20 │ │ │ │ - rsbseq r9, r6, r4, ror r1 │ │ │ │ - ldrsheq r9, [r6], #-8 @ │ │ │ │ - addeq r1, r7, ip, asr #19 │ │ │ │ - rsbseq r9, r6, r4, rrx │ │ │ │ - addeq r1, r7, r0, lsr #19 │ │ │ │ - rsbseq r9, r6, ip, lsr r0 │ │ │ │ + addeq r1, r7, r4, lsr #20 │ │ │ │ + @ instruction: 0x00769194 │ │ │ │ + rsbseq r9, r6, r8, lsl r1 │ │ │ │ + addeq r1, r7, ip, ror #19 │ │ │ │ + rsbseq r9, r6, r4, lsl #1 │ │ │ │ + addeq r1, r7, r0, asr #19 │ │ │ │ + rsbseq r9, r6, ip, asr r0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -32541,30 +32541,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -32803,24 +32803,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ strdeq r5, [r3], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r1, r7, r8, asr r8 │ │ │ │ - addeq r1, r7, pc, ror r5 │ │ │ │ + addeq r1, r7, r8, ror r8 │ │ │ │ + umulleq r1, r7, pc, r5 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r5, r3, ip, ror r4 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r1, r7, r4, ror #8 │ │ │ │ - rsbseq r8, r6, ip, asr fp │ │ │ │ - rsbseq r8, r6, r8, ror fp │ │ │ │ - strdeq r1, [r7], r8 │ │ │ │ - @ instruction: 0x00768a94 │ │ │ │ + addeq r1, r7, r4, lsl #9 │ │ │ │ + rsbseq r8, r6, ip, ror fp │ │ │ │ + @ instruction: 0x00768b98 │ │ │ │ + addeq r1, r7, r8, lsl r4 │ │ │ │ + ldrheq r8, [r6], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 275ca0 │ │ │ │ ldr ip, [pc, #40] @ 275ca4 │ │ │ │ @@ -32830,17 +32830,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ - umulleq r1, r7, r0, r3 │ │ │ │ - rsbseq r8, r6, r0, lsl #22 │ │ │ │ - rsbseq r8, r6, r4, lsl #21 │ │ │ │ + @ instruction: 0x008713b0 │ │ │ │ + rsbseq r8, r6, r0, lsr #22 │ │ │ │ + rsbseq r8, r6, r4, lsr #21 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -33301,20 +33301,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 276414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r0, r7, r8, lsl sp │ │ │ │ - ldrsbeq r8, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r8, r6, ip, lsr #7 │ │ │ │ + addeq r0, r7, r8, lsr sp │ │ │ │ + ldrsheq r8, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r8, r6, ip, asr #7 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - addeq r0, r7, r4, lsr ip │ │ │ │ - ldrheq r8, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r0, r7, r4, asr ip │ │ │ │ + ldrsbeq r8, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -34270,64 +34270,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 276b9c │ │ │ │ adceq r4, r3, ip, ror #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umlaleq r4, r3, r8, r7 │ │ │ │ - addeq r0, r7, r8, lsr #17 │ │ │ │ - ldrdeq r0, [r7], r0 @ │ │ │ │ - addeq r0, r7, ip, lsr #9 │ │ │ │ + addeq r0, r7, r8, asr #17 │ │ │ │ strdeq r0, [r7], r0 @ │ │ │ │ - addeq r0, r7, ip, asr #11 │ │ │ │ - addeq r0, r7, r4, asr r4 │ │ │ │ - addeq r0, r7, r4, ror #4 │ │ │ │ + addeq r0, r7, ip, asr #9 │ │ │ │ + addeq r0, r7, r0, lsl r6 │ │ │ │ + addeq r0, r7, ip, ror #11 │ │ │ │ + addeq r0, r7, r4, ror r4 │ │ │ │ + addeq r0, r7, r4, lsl #5 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r0, r7, r8, asr #32 │ │ │ │ - ldrdeq pc, [r6], r4 │ │ │ │ - ldrdeq pc, [r6], ip │ │ │ │ + addeq r0, r7, r8, rrx │ │ │ │ + strdeq pc, [r6], r4 │ │ │ │ strdeq pc, [r6], ip │ │ │ │ - @ instruction: 0x00767198 │ │ │ │ - ldrheq r7, [r6], #-16 @ │ │ │ │ + addeq pc, r6, ip, lsl fp @ │ │ │ │ + ldrheq r7, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsbeq r7, [r6], #-16 @ │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq pc, r6, ip, ror #13 │ │ │ │ + addeq pc, r6, ip, lsl #14 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq pc, r6, r4, lsl #5 │ │ │ │ - rsbseq r6, r6, ip, ror r9 │ │ │ │ - @ instruction: 0x00766998 │ │ │ │ - strdeq lr, [r6], r4 │ │ │ │ - rsbseq r6, r6, ip, ror r7 │ │ │ │ + addeq pc, r6, r4, lsr #5 │ │ │ │ + @ instruction: 0x0076699c │ │ │ │ + ldrheq r6, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + addeq pc, r6, r4, lsl r0 @ │ │ │ │ + @ instruction: 0x0076679c │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq lr, r6, r8, asr #29 │ │ │ │ - ldrsheq r6, [r6], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r6, r6, ip, asr r5 │ │ │ │ + addeq lr, r6, r8, ror #29 │ │ │ │ + rsbseq r6, r6, r4, lsl r6 │ │ │ │ + rsbseq r6, r6, ip, ror r5 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq lr, r6, r0, lsr #29 │ │ │ │ - rsbseq r6, r6, r0, lsl r6 │ │ │ │ - @ instruction: 0x00766594 │ │ │ │ - addeq lr, r6, r4, ror lr │ │ │ │ - ldrsbeq r6, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r6, r6, r8, lsl #10 │ │ │ │ + addeq lr, r6, r0, asr #29 │ │ │ │ + rsbseq r6, r6, r0, lsr r6 │ │ │ │ + ldrheq r6, [r6], #-84 @ 0xffffffac @ │ │ │ │ + umulleq lr, r6, r4, lr │ │ │ │ + ldrsheq r6, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r6, r6, r8, lsr #10 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq lr, r6, ip, asr #28 │ │ │ │ - rsbseq r6, r6, ip, lsl #11 │ │ │ │ - rsbseq r6, r6, r0, ror #9 │ │ │ │ + addeq lr, r6, ip, ror #28 │ │ │ │ + rsbseq r6, r6, ip, lsr #11 │ │ │ │ + rsbseq r6, r6, r0, lsl #10 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ + addeq lr, r6, r4, lsr #28 │ │ │ │ + rsbseq r6, r6, r0, asr #9 │ │ │ │ + ldrsbeq r6, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ addeq lr, r6, r4, lsl #28 │ │ │ │ - rsbseq r6, r6, r0, lsr #9 │ │ │ │ - ldrheq r6, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - addeq lr, r6, r4, ror #27 │ │ │ │ - rsbseq r6, r6, r8, ror r4 │ │ │ │ - addeq lr, r6, r0, asr #27 │ │ │ │ - rsbseq r6, r6, r4, asr #10 │ │ │ │ + @ instruction: 0x00766498 │ │ │ │ + addeq lr, r6, r0, ror #27 │ │ │ │ + rsbseq r6, r6, r4, ror #10 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - umulleq lr, r6, ip, sp │ │ │ │ - rsbseq r6, r6, r4, lsr r4 │ │ │ │ - addeq lr, r6, r0, ror sp │ │ │ │ - rsbseq r6, r6, ip, lsl #8 │ │ │ │ + @ instruction: 0x0086edbc │ │ │ │ + rsbseq r6, r6, r4, asr r4 │ │ │ │ + umulleq lr, r6, r0, sp │ │ │ │ + rsbseq r6, r6, ip, lsr #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 277e10 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -35586,17 +35586,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2787bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq lr, r6, ip, lsr #18 │ │ │ │ - addeq lr, r6, r0, lsl #17 │ │ │ │ - rsbseq r6, r6, r4 │ │ │ │ + addeq lr, r6, ip, asr #18 │ │ │ │ + addeq lr, r6, r0, lsr #17 │ │ │ │ + rsbseq r6, r6, r4, lsr #32 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 278868 │ │ │ │ @@ -35860,17 +35860,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 278c00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq lr, r6, r0, lsr r4 │ │ │ │ - rsbseq r5, r6, r8, lsr #22 │ │ │ │ - rsbseq r5, r6, r4, asr #22 │ │ │ │ + addeq lr, r6, r0, asr r4 │ │ │ │ + rsbseq r5, r6, r8, asr #22 │ │ │ │ + rsbseq r5, r6, r4, ror #22 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 278c58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -35924,16 +35924,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ bl 275c60 │ │ │ │ - addeq lr, r6, r8, lsr r3 │ │ │ │ - ldrsbeq r5, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + addeq lr, r6, r8, asr r3 │ │ │ │ + ldrsheq r5, [r6], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -36066,17 +36066,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq lr, r6, r5, ror #2 │ │ │ │ - strdeq lr, [r6], ip │ │ │ │ - @ instruction: 0x00765794 │ │ │ │ + addeq lr, r6, r5, lsl #3 │ │ │ │ + addeq lr, r6, ip, lsl r1 │ │ │ │ + ldrheq r5, [r6], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -36252,21 +36252,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 279234 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - @ instruction: 0x0086deb8 │ │ │ │ - rsbseq r5, r6, r0, asr r5 │ │ │ │ + ldrdeq sp, [r6], r8 │ │ │ │ + rsbseq r5, r6, r0, ror r5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq sp, r6, r8, lsl lr │ │ │ │ - rsbseq r5, r6, ip, lsr #9 │ │ │ │ + addeq sp, r6, r8, lsr lr │ │ │ │ + rsbseq r5, r6, ip, asr #9 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -36360,23 +36360,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2793d0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -36401,15 +36401,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 279474 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -36420,21 +36420,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -36535,23 +36535,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 27968c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -36580,15 +36580,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 279b48 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 279b40 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -36609,24 +36609,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -37069,17 +37069,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 279aec │ │ │ │ adceq r1, r3, r4, asr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r1, r3, r0, lsr r3 │ │ │ │ - addeq sp, r6, r0, asr #6 │ │ │ │ - rsbseq r4, r6, r0, lsr fp │ │ │ │ - ldrsbeq r4, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + addeq sp, r6, r0, ror #6 │ │ │ │ + rsbseq r4, r6, r0, asr fp │ │ │ │ + ldrsheq r4, [r6], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq r1, r3, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -37375,21 +37375,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 27a3c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq ip, r6, r2, lsr pc │ │ │ │ - strdeq ip, [r6], r0 │ │ │ │ - addeq ip, r6, ip, lsr #25 │ │ │ │ - rsbseq r4, r6, r0, asr #6 │ │ │ │ + addeq ip, r6, r2, asr pc │ │ │ │ + addeq ip, r6, r0, lsl pc │ │ │ │ + addeq ip, r6, ip, asr #25 │ │ │ │ + rsbseq r4, r6, r0, ror #6 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - addeq ip, r6, r8, lsl #25 │ │ │ │ - rsbseq r4, r6, ip, lsl r3 │ │ │ │ + addeq ip, r6, r8, lsr #25 │ │ │ │ + rsbseq r4, r6, ip, lsr r3 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 27a560 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -37486,19 +37486,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - ldrdeq ip, [r6], lr │ │ │ │ + strdeq ip, [r6], lr │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - ldrdeq ip, [r6], r0 │ │ │ │ - rsbseq r4, r6, r4, ror #2 │ │ │ │ + strdeq ip, [r6], r0 │ │ │ │ + rsbseq r4, r6, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 27a6e0 │ │ │ │ @@ -37582,19 +37582,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 27a6f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq ip, r6, r0, lsr r9 │ │ │ │ + addeq ip, r6, r0, asr r9 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq ip, r6, r0, asr r9 │ │ │ │ - rsbseq r3, r6, r0, ror #31 │ │ │ │ + addeq ip, r6, r0, ror r9 │ │ │ │ + rsbseq r4, r6, r0 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -37777,21 +37777,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ strdeq r0, [r3], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq ip, r6, ip, lsr #17 │ │ │ │ - addeq ip, r6, r2, lsr #14 │ │ │ │ + addeq ip, r6, ip, asr #17 │ │ │ │ + addeq ip, r6, r2, asr #14 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ adceq r0, r3, r0, ror r5 │ │ │ │ - addeq ip, r6, r8, asr #12 │ │ │ │ - ldrsbeq r3, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + addeq ip, r6, r8, ror #12 │ │ │ │ + ldrsheq r3, [r6], #-208 @ 0xffffff30 @ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -37956,21 +37956,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 27acd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq r0, r3, r4, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq ip, r6, ip, r5 │ │ │ │ - addeq ip, r6, r8, lsl r4 │ │ │ │ + @ instruction: 0x0086c5bc │ │ │ │ + addeq ip, r6, r8, lsr r4 │ │ │ │ andeq r1, r0, r1 │ │ │ │ adceq r0, r3, r0, ror #4 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq ip, r6, r0, lsl #7 │ │ │ │ - rsbseq r3, r6, r0, lsl #22 │ │ │ │ + addeq ip, r6, r0, lsr #7 │ │ │ │ + rsbseq r3, r6, r0, lsr #22 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -38501,20 +38501,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 27b554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq ip, r6, r6, lsr #3 │ │ │ │ + addeq ip, r6, r6, asr #3 │ │ │ │ + addeq fp, r6, r0, lsr fp │ │ │ │ + rsbseq r3, r6, ip, asr #3 │ │ │ │ + rsbseq r3, r6, r4, ror #3 │ │ │ │ addeq fp, r6, r0, lsl fp │ │ │ │ - rsbseq r3, r6, ip, lsr #3 │ │ │ │ - rsbseq r3, r6, r4, asr #3 │ │ │ │ - strdeq fp, [r6], r0 │ │ │ │ - rsbseq r3, r6, r4, lsl #3 │ │ │ │ + rsbseq r3, r6, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 27b770 │ │ │ │ @@ -38644,22 +38644,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 27b798 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq pc, r2, r4, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r6, lr, asr #18 │ │ │ │ - addeq fp, r6, ip, asr #20 │ │ │ │ + addeq fp, r6, lr, ror #18 │ │ │ │ + addeq fp, r6, ip, ror #20 │ │ │ │ adceq pc, r2, r0, lsl r8 @ │ │ │ │ - @ instruction: 0x0086b9bc │ │ │ │ - addeq fp, r6, ip, asr #18 │ │ │ │ - addeq fp, r6, r4, lsr #18 │ │ │ │ - @ instruction: 0x0086b8bc │ │ │ │ - rsbseq r3, r6, r0, asr #32 │ │ │ │ + ldrdeq fp, [r6], ip │ │ │ │ + addeq fp, r6, ip, ror #18 │ │ │ │ + addeq fp, r6, r4, asr #18 │ │ │ │ + ldrdeq fp, [r6], ip │ │ │ │ + rsbseq r3, r6, r0, rrx │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -38753,19 +38753,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 27b940 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq fp, r6, r8, lsr r8 │ │ │ │ + addeq fp, r6, r8, asr r8 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq fp, r6, r0, lsl #14 │ │ │ │ - @ instruction: 0x00762d94 │ │ │ │ + addeq fp, r6, r0, lsr #14 │ │ │ │ + ldrheq r2, [r6], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -38868,19 +38868,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 27bb08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq fp, r6, r0, ror #10 │ │ │ │ - ldrsheq r2, [r6], #-180 @ 0xffffff4c @ │ │ │ │ - addeq fp, r6, r0, lsr r5 │ │ │ │ - rsbseq r2, r6, r8, lsr #24 │ │ │ │ - rsbseq r2, r6, r4, asr #24 │ │ │ │ + addeq fp, r6, r0, lsl #11 │ │ │ │ + rsbseq r2, r6, r4, lsl ip │ │ │ │ + addeq fp, r6, r0, asr r5 │ │ │ │ + rsbseq r2, r6, r8, asr #24 │ │ │ │ + rsbseq r2, r6, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -39031,20 +39031,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - umulleq fp, r6, r4, r3 │ │ │ │ + @ instruction: 0x0086b3b4 │ │ │ │ + addeq fp, r6, r8, ror #5 │ │ │ │ + rsbseq r2, r6, r0, ror #19 │ │ │ │ + ldrsheq r2, [r6], #-156 @ 0xffffff64 @ │ │ │ │ addeq fp, r6, r8, asr #5 │ │ │ │ - rsbseq r2, r6, r0, asr #19 │ │ │ │ - ldrsbeq r2, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - addeq fp, r6, r8, lsr #5 │ │ │ │ - rsbseq r2, r6, r0, asr #18 │ │ │ │ + rsbseq r2, r6, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -39195,29 +39195,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 27c04c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umulleq fp, r6, r0, r0 │ │ │ │ - ldrheq r2, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r2, r6, r4, lsr #14 │ │ │ │ + strheq fp, [r6], r0 │ │ │ │ + ldrsbeq r2, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r2, r6, r4, asr #14 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq fp, r6, r8, rrx │ │ │ │ - rsbseq r2, r6, r8, lsr #15 │ │ │ │ - ldrsheq r2, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + addeq fp, r6, r8, lsl #1 │ │ │ │ + rsbseq r2, r6, r8, asr #15 │ │ │ │ + rsbseq r2, r6, ip, lsl r7 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq fp, r6, ip, lsr r0 │ │ │ │ - @ instruction: 0x00762798 │ │ │ │ - ldrsbeq r2, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq fp, r6, ip, asr r0 │ │ │ │ + ldrheq r2, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsheq r2, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq fp, r6, r4, lsl r0 │ │ │ │ - rsbseq r2, r6, ip, lsl #14 │ │ │ │ - rsbseq r2, r6, r8, lsr #14 │ │ │ │ + addeq fp, r6, r4, lsr r0 │ │ │ │ + rsbseq r2, r6, ip, lsr #14 │ │ │ │ + rsbseq r2, r6, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -39385,21 +39385,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 27c328 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq sl, r6, r4, asr #27 │ │ │ │ - rsbseq r2, r6, r8, asr r4 │ │ │ │ + addeq sl, r6, r4, ror #27 │ │ │ │ + rsbseq r2, r6, r8, ror r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq sl, r6, r8, lsr #26 │ │ │ │ - ldrheq r2, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq sl, r6, r8, asr #26 │ │ │ │ + ldrsbeq r2, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 27c490 │ │ │ │ @@ -39484,15 +39484,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r2], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq sl, r6, ip, ip │ │ │ │ + @ instruction: 0x0086acbc │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrdeq lr, [r2], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -39578,15 +39578,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r0, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r6, r0, lsr fp │ │ │ │ + addeq sl, r6, r0, asr fp │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq lr, r2, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -39671,15 +39671,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r8, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r6, ip, lsr #19 │ │ │ │ + addeq sl, r6, ip, asr #19 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq lr, r2, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -39768,15 +39768,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, ip, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r6, ip, lsr #16 │ │ │ │ + addeq sl, r6, ip, asr #16 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq lr, r2, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -39952,35 +39952,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -40028,15 +40028,15 @@ │ │ │ │ b 27ca88 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 27ca88 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -40195,21 +40195,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ strdeq lr, [r2], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a2e2b0 │ │ │ │ - addeq sl, r6, sp, ror r0 │ │ │ │ - addeq sl, r6, r4, asr #1 │ │ │ │ - rsbseq r1, r6, r4, asr r7 │ │ │ │ + umulleq sl, r6, sp, r0 │ │ │ │ + addeq sl, r6, r4, ror #1 │ │ │ │ + rsbseq r1, r6, r4, ror r7 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - addeq sl, r6, r0, lsl #1 │ │ │ │ - rsbseq r1, r6, r8, ror r7 │ │ │ │ - @ instruction: 0x00761794 │ │ │ │ + addeq sl, r6, r0, lsr #1 │ │ │ │ + @ instruction: 0x00761798 │ │ │ │ + ldrheq r1, [r6], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 27d808 │ │ │ │ ldr r3, [pc, #2080] @ 27d80c │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -40276,23 +40276,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27d100 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40317,29 +40317,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 27d1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -40470,23 +40470,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 27d408 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40514,15 +40514,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 27d5fc │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 27d5f4 │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -40534,15 +40534,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40731,22 +40731,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq sp, r2, r8, lsr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a2dab4 │ │ │ │ - addeq r9, r6, r0, ror #18 │ │ │ │ - rsbseq r1, r6, r0, asr r1 │ │ │ │ - ldrsheq r0, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r9, r6, r0, lsl #19 │ │ │ │ + rsbseq r1, r6, r0, ror r1 │ │ │ │ + rsbseq r1, r6, r0, lsl r0 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ @ instruction: 0x00a2d6b4 │ │ │ │ - addeq r9, r6, r0, lsr #16 │ │ │ │ - rsbseq r0, r6, r8, lsl pc │ │ │ │ - rsbseq r0, r6, r4, lsr pc │ │ │ │ + addeq r9, r6, r0, asr #16 │ │ │ │ + rsbseq r0, r6, r8, lsr pc │ │ │ │ + rsbseq r0, r6, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -40780,15 +40780,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -40808,15 +40808,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 27da08 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -40948,21 +40948,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 27db90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrdeq r9, [r6], ip │ │ │ │ - rsbseq r0, r6, r8, ror ip │ │ │ │ - rsbseq r0, r6, r0, ror fp │ │ │ │ + strdeq r9, [r6], ip │ │ │ │ + @ instruction: 0x00760c98 │ │ │ │ + @ instruction: 0x00760b90 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - @ instruction: 0x008694b0 │ │ │ │ - rsbseq r0, r6, r8, lsr #23 │ │ │ │ - rsbseq r0, r6, r4, asr #23 │ │ │ │ + ldrdeq r9, [r6], r0 │ │ │ │ + rsbseq r0, r6, r8, asr #23 │ │ │ │ + rsbseq r0, r6, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 27ddec │ │ │ │ ldr r3, [pc, #576] @ 27ddf0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -40995,15 +40995,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -41108,22 +41108,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq sp, r2, r8, ror r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umlaleq sp, r2, r0, r1 │ │ │ │ - strdeq r9, [r6], r4 │ │ │ │ - rsbseq r0, r6, r8, asr #21 │ │ │ │ - rsbseq r0, r6, r8, lsl #19 │ │ │ │ + addeq r9, r6, r4, lsl r3 │ │ │ │ + rsbseq r0, r6, r8, ror #21 │ │ │ │ + rsbseq r0, r6, r8, lsr #19 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ adceq sp, r2, r8, lsl #1 │ │ │ │ - addeq r9, r6, ip, lsr r2 │ │ │ │ - rsbseq r0, r6, r4, lsr r9 │ │ │ │ - rsbseq r0, r6, r0, asr r9 │ │ │ │ + addeq r9, r6, ip, asr r2 │ │ │ │ + rsbseq r0, r6, r4, asr r9 │ │ │ │ + rsbseq r0, r6, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 27e668 │ │ │ │ mov r7, r3 │ │ │ │ @@ -41183,15 +41183,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 27df78 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -41651,29 +41651,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq ip, r2, ip, ror #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq ip, r2, r0, ror #26 │ │ │ │ - addeq r8, r6, ip, lsl fp │ │ │ │ - rsbseq r0, r6, r4, ror #6 │ │ │ │ - rsbseq r0, r6, ip, lsr #3 │ │ │ │ + addeq r8, r6, ip, lsr fp │ │ │ │ + rsbseq r0, r6, r4, lsl #7 │ │ │ │ + rsbseq r0, r6, ip, asr #3 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - ldrdeq r8, [r6], ip │ │ │ │ - ldrsbeq r0, [r6], #-20 @ 0xffffffec @ │ │ │ │ - ldrsheq r0, [r6], #-16 @ │ │ │ │ - addeq r8, r6, r4, ror sl │ │ │ │ - rsbseq r0, r6, r8, lsl #2 │ │ │ │ - strdeq r8, [r6], r0 │ │ │ │ - rsbseq r0, r6, r4, asr #3 │ │ │ │ - rsbseq r0, r6, r4, lsl #1 │ │ │ │ - addeq r8, r6, r0, asr #19 │ │ │ │ - rsbseq r0, r6, ip, asr r0 │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ + ldrsheq r0, [r6], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r0, r6, r0, lsl r2 │ │ │ │ + umulleq r8, r6, r4, sl │ │ │ │ + rsbseq r0, r6, r8, lsr #2 │ │ │ │ + addeq r8, r6, r0, lsl sl │ │ │ │ rsbseq r0, r6, r4, ror #3 │ │ │ │ + rsbseq r0, r6, r4, lsr #1 │ │ │ │ + addeq r8, r6, r0, ror #19 │ │ │ │ + rsbseq r0, r6, ip, ror r0 │ │ │ │ + rsbseq r0, r6, r4, lsl #4 │ │ │ │ │ │ │ │ 0027e6b0 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27e70c │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -41705,17 +41705,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r8, r6, r8, ror #17 │ │ │ │ - rsbseq pc, r5, r0, ror #31 │ │ │ │ - ldrsheq pc, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r8, r6, r8, lsl #18 │ │ │ │ + rsbseq r0, r6, r0 │ │ │ │ + rsbseq r0, r6, ip, lsl r0 │ │ │ │ │ │ │ │ 0027e750 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -42180,17 +42180,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 27ee58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ee5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrdeq r8, [r6], r8 @ │ │ │ │ - rsbseq pc, r5, ip, asr #17 │ │ │ │ - rsbseq pc, r5, r4, lsr sl @ │ │ │ │ + strdeq r8, [r6], r8 @ │ │ │ │ + rsbseq pc, r5, ip, ror #17 │ │ │ │ + rsbseq pc, r5, r4, asr sl @ │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 0027ee60 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -42317,23 +42317,23 @@ │ │ │ │ beq 27f094 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27f0b8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d88cc │ │ │ │ + bl 9d88ec │ │ │ │ ldr r3, [pc, #268] @ 27f164 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27f0f0 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d8ec8 │ │ │ │ + bl 9d8ee8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f100 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -42416,23 +42416,23 @@ │ │ │ │ beq 27f218 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27f23c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d88c8 │ │ │ │ + bl 9d88e8 │ │ │ │ ldr r3, [pc, #268] @ 27f2e8 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27f274 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d8ec8 │ │ │ │ + bl 9d8ee8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f284 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -42524,29 +42524,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 27f430 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7de8 │ │ │ │ + bl 9d7e08 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 27f524 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27f478 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d86fc │ │ │ │ + bl 9d871c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f488 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -42669,29 +42669,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 27f66c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7de4 │ │ │ │ + bl 9d7e04 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 27f760 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27f6b4 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d86fc │ │ │ │ + bl 9d871c │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f6c4 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -42859,15 +42859,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq fp, r2, ip, r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r6, ip, asr r8 │ │ │ │ + addeq r7, r6, ip, ror r8 │ │ │ │ adceq fp, r2, r0, asr #11 │ │ │ │ │ │ │ │ 0027f8ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -42943,15 +42943,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r4, asr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r6, r4, lsl r7 │ │ │ │ + addeq r7, r6, r4, lsr r7 │ │ │ │ adceq fp, r2, r8, ror r4 │ │ │ │ │ │ │ │ 0027f9f4 : │ │ │ │ mov r3, #0 │ │ │ │ b 26d3d4 │ │ │ │ │ │ │ │ 0027f9fc : │ │ │ │ @@ -43247,15 +43247,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 27ff50 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -43874,39 +43874,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 2808a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq fp, r2, ip, asr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r6, r3, lsl r0 │ │ │ │ + addeq r7, r6, r3, lsr r0 │ │ │ │ strdeq sl, [r2], r4 @ │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r6, r6, r4, ror #24 │ │ │ │ - rsbseq lr, r5, r0, lsl #6 │ │ │ │ - rsbseq lr, r5, r8, lsl r3 │ │ │ │ - umulleq r6, r6, r7, r9 @ │ │ │ │ - addeq r6, r6, ip, ror r9 │ │ │ │ - rsbseq lr, r5, r4, lsl r0 │ │ │ │ + addeq r6, r6, r4, lsl #25 │ │ │ │ + rsbseq lr, r5, r0, lsr #6 │ │ │ │ + rsbseq lr, r5, r8, lsr r3 │ │ │ │ + @ instruction: 0x008669b7 │ │ │ │ + umulleq r6, r6, ip, r9 @ │ │ │ │ + rsbseq lr, r5, r4, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r6, r6, r0, lsl r9 │ │ │ │ - rsbseq lr, r5, r8 │ │ │ │ - rsbseq lr, r5, r4, lsr #32 │ │ │ │ - addeq r6, r6, r4, ror r8 │ │ │ │ - rsbseq lr, r5, r8, asr #32 │ │ │ │ - rsbseq sp, r5, r8, lsl #30 │ │ │ │ + addeq r6, r6, r0, lsr r9 │ │ │ │ + rsbseq lr, r5, r8, lsr #32 │ │ │ │ + rsbseq lr, r5, r4, asr #32 │ │ │ │ + umulleq r6, r6, r4, r8 @ │ │ │ │ + rsbseq lr, r5, r8, rrx │ │ │ │ + rsbseq sp, r5, r8, lsr #30 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r6, r6, ip, asr #16 │ │ │ │ - ldrheq sp, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq sp, r5, r0, asr #30 │ │ │ │ - addeq r6, r6, r4, lsl r8 │ │ │ │ - rsbseq sp, r5, ip, lsr #29 │ │ │ │ - addeq r6, r6, r8, ror #15 │ │ │ │ - rsbseq sp, r5, r4, lsl #29 │ │ │ │ + addeq r6, r6, ip, ror #16 │ │ │ │ + ldrsbeq sp, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq sp, r5, r0, ror #30 │ │ │ │ + addeq r6, r6, r4, lsr r8 │ │ │ │ + rsbseq sp, r5, ip, asr #29 │ │ │ │ + addeq r6, r6, r8, lsl #16 │ │ │ │ + rsbseq sp, r5, r4, lsr #29 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002808a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -43928,23 +43928,23 @@ │ │ │ │ beq 280958 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 280978 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d8b10 │ │ │ │ + bl 9d8b30 │ │ │ │ ldr r3, [pc, #264] @ 280a24 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2809b0 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d8ec8 │ │ │ │ + bl 9d8ee8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2809c0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -44035,29 +44035,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 280b44 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d819c │ │ │ │ + bl 9d81bc │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 280c38 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 280b8c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d86fc │ │ │ │ + bl 9d871c │ │ │ │ cmp r0, #0 │ │ │ │ bne 280b9c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -44214,15 +44214,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r4, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r6, r4, lsl #7 │ │ │ │ + addeq r6, r6, r4, lsr #7 │ │ │ │ adceq sl, r2, ip, ror #1 │ │ │ │ │ │ │ │ 00280d80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -44296,15 +44296,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 280f9c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -44916,38 +44916,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2818c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq sl, r2, r0, lsl #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r5, [r6], ip │ │ │ │ + strdeq r5, [r6], ip │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r2, r4, asr #27 │ │ │ │ - addeq r5, r6, ip, lsr ip │ │ │ │ - ldrsbeq sp, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsheq sp, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ - addeq r5, r6, r4, lsl #19 │ │ │ │ - addeq r5, r6, ip, asr r9 │ │ │ │ - ldrsheq ip, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r5, r6, ip, asr ip │ │ │ │ + ldrsheq sp, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq sp, r5, r0, lsl r3 │ │ │ │ + addeq r5, r6, r4, lsr #19 │ │ │ │ + addeq r5, r6, ip, ror r9 │ │ │ │ + rsbseq sp, r5, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r5, r6, ip, ror #17 │ │ │ │ - rsbseq ip, r5, r4, ror #31 │ │ │ │ - rsbseq sp, r5, r0 │ │ │ │ - addeq r5, r6, ip, asr #16 │ │ │ │ + addeq r5, r6, ip, lsl #18 │ │ │ │ + rsbseq sp, r5, r4 │ │ │ │ rsbseq sp, r5, r0, lsr #32 │ │ │ │ - rsbseq ip, r5, r0, ror #29 │ │ │ │ + addeq r5, r6, ip, ror #16 │ │ │ │ + rsbseq sp, r5, r0, asr #32 │ │ │ │ + rsbseq ip, r5, r0, lsl #30 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r5, r6, r4, lsr #16 │ │ │ │ - @ instruction: 0x0075cf94 │ │ │ │ - rsbseq ip, r5, r8, lsl pc │ │ │ │ - addeq r5, r6, ip, ror #15 │ │ │ │ - rsbseq ip, r5, r4, lsl #29 │ │ │ │ - addeq r5, r6, r0, asr #15 │ │ │ │ - rsbseq ip, r5, ip, asr lr │ │ │ │ + addeq r5, r6, r4, asr #16 │ │ │ │ + ldrheq ip, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq ip, r5, r8, lsr pc │ │ │ │ + addeq r5, r6, ip, lsl #16 │ │ │ │ + rsbseq ip, r5, r4, lsr #29 │ │ │ │ + addeq r5, r6, r0, ror #15 │ │ │ │ + rsbseq ip, r5, ip, ror lr │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002818cc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -45077,30 +45077,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -45925,45 +45925,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq r9, r2, ip, lsl r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r5, r6, sp, lsl #5 │ │ │ │ + addeq r5, r6, sp, lsr #5 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq r8, r2, r0, asr #31 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r4, r6, r9, asr #18 │ │ │ │ - ldrdeq r4, [r6], r4 @ │ │ │ │ - rsbseq fp, r5, ip, ror #30 │ │ │ │ + addeq r4, r6, r9, ror #18 │ │ │ │ + strdeq r4, [r6], r4 @ │ │ │ │ + rsbseq fp, r5, ip, lsl #31 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r4, r6, r0, lsl r8 │ │ │ │ - rsbseq fp, r5, r8, lsl #30 │ │ │ │ - rsbseq fp, r5, r4, lsr #30 │ │ │ │ + addeq r4, r6, r0, lsr r8 │ │ │ │ + rsbseq fp, r5, r8, lsr #30 │ │ │ │ + rsbseq fp, r5, r4, asr #30 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq r4, r6, r4, lsr #11 │ │ │ │ - rsbseq fp, r5, r8, ror sp │ │ │ │ - rsbseq fp, r5, r4, lsr ip │ │ │ │ + addeq r4, r6, r4, asr #11 │ │ │ │ + @ instruction: 0x0075bd98 │ │ │ │ + rsbseq fp, r5, r4, asr ip │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r4, r6, r8, ror #10 │ │ │ │ - ldrsbeq fp, [r5], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq fp, r5, ip, asr ip │ │ │ │ - addeq r4, r6, r0, asr #10 │ │ │ │ - ldrsbeq fp, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r4, r6, r8, lsl #11 │ │ │ │ + ldrsheq fp, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq fp, r5, ip, ror ip │ │ │ │ + addeq r4, r6, r0, ror #10 │ │ │ │ + ldrsheq fp, [r5], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r4, r6, ip, lsl r5 │ │ │ │ - ldrheq fp, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - strdeq r4, [r6], r4 @ │ │ │ │ - @ instruction: 0x0075bb90 │ │ │ │ - rsbseq fp, r5, r8, lsr #23 │ │ │ │ + addeq r4, r6, ip, lsr r5 │ │ │ │ + ldrsbeq fp, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r4, r6, r4, lsl r5 │ │ │ │ + ldrheq fp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq fp, r5, r8, asr #23 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -46264,34 +46264,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -47071,58 +47071,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 283534 │ │ │ │ adceq r8, r2, r4, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r6, sl │ │ │ │ - addeq r3, r6, r4, ror #31 │ │ │ │ - addeq r4, r6, ip, asr #32 │ │ │ │ + addeq r4, r6, sl, lsr #32 │ │ │ │ + addeq r4, r6, r4 │ │ │ │ + addeq r4, r6, ip, rrx │ │ │ │ adceq r7, r2, r4, lsl lr │ │ │ │ - addeq r3, r6, r4, ror #30 │ │ │ │ - addeq r3, r6, r0, ror #28 │ │ │ │ - rsbseq fp, r5, r4, lsr r6 │ │ │ │ - ldrsheq fp, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r3, r6, r4, lsl #31 │ │ │ │ + addeq r3, r6, r0, lsl #29 │ │ │ │ + rsbseq fp, r5, r4, asr r6 │ │ │ │ + rsbseq fp, r5, r0, lsl r5 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - @ instruction: 0x00863db8 │ │ │ │ - addeq r3, r6, ip, asr ip │ │ │ │ - addeq r3, r6, r0, lsl fp │ │ │ │ + ldrdeq r3, [r6], r8 │ │ │ │ + addeq r3, r6, ip, ror ip │ │ │ │ + addeq r3, r6, r0, lsr fp │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r3, r6, ip, lsr #21 │ │ │ │ - addeq r3, r6, r8, lsr sl │ │ │ │ - ldrdeq r3, [r6], r4 │ │ │ │ + addeq r3, r6, ip, asr #21 │ │ │ │ + addeq r3, r6, r8, asr sl │ │ │ │ + strdeq r3, [r6], r4 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r3, r6, r4, lsl r5 │ │ │ │ - addeq r3, r6, r0, lsr r4 │ │ │ │ - rsbseq sl, r5, ip, asr #21 │ │ │ │ - rsbseq sl, r5, r4, ror #21 │ │ │ │ + addeq r3, r6, r4, lsr r5 │ │ │ │ + addeq r3, r6, r0, asr r4 │ │ │ │ + rsbseq sl, r5, ip, ror #21 │ │ │ │ + rsbseq sl, r5, r4, lsl #22 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r2, r6, r4, ror #31 │ │ │ │ - ldrsbeq sl, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - ldrsheq sl, [r5], #-104 @ 0xffffff98 @ │ │ │ │ - addeq r2, r6, r4, asr sp │ │ │ │ - ldrsbeq sl, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r3, r6, r4 │ │ │ │ + ldrsheq sl, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sl, r5, r8, lsl r7 │ │ │ │ + addeq r2, r6, r4, ror sp │ │ │ │ + ldrsheq sl, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq r2, r6, r4, ror #23 │ │ │ │ - rsbseq sl, r5, r4, asr r3 │ │ │ │ - ldrsbeq sl, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - umulleq r2, r6, r8, fp │ │ │ │ - rsbseq sl, r5, ip, lsr #4 │ │ │ │ - addeq r2, r6, r4, ror fp │ │ │ │ + addeq r2, r6, r4, lsl #24 │ │ │ │ + rsbseq sl, r5, r4, ror r3 │ │ │ │ ldrsheq sl, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x00862bb8 │ │ │ │ + rsbseq sl, r5, ip, asr #4 │ │ │ │ + umulleq r2, r6, r4, fp │ │ │ │ + rsbseq sl, r5, r8, lsl r3 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq r2, r6, r8, asr #22 │ │ │ │ - rsbseq sl, r5, r4, ror #3 │ │ │ │ + addeq r2, r6, r8, ror #22 │ │ │ │ + rsbseq sl, r5, r4, lsl #4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ + addeq r2, r6, ip, asr #22 │ │ │ │ + rsbseq sl, r5, r8, ror #3 │ │ │ │ + rsbseq sl, r5, r0, lsl #4 │ │ │ │ addeq r2, r6, ip, lsr #22 │ │ │ │ - rsbseq sl, r5, r8, asr #3 │ │ │ │ - rsbseq sl, r5, r0, ror #3 │ │ │ │ - addeq r2, r6, ip, lsl #22 │ │ │ │ - rsbseq sl, r5, r4, lsr #3 │ │ │ │ + rsbseq sl, r5, r4, asr #3 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 284148 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 283adc │ │ │ │ @@ -47912,15 +47912,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 28476c │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -48803,45 +48803,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 285260 │ │ │ │ adceq r6, r2, r4, ror #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r6, r2, lsr #13 │ │ │ │ + addeq r2, r6, r2, asr #13 │ │ │ │ adceq r6, r2, r0, lsr #6 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r2, r6, r0, lsl r1 │ │ │ │ - rsbseq r9, r5, ip, lsr #15 │ │ │ │ - rsbseq r9, r5, r4, asr #15 │ │ │ │ - addeq r1, r6, r0, ror #28 │ │ │ │ - ldrsheq r9, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + addeq r2, r6, r0, lsr r1 │ │ │ │ + rsbseq r9, r5, ip, asr #15 │ │ │ │ + rsbseq r9, r5, r4, ror #15 │ │ │ │ + addeq r1, r6, r0, lsl #29 │ │ │ │ + rsbseq r9, r5, r4, lsl r5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq r1, [r6], ip │ │ │ │ - rsbseq r9, r5, r4, asr #12 │ │ │ │ - rsbseq r9, r5, ip, lsl #9 │ │ │ │ + addeq r1, r6, ip, lsl lr │ │ │ │ + rsbseq r9, r5, r4, ror #12 │ │ │ │ + rsbseq r9, r5, ip, lsr #9 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r1, r6, ip, ror #26 │ │ │ │ - rsbseq r9, r5, r4, ror #8 │ │ │ │ - rsbseq r9, r5, r0, lsl #9 │ │ │ │ - addeq r1, r6, r0, lsl r6 │ │ │ │ - rsbseq r8, r5, r0, lsl #27 │ │ │ │ - rsbseq r8, r5, r4, lsl #26 │ │ │ │ - addeq r1, r6, r4, ror #11 │ │ │ │ - ldrheq r8, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r8, r5, r8, ror ip │ │ │ │ - @ instruction: 0x008615b8 │ │ │ │ - rsbseq r8, r5, ip, asr #24 │ │ │ │ - addeq r1, r6, r8, lsl #11 │ │ │ │ - rsbseq r8, r5, r4, lsr #24 │ │ │ │ + addeq r1, r6, ip, lsl #27 │ │ │ │ + rsbseq r9, r5, r4, lsl #9 │ │ │ │ + rsbseq r9, r5, r0, lsr #9 │ │ │ │ + addeq r1, r6, r0, lsr r6 │ │ │ │ + rsbseq r8, r5, r0, lsr #27 │ │ │ │ + rsbseq r8, r5, r4, lsr #26 │ │ │ │ + addeq r1, r6, r4, lsl #12 │ │ │ │ + ldrsbeq r8, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x00758c98 │ │ │ │ + ldrdeq r1, [r6], r8 │ │ │ │ + rsbseq r8, r5, ip, ror #24 │ │ │ │ + addeq r1, r6, r8, lsr #11 │ │ │ │ + rsbseq r8, r5, r4, asr #24 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r1, r6, ip, ror #10 │ │ │ │ - rsbseq r8, r5, r8, lsl #24 │ │ │ │ - @ instruction: 0x00758d90 │ │ │ │ + addeq r1, r6, ip, lsl #11 │ │ │ │ + rsbseq r8, r5, r8, lsr #24 │ │ │ │ + ldrheq r8, [r5], #-208 @ 0xffffff30 @ │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 285260 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 284cac │ │ │ │ mov r5, #6 │ │ │ │ @@ -49317,15 +49317,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 285d50 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -50204,44 +50204,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 2867f4 │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2867f4 │ │ │ │ adceq r5, r2, r0, lsl #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r6, r6, asr #1 │ │ │ │ + addeq r1, r6, r6, ror #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r4, r2, r0, asr sp │ │ │ │ - addeq r0, r6, r8, asr #17 │ │ │ │ - rsbseq r7, r5, ip, asr pc │ │ │ │ + addeq r0, r6, r8, ror #17 │ │ │ │ + rsbseq r7, r5, ip, ror pc │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r0, r6, r4, ror #16 │ │ │ │ - rsbseq r8, r5, ip, lsr #1 │ │ │ │ - ldrsheq r7, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r0, r6, r4, lsl #17 │ │ │ │ + rsbseq r8, r5, ip, asr #1 │ │ │ │ + rsbseq r7, r5, r4, lsl pc │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r0, r6, r4, lsr #15 │ │ │ │ - rsbseq r7, r5, r0, asr #28 │ │ │ │ - rsbseq r7, r5, r8, asr lr │ │ │ │ - addeq r0, r6, ip, ror #14 │ │ │ │ - rsbseq r7, r5, r4, ror #28 │ │ │ │ - rsbseq r7, r5, r0, lsl #29 │ │ │ │ - addeq r0, r6, ip, asr #32 │ │ │ │ - ldrheq r7, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r7, r5, r0, asr #14 │ │ │ │ - addeq r0, r6, r0, lsr #32 │ │ │ │ - ldrsheq r7, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - ldrheq r7, [r5], #-100 @ 0xffffff9c @ │ │ │ │ - strdeq pc, [r5], r4 │ │ │ │ - rsbseq r7, r5, r8, lsl #13 │ │ │ │ - addeq pc, r5, r4, asr #31 │ │ │ │ - rsbseq r7, r5, r0, ror #12 │ │ │ │ + addeq r0, r6, r4, asr #15 │ │ │ │ + rsbseq r7, r5, r0, ror #28 │ │ │ │ + rsbseq r7, r5, r8, ror lr │ │ │ │ + addeq r0, r6, ip, lsl #15 │ │ │ │ + rsbseq r7, r5, r4, lsl #29 │ │ │ │ + rsbseq r7, r5, r0, lsr #29 │ │ │ │ + addeq r0, r6, ip, rrx │ │ │ │ + ldrsbeq r7, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r7, r5, r0, ror #14 │ │ │ │ + addeq r0, r6, r0, asr #32 │ │ │ │ + rsbseq r7, r5, r4, lsl r8 │ │ │ │ + ldrsbeq r7, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + addeq r0, r6, r4, lsl r0 │ │ │ │ + rsbseq r7, r5, r8, lsr #13 │ │ │ │ + addeq pc, r5, r4, ror #31 │ │ │ │ + rsbseq r7, r5, r0, lsl #13 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq pc, r5, r8, lsr #31 │ │ │ │ - rsbseq r7, r5, r4, asr #12 │ │ │ │ - rsbseq r7, r5, ip, asr #15 │ │ │ │ + addeq pc, r5, r8, asr #31 │ │ │ │ + rsbseq r7, r5, r4, ror #12 │ │ │ │ + rsbseq r7, r5, ip, ror #15 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 286280 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -50708,15 +50708,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 287304 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -51583,48 +51583,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 287a90 │ │ │ │ mov r2, #0 │ │ │ │ b 287a90 │ │ │ │ adceq r3, r2, ip, lsl #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq pc, r5, sl, lsl fp @ │ │ │ │ + addeq pc, r5, sl, lsr fp @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r3, r2, r8, ror r7 │ │ │ │ - @ instruction: 0x0085f2b4 │ │ │ │ - rsbseq r6, r5, r8, asr #18 │ │ │ │ + ldrdeq pc, [r5], r4 │ │ │ │ + rsbseq r6, r5, r8, ror #18 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq pc, r5, r8, asr #4 │ │ │ │ - @ instruction: 0x00756a90 │ │ │ │ - ldrsbeq r6, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + addeq pc, r5, r8, ror #4 │ │ │ │ + ldrheq r6, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsheq r6, [r5], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq pc, r5, r8, ror r1 @ │ │ │ │ - rsbseq r6, r5, r4, lsl r8 │ │ │ │ - rsbseq r6, r5, ip, lsr #16 │ │ │ │ - addeq pc, r5, r0, asr #2 │ │ │ │ - rsbseq r6, r5, r8, lsr r8 │ │ │ │ - rsbseq r6, r5, r4, asr r8 │ │ │ │ + umulleq pc, r5, r8, r1 @ │ │ │ │ + rsbseq r6, r5, r4, lsr r8 │ │ │ │ + rsbseq r6, r5, ip, asr #16 │ │ │ │ + addeq pc, r5, r0, ror #2 │ │ │ │ + rsbseq r6, r5, r8, asr r8 │ │ │ │ + rsbseq r6, r5, r4, ror r8 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - umulleq lr, r5, ip, r9 │ │ │ │ - rsbseq r6, r5, ip, lsl #2 │ │ │ │ - @ instruction: 0x00756090 │ │ │ │ - addeq lr, r5, r0, ror r9 │ │ │ │ - rsbseq r6, r5, r4, asr #2 │ │ │ │ - rsbseq r6, r5, r4 │ │ │ │ - addeq lr, r5, r8, asr #18 │ │ │ │ - ldrsbeq r5, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - addeq lr, r5, r8, lsl r9 │ │ │ │ - ldrheq r5, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x0085e9bc │ │ │ │ + rsbseq r6, r5, ip, lsr #2 │ │ │ │ + ldrheq r6, [r5], #-0 @ │ │ │ │ + umulleq lr, r5, r0, r9 │ │ │ │ + rsbseq r6, r5, r4, ror #2 │ │ │ │ + rsbseq r6, r5, r4, lsr #32 │ │ │ │ + addeq lr, r5, r8, ror #18 │ │ │ │ + ldrsheq r5, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + addeq lr, r5, r8, lsr r9 │ │ │ │ + ldrsbeq r5, [r5], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - strdeq lr, [r5], ip │ │ │ │ - @ instruction: 0x00755f98 │ │ │ │ - rsbseq r6, r5, r0, lsr #2 │ │ │ │ + addeq lr, r5, ip, lsl r9 │ │ │ │ + ldrheq r5, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r6, r5, r0, asr #2 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -52102,26 +52102,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 288950 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 288940 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d8ec8 │ │ │ │ + bl 9d8ee8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2888ac │ │ │ │ b 2887b8 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 9d88cc │ │ │ │ + bl 9d88ec │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -52270,15 +52270,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 288c54 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 288c6c │ │ │ │ - bl 9d86fc │ │ │ │ + bl 9d871c │ │ │ │ cmp r0, #0 │ │ │ │ beq 288b64 │ │ │ │ b 288a04 │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -52288,15 +52288,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d7de8 │ │ │ │ + bl 9d7e08 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -52464,15 +52464,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r2, r2, r0, r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r5, r4, asr r3 │ │ │ │ + addeq lr, r5, r4, ror r3 │ │ │ │ adceq r2, r2, r4, asr r0 │ │ │ │ │ │ │ │ 00288e18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -52591,15 +52591,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 289058 │ │ │ │ @@ -53484,44 +53484,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 289278 │ │ │ │ strdeq r1, [r2], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq sp, [r5], r2 │ │ │ │ + strdeq sp, [r5], r2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r1, r2, r4, asr #20 │ │ │ │ - umulleq sp, r5, ip, r5 │ │ │ │ - rsbseq r4, r5, r0, lsr ip │ │ │ │ + @ instruction: 0x0085d5bc │ │ │ │ + rsbseq r4, r5, r0, asr ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sp, r5, r8, lsr r5 │ │ │ │ - rsbseq r4, r5, r0, lsl #27 │ │ │ │ - rsbseq r4, r5, r8, asr #23 │ │ │ │ + addeq sp, r5, r8, asr r5 │ │ │ │ + rsbseq r4, r5, r0, lsr #27 │ │ │ │ + rsbseq r4, r5, r8, ror #23 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq sp, r5, ip, ror r4 │ │ │ │ - rsbseq r4, r5, r8, lsl fp │ │ │ │ - rsbseq r4, r5, r0, lsr fp │ │ │ │ - addeq sp, r5, r4, asr #8 │ │ │ │ - rsbseq r4, r5, ip, lsr fp │ │ │ │ - rsbseq r4, r5, r8, asr fp │ │ │ │ - addeq ip, r5, r0, asr #25 │ │ │ │ - rsbseq r4, r5, r0, lsr r4 │ │ │ │ - ldrheq r4, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - umulleq ip, r5, r4, ip │ │ │ │ - rsbseq r4, r5, r8, ror #8 │ │ │ │ - rsbseq r4, r5, r8, lsr #6 │ │ │ │ - addeq ip, r5, ip, ror #24 │ │ │ │ - rsbseq r4, r5, r0, lsl #6 │ │ │ │ - addeq ip, r5, ip, lsr ip │ │ │ │ - ldrsbeq r4, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + umulleq sp, r5, ip, r4 │ │ │ │ + rsbseq r4, r5, r8, lsr fp │ │ │ │ + rsbseq r4, r5, r0, asr fp │ │ │ │ + addeq sp, r5, r4, ror #8 │ │ │ │ + rsbseq r4, r5, ip, asr fp │ │ │ │ + rsbseq r4, r5, r8, ror fp │ │ │ │ + addeq ip, r5, r0, ror #25 │ │ │ │ + rsbseq r4, r5, r0, asr r4 │ │ │ │ + ldrsbeq r4, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x0085ccb4 │ │ │ │ + rsbseq r4, r5, r8, lsl #9 │ │ │ │ + rsbseq r4, r5, r8, asr #6 │ │ │ │ + addeq ip, r5, ip, lsl #25 │ │ │ │ + rsbseq r4, r5, r0, lsr #6 │ │ │ │ + addeq ip, r5, ip, asr ip │ │ │ │ + ldrsheq r4, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq ip, r5, r0, lsr #24 │ │ │ │ - ldrheq r4, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r4, r5, r4, asr #8 │ │ │ │ + addeq ip, r5, r0, asr #24 │ │ │ │ + ldrsbeq r4, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r4, r5, r4, ror #8 │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -54073,31 +54073,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -54856,30 +54856,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 28b54c │ │ │ │ ldrdeq r0, [r2], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq ip, r5, sl, asr r2 │ │ │ │ + addeq ip, r5, sl, ror r2 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ adceq pc, r1, r0, asr #28 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq fp, r5, r0, ror #10 │ │ │ │ - rsbseq r2, r5, r8, lsr #27 │ │ │ │ - ldrsheq r2, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + addeq fp, r5, r0, lsl #11 │ │ │ │ + rsbseq r2, r5, r8, asr #27 │ │ │ │ + rsbseq r2, r5, r4, lsl ip │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq fp, r5, r4, lsl r5 │ │ │ │ - rsbseq r2, r5, ip, lsl #24 │ │ │ │ - rsbseq r2, r5, r8, lsr #24 │ │ │ │ - addeq fp, r5, r0, ror #9 │ │ │ │ - rsbseq r2, r5, r4, ror fp │ │ │ │ + addeq fp, r5, r4, lsr r5 │ │ │ │ + rsbseq r2, r5, ip, lsr #24 │ │ │ │ + rsbseq r2, r5, r8, asr #24 │ │ │ │ + addeq fp, r5, r0, lsl #10 │ │ │ │ + @ instruction: 0x00752b94 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -56437,31 +56437,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - strdeq sl, [r5], r0 │ │ │ │ - rsbseq r1, r5, r4, lsl #23 │ │ │ │ - addeq sl, r5, r4, asr #9 │ │ │ │ - @ instruction: 0x00751c98 │ │ │ │ - rsbseq r1, r5, ip, asr fp │ │ │ │ - umulleq sl, r5, r8, r4 │ │ │ │ - rsbseq r1, r5, r8, lsl #24 │ │ │ │ - rsbseq r1, r5, ip, lsl #23 │ │ │ │ - addeq sl, r5, r0, ror r4 │ │ │ │ - rsbseq r1, r5, r4, lsl #22 │ │ │ │ + addeq sl, r5, r0, lsl r5 │ │ │ │ + rsbseq r1, r5, r4, lsr #23 │ │ │ │ + addeq sl, r5, r4, ror #9 │ │ │ │ + ldrheq r1, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r1, r5, ip, ror fp │ │ │ │ + @ instruction: 0x0085a4b8 │ │ │ │ + rsbseq r1, r5, r8, lsr #24 │ │ │ │ + rsbseq r1, r5, ip, lsr #23 │ │ │ │ + umulleq sl, r5, r0, r4 │ │ │ │ + rsbseq r1, r5, r4, lsr #22 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq sl, r5, r8, asr #8 │ │ │ │ - rsbseq r1, r5, r0, ror #21 │ │ │ │ - rsbseq r1, r5, r8, ror #24 │ │ │ │ - addeq sl, r5, r0, lsr #8 │ │ │ │ - ldrheq r1, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsbeq r1, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + addeq sl, r5, r8, ror #8 │ │ │ │ + rsbseq r1, r5, r0, lsl #22 │ │ │ │ + rsbseq r1, r5, r8, lsl #25 │ │ │ │ + addeq sl, r5, r0, asr #8 │ │ │ │ + ldrsbeq r1, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsheq r1, [r5], #-164 @ 0xffffff5c @ │ │ │ │ │ │ │ │ 0028cc58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -56545,15 +56545,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r8, lsr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r5, ip, ror #6 │ │ │ │ + addeq sl, r5, ip, lsl #7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strheq lr, [r1], r4 @ │ │ │ │ │ │ │ │ 0028cdc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -56576,23 +56576,23 @@ │ │ │ │ beq 28ce78 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 28ce84 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d8ca8 │ │ │ │ + bl 9d8cc8 │ │ │ │ ldr r3, [pc, #248] @ 28cf34 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 28cec4 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d8ec8 │ │ │ │ + bl 9d8ee8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ced4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -56680,29 +56680,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 28d038 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8408 │ │ │ │ + bl 9d8428 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 28d134 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 28d090 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d86fc │ │ │ │ + bl 9d871c │ │ │ │ cmp r0, #0 │ │ │ │ bne 28d0a0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -56853,15 +56853,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r1, r8, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r5, r8, lsl #29 │ │ │ │ + addeq r9, r5, r8, lsr #29 │ │ │ │ strdeq sp, [r1], r0 @ │ │ │ │ │ │ │ │ 0028d27c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -56947,15 +56947,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -56975,15 +56975,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 28d548 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -57700,38 +57700,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 28e008 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq sp, r1, ip, ror fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r5, sl, lsr #21 │ │ │ │ + addeq r9, r5, sl, asr #21 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r1, r0, lsl r8 │ │ │ │ - addeq r9, r5, r8, ror #13 │ │ │ │ - rsbseq r0, r5, r4, lsl #29 │ │ │ │ - rsbseq r0, r5, ip, ror sp │ │ │ │ + addeq r9, r5, r8, lsl #14 │ │ │ │ + rsbseq r0, r5, r4, lsr #29 │ │ │ │ + @ instruction: 0x00750d9c │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r9, r5, r0, asr #12 │ │ │ │ - ldrsbeq r0, [r5], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsheq r0, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x008593b6 │ │ │ │ - addeq r9, r5, ip, ror #3 │ │ │ │ - rsbseq r0, r5, r4, ror #17 │ │ │ │ - rsbseq r0, r5, r0, lsl #18 │ │ │ │ - addeq r9, r5, r4, lsl r1 │ │ │ │ - rsbseq r0, r5, r8, lsr #15 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq r9, [r5], r4 │ │ │ │ - rsbseq r0, r5, r4, asr #16 │ │ │ │ + addeq r9, r5, r0, ror #12 │ │ │ │ + ldrsheq r0, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r0, r5, r4, lsl sp │ │ │ │ + ldrdeq r9, [r5], r6 │ │ │ │ + addeq r9, r5, ip, lsl #4 │ │ │ │ + rsbseq r0, r5, r4, lsl #18 │ │ │ │ + rsbseq r0, r5, r0, lsr #18 │ │ │ │ + addeq r9, r5, r4, lsr r1 │ │ │ │ rsbseq r0, r5, r8, asr #15 │ │ │ │ - addeq r9, r5, ip, lsr #1 │ │ │ │ - rsbseq r0, r5, r4, asr #14 │ │ │ │ - addeq r9, r5, r0, lsl #1 │ │ │ │ - rsbseq r0, r5, ip, lsl r7 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + strdeq r9, [r5], r4 │ │ │ │ + rsbseq r0, r5, r4, ror #16 │ │ │ │ + rsbseq r0, r5, r8, ror #15 │ │ │ │ + addeq r9, r5, ip, asr #1 │ │ │ │ + rsbseq r0, r5, r4, ror #14 │ │ │ │ + addeq r9, r5, r0, lsr #1 │ │ │ │ + rsbseq r0, r5, ip, lsr r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028e00c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57872,26 +57872,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 28e258 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -57920,15 +57920,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 28e314 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -57937,26 +57937,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -58024,23 +58024,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 28e4b8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -58069,35 +58069,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 28e56c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -58728,44 +58728,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 28ec58 │ │ │ │ ldrdeq ip, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r8, r5, r3, lsl #17 │ │ │ │ + addeq r8, r5, r3, lsr #17 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq ip, r1, r8, lsr #10 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r8, r5, r0, lsr r2 │ │ │ │ - rsbseq pc, r4, ip, asr #19 │ │ │ │ - rsbseq pc, r4, r0, asr #17 │ │ │ │ + addeq r8, r5, r0, asr r2 │ │ │ │ + rsbseq pc, r4, ip, ror #19 │ │ │ │ + rsbseq pc, r4, r0, ror #17 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r7, r5, r3, ror #27 │ │ │ │ + addeq r7, r5, r3, lsl #28 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq r7, r5, r8, lsl #22 │ │ │ │ - rsbseq pc, r4, r0, lsl #4 │ │ │ │ - rsbseq pc, r4, ip, lsl r2 @ │ │ │ │ + addeq r7, r5, r8, lsr #22 │ │ │ │ + rsbseq pc, r4, r0, lsr #4 │ │ │ │ + rsbseq pc, r4, ip, lsr r2 @ │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - @ instruction: 0x008579bc │ │ │ │ - rsbseq pc, r4, r0, asr r0 @ │ │ │ │ + ldrdeq r7, [r5], ip │ │ │ │ + rsbseq pc, r4, r0, ror r0 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r7, r5, r8, lsr #18 │ │ │ │ - @ instruction: 0x0074f098 │ │ │ │ - rsbseq pc, r4, ip, lsl r0 @ │ │ │ │ + addeq r7, r5, r8, asr #18 │ │ │ │ + ldrheq pc, [r4], #-8 @ │ │ │ │ + rsbseq pc, r4, ip, lsr r0 @ │ │ │ │ + addeq r7, r5, r4, lsl #18 │ │ │ │ + rsbseq lr, r4, r0, lsr #31 │ │ │ │ + ldrheq lr, [r4], #-248 @ 0xffffff08 @ │ │ │ │ addeq r7, r5, r4, ror #17 │ │ │ │ - rsbseq lr, r4, r0, lsl #31 │ │ │ │ - @ instruction: 0x0074ef98 │ │ │ │ - addeq r7, r5, r4, asr #17 │ │ │ │ - rsbseq lr, r4, ip, asr pc │ │ │ │ - addeq r7, r5, r0, lsr #17 │ │ │ │ - rsbseq lr, r4, r4, lsr pc │ │ │ │ + rsbseq lr, r4, ip, ror pc │ │ │ │ + addeq r7, r5, r0, asr #17 │ │ │ │ + rsbseq lr, r4, r4, asr pc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -59372,26 +59372,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 28f9c0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -59420,15 +59420,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 28fa7c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -59437,26 +59437,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -59524,23 +59524,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 28fc20 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -59569,35 +59569,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 28fcd4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -59771,17 +59771,17 @@ │ │ │ │ bl 278d00 │ │ │ │ mov r1, r0 │ │ │ │ b 28fe4c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r1, r8, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a1b5bc │ │ │ │ - addeq r7, r5, r4, lsl #2 │ │ │ │ - rsbseq lr, r4, r0, lsr #17 │ │ │ │ - @ instruction: 0x0074e794 │ │ │ │ + addeq r7, r5, r4, lsr #2 │ │ │ │ + rsbseq lr, r4, r0, asr #17 │ │ │ │ + ldrheq lr, [r4], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 00290004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59865,15 +59865,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, r0, asr #31 │ │ │ │ + addeq r6, r5, r0, ror #31 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r1, r4, lsl #26 │ │ │ │ │ │ │ │ 00290174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -59963,15 +59963,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, ip, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, ip, asr #28 │ │ │ │ + addeq r6, r5, ip, ror #28 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r1, r4, lsl #23 │ │ │ │ │ │ │ │ 002902f0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -60066,15 +60066,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r8, lsl #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r6, [r5], r4 │ │ │ │ + strdeq r6, [r5], r4 │ │ │ │ strdeq sl, [r1], r8 @ │ │ │ │ │ │ │ │ 00290480 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60425,19 +60425,19 @@ │ │ │ │ bl 27b944 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290934 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r8, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, r0, lsr r7 │ │ │ │ - addeq r6, r5, ip, asr #13 │ │ │ │ + addeq r6, r5, r0, asr r7 │ │ │ │ + addeq r6, r5, ip, ror #13 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r1, r0, lsr #9 │ │ │ │ - addeq r6, r5, r0, asr r6 │ │ │ │ + addeq r6, r5, r0, ror r6 │ │ │ │ │ │ │ │ 00290a08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -60519,19 +60519,19 @@ │ │ │ │ bl 27b944 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290aa0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, r4, asr #11 │ │ │ │ - addeq r6, r5, r0, ror #10 │ │ │ │ + addeq r6, r5, r4, ror #11 │ │ │ │ + addeq r6, r5, r0, lsl #11 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r1, r0, lsr r3 │ │ │ │ - addeq r6, r5, r0, ror #9 │ │ │ │ + addeq r6, r5, r0, lsl #10 │ │ │ │ │ │ │ │ 00290b78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -60615,28 +60615,28 @@ │ │ │ │ bl 27b944 │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 290c14 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r8, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, r4, lsr r4 │ │ │ │ - addeq r6, r5, r8, ror #7 │ │ │ │ + addeq r6, r5, r4, asr r4 │ │ │ │ + addeq r6, r5, r8, lsl #8 │ │ │ │ adceq sl, r1, r4, asr #3 │ │ │ │ │ │ │ │ 00290ce8 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 290d20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d80e0 │ │ │ │ + bl 9d8100 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 290d40 │ │ │ │ @@ -60735,16 +60735,16 @@ │ │ │ │ bl 27b944 │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 290de0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strheq sl, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, r8, ror r2 │ │ │ │ - addeq r6, r5, r4, lsr #4 │ │ │ │ + umulleq r6, r5, r8, r2 │ │ │ │ + addeq r6, r5, r4, asr #4 │ │ │ │ adceq sl, r1, r8 │ │ │ │ │ │ │ │ 00290eb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60821,16 +60821,16 @@ │ │ │ │ bl 27b944 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290f4c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, asr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r6, [r5], r4 │ │ │ │ - strheq r6, [r5], r4 │ │ │ │ + addeq r6, r5, r4, lsl r1 │ │ │ │ + ldrdeq r6, [r5], r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r4, lsl #29 │ │ │ │ │ │ │ │ 0029100c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60906,16 +60906,16 @@ │ │ │ │ bl 27b944 │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 291098 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00855fb4 │ │ │ │ - addeq r5, r5, r8, ror #30 │ │ │ │ + ldrdeq r5, [r5], r4 │ │ │ │ + addeq r5, r5, r8, lsl #31 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r8, lsr sp │ │ │ │ │ │ │ │ 00291158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60991,16 +60991,16 @@ │ │ │ │ bl 27b944 │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2911e4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r8, lsr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r8, ror #28 │ │ │ │ - addeq r5, r5, ip, lsl lr │ │ │ │ + addeq r5, r5, r8, lsl #29 │ │ │ │ + addeq r5, r5, ip, lsr lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r1, ip, ror #23 │ │ │ │ │ │ │ │ 002912a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61078,16 +61078,16 @@ │ │ │ │ bl 27b944 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 291330 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, ip, asr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r8, lsl sp │ │ │ │ - ldrdeq r5, [r5], r4 │ │ │ │ + addeq r5, r5, r8, lsr sp │ │ │ │ + strdeq r5, [r5], r4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r1, r0, lsr #21 │ │ │ │ │ │ │ │ 002913f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61167,16 +61167,16 @@ │ │ │ │ bl 27b944 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 29148c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, lsl #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00855bb4 │ │ │ │ - addeq r5, r5, r8, ror fp │ │ │ │ + ldrdeq r5, [r5], r4 │ │ │ │ + umulleq r5, r5, r8, fp @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r1, r4, asr #18 │ │ │ │ │ │ │ │ 00291554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61282,17 +61282,17 @@ │ │ │ │ b 291648 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2916cc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, lsl #17 │ │ │ │ - addeq r5, r5, r4, asr sl │ │ │ │ + addeq r5, r5, r4, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r0, asr #19 │ │ │ │ + addeq r5, r5, r0, ror #19 │ │ │ │ svcvc 0x00800000 │ │ │ │ umlaleq r9, r1, r8, r7 │ │ │ │ │ │ │ │ 0029171c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61398,17 +61398,17 @@ │ │ │ │ b 291810 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 291894 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a196b8 │ │ │ │ - addeq r5, r5, ip, lsl #17 │ │ │ │ + addeq r5, r5, ip, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r5, [r5], r8 │ │ │ │ + addeq r5, r5, r8, lsl r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrdeq r9, [r1], r0 @ │ │ │ │ │ │ │ │ 002918e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61489,15 +61489,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 278c04 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2919b0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r8, lsl r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008556b8 │ │ │ │ + ldrdeq r5, [r5], r8 │ │ │ │ adceq r9, r1, ip, asr #8 │ │ │ │ │ │ │ │ 00291a3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -61578,15 +61578,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 278c04 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 291b0c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r4, asr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, ip, ror r5 │ │ │ │ + umulleq r5, r5, ip, r5 @ │ │ │ │ strdeq r9, [r1], r0 @ │ │ │ │ │ │ │ │ 00291b98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61712,20 +61712,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq r9, r1, ip, asr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, ip, asr #6 │ │ │ │ + addeq r5, r5, ip, ror #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r4, lsr #2 │ │ │ │ - umulleq r5, r5, r0, r2 @ │ │ │ │ - rsbseq ip, r4, r8, lsl #19 │ │ │ │ - rsbseq ip, r4, r4, lsr #19 │ │ │ │ + @ instruction: 0x008552b0 │ │ │ │ + rsbseq ip, r4, r8, lsr #19 │ │ │ │ + rsbseq ip, r4, r4, asr #19 │ │ │ │ │ │ │ │ 00291db8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -61850,20 +61850,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq r9, r1, ip, lsr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, ip, lsr #2 │ │ │ │ + addeq r5, r5, ip, asr #2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r8, r1, r4, lsl #30 │ │ │ │ - addeq r5, r5, r0, ror r0 │ │ │ │ - rsbseq ip, r4, r8, ror #14 │ │ │ │ - rsbseq ip, r4, r4, lsl #15 │ │ │ │ + umulleq r5, r5, r0, r0 @ │ │ │ │ + rsbseq ip, r4, r8, lsl #15 │ │ │ │ + rsbseq ip, r4, r4, lsr #15 │ │ │ │ │ │ │ │ 00291fd8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61964,17 +61964,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq r8, r1, r4, lsr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umlaleq r8, r1, ip, sp │ │ │ │ - @ instruction: 0x00854eb4 │ │ │ │ - rsbseq ip, r4, ip, lsr #11 │ │ │ │ - rsbseq ip, r4, r8, asr #11 │ │ │ │ + ldrdeq r4, [r5], r4 @ │ │ │ │ + rsbseq ip, r4, ip, asr #11 │ │ │ │ + rsbseq ip, r4, r8, ror #11 │ │ │ │ │ │ │ │ 0029218c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -62053,15 +62053,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 278c04 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 292258 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, r0, ror ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r0, lsl lr │ │ │ │ + addeq r4, r5, r0, lsr lr │ │ │ │ adceq r8, r1, r4, lsr #23 │ │ │ │ │ │ │ │ 002922e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -62142,15 +62142,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 278c04 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2923b4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, ip, lsl fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r4, [r5], r4 @ │ │ │ │ + strdeq r4, [r5], r4 @ │ │ │ │ adceq r8, r1, r8, asr #20 │ │ │ │ │ │ │ │ 00292440 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62225,15 +62225,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 278c04 │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2924f4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, ip, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r4, ror fp │ │ │ │ + umulleq r4, r5, r4, fp │ │ │ │ adceq r8, r1, r8, lsl #18 │ │ │ │ │ │ │ │ 00292584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -62327,20 +62327,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq r8, r1, r0, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r8, lsr sl │ │ │ │ - addeq r4, r5, r4, lsl #19 │ │ │ │ - ldrdeq r4, [r5], r4 @ │ │ │ │ + addeq r4, r5, r8, asr sl │ │ │ │ + addeq r4, r5, r4, lsr #19 │ │ │ │ + strdeq r4, [r5], r4 @ │ │ │ │ @ instruction: 0x00a187b0 │ │ │ │ - addeq r4, r5, r8, lsr #18 │ │ │ │ - rsbseq fp, r4, r0, asr #31 │ │ │ │ + addeq r4, r5, r8, asr #18 │ │ │ │ + rsbseq fp, r4, r0, ror #31 │ │ │ │ │ │ │ │ 00292724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 2928a0 │ │ │ │ @@ -62432,21 +62432,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq r8, r1, r0, ror #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r4, r5, r8, r8 │ │ │ │ - addeq r4, r5, sl, ror #15 │ │ │ │ - addeq r4, r5, r4, lsr r8 │ │ │ │ + @ instruction: 0x008548b8 │ │ │ │ + addeq r4, r5, sl, lsl #16 │ │ │ │ + addeq r4, r5, r4, asr r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r8, r1, ip, lsl #12 │ │ │ │ - addeq r4, r5, ip, lsl #15 │ │ │ │ - rsbseq fp, r4, r4, lsr #28 │ │ │ │ + addeq r4, r5, ip, lsr #15 │ │ │ │ + rsbseq fp, r4, r4, asr #28 │ │ │ │ │ │ │ │ 002928c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -62541,21 +62541,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq r8, r1, r4, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r4, ror #13 │ │ │ │ - addeq r4, r5, r4, asr #12 │ │ │ │ - addeq r4, r5, r8, lsl #13 │ │ │ │ + addeq r4, r5, r4, lsl #14 │ │ │ │ + addeq r4, r5, r4, ror #12 │ │ │ │ + addeq r4, r5, r8, lsr #13 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r8, r1, r0, ror #8 │ │ │ │ - addeq r4, r5, r0, ror #11 │ │ │ │ - rsbseq fp, r4, r8, ror ip │ │ │ │ + addeq r4, r5, r0, lsl #12 │ │ │ │ + @ instruction: 0x0074bc98 │ │ │ │ │ │ │ │ 00292a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 292bf4 │ │ │ │ @@ -62649,21 +62649,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ umlaleq r8, r1, r4, r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, ip, asr r5 │ │ │ │ - addeq r4, r5, sl, lsr #9 │ │ │ │ - addeq r4, r5, r8, ror #9 │ │ │ │ + addeq r4, r5, ip, ror r5 │ │ │ │ + addeq r4, r5, sl, asr #9 │ │ │ │ + addeq r4, r5, r8, lsl #10 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r8, r1, r0, asr #5 │ │ │ │ - addeq r4, r5, r8, lsr r4 │ │ │ │ - ldrsbeq fp, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r4, r5, r8, asr r4 │ │ │ │ + ldrsheq fp, [r4], #-160 @ 0xffffff60 @ │ │ │ │ │ │ │ │ 00292c18 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62756,19 +62756,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ ldrdeq r8, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r4, r5, r0, r3 │ │ │ │ - ldrdeq r4, [r5], ip │ │ │ │ + @ instruction: 0x008543b0 │ │ │ │ + strdeq r4, [r5], ip │ │ │ │ adceq r8, r1, ip, lsl r1 │ │ │ │ - umulleq r4, r5, r8, r2 │ │ │ │ - rsbseq fp, r4, ip, lsr #18 │ │ │ │ + @ instruction: 0x008542b8 │ │ │ │ + rsbseq fp, r4, ip, asr #18 │ │ │ │ │ │ │ │ 00292db4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -62861,19 +62861,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq r8, r1, r8, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r6, ror #2 │ │ │ │ + addeq r4, r5, r6, lsl #3 │ │ │ │ adceq r7, r1, r4, lsr #31 │ │ │ │ - addeq r4, r5, r4, asr #2 │ │ │ │ - strdeq r4, [r5], ip │ │ │ │ - @ instruction: 0x0074b790 │ │ │ │ + addeq r4, r5, r4, ror #2 │ │ │ │ + addeq r4, r5, ip, lsl r1 │ │ │ │ + ldrheq fp, [r4], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 00292f50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -62934,15 +62934,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a17eb4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r4, rrx │ │ │ │ + addeq r4, r5, r4, lsl #1 │ │ │ │ adceq r7, r1, r8, lsl lr │ │ │ │ │ │ │ │ 00293060 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63004,15 +63004,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, lsr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r4, asr pc │ │ │ │ + addeq r3, r5, r4, ror pc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, r8, lsl #26 │ │ │ │ │ │ │ │ 00293178 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63074,15 +63074,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, ip, lsr lr │ │ │ │ + addeq r3, r5, ip, asr lr │ │ │ │ strdeq r7, [r1], r0 @ │ │ │ │ │ │ │ │ 00293280 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63141,15 +63141,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r4, lsr sp │ │ │ │ + addeq r3, r5, r4, asr sp │ │ │ │ adceq r7, r1, r8, ror #21 │ │ │ │ │ │ │ │ 00293384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63211,15 +63211,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r0, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r0, lsr ip │ │ │ │ + addeq r3, r5, r0, asr ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, r4, ror #19 │ │ │ │ │ │ │ │ 0029349c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63281,15 +63281,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r8, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r8, lsl fp │ │ │ │ + addeq r3, r5, r8, lsr fp │ │ │ │ adceq r7, r1, ip, asr #17 │ │ │ │ │ │ │ │ 002935a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63348,15 +63348,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r0, ror #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r0, lsl sl │ │ │ │ + addeq r3, r5, r0, lsr sl │ │ │ │ adceq r7, r1, r4, asr #15 │ │ │ │ │ │ │ │ 002936a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63417,15 +63417,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r5, r8, asr #18 │ │ │ │ + addeq r3, r5, r8, ror #18 │ │ │ │ adceq r7, r1, r8, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x00a176bc │ │ │ │ │ │ │ │ 002937c4 : │ │ │ │ @@ -63488,15 +63488,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r5, ip, lsr #16 │ │ │ │ + addeq r3, r5, ip, asr #16 │ │ │ │ adceq r7, r1, ip, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r7, r1, r0, lsr #11 │ │ │ │ │ │ │ │ 002938d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63556,15 +63556,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r5, r0, lsr #14 │ │ │ │ + addeq r3, r5, r0, asr #14 │ │ │ │ adceq r7, r1, r0, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umlaleq r7, r1, r4, r4 │ │ │ │ │ │ │ │ 002939d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63628,15 +63628,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r3, [r5], r0 │ │ │ │ + addeq r3, r5, r0, lsl r6 │ │ │ │ umlaleq r7, r1, r0, r3 │ │ │ │ │ │ │ │ 00293ae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63698,15 +63698,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r0, ror #9 │ │ │ │ + addeq r3, r5, r0, lsl #10 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, r0, lsl #5 │ │ │ │ │ │ │ │ 00293c00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63768,15 +63768,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r8, asr #7 │ │ │ │ + addeq r3, r5, r8, ror #7 │ │ │ │ adceq r7, r1, r8, ror #2 │ │ │ │ │ │ │ │ 00293d08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63835,15 +63835,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r0, asr #5 │ │ │ │ + addeq r3, r5, r0, ror #5 │ │ │ │ adceq r7, r1, r0, rrx │ │ │ │ │ │ │ │ 00293e0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63903,15 +63903,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008531b8 │ │ │ │ + ldrdeq r3, [r5], r8 │ │ │ │ adceq r6, r1, r4, ror #30 │ │ │ │ │ │ │ │ 00293f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63971,15 +63971,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [r1], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r3, [r5], r0 │ │ │ │ + ldrdeq r3, [r5], r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r1, ip, asr lr │ │ │ │ │ │ │ │ 00294024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64039,15 +64039,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r0, ror #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r0, lsr #31 │ │ │ │ + addeq r2, r5, r0, asr #31 │ │ │ │ adceq r6, r1, ip, asr #26 │ │ │ │ │ │ │ │ 00294124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64104,15 +64104,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r0, ror #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r0, lsr #29 │ │ │ │ + addeq r2, r5, r0, asr #29 │ │ │ │ adceq r6, r1, ip, asr #24 │ │ │ │ │ │ │ │ 00294220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64172,15 +64172,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r4, ror #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r4, lsr #27 │ │ │ │ + addeq r2, r5, r4, asr #27 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r1, r0, asr fp │ │ │ │ │ │ │ │ 00294330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64240,15 +64240,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r2, r5, r4, ip │ │ │ │ + @ instruction: 0x00852cb4 │ │ │ │ adceq r6, r1, r0, asr #20 │ │ │ │ │ │ │ │ 00294430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64305,15 +64305,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r2, r5, r4, fp │ │ │ │ + @ instruction: 0x00852bb4 │ │ │ │ adceq r6, r1, r0, asr #18 │ │ │ │ │ │ │ │ 0029452c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64376,15 +64376,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r0, lsl #21 │ │ │ │ + addeq r2, r5, r0, lsr #21 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r1, r8, lsr r8 │ │ │ │ │ │ │ │ 00294648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64447,15 +64447,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a167bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r4, ror #18 │ │ │ │ + addeq r2, r5, r4, lsl #19 │ │ │ │ adceq r6, r1, ip, lsl r7 │ │ │ │ │ │ │ │ 00294754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64515,15 +64515,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a166b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r8, asr r8 │ │ │ │ + addeq r2, r5, r8, ror r8 │ │ │ │ adceq r6, r1, r0, lsl r6 │ │ │ │ │ │ │ │ 0029485c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -64591,15 +64591,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r4, lsl #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, ip, lsr r7 │ │ │ │ + addeq r2, r5, ip, asr r7 │ │ │ │ adceq r6, r1, ip, ror #9 │ │ │ │ │ │ │ │ 00294984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -64666,15 +64666,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, ip, asr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r4, lsl r6 │ │ │ │ + addeq r2, r5, r4, lsr r6 │ │ │ │ adceq r6, r1, r4, asr #7 │ │ │ │ │ │ │ │ 00294aa8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64813,17 +64813,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ umlaleq r6, r1, r0, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r6, r1, r4, lsl r2 │ │ │ │ - addeq r2, r5, r8, asr r3 │ │ │ │ - rsbseq r9, r4, r0, asr sl │ │ │ │ - rsbseq r9, r4, ip, ror #20 │ │ │ │ + addeq r2, r5, r8, ror r3 │ │ │ │ + rsbseq r9, r4, r0, ror sl │ │ │ │ + rsbseq r9, r4, ip, lsl #21 │ │ │ │ │ │ │ │ 00294ce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -64910,17 +64910,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq r6, r1, r0, lsl r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umlaleq r6, r1, r4, r0 │ │ │ │ - ldrdeq r2, [r5], ip │ │ │ │ - ldrsbeq r9, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsheq r9, [r4], #-128 @ 0xffffff80 @ │ │ │ │ + strdeq r2, [r5], ip │ │ │ │ + ldrsheq r9, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r9, r4, r0, lsl r9 │ │ │ │ │ │ │ │ 00294e64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 294f58 │ │ │ │ @@ -64978,15 +64978,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, lsr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r0, ror #2 │ │ │ │ + addeq r2, r5, r0, lsl #3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r5, r1, r0, lsl pc │ │ │ │ │ │ │ │ 00294f70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65045,15 +65045,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r1, r4, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r4, asr r0 │ │ │ │ + addeq r2, r5, r4, ror r0 │ │ │ │ adceq r5, r1, r4, lsl #28 │ │ │ │ │ │ │ │ 0029506c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65109,15 +65109,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r1, r8, sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r8, asr pc │ │ │ │ + addeq r1, r5, r8, ror pc │ │ │ │ adceq r5, r1, r8, lsl #26 │ │ │ │ │ │ │ │ 00295164 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65176,15 +65176,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, lsr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r0, ror #28 │ │ │ │ + addeq r1, r5, r0, lsl #29 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r5, r1, r0, lsl ip │ │ │ │ │ │ │ │ 00295270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65243,15 +65243,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r1, r4, fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r4, asr sp │ │ │ │ + addeq r1, r5, r4, ror sp │ │ │ │ adceq r5, r1, r4, lsl #22 │ │ │ │ │ │ │ │ 0029536c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65307,15 +65307,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r1, r8, sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r8, asr ip │ │ │ │ + addeq r1, r5, r8, ror ip │ │ │ │ adceq r5, r1, r8, lsl #20 │ │ │ │ │ │ │ │ 00295464 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65377,15 +65377,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r8, asr #22 │ │ │ │ + addeq r1, r5, r8, ror #22 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r5, r1, r4, lsl #18 │ │ │ │ │ │ │ │ 0029557c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65447,15 +65447,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r8, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r0, lsr sl │ │ │ │ + addeq r1, r5, r0, asr sl │ │ │ │ adceq r5, r1, ip, ror #15 │ │ │ │ │ │ │ │ 00295684 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65514,15 +65514,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, lsl #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r8, lsr #18 │ │ │ │ + addeq r1, r5, r8, asr #18 │ │ │ │ adceq r5, r1, r4, ror #13 │ │ │ │ │ │ │ │ 00295788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -65589,15 +65589,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r8, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r0, lsl r8 │ │ │ │ + addeq r1, r5, r0, lsr r8 │ │ │ │ adceq r5, r1, r4, asr #11 │ │ │ │ │ │ │ │ 002958ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -65663,15 +65663,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r4, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, ip, ror #13 │ │ │ │ + addeq r1, r5, ip, lsl #14 │ │ │ │ adceq r5, r1, r0, lsr #9 │ │ │ │ │ │ │ │ 002959cc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65807,17 +65807,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq r5, r1, ip, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r5, [r1], r4 @ │ │ │ │ - addeq r1, r5, r0, asr #8 │ │ │ │ - rsbseq r8, r4, r8, lsr fp │ │ │ │ - rsbseq r8, r4, r4, asr fp │ │ │ │ + addeq r1, r5, r0, ror #8 │ │ │ │ + rsbseq r8, r4, r8, asr fp │ │ │ │ + rsbseq r8, r4, r4, ror fp │ │ │ │ │ │ │ │ 00295c00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -65901,17 +65901,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ strdeq r5, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, r1, r0, lsl #3 │ │ │ │ - ldrdeq r1, [r5], r0 │ │ │ │ - rsbseq r8, r4, r8, asr #19 │ │ │ │ - rsbseq r8, r4, r4, ror #19 │ │ │ │ + strdeq r1, [r5], r0 │ │ │ │ + rsbseq r8, r4, r8, ror #19 │ │ │ │ + rsbseq r8, r4, r4, lsl #20 │ │ │ │ │ │ │ │ 00295d70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 295e68 │ │ │ │ @@ -65970,15 +65970,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r5, r1, r4, r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, ip, asr r2 │ │ │ │ + addeq r1, r5, ip, ror r2 │ │ │ │ adceq r5, r1, r0 │ │ │ │ │ │ │ │ 00295e78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66038,15 +66038,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r4, asr r1 │ │ │ │ + addeq r1, r5, r4, ror r1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ strdeq r4, [r1], r8 @ │ │ │ │ │ │ │ │ 00295f88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -66106,15 +66106,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, ror lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r4, asr #32 │ │ │ │ + addeq r1, r5, r4, rrx │ │ │ │ adceq r4, r1, r8, ror #27 │ │ │ │ │ │ │ │ 00296088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66171,15 +66171,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, ror sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r4, asr #30 │ │ │ │ + addeq r0, r5, r4, ror #30 │ │ │ │ adceq r4, r1, r8, ror #25 │ │ │ │ │ │ │ │ 00296184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66238,15 +66238,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r8, asr #28 │ │ │ │ + addeq r0, r5, r8, ror #28 │ │ │ │ strdeq r4, [r1], r0 @ │ │ │ │ │ │ │ │ 00296288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66305,15 +66305,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, ror fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r4, asr #26 │ │ │ │ + addeq r0, r5, r4, ror #26 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r4, r1, ip, ror #21 │ │ │ │ │ │ │ │ 00296394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -66372,15 +66372,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r8, lsr ip │ │ │ │ + addeq r0, r5, r8, asr ip │ │ │ │ adceq r4, r1, r0, ror #19 │ │ │ │ │ │ │ │ 00296490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66436,15 +66436,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r4, ror r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, ip, lsr fp │ │ │ │ + addeq r0, r5, ip, asr fp │ │ │ │ adceq r4, r1, r4, ror #17 │ │ │ │ │ │ │ │ 00296588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66496,15 +66496,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r5, ip, ror #20 │ │ │ │ + addeq r0, r5, ip, lsl #21 │ │ │ │ adceq r4, r1, r8, ror #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r4, [r1], r8 @ │ │ │ │ │ │ │ │ 00296678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -66557,15 +66557,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r5, ip, ror r9 │ │ │ │ + umulleq r0, r5, ip, r9 │ │ │ │ adceq r4, r1, r8, ror r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, r1, r8, lsl #14 │ │ │ │ │ │ │ │ 00296764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -66625,15 +66625,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, lsr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r0, asr r8 │ │ │ │ + addeq r0, r5, r0, ror r8 │ │ │ │ adceq r4, r1, r0, lsl r6 │ │ │ │ │ │ │ │ 00296864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66692,15 +66692,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, lsr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r0, asr r7 │ │ │ │ + addeq r0, r5, r0, ror r7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r1, r0, lsl r5 │ │ │ │ │ │ │ │ 0029696c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66758,15 +66758,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r4, r1, r8, r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r8, asr #12 │ │ │ │ + addeq r0, r5, r8, ror #12 │ │ │ │ adceq r4, r1, r8, lsl #8 │ │ │ │ │ │ │ │ 00296a68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66822,15 +66822,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r4, r1, ip, r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, ip, asr #10 │ │ │ │ + addeq r0, r5, ip, ror #10 │ │ │ │ adceq r4, r1, ip, lsl #6 │ │ │ │ │ │ │ │ 00296b60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66889,15 +66889,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r4, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r4, asr r4 │ │ │ │ + addeq r0, r5, r4, ror r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r1, r4, lsl r2 │ │ │ │ │ │ │ │ 00296c68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66955,15 +66955,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r4, r1, ip, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, ip, asr #6 │ │ │ │ + addeq r0, r5, ip, ror #6 │ │ │ │ adceq r4, r1, ip, lsl #2 │ │ │ │ │ │ │ │ 00296d64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67019,15 +67019,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r0, asr r2 │ │ │ │ + addeq r0, r5, r0, ror r2 │ │ │ │ adceq r4, r1, r0, lsl r0 │ │ │ │ │ │ │ │ 00296e5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67085,15 +67085,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - umulleq r0, r5, r4, r1 │ │ │ │ + @ instruction: 0x008501b4 │ │ │ │ umlaleq r3, r1, r4, pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r4, lsl pc │ │ │ │ │ │ │ │ 00296f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -67152,15 +67152,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r5, r8, lsl #1 │ │ │ │ + addeq r0, r5, r8, lsr #1 │ │ │ │ adceq r3, r1, r8, lsl #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, r1, r8, lsl #28 │ │ │ │ │ │ │ │ 00297068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -67217,15 +67217,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r4, r8, lsl #31 │ │ │ │ + addeq pc, r4, r8, lsr #31 │ │ │ │ adceq r3, r1, r8, lsl #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, r1, r8, lsl #26 │ │ │ │ │ │ │ │ 00297164 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -67285,15 +67285,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r0, lsr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r4, ror #28 │ │ │ │ + addeq pc, r4, r4, lsl #29 │ │ │ │ adceq r3, r1, r0, lsl ip │ │ │ │ │ │ │ │ 00297264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67352,15 +67352,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r0, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r4, ror #26 │ │ │ │ + addeq pc, r4, r4, lsl #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r0, lsl fp │ │ │ │ │ │ │ │ 0029736c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67418,15 +67418,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r1, r8, sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, ip, asr ip @ │ │ │ │ + addeq pc, r4, ip, ror ip @ │ │ │ │ adceq r3, r1, r8, lsl #20 │ │ │ │ │ │ │ │ 00297468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67482,15 +67482,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r1, ip, r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r0, ror #22 │ │ │ │ + addeq pc, r4, r0, lsl #23 │ │ │ │ adceq r3, r1, ip, lsl #18 │ │ │ │ │ │ │ │ 00297560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67546,15 +67546,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r4, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r4, ror #20 │ │ │ │ + addeq pc, r4, r4, lsl #21 │ │ │ │ adceq r3, r1, ip, lsl r8 │ │ │ │ │ │ │ │ 00297658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67611,15 +67611,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, ip, lsr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, ip, ror #18 │ │ │ │ + addeq pc, r4, ip, lsl #19 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r4, lsr #14 │ │ │ │ │ │ │ │ 00297758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67675,15 +67675,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, ip, lsr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, ip, ror #16 │ │ │ │ + addeq pc, r4, ip, lsl #17 │ │ │ │ adceq r3, r1, r4, lsr #12 │ │ │ │ │ │ │ │ 0029784c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67737,15 +67737,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a135b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r8, ror r7 @ │ │ │ │ + umulleq pc, r4, r8, r7 @ │ │ │ │ adceq r3, r1, r0, lsr r5 │ │ │ │ │ │ │ │ 0029793c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67802,15 +67802,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r8, asr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r8, lsl #13 │ │ │ │ + addeq pc, r4, r8, lsr #13 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r0, asr #8 │ │ │ │ │ │ │ │ 00297a3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67866,15 +67866,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r8, asr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r8, lsl #11 │ │ │ │ + addeq pc, r4, r8, lsr #11 │ │ │ │ adceq r3, r1, r0, asr #6 │ │ │ │ │ │ │ │ 00297b30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67928,15 +67928,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq pc, r4, r4, r4 @ │ │ │ │ + @ instruction: 0x0084f4b4 │ │ │ │ adceq r3, r1, ip, asr #4 │ │ │ │ │ │ │ │ 00297c20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67996,15 +67996,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r4, ror #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, ip, lsl #7 │ │ │ │ + addeq pc, r4, ip, lsr #7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r0, asr r1 │ │ │ │ │ │ │ │ 00297d2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68063,15 +68063,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r0, lsl #5 │ │ │ │ + addeq pc, r4, r0, lsr #5 │ │ │ │ adceq r3, r1, r4, asr #32 │ │ │ │ │ │ │ │ 00297e2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68128,15 +68128,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r0, lsl #3 │ │ │ │ + addeq pc, r4, r0, lsr #3 │ │ │ │ adceq r2, r1, r4, asr #30 │ │ │ │ │ │ │ │ 00297f28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68201,15 +68201,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a12eb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r0, ror r0 @ │ │ │ │ + umulleq pc, r4, r0, r0 @ │ │ │ │ adceq r2, r1, ip, lsr #28 │ │ │ │ │ │ │ │ 00298044 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68273,15 +68273,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r2, r1, ip, sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r4, asr pc │ │ │ │ + addeq lr, r4, r4, ror pc │ │ │ │ adceq r2, r1, r0, lsl sp │ │ │ │ │ │ │ │ 0029815c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68387,15 +68387,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, ror #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r0, lsr #27 │ │ │ │ + addeq lr, r4, r0, asr #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, r4, ror #22 │ │ │ │ │ │ │ │ 00298318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68450,15 +68450,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, ip, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, ip, lsr #25 │ │ │ │ + addeq lr, r4, ip, asr #25 │ │ │ │ adceq r2, r1, r8, ror #20 │ │ │ │ │ │ │ │ 00298408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68511,15 +68511,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0084ebbc │ │ │ │ + ldrdeq lr, [r4], ip │ │ │ │ adceq r2, r1, r8, ror r9 │ │ │ │ │ │ │ │ 002984f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68575,15 +68575,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, lsl r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r8, asr #21 │ │ │ │ + addeq lr, r4, r8, ror #21 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, ip, lsl #17 │ │ │ │ │ │ │ │ 002985f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68638,15 +68638,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r4, lsl r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], r4 │ │ │ │ + strdeq lr, [r4], r4 │ │ │ │ umlaleq r2, r1, r0, r7 │ │ │ │ │ │ │ │ 002986e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68699,15 +68699,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r4, lsr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r4, ror #17 │ │ │ │ + addeq lr, r4, r4, lsl #18 │ │ │ │ adceq r2, r1, r0, lsr #13 │ │ │ │ │ │ │ │ 002987cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68766,15 +68766,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], ip │ │ │ │ + strdeq lr, [r4], ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, r8, lsr #11 │ │ │ │ │ │ │ │ 002988d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68832,15 +68832,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], r8 │ │ │ │ + strdeq lr, [r4], r8 │ │ │ │ adceq r2, r1, r0, lsr #9 │ │ │ │ │ │ │ │ 002989d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68896,15 +68896,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r4, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], ip │ │ │ │ + strdeq lr, [r4], ip │ │ │ │ adceq r2, r1, r4, lsr #7 │ │ │ │ │ │ │ │ 00298ac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68968,15 +68968,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], r0 │ │ │ │ + strdeq lr, [r4], r0 │ │ │ │ umlaleq r2, r1, r0, r2 │ │ │ │ │ │ │ │ 00298be0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -69039,15 +69039,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0084e3b8 │ │ │ │ + ldrdeq lr, [r4], r8 │ │ │ │ adceq r2, r1, r8, ror r1 │ │ │ │ │ │ │ │ 00298cf4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69153,15 +69153,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, asr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r8, lsl r2 │ │ │ │ + addeq lr, r4, r8, lsr r2 │ │ │ │ adceq r1, r1, r8, asr #31 │ │ │ │ │ │ │ │ 00298eac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69218,15 +69218,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r0, lsr #2 │ │ │ │ + addeq lr, r4, r0, asr #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r1, [r1], r0 @ │ │ │ │ │ │ │ │ 00298fac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69282,15 +69282,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, asr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r0, lsr #32 │ │ │ │ + addeq lr, r4, r0, asr #32 │ │ │ │ ldrdeq r1, [r1], r0 @ │ │ │ │ │ │ │ │ 002990a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69344,15 +69344,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, ror #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, ip, lsr #30 │ │ │ │ + addeq sp, r4, ip, asr #30 │ │ │ │ ldrdeq r1, [r1], ip @ │ │ │ │ │ │ │ │ 00299190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69407,15 +69407,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, ror ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, ip, lsr lr │ │ │ │ + addeq sp, r4, ip, asr lr │ │ │ │ strdeq r1, [r1], r0 @ │ │ │ │ │ │ │ │ 00299284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69471,15 +69471,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r8, asr #26 │ │ │ │ + addeq sp, r4, r8, ror #26 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r1, [r1], ip @ │ │ │ │ │ │ │ │ 00299380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69534,15 +69534,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, ip, asr #24 │ │ │ │ + addeq sp, r4, ip, ror #24 │ │ │ │ adceq r1, r1, r0, lsl #20 │ │ │ │ │ │ │ │ 00299470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69595,15 +69595,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r1, r4, r9 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, ip, asr fp │ │ │ │ + addeq sp, r4, ip, ror fp │ │ │ │ adceq r1, r1, r0, lsl r9 │ │ │ │ │ │ │ │ 0029955c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69686,15 +69686,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2995d0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, ip, ror #19 │ │ │ │ + addeq sp, r4, ip, lsl #20 │ │ │ │ adceq r1, r1, ip, asr #15 │ │ │ │ │ │ │ │ 002996c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69778,15 +69778,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 299738 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, r4, lsl #17 │ │ │ │ + addeq sp, r4, r4, lsr #17 │ │ │ │ adceq r1, r1, r4, ror #12 │ │ │ │ │ │ │ │ 00299828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69870,15 +69870,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2998a0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, ip, lsl r7 │ │ │ │ + addeq sp, r4, ip, lsr r7 │ │ │ │ strdeq r1, [r1], ip @ │ │ │ │ │ │ │ │ 00299990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -69954,15 +69954,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 299a04 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, ror r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq sp, [r4], r0 │ │ │ │ + strdeq sp, [r4], r0 │ │ │ │ @ instruction: 0x00a113b0 │ │ │ │ │ │ │ │ 00299ad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70037,15 +70037,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299b48 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, ip, lsl #9 │ │ │ │ + addeq sp, r4, ip, lsr #9 │ │ │ │ adceq r1, r1, ip, ror #4 │ │ │ │ │ │ │ │ 00299c1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70120,15 +70120,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299c8c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r1], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r8, asr #6 │ │ │ │ + addeq sp, r4, r8, ror #6 │ │ │ │ adceq r1, r1, r8, lsr #2 │ │ │ │ │ │ │ │ 00299d60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70203,15 +70203,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299dd0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, ip, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r4, lsl #4 │ │ │ │ + addeq sp, r4, r4, lsr #4 │ │ │ │ adceq r0, r1, r4, ror #31 │ │ │ │ │ │ │ │ 00299ea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70229,15 +70229,15 @@ │ │ │ │ bne 299f40 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 299f40 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 299f40 │ │ │ │ - bl 9d8a94 │ │ │ │ + bl 9d8ab4 │ │ │ │ ldr r2, [pc, #284] @ 29a024 │ │ │ │ ldr r3, [pc, #276] @ 29a020 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70305,15 +70305,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 299f00 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r8, ror #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, ip, lsl pc │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, ip, lsr #32 │ │ │ │ + addeq sp, r4, ip, asr #32 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a034 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 299ea4 │ │ │ │ @@ -70341,15 +70341,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 29a0e8 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 29a0e8 │ │ │ │ - bl 9d8a94 │ │ │ │ + bl 9d8ab4 │ │ │ │ ldr r2, [pc, #260] @ 29a1b4 │ │ │ │ ldr r3, [pc, #252] @ 29a1b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70410,15 +70410,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a0a8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a10db8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r4, ror sp │ │ │ │ - umulleq ip, r4, ip, lr │ │ │ │ + @ instruction: 0x0084cebc │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a1c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70433,15 +70433,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29a250 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a250 │ │ │ │ - bl 9d8a64 │ │ │ │ + bl 9d8a84 │ │ │ │ ldr r2, [pc, #260] @ 29a31c │ │ │ │ ldr r3, [pc, #252] @ 29a318 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70502,15 +70502,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a210 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r8, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, ip, lsl #24 │ │ │ │ - addeq ip, r4, r4, lsr sp │ │ │ │ + addeq ip, r4, r4, asr sp │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a328 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70525,15 +70525,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29a3b8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a3b8 │ │ │ │ - bl 9d8a64 │ │ │ │ + bl 9d8a84 │ │ │ │ ldr r2, [pc, #260] @ 29a484 │ │ │ │ ldr r3, [pc, #252] @ 29a480 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70594,15 +70594,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a378 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r0, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r4, lsr #21 │ │ │ │ - addeq ip, r4, ip, asr #23 │ │ │ │ + addeq ip, r4, ip, ror #23 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70620,15 +70620,15 @@ │ │ │ │ bne 29a528 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29a528 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29a528 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d815c │ │ │ │ ldr r2, [pc, #284] @ 29a610 │ │ │ │ ldr r3, [pc, #276] @ 29a60c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70696,15 +70696,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a4ec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, ror r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r0, lsr r9 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, r4, asr #20 │ │ │ │ + addeq ip, r4, r4, ror #20 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70722,15 +70722,15 @@ │ │ │ │ bne 29a6b8 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29a6b8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a6b8 │ │ │ │ - bl 9d80b8 │ │ │ │ + bl 9d80d8 │ │ │ │ ldr r2, [pc, #284] @ 29a7a0 │ │ │ │ ldr r3, [pc, #276] @ 29a79c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70798,15 +70798,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a67c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r4, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r0, lsr #15 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x0084c8b4 │ │ │ │ + ldrdeq ip, [r4], r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a7b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70824,15 +70824,15 @@ │ │ │ │ bne 29a848 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29a848 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a848 │ │ │ │ - bl 9d80b8 │ │ │ │ + bl 9d80d8 │ │ │ │ ldr r2, [pc, #284] @ 29a930 │ │ │ │ ldr r3, [pc, #276] @ 29a92c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70900,15 +70900,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a80c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r4, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r0, lsl r6 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, r4, lsr #14 │ │ │ │ + addeq ip, r4, r4, asr #14 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70924,15 +70924,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 29a9d0 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 29a9d0 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d815c │ │ │ │ ldr r2, [pc, #260] @ 29aaa0 │ │ │ │ ldr r3, [pc, #252] @ 29aa9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70993,15 +70993,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a994 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, asr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r8, lsl #9 │ │ │ │ - @ instruction: 0x0084c5b4 │ │ │ │ + ldrdeq ip, [r4], r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029aaac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71016,15 +71016,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29ab38 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29ab38 │ │ │ │ - bl 9d80b8 │ │ │ │ + bl 9d80d8 │ │ │ │ ldr r2, [pc, #260] @ 29ac08 │ │ │ │ ldr r3, [pc, #252] @ 29ac04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -71085,15 +71085,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29aafc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r0, lsr #6 │ │ │ │ - addeq ip, r4, ip, asr #8 │ │ │ │ + addeq ip, r4, ip, ror #8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029ac14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71108,15 +71108,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29aca0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29aca0 │ │ │ │ - bl 9d80b8 │ │ │ │ + bl 9d80d8 │ │ │ │ ldr r2, [pc, #260] @ 29ad70 │ │ │ │ ldr r3, [pc, #252] @ 29ad6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -71177,15 +71177,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29ac64 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a101b8 │ │ │ │ - addeq ip, r4, r4, ror #5 │ │ │ │ + addeq ip, r4, r4, lsl #6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029ad7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -71269,15 +71269,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 29adf0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r0, lsl #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, ip, asr #3 │ │ │ │ + addeq ip, r4, ip, ror #3 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r0, r8, lsr #31 │ │ │ │ │ │ │ │ 0029aee8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -71844,15 +71844,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0f7b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, r4, lsr #18 │ │ │ │ + addeq fp, r4, r4, asr #18 │ │ │ │ strdeq pc, [r0], ip @ │ │ │ │ │ │ │ │ 0029b778 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71918,15 +71918,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, r8, lsl #16 │ │ │ │ + addeq fp, r4, r8, lsr #16 │ │ │ │ ldrdeq pc, [r0], ip @ │ │ │ │ │ │ │ │ 0029b898 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71992,15 +71992,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, r8, ror #13 │ │ │ │ + addeq fp, r4, r8, lsl #14 │ │ │ │ @ instruction: 0x00a0f4bc │ │ │ │ │ │ │ │ 0029b9b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72062,15 +72062,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r8, asr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq fp, [r4], r0 │ │ │ │ + strdeq fp, [r4], r0 │ │ │ │ adceq pc, r0, r8, lsr #7 │ │ │ │ │ │ │ │ 0029bac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72125,15 +72125,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, asr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r4, r0, ror #9 │ │ │ │ + addeq fp, r4, r0, lsl #10 │ │ │ │ @ instruction: 0x00a0f2b0 │ │ │ │ │ │ │ │ 0029bbbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72188,15 +72188,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r0, asr r2 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r4, ip, ror #7 │ │ │ │ + addeq fp, r4, ip, lsl #8 │ │ │ │ @ instruction: 0x00a0f1bc │ │ │ │ │ │ │ │ 0029bcb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72251,15 +72251,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, asr r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq fp, [r4], r8 │ │ │ │ + addeq fp, r4, r8, lsl r3 │ │ │ │ adceq pc, r0, r8, asr #1 │ │ │ │ │ │ │ │ 0029bda4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72277,15 +72277,15 @@ │ │ │ │ bne 29be40 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29be40 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29be40 │ │ │ │ - bl 9d8a84 │ │ │ │ + bl 9d8aa4 │ │ │ │ ldr r2, [pc, #240] @ 29bef8 │ │ │ │ ldr r3, [pc, #232] @ 29bef4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72341,15 +72341,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 29be58 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r8, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq pc, r0, ip, lsl r0 @ │ │ │ │ - addeq fp, r4, ip, lsr #3 │ │ │ │ + addeq fp, r4, ip, asr #3 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029bf08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72368,15 +72368,15 @@ │ │ │ │ bne 29bfa4 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29bfa4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29bfa4 │ │ │ │ - bl 9d8a5c │ │ │ │ + bl 9d8a7c │ │ │ │ ldr r2, [pc, #220] @ 29c048 │ │ │ │ ldr r3, [pc, #212] @ 29c044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72427,15 +72427,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29bfbc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r0], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a0eeb8 │ │ │ │ - addeq fp, r4, ip, asr #32 │ │ │ │ + addeq fp, r4, ip, rrx │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72454,15 +72454,15 @@ │ │ │ │ bne 29c0f4 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c0f4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c0f4 │ │ │ │ - bl 9d8a5c │ │ │ │ + bl 9d8a7c │ │ │ │ ldr r2, [pc, #220] @ 29c198 │ │ │ │ ldr r3, [pc, #212] @ 29c194 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72513,15 +72513,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c10c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, lsr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r8, ror #26 │ │ │ │ - strdeq sl, [r4], ip │ │ │ │ + addeq sl, r4, ip, lsl pc │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c1a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72538,15 +72538,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 29c23c │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29c23c │ │ │ │ - bl 9d8a84 │ │ │ │ + bl 9d8aa4 │ │ │ │ ldr r2, [pc, #212] @ 29c2d8 │ │ │ │ ldr r3, [pc, #204] @ 29c2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72595,15 +72595,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c1fc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r0, lsr #24 │ │ │ │ - addeq sl, r4, r0, lsl #27 │ │ │ │ + addeq sl, r4, r0, lsr #27 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c2e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72618,15 +72618,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29c370 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c370 │ │ │ │ - bl 9d8a5c │ │ │ │ + bl 9d8a7c │ │ │ │ ldr r2, [pc, #184] @ 29c3f4 │ │ │ │ ldr r3, [pc, #176] @ 29c3f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72668,15 +72668,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c334 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r8, ror #21 │ │ │ │ - addeq sl, r4, r0, ror ip │ │ │ │ + umulleq sl, r4, r0, ip │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c400 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72691,15 +72691,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29c48c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c48c │ │ │ │ - bl 9d8a5c │ │ │ │ + bl 9d8a7c │ │ │ │ ldr r2, [pc, #184] @ 29c510 │ │ │ │ ldr r3, [pc, #176] @ 29c50c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72741,15 +72741,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c450 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r8, lsl #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, ip, asr #19 │ │ │ │ - addeq sl, r4, r4, asr fp │ │ │ │ + addeq sl, r4, r4, ror fp │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c51c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72767,15 +72767,15 @@ │ │ │ │ bne 29c5b4 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29c5b4 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29c5b4 │ │ │ │ - bl 9d8128 │ │ │ │ + bl 9d8148 │ │ │ │ ldr r2, [pc, #240] @ 29c670 │ │ │ │ ldr r3, [pc, #232] @ 29c66c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72831,15 +72831,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 29c5cc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r0], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r4, lsr #17 │ │ │ │ - addeq sl, r4, r8, lsr sl │ │ │ │ + addeq sl, r4, r8, asr sl │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72858,15 +72858,15 @@ │ │ │ │ bne 29c718 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c718 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c718 │ │ │ │ - bl 9d8094 │ │ │ │ + bl 9d80b4 │ │ │ │ ldr r2, [pc, #220] @ 29c7c0 │ │ │ │ ldr r3, [pc, #212] @ 29c7bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72917,15 +72917,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c730 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsl #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r0, asr #14 │ │ │ │ - ldrdeq sl, [r4], r8 │ │ │ │ + strdeq sl, [r4], r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c7d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72944,15 +72944,15 @@ │ │ │ │ bne 29c868 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c868 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c868 │ │ │ │ - bl 9d8094 │ │ │ │ + bl 9d80b4 │ │ │ │ ldr r2, [pc, #220] @ 29c910 │ │ │ │ ldr r3, [pc, #212] @ 29c90c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73003,15 +73003,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c880 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq lr, [r0], r0 @ │ │ │ │ - addeq sl, r4, r8, lsl #15 │ │ │ │ + addeq sl, r4, r8, lsr #15 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73028,15 +73028,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 29c9b0 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29c9b0 │ │ │ │ - bl 9d8128 │ │ │ │ + bl 9d8148 │ │ │ │ ldr r2, [pc, #212] @ 29ca50 │ │ │ │ ldr r3, [pc, #204] @ 29ca4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73085,15 +73085,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29c974 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, ror #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r8, lsr #9 │ │ │ │ - addeq sl, r4, ip, lsl #12 │ │ │ │ + addeq sl, r4, ip, lsr #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029ca5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73108,15 +73108,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29cae4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29cae4 │ │ │ │ - bl 9d8094 │ │ │ │ + bl 9d80b4 │ │ │ │ ldr r2, [pc, #184] @ 29cb6c │ │ │ │ ldr r3, [pc, #176] @ 29cb68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73158,15 +73158,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29caac │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, lsr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r0, ror r3 │ │ │ │ - strdeq sl, [r4], ip │ │ │ │ + addeq sl, r4, ip, lsl r5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029cb78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73181,15 +73181,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29cc00 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29cc00 │ │ │ │ - bl 9d8094 │ │ │ │ + bl 9d80b4 │ │ │ │ ldr r2, [pc, #184] @ 29cc88 │ │ │ │ ldr r3, [pc, #176] @ 29cc84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73231,15 +73231,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29cbc8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umlaleq lr, r0, r0, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r4, asr r2 │ │ │ │ - addeq sl, r4, r0, ror #7 │ │ │ │ + addeq sl, r4, r0, lsl #8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029cc94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73308,15 +73308,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq sl, [r4], ip │ │ │ │ + strdeq sl, [r4], ip │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ strheq lr, [r0], r4 @ │ │ │ │ │ │ │ │ 0029cdc4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -73397,15 +73397,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq sl, r4, r4, r1 │ │ │ │ + @ instruction: 0x0084a1b4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, ip, ror #30 │ │ │ │ │ │ │ │ 0029cf08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73461,15 +73461,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, lsl #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r4, r0, lsr #1 │ │ │ │ + addeq sl, r4, r0, asr #1 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r0, ror lr │ │ │ │ │ │ │ │ 0029d000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73525,15 +73525,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, lsl #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r8, lsr #31 │ │ │ │ + addeq r9, r4, r8, asr #31 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r8, ror sp │ │ │ │ │ │ │ │ 0029d0f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73589,15 +73589,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, lsl sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00849eb0 │ │ │ │ + ldrdeq r9, [r4], r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r0, lsl #25 │ │ │ │ │ │ │ │ 0029d1f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74122,15 +74122,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, ror r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r8, lsr #16 │ │ │ │ + addeq r9, r4, r8, asr #16 │ │ │ │ adceq sp, r0, r0, asr r5 │ │ │ │ │ │ │ │ 0029d928 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74230,15 +74230,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [r0], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r0, lsl #13 │ │ │ │ + addeq r9, r4, r0, lsr #13 │ │ │ │ adceq sp, r0, r8, lsr #7 │ │ │ │ │ │ │ │ 0029dad0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74338,15 +74338,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r9, [r4], r8 │ │ │ │ + strdeq r9, [r4], r8 │ │ │ │ adceq sp, r0, r0, lsl #4 │ │ │ │ │ │ │ │ 0029dc78 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74446,15 +74446,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, lsl #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r0, lsr r3 │ │ │ │ + addeq r9, r4, r0, asr r3 │ │ │ │ adceq sp, r0, r8, asr r0 │ │ │ │ │ │ │ │ 0029de20 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74554,15 +74554,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [r0], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r8, lsl #3 │ │ │ │ + addeq r9, r4, r8, lsr #3 │ │ │ │ @ instruction: 0x00a0ceb0 │ │ │ │ │ │ │ │ 0029dfc8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74662,15 +74662,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, lsr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, r0, ror #31 │ │ │ │ + addeq r9, r4, r0 │ │ │ │ adceq ip, r0, r8, lsl #26 │ │ │ │ │ │ │ │ 0029e170 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74770,15 +74770,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, ip, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, r8, lsr lr │ │ │ │ + addeq r8, r4, r8, asr lr │ │ │ │ adceq ip, r0, r0, ror #22 │ │ │ │ │ │ │ │ 0029e318 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74878,15 +74878,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r8, r4, r0, ip │ │ │ │ + @ instruction: 0x00848cb0 │ │ │ │ @ instruction: 0x00a0c9b8 │ │ │ │ │ │ │ │ 0029e4c0 : │ │ │ │ mov r3, #0 │ │ │ │ b 272630 │ │ │ │ │ │ │ │ 0029e4c8 : │ │ │ │ @@ -74915,46 +74915,46 @@ │ │ │ │ b 2729d0 │ │ │ │ ldr r3, [pc, #180] @ 29e5d8 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e588 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8f04 │ │ │ │ + bl 9d8f24 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e594 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8eb4 │ │ │ │ + bl 9d8ed4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e594 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8ec8 │ │ │ │ + bl 9d8ee8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 29e504 │ │ │ │ b 29e52c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d8f04 │ │ │ │ + bl 9d8f24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e504 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d8edc │ │ │ │ + bl 9d8efc │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e504 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -74984,46 +74984,46 @@ │ │ │ │ b 2729d0 │ │ │ │ ldr r3, [pc, #180] @ 29e6e4 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e694 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8f04 │ │ │ │ + bl 9d8f24 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e6a0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8eb4 │ │ │ │ + bl 9d8ed4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e6a0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8ec8 │ │ │ │ + bl 9d8ee8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 29e610 │ │ │ │ b 29e638 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d8f04 │ │ │ │ + bl 9d8f24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e610 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d8edc │ │ │ │ + bl 9d8efc │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e610 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75070,33 +75070,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 29e800 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8738 │ │ │ │ + bl 9d8758 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e810 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d86e8 │ │ │ │ + bl 9d8708 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e810 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d86fc │ │ │ │ + bl 9d871c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75106,22 +75106,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 29e72c │ │ │ │ b 29e780 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d8738 │ │ │ │ + bl 9d8758 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e72c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d8710 │ │ │ │ + bl 9d8730 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 29e72c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -75168,33 +75168,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 29e980 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8738 │ │ │ │ + bl 9d8758 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e990 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d86e8 │ │ │ │ + bl 9d8708 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e990 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d86fc │ │ │ │ + bl 9d871c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75204,22 +75204,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 29e8ac │ │ │ │ b 29e900 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d8738 │ │ │ │ + bl 9d8758 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e8ac │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d8710 │ │ │ │ + bl 9d8730 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 29e8ac │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -75418,21 +75418,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 29ecdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ ldrdeq ip, [r0], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, ip, lsl #9 │ │ │ │ - strdeq r8, [r4], ip │ │ │ │ + addeq r8, r4, ip, lsr #9 │ │ │ │ + addeq r8, r4, ip, lsl r4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r8, r4, ip, lsl #8 │ │ │ │ + addeq r8, r4, ip, lsr #8 │ │ │ │ adceq ip, r0, r8, ror #3 │ │ │ │ - addeq r8, r4, r4, ror r3 │ │ │ │ - rsbseq pc, r3, r8, lsl #20 │ │ │ │ + umulleq r8, r4, r4, r3 │ │ │ │ + rsbseq pc, r3, r8, lsr #20 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029ece0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75530,22 +75530,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29ee98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq ip, r0, r0, lsr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, r8, asr #5 │ │ │ │ - addeq r8, r4, r6, asr #4 │ │ │ │ + addeq r8, r4, r8, ror #5 │ │ │ │ + addeq r8, r4, r6, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r8, r4, r0, asr r2 │ │ │ │ + addeq r8, r4, r0, ror r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq ip, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x008481bc │ │ │ │ - rsbseq pc, r3, r0, asr r8 @ │ │ │ │ + ldrdeq r8, [r4], ip │ │ │ │ + rsbseq pc, r3, r0, ror r8 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029ee9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75642,24 +75642,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 29f058 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r8, r4, r8, asr r1 │ │ │ │ + addeq r8, r4, r8, ror r1 │ │ │ │ adceq fp, r0, r4, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, ip, lsl #1 │ │ │ │ + addeq r8, r4, ip, lsr #1 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - umulleq r8, r4, r0, r0 │ │ │ │ + strheq r8, [r4], r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r0, r8, ror #28 │ │ │ │ - strdeq r7, [r4], ip │ │ │ │ - @ instruction: 0x0073f690 │ │ │ │ + addeq r8, r4, ip, lsl r0 │ │ │ │ + ldrheq pc, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f05c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75759,22 +75759,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29f21c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq fp, r0, r4, lsr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, ip, asr pc │ │ │ │ - ldrdeq r7, [r4], r6 │ │ │ │ + addeq r7, r4, ip, ror pc │ │ │ │ + strdeq r7, [r4], r6 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq r7, [r4], r4 │ │ │ │ + strdeq r7, [r4], r4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r0, ip, lsr #25 │ │ │ │ - addeq r7, r4, r8, lsr lr │ │ │ │ - rsbseq pc, r3, ip, asr #9 │ │ │ │ + addeq r7, r4, r8, asr lr │ │ │ │ + rsbseq pc, r3, ip, ror #9 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f220 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -75871,20 +75871,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 29f3cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq fp, r0, ip, asr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, r8, lsl #27 │ │ │ │ - strdeq r7, [r4], r8 │ │ │ │ + addeq r7, r4, r8, lsr #27 │ │ │ │ + addeq r7, r4, r8, lsl sp │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ strdeq fp, [r0], r0 @ │ │ │ │ - addeq r7, r4, r0, lsl #25 │ │ │ │ - rsbseq pc, r3, r4, lsl r3 @ │ │ │ │ + addeq r7, r4, r0, lsr #25 │ │ │ │ + rsbseq pc, r3, r4, lsr r3 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f3d0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -75977,19 +75977,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 29f568 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq fp, r0, ip, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, lr, ror #22 │ │ │ │ + addeq r7, r4, lr, lsl #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ adceq fp, r0, r4, ror #18 │ │ │ │ - addeq r7, r4, r0, ror #21 │ │ │ │ - rsbseq pc, r3, r4, ror r1 @ │ │ │ │ + addeq r7, r4, r0, lsl #22 │ │ │ │ + @ instruction: 0x0073f194 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -76207,22 +76207,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 29f900 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29f904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r7, r4, ip, lsr sl │ │ │ │ - addeq r7, r4, r8, asr r9 │ │ │ │ + addeq r7, r4, ip, asr sl │ │ │ │ + addeq r7, r4, r8, ror r9 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - umulleq r7, r4, r0, r7 │ │ │ │ - rsbseq lr, r3, r8, lsl #29 │ │ │ │ - rsbseq lr, r3, r4, lsr #29 │ │ │ │ - addeq r7, r4, ip, lsr r7 │ │ │ │ - ldrsbeq lr, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x008477b0 │ │ │ │ + rsbseq lr, r3, r8, lsr #29 │ │ │ │ + rsbseq lr, r3, r4, asr #29 │ │ │ │ + addeq r7, r4, ip, asr r7 │ │ │ │ + ldrsheq lr, [r3], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0029f908 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 29f978 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -76392,31 +76392,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -76542,23 +76542,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq fp, r0, ip, lsl #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, ip, lsr r5 │ │ │ │ - addeq r7, r4, ip, asr #9 │ │ │ │ + addeq r7, r4, ip, asr r5 │ │ │ │ + addeq r7, r4, ip, ror #9 │ │ │ │ adceq fp, r0, ip, ror r1 │ │ │ │ - ldrdeq r7, [r4], r0 │ │ │ │ - addeq r7, r4, r4, asr r2 │ │ │ │ - rsbseq lr, r3, ip, ror #17 │ │ │ │ - addeq r7, r4, r8, lsr #4 │ │ │ │ - rsbseq lr, r3, r0, lsr #18 │ │ │ │ - rsbseq lr, r3, ip, lsr r9 │ │ │ │ + strdeq r7, [r4], r0 │ │ │ │ + addeq r7, r4, r4, ror r2 │ │ │ │ + rsbseq lr, r3, ip, lsl #18 │ │ │ │ + addeq r7, r4, r8, asr #4 │ │ │ │ + rsbseq lr, r3, r0, asr #18 │ │ │ │ + rsbseq lr, r3, ip, asr r9 │ │ │ │ │ │ │ │ 0029fe2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -76773,22 +76773,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2a01b8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2a01bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r7, r4, r0, lsl #3 │ │ │ │ - addeq r7, r4, sl, lsr #1 │ │ │ │ + addeq r7, r4, r0, lsr #3 │ │ │ │ + addeq r7, r4, sl, asr #1 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - ldrdeq r6, [r4], r8 │ │ │ │ - ldrsbeq lr, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq lr, r3, ip, ror #11 │ │ │ │ - addeq r6, r4, r4, lsl #29 │ │ │ │ - rsbseq lr, r3, r0, lsr #10 │ │ │ │ + strdeq r6, [r4], r8 │ │ │ │ + ldrsheq lr, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq lr, r3, ip, lsl #12 │ │ │ │ + addeq r6, r4, r4, lsr #29 │ │ │ │ + rsbseq lr, r3, r0, asr #10 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a01c0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -76888,59 +76888,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -76968,43 +76968,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -77060,33 +77060,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -77146,37 +77146,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -77232,15 +77232,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -77725,35 +77725,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq sl, r0, ip, lsr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r6, r4, r4, lsl #26 │ │ │ │ - addeq r6, r4, r6, asr #11 │ │ │ │ + addeq r6, r4, r4, lsr #26 │ │ │ │ + addeq r6, r4, r6, ror #11 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq sl, [r0], r8 @ │ │ │ │ - addeq r6, r4, r2, lsl #7 │ │ │ │ + addeq r6, r4, r2, lsr #7 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - ldrdeq r6, [r4], r0 │ │ │ │ - rsbseq sp, r3, r8, asr #17 │ │ │ │ - rsbseq sp, r3, r4, ror #17 │ │ │ │ - addeq r6, r4, ip, asr r1 │ │ │ │ - ldrsheq sp, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + strdeq r6, [r4], r0 │ │ │ │ + rsbseq sp, r3, r8, ror #17 │ │ │ │ + rsbseq sp, r3, r4, lsl #18 │ │ │ │ + addeq r6, r4, ip, ror r1 │ │ │ │ + rsbseq sp, r3, r4, lsl r8 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - addeq r5, r4, r8, ror #31 │ │ │ │ - rsbseq sp, r3, r8, asr r7 │ │ │ │ - ldrsbeq sp, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - addeq r5, r4, r4, asr #31 │ │ │ │ - rsbseq sp, r3, r8, asr r6 │ │ │ │ + addeq r6, r4, r8 │ │ │ │ + rsbseq sp, r3, r8, ror r7 │ │ │ │ + ldrsheq sp, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r5, r4, r4, ror #31 │ │ │ │ + rsbseq sp, r3, r8, ror r6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a10cc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -77849,59 +77849,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -77927,39 +77927,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -78016,33 +78016,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -78102,35 +78102,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -78188,15 +78188,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -78370,19 +78370,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, r8, lsr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r4, r8, lsl #28 │ │ │ │ + addeq r5, r4, r8, lsr #28 │ │ │ │ adceq r9, r0, r4, asr #9 │ │ │ │ - addeq r5, r4, r0, lsr #12 │ │ │ │ - @ instruction: 0x008455b8 │ │ │ │ - rsbseq ip, r3, r0, asr ip │ │ │ │ + addeq r5, r4, r0, asr #12 │ │ │ │ + ldrdeq r5, [r4], r8 │ │ │ │ + rsbseq ip, r3, r0, ror ip │ │ │ │ │ │ │ │ 002a1a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 2a1b9c │ │ │ │ @@ -78445,15 +78445,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, r4, ror r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r4, r0, lsr r5 │ │ │ │ + addeq r5, r4, r0, asr r5 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r0, r4, asr #5 │ │ │ │ │ │ │ │ 002a1bb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -78521,15 +78521,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, r4, asr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r4, r8, lsl #8 │ │ │ │ + addeq r5, r4, r8, lsr #8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umlaleq r9, r0, ip, r1 │ │ │ │ │ │ │ │ 002a1cd8 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1d20 │ │ │ │ @@ -78557,17 +78557,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1d5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrdeq r5, [r4], r4 │ │ │ │ - rsbseq ip, r3, ip, asr #19 │ │ │ │ - rsbseq ip, r3, r8, ror #19 │ │ │ │ + strdeq r5, [r4], r4 │ │ │ │ + rsbseq ip, r3, ip, ror #19 │ │ │ │ + rsbseq ip, r3, r8, lsl #20 │ │ │ │ │ │ │ │ 002a1d60 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1dac │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -78594,17 +78594,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1de8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r5, r4, r8, asr #4 │ │ │ │ - rsbseq ip, r3, r0, asr #18 │ │ │ │ - rsbseq ip, r3, ip, asr r9 │ │ │ │ + addeq r5, r4, r8, ror #4 │ │ │ │ + rsbseq ip, r3, r0, ror #18 │ │ │ │ + rsbseq ip, r3, ip, ror r9 │ │ │ │ │ │ │ │ 002a1dec : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1e44 │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -78634,17 +78634,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1e80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008451b0 │ │ │ │ - rsbseq ip, r3, r8, lsr #17 │ │ │ │ - rsbseq ip, r3, r4, asr #17 │ │ │ │ + ldrdeq r5, [r4], r0 │ │ │ │ + rsbseq ip, r3, r8, asr #17 │ │ │ │ + rsbseq ip, r3, r4, ror #17 │ │ │ │ │ │ │ │ 002a1e84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -78683,17 +78683,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1f3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - strdeq r5, [r4], r4 │ │ │ │ - rsbseq ip, r3, ip, ror #15 │ │ │ │ - rsbseq ip, r3, r8, lsl #16 │ │ │ │ + addeq r5, r4, r4, lsl r1 │ │ │ │ + rsbseq ip, r3, ip, lsl #16 │ │ │ │ + rsbseq ip, r3, r8, lsr #16 │ │ │ │ │ │ │ │ 002a1f40 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1f78 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -78715,17 +78715,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1fb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r5, r4, ip, ror r0 │ │ │ │ - rsbseq ip, r3, r4, ror r7 │ │ │ │ - @ instruction: 0x0073c790 │ │ │ │ + umulleq r5, r4, ip, r0 │ │ │ │ + @ instruction: 0x0073c794 │ │ │ │ + ldrheq ip, [r3], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 002a1fb8 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2a2000 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -79626,21 +79626,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 2a2b7c │ │ │ │ b 2a2a74 │ │ │ │ bl 255568 │ │ │ │ - addeq r4, r4, lr, lsr #21 │ │ │ │ - addeq r4, r4, pc, ror sl │ │ │ │ + addeq r4, r4, lr, asr #21 │ │ │ │ + umulleq r4, r4, pc, sl @ │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r4, r4, r0, asr #5 │ │ │ │ - rsbseq fp, r3, r4, asr #20 │ │ │ │ + addeq r4, r4, r0, ror #5 │ │ │ │ + rsbseq fp, r3, r4, ror #20 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 002a2da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -79914,22 +79914,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ strdeq r7, [r0], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r4, r4, lsl #1 │ │ │ │ - addeq r4, r4, r4 │ │ │ │ + addeq r4, r4, r4, lsr #1 │ │ │ │ + addeq r4, r4, r4, lsr #32 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r7, r0, r0, lsl sp │ │ │ │ - @ instruction: 0x00843eb4 │ │ │ │ - umulleq r3, r4, r0, lr │ │ │ │ - addeq r3, r4, ip, asr #28 │ │ │ │ - rsbseq fp, r3, ip, asr #11 │ │ │ │ + ldrdeq r3, [r4], r4 │ │ │ │ + @ instruction: 0x00843eb0 │ │ │ │ + addeq r3, r4, ip, ror #28 │ │ │ │ + rsbseq fp, r3, ip, ror #11 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002a321c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -80074,15 +80074,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2a3440 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a33d4 │ │ │ │ - bl 7344a4 │ │ │ │ + bl 7344c4 │ │ │ │ b 2a3438 │ │ │ │ │ │ │ │ 002a3448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80102,59 +80102,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ ldr r2, [pc, #16] @ 2a34b4 │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 2a341c │ │ │ │ - rsbseq fp, r3, r0, lsr r4 │ │ │ │ - addeq r4, r4, ip, ror #5 │ │ │ │ - rsbseq fp, r3, ip, lsl #8 │ │ │ │ + rsbseq fp, r3, r0, asr r4 │ │ │ │ + addeq r4, r4, ip, lsl #6 │ │ │ │ + rsbseq fp, r3, ip, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002a34b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a34dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3550 : │ │ │ │ @@ -80194,53 +80194,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a35c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a35f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -80263,15 +80263,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 996e0c │ │ │ │ + bl 996e2c │ │ │ │ ldr r2, [pc, #64] @ 2a3718 │ │ │ │ ldr r3, [pc, #56] @ 2a3714 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -80306,15 +80306,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 996e7c │ │ │ │ + bl 996e9c │ │ │ │ ldr r2, [pc, #64] @ 2a37bc │ │ │ │ ldr r3, [pc, #56] @ 2a37b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -80376,15 +80376,15 @@ │ │ │ │ 002a3850 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 2a3888 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d90d4 │ │ │ │ + bl 9d90f4 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -80402,36 +80402,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a38b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d91a4 │ │ │ │ + bl 9d91c4 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a38d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d90fc │ │ │ │ + bl 9d911c │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a38f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d9140 │ │ │ │ + bl 9d9160 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -88101,20 +88101,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2aabdc │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r0, r0, ip, ror #4 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - ldrsbeq pc, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsheq pc, [r2], #-236 @ 0xffffff14 @ │ │ │ │ ldr r1, [pc, #8] @ 2aabf0 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9930b8 │ │ │ │ - rsbseq pc, r2, r0, asr #29 │ │ │ │ + b 9930d8 │ │ │ │ + rsbseq pc, r2, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 2aadfc │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -88191,26 +88191,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 253648 │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9aad70 │ │ │ │ + bl 9aad90 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 253648 │ │ │ │ bl 254128 │ │ │ │ ldr r1, [pc, #160] @ 2aae04 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 2aae08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ b 2aacf8 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 2aacc4 │ │ │ │ ldr ip, [pc, #132] @ 2aae0c │ │ │ │ ldr r3, [pc, #132] @ 2aae10 │ │ │ │ ldr r1, [pc, #132] @ 2aae14 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -88235,32 +88235,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 2aae34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ ldr r0, [pc, #68] @ 2aae38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ bl 255568 │ │ │ │ adceq r0, r0, ip, lsl #4 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - addeq ip, r3, r8, lsr #20 │ │ │ │ - rsbseq r6, lr, r0, ror #8 │ │ │ │ - addeq r4, r1, r4, lsr #31 │ │ │ │ - strdeq ip, [r3], r8 │ │ │ │ - rsbseq r4, r3, ip, lsl #24 │ │ │ │ + addeq ip, r3, r8, asr #20 │ │ │ │ + rsbseq r6, lr, r0, lsl #9 │ │ │ │ + addeq r4, r1, r4, asr #31 │ │ │ │ + addeq ip, r3, r8, lsl sl │ │ │ │ + rsbseq r4, r3, ip, lsr #24 │ │ │ │ + rsbseq r4, r3, r4, lsr #24 │ │ │ │ + strdeq ip, [r3], r0 │ │ │ │ rsbseq r4, r3, r4, lsl #24 │ │ │ │ - ldrdeq ip, [r3], r0 │ │ │ │ - rsbseq r4, r3, r4, ror #23 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - ldrsheq r4, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - addeq ip, r3, ip, lsr #19 │ │ │ │ - rsbseq r4, r3, r0, asr #23 │ │ │ │ + rsbseq r4, r3, r0, lsl ip │ │ │ │ + addeq ip, r3, ip, asr #19 │ │ │ │ + rsbseq r4, r3, r0, ror #23 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - rsbseq r4, r3, r8, ror #23 │ │ │ │ + rsbseq r4, r3, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 2ab110 │ │ │ │ mov r7, r3 │ │ │ │ @@ -88364,58 +88364,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978c68 │ │ │ │ + bl 978c88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aaf64 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 253c30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab0ec │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 2ab138 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ ldr r0, [pc, #256] @ 2ab13c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b190 │ │ │ │ + bl 99b1b0 │ │ │ │ b 2aaf7c │ │ │ │ ldr r3, [pc, #240] @ 2ab140 │ │ │ │ ldr ip, [pc, #240] @ 2ab144 │ │ │ │ ldr r1, [pc, #240] @ 2ab148 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #1 │ │ │ │ b 2aafac │ │ │ │ ldr r3, [pc, #200] @ 2ab14c │ │ │ │ ldr ip, [pc, #200] @ 2ab150 │ │ │ │ ldr r1, [pc, #200] @ 2ab154 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2ab074 │ │ │ │ mov r0, #20 │ │ │ │ bl 25333c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -88436,44 +88436,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 2533b4 │ │ │ │ mov r7, r0 │ │ │ │ b 2ab024 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, pc, r8, asr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq r4, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - ldrheq r4, [r3], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r4, r3, r4, asr #23 │ │ │ │ - rsbseq r4, r3, r8, ror fp │ │ │ │ - rsbseq pc, lr, r4, lsl sp @ │ │ │ │ - rsbseq r4, r3, ip, lsl #23 │ │ │ │ - rsbseq r4, r3, r8, ror fp │ │ │ │ + ldrsbeq r4, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + ldrsbeq r4, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r4, r3, r4, ror #23 │ │ │ │ + @ instruction: 0x00734b98 │ │ │ │ + rsbseq pc, lr, r4, lsr sp @ │ │ │ │ + rsbseq r4, r3, ip, lsr #23 │ │ │ │ + @ instruction: 0x00734b98 │ │ │ │ addseq pc, pc, r0, ror lr @ │ │ │ │ - rsbseq r4, r3, r0, asr #21 │ │ │ │ - ldrsbeq r4, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - addeq ip, r3, r4, lsr r7 │ │ │ │ - rsbseq r4, r3, r0, asr #20 │ │ │ │ - rsbseq r4, r3, r4, asr #18 │ │ │ │ - strdeq ip, [r3], ip @ │ │ │ │ - rsbseq r4, r3, r0, lsr sl │ │ │ │ - rsbseq r4, r3, r0, lsl r9 │ │ │ │ - rsbseq r9, ip, r4, lsl #29 │ │ │ │ - rsbseq r4, r3, ip, ror #19 │ │ │ │ + rsbseq r4, r3, r0, ror #21 │ │ │ │ + ldrsheq r4, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + addeq ip, r3, r4, asr r7 │ │ │ │ + rsbseq r4, r3, r0, ror #20 │ │ │ │ + rsbseq r4, r3, r4, ror #18 │ │ │ │ + addeq ip, r3, ip, lsl r7 │ │ │ │ + rsbseq r4, r3, r0, asr sl │ │ │ │ + rsbseq r4, r3, r0, lsr r9 │ │ │ │ + rsbseq r9, ip, r4, lsr #29 │ │ │ │ + rsbseq r4, r3, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 2ab20c │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2ab1e0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 733ae0 │ │ │ │ + bl 733b00 │ │ │ │ ldr r3, [pc, #120] @ 2ab210 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 2ab214 │ │ │ │ ldr r5, [pc, #112] @ 2ab218 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -88485,35 +88485,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2aabf4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 2ab220 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9930b8 │ │ │ │ + b 9930d8 │ │ │ │ ldr r3, [pc, #60] @ 2ab224 │ │ │ │ ldr lr, [pc, #60] @ 2ab228 │ │ │ │ ldr r1, [pc, #60] @ 2ab22c │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 253354 │ │ │ │ addseq pc, pc, r4, lsr #25 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - ldrsheq r4, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r4, r3, r8, lsl r8 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - umulleq ip, r3, ip, r5 │ │ │ │ - rsbseq r4, r3, r8, lsr r9 │ │ │ │ - rsbseq r4, r3, ip, lsr #15 │ │ │ │ + @ instruction: 0x0083c5bc │ │ │ │ + rsbseq r4, r3, r8, asr r9 │ │ │ │ + rsbseq r4, r3, ip, asr #15 │ │ │ │ │ │ │ │ 002ab230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 2ab30c │ │ │ │ @@ -88543,15 +88543,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 2ab328 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 9a5780 │ │ │ │ + bl 9a57a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab2e4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -88566,22 +88566,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 98e5d8 │ │ │ │ + blhi 98e5d8 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ umullseq pc, pc, ip, fp @ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - umulleq ip, r3, r8, r4 │ │ │ │ - rsbseq pc, r8, r4, ror #18 │ │ │ │ - rsbseq r4, r3, r8, lsr #13 │ │ │ │ + @ instruction: 0x0083c4b8 │ │ │ │ + rsbseq pc, r8, r4, lsl #19 │ │ │ │ + rsbseq r4, r3, r8, asr #13 │ │ │ │ │ │ │ │ 002ab338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 2ab424 │ │ │ │ @@ -88595,34 +88595,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 99c7f0 │ │ │ │ + bl 99c810 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 99fa84 │ │ │ │ + bl 99faa4 │ │ │ │ ldr r6, [pc, #148] @ 2ab430 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ab418 │ │ │ │ ldr r3, [pc, #136] @ 2ab434 │ │ │ │ ldr r1, [pc, #136] @ 2ab438 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99f0b4 │ │ │ │ + bl 99f0d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99f6a4 │ │ │ │ + bl 99f6c4 │ │ │ │ ldr r2, [pc, #96] @ 2ab43c │ │ │ │ ldr r3, [pc, #72] @ 2ab428 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -88637,15 +88637,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ffad4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, r3, r0, ror #15 │ │ │ │ + rsbseq r4, r3, r0, lsl #16 │ │ │ │ addseq pc, pc, ip, lsl #21 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ addseq pc, pc, r8, asr #20 │ │ │ │ │ │ │ │ 002ab440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -88691,15 +88691,15 @@ │ │ │ │ bl 255b08 │ │ │ │ ldr r1, [pc, #136] @ 2ab574 │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab52c │ │ │ │ ldr r1, [pc, #100] @ 2ab578 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -88716,22 +88716,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aabf4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 2ab584 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9930b8 │ │ │ │ + b 9930d8 │ │ │ │ addseq pc, pc, ip, asr #19 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - rsbseq pc, r2, r4, lsr #12 │ │ │ │ + rsbseq pc, r2, r4, asr #12 │ │ │ │ ldrdeq r2, [r0], r0 @ │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - rsbseq r4, r3, r8, ror #8 │ │ │ │ + rsbseq r4, r3, r8, lsl #9 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 002ab588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -88750,15 +88750,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 25333c │ │ │ │ ldr fp, [pc, #1248] @ 2abab8 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 700628 │ │ │ │ + bl 700648 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 5b442c │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -88777,15 +88777,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 2aba50 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 9aacdc │ │ │ │ + bl 9aacfc │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 255178 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -88885,15 +88885,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2ab9b0 │ │ │ │ ldr r1, [pc, #744] @ 2abadc │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 9930b8 │ │ │ │ + bl 9930d8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 2ab618 │ │ │ │ @@ -88907,17 +88907,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9aad70 │ │ │ │ + bl 9aad90 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 253648 │ │ │ │ ldr r2, [pc, #632] @ 2abaec │ │ │ │ ldr r3, [pc, #572] @ 2abab4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -88944,15 +88944,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 255370 │ │ │ │ b 2ab858 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 2abafc │ │ │ │ @@ -88963,44 +88963,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2ab8ec │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 2abb08 │ │ │ │ ldr r2, [pc, #448] @ 2abb0c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 2abb10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2ab8ec │ │ │ │ ldr r4, [r4] │ │ │ │ bl 254128 │ │ │ │ ldr r3, [pc, #400] @ 2abb14 │ │ │ │ ldr r1, [pc, #400] @ 2abb18 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 2abb1c │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2ab8ec │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 2abb20 │ │ │ │ ldr r3, [pc, #348] @ 2abb24 │ │ │ │ ldr r2, [pc, #348] @ 2abb28 │ │ │ │ @@ -89008,22 +89008,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2aba58 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 9930b8 │ │ │ │ + bl 9930d8 │ │ │ │ b 2ab864 │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 2abb2c │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 2abb30 │ │ │ │ @@ -89032,25 +89032,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2ab8ec │ │ │ │ mov r7, #0 │ │ │ │ b 2ab864 │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ab440 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 9930b8 │ │ │ │ + bl 9930d8 │ │ │ │ b 2ab864 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 2ab714 │ │ │ │ ldr r3, [pc, #172] @ 2abb38 │ │ │ │ ldr ip, [pc, #172] @ 2abb3c │ │ │ │ ldr r1, [pc, #172] @ 2abb40 │ │ │ │ @@ -89062,47 +89062,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, pc, r4, ror r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, pc, r0, asr r8 @ │ │ │ │ andeq r2, r0, ip, ror #23 │ │ │ │ - rsbseq r4, r3, ip, ror #9 │ │ │ │ rsbseq r4, r3, ip, lsl #10 │ │ │ │ + rsbseq r4, r3, ip, lsr #10 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - ldrheq r4, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsbeq r4, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - rsbseq r4, r3, ip, lsr #3 │ │ │ │ - addeq fp, r3, r8, asr pc │ │ │ │ - rsbseq r4, r3, ip, lsl r3 │ │ │ │ - rsbseq r4, r3, r8, ror #2 │ │ │ │ + rsbseq r4, r3, ip, asr #3 │ │ │ │ + addeq fp, r3, r8, ror pc │ │ │ │ + rsbseq r4, r3, ip, lsr r3 │ │ │ │ + rsbseq r4, r3, r8, lsl #3 │ │ │ │ @ instruction: 0x009ff5b0 │ │ │ │ - addeq fp, r3, r4, asr #29 │ │ │ │ - rsbseq r4, r3, r8, lsl #5 │ │ │ │ - ldrsbeq r4, [r3], #-4 @ │ │ │ │ - addeq fp, r3, ip, ror #28 │ │ │ │ - rsbseq r4, r3, ip, ror #6 │ │ │ │ - rsbseq r4, r3, r4, ror r0 │ │ │ │ - addeq fp, r3, r4, lsr lr │ │ │ │ - rsbseq r4, r3, r4, lsr r2 │ │ │ │ - rsbseq r4, r3, ip, lsr r0 │ │ │ │ - rsbseq r4, r3, ip, asr #4 │ │ │ │ - rsbseq r4, r3, r8 │ │ │ │ - strdeq fp, [r3], r4 │ │ │ │ - ldrsbeq r3, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - addeq fp, r3, r0, asr #27 │ │ │ │ - rsbseq r4, r3, r0, lsr #6 │ │ │ │ - rsbseq r4, r3, r8, ror #3 │ │ │ │ - addeq fp, r3, r8, asr sp │ │ │ │ - rsbseq r3, r3, ip, asr pc │ │ │ │ - strdeq fp, [r3], r8 │ │ │ │ - umulleq r4, r1, ip, r2 │ │ │ │ - rsbseq r3, r3, r8, lsl #30 │ │ │ │ + addeq fp, r3, r4, ror #29 │ │ │ │ + rsbseq r4, r3, r8, lsr #5 │ │ │ │ + ldrsheq r4, [r3], #-4 @ │ │ │ │ + addeq fp, r3, ip, lsl #29 │ │ │ │ + rsbseq r4, r3, ip, lsl #7 │ │ │ │ + @ instruction: 0x00734094 │ │ │ │ + addeq fp, r3, r4, asr lr │ │ │ │ + rsbseq r4, r3, r4, asr r2 │ │ │ │ + rsbseq r4, r3, ip, asr r0 │ │ │ │ + rsbseq r4, r3, ip, ror #4 │ │ │ │ + rsbseq r4, r3, r8, lsr #32 │ │ │ │ + addeq fp, r3, r4, lsl lr │ │ │ │ + ldrsheq r3, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + addeq fp, r3, r0, ror #27 │ │ │ │ + rsbseq r4, r3, r0, asr #6 │ │ │ │ + rsbseq r4, r3, r8, lsl #4 │ │ │ │ + addeq fp, r3, r8, ror sp │ │ │ │ + rsbseq r3, r3, ip, ror pc │ │ │ │ + addeq fp, r3, r8, lsl sp │ │ │ │ + @ instruction: 0x008142bc │ │ │ │ + rsbseq r3, r3, r8, lsr #30 │ │ │ │ │ │ │ │ 002abb44 : │ │ │ │ mov r3, #0 │ │ │ │ b 2ab440 │ │ │ │ │ │ │ │ 002abb4c : │ │ │ │ mov r3, #1 │ │ │ │ @@ -89119,15 +89119,15 @@ │ │ │ │ b 2ad03c │ │ │ │ │ │ │ │ 002abb6c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2abbac │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89142,15 +89142,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2abc44 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89185,15 +89185,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2abcf0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2abcb4 │ │ │ │ @@ -89223,15 +89223,15 @@ │ │ │ │ adceq r2, r0, r0, asr #27 │ │ │ │ │ │ │ │ 002abcf4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2abd34 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89246,15 +89246,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2abdcc │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89289,15 +89289,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2abe78 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2abe3c │ │ │ │ @@ -89371,15 +89371,15 @@ │ │ │ │ 002abefc : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002abf04 : │ │ │ │ ldr r3, [pc, #40] @ 2abf34 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89404,21 +89404,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 2abfc0 │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 735b0c │ │ │ │ + bl 735b2c │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89436,15 +89436,15 @@ │ │ │ │ │ │ │ │ 002abfd4 : │ │ │ │ ldr r3, [pc, #192] @ 2ac09c │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 2ac0a0 │ │ │ │ mov r1, r0 │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 2ac0a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -89493,15 +89493,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 2ac104 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -89555,15 +89555,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2ac244 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2ac248 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -89602,17 +89602,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2ac254 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq r2, r0, r0, asr #32 │ │ │ │ - addeq fp, r3, ip, asr #12 │ │ │ │ - addeq fp, r3, r8, asr #11 │ │ │ │ - ldrsheq r3, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + addeq fp, r3, ip, ror #12 │ │ │ │ + addeq fp, r3, r8, ror #11 │ │ │ │ + rsbseq r3, r3, ip, lsl fp │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 002ac258 : │ │ │ │ b 2ade54 │ │ │ │ │ │ │ │ 002ac25c : │ │ │ │ ldr r3, [pc, #52] @ 2ac298 │ │ │ │ @@ -89625,33 +89625,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2ac2a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ addseq lr, pc, r0, asr #23 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r9, lr, r8, ror fp │ │ │ │ + @ instruction: 0x007e9b98 │ │ │ │ │ │ │ │ 002ac2a4 : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 2ac2d0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 978c68 │ │ │ │ + b 978c88 │ │ │ │ │ │ │ │ 002ac2d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 2ac43c │ │ │ │ @@ -89660,19 +89660,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 2ac444 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac410 │ │ │ │ - bl 762618 │ │ │ │ + bl 762638 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 2557cc │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -89739,27 +89739,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, pc, r4, lsr fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a01ebc │ │ │ │ addseq lr, pc, r0, asr sl @ │ │ │ │ - addeq fp, r3, r0, ror #7 │ │ │ │ - rsbseq r3, r3, r4, lsr #18 │ │ │ │ - rsbseq r3, r3, r0, lsl r9 │ │ │ │ + addeq fp, r3, r0, lsl #8 │ │ │ │ + rsbseq r3, r3, r4, asr #18 │ │ │ │ + rsbseq r3, r3, r0, lsr r9 │ │ │ │ │ │ │ │ 002ac458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 2ac514 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac4ec │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -89771,15 +89771,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 2ac518 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 71e4b0 │ │ │ │ + bl 71e4d0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89793,49 +89793,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq r1, r0, r8, asr sp │ │ │ │ adceq r1, r0, r8, lsl sp │ │ │ │ - addeq fp, r3, r4, lsl #6 │ │ │ │ - rsbseq r3, r3, r8, asr #16 │ │ │ │ - rsbseq r3, r3, r4, lsr r8 │ │ │ │ + addeq fp, r3, r4, lsr #6 │ │ │ │ + rsbseq r3, r3, r8, ror #16 │ │ │ │ + rsbseq r3, r3, r4, asr r8 │ │ │ │ │ │ │ │ 002ac528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 2ac590 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac568 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 762740 │ │ │ │ + b 762760 │ │ │ │ ldr r3, [pc, #36] @ 2ac594 │ │ │ │ ldr ip, [pc, #36] @ 2ac598 │ │ │ │ ldr r1, [pc, #36] @ 2ac59c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq r1, r0, r8, lsl #25 │ │ │ │ - addeq fp, r3, r8, lsl #5 │ │ │ │ - rsbseq r3, r3, ip, asr #15 │ │ │ │ - ldrheq r3, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + addeq fp, r3, r8, lsr #5 │ │ │ │ + rsbseq r3, r3, ip, ror #15 │ │ │ │ + ldrsbeq r3, [r3], #-120 @ 0xffffff88 @ │ │ │ │ │ │ │ │ 002ac5a0 : │ │ │ │ b 2ade6c │ │ │ │ │ │ │ │ 002ac5a4 : │ │ │ │ b 2adf4c │ │ │ │ │ │ │ │ @@ -89868,17 +89868,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac634 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ - strdeq fp, [r3], r4 │ │ │ │ - rsbseq r3, r3, r4, asr #14 │ │ │ │ - rsbseq r3, r3, r0, lsr #14 │ │ │ │ + addeq fp, r3, r4, lsl r2 │ │ │ │ + rsbseq r3, r3, r4, ror #14 │ │ │ │ + rsbseq r3, r3, r0, asr #14 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -89919,17 +89919,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac6f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq fp, r3, r0, lsr r1 │ │ │ │ - rsbseq r3, r3, r0, lsl #13 │ │ │ │ - rsbseq r3, r3, ip, asr r6 │ │ │ │ + addeq fp, r3, r0, asr r1 │ │ │ │ + rsbseq r3, r3, r0, lsr #13 │ │ │ │ + rsbseq r3, r3, ip, ror r6 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac6fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -89960,17 +89960,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac794 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ - umulleq fp, r3, r4, r0 │ │ │ │ - rsbseq r3, r3, r4, ror #11 │ │ │ │ - rsbseq r3, r3, r0, asr #11 │ │ │ │ + strheq fp, [r3], r4 │ │ │ │ + rsbseq r3, r3, r4, lsl #12 │ │ │ │ + rsbseq r3, r3, r0, ror #11 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90004,17 +90004,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac83c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq sl, r3, ip, ror #31 │ │ │ │ - rsbseq r3, r3, ip, lsr r5 │ │ │ │ - rsbseq r3, r3, r8, lsl r5 │ │ │ │ + addeq fp, r3, ip │ │ │ │ + rsbseq r3, r3, ip, asr r5 │ │ │ │ + rsbseq r3, r3, r8, lsr r5 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90071,17 +90071,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac940 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq sl, r3, r8, ror #29 │ │ │ │ - rsbseq r3, r3, r8, lsr r4 │ │ │ │ - rsbseq r3, r3, r4, lsl r4 │ │ │ │ + addeq sl, r3, r8, lsl #30 │ │ │ │ + rsbseq r3, r3, r8, asr r4 │ │ │ │ + rsbseq r3, r3, r4, lsr r4 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -90095,32 +90095,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2ac994 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x009fe4b4 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - rsbseq lr, r2, r4, lsr #2 │ │ │ │ + rsbseq lr, r2, r4, asr #2 │ │ │ │ ldr r3, [pc, #20] @ 2ac9b4 │ │ │ │ ldr r1, [pc, #20] @ 2ac9b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 25ea74 │ │ │ │ adceq r5, pc, r8, ror ip @ │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 735230 │ │ │ │ + b 735250 │ │ │ │ ldr r1, [pc, #8] @ 2ac9d8 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9930b8 │ │ │ │ - ldrsbeq lr, [r2], #-8 @ │ │ │ │ + b 9930d8 │ │ │ │ + ldrsheq lr, [r2], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 2aca58 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -90203,15 +90203,15 @@ │ │ │ │ beq 2acba8 │ │ │ │ ldr r9, [pc, #256] @ 2acc34 │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9930b8 │ │ │ │ + bl 9930d8 │ │ │ │ bl 25eab8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -90226,23 +90226,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2acb78 │ │ │ │ ldr r3, [pc, #160] @ 2acc38 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 733ae0 │ │ │ │ + bl 733b00 │ │ │ │ bl 25ecf8 │ │ │ │ ldr r0, [pc, #140] @ 2acc3c │ │ │ │ ldr r1, [pc, #140] @ 2acc40 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2acc44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 9930b8 │ │ │ │ + bl 9930d8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2ac9dc │ │ │ │ ldr r3, [pc, #104] @ 2acc48 │ │ │ │ ldr ip, [pc, #104] @ 2acc4c │ │ │ │ @@ -90259,29 +90259,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq lr, pc, r8, lsr #7 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - ldrsbeq r3, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq r3, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ adceq r5, pc, r8, ror fp @ │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ adceq r5, pc, r0, lsl #22 │ │ │ │ - rsbseq r3, r3, r4, asr #4 │ │ │ │ + rsbseq r3, r3, r4, ror #4 │ │ │ │ adceq r5, pc, r0, lsl #21 │ │ │ │ adceq r5, pc, r8, ror #20 │ │ │ │ - rsbseq r3, r3, r0, asr #3 │ │ │ │ + rsbseq r3, r3, r0, ror #3 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - addeq sl, r3, ip, lsr #25 │ │ │ │ - addeq r3, r1, ip, asr #2 │ │ │ │ + addeq sl, r3, ip, asr #25 │ │ │ │ + addeq r3, r1, ip, ror #2 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq sl, r3, r4, lsl #25 │ │ │ │ - rsbseq r3, r3, r8, ror #2 │ │ │ │ - ldrheq sp, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + addeq sl, r3, r4, lsr #25 │ │ │ │ + rsbseq r3, r3, r8, lsl #3 │ │ │ │ + ldrsbeq sp, [r2], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2accb8 │ │ │ │ @@ -90493,15 +90493,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2ad034 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -90522,15 +90522,15 @@ │ │ │ │ b 2acf3c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, pc, ip, ror pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, pc, ip, asr pc @ │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r5, pc, r0, lsr r7 @ │ │ │ │ - ldrheq sp, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsbeq sp, [r2], #-188 @ 0xffffff44 @ │ │ │ │ addseq sp, pc, r0, ror #29 │ │ │ │ @ instruction: 0x00af56b4 │ │ │ │ adceq r5, pc, r4, asr r6 @ │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002ad03c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -90596,15 +90596,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad12c │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9930b8 │ │ │ │ + b 9930d8 │ │ │ │ ldr r3, [pc, #84] @ 2ad188 │ │ │ │ ldr ip, [pc, #84] @ 2ad18c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2ad190 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -90618,22 +90618,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq sp, pc, ip, asr sp @ │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r5, pc, r4, lsr r5 @ │ │ │ │ - @ instruction: 0x00732c90 │ │ │ │ + ldrheq r2, [r3], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq sl, r3, r8, asr r7 │ │ │ │ - strdeq r2, [r1], r8 │ │ │ │ + addeq sl, r3, r8, ror r7 │ │ │ │ + addeq r2, r1, r8, lsl ip │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq sl, r3, r0, lsr r7 │ │ │ │ - rsbseq r2, r3, r8, lsl ip │ │ │ │ - rsbseq sp, r2, r0, ror #18 │ │ │ │ + addeq sl, r3, r0, asr r7 │ │ │ │ + rsbseq r2, r3, r8, lsr ip │ │ │ │ + rsbseq sp, r2, r0, lsl #19 │ │ │ │ │ │ │ │ 002ad1a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -90677,15 +90677,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 2530f0 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9930b8 │ │ │ │ + bl 9930d8 │ │ │ │ ldr r2, [pc, #88] @ 2ad2c8 │ │ │ │ ldr r3, [pc, #60] @ 2ad2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -90700,15 +90700,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, pc, r4, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, pc, ip, lsr ip @ │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r5, pc, ip, lsl #8 │ │ │ │ - rsbseq r2, r3, r8, ror #22 │ │ │ │ + rsbseq r2, r3, r8, lsl #23 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ @ instruction: 0x009fdbb4 │ │ │ │ │ │ │ │ 002ad2cc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -90758,16 +90758,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ad3a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq sl, r3, r8, lsl #10 │ │ │ │ - rsbseq r2, r3, ip, ror #19 │ │ │ │ + addeq sl, r3, r8, lsr #10 │ │ │ │ + rsbseq r2, r3, ip, lsl #20 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 002ad3ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90806,17 +90806,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad464 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq fp, r0, ip, lsr #25 │ │ │ │ - addeq sl, r3, r0, asr r4 │ │ │ │ - rsbseq r2, r3, r4, lsr r9 │ │ │ │ - rsbseq r2, r3, r0, asr #18 │ │ │ │ + addeq sl, r3, r0, ror r4 │ │ │ │ + rsbseq r2, r3, r4, asr r9 │ │ │ │ + rsbseq r2, r3, r0, ror #18 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 002ad468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90864,17 +90864,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ ldrdeq fp, [r0], ip @ │ │ │ │ - addeq sl, r3, r0, ror r3 │ │ │ │ - rsbseq r2, r3, r4, asr r8 │ │ │ │ - rsbseq r2, r3, r0, ror #16 │ │ │ │ + umulleq sl, r3, r0, r3 │ │ │ │ + rsbseq r2, r3, r4, ror r8 │ │ │ │ + rsbseq r2, r3, r0, lsl #17 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 002ad548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90929,17 +90929,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad640 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ strdeq fp, [r0], r8 @ │ │ │ │ - addeq sl, r3, r4, ror r2 │ │ │ │ - rsbseq r2, r3, r8, asr r7 │ │ │ │ - rsbseq r2, r3, r4, ror #14 │ │ │ │ + umulleq sl, r3, r4, r2 │ │ │ │ + rsbseq r2, r3, r8, ror r7 │ │ │ │ + rsbseq r2, r3, r4, lsl #15 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 002ad644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91181,17 +91181,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 2ada48 │ │ │ │ ldr r1, [pc, #128] @ 2ada4c │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a5db8 │ │ │ │ + bl 9a5dd8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a5400 │ │ │ │ + bl 9a5420 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -91268,16 +91268,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r9, r3, r8, ror sp │ │ │ │ - rsbseq r2, r3, ip, asr r2 │ │ │ │ + umulleq r9, r3, r8, sp │ │ │ │ + rsbseq r2, r3, ip, ror r2 │ │ │ │ │ │ │ │ 002adb38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -91348,16 +91348,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 2adc70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r9, r3, r0, asr #24 │ │ │ │ - rsbseq r2, r3, r0, lsr #2 │ │ │ │ + addeq r9, r3, r0, ror #24 │ │ │ │ + rsbseq r2, r3, r0, asr #2 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 002adc74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91424,31 +91424,31 @@ │ │ │ │ bne 2add5c │ │ │ │ ldr r0, [pc, #76] @ 2addc4 │ │ │ │ ldr r1, [pc, #76] @ 2addc8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 9930b8 │ │ │ │ + bl 9930d8 │ │ │ │ ldr r3, [pc, #56] @ 2addcc │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 733ae0 │ │ │ │ + bl 733b00 │ │ │ │ bl 25ecf8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2acd08 │ │ │ │ addseq sp, pc, ip, asr #2 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r4, pc, ip, lsr #18 │ │ │ │ - rsbseq r2, r3, r0, lsl #1 │ │ │ │ + rsbseq r2, r3, r0, lsr #1 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, r0, ror #16 │ │ │ │ adceq r4, pc, r0, lsr #17 │ │ │ │ - ldrsheq r1, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r2, r3, ip, lsl r0 │ │ │ │ adceq r0, r0, r4, lsr r4 │ │ │ │ │ │ │ │ 002addd0 : │ │ │ │ ldr r3, [pc, #40] @ 2ade00 │ │ │ │ ldr r2, [pc, #40] @ 2ade04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -91459,34 +91459,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 2ade10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ addseq sp, pc, ip, asr #32 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r4, pc, ip, lsr #16 │ │ │ │ - rsbseq r1, r3, r4, lsl #31 │ │ │ │ + rsbseq r1, r3, r4, lsr #31 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 002ade14 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ade2c │ │ │ │ ldr r0, [pc, #36] @ 2ade48 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 992dd0 │ │ │ │ + b 992df0 │ │ │ │ ldr r0, [pc, #24] @ 2ade4c │ │ │ │ ldr r1, [pc, #24] @ 2ade50 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 9930b8 │ │ │ │ + b 9930d8 │ │ │ │ strdeq r4, [pc], r8 @ │ │ │ │ adceq r4, pc, r4, ror #15 │ │ │ │ - rsbseq r1, r3, r0, asr #30 │ │ │ │ + rsbseq r1, r3, r0, ror #30 │ │ │ │ │ │ │ │ 002ade54 : │ │ │ │ ldr r3, [pc, #12] @ 2ade68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -91529,28 +91529,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2adf44 │ │ │ │ ldr r2, [pc, #72] @ 2adf48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 9930b8 │ │ │ │ + bl 9930d8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r4, pc, r0, lsl #15 │ │ │ │ addseq ip, pc, r8, lsl #31 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - rsbseq r1, r3, r8, lsr #29 │ │ │ │ + rsbseq r1, r3, r8, asr #29 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - rsbseq r1, r3, ip, lsl #29 │ │ │ │ + rsbseq r1, r3, ip, lsr #29 │ │ │ │ adceq r4, pc, ip, lsl r7 @ │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002adf4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -91580,27 +91580,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 2ae000 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 2ae004 │ │ │ │ - bl 9930b8 │ │ │ │ + bl 9930d8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 253114 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 253648 │ │ │ │ addseq ip, pc, r0, asr #29 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ umlaleq r4, pc, ip, r6 @ │ │ │ │ - ldrsheq r1, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r1, r3, r4, lsl lr │ │ │ │ adceq r4, pc, r8, ror r6 @ │ │ │ │ - ldrheq r1, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsbeq r1, [r3], #-208 @ 0xffffff30 @ │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002ae008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91642,17 +91642,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq ip, pc, r4, lsl #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - strdeq r9, [r3], ip │ │ │ │ - rsbseq r1, r3, r0, lsr sp │ │ │ │ - rsbseq r1, r3, r4, asr #26 │ │ │ │ + addeq r9, r3, ip, lsl r9 │ │ │ │ + rsbseq r1, r3, r0, asr sp │ │ │ │ + rsbseq r1, r3, r4, ror #26 │ │ │ │ │ │ │ │ 002ae0cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 2ae17c │ │ │ │ @@ -91693,17 +91693,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq ip, pc, r0, asr #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r9, r3, r8, lsr r8 │ │ │ │ - rsbseq r1, r3, ip, ror #24 │ │ │ │ - rsbseq r1, r3, r0, lsl #25 │ │ │ │ + addeq r9, r3, r8, asr r8 │ │ │ │ + rsbseq r1, r3, ip, lsl #25 │ │ │ │ + rsbseq r1, r3, r0, lsr #25 │ │ │ │ │ │ │ │ 002ae190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2ae264 │ │ │ │ @@ -91714,33 +91714,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #148] @ 2ae270 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983b80 │ │ │ │ + bl 983ba0 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9cb490 │ │ │ │ + bl 9cb4b0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae21c │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ ldr r2, [pc, #80] @ 2ae274 │ │ │ │ ldr r3, [pc, #64] @ 2ae268 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91753,16 +91753,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, ip, ror ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, ip, r8, ror #21 │ │ │ │ - rsbseq r1, r3, r0, lsl #18 │ │ │ │ + rsbseq pc, ip, r8, lsl #22 │ │ │ │ + rsbseq r1, r3, r0, lsr #18 │ │ │ │ addseq ip, pc, r0, lsl #24 │ │ │ │ │ │ │ │ 002ae278 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91775,21 +91775,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 2ae394 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983f04 │ │ │ │ + bl 983f24 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae37c │ │ │ │ mov r1, sp │ │ │ │ - bl 9cb31c │ │ │ │ + bl 9cb33c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ae374 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2ae328 │ │ │ │ ldr r6, [pc, #160] @ 2ae398 │ │ │ │ @@ -91798,20 +91798,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2ae2fc │ │ │ │ mov r0, r7 │ │ │ │ - bl 951eac │ │ │ │ + bl 951ecc │ │ │ │ ldr r2, [pc, #100] @ 2ae39c │ │ │ │ ldr r3, [pc, #84] @ 2ae390 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91821,26 +91821,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ b 2ae330 │ │ │ │ ldr r0, [pc, #28] @ 2ae3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2ae2d0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r8, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq pc, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r1, r3, r8, lsl fp │ │ │ │ + rsbseq pc, ip, r8, lsl sl @ │ │ │ │ + rsbseq r1, r3, r8, lsr fp │ │ │ │ addseq ip, pc, ip, ror #21 │ │ │ │ - rsbseq lr, lr, r0, lsr sp │ │ │ │ + rsbseq lr, lr, r0, asr sp │ │ │ │ │ │ │ │ 002ae3a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91854,15 +91854,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 2549a4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9c0048 │ │ │ │ + bl 9c0068 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2ae440 │ │ │ │ ldr r2, [pc, #172] @ 2ae4b0 │ │ │ │ ldr r3, [pc, #164] @ 2ae4ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -91887,31 +91887,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 2533b4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ca8fc │ │ │ │ + bl 9ca91c │ │ │ │ b 2ae488 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bff40 │ │ │ │ + bl 9bff60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ca94c │ │ │ │ + bl 9ca96c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2ae47c │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ b 2ae3fc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, ip, asr sl @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, pc, r0, lsr #20 │ │ │ │ - ldrsbeq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsheq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 002ae4b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91925,15 +91925,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 2549a4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9c0048 │ │ │ │ + bl 9c0068 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2ae55c │ │ │ │ cmp r5, #3 │ │ │ │ beq 2ae5c0 │ │ │ │ ldr r2, [pc, #256] @ 2ae620 │ │ │ │ ldr r3, [pc, #248] @ 2ae61c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -91960,31 +91960,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 2533b4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ca8fc │ │ │ │ + bl 9ca91c │ │ │ │ b 2ae5a4 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bff40 │ │ │ │ + bl 9bff60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ca94c │ │ │ │ + bl 9ca96c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2ae598 │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ b 2ae518 │ │ │ │ ldr r2, [pc, #96] @ 2ae628 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bffe8 │ │ │ │ + bl 9c0008 │ │ │ │ ldr r2, [pc, #80] @ 2ae62c │ │ │ │ ldr r3, [pc, #60] @ 2ae61c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91992,58 +91992,58 @@ │ │ │ │ bne 2ae614 │ │ │ │ ldr r2, [pc, #48] @ 2ae630 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9bffe8 │ │ │ │ + b 9c0008 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r8, asr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, pc, r4, lsl #18 │ │ │ │ - ldrheq r1, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - ldrheq r6, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsbeq r1, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq r6, [ip], #-144 @ 0xffffff70 @ │ │ │ │ addseq ip, pc, r8, asr #16 │ │ │ │ - rsbseq sl, r8, r0, asr #6 │ │ │ │ + rsbseq sl, r8, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 2557cc │ │ │ │ mov r5, r0 │ │ │ │ - bl 75b01c │ │ │ │ + bl 75b03c │ │ │ │ cmp r4, r0 │ │ │ │ beq 2ae71c │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b834 │ │ │ │ + bl 75b854 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r3, [pc, #152] @ 2ae728 │ │ │ │ ldr r1, [pc, #152] @ 2ae72c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #124] @ 2ae730 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7584b4 │ │ │ │ + bl 7584d4 │ │ │ │ ldr r1, [pc, #108] @ 2ae734 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 25447c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -92062,29 +92062,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253114 │ │ │ │ ldr r8, [pc, #20] @ 2ae738 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2ae680 │ │ │ │ - rsbseq sp, ip, ip, lsr #27 │ │ │ │ - rsbseq r1, r3, ip, lsl #15 │ │ │ │ + rsbseq sp, ip, ip, asr #27 │ │ │ │ + rsbseq r1, r3, ip, lsr #15 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbseq sp, ip, ip, lsl sp │ │ │ │ + rsbseq sp, ip, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 75b834 │ │ │ │ + bl 75b854 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 75b834 │ │ │ │ + bl 75b854 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 254d94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -92119,21 +92119,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 2ae8e0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983f04 │ │ │ │ + bl 983f24 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2ae8c0 │ │ │ │ mov r1, sp │ │ │ │ - bl 8bf0dc │ │ │ │ + bl 8bf0fc │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2ae87c │ │ │ │ mov r0, r5 │ │ │ │ bl 580f30 │ │ │ │ ldr r2, [pc, #164] @ 2ae8e4 │ │ │ │ @@ -92158,34 +92158,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 2ae8e8 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2ae890 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93eda8 │ │ │ │ + bl 93edc8 │ │ │ │ ldr r1, [sp] │ │ │ │ b 2ae830 │ │ │ │ ldr r1, [pc, #36] @ 2ae8ec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 2ae838 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r0, asr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, ip, lsl #27 │ │ │ │ + rsbseq sl, r9, ip, lsr #27 │ │ │ │ addseq ip, pc, r4, ror #11 │ │ │ │ - @ instruction: 0x0073159c │ │ │ │ - rsbseq r1, r3, ip, ror #10 │ │ │ │ + ldrheq r1, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r1, r3, ip, lsl #11 │ │ │ │ │ │ │ │ 002ae8f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 2aea70 │ │ │ │ @@ -92198,44 +92198,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983e78 │ │ │ │ + bl 983e98 │ │ │ │ ldr r1, [pc, #312] @ 2aea7c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #296] @ 2aea80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #280] @ 2aea84 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 2aea00 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75c770 │ │ │ │ + bl 75c790 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aea34 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 75ae08 │ │ │ │ + bl 75ae28 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 580f30 │ │ │ │ ldr r2, [pc, #196] @ 2aea88 │ │ │ │ ldr r3, [pc, #172] @ 2aea74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92250,50 +92250,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 985674 │ │ │ │ + bl 985694 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2ae9b4 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8bf288 │ │ │ │ + bl 8bf2a8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2ae9b4 │ │ │ │ ldr r2, [pc, #80] @ 2aea8c │ │ │ │ ldr r3, [pc, #80] @ 2aea90 │ │ │ │ ldr r1, [pc, #80] @ 2aea94 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 99aa90 │ │ │ │ + bl 99aab0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2ae9b4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, ip, lsl r5 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, r3, r8, lsl r5 │ │ │ │ - rsbseq sl, r9, r0, asr #24 │ │ │ │ - rsbseq r7, ip, ip, lsr #8 │ │ │ │ - rsbseq r2, fp, r0, lsr r3 │ │ │ │ + rsbseq r1, r3, r8, lsr r5 │ │ │ │ + rsbseq sl, r9, r0, ror #24 │ │ │ │ + rsbseq r7, ip, ip, asr #8 │ │ │ │ + rsbseq r2, fp, r0, asr r3 │ │ │ │ addseq ip, pc, r0, ror #8 │ │ │ │ - rsbseq sl, sl, r4, lsr #18 │ │ │ │ - addeq r8, r3, ip, lsr #31 │ │ │ │ - ldrsheq r1, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq sl, sl, r4, asr #18 │ │ │ │ + addeq r8, r3, ip, asr #31 │ │ │ │ + rsbseq r1, r3, r8, lsl r4 │ │ │ │ │ │ │ │ 002aea98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 2aebf4 │ │ │ │ @@ -92305,26 +92305,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #280] @ 2aec00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bf334 │ │ │ │ + bl 8bf354 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2aeb9c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2aeb40 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -92351,24 +92351,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9859bc │ │ │ │ + bl 9859dc │ │ │ │ b 2aeb40 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98594c │ │ │ │ + bl 98596c │ │ │ │ ldr r1, [pc, #92] @ 2aec08 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2531ec │ │ │ │ b 2aeb1c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2aec0c │ │ │ │ ldr r1, [pc, #52] @ 2aec10 │ │ │ │ @@ -92377,21 +92377,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq ip, pc, r4, ror r3 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq sl, [r9], #-172 @ 0xffffff54 @ │ │ │ │ - @ instruction: 0x007c729c │ │ │ │ + ldrsbeq sl, [r9], #-172 @ 0xffffff54 @ │ │ │ │ + ldrheq r7, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ @ instruction: 0x009fc2d0 │ │ │ │ - rsbseq r9, r8, r8, ror #17 │ │ │ │ - addeq r8, r3, r4, lsr #28 │ │ │ │ - rsbseq r1, r3, r4, ror r2 │ │ │ │ - rsbseq r1, r3, ip, lsl #5 │ │ │ │ + rsbseq r9, r8, r8, lsl #18 │ │ │ │ + addeq r8, r3, r4, asr #28 │ │ │ │ + @ instruction: 0x00731294 │ │ │ │ + rsbseq r1, r3, ip, lsr #5 │ │ │ │ │ │ │ │ 002aec18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -92403,21 +92403,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 2aed24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983f04 │ │ │ │ + bl 983f24 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2aecdc │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 75c770 │ │ │ │ + bl 75c790 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2aed00 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2aece8 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -92435,36 +92435,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ mov r1, r0 │ │ │ │ b 2aec8c │ │ │ │ ldr r1, [pc, #60] @ 2aed2c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 2aec98 │ │ │ │ ldr r1, [pc, #40] @ 2aed30 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 2aec98 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r8, ror #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, r4, lsr r9 │ │ │ │ + rsbseq sl, r9, r4, asr r9 │ │ │ │ addseq ip, pc, r4, lsl #3 │ │ │ │ - rsbseq r1, r3, r0, asr #3 │ │ │ │ - rsbseq r1, r3, r4, lsl #3 │ │ │ │ + rsbseq r1, r3, r0, ror #3 │ │ │ │ + rsbseq r1, r3, r4, lsr #3 │ │ │ │ │ │ │ │ 002aed34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 2aede0 │ │ │ │ @@ -92476,19 +92476,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2aede8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75e584 │ │ │ │ + bl 75e5a4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 580f30 │ │ │ │ ldr r2, [pc, #76] @ 2aedec │ │ │ │ ldr r3, [pc, #64] @ 2aede4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92504,15 +92504,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, ip, asr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, ip, ip, lsl sp │ │ │ │ + rsbseq sp, ip, ip, lsr sp │ │ │ │ addseq ip, pc, r4, lsl #1 │ │ │ │ │ │ │ │ 002aedf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92525,19 +92525,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2aeea4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75e6d4 │ │ │ │ + bl 75e6f4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 580f30 │ │ │ │ ldr r2, [pc, #76] @ 2aeea8 │ │ │ │ ldr r3, [pc, #64] @ 2aeea0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92553,15 +92553,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r0, lsl r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00761990 │ │ │ │ + ldrheq r1, [r6], #-144 @ 0xffffff70 @ │ │ │ │ addseq fp, pc, r8, asr #31 │ │ │ │ │ │ │ │ 002aeeac : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -92573,43 +92573,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 2549a4 │ │ │ │ ldr r8, [pc, #120] @ 2aef5c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9c0048 │ │ │ │ + bl 9c0068 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7584cc │ │ │ │ + bl 7584ec │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2aef50 │ │ │ │ mov r4, r9 │ │ │ │ b 2aef18 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2aef50 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 758098 │ │ │ │ + bl 7580b8 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aef0c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bffe8 │ │ │ │ + bl 9c0008 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2aef18 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2546a4 │ │ │ │ - ldrsheq r0, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r1, r3, r4, lsl r0 │ │ │ │ │ │ │ │ 002aef60 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -92618,19 +92618,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 2549a4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9c0048 │ │ │ │ + bl 9c0068 │ │ │ │ ldr r0, [pc, #112] @ 2af014 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bf0dc │ │ │ │ + bl 8bf0fc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2af008 │ │ │ │ ldr r8, [pc, #92] @ 2af018 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2aefd0 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -92642,26 +92642,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 2536fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aefc4 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bffe8 │ │ │ │ + bl 9c0008 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2aefd0 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 93eda8 │ │ │ │ - rsbseq r0, r3, r0, asr #30 │ │ │ │ - rsbseq r0, r3, r4, lsr pc │ │ │ │ + b 93edc8 │ │ │ │ + rsbseq r0, r3, r0, ror #30 │ │ │ │ + rsbseq r0, r3, r4, asr pc │ │ │ │ ldr r0, [pc, #4] @ 2af028 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addseq r7, r1, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2af0c8 │ │ │ │ ldr r2, [pc, #132] @ 2af0cc │ │ │ │ @@ -92669,44 +92669,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #100] @ 2af0d4 │ │ │ │ ldr r1, [pc, #100] @ 2af0d8 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #68] @ 2af0dc │ │ │ │ ldr r3, [pc, #68] @ 2af0e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r8, [r3], r4 │ │ │ │ - rsbseq r0, r3, r4, lsr #29 │ │ │ │ - rsbseq r0, r3, ip, ror lr │ │ │ │ - rsbseq r0, r3, r8, lsr #29 │ │ │ │ - rsbseq r0, r3, r0, asr #29 │ │ │ │ + strdeq r8, [r3], r4 │ │ │ │ + rsbseq r0, r3, r4, asr #29 │ │ │ │ + @ instruction: 0x00730e9c │ │ │ │ + rsbseq r0, r3, r8, asr #29 │ │ │ │ + rsbseq r0, r3, r0, ror #29 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 2af178 │ │ │ │ @@ -92716,15 +92716,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 2af180 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af150 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92736,21 +92736,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 2af188 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2af130 │ │ │ │ - addeq r8, r3, r4, lsr #18 │ │ │ │ + addeq r8, r3, r4, asr #18 │ │ │ │ + rsbseq r0, r3, ip, asr lr │ │ │ │ + rsbseq r0, r3, r4, ror lr │ │ │ │ + rsbseq r0, r3, ip, asr lr │ │ │ │ rsbseq r0, r3, ip, lsr lr │ │ │ │ - rsbseq r0, r3, r4, asr lr │ │ │ │ - rsbseq r0, r3, ip, lsr lr │ │ │ │ - rsbseq r0, r3, ip, lsl lr │ │ │ │ │ │ │ │ 002af18c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 2af560 │ │ │ │ @@ -92767,15 +92767,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr fp, [pc, #900] @ 2af574 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 2af578 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -92876,27 +92876,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 2af58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2af29c │ │ │ │ bl 2546f8 │ │ │ │ ldr r3, [pc, #436] @ 2af590 │ │ │ │ ldr ip, [pc, #436] @ 2af594 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 2af598 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -92904,15 +92904,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 2af2dc │ │ │ │ ldr r3, [pc, #380] @ 2af59c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -92929,22 +92929,22 @@ │ │ │ │ beq 2af530 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2af5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2af218 │ │ │ │ ldr r3, [pc, #264] @ 2af5a4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af2d4 │ │ │ │ @@ -92963,63 +92963,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2af5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2af2d4 │ │ │ │ ldr r0, [pc, #140] @ 2af5ac │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2af29c │ │ │ │ ldr r0, [pc, #120] @ 2af5b0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2af218 │ │ │ │ ldr r0, [pc, #100] @ 2af5b4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2af2d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r3, ip, ror r8 │ │ │ │ + umulleq r8, r3, ip, r8 │ │ │ │ addseq fp, pc, ip, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r3, ip, ror sp │ │ │ │ - rsbseq r0, r3, r0, lsr #27 │ │ │ │ + @ instruction: 0x00730d9c │ │ │ │ + rsbseq r0, r3, r0, asr #27 │ │ │ │ addseq fp, pc, r0, lsr ip @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, pc, r0, asr #22 │ │ │ │ andeq r2, r0, r4, asr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r0, r3, r8, lsl #25 │ │ │ │ - addeq r8, r3, r8, lsr r6 │ │ │ │ - rsbseq r0, r3, r0, asr #24 │ │ │ │ - rsbseq r0, r3, r8, lsl #23 │ │ │ │ + rsbseq r0, r3, r8, lsr #25 │ │ │ │ + addeq r8, r3, r8, asr r6 │ │ │ │ + rsbseq r0, r3, r0, ror #24 │ │ │ │ + rsbseq r0, r3, r8, lsr #23 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - rsbseq r0, r3, r0, lsr fp │ │ │ │ + rsbseq r0, r3, r0, asr fp │ │ │ │ andeq r3, r0, r0, ror #3 │ │ │ │ - ldrsbeq r0, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r0, r3, r0, lsl #23 │ │ │ │ - ldrheq r0, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsbeq r0, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + ldrsheq r0, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r0, r3, r0, lsr #23 │ │ │ │ + ldrsbeq r0, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsheq r0, [r3], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2af608 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 2af60c │ │ │ │ @@ -93027,28 +93027,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2af18c │ │ │ │ - addeq r8, r3, r8, asr #8 │ │ │ │ - rsbseq r0, r3, r8, ror #22 │ │ │ │ - rsbseq r0, r3, ip, lsl #23 │ │ │ │ + addeq r8, r3, r8, ror #8 │ │ │ │ + rsbseq r0, r3, r8, lsl #23 │ │ │ │ + rsbseq r0, r3, ip, lsr #23 │ │ │ │ │ │ │ │ 002af614 : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 2af624 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99d0d0 │ │ │ │ + b 99d0f0 │ │ │ │ adceq r3, pc, r4, lsl #1 │ │ │ │ │ │ │ │ 002af628 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 2af668 │ │ │ │ ldr r3, [pc, #68] @ 2af67c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -93129,23 +93129,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2af8ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2af7b4 │ │ │ │ ldr r3, [pc, #312] @ 2af8dc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2af804 │ │ │ │ mov r4, #1 │ │ │ │ @@ -93187,55 +93187,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2af8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2af7b0 │ │ │ │ ldr r0, [pc, #96] @ 2af8f8 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2af7b0 │ │ │ │ ldr r0, [pc, #72] @ 2af8fc │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2af7b4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, r4, lsl #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, pc, r4, ror r7 @ │ │ │ │ ldrdeq r2, [pc], r4 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r0, lsl #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r0, r3, r4, lsr sl │ │ │ │ + rsbseq r0, r3, r4, asr sl │ │ │ │ addseq fp, pc, r8, ror #12 │ │ │ │ - rsbseq r0, r3, r0, asr #18 │ │ │ │ - rsbseq r0, r3, r4, ror #18 │ │ │ │ - rsbseq r0, r3, r8, asr #18 │ │ │ │ + rsbseq r0, r3, r0, ror #18 │ │ │ │ + rsbseq r0, r3, r4, lsl #19 │ │ │ │ + rsbseq r0, r3, r8, ror #18 │ │ │ │ │ │ │ │ 002af900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -93259,15 +93259,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2afa24 │ │ │ │ ldr r5, [pc, #292] @ 2afa90 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99d13c │ │ │ │ + bl 99d15c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 2af9e0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -93333,20 +93333,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq fp, pc, r4, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r2, pc, r4, lsr sp @ │ │ │ │ ldrdeq r2, [pc], r4 @ │ │ │ │ addseq fp, pc, ip, lsr r4 @ │ │ │ │ - addeq r8, r3, r4, lsl #1 │ │ │ │ - rsbseq r0, r3, ip, lsr r7 │ │ │ │ - rsbseq r0, r3, ip, lsl #16 │ │ │ │ - addeq r8, r3, ip, asr r0 │ │ │ │ - rsbseq r0, r3, r4, lsl r7 │ │ │ │ - ldrheq r0, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r8, r3, r4, lsr #1 │ │ │ │ + rsbseq r0, r3, ip, asr r7 │ │ │ │ + rsbseq r0, r3, ip, lsr #16 │ │ │ │ + addeq r8, r3, ip, ror r0 │ │ │ │ + rsbseq r0, r3, r4, lsr r7 │ │ │ │ + ldrsbeq r0, [r3], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 002afab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -93414,15 +93414,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 2afbd4 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 2afba4 │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99d100 │ │ │ │ + b 99d120 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -93545,17 +93545,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2afdbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r7, r3, r0, lsr sp │ │ │ │ - rsbseq r0, r3, r8, ror #7 │ │ │ │ - ldrsbeq r0, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r7, r3, r0, asr sp │ │ │ │ + rsbseq r0, r3, r8, lsl #8 │ │ │ │ + ldrsheq r0, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 002afdc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2aff3c │ │ │ │ @@ -93593,15 +93593,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 2aff58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 99d13c │ │ │ │ + bl 99d15c │ │ │ │ ldr r2, [pc, #228] @ 2aff5c │ │ │ │ ldr r3, [pc, #196] @ 2aff40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93632,41 +93632,41 @@ │ │ │ │ beq 2aff28 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2aff6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2afe18 │ │ │ │ ldr r0, [pc, #64] @ 2aff70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2afe18 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, ip, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, pc, r8, lsr r0 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r2, pc, r0, lsl #17 │ │ │ │ adceq r2, pc, r8, ror r8 @ │ │ │ │ adceq r2, pc, r0, ror #16 │ │ │ │ adceq r2, pc, r8, asr #16 │ │ │ │ addseq sl, pc, ip, lsr #31 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r0, r3, ip, ror r3 │ │ │ │ - @ instruction: 0x00730394 │ │ │ │ + @ instruction: 0x0073039c │ │ │ │ + ldrheq r0, [r3], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 002aff74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -93714,20 +93714,20 @@ │ │ │ │ bl 255bb0 │ │ │ │ mov r2, #1 │ │ │ │ b 2affe4 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2b004c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addseq r6, r1, r8, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 2b0060 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addseq r6, r1, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 2b00fc │ │ │ │ ldr r3, [pc, #128] @ 2b0100 │ │ │ │ @@ -93738,45 +93738,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b6fc │ │ │ │ + bl 75b71c │ │ │ │ ldr r3, [pc, #84] @ 2b0108 │ │ │ │ ldr r2, [pc, #84] @ 2b010c │ │ │ │ ldr r1, [pc, #84] @ 2b0110 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 759304 │ │ │ │ + bl 759324 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq sl, pc, r0, lsr #27 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ - rsbseq r2, r7, r4, ror r6 │ │ │ │ + @ instruction: 0x00772694 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsbseq r0, r3, ip, lsl r2 │ │ │ │ - ldrdeq r1, [r2], r8 │ │ │ │ + rsbseq r0, r3, ip, lsr r2 │ │ │ │ + strdeq r1, [r2], r8 │ │ │ │ ldr r0, [pc, #4] @ 2b0120 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99b840 │ │ │ │ - rsbseq r0, r3, ip, asr #3 │ │ │ │ + b 99b860 │ │ │ │ + rsbseq r0, r3, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -93864,39 +93864,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b02fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b020c │ │ │ │ ldr r0, [pc, #52] @ 2b0300 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b020c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, r0, asr ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, pc, r0, lsr ip @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sl, pc, r8, lsl #24 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r0, r3, r8, asr r0 │ │ │ │ - rsbseq r0, r3, r4, ror r0 │ │ │ │ + rsbseq r0, r3, r8, ror r0 │ │ │ │ + @ instruction: 0x00730094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 2b04e0 │ │ │ │ ldr r2, [pc, #452] @ 2b04e4 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -93941,18 +93941,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b0390 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 2b0424 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #272] @ 2b04f0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ ldr r2, [pc, #264] @ 2b04f4 │ │ │ │ ldr r3, [pc, #244] @ 2b04e4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -93960,15 +93960,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b04dc │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ ldr r3, [pc, #204] @ 2b04f8 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b03d0 │ │ │ │ @@ -93990,44 +93990,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2b0508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b03d0 │ │ │ │ ldr r7, [pc, #40] @ 2b04ec │ │ │ │ mov r4, #0 │ │ │ │ b 2b03c0 │ │ │ │ ldr r0, [pc, #60] @ 2b050c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b03d0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, r4, lsl #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, pc, r0, ror #21 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq sl, pc, r8, lsr sl @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq pc, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq pc, r2, r0, asr #29 │ │ │ │ + ldrsbeq pc, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq pc, r2, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -94053,15 +94053,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b0568 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94076,27 +94076,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 2b0628 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #32] @ 2b0628 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2b06f0 │ │ │ │ @@ -94104,75 +94104,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 2b06f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2b0680 │ │ │ │ bl 2b01bc │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 2b06a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 2b06d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 253648 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r7, r3, r4, asr #9 │ │ │ │ - rsbseq pc, r2, ip, asr sp @ │ │ │ │ - rsbseq pc, r2, r0, ror sp @ │ │ │ │ + addeq r7, r3, r4, ror #9 │ │ │ │ + rsbseq pc, r2, ip, ror sp @ │ │ │ │ + @ instruction: 0x0072fd90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 2b0968 │ │ │ │ ldr r2, [pc, #596] @ 2b096c │ │ │ │ ldr r1, [pc, #596] @ 2b0970 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #568] @ 2b0974 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2b0900 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b11d0 │ │ │ │ + bl 9b11f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ ldr ip, [pc, #520] @ 2b0978 │ │ │ │ ldr r6, [pc, #520] @ 2b097c │ │ │ │ @@ -94180,48 +94180,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 2b0980 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b08c4 │ │ │ │ ldr r7, [pc, #472] @ 2b0984 │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b086c │ │ │ │ mov r0, #5 │ │ │ │ - bl 751e88 │ │ │ │ + bl 751ea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b086c │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b07f4 │ │ │ │ b 2b0808 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0808 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b07e4 │ │ │ │ ldr r1, [pc, #376] @ 2b0988 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b0914 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -94298,23 +94298,23 @@ │ │ │ │ bne 2b093c │ │ │ │ b 2b08a4 │ │ │ │ ldr r3, [pc, #52] @ 2b0990 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 2b0844 │ │ │ │ - strdeq r7, [r3], r4 │ │ │ │ - @ instruction: 0x0072fc90 │ │ │ │ - rsbseq pc, r2, r4, lsr #25 │ │ │ │ + addeq r7, r3, r4, lsl r4 │ │ │ │ + ldrheq pc, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq pc, r2, r4, asr #25 │ │ │ │ adceq r1, pc, r8, ror pc @ │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ @ instruction: 0x00a08dbc │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbseq pc, r2, ip, lsr #24 │ │ │ │ - rsbseq pc, r2, r8, asr #23 │ │ │ │ + rsbseq pc, r2, ip, asr #24 │ │ │ │ + rsbseq pc, r2, r8, ror #23 │ │ │ │ adceq r8, r0, r8, asr #25 │ │ │ │ adceq r8, r0, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 2b09f8 │ │ │ │ @@ -94326,96 +94326,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 97b18c │ │ │ │ - addeq r7, r3, r8, asr r1 │ │ │ │ - rsbseq pc, r2, r4, lsl sl @ │ │ │ │ - rsbseq pc, r2, r8, ror #19 │ │ │ │ + b 97b1ac │ │ │ │ + addeq r7, r3, r8, ror r1 │ │ │ │ + rsbseq pc, r2, r4, lsr sl @ │ │ │ │ + rsbseq pc, r2, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2b0a84 │ │ │ │ ldr r2, [pc, #104] @ 2b0a88 │ │ │ │ ldr r1, [pc, #104] @ 2b0a8c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2b0a64 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 758844 │ │ │ │ + b 758864 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r7, [r3], r0 │ │ │ │ - rsbseq pc, r2, r4, lsl #19 │ │ │ │ + addeq r7, r3, r0, lsl r1 │ │ │ │ rsbseq pc, r2, r4, lsr #19 │ │ │ │ + rsbseq pc, r2, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 2b0af8 │ │ │ │ ldr r5, [pc, #92] @ 2b0b14 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 2b0af8 │ │ │ │ ldr r0, [pc, #68] @ 2b0b18 │ │ │ │ ldr r2, [pc, #68] @ 2b0b1c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq pc, r2, r4, lsr #18 │ │ │ │ - addeq r7, r3, ip, lsr r0 │ │ │ │ - rsbseq pc, r2, ip, asr #17 │ │ │ │ + rsbseq pc, r2, r4, asr #18 │ │ │ │ + addeq r7, r3, ip, asr r0 │ │ │ │ + rsbseq pc, r2, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94436,24 +94436,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b13cc │ │ │ │ + b 9b13ec │ │ │ │ │ │ │ │ 002b0b94 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 9b13cc │ │ │ │ + b 9b13ec │ │ │ │ │ │ │ │ 002b0bb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -94476,41 +94476,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b13cc │ │ │ │ + b 9b13ec │ │ │ │ │ │ │ │ 002b0c24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b14d0 │ │ │ │ + bl 9b14f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0c60 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b11e8 │ │ │ │ - bl 9afdf0 │ │ │ │ + b 9b1208 │ │ │ │ + bl 9afe10 │ │ │ │ ldr r3, [pc, #20] @ 2b0c80 │ │ │ │ ldr r1, [pc, #20] @ 2b0c84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9aee84 │ │ │ │ + bl 9aeea4 │ │ │ │ b 2b0c4c │ │ │ │ - rsbseq pc, r2, r4, lsl #15 │ │ │ │ + rsbseq pc, r2, r4, lsr #15 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 002b0c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94535,23 +94535,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #176] @ 2b0db8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 2b0d70 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -94563,15 +94563,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b4368 │ │ │ │ + b 9b4388 │ │ │ │ ldr r3, [pc, #68] @ 2b0dbc │ │ │ │ ldr r1, [pc, #68] @ 2b0dc0 │ │ │ │ ldr r0, [pc, #68] @ 2b0dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -94583,20 +94583,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - umulleq r6, r3, r4, sp │ │ │ │ - rsbseq pc, r2, r8, lsl #13 │ │ │ │ - rsbseq pc, r2, r0, lsr #13 │ │ │ │ - addeq r6, r3, r0, ror sp │ │ │ │ - rsbseq pc, r2, r4, ror #12 │ │ │ │ - rsbseq pc, r2, r0, ror r6 @ │ │ │ │ + @ instruction: 0x00836db4 │ │ │ │ + rsbseq pc, r2, r8, lsr #13 │ │ │ │ + rsbseq pc, r2, r0, asr #13 │ │ │ │ + umulleq r6, r3, r0, sp │ │ │ │ + rsbseq pc, r2, r4, lsl #13 │ │ │ │ + @ instruction: 0x0072f690 │ │ │ │ │ │ │ │ 002b0dd4 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002b0ddc : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -94662,16 +94662,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x00836cbc │ │ │ │ - addeq r6, r3, ip, lsl #25 │ │ │ │ + ldrdeq r6, [r3], ip │ │ │ │ + addeq r6, r3, ip, lsr #25 │ │ │ │ │ │ │ │ 002b0ed0 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -94718,17 +94718,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umulleq r6, r3, r4, fp │ │ │ │ - rsbseq pc, r2, r4, lsl #9 │ │ │ │ - ldrheq pc, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x00836bb4 │ │ │ │ + rsbseq pc, r2, r4, lsr #9 │ │ │ │ + ldrsbeq pc, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 002b0fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -94817,30 +94817,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2b11b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b1010 │ │ │ │ ldr r0, [pc, #112] @ 2b11b8 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b1010 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2b11bc │ │ │ │ ldr r1, [pc, #80] @ 2b11c0 │ │ │ │ ldr r0, [pc, #80] @ 2b11c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -94851,23 +94851,23 @@ │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r9, pc, r0, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, pc, ip, lsr #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009f9dd8 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq pc, r2, r4, asr #8 │ │ │ │ + rsbseq pc, r2, r4, ror #8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq pc, r2, ip, lsr #6 │ │ │ │ - rsbseq pc, r2, r0, ror #6 │ │ │ │ - addeq r6, r3, r0, lsr #19 │ │ │ │ - rsbseq pc, r2, ip, lsl #5 │ │ │ │ - rsbseq pc, r2, r4, ror r3 @ │ │ │ │ + rsbseq pc, r2, ip, asr #6 │ │ │ │ + rsbseq pc, r2, r0, lsl #7 │ │ │ │ + addeq r6, r3, r0, asr #19 │ │ │ │ + rsbseq pc, r2, ip, lsr #5 │ │ │ │ + @ instruction: 0x0072f394 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 002b11cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -94929,41 +94929,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2b1338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b1220 │ │ │ │ ldr r0, [pc, #60] @ 2b133c │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b1220 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, pc, r0, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, pc, r0, lsr #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq r9, pc, r0, ror #23 │ │ │ │ andeq r1, r0, r4, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq pc, r2, r0, lsr #4 │ │ │ │ - rsbseq pc, r2, r8, lsr r2 @ │ │ │ │ + rsbseq pc, r2, r0, asr #4 │ │ │ │ + rsbseq pc, r2, r8, asr r2 @ │ │ │ │ │ │ │ │ 002b1340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 2b1488 │ │ │ │ @@ -95025,39 +95025,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b14a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b139c │ │ │ │ ldr r0, [pc, #52] @ 2b14ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b139c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, pc, ip, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, pc, r0, lsr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, pc, r0, ror sl @ │ │ │ │ andeq r1, r0, r4, ror #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq pc, [r2], #-4 @ │ │ │ │ - rsbseq pc, r2, r8, lsl r1 @ │ │ │ │ + rsbseq pc, r2, r4, lsl r1 @ │ │ │ │ + rsbseq pc, r2, r8, lsr r1 @ │ │ │ │ │ │ │ │ 002b14b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -95151,17 +95151,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, pc, r8, asr r9 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r3, r8, lsl r6 │ │ │ │ + addeq r6, r3, r8, lsr r6 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x00836db8 │ │ │ │ + ldrdeq r6, [r3], r8 │ │ │ │ addseq r9, pc, ip, lsr #16 │ │ │ │ │ │ │ │ 002b164c : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 2b01bc │ │ │ │ @@ -95189,23 +95189,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 2b1808 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9d8770 │ │ │ │ + bl 9d8790 │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d8770 │ │ │ │ + bl 9d8790 │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 2b178c │ │ │ │ @@ -95289,18 +95289,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 2b185c │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ab38 │ │ │ │ - strdeq r6, [r3], r0 │ │ │ │ - @ instruction: 0x0072ed94 │ │ │ │ - ldrsbeq lr, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + b 99ab58 │ │ │ │ + addeq r6, r3, r0, lsl r3 │ │ │ │ + ldrheq lr, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsheq lr, [r2], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 002b1860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95314,31 +95314,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 2b18dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r3, [pc, #36] @ 2b18e0 │ │ │ │ ldr r1, [pc, #36] @ 2b18e4 │ │ │ │ ldr r0, [pc, #36] @ 2b18e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r2, r8, asr #26 │ │ │ │ - addeq r6, r3, r0, asr r2 │ │ │ │ - rsbseq lr, r2, r0, asr #22 │ │ │ │ - rsbseq lr, r2, ip, lsl sp │ │ │ │ + rsbseq lr, r2, r8, ror #26 │ │ │ │ + addeq r6, r3, r0, ror r2 │ │ │ │ + rsbseq lr, r2, r0, ror #22 │ │ │ │ + rsbseq lr, r2, ip, lsr sp │ │ │ │ │ │ │ │ 002b18ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2b1ec8 │ │ │ │ @@ -95431,27 +95431,27 @@ │ │ │ │ beq 2b1de4 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b1ca4 │ │ │ │ ldr r5, [pc, #1136] @ 2b1edc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 2b1bfc │ │ │ │ ldr ip, [pc, #1108] @ 2b1ee0 │ │ │ │ ldr r2, [pc, #1108] @ 2b1ee4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2b1af8 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1ad8 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -95502,15 +95502,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2b1efc │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r6, [pc, #868] @ 2b1f00 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1e0c │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -95532,27 +95532,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b0124 │ │ │ │ b 2b1a64 │ │ │ │ ldr r5, [pc, #776] @ 2b1f0c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b1af8 │ │ │ │ ldr ip, [pc, #756] @ 2b1f10 │ │ │ │ ldr r2, [pc, #756] @ 2b1f14 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ bl 2c0814 │ │ │ │ b 2b1af8 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b1dd4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -95569,15 +95569,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2b1f24 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2b1b94 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b1a64 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -95613,15 +95613,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2b1f34 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2b1b94 │ │ │ │ ldr r3, [pc, #476] @ 2b1f38 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b1948 │ │ │ │ ldr r3, [pc, #460] @ 2b1f3c │ │ │ │ @@ -95638,22 +95638,22 @@ │ │ │ │ beq 2b1e84 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2b1f44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b1948 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b1a10 │ │ │ │ b 2b1c64 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -95695,15 +95695,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2b1e68 │ │ │ │ ldr r0, [pc, #196] @ 2b1f50 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b1948 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2b1f54 │ │ │ │ ldr r1, [pc, #172] @ 2b1f58 │ │ │ │ ldr r0, [pc, #172] @ 2b1f5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -95713,47 +95713,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r9, pc, r0, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, pc, r8, lsl #10 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r0, pc, r4, ror #26 │ │ │ │ - rsbseq lr, r2, ip, ror #18 │ │ │ │ - addeq r6, r3, r4, lsl #1 │ │ │ │ - rsbseq lr, r2, r8, lsl r9 │ │ │ │ + rsbseq lr, r2, ip, lsl #19 │ │ │ │ + addeq r6, r3, r4, lsr #1 │ │ │ │ + rsbseq lr, r2, r8, lsr r9 │ │ │ │ addseq r9, pc, r4, lsr #6 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - addeq r5, r3, r0, lsr #31 │ │ │ │ - rsbseq lr, r2, ip, ror r8 │ │ │ │ - rsbseq lr, r2, r4, lsl fp │ │ │ │ + addeq r5, r3, r0, asr #31 │ │ │ │ + @ instruction: 0x0072e89c │ │ │ │ + rsbseq lr, r2, r4, lsr fp │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ adceq r0, pc, r8, lsl fp @ │ │ │ │ adceq r0, pc, r4, ror #21 │ │ │ │ ldrdeq r0, [pc], r4 @ │ │ │ │ - rsbseq lr, r2, ip, lsl #22 │ │ │ │ - strdeq r5, [r3], r4 │ │ │ │ - rsbseq lr, r2, r8, lsl #15 │ │ │ │ - umulleq r5, r3, r4, lr │ │ │ │ - rsbseq lr, r2, ip, asr sl │ │ │ │ - rsbseq lr, r2, r0, ror r7 │ │ │ │ + rsbseq lr, r2, ip, lsr #22 │ │ │ │ + addeq r5, r3, r4, lsl pc │ │ │ │ + rsbseq lr, r2, r8, lsr #15 │ │ │ │ + @ instruction: 0x00835eb4 │ │ │ │ + rsbseq lr, r2, ip, ror sl │ │ │ │ + @ instruction: 0x0072e790 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r5, r3, r4, ror #27 │ │ │ │ - rsbseq lr, r2, r8, lsl #19 │ │ │ │ - rsbseq lr, r2, r0, asr #13 │ │ │ │ + addeq r5, r3, r4, lsl #28 │ │ │ │ + rsbseq lr, r2, r8, lsr #19 │ │ │ │ + rsbseq lr, r2, r0, ror #13 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r3, r0, r0, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r2, ip, asr r8 │ │ │ │ - strdeq r5, [r3], ip │ │ │ │ - ldrdeq r5, [r3], r4 │ │ │ │ - ldrsbeq lr, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - addeq r5, r3, r4, ror #24 │ │ │ │ - rsbseq lr, r2, r0, asr r5 │ │ │ │ - rsbseq lr, r2, ip, asr r7 │ │ │ │ + rsbseq lr, r2, ip, ror r8 │ │ │ │ + addeq r5, r3, ip, lsl sp │ │ │ │ + strdeq r5, [r3], r4 │ │ │ │ + ldrsheq lr, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r5, r3, r4, lsl #25 │ │ │ │ + rsbseq lr, r2, r0, ror r5 │ │ │ │ + rsbseq lr, r2, ip, ror r7 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002b1f64 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -95768,15 +95768,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ │ │ │ │ 002b1fb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2b211c │ │ │ │ @@ -95845,40 +95845,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b213c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b2008 │ │ │ │ ldr r0, [pc, #56] @ 2b2140 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b2008 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, pc, r8, asr lr @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, pc, r8, lsr lr @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009f8dd4 │ │ │ │ andeq r1, r0, r0, ror fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r2, ip, lsr #12 │ │ │ │ - rsbseq lr, r2, r4, asr r6 │ │ │ │ + rsbseq lr, r2, ip, asr #12 │ │ │ │ + rsbseq lr, r2, r4, ror r6 │ │ │ │ │ │ │ │ 002b2144 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -95910,17 +95910,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2b21dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, ip, asr r9 │ │ │ │ - rsbseq lr, r2, r8, asr #4 │ │ │ │ - rsbseq lr, r2, r4, asr #11 │ │ │ │ + addeq r5, r3, ip, ror r9 │ │ │ │ + rsbseq lr, r2, r8, ror #4 │ │ │ │ + rsbseq lr, r2, r4, ror #11 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002b21e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95949,24 +95949,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #76] @ 2b22bc │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -96079,19 +96079,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2b2478 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r8, lsr #14 │ │ │ │ - strdeq r5, [r3], r0 │ │ │ │ - addeq r5, r3, r8, asr #13 │ │ │ │ - ldrheq sp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq lr, r2, ip, asr #6 │ │ │ │ + addeq r5, r3, r8, asr #14 │ │ │ │ + addeq r5, r3, r0, lsl r7 │ │ │ │ + addeq r5, r3, r8, ror #13 │ │ │ │ + ldrsbeq sp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq lr, r2, ip, ror #6 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002b247c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96287,15 +96287,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2b27f4 │ │ │ │ @@ -96325,17 +96325,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x008353b4 │ │ │ │ + ldrdeq r5, [r3], r4 │ │ │ │ + rsbseq sp, r2, r8, lsl #25 │ │ │ │ rsbseq sp, r2, r8, ror #24 │ │ │ │ - rsbseq sp, r2, r8, asr #24 │ │ │ │ │ │ │ │ 002b2820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2b28fc │ │ │ │ @@ -96346,15 +96346,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2b4dc8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b4db0 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -96385,17 +96385,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq r5, [r3], r0 │ │ │ │ - rsbseq sp, r2, r4, ror #22 │ │ │ │ - rsbseq sp, r2, r8, lsl #23 │ │ │ │ + strdeq r5, [r3], r0 │ │ │ │ + rsbseq sp, r2, r4, lsl #23 │ │ │ │ + rsbseq sp, r2, r8, lsr #23 │ │ │ │ │ │ │ │ 002b2908 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2920 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -96410,17 +96410,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2b2964 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrdeq r5, [r3], r4 │ │ │ │ - rsbseq sp, r2, r0, asr #21 │ │ │ │ - rsbseq sp, r2, r4, ror lr │ │ │ │ + strdeq r5, [r3], r4 │ │ │ │ + rsbseq sp, r2, r0, ror #21 │ │ │ │ + @ instruction: 0x0072de94 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002b2968 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2980 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -96436,17 +96436,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2b29c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r4, ror r1 │ │ │ │ - rsbseq sp, r2, r0, ror #20 │ │ │ │ - rsbseq sp, r2, r4, lsl lr │ │ │ │ + umulleq r5, r3, r4, r1 │ │ │ │ + rsbseq sp, r2, r0, lsl #21 │ │ │ │ + rsbseq sp, r2, r4, lsr lr │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002b29c8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b29e0 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -96462,17 +96462,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2b2a24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r4, lsl r1 │ │ │ │ - rsbseq sp, r2, r0, lsl #20 │ │ │ │ - ldrheq sp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + addeq r5, r3, r4, lsr r1 │ │ │ │ + rsbseq sp, r2, r0, lsr #20 │ │ │ │ + ldrsbeq sp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002b2a28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96778,17 +96778,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2b2edc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, ip, asr ip │ │ │ │ - rsbseq sp, r2, r8, asr #10 │ │ │ │ - ldrsheq sp, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r4, r3, ip, ror ip │ │ │ │ + rsbseq sp, r2, r8, ror #10 │ │ │ │ + rsbseq sp, r2, ip, lsl r9 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002b2ee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96801,33 +96801,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 2533b4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75bddc │ │ │ │ + bl 75bdfc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75b6cc │ │ │ │ + bl 75b6ec │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b2f10 │ │ │ │ ldr r3, [pc, #32] @ 2b2f70 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, r0, r8, asr #12 │ │ │ │ - rsbseq sp, r2, r0, asr #17 │ │ │ │ - rsbseq r6, r9, r8, lsl #16 │ │ │ │ + rsbseq sp, r2, r0, ror #17 │ │ │ │ + rsbseq r6, r9, r8, lsr #16 │ │ │ │ adceq pc, lr, r4, ror #14 │ │ │ │ │ │ │ │ 002b2f74 : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -96847,15 +96847,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2b2fc4 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b2fec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2fb8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -96864,15 +96864,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ umlaleq r6, r0, ip, r5 │ │ │ │ - rsbseq sp, r2, r8, lsr #8 │ │ │ │ + rsbseq sp, r2, r8, asr #8 │ │ │ │ adceq r6, r0, ip, asr #10 │ │ │ │ │ │ │ │ 002b3018 : │ │ │ │ ldr r3, [pc, #56] @ 2b3058 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -96917,27 +96917,27 @@ │ │ │ │ b 2b30c8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3130 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c39c │ │ │ │ + bl 75c3bc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r7, r0 │ │ │ │ bne 2b30bc │ │ │ │ ldr r1, [pc, #108] @ 2b3168 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ab94 │ │ │ │ + bl 75abb4 │ │ │ │ cmp sl, r0 │ │ │ │ bne 2b30bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -96950,32 +96950,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ adceq r6, r0, r8, asr #9 │ │ │ │ addseq r7, pc, r4, lsr #27 │ │ │ │ - addeq r4, r3, r8, ror sl │ │ │ │ + umulleq r4, r3, r8, sl │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq pc, r6, r4, asr r6 @ │ │ │ │ - rsbseq r7, r2, r4, lsl #8 │ │ │ │ - addeq lr, r1, r0, lsr #15 │ │ │ │ + rsbseq pc, r6, r4, ror r6 @ │ │ │ │ + rsbseq r7, r2, r4, lsr #8 │ │ │ │ + addeq lr, r1, r0, asr #15 │ │ │ │ │ │ │ │ 002b316c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 340444 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75115c │ │ │ │ + bl 75117c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b31d0 │ │ │ │ mov r1, r6 │ │ │ │ bl 2b305c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b320c │ │ │ │ mov r0, r4 │ │ │ │ @@ -96995,73 +96995,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2b3250 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99aa90 │ │ │ │ + bl 99aab0 │ │ │ │ b 2b31b0 │ │ │ │ ldr r3, [pc, #64] @ 2b3254 │ │ │ │ ldr r2, [pc, #64] @ 2b3258 │ │ │ │ ldr r1, [pc, #64] @ 2b325c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2b3260 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2b31b0 │ │ │ │ - addeq r4, r3, r0, lsr r9 │ │ │ │ - rsbseq r6, sl, ip, ror r1 │ │ │ │ - rsbseq sp, r2, r8, lsl #4 │ │ │ │ + addeq r4, r3, r0, asr r9 │ │ │ │ + @ instruction: 0x007a619c │ │ │ │ + rsbseq sp, r2, r8, lsr #4 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - strdeq r4, [r3], r8 │ │ │ │ - ldrheq sp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrsbeq sp, [r2], #-20 @ 0xffffffec @ │ │ │ │ + addeq r4, r3, r8, lsl r9 │ │ │ │ + ldrsbeq sp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsheq sp, [r2], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002b3264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2b32dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b32c0 │ │ │ │ ldr ip, [pc, #68] @ 2b32e0 │ │ │ │ ldr r2, [pc, #68] @ 2b32e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sp, r2, ip, asr r1 │ │ │ │ - addeq r4, r3, r4, ror r8 │ │ │ │ - rsbseq sp, r2, ip, lsl #2 │ │ │ │ + rsbseq sp, r2, ip, ror r1 │ │ │ │ + umulleq r4, r3, r4, r8 │ │ │ │ + rsbseq sp, r2, ip, lsr #2 │ │ │ │ │ │ │ │ 002b32e8 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -97071,62 +97071,62 @@ │ │ │ │ beq 2b333c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2b3350 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq sp, r2, r0, asr #1 │ │ │ │ + rsbseq sp, r2, r0, ror #1 │ │ │ │ │ │ │ │ 002b3354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b3394 │ │ │ │ ldr r1, [pc, #88] @ 2b33cc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b33a4 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2b33d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, r2, r8, rrx │ │ │ │ - rsbseq sp, r2, ip, asr r4 │ │ │ │ + rsbseq sp, r2, r8, lsl #1 │ │ │ │ + rsbseq sp, r2, ip, ror r4 │ │ │ │ │ │ │ │ 002b33d4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b33fc │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -97144,55 +97144,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b3438 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2b343c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - strdeq r4, [r3], r8 │ │ │ │ - rsbseq ip, r2, r8, ror #31 │ │ │ │ - ldrsheq ip, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r4, r3, r8, lsl r7 │ │ │ │ + rsbseq sp, r2, r8 │ │ │ │ + rsbseq sp, r2, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002b3440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2b3630 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3570 │ │ │ │ ldr r7, [pc, #444] @ 2b3634 │ │ │ │ ldr r2, [pc, #444] @ 2b3638 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b35fc │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2b363c │ │ │ │ ldr r1, [pc, #384] @ 2b3640 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #368] @ 2b3644 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b35cc │ │ │ │ ldr r7, [pc, #348] @ 2b3648 │ │ │ │ @@ -97200,24 +97200,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2b3500 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b35cc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ ldr r2, [pc, #312] @ 2b364c │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b34f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2b34f4 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -97230,38 +97230,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2533b4 │ │ │ │ ldr r5, [pc, #220] @ 2b3654 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b35e4 │ │ │ │ ldr r0, [pc, #196] @ 2b3658 │ │ │ │ ldr r2, [pc, #196] @ 2b365c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ bl 2c0488 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b35e4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2558f8 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b35c0 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ b 2b35c0 │ │ │ │ ldr r0, [pc, #116] @ 2b3660 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2533b4 │ │ │ │ @@ -97270,32 +97270,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2b3664 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 254134 │ │ │ │ mov r0, r3 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2b355c │ │ │ │ - rsbseq ip, r2, r0, lsl #31 │ │ │ │ - umulleq r4, r3, r8, r6 │ │ │ │ - rsbseq ip, r2, ip, lsr #30 │ │ │ │ - ldrsheq r6, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq pc, r6, ip, lsr r2 @ │ │ │ │ + rsbseq ip, r2, r0, lsr #31 │ │ │ │ + @ instruction: 0x008346b8 │ │ │ │ + rsbseq ip, r2, ip, asr #30 │ │ │ │ + rsbseq r7, r2, r8, lsl r0 │ │ │ │ + rsbseq pc, r6, ip, asr r2 @ │ │ │ │ adceq r6, r0, ip, rrx │ │ │ │ - addeq r4, r3, r8, lsr #12 │ │ │ │ - @ instruction: 0x0072ce9c │ │ │ │ - rsbseq sp, r2, r0, asr #5 │ │ │ │ - @ instruction: 0x0072d194 │ │ │ │ - addeq r4, r3, ip, ror r5 │ │ │ │ - rsbseq ip, r2, r4, lsl lr │ │ │ │ - rsbseq sp, r2, ip, lsr r2 │ │ │ │ - ldrsbeq r3, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r4, r3, r8, asr #12 │ │ │ │ + ldrheq ip, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq sp, r2, r0, ror #5 │ │ │ │ + ldrheq sp, [r2], #-20 @ 0xffffffec @ │ │ │ │ + umulleq r4, r3, ip, r5 │ │ │ │ + rsbseq ip, r2, r4, lsr lr │ │ │ │ + rsbseq sp, r2, ip, asr r2 │ │ │ │ + ldrsheq r3, [r9], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 002b3668 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -97307,37 +97307,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2b36dc │ │ │ │ ldr r5, [pc, #84] @ 2b36f4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b36dc │ │ │ │ ldr ip, [pc, #64] @ 2b36f8 │ │ │ │ ldr r2, [pc, #64] @ 2b36fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq ip, r2, ip, lsr sp │ │ │ │ - addeq r4, r3, r8, asr r4 │ │ │ │ - ldrsheq ip, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq ip, r2, ip, asr sp │ │ │ │ + addeq r4, r3, r8, ror r4 │ │ │ │ + rsbseq ip, r2, r0, lsl sp │ │ │ │ │ │ │ │ 002b3700 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2b3738 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2b3750 │ │ │ │ @@ -97529,28 +97529,28 @@ │ │ │ │ b 2b39e8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3b64 │ │ │ │ ldr r1, [pc, #728] @ 2b3cc8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b39dc │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2b39dc │ │ │ │ ldr r3, [pc, #696] @ 2b3ccc │ │ │ │ ldr r1, [pc, #696] @ 2b3cd0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75c39c │ │ │ │ + bl 75c3bc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b39dc │ │ │ │ ldr r3, [pc, #664] @ 2b3cd4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3b94 │ │ │ │ @@ -97568,28 +97568,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2b3ac8 │ │ │ │ ldr r3, [pc, #540] @ 2b3ccc │ │ │ │ ldr r1, [pc, #560] @ 2b3ce4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75baa0 │ │ │ │ + bl 75bac0 │ │ │ │ ldr r2, [pc, #536] @ 2b3ce8 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b14b0 │ │ │ │ @@ -97602,15 +97602,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2b3cf0 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ ldr r2, [pc, #464] @ 2b3cf4 │ │ │ │ ldr r3, [pc, #400] @ 2b3cb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -97629,15 +97629,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3c14 │ │ │ │ ldr r0, [pc, #376] @ 2b3cf8 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2b3a68 │ │ │ │ ldr r3, [pc, #352] @ 2b3cfc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -97656,22 +97656,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2b3d08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b3a48 │ │ │ │ ldr r3, [pc, #240] @ 2b3d0c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b3b78 │ │ │ │ ldr r3, [pc, #208] @ 2b3d00 │ │ │ │ @@ -97687,58 +97687,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2b3d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b3b78 │ │ │ │ ldr r0, [pc, #128] @ 2b3d14 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b3a48 │ │ │ │ ldr r0, [pc, #112] @ 2b3d18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b3b78 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, pc, r4, r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, r0, ip, lsl #23 │ │ │ │ addseq r7, pc, r0, ror r4 @ │ │ │ │ - addeq r4, r3, r4, asr #2 │ │ │ │ - rsbseq ip, r2, r8, ror #19 │ │ │ │ + addeq r4, r3, r4, ror #2 │ │ │ │ + rsbseq ip, r2, r8, lsl #20 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq lr, r6, r8, ror #25 │ │ │ │ + rsbseq lr, r6, r8, lsl #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - umulleq r4, r3, ip, r0 │ │ │ │ - rsbseq ip, r2, r0, lsr r9 │ │ │ │ - rsbseq ip, r2, r4, asr r9 │ │ │ │ - rsbseq lr, r6, r8, asr #24 │ │ │ │ - addeq r4, r3, r0, asr #32 │ │ │ │ + strheq r4, [r3], ip │ │ │ │ + rsbseq ip, r2, r0, asr r9 │ │ │ │ + rsbseq ip, r2, r4, ror r9 │ │ │ │ + rsbseq lr, r6, r8, ror #24 │ │ │ │ + addeq r4, r3, r0, rrx │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r7, pc, r0, lsl #6 │ │ │ │ - rsbseq ip, r2, r8, asr r8 │ │ │ │ + rsbseq ip, r2, r8, ror r8 │ │ │ │ andeq r3, r0, r8, lsl #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq ip, r2, r8, lsr #24 │ │ │ │ + rsbseq ip, r2, r8, asr #24 │ │ │ │ andeq r3, r0, ip, asr #15 │ │ │ │ - rsbseq ip, r2, ip, ror #23 │ │ │ │ - rsbseq ip, r2, r0, asr #23 │ │ │ │ - rsbseq ip, r2, r8, ror #23 │ │ │ │ + rsbseq ip, r2, ip, lsl #24 │ │ │ │ + rsbseq ip, r2, r0, ror #23 │ │ │ │ + rsbseq ip, r2, r8, lsl #24 │ │ │ │ │ │ │ │ 002b3d1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2b3ec4 │ │ │ │ @@ -97767,15 +97767,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2b3ed4 │ │ │ │ ldr r1, [pc, #324] @ 2b3ed8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75baa0 │ │ │ │ + bl 75bac0 │ │ │ │ ldr r3, [pc, #300] @ 2b3edc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -97824,43 +97824,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b3ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b3d88 │ │ │ │ ldr r0, [pc, #68] @ 2b3ef8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b3d88 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r7, [pc], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, pc, r4, asr #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq lr, r6, r8, ror #18 │ │ │ │ - addeq r3, r3, r0, ror #26 │ │ │ │ - addeq r3, r3, r0, lsr sp │ │ │ │ + rsbseq lr, r6, r8, lsl #19 │ │ │ │ + addeq r3, r3, r0, lsl #27 │ │ │ │ + addeq r3, r3, r0, asr sp │ │ │ │ addseq r7, pc, r8, lsr #32 │ │ │ │ andeq r2, r0, r8, ror #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq ip, r2, r0, lsl #20 │ │ │ │ - rsbseq ip, r2, r0, lsl sl │ │ │ │ + rsbseq ip, r2, r0, lsr #20 │ │ │ │ + rsbseq ip, r2, r0, lsr sl │ │ │ │ │ │ │ │ 002b3efc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2b3fb0 │ │ │ │ @@ -97872,15 +97872,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2b3f38 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3f80 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3f2c │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2b3f2c │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -97901,15 +97901,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r5, r0, ip, lsr #12 │ │ │ │ - ldrheq ip, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsbeq ip, [r2], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 002b3fb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -97917,15 +97917,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2b40a8 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4080 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b4020 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2b4034 │ │ │ │ @@ -97964,18 +97964,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2b40b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r2, r0, lsl #8 │ │ │ │ - addeq r3, r3, r4, lsl #21 │ │ │ │ - rsbseq ip, r2, r0, ror r3 │ │ │ │ - rsbseq ip, r2, r0, asr #16 │ │ │ │ + rsbseq ip, r2, r0, lsr #8 │ │ │ │ + addeq r3, r3, r4, lsr #21 │ │ │ │ + @ instruction: 0x0072c390 │ │ │ │ + rsbseq ip, r2, r0, ror #16 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002b40bc : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -98049,17 +98049,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2b41f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq lr, lr, r8, lsr #10 │ │ │ │ - addeq r3, r3, r8, asr #18 │ │ │ │ - rsbseq ip, r2, r8, lsr r2 │ │ │ │ - rsbseq ip, r2, r4, lsr #14 │ │ │ │ + addeq r3, r3, r8, ror #18 │ │ │ │ + rsbseq ip, r2, r8, asr r2 │ │ │ │ + rsbseq ip, r2, r4, asr #14 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002b41f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -98106,45 +98106,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2b4334 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2b4338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 995a54 │ │ │ │ + bl 995a74 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b430c │ │ │ │ ldr r3, [pc, #84] @ 2b433c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b4264 │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2b426c │ │ │ │ mov r9, #1 │ │ │ │ b 2b424c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ b 2b42e0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r4, lsl ip @ │ │ │ │ - strdeq r3, [r3], r4 │ │ │ │ + addeq r3, r3, r4, lsl r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, lr, r4, lsl #9 │ │ │ │ @ instruction: 0x009f6bdc │ │ │ │ @ instruction: 0x009f6bb0 │ │ │ │ andeq r4, r0, ip, ror r6 │ │ │ │ - rsbseq ip, r2, r8, asr #12 │ │ │ │ + rsbseq ip, r2, r8, ror #12 │ │ │ │ adceq lr, lr, ip, asr #7 │ │ │ │ │ │ │ │ 002b4340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98203,55 +98203,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2b453c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2b4540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 995a54 │ │ │ │ + bl 995a74 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b44c4 │ │ │ │ ldr r3, [pc, #224] @ 2b4544 │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b43a8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r1, [pc, #176] @ 2b4548 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b44d4 │ │ │ │ ldr r2, [pc, #160] @ 2b454c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2b4550 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ b 2b445c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r1, [pc, #108] @ 2b4554 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b44a4 │ │ │ │ ldr r2, [pc, #92] @ 2b4558 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98268,24 +98268,24 @@ │ │ │ │ addseq r6, pc, r4, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009f6ab0 │ │ │ │ adceq lr, lr, ip, lsl r3 │ │ │ │ addseq r6, pc, r8, ror #20 │ │ │ │ addseq r6, pc, r4, lsr sl @ │ │ │ │ andeq r4, r0, ip, ror r6 │ │ │ │ - rsbseq ip, r2, ip, asr #9 │ │ │ │ + rsbseq ip, r2, ip, ror #9 │ │ │ │ adceq lr, lr, ip, asr #4 │ │ │ │ - @ instruction: 0x007fff94 │ │ │ │ - rsbseq ip, r2, r4, ror r4 │ │ │ │ - rsbseq ip, r2, r4, asr #9 │ │ │ │ - rsbseq ip, r2, r4, lsl #9 │ │ │ │ - rsbseq ip, r2, r0, asr #8 │ │ │ │ - addeq r3, r3, r4, lsl #12 │ │ │ │ - ldrsheq fp, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq ip, r2, r0, lsr r4 │ │ │ │ + ldrheq pc, [pc], #-244 @ │ │ │ │ + @ instruction: 0x0072c494 │ │ │ │ + rsbseq ip, r2, r4, ror #9 │ │ │ │ + rsbseq ip, r2, r4, lsr #9 │ │ │ │ + rsbseq ip, r2, r0, ror #8 │ │ │ │ + addeq r3, r3, r4, lsr #12 │ │ │ │ + rsbseq fp, r2, r4, lsl pc │ │ │ │ + rsbseq ip, r2, r0, asr r4 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002b456c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98322,21 +98322,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2b462c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq lr, lr, r4, lsl r1 │ │ │ │ - addeq r3, r3, r8, asr #10 │ │ │ │ - rsbseq fp, r2, r4, lsr lr │ │ │ │ - rsbseq ip, r2, r0, ror r3 │ │ │ │ + addeq r3, r3, r8, ror #10 │ │ │ │ + rsbseq fp, r2, r4, asr lr │ │ │ │ + @ instruction: 0x0072c390 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - addeq r3, r3, r0, lsr #10 │ │ │ │ - rsbseq fp, r2, ip, lsl #28 │ │ │ │ - rsbseq ip, r2, r0, asr #7 │ │ │ │ + addeq r3, r3, r0, asr #10 │ │ │ │ + rsbseq fp, r2, ip, lsr #28 │ │ │ │ + rsbseq ip, r2, r0, ror #7 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002b4630 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2b46a8 │ │ │ │ ldr r3, [pc, #156] @ 2b46e0 │ │ │ │ @@ -98377,19 +98377,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2b46f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq lr, lr, r0, ror r0 │ │ │ │ - rsbseq ip, r2, r8, ror #6 │ │ │ │ - rsbseq ip, r2, ip, asr #6 │ │ │ │ - addeq r3, r3, ip, asr #8 │ │ │ │ - rsbseq fp, r2, r8, lsr sp │ │ │ │ - rsbseq ip, r2, r4, ror r2 │ │ │ │ + rsbseq ip, r2, r8, lsl #7 │ │ │ │ + rsbseq ip, r2, ip, ror #6 │ │ │ │ + addeq r3, r3, ip, ror #8 │ │ │ │ + rsbseq fp, r2, r8, asr sp │ │ │ │ + @ instruction: 0x0072c294 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002b46fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98417,30 +98417,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2b4790 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 253b64 │ │ │ │ cmp r4, #8 │ │ │ │ beq 2b47dc │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b4774 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 995a54 │ │ │ │ + bl 995a74 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b4814 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b4774 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -98456,27 +98456,27 @@ │ │ │ │ bne 2b4820 │ │ │ │ ldr r0, [pc, #64] @ 2b4848 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253b64 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ b 2b47c4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r0, lsl r7 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, r2, r4, asr #5 │ │ │ │ - rsbseq ip, r3, r4, lsl #3 │ │ │ │ + rsbseq ip, r2, r4, ror #5 │ │ │ │ + rsbseq ip, r3, r4, lsr #3 │ │ │ │ @ instruction: 0x009f66d0 │ │ │ │ adceq sp, lr, r8, asr pc │ │ │ │ - ldrheq ip, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsbeq ip, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r4, r0, ip, ror r6 │ │ │ │ addseq r6, pc, r0, asr #12 │ │ │ │ - rsbseq ip, r2, r8, lsl #4 │ │ │ │ + rsbseq ip, r2, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2b4b84 │ │ │ │ ldr r3, [pc, #800] @ 2b4b88 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -98677,31 +98677,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r6, pc, r0, asr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, r2, r8, lsl r2 │ │ │ │ + rsbseq ip, r2, r8, lsr r2 │ │ │ │ addseq r6, pc, r0, lsr r5 @ │ │ │ │ - rsbseq ip, r2, ip, lsl r2 │ │ │ │ - rsbseq ip, r2, ip, lsr #4 │ │ │ │ + rsbseq ip, r2, ip, lsr r2 │ │ │ │ + rsbseq ip, r2, ip, asr #4 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - addeq r4, r3, ip, ror r9 │ │ │ │ - ldrheq ip, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + umulleq r4, r3, ip, r9 │ │ │ │ + ldrsbeq ip, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ addseq r6, pc, r0, ror #8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq r4, r3, r4, lsl #16 │ │ │ │ - rsbseq fp, r2, r4, ror #31 │ │ │ │ - ldrdeq r4, [r3], r8 │ │ │ │ - ldrsbeq fp, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x008347b4 │ │ │ │ - rsbseq ip, r2, r0, lsl r0 │ │ │ │ - rsbseq ip, r2, r8, lsl r0 │ │ │ │ + addeq r4, r3, r4, lsr #16 │ │ │ │ + rsbseq ip, r2, r4 │ │ │ │ + strdeq r4, [r3], r8 │ │ │ │ + ldrsheq fp, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r4, [r3], r4 @ │ │ │ │ + rsbseq ip, r2, r0, lsr r0 │ │ │ │ + rsbseq ip, r2, r8, lsr r0 │ │ │ │ │ │ │ │ 002b4bd0 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2b4d10 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -98778,16 +98778,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 253810 │ │ │ │ b 2b4c7c │ │ │ │ addseq r6, pc, r8, asr #4 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq fp, r2, r4, ror pc │ │ │ │ @ instruction: 0x0072bf94 │ │ │ │ + ldrheq fp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ │ │ │ │ 002b4d20 : │ │ │ │ ldr r0, [pc, #4] @ 2b4d2c │ │ │ │ add r0, pc, r0 │ │ │ │ b 2b484c │ │ │ │ adceq r4, r0, r0, lsr #16 │ │ │ │ │ │ │ │ @@ -99137,17 +99137,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2b5260 │ │ │ │ ldr r0, [pc, #24] @ 2b5264 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r0, lsl #2 │ │ │ │ - rsbseq fp, r2, r4, asr #24 │ │ │ │ - rsbseq fp, r2, ip, asr #24 │ │ │ │ + addeq r4, r3, r0, lsr #2 │ │ │ │ + rsbseq fp, r2, r4, ror #24 │ │ │ │ + rsbseq fp, r2, ip, ror #24 │ │ │ │ │ │ │ │ 002b5268 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5298 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b5280 │ │ │ │ @@ -99167,17 +99167,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b52d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umulleq r4, r3, r4, r0 │ │ │ │ - ldrsbeq fp, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq fp, r2, r0, ror #23 │ │ │ │ + strheq r4, [r3], r4 @ │ │ │ │ + ldrsheq fp, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq fp, r2, r0, lsl #24 │ │ │ │ │ │ │ │ 002b52d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -99204,17 +99204,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5360 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r8 │ │ │ │ - rsbseq fp, r2, ip, asr #22 │ │ │ │ - rsbseq fp, r2, r4, asr fp │ │ │ │ + addeq r4, r3, r8, lsr #32 │ │ │ │ + rsbseq fp, r2, ip, ror #22 │ │ │ │ + rsbseq fp, r2, r4, ror fp │ │ │ │ │ │ │ │ 002b5364 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5384 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99230,17 +99230,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b53c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r8, lsr #31 │ │ │ │ - rsbseq fp, r2, ip, ror #21 │ │ │ │ - ldrsheq fp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r3, r3, r8, asr #31 │ │ │ │ + rsbseq fp, r2, ip, lsl #22 │ │ │ │ + rsbseq fp, r2, r4, lsl fp │ │ │ │ │ │ │ │ 002b53c4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b53e4 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99256,17 +99256,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5420 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r8, asr #30 │ │ │ │ - rsbseq fp, r2, ip, lsl #21 │ │ │ │ - @ instruction: 0x0072ba94 │ │ │ │ + addeq r3, r3, r8, ror #30 │ │ │ │ + rsbseq fp, r2, ip, lsr #21 │ │ │ │ + ldrheq fp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ │ │ │ │ 002b5424 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5444 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99282,17 +99282,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r8, ror #29 │ │ │ │ - rsbseq fp, r2, ip, lsr #20 │ │ │ │ - rsbseq fp, r2, r4, lsr sl │ │ │ │ + addeq r3, r3, r8, lsl #30 │ │ │ │ + rsbseq fp, r2, ip, asr #20 │ │ │ │ + rsbseq fp, r2, r4, asr sl │ │ │ │ │ │ │ │ 002b5484 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b54a4 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99308,17 +99308,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b54e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r8, lsl #29 │ │ │ │ - rsbseq fp, r2, ip, asr #19 │ │ │ │ - ldrsbeq fp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r3, r3, r8, lsr #29 │ │ │ │ + rsbseq fp, r2, ip, ror #19 │ │ │ │ + ldrsheq fp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 002b54e4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5500 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -99333,17 +99333,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b553c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, lsr #28 │ │ │ │ - rsbseq fp, r2, r0, ror r9 │ │ │ │ - rsbseq fp, r2, r8, ror r9 │ │ │ │ + addeq r3, r3, ip, asr #28 │ │ │ │ + @ instruction: 0x0072b990 │ │ │ │ + @ instruction: 0x0072b998 │ │ │ │ │ │ │ │ 002b5540 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5560 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99359,17 +99359,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b559c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, asr #27 │ │ │ │ - rsbseq fp, r2, r0, lsl r9 │ │ │ │ - rsbseq fp, r2, r8, lsl r9 │ │ │ │ + addeq r3, r3, ip, ror #27 │ │ │ │ + rsbseq fp, r2, r0, lsr r9 │ │ │ │ + rsbseq fp, r2, r8, lsr r9 │ │ │ │ │ │ │ │ 002b55a0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b55c0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99385,17 +99385,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b55fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, ror #26 │ │ │ │ - ldrheq fp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - ldrheq fp, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r3, r3, ip, lsl #27 │ │ │ │ + ldrsbeq fp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsbeq fp, [r2], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 002b5600 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5620 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99411,17 +99411,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b565c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, lsl #26 │ │ │ │ - rsbseq fp, r2, r0, asr r8 │ │ │ │ - rsbseq fp, r2, r8, asr r8 │ │ │ │ + addeq r3, r3, ip, lsr #26 │ │ │ │ + rsbseq fp, r2, r0, ror r8 │ │ │ │ + rsbseq fp, r2, r8, ror r8 │ │ │ │ │ │ │ │ 002b5660 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5680 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99437,17 +99437,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b56bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, lsr #25 │ │ │ │ - ldrsheq fp, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsheq fp, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + addeq r3, r3, ip, asr #25 │ │ │ │ + rsbseq fp, r2, r0, lsl r8 │ │ │ │ + rsbseq fp, r2, r8, lsl r8 │ │ │ │ │ │ │ │ 002b56c0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b56e0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99463,17 +99463,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b571c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, asr #24 │ │ │ │ - @ instruction: 0x0072b790 │ │ │ │ - @ instruction: 0x0072b798 │ │ │ │ + addeq r3, r3, ip, ror #24 │ │ │ │ + ldrheq fp, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + ldrheq fp, [r2], #-120 @ 0xffffff88 @ │ │ │ │ │ │ │ │ 002b5720 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5740 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99489,17 +99489,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b577c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, ror #23 │ │ │ │ - rsbseq fp, r2, r0, lsr r7 │ │ │ │ - rsbseq fp, r2, r8, lsr r7 │ │ │ │ + addeq r3, r3, ip, lsl #24 │ │ │ │ + rsbseq fp, r2, r0, asr r7 │ │ │ │ + rsbseq fp, r2, r8, asr r7 │ │ │ │ │ │ │ │ 002b5780 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b57a0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99515,17 +99515,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b57dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, lsl #23 │ │ │ │ - ldrsbeq fp, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrsbeq fp, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r3, r3, ip, lsr #23 │ │ │ │ + ldrsheq fp, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsheq fp, [r2], #-104 @ 0xffffff98 @ │ │ │ │ │ │ │ │ 002b57e0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5800 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99541,17 +99541,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b583c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, lsr #22 │ │ │ │ - rsbseq fp, r2, r0, ror r6 │ │ │ │ - rsbseq fp, r2, r8, ror r6 │ │ │ │ + addeq r3, r3, ip, asr #22 │ │ │ │ + @ instruction: 0x0072b690 │ │ │ │ + @ instruction: 0x0072b698 │ │ │ │ │ │ │ │ 002b5840 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5860 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99567,17 +99567,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b589c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, asr #21 │ │ │ │ - rsbseq fp, r2, r0, lsl r6 │ │ │ │ - rsbseq fp, r2, r8, lsl r6 │ │ │ │ + addeq r3, r3, ip, ror #21 │ │ │ │ + rsbseq fp, r2, r0, lsr r6 │ │ │ │ + rsbseq fp, r2, r8, lsr r6 │ │ │ │ │ │ │ │ 002b58a0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b58c0 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99593,17 +99593,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b58fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, ror #20 │ │ │ │ - ldrheq fp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrheq fp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq r3, r3, ip, lsl #21 │ │ │ │ + ldrsbeq fp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsbeq fp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ │ │ │ │ 002b5900 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5924 │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99620,17 +99620,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5960 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r8, lsl #20 │ │ │ │ - rsbseq fp, r2, ip, asr #10 │ │ │ │ - rsbseq fp, r2, r4, asr r5 │ │ │ │ + addeq r3, r3, r8, lsr #20 │ │ │ │ + rsbseq fp, r2, ip, ror #10 │ │ │ │ + rsbseq fp, r2, r4, ror r5 │ │ │ │ │ │ │ │ 002b5964 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5988 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99647,17 +99647,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b59c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, lsr #19 │ │ │ │ - rsbseq fp, r2, r8, ror #9 │ │ │ │ - ldrsheq fp, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r3, r3, r4, asr #19 │ │ │ │ + rsbseq fp, r2, r8, lsl #10 │ │ │ │ + rsbseq fp, r2, r0, lsl r5 │ │ │ │ │ │ │ │ 002b59c8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b59ec │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99674,17 +99674,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5a28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r0, asr #18 │ │ │ │ - rsbseq fp, r2, r4, lsl #9 │ │ │ │ - rsbseq fp, r2, ip, lsl #9 │ │ │ │ + addeq r3, r3, r0, ror #18 │ │ │ │ + rsbseq fp, r2, r4, lsr #9 │ │ │ │ + rsbseq fp, r2, ip, lsr #9 │ │ │ │ │ │ │ │ 002b5a2c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5a50 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99701,17 +99701,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5a8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [r3], ip │ │ │ │ - rsbseq fp, r2, r0, lsr #8 │ │ │ │ - rsbseq fp, r2, r8, lsr #8 │ │ │ │ + strdeq r3, [r3], ip │ │ │ │ + rsbseq fp, r2, r0, asr #8 │ │ │ │ + rsbseq fp, r2, r8, asr #8 │ │ │ │ │ │ │ │ 002b5a90 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5ab4 │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99728,31 +99728,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5af0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r8, ror r8 │ │ │ │ - ldrheq fp, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq fp, r2, r4, asr #7 │ │ │ │ + umulleq r3, r3, r8, r8 @ │ │ │ │ + ldrsbeq fp, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq fp, r2, r4, ror #7 │ │ │ │ │ │ │ │ 002b5af4 : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2b5b14 │ │ │ │ ldr r3, [pc, #28] @ 2b5b20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r3, r3, ip, lsl #21 │ │ │ │ + addeq r3, r3, ip, lsr #21 │ │ │ │ │ │ │ │ 002b5b24 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b5b50 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -99780,30 +99780,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255ec8 │ │ │ │ - addeq r3, r3, r8, lsl sl │ │ │ │ + addeq r3, r3, r8, lsr sl │ │ │ │ │ │ │ │ 002b5bac : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2b5bd0 │ │ │ │ ldr r3, [pc, #32] @ 2b5bdc │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq r3, [r3], r0 │ │ │ │ + strdeq r3, [r3], r0 │ │ │ │ │ │ │ │ 002b5be0 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2b5c40 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b5c58 │ │ │ │ @@ -99842,18 +99842,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, lsl #19 │ │ │ │ - addeq r3, r3, r8, lsl r9 │ │ │ │ - rsbseq fp, r2, r0, lsr r2 │ │ │ │ - rsbseq fp, r2, r0, asr #4 │ │ │ │ + addeq r3, r3, r4, lsr #19 │ │ │ │ + addeq r3, r3, r8, lsr r9 │ │ │ │ + rsbseq fp, r2, r0, asr r2 │ │ │ │ + rsbseq fp, r2, r0, ror #4 │ │ │ │ │ │ │ │ 002b5ca0 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b5ce0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -99909,15 +99909,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255ec8 │ │ │ │ - addeq r3, r3, ip, asr r8 │ │ │ │ + addeq r3, r3, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -100025,16 +100025,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b5e60 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b5e10 │ │ │ │ - @ instruction: 0x008715b4 │ │ │ │ - addeq r1, r7, r0, ror #9 │ │ │ │ + ldrdeq r1, [r7], r4 │ │ │ │ + addeq r1, r7, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -100105,24 +100105,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2b6094 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2b60d0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2536fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b6088 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b6088 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -100314,15 +100314,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r3, r0, r0, lsl r3 │ │ │ │ ldr r0, [pc, #4] @ 2b63ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addseq r0, r1, r0, lsr r8 │ │ │ │ ldr r2, [pc, #192] @ 2b6478 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2b63d8 │ │ │ │ ldr r0, [pc, #176] @ 2b647c │ │ │ │ @@ -100385,101 +100385,101 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #248] @ 2b65c8 │ │ │ │ ldr r3, [pc, #248] @ 2b65cc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2b65d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2b65d4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r3, [pc, #220] @ 2b65d8 │ │ │ │ ldr r2, [pc, #220] @ 2b65dc │ │ │ │ ldr r1, [pc, #220] @ 2b65e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r3, [pc, #200] @ 2b65e4 │ │ │ │ ldr r2, [pc, #200] @ 2b65e8 │ │ │ │ ldr r1, [pc, #200] @ 2b65ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r3, [pc, #180] @ 2b65f0 │ │ │ │ ldr r2, [pc, #180] @ 2b65f4 │ │ │ │ ldr r1, [pc, #180] @ 2b65f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r3, [pc, #160] @ 2b65fc │ │ │ │ ldr r2, [pc, #160] @ 2b6600 │ │ │ │ ldr r1, [pc, #160] @ 2b6604 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r3, [pc, #140] @ 2b6608 │ │ │ │ ldr r2, [pc, #140] @ 2b660c │ │ │ │ ldr r1, [pc, #140] @ 2b6610 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r3, [pc, #120] @ 2b6614 │ │ │ │ ldr r2, [pc, #120] @ 2b6618 │ │ │ │ ldr r1, [pc, #120] @ 2b661c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75caac │ │ │ │ - addeq r0, r7, ip, ror pc │ │ │ │ - rsbseq r9, r2, r4, asr #20 │ │ │ │ - rsbseq r9, r2, ip, lsl sl │ │ │ │ + b 75cacc │ │ │ │ + umulleq r0, r7, ip, pc @ │ │ │ │ + rsbseq r9, r2, r4, ror #20 │ │ │ │ + rsbseq r9, r2, ip, lsr sl │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - ldrheq r7, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsbeq r7, [ip], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - rsbseq fp, lr, r8, lsl #11 │ │ │ │ + rsbseq fp, lr, r8, lsr #11 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - addeq sl, r2, r4, lsr #8 │ │ │ │ + addeq sl, r2, r4, asr #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq sl, r2, r0, lsr #19 │ │ │ │ + rsbseq sl, r2, r0, asr #19 │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbseq sl, r2, ip, lsl #19 │ │ │ │ + rsbseq sl, r2, ip, lsr #19 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - ldrsheq sp, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq sp, r3, r0, lsl r7 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - rsbseq sl, r2, r8, asr r9 │ │ │ │ + rsbseq sl, r2, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #336] @ 2b6788 │ │ │ │ ldr r5, [pc, #336] @ 2b678c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -100488,61 +100488,61 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r7, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ mov r2, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6740 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7a8840 │ │ │ │ + bl 7a8860 │ │ │ │ ldr r6, [pc, #276] @ 2b6794 │ │ │ │ ldr r5, [pc, #276] @ 2b6798 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #240] @ 2b679c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af974 │ │ │ │ + bl 7af994 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 7a8b9c │ │ │ │ + bl 7a8bbc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6720 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b0734 │ │ │ │ + bl 7b0754 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #152] @ 2b67a0 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7b0200 │ │ │ │ + bl 7b0220 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -100553,32 +100553,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #76] @ 2b67ac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r0, [r7], r0 @ │ │ │ │ - ldrheq sl, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq sl, r2, r8, asr #17 │ │ │ │ - rsbseq sl, r2, r8, asr #17 │ │ │ │ + addeq r0, r7, r0, lsl lr │ │ │ │ ldrsbeq sl, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq sl, r2, r4, asr #17 │ │ │ │ + rsbseq sl, r2, r8, ror #17 │ │ │ │ + rsbseq sl, r2, r8, ror #17 │ │ │ │ + ldrsheq sl, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq sl, r2, r4, ror #17 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ - rsbseq r7, ip, ip, asr r5 │ │ │ │ - rsbseq sl, r2, r0, ror #15 │ │ │ │ + rsbseq r7, ip, ip, ror r5 │ │ │ │ + rsbseq sl, r2, r0, lsl #16 │ │ │ │ andeq r0, r0, pc, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6804 │ │ │ │ ldr r2, [pc, #60] @ 2b6808 │ │ │ │ @@ -100586,100 +100586,100 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2b6810 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2533b4 │ │ │ │ - addeq r0, r7, ip, asr ip │ │ │ │ - rsbseq sl, r2, r0, lsr r7 │ │ │ │ - rsbseq sl, r2, r0, asr #14 │ │ │ │ - rsbseq r4, sp, r8, lsr #8 │ │ │ │ + addeq r0, r7, ip, ror ip │ │ │ │ + rsbseq sl, r2, r0, asr r7 │ │ │ │ + rsbseq sl, r2, r0, ror #14 │ │ │ │ + rsbseq r4, sp, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6868 │ │ │ │ ldr r2, [pc, #60] @ 2b686c │ │ │ │ ldr r1, [pc, #60] @ 2b6870 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2b6874 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2533b4 │ │ │ │ - strdeq r0, [r7], r8 │ │ │ │ - rsbseq sl, r2, ip, asr #13 │ │ │ │ - ldrsbeq sl, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r4, sp, r4, asr #7 │ │ │ │ + addeq r0, r7, r8, lsl ip │ │ │ │ + rsbseq sl, r2, ip, ror #13 │ │ │ │ + ldrsheq sl, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r4, sp, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b68cc │ │ │ │ ldr r2, [pc, #60] @ 2b68d0 │ │ │ │ ldr r1, [pc, #60] @ 2b68d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2b68d8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2533b4 │ │ │ │ - umulleq r0, r7, r4, fp │ │ │ │ - rsbseq sl, r2, r8, ror #12 │ │ │ │ - rsbseq sl, r2, r8, ror r6 │ │ │ │ - rsbseq r4, sp, r0, ror #6 │ │ │ │ + @ instruction: 0x00870bb4 │ │ │ │ + rsbseq sl, r2, r8, lsl #13 │ │ │ │ + @ instruction: 0x0072a698 │ │ │ │ + rsbseq r4, sp, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6930 │ │ │ │ ldr r2, [pc, #60] @ 2b6934 │ │ │ │ ldr r1, [pc, #60] @ 2b6938 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2b693c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2533b4 │ │ │ │ - addeq r0, r7, r0, lsr fp │ │ │ │ - rsbseq sl, r2, r4, lsl #12 │ │ │ │ - rsbseq sl, r2, r4, lsl r6 │ │ │ │ - ldrsheq r4, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r0, r7, r0, asr fp │ │ │ │ + rsbseq sl, r2, r4, lsr #12 │ │ │ │ + rsbseq sl, r2, r4, lsr r6 │ │ │ │ + rsbseq r4, sp, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6a4c │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2b6a50 │ │ │ │ @@ -100695,22 +100695,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6a5c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98b218 │ │ │ │ + bl 98b238 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b69d4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2b6a04 │ │ │ │ ldr r1, [pc, #132] @ 2b6a60 │ │ │ │ @@ -100720,15 +100720,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6a6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6a70 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #104] @ 2b6a74 │ │ │ │ ldr r3, [pc, #68] @ 2b6a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100739,23 +100739,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r7, ip, asr #21 │ │ │ │ + addeq r0, r7, ip, ror #21 │ │ │ │ @ instruction: 0x009f44b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r2, r4, lsl #11 │ │ │ │ - rsbseq sl, r2, r4, ror r5 │ │ │ │ - rsbseq sl, r2, r0, lsr #11 │ │ │ │ + rsbseq sl, r2, r4, lsr #11 │ │ │ │ + @ instruction: 0x0072a594 │ │ │ │ + rsbseq sl, r2, r0, asr #11 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r0, r7, ip, lsr sl │ │ │ │ - rsbseq sl, r2, ip, lsl #10 │ │ │ │ + addeq r0, r7, ip, asr sl │ │ │ │ + rsbseq sl, r2, ip, lsr #10 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ addseq r4, pc, r8, lsl r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6b84 │ │ │ │ @@ -100773,22 +100773,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6b94 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98b218 │ │ │ │ + bl 98b238 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6b0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2b6b3c │ │ │ │ ldr r1, [pc, #132] @ 2b6b98 │ │ │ │ @@ -100798,15 +100798,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6ba4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6ba8 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #104] @ 2b6bac │ │ │ │ ldr r3, [pc, #68] @ 2b6b8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100817,23 +100817,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - umulleq r0, r7, r4, r9 │ │ │ │ + @ instruction: 0x008709b4 │ │ │ │ addseq r4, pc, ip, ror r3 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r2, ip, asr #8 │ │ │ │ - rsbseq sl, r2, ip, lsr r4 │ │ │ │ - @ instruction: 0x0072a498 │ │ │ │ + rsbseq sl, r2, ip, ror #8 │ │ │ │ + rsbseq sl, r2, ip, asr r4 │ │ │ │ + ldrheq sl, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r0, r7, r4, lsl #18 │ │ │ │ - ldrsbeq sl, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r0, r7, r4, lsr #18 │ │ │ │ + ldrsheq sl, [r2], #-52 @ 0xffffffcc @ │ │ │ │ muleq r0, r5, r2 │ │ │ │ addseq r4, pc, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6cbc │ │ │ │ @@ -100851,22 +100851,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6ccc │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98b218 │ │ │ │ + bl 98b238 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6c44 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2b6c74 │ │ │ │ ldr r1, [pc, #132] @ 2b6cd0 │ │ │ │ @@ -100876,15 +100876,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6cdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6ce0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #104] @ 2b6ce4 │ │ │ │ ldr r3, [pc, #68] @ 2b6cc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100895,23 +100895,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r7, ip, asr r8 │ │ │ │ + addeq r0, r7, ip, ror r8 │ │ │ │ addseq r4, pc, r4, asr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r2, r4, lsl r3 │ │ │ │ - rsbseq sl, r2, r4, lsl #6 │ │ │ │ - @ instruction: 0x0072a390 │ │ │ │ + rsbseq sl, r2, r4, lsr r3 │ │ │ │ + rsbseq sl, r2, r4, lsr #6 │ │ │ │ + ldrheq sl, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r0, r7, ip, asr #15 │ │ │ │ - @ instruction: 0x0072a29c │ │ │ │ + addeq r0, r7, ip, ror #15 │ │ │ │ + ldrheq sl, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ addseq r4, pc, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6df4 │ │ │ │ @@ -100929,22 +100929,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6e04 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98b218 │ │ │ │ + bl 98b238 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6d7c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2b6dac │ │ │ │ ldr r1, [pc, #132] @ 2b6e08 │ │ │ │ @@ -100954,15 +100954,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6e14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6e18 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #104] @ 2b6e1c │ │ │ │ ldr r3, [pc, #68] @ 2b6dfc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100973,23 +100973,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r7, r4, lsr #14 │ │ │ │ + addeq r0, r7, r4, asr #14 │ │ │ │ addseq r4, pc, ip, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq sl, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq sl, r2, ip, asr #3 │ │ │ │ - rsbseq sl, r2, r4, lsl #5 │ │ │ │ + ldrsheq sl, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sl, r2, ip, ror #3 │ │ │ │ + rsbseq sl, r2, r4, lsr #5 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - umulleq r0, r7, r4, r6 │ │ │ │ - rsbseq sl, r2, r4, ror #2 │ │ │ │ + @ instruction: 0x008706b4 │ │ │ │ + rsbseq sl, r2, r4, lsl #3 │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ addseq r4, pc, r0, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b6e6c │ │ │ │ @@ -100998,66 +100998,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - addeq r0, r7, ip, ror #11 │ │ │ │ - rsbseq sl, r2, r0, asr #1 │ │ │ │ - ldrsbeq sl, [r2], #-0 @ │ │ │ │ + addeq r0, r7, ip, lsl #12 │ │ │ │ + rsbseq sl, r2, r0, ror #1 │ │ │ │ + ldrsheq sl, [r2], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b6ec4 │ │ │ │ ldr r2, [pc, #52] @ 2b6ec8 │ │ │ │ ldr r1, [pc, #52] @ 2b6ecc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - umulleq r0, r7, r4, r5 │ │ │ │ - rsbseq sl, r2, r8, rrx │ │ │ │ - rsbseq sl, r2, r8, ror r0 │ │ │ │ + @ instruction: 0x008705b4 │ │ │ │ + rsbseq sl, r2, r8, lsl #1 │ │ │ │ + @ instruction: 0x0072a098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b6f1c │ │ │ │ ldr r2, [pc, #52] @ 2b6f20 │ │ │ │ ldr r1, [pc, #52] @ 2b6f24 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - addeq r0, r7, ip, lsr r5 │ │ │ │ - rsbseq sl, r2, r0, lsl r0 │ │ │ │ - rsbseq sl, r2, r0, lsr #32 │ │ │ │ + addeq r0, r7, ip, asr r5 │ │ │ │ + rsbseq sl, r2, r0, lsr r0 │ │ │ │ + rsbseq sl, r2, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2b6fa0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2b6fa4 │ │ │ │ @@ -101065,32 +101065,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r0, r7, r0, ror #9 │ │ │ │ - ldrheq r9, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r9, r2, r4, asr #31 │ │ │ │ + addeq r0, r7, r0, lsl #10 │ │ │ │ + ldrsbeq r9, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r9, r2, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2b7024 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2b7028 │ │ │ │ @@ -101098,47 +101098,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r0, r7, ip, asr r4 │ │ │ │ - rsbseq r9, r2, r0, lsr pc │ │ │ │ - rsbseq r9, r2, r0, asr #30 │ │ │ │ + addeq r0, r7, ip, ror r4 │ │ │ │ + rsbseq r9, r2, r0, asr pc │ │ │ │ + rsbseq r9, r2, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2b70f0 │ │ │ │ ldr r2, [pc, #168] @ 2b70f4 │ │ │ │ ldr r1, [pc, #168] @ 2b70f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b70e0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b70c0 │ │ │ │ @@ -101147,37 +101147,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2b7104 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b000c │ │ │ │ + bl 7b002c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253648 │ │ │ │ bl 2539a8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2b707c │ │ │ │ - ldrdeq r0, [r7], ip │ │ │ │ - ldrheq r9, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r9, r2, r0, asr #29 │ │ │ │ - umulleq r0, r7, r4, r3 │ │ │ │ - rsbseq r9, r2, ip, lsr #29 │ │ │ │ - rsbseq r9, r2, r0, asr #29 │ │ │ │ + strdeq r0, [r7], ip │ │ │ │ + ldrsbeq r9, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r9, r2, r0, ror #29 │ │ │ │ + @ instruction: 0x008703b4 │ │ │ │ + rsbseq r9, r2, ip, asr #29 │ │ │ │ + rsbseq r9, r2, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2b71cc │ │ │ │ ldr r6, [pc, #172] @ 2b71d0 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -101187,15 +101187,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b718c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -101210,27 +101210,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2b71d8 │ │ │ │ ldr r2, [pc, #68] @ 2b71dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r0, r7, r8, lsl #6 │ │ │ │ - ldrsbeq r9, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsbeq r9, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r9, r2, r4, lsr #29 │ │ │ │ + addeq r0, r7, r8, lsr #6 │ │ │ │ + ldrsheq r9, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsheq r9, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r9, r2, r4, asr #29 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2b72e4 │ │ │ │ ldr r2, [pc, #236] @ 2b72e8 │ │ │ │ @@ -101238,15 +101238,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [pc, #204] @ 2b72f0 │ │ │ │ ldr r3, [pc, #204] @ 2b72f4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -101289,22 +101289,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2ba340 │ │ │ │ str r0, [r6] │ │ │ │ b 2b7250 │ │ │ │ - addeq r0, r7, ip, lsr #4 │ │ │ │ - ldrsheq r9, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r9, r2, r4, lsl sp │ │ │ │ + addeq r0, r7, ip, asr #4 │ │ │ │ + rsbseq r9, r2, r8, lsl sp │ │ │ │ + rsbseq r9, r2, r4, lsr sp │ │ │ │ addseq r3, pc, r0, lsl #24 │ │ │ │ andeq r3, r0, r8, lsr #7 │ │ │ │ adceq fp, lr, r0, lsr #9 │ │ │ │ - rsbseq r9, r2, ip, ror #27 │ │ │ │ - ldrsbeq r9, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r9, r2, ip, lsl #28 │ │ │ │ + ldrsheq r9, [r2], #-216 @ 0xffffff28 @ │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0x0090f9b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -101332,19 +101332,19 @@ │ │ │ │ bl 255178 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 7afdb8 │ │ │ │ + bl 7afdd8 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2b73cc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -101371,19 +101371,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7afdb8 │ │ │ │ + bl 7afdd8 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2b73cc │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2b74ec │ │ │ │ ldr r2, [pc, #1612] @ 2b7aa8 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -101488,19 +101488,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7afea0 │ │ │ │ + bl 7afec0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b73cc │ │ │ │ mov r0, #1 │ │ │ │ b 2b73d8 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2b73cc │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -101782,32 +101782,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2b7884 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f3af4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r7, r4, ror #1 │ │ │ │ - ldrsheq r9, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r9, r2, r4, lsl #24 │ │ │ │ + addeq r0, r7, r4, lsl #2 │ │ │ │ + rsbseq r9, r2, r0, lsl ip │ │ │ │ + rsbseq r9, r2, r4, lsr #24 │ │ │ │ addseq r3, pc, r4, asr #20 │ │ │ │ addseq pc, r0, r8, ror r7 @ │ │ │ │ - strdeq pc, [r6], ip │ │ │ │ - rsbseq r9, r2, r4, ror fp │ │ │ │ - rsbseq r9, r2, ip, lsl #22 │ │ │ │ + addeq pc, r6, ip, lsl pc @ │ │ │ │ + @ instruction: 0x00729b94 │ │ │ │ + rsbseq r9, r2, ip, lsr #22 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - addeq pc, r6, r4, asr #28 │ │ │ │ - rsbseq r9, r2, r8, asr r9 │ │ │ │ - rsbseq r9, r2, ip, ror #18 │ │ │ │ - @ instruction: 0x0086fdbe │ │ │ │ - rsbseq r9, r2, r4, lsl #20 │ │ │ │ - ldrsbeq r9, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x0086fcb0 │ │ │ │ - addeq pc, r6, r8, ror ip @ │ │ │ │ - rsbseq r9, r2, r0, ror #16 │ │ │ │ + addeq pc, r6, r4, ror #28 │ │ │ │ + rsbseq r9, r2, r8, ror r9 │ │ │ │ + rsbseq r9, r2, ip, lsl #19 │ │ │ │ + ldrdeq pc, [r6], lr │ │ │ │ + rsbseq r9, r2, r4, lsr #20 │ │ │ │ + ldrsheq r9, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq pc, [r6], r0 │ │ │ │ + umulleq pc, r6, r8, ip @ │ │ │ │ + rsbseq r9, r2, r0, lsl #17 │ │ │ │ ldr r3, [pc, #172] @ 2b7b94 │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2b7b7c │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2b7b08 │ │ │ │ @@ -101876,15 +101876,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2b7c30 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99d13c │ │ │ │ + bl 99d15c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -101915,15 +101915,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2b7cb4 │ │ │ │ ldr r0, [pc, #44] @ 2b7cb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 99d13c │ │ │ │ + b 99d15c │ │ │ │ ldr r0, [pc, #20] @ 2b7cbc │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2b7c50 │ │ │ │ adceq r1, r0, r8, lsl sl │ │ │ │ adceq r1, r0, r8, ror #19 │ │ │ │ adceq sl, lr, r8, asr sl │ │ │ │ @@ -101944,15 +101944,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2b7d20 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99d13c │ │ │ │ + b 99d15c │ │ │ │ ldr r2, [pc, #16] @ 2b7d24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2b7cd8 │ │ │ │ umlaleq r1, r0, r0, r9 │ │ │ │ adceq sl, lr, r0, ror #19 │ │ │ │ adceq r1, r0, r0, ror #18 │ │ │ │ @@ -101973,15 +101973,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 253648 │ │ │ │ ldr r0, [pc, #28] @ 2b7d88 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99d13c │ │ │ │ + b 99d15c │ │ │ │ ldr r1, [pc, #12] @ 2b7d8c │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2b7d50 │ │ │ │ adceq sl, lr, r8, ror r9 │ │ │ │ strdeq r1, [r0], r4 @ │ │ │ │ │ │ │ │ @@ -102008,15 +102008,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2b316c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2b7dfc │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #72] @ 2b7e4c │ │ │ │ ldr r3, [pc, #64] @ 2b7e48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -102066,15 +102066,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2b84ac │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #1484] @ 2b84b0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2b8354 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -102117,15 +102117,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2b7ef8 │ │ │ │ ldr r3, [pc, #1312] @ 2b84b8 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #1280] @ 2b84b0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b7ef4 │ │ │ │ ldr r3, [pc, #1268] @ 2b84bc │ │ │ │ @@ -102147,32 +102147,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2b84c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7ef8 │ │ │ │ ldr r3, [pc, #1148] @ 2b84cc │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #1092] @ 2b84b0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b7ef4 │ │ │ │ ldr r3, [pc, #1100] @ 2b84d0 │ │ │ │ @@ -102194,32 +102194,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2b84d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7ef8 │ │ │ │ ldr r3, [pc, #928] @ 2b84ac │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #904] @ 2b84b0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b7ef4 │ │ │ │ ldr r3, [pc, #920] @ 2b84d8 │ │ │ │ @@ -102241,32 +102241,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2b84dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7ef8 │ │ │ │ ldr r3, [pc, #740] @ 2b84ac │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #716] @ 2b84b0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b7ef4 │ │ │ │ ldr r3, [pc, #740] @ 2b84e0 │ │ │ │ @@ -102288,33 +102288,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2b84e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7ef8 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2b5bac │ │ │ │ ldr r3, [pc, #556] @ 2b84b8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r2, [pc, #524] @ 2b84b0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2b7ef4 │ │ │ │ ldr r2, [pc, #556] @ 2b84e8 │ │ │ │ @@ -102339,26 +102339,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2b84ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7ef8 │ │ │ │ ldr r3, [pc, #404] @ 2b84f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7ef4 │ │ │ │ @@ -102376,102 +102376,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b84f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7ef8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2b84f8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7ef8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2b84fc │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7ef8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2b8500 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b7ef4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2b8504 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7ef8 │ │ │ │ ldr r0, [pc, #168] @ 2b8508 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7ef8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2b850c │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7ef8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f2fbc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, pc, r8, lsr #31 │ │ │ │ - addeq pc, r6, r0, ror #12 │ │ │ │ + addeq pc, r6, r0, lsl #13 │ │ │ │ andeq r1, r0, r0, ror r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, pc, ip, ror #29 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sl, r2, ip, asr #25 │ │ │ │ + rsbseq sl, r2, ip, ror #25 │ │ │ │ andeq r4, r0, r8, asr #2 │ │ │ │ andeq r1, r0, r4, lsl #5 │ │ │ │ - rsbseq sl, r2, ip, lsl #25 │ │ │ │ + rsbseq sl, r2, ip, lsr #25 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - rsbseq sl, r2, r8, lsr ip │ │ │ │ + rsbseq sl, r2, r8, asr ip │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - rsbseq sl, r2, r0, ror #23 │ │ │ │ + rsbseq sl, r2, r0, lsl #24 │ │ │ │ andeq r3, r0, r8, ror r1 │ │ │ │ - rsbseq sl, r2, r4, lsr r9 │ │ │ │ + rsbseq sl, r2, r4, asr r9 │ │ │ │ andeq r4, r0, ip, lsr #11 │ │ │ │ - rsbseq sl, r2, ip, ror #21 │ │ │ │ - @ instruction: 0x0072aa9c │ │ │ │ - rsbseq sl, r2, r4, lsl sl │ │ │ │ - rsbseq sl, r2, r8, asr #21 │ │ │ │ - rsbseq sl, r2, r4, ror r9 │ │ │ │ - rsbseq sl, r2, r0, ror #16 │ │ │ │ - rsbseq sl, r2, r0, asr #17 │ │ │ │ + rsbseq sl, r2, ip, lsl #22 │ │ │ │ + ldrheq sl, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq sl, r2, r4, lsr sl │ │ │ │ + rsbseq sl, r2, r8, ror #21 │ │ │ │ + @ instruction: 0x0072a994 │ │ │ │ + rsbseq sl, r2, r0, lsl #17 │ │ │ │ + rsbseq sl, r2, r0, ror #17 │ │ │ │ │ │ │ │ 002b8510 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -102509,17 +102509,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2b85c0 │ │ │ │ ldr r0, [pc, #24] @ 2b85c4 │ │ │ │ ldr r2, [pc, #24] @ 2b85c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq lr, r6, r4, ror #30 │ │ │ │ - rsbseq sl, r2, r4, ror r9 │ │ │ │ - rsbseq sl, r2, ip, ror r9 │ │ │ │ + addeq lr, r6, r4, lsl #31 │ │ │ │ + @ instruction: 0x0072a994 │ │ │ │ + @ instruction: 0x0072a99c │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -102555,30 +102555,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2b86a0 │ │ │ │ cmp r0, #3 │ │ │ │ beq 2b871c │ │ │ │ cmp r0, #1 │ │ │ │ bne 2b86b4 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #292] @ 2b87a4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2b8510 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 9691ac │ │ │ │ + bl 9691cc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -102632,20 +102632,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ adceq sl, lr, r8, asr #1 │ │ │ │ umlaleq sl, lr, r4, r0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - @ instruction: 0x0086edbc │ │ │ │ - rsbseq sl, r2, r4, lsr r8 │ │ │ │ - rsbseq sl, r2, r8, asr #15 │ │ │ │ - umulleq lr, r6, r4, sp │ │ │ │ - rsbseq sl, r2, r4, lsr #16 │ │ │ │ - rsbseq sl, r2, r0, lsr #15 │ │ │ │ + ldrdeq lr, [r6], ip │ │ │ │ + rsbseq sl, r2, r4, asr r8 │ │ │ │ + rsbseq sl, r2, r8, ror #15 │ │ │ │ + @ instruction: 0x0086edb4 │ │ │ │ + rsbseq sl, r2, r4, asr #16 │ │ │ │ + rsbseq sl, r2, r0, asr #15 │ │ │ │ │ │ │ │ 002b87c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2b8920 │ │ │ │ @@ -102715,38 +102715,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b8944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b880c │ │ │ │ ldr r0, [pc, #52] @ 2b8948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b880c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, pc, ip, asr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, pc, r8, lsr r6 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r0, r0, r0, ror #28 │ │ │ │ addseq r2, pc, r8, asr #11 │ │ │ │ andeq r1, r0, r8, lsr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sl, r2, ip, asr #13 │ │ │ │ - ldrsbeq sl, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sl, r2, ip, ror #13 │ │ │ │ + ldrsheq sl, [r2], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 002b894c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 522098 │ │ │ │ @@ -102834,15 +102834,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 521d6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8ab0 │ │ │ │ bl 5acbf0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9691ac │ │ │ │ + b 9691cc │ │ │ │ adceq r0, r0, r0, lsr #25 │ │ │ │ strdeq r9, [lr], ip @ │ │ │ │ │ │ │ │ 002b8ac4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -102891,27 +102891,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8b58 │ │ │ │ ldr r3, [pc, #380] @ 2b8d04 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #360] @ 2b8d08 │ │ │ │ ldr ip, [pc, #360] @ 2b8d0c │ │ │ │ ldr r1, [pc, #360] @ 2b8d10 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #324] @ 2b8d14 │ │ │ │ ldr r3, [pc, #296] @ 2b8cfc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -102934,27 +102934,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2b8bc8 │ │ │ │ bl 522098 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8c64 │ │ │ │ mov r0, #12 │ │ │ │ bl 521d6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8bc8 │ │ │ │ bl 5acbf0 │ │ │ │ b 2b8bc8 │ │ │ │ mov r0, sl │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 2b8bc8 │ │ │ │ mov r7, #1 │ │ │ │ b 2b8c98 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b8510 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -102984,21 +102984,21 @@ │ │ │ │ bl 2b898c │ │ │ │ b 2b8c8c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, pc, r8, asr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, pc, r4, lsr #6 │ │ │ │ andeq r4, r0, r8, asr ip │ │ │ │ - addeq lr, r6, ip, ror #18 │ │ │ │ - rsbseq sl, r2, r8, ror #8 │ │ │ │ - rsbseq sl, r2, r8, ror r3 │ │ │ │ + addeq lr, r6, ip, lsl #19 │ │ │ │ + rsbseq sl, r2, r8, lsl #9 │ │ │ │ + @ instruction: 0x0072a398 │ │ │ │ addseq r2, pc, r4, asr r2 @ │ │ │ │ - addeq lr, r6, r8, ror #17 │ │ │ │ - ldrsbeq sl, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsheq sl, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq lr, r6, r8, lsl #18 │ │ │ │ + ldrsheq sl, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sl, r2, r8, lsl r3 │ │ │ │ │ │ │ │ 002b8d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -103091,41 +103091,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 521d6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8dd8 │ │ │ │ b 2b8e64 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #116] @ 2b8f1c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ ldr r3, [pc, #68] @ 2b8f20 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2b8f24 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2b8f1c │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2b8dec │ │ │ │ adceq r9, lr, r8, lsl #18 │ │ │ │ strdeq r9, [lr], r4 @ │ │ │ │ adceq r0, r0, r4, asr r8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ umlaleq r0, r0, r4, r7 @ │ │ │ │ @@ -103294,15 +103294,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -103401,15 +103401,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -103554,15 +103554,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -103606,19 +103606,19 @@ │ │ │ │ addseq r1, pc, ip, lsr #16 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002b9654 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2b9664 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99d0d0 │ │ │ │ + b 99d0f0 │ │ │ │ adceq r9, lr, r8, lsl #1 │ │ │ │ │ │ │ │ 002b9668 : │ │ │ │ - b 99d100 │ │ │ │ + b 99d120 │ │ │ │ │ │ │ │ 002b966c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2b9740 │ │ │ │ @@ -103696,15 +103696,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2b97d0 │ │ │ │ mov r0, r3 │ │ │ │ bl 2b7c34 │ │ │ │ ldr r0, [pc, #148] @ 2b9840 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99d13c │ │ │ │ + bl 99d15c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -103715,39 +103715,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2b984c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2b9850 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #0 │ │ │ │ b 2b97b8 │ │ │ │ ldr r3, [pc, #68] @ 2b9854 │ │ │ │ ldr lr, [pc, #68] @ 2b9858 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2b985c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2b9860 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2b9800 │ │ │ │ addseq pc, pc, r4, lsl pc @ │ │ │ │ adceq r8, lr, r8, lsr pc │ │ │ │ - addeq sp, r6, ip, lsr #26 │ │ │ │ - rsbseq r9, r2, r4, ror r8 │ │ │ │ - rsbseq r9, r2, r0, lsr r7 │ │ │ │ + addeq sp, r6, ip, asr #26 │ │ │ │ + @ instruction: 0x00729894 │ │ │ │ + rsbseq r9, r2, r0, asr r7 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - strdeq sp, [r6], r4 │ │ │ │ - rsbseq r9, r2, r4, lsr #16 │ │ │ │ - ldrsheq r9, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + addeq sp, r6, r4, lsl sp │ │ │ │ + rsbseq r9, r2, r4, asr #16 │ │ │ │ + rsbseq r9, r2, ip, lsl r7 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -103883,16 +103883,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2b99b0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2b99b0 │ │ │ │ + addeq sp, r6, pc, lsr #24 │ │ │ │ addeq sp, r6, pc, lsl #24 │ │ │ │ - addeq sp, r6, pc, ror #23 │ │ │ │ │ │ │ │ 002b9a8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -104031,15 +104031,15 @@ │ │ │ │ bne 2b9dac │ │ │ │ ldr r0, [pc, #296] @ 2b9dc4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 99b840 │ │ │ │ + b 99b860 │ │ │ │ mov r0, #12 │ │ │ │ bl 25333c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -104068,23 +104068,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2b9dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b9c2c │ │ │ │ ldr r2, [pc, #108] @ 2b9ddc │ │ │ │ ldr r3, [pc, #64] @ 2b9db4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -104094,29 +104094,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2b9de0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, pc, ip, asr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, pc, r0, lsr #4 │ │ │ │ @ instruction: 0x009f11f0 │ │ │ │ addseq r1, pc, ip, lsr #3 │ │ │ │ - rsbseq r9, r2, r4, ror #7 │ │ │ │ + rsbseq r9, r2, r4, lsl #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r4, asr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r9, r2, ip, asr #6 │ │ │ │ + rsbseq r9, r2, ip, ror #6 │ │ │ │ ldrheq r1, [pc], r4 │ │ │ │ - rsbseq r9, r2, r0, asr r3 │ │ │ │ + rsbseq r9, r2, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2b9eec │ │ │ │ ldr r3, [pc, #240] @ 2b9ef0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -104377,27 +104377,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2ba31c │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mvn r4, #0 │ │ │ │ b 2ba1a0 │ │ │ │ ldr r1, [pc, #248] @ 2ba320 │ │ │ │ ldr r3, [pc, #248] @ 2ba324 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2ba328 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mvn r4, #0 │ │ │ │ b 2ba198 │ │ │ │ ldr r3, [pc, #212] @ 2ba32c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b9f90 │ │ │ │ @@ -104414,52 +104414,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2ba338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b9f90 │ │ │ │ ldr r0, [pc, #104] @ 2ba33c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2b9f90 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, pc, r4, lsl #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, pc, ip, lsr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r7, ip, r8, lsl #1 │ │ │ │ - rsbseq r9, r2, r0, asr #3 │ │ │ │ - rsbseq r9, r2, r4, asr #3 │ │ │ │ - @ instruction: 0x00781590 │ │ │ │ - rsbseq r9, r2, r8, ror #1 │ │ │ │ - rsbseq r8, r3, ip, asr r3 │ │ │ │ - rsbseq r9, r2, r0, lsr #1 │ │ │ │ + rsbseq r7, ip, r8, lsr #1 │ │ │ │ + rsbseq r9, r2, r0, ror #3 │ │ │ │ + rsbseq r9, r2, r4, ror #3 │ │ │ │ + ldrheq r1, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r9, r2, r8, lsl #2 │ │ │ │ + rsbseq r8, r3, ip, ror r3 │ │ │ │ + rsbseq r9, r2, r0, asr #1 │ │ │ │ addseq r0, pc, ip, ror ip @ │ │ │ │ - rsbseq r8, r2, r8, ror #30 │ │ │ │ - addeq sp, r6, r0, ror r3 │ │ │ │ - rsbseq r8, r2, r0, asr #30 │ │ │ │ - rsbseq r8, r2, r0, ror pc │ │ │ │ - addeq sp, r6, r0, asr #6 │ │ │ │ - rsbseq r8, r2, r0, lsl pc │ │ │ │ + rsbseq r8, r2, r8, lsl #31 │ │ │ │ + umulleq sp, r6, r0, r3 │ │ │ │ + rsbseq r8, r2, r0, ror #30 │ │ │ │ + @ instruction: 0x00728f90 │ │ │ │ + addeq sp, r6, r0, ror #6 │ │ │ │ + rsbseq r8, r2, r0, lsr pc │ │ │ │ andeq r1, r0, r4, asr #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r8, r2, r4, asr lr │ │ │ │ - rsbseq r8, r2, r4, ror #28 │ │ │ │ + rsbseq r8, r2, r4, ror lr │ │ │ │ + rsbseq r8, r2, r4, lsl #29 │ │ │ │ │ │ │ │ 002ba340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -104588,15 +104588,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ba55c │ │ │ │ ldr r0, [pc, #184] @ 2ba604 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ mov r0, #0 │ │ │ │ b 2ba474 │ │ │ │ ldr r3, [pc, #164] @ 2ba608 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba544 │ │ │ │ @@ -104613,40 +104613,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ba614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ba544 │ │ │ │ ldr r0, [pc, #56] @ 2ba618 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ba544 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, pc, ip, lsr sl @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, pc, r4, lsl sl @ │ │ │ │ addseq r0, pc, r8, lsr #19 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrsbeq r8, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsheq r8, [r2], #-200 @ 0xffffff38 @ │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r8, r2, r0, lsl ip │ │ │ │ - rsbseq r8, r2, r8, lsr #24 │ │ │ │ + rsbseq r8, r2, r0, lsr ip │ │ │ │ + rsbseq r8, r2, r8, asr #24 │ │ │ │ │ │ │ │ 002ba61c : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -104676,15 +104676,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 25321c │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 994820 │ │ │ │ + b 994840 │ │ │ │ │ │ │ │ 002ba6a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -104821,17 +104821,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2ba8e4 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq ip, r6, r4, asr lr │ │ │ │ - ldrdeq ip, [r6], r0 │ │ │ │ - rsbseq r8, r2, r8, ror r9 │ │ │ │ + addeq ip, r6, r4, ror lr │ │ │ │ + strdeq ip, [r6], r0 │ │ │ │ + @ instruction: 0x00728998 │ │ │ │ │ │ │ │ 002ba8e8 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2ba90c │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2ba930 │ │ │ │ @@ -104856,15 +104856,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2ba964 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - addeq ip, r6, r4, ror #24 │ │ │ │ + addeq ip, r6, r4, lsl #25 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002ba968 : │ │ │ │ ldr r2, [pc, #140] @ 2ba9fc │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2ba9bc │ │ │ │ @@ -105109,17 +105109,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2bad2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq ip, r6, ip, lsl #17 │ │ │ │ - rsbseq r8, r2, r4, lsr r5 │ │ │ │ - rsbseq r8, r2, r4, asr #10 │ │ │ │ + addeq ip, r6, ip, lsr #17 │ │ │ │ + rsbseq r8, r2, r4, asr r5 │ │ │ │ + rsbseq r8, r2, r4, ror #10 │ │ │ │ │ │ │ │ 002bad30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -105332,15 +105332,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bb104 │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 9945fc │ │ │ │ + bl 99461c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bb120 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -105351,15 +105351,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2bb19c │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254224 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #216] @ 2bb1a0 │ │ │ │ ldr r3, [pc, #196] @ 2bb190 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -105388,19 +105388,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2bb1b8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 994820 │ │ │ │ + bl 994840 │ │ │ │ b 2bb120 │ │ │ │ ldr r1, [pc, #76] @ 2bb1bc │ │ │ │ ldr r2, [pc, #76] @ 2bb1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -105409,22 +105409,22 @@ │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r4, lsr lr @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, lr, r4, lsl #28 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ addseq pc, lr, ip, asr sp @ │ │ │ │ - addeq ip, r6, ip, lsl #9 │ │ │ │ - rsbseq r8, r2, r8, asr r1 │ │ │ │ - addeq ip, r6, r0, ror #8 │ │ │ │ - rsbseq r8, r2, r4, asr #2 │ │ │ │ - ldrsheq r8, [r2], #-8 @ │ │ │ │ + addeq ip, r6, ip, lsr #9 │ │ │ │ + rsbseq r8, r2, r8, ror r1 │ │ │ │ + addeq ip, r6, r0, lsl #9 │ │ │ │ + rsbseq r8, r2, r4, ror #2 │ │ │ │ + rsbseq r8, r2, r8, lsl r1 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - addeq ip, r6, r8, lsr #8 │ │ │ │ - rsbseq r8, r2, r4, ror #1 │ │ │ │ + addeq ip, r6, r8, asr #8 │ │ │ │ + rsbseq r8, r2, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -105440,25 +105440,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2bb2e4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #196] @ 2bb2e8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #180] @ 2bb2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983f04 │ │ │ │ + bl 983f24 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 254fd4 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -105491,28 +105491,28 @@ │ │ │ │ bl 2b894c │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2b8f28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2b894c │ │ │ │ - rsbseq r8, r2, r0, lsl #1 │ │ │ │ - rsbseq r8, r2, ip, ror r0 │ │ │ │ - rsbseq r8, r2, r0, ror r0 │ │ │ │ + rsbseq r8, r2, r0, lsr #1 │ │ │ │ + @ instruction: 0x0072809c │ │ │ │ + @ instruction: 0x00728090 │ │ │ │ │ │ │ │ 002bb2f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2bb370 │ │ │ │ ldr r5, [pc, #100] @ 2bb374 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 983b14 │ │ │ │ + bl 983b34 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -105528,15 +105528,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r2, r0, lsr #31 │ │ │ │ + rsbseq r7, r2, r0, asr #31 │ │ │ │ ldrdeq r7, [lr], ip @ │ │ │ │ addseq lr, pc, r4, asr #6 │ │ │ │ │ │ │ │ 002bb37c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -105552,15 +105552,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 983b14 │ │ │ │ + bl 983b34 │ │ │ │ mov r1, sp │ │ │ │ bl 2b9744 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 580f30 │ │ │ │ ldr r2, [pc, #76] @ 2bb434 │ │ │ │ ldr r3, [pc, #64] @ 2bb42c │ │ │ │ @@ -105578,15 +105578,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r4, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, ip, r0, lsl r1 │ │ │ │ + rsbseq r0, ip, r0, lsr r1 │ │ │ │ addseq pc, lr, ip, lsr sl @ │ │ │ │ │ │ │ │ 002bb438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -105615,32 +105615,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2bb47c │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 968d00 │ │ │ │ + b 968d20 │ │ │ │ ldr r1, [pc, #28] @ 2bb500 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8c0664 │ │ │ │ - ldrsbeq r0, [ip], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r7, r2, ip, asr #28 │ │ │ │ - rsbseq r7, r2, r0, ror lr │ │ │ │ - rsbseq r7, r2, r4, ror #27 │ │ │ │ + b 8c0684 │ │ │ │ + ldrsheq r0, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r7, r2, ip, ror #28 │ │ │ │ + @ instruction: 0x00727e90 │ │ │ │ + rsbseq r7, r2, r4, lsl #28 │ │ │ │ │ │ │ │ 002bb504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2bb8e0 │ │ │ │ @@ -105682,15 +105682,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bb834 │ │ │ │ ldr r3, [pc, #804] @ 2bb8fc │ │ │ │ ldr r2, [pc, #804] @ 2bb900 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2bb904 │ │ │ │ @@ -105701,59 +105701,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2bb90c │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2bb644 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2bb910 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2bb914 │ │ │ │ ldr r1, [pc, #752] @ 2bb918 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bb6c8 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2bb91c │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2bb60c │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r2, [pc, #628] @ 2bb920 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2bb61c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bb7a0 │ │ │ │ @@ -105762,44 +105762,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2bb72c │ │ │ │ ldr r1, [pc, #556] @ 2bb928 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bb790 │ │ │ │ ldr r1, [pc, #532] @ 2bb92c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bb79c │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2bb930 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bb6f4 │ │ │ │ ldr r2, [pc, #424] @ 2bb934 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2bb6f4 │ │ │ │ ldr r2, [pc, #416] @ 2bb938 │ │ │ │ @@ -105813,23 +105813,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bb7d0 │ │ │ │ ldr r1, [pc, #372] @ 2bb93c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bb5a4 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 968c48 │ │ │ │ + bl 968c68 │ │ │ │ ldr r2, [pc, #328] @ 2bb940 │ │ │ │ ldr r3, [pc, #232] @ 2bb8e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -105851,73 +105851,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2bb8fc │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2bb894 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2bb944 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2bb948 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 2bb7b0 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #128] @ 2bb920 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ b 2bb874 │ │ │ │ ldr r2, [pc, #60] @ 2bb900 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2bb6dc │ │ │ │ ldr r1, [pc, #124] @ 2bb94c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 2bb7f0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r8, lsl #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009ef8d4 │ │ │ │ - @ instruction: 0x00727d9c │ │ │ │ - ldrheq r0, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r7, r6, r4, lsr #30 │ │ │ │ - rsbseq r7, r2, r4, ror #26 │ │ │ │ + ldrheq r7, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsbeq r0, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r7, r6, r4, asr #30 │ │ │ │ + rsbseq r7, r2, r4, lsl #27 │ │ │ │ andeq r5, r0, r4, lsl r1 │ │ │ │ @ instruction: 0x000048bc │ │ │ │ - rsbseq r7, r2, r8, lsl sp │ │ │ │ - rsbseq r7, r2, r8, lsr #26 │ │ │ │ - rsbseq r0, ip, r4, asr #28 │ │ │ │ - ldrheq r5, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r5, r2, r4, asr r8 │ │ │ │ - rsbseq r7, r2, ip, lsl #26 │ │ │ │ - ldrheq r7, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r7, r2, r8, lsr sp │ │ │ │ + rsbseq r7, r2, r8, asr #26 │ │ │ │ + rsbseq r0, ip, r4, ror #28 │ │ │ │ + ldrsbeq r5, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r5, r2, r4, ror r8 │ │ │ │ + rsbseq r7, r2, ip, lsr #26 │ │ │ │ + ldrsbeq r7, [r2], #-200 @ 0xffffff38 @ │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ - rsbseq r7, r2, ip, ror #24 │ │ │ │ - rsbseq r7, r2, ip, asr ip │ │ │ │ - rsbseq r7, r2, r4, asr ip │ │ │ │ - rsbseq r7, r2, ip, asr #23 │ │ │ │ - rsbseq r5, r3, r0, asr #2 │ │ │ │ - rsbseq r5, r3, r4, lsr r1 │ │ │ │ - ldrheq r7, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r7, r2, ip, lsl #25 │ │ │ │ + rsbseq r7, r2, ip, ror ip │ │ │ │ + rsbseq r7, r2, r4, ror ip │ │ │ │ + rsbseq r7, r2, ip, ror #23 │ │ │ │ + rsbseq r5, r3, r0, ror #2 │ │ │ │ + rsbseq r5, r3, r4, asr r1 │ │ │ │ + ldrsbeq r7, [r2], #-188 @ 0xffffff44 @ │ │ │ │ addseq pc, lr, ip, lsr #12 │ │ │ │ - rsbseq r5, r3, r8, asr r0 │ │ │ │ - ldrheq r7, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r7, r2, ip, lsr sl │ │ │ │ + rsbseq r5, r3, r8, ror r0 │ │ │ │ + ldrsbeq r7, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r7, r2, ip, asr sl │ │ │ │ │ │ │ │ 002bb950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -105929,51 +105929,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbbb4 │ │ │ │ ldr r1, [pc, #584] @ 2bbbd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbb68 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbb3c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbb30 │ │ │ │ ldr r2, [pc, #536] @ 2bbbdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2bbbe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #520] @ 2bbbe4 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #504] @ 2bbbe8 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [pc, #488] @ 2bbbec │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r1, [pc, #468] @ 2bbbf0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbb94 │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bbb94 │ │ │ │ ldr r9, [pc, #428] @ 2bbbf4 │ │ │ │ @@ -105982,46 +105982,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2bba78 │ │ │ │ ldr r1, [pc, #412] @ 2bbc00 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bbba4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2bbc04 │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2bbc08 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2bbc0c │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2bbc10 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2bbc14 │ │ │ │ @@ -106041,69 +106041,69 @@ │ │ │ │ b 2bb9c4 │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2bbc20 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb9bc │ │ │ │ b 2bbb30 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2bbc24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb9b0 │ │ │ │ b 2bbb3c │ │ │ │ ldr r1, [pc, #140] @ 2bbc28 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 96890c │ │ │ │ + b 96892c │ │ │ │ ldr r1, [pc, #112] @ 2bbc2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 96890c │ │ │ │ + b 96892c │ │ │ │ @ instruction: 0x009ef4b0 │ │ │ │ - rsbseq r7, r2, r8, lsr #20 │ │ │ │ - ldrsbeq r7, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r7, r2, r0, lsr sl │ │ │ │ - rsbseq r7, r2, r4, lsr sl │ │ │ │ - rsbseq r7, r2, r4, lsr sl │ │ │ │ + rsbseq r7, r2, r8, asr #20 │ │ │ │ + ldrsheq r7, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r7, r2, r0, asr sl │ │ │ │ + rsbseq r7, r2, r4, asr sl │ │ │ │ + rsbseq r7, r2, r4, asr sl │ │ │ │ andeq r5, r0, r0, ror #1 │ │ │ │ - rsbseq r7, r2, r0, lsr #20 │ │ │ │ - rsbseq r7, r2, r0, lsl sl │ │ │ │ - rsbseq r0, ip, ip, ror #19 │ │ │ │ - rsbseq r7, r2, r8, asr #18 │ │ │ │ - rsbseq r7, r2, ip, asr #20 │ │ │ │ - ldrsbeq r7, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r7, r2, r4, asr #19 │ │ │ │ - ldrheq r7, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r7, r2, r0, asr #20 │ │ │ │ + rsbseq r7, r2, r0, lsr sl │ │ │ │ + rsbseq r0, ip, ip, lsl #20 │ │ │ │ + rsbseq r7, r2, r8, ror #18 │ │ │ │ + rsbseq r7, r2, ip, ror #20 │ │ │ │ + ldrsheq r7, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r7, r2, r4, ror #19 │ │ │ │ + ldrsbeq r7, [r2], #-156 @ 0xffffff64 @ │ │ │ │ addseq ip, r0, r8, asr #14 │ │ │ │ - umulleq r1, r1, ip, r8 @ │ │ │ │ - addeq r1, r1, r4, lsl #17 │ │ │ │ - rsbseq r2, lr, r0, lsl lr │ │ │ │ - rsbseq r7, r2, ip, lsl #17 │ │ │ │ - rsbseq r7, r2, r8, asr #16 │ │ │ │ - ldrheq r7, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r7, r2, r8, ror #15 │ │ │ │ + @ instruction: 0x008118bc │ │ │ │ + addeq r1, r1, r4, lsr #17 │ │ │ │ + rsbseq r2, lr, r0, lsr lr │ │ │ │ + rsbseq r7, r2, ip, lsr #17 │ │ │ │ + rsbseq r7, r2, r8, ror #16 │ │ │ │ + ldrsbeq r7, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r7, r2, r8, lsl #16 │ │ │ │ │ │ │ │ 002bbc30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2bbdb4 │ │ │ │ @@ -106115,32 +106115,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #320] @ 2bbdc0 │ │ │ │ ldr r6, [pc, #320] @ 2bbdc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #300] @ 2bbdc8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983f04 │ │ │ │ + bl 983f24 │ │ │ │ ldr r1, [pc, #284] @ 2bbdcc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983f04 │ │ │ │ + bl 983f24 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2bbdd0 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -106150,15 +106150,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 978b90 │ │ │ │ + bl 978bb0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2bbd60 │ │ │ │ mov r0, r5 │ │ │ │ bl 580f30 │ │ │ │ ldr r2, [pc, #176] @ 2bbdd4 │ │ │ │ @@ -106181,15 +106181,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2bbdd8 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 978b90 │ │ │ │ + bl 978bb0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2bbd14 │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -106197,19 +106197,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2bc6a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2bbd14 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ef1dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, sp, ip, ror #17 │ │ │ │ - rsbseq r3, lr, r0, lsl #26 │ │ │ │ + rsbseq fp, sp, ip, lsl #18 │ │ │ │ + rsbseq r3, lr, r0, lsr #26 │ │ │ │ addseq pc, lr, r0, lsr #3 │ │ │ │ - rsbseq r7, r2, r0, lsr r8 │ │ │ │ - ldrsheq pc, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r7, r2, r0, asr r8 │ │ │ │ + rsbseq pc, r9, r8, lsl r4 @ │ │ │ │ andeq r1, r0, r8, lsl #10 │ │ │ │ addseq pc, lr, r0, lsl #2 │ │ │ │ andeq r3, r0, r8, ror #24 │ │ │ │ │ │ │ │ 002bbddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -106224,41 +106224,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #232] @ 2bbf14 │ │ │ │ ldr r5, [pc, #232] @ 2bbf18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #212] @ 2bbf1c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983f04 │ │ │ │ + bl 983f24 │ │ │ │ ldr ip, [pc, #196] @ 2bbf20 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 978b90 │ │ │ │ + bl 978bb0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2bbeb8 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -106284,18 +106284,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r0, lsr r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, sp, r0, asr #14 │ │ │ │ - rsbseq sl, r3, r0, lsl #2 │ │ │ │ + rsbseq fp, sp, r0, ror #14 │ │ │ │ + rsbseq sl, r3, r0, lsr #2 │ │ │ │ @ instruction: 0x009eeff4 │ │ │ │ - rsbseq r7, r2, r4, lsl #13 │ │ │ │ + rsbseq r7, r2, r4, lsr #13 │ │ │ │ andeq r3, r0, r8, ror #24 │ │ │ │ addseq lr, lr, ip, asr pc │ │ │ │ │ │ │ │ 002bbf28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -106331,15 +106331,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 99ab38 │ │ │ │ + b 99ab58 │ │ │ │ ldr r1, [pc, #80] @ 2bc020 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 584bb8 │ │ │ │ ldr ip, [pc, #60] @ 2bc024 │ │ │ │ @@ -106348,24 +106348,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 99ab38 │ │ │ │ - rsbseq r7, r2, r4, asr #11 │ │ │ │ - rsbseq r3, lr, ip, lsl #20 │ │ │ │ - rsbseq r7, r2, ip, lsr r5 │ │ │ │ - addeq fp, r6, r8, lsl #13 │ │ │ │ - rsbseq r7, r2, r4, lsl r5 │ │ │ │ + b 99ab58 │ │ │ │ + rsbseq r7, r2, r4, ror #11 │ │ │ │ + rsbseq r3, lr, ip, lsr #20 │ │ │ │ + rsbseq r7, r2, ip, asr r5 │ │ │ │ + addeq fp, r6, r8, lsr #13 │ │ │ │ + rsbseq r7, r2, r4, lsr r5 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - rsbseq r7, r2, r0, lsr r5 │ │ │ │ - addeq fp, r6, r4, asr #12 │ │ │ │ - ldrsbeq r7, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r7, r2, r0, asr r5 │ │ │ │ + addeq fp, r6, r4, ror #12 │ │ │ │ + ldrsheq r7, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 002bc030 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2bc290 │ │ │ │ @@ -106377,46 +106377,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r6, [pc, #540] @ 2bc29c │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2bc2a0 │ │ │ │ ldr r9, [pc, #524] @ 2bc2a4 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9839b0 │ │ │ │ + bl 9839d0 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d78 │ │ │ │ + bl 983d98 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2bc148 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 98b218 │ │ │ │ + bl 98b238 │ │ │ │ cmp r0, sl │ │ │ │ blt 2bc1b4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2bc26c │ │ │ │ bne 2bc1b4 │ │ │ │ @@ -106446,15 +106446,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 25333c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98af64 │ │ │ │ + bl 98af84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc0d4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b6058 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -106463,20 +106463,20 @@ │ │ │ │ bne 2bc124 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2bc2a8 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 968e14 │ │ │ │ + bl 968e34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 968e70 │ │ │ │ + bl 968e90 │ │ │ │ ldr r2, [pc, #192] @ 2bc2ac │ │ │ │ ldr r3, [pc, #164] @ 2bc294 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106514,23 +106514,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2bc2bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009eeddc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r2, r8, lsr #2 │ │ │ │ - ldrheq r7, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrsbeq r4, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - ldrheq r7, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r7, r2, r8, lsr #7 │ │ │ │ + addeq r2, r2, r8, asr #2 │ │ │ │ + ldrsbeq r7, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsheq r4, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsbeq r7, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r7, r2, r8, asr #7 │ │ │ │ addseq lr, lr, r8, lsr ip │ │ │ │ - addeq fp, r6, r4, asr #7 │ │ │ │ - rsbseq r7, r2, r0, asr r2 │ │ │ │ - rsbseq r7, r2, r8, asr #5 │ │ │ │ + addeq fp, r6, r4, ror #7 │ │ │ │ + rsbseq r7, r2, r0, ror r2 │ │ │ │ + rsbseq r7, r2, r8, ror #5 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002bc2c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -106550,42 +106550,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2549a4 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9c0048 │ │ │ │ + bl 9c0068 │ │ │ │ ldr r3, [pc, #108] @ 2bc398 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2bc354 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2536fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc330 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bff40 │ │ │ │ + bl 9bff60 │ │ │ │ b 2bc330 │ │ │ │ addseq lr, lr, ip, asr #22 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ │ │ │ │ 002bc39c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -106600,46 +106600,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #276] @ 2bc500 │ │ │ │ ldr r5, [pc, #276] @ 2bc504 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983f04 │ │ │ │ + bl 983f24 │ │ │ │ ldr r1, [pc, #256] @ 2bc508 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d78 │ │ │ │ + bl 983d98 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2bc50c │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983f04 │ │ │ │ + bl 983f24 │ │ │ │ ldr r3, [pc, #212] @ 2bc510 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 978b90 │ │ │ │ + bl 978bb0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2bc4b8 │ │ │ │ mov r0, r6 │ │ │ │ bl 580f30 │ │ │ │ ldr r2, [pc, #152] @ 2bc514 │ │ │ │ ldr r3, [pc, #120] @ 2bc4f8 │ │ │ │ @@ -106671,19 +106671,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2bd04c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2bc46c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, lr, ip, ror #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, r8, r4, lsl #1 │ │ │ │ - rsbseq r6, r6, r4, lsl r3 │ │ │ │ + rsbseq ip, r8, r4, lsr #1 │ │ │ │ + rsbseq r6, r6, r4, lsr r3 │ │ │ │ addseq lr, lr, r4, lsr sl │ │ │ │ - umulleq r5, r1, r0, r4 │ │ │ │ - rsbseq r3, sp, ip, asr #1 │ │ │ │ + @ instruction: 0x008154b0 │ │ │ │ + rsbseq r3, sp, ip, ror #1 │ │ │ │ andeq r2, r0, ip, asr #13 │ │ │ │ addseq lr, lr, r8, lsr #19 │ │ │ │ │ │ │ │ 002bc518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -106699,49 +106699,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #292] @ 2bc694 │ │ │ │ ldr r5, [pc, #292] @ 2bc698 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2bc69c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9839b0 │ │ │ │ + bl 9839d0 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d78 │ │ │ │ + bl 983d98 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9839b0 │ │ │ │ + bl 9839d0 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d78 │ │ │ │ + bl 983d98 │ │ │ │ ldr r1, [pc, #188] @ 2bc6a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983f04 │ │ │ │ + bl 983f24 │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -106774,19 +106774,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ee8f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq sl, [sp], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsbeq r4, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq r4, [r2], r8 │ │ │ │ - rsbseq r7, r2, r8 │ │ │ │ - rsbseq pc, fp, r0, ror #10 │ │ │ │ + rsbseq fp, sp, ip, lsl r0 │ │ │ │ + ldrsheq r4, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + strdeq r4, [r2], r8 │ │ │ │ + rsbseq r7, r2, r8, lsr #32 │ │ │ │ + rsbseq pc, fp, r0, lsl #11 │ │ │ │ @ instruction: 0x009ee7dc │ │ │ │ │ │ │ │ 002bc6a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -106821,15 +106821,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -106859,15 +106859,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -106879,40 +106879,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2bc884 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99aa90 │ │ │ │ + bl 99aab0 │ │ │ │ b 2bc6fc │ │ │ │ ldr r3, [pc, #76] @ 2bc888 │ │ │ │ ldr r1, [pc, #76] @ 2bc88c │ │ │ │ ldr r0, [pc, #76] @ 2bc890 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq lr, lr, ip, asr r7 │ │ │ │ - addeq sl, r6, ip, lsr #30 │ │ │ │ - rsbseq r6, r2, r8, lsl pc │ │ │ │ - ldrsbeq r6, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + addeq sl, r6, ip, asr #30 │ │ │ │ + rsbseq r6, r2, r8, lsr pc │ │ │ │ + ldrsheq r6, [r2], #-228 @ 0xffffff1c @ │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ - umulleq sl, r6, r4, lr │ │ │ │ - rsbseq r6, r2, r0, asr #29 │ │ │ │ - rsbseq r6, r2, ip, lsr lr │ │ │ │ - rsbseq r6, r2, r8, ror #27 │ │ │ │ - addeq sl, r6, r0, asr #28 │ │ │ │ - ldrheq r6, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - addeq sl, r6, r8, lsl lr │ │ │ │ - rsbseq r6, r2, r0, asr #27 │ │ │ │ + @ instruction: 0x0086aeb4 │ │ │ │ + rsbseq r6, r2, r0, ror #29 │ │ │ │ + rsbseq r6, r2, ip, asr lr │ │ │ │ + rsbseq r6, r2, r8, lsl #28 │ │ │ │ + addeq sl, r6, r0, ror #28 │ │ │ │ ldrsbeq r6, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + addeq sl, r6, r8, lsr lr │ │ │ │ + rsbseq r6, r2, r0, ror #27 │ │ │ │ + ldrsheq r6, [r2], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 002bc894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -106967,15 +106967,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2bc9b4 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2bc928 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bcac0 │ │ │ │ @@ -107005,15 +107005,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2bca3c │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 98b950 │ │ │ │ + bl 98b970 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bca88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2bc990 │ │ │ │ @@ -107030,59 +107030,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2bcb18 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99aa90 │ │ │ │ + bl 99aab0 │ │ │ │ b 2bc9b4 │ │ │ │ ldr r3, [pc, #140] @ 2bcb1c │ │ │ │ ldr ip, [pc, #140] @ 2bcb20 │ │ │ │ ldr r1, [pc, #140] @ 2bcb24 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2bc9b4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2bcb28 │ │ │ │ ldr r1, [pc, #96] @ 2bcb2c │ │ │ │ ldr r0, [pc, #96] @ 2bcb30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq lr, lr, r8, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r6, r2, r4, asr #27 │ │ │ │ + rsbseq r6, r2, r4, ror #27 │ │ │ │ addseq lr, lr, r4, lsr r5 │ │ │ │ - @ instruction: 0x00726d98 │ │ │ │ + ldrheq r6, [r2], #-216 @ 0xffffff28 @ │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ - addeq sl, r6, ip, ror #25 │ │ │ │ - rsbseq r6, r2, r8, ror #26 │ │ │ │ - @ instruction: 0x00726c94 │ │ │ │ + addeq sl, r6, ip, lsl #26 │ │ │ │ + rsbseq r6, r2, r8, lsl #27 │ │ │ │ + ldrheq r6, [r2], #-196 @ 0xffffff3c @ │ │ │ │ addseq lr, lr, r8, ror #8 │ │ │ │ - @ instruction: 0x00726b94 │ │ │ │ - addeq sl, r6, ip, ror #23 │ │ │ │ - rsbseq r6, r2, ip, asr fp │ │ │ │ - addeq sl, r6, r0, asr #23 │ │ │ │ - rsbseq r6, r2, r0, lsl ip │ │ │ │ - rsbseq r6, r2, r8, ror #22 │ │ │ │ - addeq sl, r6, ip, lsl #23 │ │ │ │ - rsbseq r6, r2, r4, lsr fp │ │ │ │ - rsbseq r6, r2, r4, asr #22 │ │ │ │ + ldrheq r6, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + addeq sl, r6, ip, lsl #24 │ │ │ │ + rsbseq r6, r2, ip, ror fp │ │ │ │ + addeq sl, r6, r0, ror #23 │ │ │ │ + rsbseq r6, r2, r0, lsr ip │ │ │ │ + rsbseq r6, r2, r8, lsl #23 │ │ │ │ + addeq sl, r6, ip, lsr #23 │ │ │ │ + rsbseq r6, r2, r4, asr fp │ │ │ │ + rsbseq r6, r2, r4, ror #22 │ │ │ │ │ │ │ │ 002bcb34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -107107,26 +107107,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sl, r6, r4, asr #21 │ │ │ │ - ldrsheq r6, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r6, r2, ip, ror #20 │ │ │ │ + addeq sl, r6, r4, ror #21 │ │ │ │ + rsbseq r6, r2, r0, lsl fp │ │ │ │ + rsbseq r6, r2, ip, lsl #21 │ │ │ │ │ │ │ │ 002bcbdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2bccd0 │ │ │ │ @@ -107161,15 +107161,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99aa90 │ │ │ │ + bl 99aab0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -107180,25 +107180,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2bcc80 │ │ │ │ addseq lr, lr, r0, lsr r2 │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x00726994 │ │ │ │ - strdeq sl, [r6], r0 │ │ │ │ - rsbseq r6, r2, r4, ror #18 │ │ │ │ - addeq sl, r6, r8, lsr #19 │ │ │ │ - rsbseq r6, r2, r8, asr #20 │ │ │ │ - rsbseq r6, r2, ip, asr #18 │ │ │ │ + ldrheq r6, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + addeq sl, r6, r0, lsl sl │ │ │ │ + rsbseq r6, r2, r4, lsl #19 │ │ │ │ + addeq sl, r6, r8, asr #19 │ │ │ │ + rsbseq r6, r2, r8, ror #20 │ │ │ │ + rsbseq r6, r2, ip, ror #18 │ │ │ │ │ │ │ │ 002bccf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -107240,29 +107240,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99aa90 │ │ │ │ + bl 99aab0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq lr, lr, r0, ror #1 │ │ │ │ andeq r2, r0, r4, asr #18 │ │ │ │ andeq r2, r0, r4, lsl #9 │ │ │ │ - addeq sl, r6, r8, asr #17 │ │ │ │ - rsbseq r6, r2, r0, lsr #19 │ │ │ │ - rsbseq r6, r2, r4, ror r9 │ │ │ │ + addeq sl, r6, r8, ror #17 │ │ │ │ + rsbseq r6, r2, r0, asr #19 │ │ │ │ + @ instruction: 0x00726994 │ │ │ │ │ │ │ │ 002bcde4 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bce24 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107360,28 +107360,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ab38 │ │ │ │ + b 99ab58 │ │ │ │ ldr r3, [pc, #172] @ 2bd028 │ │ │ │ ldr ip, [pc, #172] @ 2bd02c │ │ │ │ ldr r1, [pc, #172] @ 2bd030 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ab38 │ │ │ │ + b 99ab58 │ │ │ │ ldr r3, [pc, #132] @ 2bd034 │ │ │ │ ldr ip, [pc, #132] @ 2bd038 │ │ │ │ ldr r1, [pc, #132] @ 2bd03c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -107396,33 +107396,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99aa90 │ │ │ │ - rsbseq ip, r7, r4, ror r2 │ │ │ │ + b 99aab0 │ │ │ │ + @ instruction: 0x0077c294 │ │ │ │ umullseq sp, lr, r4, pc @ │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ - rsbseq r6, r2, ip, ror #16 │ │ │ │ - addeq sl, r6, r0, lsl r7 │ │ │ │ - rsbseq sl, sp, r4, lsl #12 │ │ │ │ - rsbseq r6, r2, r8, asr r8 │ │ │ │ - rsbseq r6, r2, r8, lsr #13 │ │ │ │ - ldrdeq sl, [r6], r8 │ │ │ │ - rsbseq r6, r2, r4, asr #15 │ │ │ │ - rsbseq r6, r2, ip, ror r6 │ │ │ │ - addeq sl, r6, r4, lsr #13 │ │ │ │ - ldrheq r6, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r6, r2, r8, asr #12 │ │ │ │ - rsbseq r6, r2, ip, lsl r6 │ │ │ │ - addeq sl, r6, r4, ror r6 │ │ │ │ - rsbseq r6, r2, r4, ror #11 │ │ │ │ + rsbseq r6, r2, ip, lsl #17 │ │ │ │ + addeq sl, r6, r0, lsr r7 │ │ │ │ + rsbseq sl, sp, r4, lsr #12 │ │ │ │ + rsbseq r6, r2, r8, ror r8 │ │ │ │ + rsbseq r6, r2, r8, asr #13 │ │ │ │ + strdeq sl, [r6], r8 │ │ │ │ + rsbseq r6, r2, r4, ror #15 │ │ │ │ + @ instruction: 0x0072669c │ │ │ │ + addeq sl, r6, r4, asr #13 │ │ │ │ + ldrsbeq r6, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r6, r2, r8, ror #12 │ │ │ │ + rsbseq r6, r2, ip, lsr r6 │ │ │ │ + umulleq sl, r6, r4, r6 │ │ │ │ + rsbseq r6, r2, r4, lsl #12 │ │ │ │ │ │ │ │ 002bd04c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2bd80c │ │ │ │ @@ -107457,15 +107457,15 @@ │ │ │ │ beq 2bd54c │ │ │ │ ldr r0, [r0] │ │ │ │ bl 254aac │ │ │ │ ldr r2, [pc, #1844] @ 2bd818 │ │ │ │ ldr r1, [pc, #1844] @ 2bd81c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 98a720 │ │ │ │ + bl 98a740 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2bd5a4 │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -107572,15 +107572,15 @@ │ │ │ │ bl 253a8c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 255d6c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a6950 │ │ │ │ + bl 7a6970 │ │ │ │ ldr r2, [pc, #1388] @ 2bd830 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2bd668 │ │ │ │ @@ -107601,23 +107601,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2549a4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b176c │ │ │ │ + bl 7b178c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bd4d0 │ │ │ │ ldr r0, [pc, #1216] @ 2bd820 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2bacb8 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107636,39 +107636,39 @@ │ │ │ │ bl 2bad30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 25345c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 25321c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7b176c │ │ │ │ + bl 7b178c │ │ │ │ cmp r0, #0 │ │ │ │ bge 2bd37c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2bd404 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bae1c │ │ │ │ mov r0, fp │ │ │ │ bl 253648 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd41c │ │ │ │ mov r0, r8 │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd4e8 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2bd260 │ │ │ │ ldr r2, [pc, #1036] @ 2bd844 │ │ │ │ ldr r3, [pc, #980] @ 2bd810 │ │ │ │ @@ -107711,17 +107711,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2bd58c │ │ │ │ mov r0, fp │ │ │ │ bl 253648 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd4e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 98a830 │ │ │ │ + bl 98a850 │ │ │ │ b 2bd258 │ │ │ │ ldr r2, [pc, #864] @ 2bd85c │ │ │ │ ldr r3, [pc, #784] @ 2bd810 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -107736,15 +107736,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ab38 │ │ │ │ + b 99ab58 │ │ │ │ ldr r2, [pc, #792] @ 2bd86c │ │ │ │ ldr r3, [pc, #696] @ 2bd810 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -107776,15 +107776,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2bd88c │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bd430 │ │ │ │ ldr r2, [pc, #660] @ 2bd890 │ │ │ │ ldr r3, [pc, #528] @ 2bd810 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -107802,15 +107802,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2bd8a0 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bd4e8 │ │ │ │ mov r0, r9 │ │ │ │ bl 2bae1c │ │ │ │ b 2bd4e8 │ │ │ │ ldr r2, [pc, #564] @ 2bd8a4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -107830,73 +107830,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2bd8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2bd2d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bd710 │ │ │ │ bl 2bae1c │ │ │ │ mov r0, fp │ │ │ │ bl 253648 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd258 │ │ │ │ mov r0, r8 │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ b 2bd258 │ │ │ │ mov r0, fp │ │ │ │ bl 253648 │ │ │ │ cmp r8, #0 │ │ │ │ bne 2bd704 │ │ │ │ b 2bd258 │ │ │ │ ldr r0, [pc, #392] @ 2bd8b4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2bd2d8 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2bd8b8 │ │ │ │ ldr r3, [pc, #368] @ 2bd8bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2bd8c0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ cmp r9, r4 │ │ │ │ bne 2bd65c │ │ │ │ b 2bd4e8 │ │ │ │ ldr r3, [pc, #316] @ 2bd8c4 │ │ │ │ ldr r2, [pc, #316] @ 2bd8c8 │ │ │ │ ldr r1, [pc, #316] @ 2bd8cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, fp │ │ │ │ bl 25354c │ │ │ │ cmp r9, #0 │ │ │ │ bne 2bd65c │ │ │ │ b 2bd4e8 │ │ │ │ ldr r3, [pc, #264] @ 2bd8d0 │ │ │ │ ldr r2, [pc, #264] @ 2bd8d4 │ │ │ │ @@ -107904,75 +107904,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2bd8dc │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, fp │ │ │ │ bl 25354c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 2531bc │ │ │ │ cmp r9, #0 │ │ │ │ bne 2bd65c │ │ │ │ b 2bd4e8 │ │ │ │ @ instruction: 0x009eddb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, lr, r8, lsr #27 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - ldrsheq r6, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r6, r2, r8, lsl #14 │ │ │ │ + rsbseq r6, r2, r8, lsl r7 │ │ │ │ + rsbseq r6, r2, r8, lsr #14 │ │ │ │ @ instruction: 0x009edbbc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r6, r2, r4, ror #12 │ │ │ │ - addeq sl, r6, ip, asr r3 │ │ │ │ - rsbseq r3, r2, r0, ror #24 │ │ │ │ - rsbseq r3, r2, r4, asr #24 │ │ │ │ + rsbseq r6, r2, r4, lsl #13 │ │ │ │ + addeq sl, r6, ip, ror r3 │ │ │ │ + rsbseq r3, r2, r0, lsl #25 │ │ │ │ + rsbseq r3, r2, r4, ror #24 │ │ │ │ addseq sp, lr, ip, ror #19 │ │ │ │ umullseq sp, lr, r0, r9 │ │ │ │ - umulleq sl, r6, r8, r1 │ │ │ │ - rsbseq r6, r2, ip, lsr #6 │ │ │ │ - rsbseq r6, r2, ip, lsr r1 │ │ │ │ + @ instruction: 0x0086a1b8 │ │ │ │ + rsbseq r6, r2, ip, asr #6 │ │ │ │ + rsbseq r6, r2, ip, asr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ addseq sp, lr, r8, lsr #18 │ │ │ │ - addeq sl, r6, r4, lsr r1 │ │ │ │ - @ instruction: 0x00726298 │ │ │ │ - ldrsbeq r6, [r2], #-8 @ │ │ │ │ + addeq sl, r6, r4, asr r1 │ │ │ │ + ldrheq r6, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsheq r6, [r2], #-8 @ │ │ │ │ @ instruction: 0x009ed8d0 │ │ │ │ - ldrdeq sl, [r6], r8 │ │ │ │ - @ instruction: 0x0072629c │ │ │ │ - rsbseq r6, r2, ip, ror r0 │ │ │ │ + strdeq sl, [r6], r8 │ │ │ │ + ldrheq r6, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x0072609c │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - rsbseq r6, r2, r4, ror r2 │ │ │ │ - addeq sl, r6, ip, lsl #1 │ │ │ │ - rsbseq r6, r2, r0, lsr r0 │ │ │ │ + @ instruction: 0x00726294 │ │ │ │ + addeq sl, r6, ip, lsr #1 │ │ │ │ + rsbseq r6, r2, r0, asr r0 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ addseq sp, lr, r8, lsr #16 │ │ │ │ - ldrheq r6, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - addeq sl, r6, r4, lsr #32 │ │ │ │ - rsbseq r5, r2, r8, asr #31 │ │ │ │ + ldrsbeq r6, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + addeq sl, r6, r4, asr #32 │ │ │ │ + rsbseq r5, r2, r8, ror #31 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r6, r2, ip, lsr #4 │ │ │ │ - rsbseq r6, r2, r4, lsl #4 │ │ │ │ - rsbseq r6, r2, r8, lsl #2 │ │ │ │ - addeq r9, r6, r4, lsl #30 │ │ │ │ - rsbseq r5, r2, r8, lsr #29 │ │ │ │ - addeq r9, r6, r8, asr #29 │ │ │ │ - ldrsheq r6, [r2], #-8 @ │ │ │ │ - rsbseq r5, r2, r8, ror #28 │ │ │ │ - addeq r9, r6, r8, lsl #29 │ │ │ │ - rsbseq r6, r2, r4, ror #1 │ │ │ │ - rsbseq r5, r2, ip, lsr #28 │ │ │ │ + rsbseq r6, r2, ip, asr #4 │ │ │ │ + rsbseq r6, r2, r4, lsr #4 │ │ │ │ + rsbseq r6, r2, r8, lsr #2 │ │ │ │ + addeq r9, r6, r4, lsr #30 │ │ │ │ + rsbseq r5, r2, r8, asr #29 │ │ │ │ + addeq r9, r6, r8, ror #29 │ │ │ │ + rsbseq r6, r2, r8, lsl r1 │ │ │ │ + rsbseq r5, r2, r8, lsl #29 │ │ │ │ + addeq r9, r6, r8, lsr #29 │ │ │ │ + rsbseq r6, r2, r4, lsl #2 │ │ │ │ + rsbseq r5, r2, ip, asr #28 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2bd9d8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -107983,24 +107983,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750ff0 │ │ │ │ + bl 757b9c │ │ │ │ + bl 751010 │ │ │ │ ldr r2, [pc, #176] @ 2bd9e4 │ │ │ │ ldr r1, [pc, #176] @ 2bd9e8 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bd964 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bd8e0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -108028,20 +108028,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r9, r6, ip, lsr lr │ │ │ │ - rsbseq ip, r1, r8, lsr #23 │ │ │ │ - rsbseq r4, r6, ip, ror #27 │ │ │ │ - rsbseq r6, r2, r4, lsr #32 │ │ │ │ - rsbseq sl, r4, r8, lsr #5 │ │ │ │ - ldrsheq r5, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + addeq r9, r6, ip, asr lr │ │ │ │ + rsbseq ip, r1, r8, asr #23 │ │ │ │ + rsbseq r4, r6, ip, lsl #28 │ │ │ │ + rsbseq r6, r2, r4, asr #32 │ │ │ │ + rsbseq sl, r4, r8, asr #5 │ │ │ │ + rsbseq r6, r2, r8, lsl r0 │ │ │ │ │ │ │ │ 002bd9f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2bdb20 │ │ │ │ @@ -108054,25 +108054,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2bdb2c │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75c39c │ │ │ │ + bl 75c3bc │ │ │ │ ldr r2, [pc, #236] @ 2bdb30 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #212] @ 2bdb34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bdab4 │ │ │ │ ldr r1, [pc, #196] @ 2bdb38 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 25417c │ │ │ │ @@ -108093,15 +108093,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2bdb40 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -108110,37 +108110,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2bdb48 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2bdad8 │ │ │ │ addseq sp, lr, r8, lsl r4 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq r4, r6, r8, ror #25 │ │ │ │ - addeq r9, r6, r4, lsl #26 │ │ │ │ - rsbseq ip, r1, r0, ror sl │ │ │ │ - rsbseq r5, r2, r4, lsr #30 │ │ │ │ - rsbseq r5, r2, r4, ror #30 │ │ │ │ - ldrsbeq r5, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r5, r2, ip, asr #29 │ │ │ │ - rsbseq r5, r2, r4, ror #29 │ │ │ │ - rsbseq r5, r2, r8, lsl #29 │ │ │ │ + rsbseq r4, r6, r8, lsl #26 │ │ │ │ + addeq r9, r6, r4, lsr #26 │ │ │ │ + @ instruction: 0x0071ca90 │ │ │ │ + rsbseq r5, r2, r4, asr #30 │ │ │ │ + rsbseq r5, r2, r4, lsl #31 │ │ │ │ + ldrsheq r5, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r5, r2, ip, ror #29 │ │ │ │ + rsbseq r5, r2, r4, lsl #30 │ │ │ │ + rsbseq r5, r2, r8, lsr #29 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2bdb60 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addseq sl, r0, ip, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 2bdb74 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addseq sl, r0, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2bdd1c │ │ │ │ @@ -108241,60 +108241,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq sp, lr, ip, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r6, r4, lsl #25 │ │ │ │ + addeq r9, r6, r4, lsr #25 │ │ │ │ adceq r4, lr, r4, asr #21 │ │ │ │ @ instruction: 0x009ed1b8 │ │ │ │ - addeq r9, r6, r0, ror #23 │ │ │ │ - ldrdeq r9, [r6], r0 │ │ │ │ - addeq r9, r6, r4, lsl #23 │ │ │ │ - rsbseq r5, r2, r8, lsr #26 │ │ │ │ - rsbseq r5, r2, r4, lsr sp │ │ │ │ + addeq r9, r6, r0, lsl #24 │ │ │ │ + strdeq r9, [r6], r0 │ │ │ │ + addeq r9, r6, r4, lsr #23 │ │ │ │ + rsbseq r5, r2, r8, asr #26 │ │ │ │ + rsbseq r5, r2, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2bde4c │ │ │ │ ldr r3, [pc, #240] @ 2bde50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8babcc │ │ │ │ + bl 8babec │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99a368 │ │ │ │ + bl 99a388 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2bde04 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 99a140 │ │ │ │ + bl 99a160 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8bac3c │ │ │ │ + bl 8bac5c │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8babcc │ │ │ │ + bl 8babec │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -108332,89 +108332,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 25333c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bba34 │ │ │ │ + bl 8bba54 │ │ │ │ ldr r1, [pc, #212] @ 2bdf70 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e9cc │ │ │ │ + bl 99e9ec │ │ │ │ ldr r1, [pc, #192] @ 2bdf74 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99e9cc │ │ │ │ + bl 99e9ec │ │ │ │ ldr r1, [pc, #148] @ 2bdf78 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99e9cc │ │ │ │ + bl 99e9ec │ │ │ │ ldr r1, [pc, #104] @ 2bdf7c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99e9cc │ │ │ │ + bl 99e9ec │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r5, [r3], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r3, r2, r0, asr r0 │ │ │ │ - addeq fp, r0, ip, lsr #7 │ │ │ │ - addeq r4, r0, r8, ror #16 │ │ │ │ + ldrsheq r5, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r3, r2, r0, ror r0 │ │ │ │ + addeq fp, r0, ip, asr #7 │ │ │ │ + addeq r4, r0, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2be018 │ │ │ │ ldr r2, [pc, #128] @ 2be01c │ │ │ │ ldr r1, [pc, #128] @ 2be020 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #96] @ 2be024 │ │ │ │ ldr ip, [pc, #96] @ 2be028 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2be02c │ │ │ │ ldr r2, [pc, #92] @ 2be030 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -108430,17 +108430,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r9, [r6], r0 │ │ │ │ - rsbseq r5, r2, r0, lsr #21 │ │ │ │ - rsbseq pc, fp, ip, lsl #2 │ │ │ │ + addeq r9, r6, r0, lsl r9 │ │ │ │ + rsbseq r5, r2, r0, asr #21 │ │ │ │ + rsbseq pc, fp, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -108465,15 +108465,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2be0d4 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -108495,28 +108495,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2be154 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r9, r6, ip, lsl #15 │ │ │ │ - rsbseq r5, r2, r4, lsr #18 │ │ │ │ - rsbseq r5, r2, r4, asr r9 │ │ │ │ + addeq r9, r6, ip, lsr #15 │ │ │ │ + rsbseq r5, r2, r4, asr #18 │ │ │ │ + rsbseq r5, r2, r4, ror r9 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2be1a4 │ │ │ │ ldr r2, [pc, #52] @ 2be1a8 │ │ │ │ @@ -108524,22 +108524,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2be1b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2bdd44 │ │ │ │ - addeq r9, r6, r8, lsl r7 │ │ │ │ - ldrheq r5, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r5, r2, r0, ror #17 │ │ │ │ + addeq r9, r6, r8, lsr r7 │ │ │ │ + ldrsbeq r5, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r5, r2, r0, lsl #18 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2be228 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -108553,23 +108553,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #28] @ 2be22c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ adceq r4, lr, ip, lsr #10 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2be2f8 │ │ │ │ @@ -108579,53 +108579,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #140] @ 2be304 │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 999dc4 │ │ │ │ + bl 999de4 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #84] @ 2be308 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r9, r6, r4, asr #12 │ │ │ │ - rsbseq r2, r2, ip, asr r1 │ │ │ │ - rsbseq r2, r2, r8, lsr #9 │ │ │ │ - rsbseq r2, r2, r0, asr r1 │ │ │ │ + addeq r9, r6, r4, ror #12 │ │ │ │ + rsbseq r2, r2, ip, ror r1 │ │ │ │ + rsbseq r2, r2, r8, asr #9 │ │ │ │ + rsbseq r2, r2, r0, ror r1 │ │ │ │ @ instruction: 0x00909fd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2be3c0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -108636,15 +108636,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ bl 2b32e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2be3a0 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -108664,17 +108664,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r6, r8, ror #10 │ │ │ │ - rsbseq r2, r2, r8, lsl #1 │ │ │ │ - rsbseq r2, r2, r4, ror r0 │ │ │ │ + addeq r9, r6, r8, lsl #11 │ │ │ │ + rsbseq r2, r2, r8, lsr #1 │ │ │ │ + @ instruction: 0x00722094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2be5f4 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -108682,15 +108682,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2be5f8 │ │ │ │ ldr r1, [pc, #512] @ 2be5fc │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2be5d8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 253a8c │ │ │ │ @@ -108805,19 +108805,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2be600 │ │ │ │ ldr r0, [pc, #32] @ 2be604 │ │ │ │ ldr r2, [pc, #32] @ 2be608 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r9, r6, r8, lsr #9 │ │ │ │ - ldrheq r1, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r1, r2, r8, asr #31 │ │ │ │ - rsbseq r5, r2, r0, asr r4 │ │ │ │ - rsbseq r5, r2, ip, lsl #9 │ │ │ │ + addeq r9, r6, r8, asr #9 │ │ │ │ + ldrsbeq r1, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r1, r2, r8, ror #31 │ │ │ │ + rsbseq r5, r2, r0, ror r4 │ │ │ │ + rsbseq r5, r2, ip, lsr #9 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -108838,15 +108838,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2be70c │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -108863,15 +108863,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2bdb78 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -108883,29 +108883,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrdeq r9, [r6], r4 │ │ │ │ - rsbseq r1, r2, r8, ror #25 │ │ │ │ - ldrsheq r1, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq r9, [r6], r4 │ │ │ │ + rsbseq r1, r2, r8, lsl #26 │ │ │ │ + rsbseq r1, r2, ip, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -108940,15 +108940,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2beb30 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2beb34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2beb38 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2bea00 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -108966,37 +108966,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bea28 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2be9bc │ │ │ │ ldr r0, [pc, #712] @ 2beb40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr r3, [pc, #704] @ 2beb44 │ │ │ │ ldr r2, [pc, #704] @ 2beb48 │ │ │ │ ldr r1, [pc, #704] @ 2beb4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2beb50 │ │ │ │ ldr r2, [pc, #672] @ 2beb54 │ │ │ │ ldr r1, [pc, #672] @ 2beb58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b11cc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -109019,15 +109019,15 @@ │ │ │ │ bl 2533b4 │ │ │ │ mov r4, r0 │ │ │ │ bl 2549a4 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8baa34 │ │ │ │ + bl 8baa54 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2beb60 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2beb24 │ │ │ │ @@ -109051,24 +109051,24 @@ │ │ │ │ bne 2bea1c │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bea80 │ │ │ │ ldr r4, [pc, #416] @ 2beb64 │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr r3, [pc, #400] @ 2beb68 │ │ │ │ ldr r2, [pc, #400] @ 2beb6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2be8a8 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -109094,15 +109094,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2beadc │ │ │ │ ldr r0, [pc, #268] @ 2beb7c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2be868 │ │ │ │ ldr r3, [pc, #232] @ 2beb70 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2be9bc │ │ │ │ ldr r3, [pc, #216] @ 2beb74 │ │ │ │ @@ -109115,61 +109115,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bead4 │ │ │ │ ldr r0, [pc, #188] @ 2beb80 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2be9bc │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2beb84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2be868 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, lr, r8, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r6, r0, lsr #1 │ │ │ │ - rsbseq r5, r2, r0, ror #4 │ │ │ │ - rsbseq r5, r2, r4, lsr r2 │ │ │ │ + addeq r9, r6, r0, asr #1 │ │ │ │ + rsbseq r5, r2, r0, lsl #5 │ │ │ │ + rsbseq r5, r2, r4, asr r2 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ addseq ip, lr, r4, lsl #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x00721f94 │ │ │ │ - addeq r9, r6, r4 │ │ │ │ - rsbseq r1, r2, ip, lsl fp │ │ │ │ - rsbseq r1, r2, r4, ror lr │ │ │ │ - ldrdeq r8, [r6], r8 @ │ │ │ │ - ldrsheq r1, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r1, r2, r8, lsl #22 │ │ │ │ - rsbseq r5, r2, ip, lsr #3 │ │ │ │ + ldrheq r1, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r9, r6, r4, lsr #32 │ │ │ │ + rsbseq r1, r2, ip, lsr fp │ │ │ │ + @ instruction: 0x00721e94 │ │ │ │ + strdeq r8, [r6], r8 @ │ │ │ │ + rsbseq r1, r2, r4, lsl fp │ │ │ │ + rsbseq r1, r2, r8, lsr #22 │ │ │ │ + rsbseq r5, r2, ip, asr #3 │ │ │ │ @ instruction: 0x009ec4b8 │ │ │ │ - rsbseq r1, r2, r8, asr #26 │ │ │ │ - @ instruction: 0x00868eb4 │ │ │ │ - rsbseq r1, r2, r8, asr #19 │ │ │ │ + rsbseq r1, r2, r8, ror #26 │ │ │ │ + ldrdeq r8, [r6], r4 │ │ │ │ + rsbseq r1, r2, r8, ror #19 │ │ │ │ andeq r3, r0, r0, ror #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r5, r2, ip, asr #32 │ │ │ │ - ldrsheq r4, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r4, r2, r8, lsl #31 │ │ │ │ + rsbseq r5, r2, ip, rrx │ │ │ │ + rsbseq r5, r2, r4, lsl r0 │ │ │ │ + rsbseq r4, r2, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2bed5c │ │ │ │ ldr r2, [pc, #444] @ 2bed60 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -109177,15 +109177,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2bed64 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2becd0 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -109229,15 +109229,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2b25dc │ │ │ │ @@ -109265,37 +109265,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2b2534 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r6, ip, ror #25 │ │ │ │ - ldrsheq r1, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r1, r2, r0, asr fp │ │ │ │ - addeq r8, r6, r4, lsl ip │ │ │ │ - rsbseq r1, r2, r0, lsr r7 │ │ │ │ - rsbseq r1, r2, r4, asr #14 │ │ │ │ - addeq r8, r6, r4, lsl #23 │ │ │ │ - @ instruction: 0x00721698 │ │ │ │ - rsbseq r1, r2, ip, lsr #13 │ │ │ │ + addeq r8, r6, ip, lsl #26 │ │ │ │ + rsbseq r1, r2, ip, lsl r8 │ │ │ │ + rsbseq r1, r2, r0, ror fp │ │ │ │ + addeq r8, r6, r4, lsr ip │ │ │ │ + rsbseq r1, r2, r0, asr r7 │ │ │ │ + rsbseq r1, r2, r4, ror #14 │ │ │ │ + addeq r8, r6, r4, lsr #23 │ │ │ │ + ldrheq r1, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r1, r2, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2bef44 │ │ │ │ ldr r2, [pc, #424] @ 2bef48 │ │ │ │ @@ -109313,15 +109313,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2beeac │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -109342,15 +109342,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2bdb78 │ │ │ │ ldr r2, [pc, #228] @ 2bef5c │ │ │ │ ldr r3, [pc, #204] @ 2bef48 │ │ │ │ @@ -109392,34 +109392,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2bef70 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2bdb78 │ │ │ │ b 2bee70 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, lr, r8, lsl #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r3, [lr], r8 @ │ │ │ │ - addeq r8, r6, r4, asr sl │ │ │ │ - rsbseq r1, r2, r0, ror r5 │ │ │ │ - rsbseq r1, r2, r4, lsl #11 │ │ │ │ + addeq r8, r6, r4, ror sl │ │ │ │ + @ instruction: 0x00721590 │ │ │ │ + rsbseq r1, r2, r4, lsr #11 │ │ │ │ addseq fp, lr, ip, lsr #31 │ │ │ │ addseq fp, lr, r0, ror pc │ │ │ │ - umulleq r8, r6, r4, r9 │ │ │ │ - rsbseq r1, r2, r0, lsr #9 │ │ │ │ - ldrheq r1, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x008689b4 │ │ │ │ + rsbseq r1, r2, r0, asr #9 │ │ │ │ + ldrsbeq r1, [r2], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2bf224 │ │ │ │ ldr r2, [pc, #664] @ 2bf228 │ │ │ │ @@ -109437,15 +109437,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ bl 2b40bc │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2bf208 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -109457,15 +109457,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 253a8c │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 255d6c │ │ │ │ @@ -109512,15 +109512,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2bdb78 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -109545,15 +109545,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 253a8c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 255d6c │ │ │ │ mov r2, #0 │ │ │ │ @@ -109585,28 +109585,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2bf254 │ │ │ │ ldr r0, [pc, #68] @ 2bf258 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - strdeq r8, [r6], ip │ │ │ │ + addeq r8, r6, ip, lsl r9 │ │ │ │ addseq fp, lr, ip, lsl #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, r2, r0, lsl #8 │ │ │ │ - rsbseq r1, r2, r4, lsl r4 │ │ │ │ - addeq r8, r6, r8, ror #15 │ │ │ │ - ldrsheq r1, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r1, r2, r8, ror #5 │ │ │ │ - addeq r8, r6, r4, lsr #14 │ │ │ │ - rsbseq r1, r2, r0, asr #4 │ │ │ │ - rsbseq r1, r2, r4, asr r2 │ │ │ │ + rsbseq r1, r2, r0, lsr #8 │ │ │ │ + rsbseq r1, r2, r4, lsr r4 │ │ │ │ + addeq r8, r6, r8, lsl #16 │ │ │ │ + rsbseq r1, r2, ip, lsl r3 │ │ │ │ + rsbseq r1, r2, r8, lsl #6 │ │ │ │ + addeq r8, r6, r4, asr #14 │ │ │ │ + rsbseq r1, r2, r0, ror #4 │ │ │ │ + rsbseq r1, r2, r4, ror r2 │ │ │ │ addseq fp, lr, r0, ror #24 │ │ │ │ - rsbseq r4, r2, r4, lsr #16 │ │ │ │ - rsbseq r4, r2, r0, lsr r8 │ │ │ │ + rsbseq r4, r2, r4, asr #16 │ │ │ │ + rsbseq r4, r2, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2bf2f4 │ │ │ │ ldr r7, [pc, #128] @ 2bf2f8 │ │ │ │ ldr r6, [pc, #128] @ 2bf2fc │ │ │ │ @@ -109615,40 +109615,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #88] @ 2bf300 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf2c8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2bef74 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ bl 2be3cc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2bef74 │ │ │ │ - addeq r8, r6, r4, lsl r6 │ │ │ │ - rsbseq r1, r2, r0, lsr r1 │ │ │ │ - rsbseq r1, r2, r8, lsl #9 │ │ │ │ - rsbseq r1, r2, r4, ror #10 │ │ │ │ + addeq r8, r6, r4, lsr r6 │ │ │ │ + rsbseq r1, r2, r0, asr r1 │ │ │ │ + rsbseq r1, r2, r8, lsr #9 │ │ │ │ + rsbseq r1, r2, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2bf5c4 │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2bf5c8 │ │ │ │ @@ -109676,15 +109676,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2bf3e8 │ │ │ │ @@ -109743,15 +109743,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2b40bc │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf5a8 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -109773,15 +109773,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 2542cc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -109820,19 +109820,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq fp, lr, r0, lsl #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, lr, r8, lsr #20 │ │ │ │ - addeq r8, r6, r0, lsr r4 │ │ │ │ - rsbseq r0, r2, r4, asr #30 │ │ │ │ - rsbseq r0, r2, r8, asr pc │ │ │ │ - rsbseq r4, r2, r4, lsl #9 │ │ │ │ - @ instruction: 0x00724490 │ │ │ │ + addeq r8, r6, r0, asr r4 │ │ │ │ + rsbseq r0, r2, r4, ror #30 │ │ │ │ + rsbseq r0, r2, r8, ror pc │ │ │ │ + rsbseq r4, r2, r4, lsr #9 │ │ │ │ + ldrheq r4, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2c0418 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -109851,15 +109851,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2c042c │ │ │ │ ldr r3, [pc, #3560] @ 2c0430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -109986,15 +109986,15 @@ │ │ │ │ bge 2bf9fc │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -110079,15 +110079,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2b37d0 │ │ │ │ b 2bf70c │ │ │ │ @@ -110121,22 +110121,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2c0468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2bf6dc │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -110386,15 +110386,15 @@ │ │ │ │ bl 2533b4 │ │ │ │ mov r9, r0 │ │ │ │ bl 2549a4 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 8bac3c │ │ │ │ + bl 8bac5c │ │ │ │ b 2bf6e0 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2bfbf0 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -110532,45 +110532,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2c0478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2bf814 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2c047c │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 8bac3c │ │ │ │ + bl 8bac5c │ │ │ │ b 2bf6dc │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -110688,15 +110688,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -110726,50 +110726,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2bfc4c │ │ │ │ ldr r0, [pc, #148] @ 2c0480 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2bf814 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2c0484 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2bf6dc │ │ │ │ - umulleq r8, r6, r0, r2 │ │ │ │ + @ instruction: 0x008682b0 │ │ │ │ addseq fp, lr, r8, lsl #16 │ │ │ │ addseq fp, lr, r4, lsl #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, r2, r0, lsr #8 │ │ │ │ - ldrsheq r4, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r4, r2, r0, asr #8 │ │ │ │ + rsbseq r4, r2, r0, lsl r4 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - addeq r8, r6, sl, ror #1 │ │ │ │ - ldrdeq r8, [r6], r0 │ │ │ │ - strdeq r8, [r6], ip │ │ │ │ + addeq r8, r6, sl, lsl #2 │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ + addeq r8, r6, ip, lsl r1 │ │ │ │ addseq fp, lr, r0, lsl r7 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - umulleq r7, r6, r6, pc @ │ │ │ │ - addeq r7, r6, ip, asr #29 │ │ │ │ - rsbseq r0, r2, r4, ror #19 │ │ │ │ - ldrsheq r0, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x00867fb6 │ │ │ │ + addeq r7, r6, ip, ror #29 │ │ │ │ + rsbseq r0, r2, r4, lsl #20 │ │ │ │ + rsbseq r0, r2, r8, lsl sl │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r2, r8, ror #1 │ │ │ │ - addeq r7, r6, r2, ror #24 │ │ │ │ - ldrsheq r3, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r4, r2, r8, lsl #2 │ │ │ │ + addeq r7, r6, r2, lsl #25 │ │ │ │ + rsbseq r3, r2, r0, lsl sp │ │ │ │ andeq r2, r0, r8, lsl r8 │ │ │ │ - rsbseq r3, r2, r4, asr #19 │ │ │ │ - rsbseq r3, r2, r8, lsr sl │ │ │ │ - rsbseq r3, r2, r0, asr #14 │ │ │ │ - rsbseq r3, r2, r0, asr #15 │ │ │ │ + rsbseq r3, r2, r4, ror #19 │ │ │ │ + rsbseq r3, r2, r8, asr sl │ │ │ │ + rsbseq r3, r2, r0, ror #14 │ │ │ │ + rsbseq r3, r2, r0, ror #15 │ │ │ │ │ │ │ │ 002c0488 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -110813,21 +110813,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c0734 │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99a354 │ │ │ │ + bl 99a374 │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999eac │ │ │ │ + bl 999ecc │ │ │ │ mov r0, r4 │ │ │ │ bl 2bdd44 │ │ │ │ b 2c05a4 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -110940,36 +110940,36 @@ │ │ │ │ beq 2c0748 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8baa34 │ │ │ │ + bl 8baa54 │ │ │ │ b 2c053c │ │ │ │ ldr r1, [pc, #68] @ 2c0794 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8baa34 │ │ │ │ + bl 8baa54 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2c0534 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, lr, r0, ror r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008673b6 │ │ │ │ + ldrdeq r7, [r6], r6 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ addseq sl, lr, r8, ror r8 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbseq r1, pc, r8, ror #25 │ │ │ │ + rsbseq r1, pc, r8, lsl #26 │ │ │ │ │ │ │ │ 002c0798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2c080c │ │ │ │ @@ -110984,23 +110984,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #28] @ 2c0810 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ adceq r1, lr, r8, asr #30 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002c0814 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -111012,43 +111012,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b268c │ │ │ │ - addeq r7, r6, ip, asr r0 │ │ │ │ - rsbseq pc, r1, r4, ror fp @ │ │ │ │ - rsbseq pc, r1, r8, lsl #23 │ │ │ │ + addeq r7, r6, ip, ror r0 │ │ │ │ + @ instruction: 0x0071fb94 │ │ │ │ + rsbseq pc, r1, r8, lsr #23 │ │ │ │ │ │ │ │ 002c0874 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2c08b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7580a8 │ │ │ │ + bl 7580c8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2c08bc │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 7574d4 │ │ │ │ - rsbseq r3, r2, r0, ror #3 │ │ │ │ + b 7574f4 │ │ │ │ + rsbseq r3, r2, r0, lsl #4 │ │ │ │ @ instruction: 0x009079d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c091c │ │ │ │ mov r0, r1 │ │ │ │ @@ -111056,26 +111056,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2c0924 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r3, r2, r8, lsr r3 │ │ │ │ - addeq r8, r6, r4, asr #1 │ │ │ │ - rsbseq r3, r2, ip, lsl r3 │ │ │ │ + rsbseq r3, r2, r8, asr r3 │ │ │ │ + addeq r8, r6, r4, ror #1 │ │ │ │ + rsbseq r3, r2, ip, lsr r3 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -111083,17 +111083,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2c096c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ bl 255568 │ │ │ │ - ldrsbeq r3, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsheq r3, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 002c0970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2c09bc │ │ │ │ @@ -111110,15 +111110,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r8, pc, r8, lsr #26 │ │ │ │ ldr r0, [pc, #4] @ 2c09cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addseq r7, r0, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -111184,15 +111184,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2c0af4 │ │ │ │ bl 2b914c │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2c0a38 │ │ │ │ - addeq r7, r6, r0, ror pc │ │ │ │ + umulleq r7, r6, r0, pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -111200,55 +111200,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 25333c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bba34 │ │ │ │ + bl 8bba54 │ │ │ │ ldr r1, [pc, #84] @ 2c0b90 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 99e9bc │ │ │ │ + bl 99e9dc │ │ │ │ ldr r1, [pc, #60] @ 2c0b94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 99e9bc │ │ │ │ + bl 99e9dc │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r2, r8, asr #10 │ │ │ │ - rsbseq r3, r2, r4, lsr #12 │ │ │ │ + rsbseq r3, r2, r8, ror #10 │ │ │ │ + rsbseq r3, r2, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2c0c30 │ │ │ │ ldr r2, [pc, #128] @ 2c0c34 │ │ │ │ ldr r1, [pc, #128] @ 2c0c38 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #96] @ 2c0c3c │ │ │ │ ldr ip, [pc, #96] @ 2c0c40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2c0c44 │ │ │ │ ldr r2, [pc, #92] @ 2c0c48 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -111264,17 +111264,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r6, ip, lsr #28 │ │ │ │ - rsbseq r2, r2, r8, lsl #29 │ │ │ │ - ldrsheq ip, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + addeq r7, r6, ip, asr #28 │ │ │ │ + rsbseq r2, r2, r8, lsr #29 │ │ │ │ + rsbseq ip, fp, r4, lsl r5 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -111288,53 +111288,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2c0ce0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ - bl 8babcc │ │ │ │ + bl 757b9c │ │ │ │ + bl 8babec │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2c0d00 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8bac3c │ │ │ │ + bl 8bac5c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b921c │ │ │ │ + bl 9b923c │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b9004 │ │ │ │ + bl 9b9024 │ │ │ │ ldr r4, [pc, #56] @ 2c0d28 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c0c84 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r7, r6, r8, ror sp │ │ │ │ - ldrsbeq r2, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq ip, fp, ip, asr #7 │ │ │ │ + umulleq r7, r6, r8, sp │ │ │ │ + ldrsheq r2, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq ip, fp, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -111395,23 +111395,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9b91cc │ │ │ │ + bl 9b91ec │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 9b91cc │ │ │ │ + bl 9b91ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2c0e20 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c0c50 │ │ │ │ ldr r2, [pc, #268] @ 2c0f8c │ │ │ │ @@ -111432,15 +111432,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2c0f90 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2c0dd8 │ │ │ │ ldr r0, [pc, #196] @ 2c0f94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 2c0e78 │ │ │ │ ldr r4, [pc, #184] @ 2c0f98 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2c0dd8 │ │ │ │ ldr r3, [pc, #176] @ 2c0f9c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -111459,43 +111459,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c0fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c0dec │ │ │ │ ldr r0, [pc, #68] @ 2c0fac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c0dec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, lr, r4, asr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, lr, ip, ror r0 │ │ │ │ addseq r7, r0, r8, ror r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, lr, r4, lsr #31 │ │ │ │ - @ instruction: 0x00722d94 │ │ │ │ - rsbseq r2, r2, r8, asr #27 │ │ │ │ - rsbseq r2, r2, r8, ror sp │ │ │ │ + ldrheq r2, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r2, r2, r8, ror #27 │ │ │ │ + @ instruction: 0x00722d98 │ │ │ │ andeq r4, r0, r0, asr #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r2, r2, r4, lsl #26 │ │ │ │ - rsbseq r2, r2, r4, lsl sp │ │ │ │ + rsbseq r2, r2, r4, lsr #26 │ │ │ │ + rsbseq r2, r2, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -111985,22 +111985,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2c1f40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2c160c │ │ │ │ ldr r2, [pc, #1940] @ 2c1f44 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -112027,22 +112027,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2c1f48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -112217,25 +112217,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2c198c │ │ │ │ b 2c1988 │ │ │ │ ldr r0, [pc, #1132] @ 2c1f7c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2c160c │ │ │ │ ldr r0, [pc, #1100] @ 2c1f80 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c183c │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2c1b98 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2c19f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 2af900 │ │ │ │ @@ -112277,22 +112277,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2c1f90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2c1a58 │ │ │ │ ldr r2, [pc, #852] @ 2c1f88 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c1a58 │ │ │ │ @@ -112321,23 +112321,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2c1f98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c1998 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 2afc5c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112358,15 +112358,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2c1b8c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2c1fa0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2c1a58 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2c1dfc │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c1b64 │ │ │ │ @@ -112389,41 +112389,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2c1fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c1b64 │ │ │ │ bl 2af900 │ │ │ │ b 2c1b64 │ │ │ │ ldr fp, [pc, #424] @ 2c1fac │ │ │ │ add fp, pc, fp │ │ │ │ b 2c1d5c │ │ │ │ ldr r0, [pc, #416] @ 2c1fb0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c1998 │ │ │ │ ldr r0, [pc, #400] @ 2c1fb4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c1b64 │ │ │ │ ldr r3, [pc, #380] @ 2c1fb8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1cfc │ │ │ │ ldr r3, [pc, #232] @ 2c1f38 │ │ │ │ @@ -112439,21 +112439,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2c1fbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c1cfc │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2c1fc0 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2c1f00 │ │ │ │ @@ -112465,67 +112465,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2c1d38 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2afd10 │ │ │ │ ldr r0, [pc, #208] @ 2c1fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c1cfc │ │ │ │ @ instruction: 0x009e99f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009e99dc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, lr, r8, lsr #19 │ │ │ │ addseq r6, r0, r4, lsl #29 │ │ │ │ - addeq r7, r6, ip, ror r4 │ │ │ │ + umulleq r7, r6, ip, r4 │ │ │ │ addseq r6, r0, r0, lsl #27 │ │ │ │ - rsbseq r2, r2, ip, ror r6 │ │ │ │ + @ instruction: 0x0072269c │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - rsbseq r2, r2, ip, ror r6 │ │ │ │ + @ instruction: 0x0072269c │ │ │ │ addseq r9, lr, r8, asr r7 │ │ │ │ - rsbseq r2, r2, r0, asr r5 │ │ │ │ + rsbseq r2, r2, r0, ror r5 │ │ │ │ andeq r4, r0, ip, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r2, r2, ip, ror r5 │ │ │ │ + @ instruction: 0x0072259c │ │ │ │ muleq r0, r4, r7 │ │ │ │ - rsbseq r2, r2, r0, lsl #9 │ │ │ │ - addeq r7, r6, r4, ror r1 │ │ │ │ - rsbseq r2, r2, r8, lsr #7 │ │ │ │ + rsbseq r2, r2, r0, lsr #9 │ │ │ │ + umulleq r7, r6, r4, r1 │ │ │ │ + rsbseq r2, r2, r8, asr #7 │ │ │ │ addseq r9, lr, r4, ror #10 │ │ │ │ @ instruction: 0x009e94d8 │ │ │ │ - ldrsheq r2, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r2, r2, r8, lsl r8 │ │ │ │ addseq r6, r0, r0, lsr r9 │ │ │ │ - rsbseq r2, r2, r0, asr #4 │ │ │ │ - addeq r6, r6, ip, lsl pc │ │ │ │ - ldrsheq r2, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r2, r2, r0, ror #4 │ │ │ │ + addeq r6, r6, ip, lsr pc │ │ │ │ + rsbseq r2, r2, r8, lsl r4 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ addseq r6, r0, r4, asr r8 │ │ │ │ - rsbseq r2, r2, r8, asr r1 │ │ │ │ - rsbseq r2, r2, r0, lsr #4 │ │ │ │ - rsbseq r2, r2, ip, lsr #3 │ │ │ │ + rsbseq r2, r2, r8, ror r1 │ │ │ │ + rsbseq r2, r2, r0, asr #4 │ │ │ │ + rsbseq r2, r2, ip, asr #3 │ │ │ │ @ instruction: 0x009e92b8 │ │ │ │ andeq r2, r0, ip, lsr #2 │ │ │ │ - rsbseq r2, r2, r4, lsl #1 │ │ │ │ - rsbseq r2, r2, r4, lsl r2 │ │ │ │ + rsbseq r2, r2, r4, lsr #1 │ │ │ │ + rsbseq r2, r2, r4, lsr r2 │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ - rsbseq r2, r2, r4, lsl #1 │ │ │ │ + rsbseq r2, r2, r4, lsr #1 │ │ │ │ addseq r9, lr, ip, lsl #2 │ │ │ │ - rsbseq r2, r2, r8, lsl r1 │ │ │ │ + rsbseq r2, r2, r8, lsr r1 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbseq r1, r2, ip, asr #31 │ │ │ │ - rsbseq r1, r2, r4, asr lr │ │ │ │ - rsbseq r1, r2, ip, ror pc │ │ │ │ - ldrsbeq r1, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r1, r2, ip, ror #31 │ │ │ │ + rsbseq r1, r2, r4, ror lr │ │ │ │ + @ instruction: 0x00721f9c │ │ │ │ + ldrsheq r1, [r2], #-244 @ 0xffffff0c @ │ │ │ │ andeq r5, r0, r4, asr r0 │ │ │ │ - ldrsbeq r1, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsheq r1, [r2], #-252 @ 0xffffff04 @ │ │ │ │ addseq r8, lr, r0, ror #30 │ │ │ │ - ldrheq r1, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsbeq r1, [r2], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -112546,19 +112546,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 8ba9ac │ │ │ │ + b 8ba9cc │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 2afc20 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -112699,17 +112699,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2c2180 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c2284 │ │ │ │ b 2c21a0 │ │ │ │ - addeq r6, r6, r4, asr #19 │ │ │ │ - rsbseq r1, r2, r8, lsr #20 │ │ │ │ - @ instruction: 0x007bb094 │ │ │ │ + addeq r6, r6, r4, ror #19 │ │ │ │ + rsbseq r1, r2, r8, asr #20 │ │ │ │ + ldrheq fp, [fp], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2c2460 │ │ │ │ ldr r1, [pc, #416] @ 2c2464 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -112723,15 +112723,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c23d4 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b9028 │ │ │ │ + bl 9b9048 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 255178 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -112799,38 +112799,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2c2484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c22f8 │ │ │ │ ldr r0, [pc, #52] @ 2c2488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c22f8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, lr, r4, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, lr, r4, asr #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, lr, r8, asr #21 │ │ │ │ addseq r8, lr, ip, lsl #21 │ │ │ │ andeq r1, r0, r0, lsl ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00721a98 │ │ │ │ - rsbseq r1, r2, ip, lsr #21 │ │ │ │ + ldrheq r1, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r1, r2, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2c2820 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -112846,15 +112846,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr sl, [pc, #832] @ 2c2834 │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -112989,23 +112989,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2c2840 │ │ │ │ ldr r0, [pc, #296] @ 2c2844 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 2c2674 │ │ │ │ ldr r1, [pc, #276] @ 2c2848 │ │ │ │ ldr r0, [pc, #276] @ 2c284c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 2c2698 │ │ │ │ ldr r3, [pc, #252] @ 2c2850 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c25d8 │ │ │ │ ldr r3, [pc, #236] @ 2c2854 │ │ │ │ @@ -113022,85 +113022,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2c285c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2c25d8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c13fc │ │ │ │ b 2c2698 │ │ │ │ ldr r0, [pc, #120] @ 2c2860 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2c25d8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2c2864 │ │ │ │ ldr r1, [pc, #96] @ 2c2868 │ │ │ │ ldr r0, [pc, #96] @ 2c286c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r6, r6, ip, lsr r5 │ │ │ │ + addeq r6, r6, ip, asr r5 │ │ │ │ addseq r8, lr, r8, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq r1, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r1, r2, r4, asr #20 │ │ │ │ + rsbseq r1, r2, r4, lsl sl │ │ │ │ + rsbseq r1, r2, r4, ror #20 │ │ │ │ addseq r8, lr, r0, lsr r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, lr, r8, asr r7 │ │ │ │ - addeq r6, r6, r8, asr #5 │ │ │ │ - rsbseq r1, r2, r8, lsl #17 │ │ │ │ - addeq r6, r6, ip, lsr #5 │ │ │ │ - rsbseq r1, r2, ip, asr #16 │ │ │ │ + addeq r6, r6, r8, ror #5 │ │ │ │ + rsbseq r1, r2, r8, lsr #17 │ │ │ │ + addeq r6, r6, ip, asr #5 │ │ │ │ + rsbseq r1, r2, ip, ror #16 │ │ │ │ andeq r2, r0, r4, lsr r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r1, r2, ip, ror r7 │ │ │ │ - rsbseq r1, r2, r4, lsl #15 │ │ │ │ - ldrdeq r6, [r6], r8 │ │ │ │ - ldrheq r1, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r1, r2, ip, lsl r7 │ │ │ │ + @ instruction: 0x0072179c │ │ │ │ + rsbseq r1, r2, r4, lsr #15 │ │ │ │ + strdeq r6, [r6], r8 │ │ │ │ + ldrsbeq r1, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r1, r2, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2c28b8 │ │ │ │ ldr r2, [pc, #48] @ 2c28bc │ │ │ │ ldr r1, [pc, #48] @ 2c28c0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2c0c50 │ │ │ │ - addeq r6, r6, r4, asr r1 │ │ │ │ - rsbseq r1, r2, r0, lsr r6 │ │ │ │ - rsbseq r1, r2, r8, ror r6 │ │ │ │ + addeq r6, r6, r4, ror r1 │ │ │ │ + rsbseq r1, r2, r0, asr r6 │ │ │ │ + @ instruction: 0x00721698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2c2958 │ │ │ │ ldr r5, [pc, #124] @ 2c295c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -113108,72 +113108,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #88] @ 2c2964 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr ip, [pc, #72] @ 2c2968 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r6, r6, r4, lsl #2 │ │ │ │ - rsbseq r1, r2, r0, ror #11 │ │ │ │ - rsbseq r1, r2, ip, lsl r6 │ │ │ │ - ldrheq r1, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - ldrheq r1, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r6, r6, r4, lsr #2 │ │ │ │ + rsbseq r1, r2, r0, lsl #12 │ │ │ │ + rsbseq r1, r2, ip, lsr r6 │ │ │ │ + ldrsbeq r1, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq r1, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2c29dc │ │ │ │ ldr r2, [pc, #88] @ 2c29e0 │ │ │ │ ldr r1, [pc, #88] @ 2c29e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 55421c │ │ │ │ mov r0, r4 │ │ │ │ bl 2c22a8 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c29cc │ │ │ │ bl 2b7d28 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b9034 │ │ │ │ - addeq r6, r6, r8, asr r0 │ │ │ │ - rsbseq r1, r2, r4, lsr r5 │ │ │ │ - rsbseq r1, r2, ip, ror r5 │ │ │ │ + b 9b9054 │ │ │ │ + addeq r6, r6, r8, ror r0 │ │ │ │ + rsbseq r1, r2, r4, asr r5 │ │ │ │ + @ instruction: 0x0072159c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2c2adc │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -113183,15 +113183,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 554194 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c2a8c │ │ │ │ @@ -113227,17 +113227,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2c2ae8 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2b7b98 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2c2a84 │ │ │ │ - addeq r5, r6, r0, ror #31 │ │ │ │ - ldrsheq r1, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r1, r2, ip, lsr #9 │ │ │ │ + addeq r6, r6, r0 │ │ │ │ + rsbseq r1, r2, r0, lsl r5 │ │ │ │ + rsbseq r1, r2, ip, asr #9 │ │ │ │ addseq r5, r0, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2c2d28 │ │ │ │ ldr lr, [pc, #548] @ 2c2d2c │ │ │ │ @@ -113254,15 +113254,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #488] @ 2c2d3c │ │ │ │ ldr r3, [pc, #488] @ 2c2d40 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -113313,21 +113313,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2c2d58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2c22a8 │ │ │ │ ldr r2, [pc, #252] @ 2c2d5c │ │ │ │ ldr r3, [pc, #204] @ 2c2d30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113335,74 +113335,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2c2d24 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8ba9ac │ │ │ │ + b 8ba9cc │ │ │ │ ldr r3, [pc, #188] @ 2c2d54 │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c2d00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2c2d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2c2b74 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c2bdc │ │ │ │ b 2c2c50 │ │ │ │ ldr r0, [pc, #92] @ 2c2d64 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c2ce8 │ │ │ │ ldr r0, [pc, #76] @ 2c2d68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c2c50 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r5, [r6], r8 │ │ │ │ + strdeq r5, [r6], r8 │ │ │ │ addseq r8, lr, r4, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00721398 │ │ │ │ - rsbseq r1, r2, r0, ror #7 │ │ │ │ + ldrheq r1, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r1, r2, r0, lsl #8 │ │ │ │ @ instruction: 0x009e82d0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, lr, r8, lsr #5 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r5, r0, r0, asr #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r1, r2, r4, lsl #8 │ │ │ │ + rsbseq r1, r2, r4, lsr #8 │ │ │ │ addseq r8, lr, r4, asr #3 │ │ │ │ - rsbseq r1, r2, r4, lsr #6 │ │ │ │ - rsbseq r1, r2, r8, lsr #6 │ │ │ │ - rsbseq r1, r2, r4, asr r3 │ │ │ │ + rsbseq r1, r2, r4, asr #6 │ │ │ │ + rsbseq r1, r2, r8, asr #6 │ │ │ │ + rsbseq r1, r2, r4, ror r3 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2c2d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addseq r5, r0, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2c2e90 │ │ │ │ ldr r2, [pc, #248] @ 2c2e94 │ │ │ │ @@ -113410,44 +113410,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #216] @ 2c2e9c │ │ │ │ ldr r3, [pc, #216] @ 2c2ea0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2c2ea4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2c2ea8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2c2eac │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r3, [pc, #184] @ 2c2eb0 │ │ │ │ ldr r2, [pc, #184] @ 2c2eb4 │ │ │ │ ldr r1, [pc, #184] @ 2c2eb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc20 │ │ │ │ + bl 75cc40 │ │ │ │ ldr r3, [pc, #164] @ 2c2ebc │ │ │ │ ldr r2, [pc, #164] @ 2c2ec0 │ │ │ │ ldr r1, [pc, #164] @ 2c2ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc20 │ │ │ │ + bl 75cc40 │ │ │ │ ldr r0, [pc, #144] @ 2c2ec8 │ │ │ │ ldr r3, [pc, #144] @ 2c2ecc │ │ │ │ ldr ip, [pc, #144] @ 2c2ed0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2c2ed4 │ │ │ │ ldr r1, [pc, #140] @ 2c2ed8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -113455,42 +113455,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75cd94 │ │ │ │ + bl 75cdb4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r5, r6, r4, lsl #26 │ │ │ │ - rsbseq sp, r1, r0, asr r1 │ │ │ │ - rsbseq sp, r1, r8, lsr #2 │ │ │ │ + addeq r5, r6, r4, lsr #26 │ │ │ │ + rsbseq sp, r1, r0, ror r1 │ │ │ │ + rsbseq sp, r1, r8, asr #2 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - ldrsbeq r1, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsheq r1, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ addseq r8, lr, ip, asr #32 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - rsbseq r1, r2, r4, lsr #9 │ │ │ │ + rsbseq r1, r2, r4, asr #9 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - rsbseq sl, pc, r4, asr #28 │ │ │ │ + rsbseq sl, pc, r4, ror #28 │ │ │ │ @ instruction: 0x000021b4 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - rsbseq r1, r2, ip, asr r4 │ │ │ │ - rsbseq r1, r2, r4, ror #8 │ │ │ │ + rsbseq r1, r2, ip, ror r4 │ │ │ │ + rsbseq r1, r2, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2c2fd0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -113569,15 +113569,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -113656,27 +113656,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2c3524 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c336c │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2c3528 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ ldr r2, [pc, #864] @ 2c352c │ │ │ │ ldr r3, [pc, #812] @ 2c34fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113695,15 +113695,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 99acd4 │ │ │ │ + bl 99acf4 │ │ │ │ b 2c31c4 │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2c329c │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -113752,15 +113752,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2c3534 │ │ │ │ ldr r2, [pc, #568] @ 2c3538 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c31c4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2c353c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 254614 <__ioctl_time64@plt> │ │ │ │ @@ -113774,24 +113774,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2c354c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 254080 │ │ │ │ b 2c31c4 │ │ │ │ ldr r1, [pc, #464] @ 2c3550 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9b0520 │ │ │ │ + bl 9b0540 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2c3414 │ │ │ │ ldr r3, [pc, #424] @ 2c3554 │ │ │ │ mov r0, #0 │ │ │ │ @@ -113810,15 +113810,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2c3558 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2c355c │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c336c │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2c3420 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2c310c │ │ │ │ mov r0, r4 │ │ │ │ @@ -113856,66 +113856,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c336c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2c3574 │ │ │ │ ldr r2, [pc, #176] @ 2c3578 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2c357c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c336c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r6, ip, lsr #21 │ │ │ │ + addeq r5, r6, ip, asr #21 │ │ │ │ addseq r7, lr, r4, lsr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq r1, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrheq r1, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsbeq r1, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsbeq r1, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - addeq r5, r6, ip, lsr #18 │ │ │ │ - rsbseq r1, r2, r4, lsr #4 │ │ │ │ - rsbseq r1, r2, r4, asr #2 │ │ │ │ + addeq r5, r6, ip, asr #18 │ │ │ │ + rsbseq r1, r2, r4, asr #4 │ │ │ │ + rsbseq r1, r2, r4, ror #2 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbseq r1, r2, r8, ror #2 │ │ │ │ + rsbseq r1, r2, r8, lsl #3 │ │ │ │ addseq r7, lr, r8, asr ip │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - ldrsheq r0, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r1, r2, r4, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - addeq r5, r6, r4, asr r7 │ │ │ │ - rsbseq r1, r2, r0, ror r0 │ │ │ │ - rsbseq r0, r2, ip, ror #30 │ │ │ │ + addeq r5, r6, r4, ror r7 │ │ │ │ + @ instruction: 0x00721090 │ │ │ │ + rsbseq r0, r2, ip, lsl #31 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ addseq r6, pc, r0, lsr #6 │ │ │ │ - rsbseq r0, r2, r8, asr #30 │ │ │ │ + rsbseq r0, r2, r8, ror #30 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - addeq r5, r6, ip, lsl #12 │ │ │ │ - ldrheq r0, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r0, r2, r8, lsr #28 │ │ │ │ - ldrdeq r5, [r6], r4 │ │ │ │ - rsbseq r0, r2, r4, lsr #29 │ │ │ │ - ldrsheq r0, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r5, r6, ip, lsr #12 │ │ │ │ + ldrsbeq r0, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r0, r2, r8, asr #28 │ │ │ │ + strdeq r5, [r6], r4 │ │ │ │ + rsbseq r0, r2, r4, asr #29 │ │ │ │ + rsbseq r0, r2, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2c3a60 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114043,15 +114043,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 2554c0 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9b0520 │ │ │ │ + bl 9b0540 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 254080 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2c390c │ │ │ │ @@ -114222,20 +114222,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2b8f28 │ │ │ │ b 2c35ac │ │ │ │ addseq r7, lr, ip, ror r8 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - addeq r5, r6, ip, lsl #9 │ │ │ │ - addeq r5, r6, r0, ror #7 │ │ │ │ + addeq r5, r6, ip, lsr #9 │ │ │ │ + addeq r5, r6, r0, lsl #8 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - addeq r5, r6, r8, lsr r3 │ │ │ │ - rsbseq r0, r2, ip, ror #24 │ │ │ │ - addeq r5, r6, r2, asr r2 │ │ │ │ + addeq r5, r6, r8, asr r3 │ │ │ │ + rsbseq r0, r2, ip, lsl #25 │ │ │ │ + addeq r5, r6, r2, ror r2 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3ae8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114244,53 +114244,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r5, r6, r0 │ │ │ │ - rsbseq r0, r2, r0, lsr #16 │ │ │ │ - rsbseq r0, r2, r0, lsr r8 │ │ │ │ + addeq r5, r6, r0, lsr #32 │ │ │ │ + rsbseq r0, r2, r0, asr #16 │ │ │ │ + rsbseq r0, r2, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3b50 │ │ │ │ ldr r2, [pc, #68] @ 2c3b54 │ │ │ │ ldr r1, [pc, #68] @ 2c3b58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umulleq r4, r6, r4, pc @ │ │ │ │ - ldrheq r0, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r0, r2, r4, asr #15 │ │ │ │ + @ instruction: 0x00864fb4 │ │ │ │ + ldrsbeq r0, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r0, r2, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3bc0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2c3bc4 │ │ │ │ @@ -114298,53 +114298,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r4, r6, r8, lsr #30 │ │ │ │ - rsbseq r0, r2, r8, asr #14 │ │ │ │ - rsbseq r0, r2, r8, asr r7 │ │ │ │ + addeq r4, r6, r8, asr #30 │ │ │ │ + rsbseq r0, r2, r8, ror #14 │ │ │ │ + rsbseq r0, r2, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3c28 │ │ │ │ ldr r2, [pc, #68] @ 2c3c2c │ │ │ │ ldr r1, [pc, #68] @ 2c3c30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00864ebc │ │ │ │ - ldrsbeq r0, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r0, r2, ip, ror #13 │ │ │ │ + ldrdeq r4, [r6], ip │ │ │ │ + ldrsheq r0, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r0, r2, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3c98 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2c3c9c │ │ │ │ @@ -114352,90 +114352,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r4, r6, r0, asr lr │ │ │ │ - rsbseq r0, r2, r0, ror r6 │ │ │ │ - rsbseq r0, r2, r0, lsl #13 │ │ │ │ + addeq r4, r6, r0, ror lr │ │ │ │ + @ instruction: 0x00720690 │ │ │ │ + rsbseq r0, r2, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3d00 │ │ │ │ ldr r2, [pc, #68] @ 2c3d04 │ │ │ │ ldr r1, [pc, #68] @ 2c3d08 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r4, r6, r4, ror #27 │ │ │ │ - rsbseq r0, r2, r4, lsl #12 │ │ │ │ - rsbseq r0, r2, r4, lsl r6 │ │ │ │ + addeq r4, r6, r4, lsl #28 │ │ │ │ + rsbseq r0, r2, r4, lsr #12 │ │ │ │ + rsbseq r0, r2, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2c3d58 │ │ │ │ ldr r2, [pc, #52] @ 2c3d5c │ │ │ │ ldr r1, [pc, #52] @ 2c3d60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - addeq r4, r6, ip, ror sp │ │ │ │ - @ instruction: 0x0072059c │ │ │ │ - rsbseq r0, r2, ip, lsr #11 │ │ │ │ + umulleq r4, r6, ip, sp │ │ │ │ + ldrheq r0, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r0, r2, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2c3e10 │ │ │ │ ldr r2, [pc, #148] @ 2c3e14 │ │ │ │ ldr r1, [pc, #148] @ 2c3e18 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c3df0 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -114445,28 +114445,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 9b0520 │ │ │ │ + bl 9b0540 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 254080 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253648 │ │ │ │ ldr r3, [pc, #20] @ 2c3e1c │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2c3dc8 │ │ │ │ - addeq r4, r6, r4, lsr #26 │ │ │ │ - rsbseq r0, r2, r0, asr #10 │ │ │ │ - rsbseq r0, r2, r0, asr r5 │ │ │ │ + addeq r4, r6, r4, asr #26 │ │ │ │ + rsbseq r0, r2, r0, ror #10 │ │ │ │ + rsbseq r0, r2, r0, ror r5 │ │ │ │ addseq r5, pc, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2c3ee4 │ │ │ │ ldr r6, [pc, #172] @ 2c3ee8 │ │ │ │ @@ -114477,15 +114477,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c3ea4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -114500,27 +114500,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2c3ef0 │ │ │ │ ldr r2, [pc, #68] @ 2c3ef4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r4, r6, ip, ror #24 │ │ │ │ - rsbseq r0, r2, r4, lsl #9 │ │ │ │ - rsbseq r0, r2, r8, lsl #9 │ │ │ │ - rsbseq r0, r2, r0, asr #10 │ │ │ │ + addeq r4, r6, ip, lsl #25 │ │ │ │ + rsbseq r0, r2, r4, lsr #9 │ │ │ │ + rsbseq r0, r2, r8, lsr #9 │ │ │ │ + rsbseq r0, r2, r0, ror #10 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002c3ef8 : │ │ │ │ ldr r3, [pc, #176] @ 2c3fb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -114554,27 +114554,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 2539e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2c3fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r5, pc, r0, ror #15 │ │ │ │ strdeq lr, [sp], ip @ │ │ │ │ - rsbseq r0, r2, r8, asr #9 │ │ │ │ + rsbseq r0, r2, r8, ror #9 │ │ │ │ @ instruction: 0x00adebb8 │ │ │ │ - rsbseq r0, r2, ip, lsl #9 │ │ │ │ + rsbseq r0, r2, ip, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2c4070 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2c4030 │ │ │ │ @@ -114742,36 +114742,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2c42d4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r6, r8, asr sl │ │ │ │ - ldrdeq r9, [r0], ip │ │ │ │ - rsbseq pc, fp, ip, lsl #10 │ │ │ │ - rsbseq r0, r2, ip, asr #6 │ │ │ │ - rsbseq r0, r2, ip, lsr r3 │ │ │ │ - rsbseq r0, r2, r0, lsr r3 │ │ │ │ - rsbseq r0, r2, r4, lsr #6 │ │ │ │ - rsbseq r0, r9, r0, lsr #20 │ │ │ │ - @ instruction: 0x008649bd │ │ │ │ - @ instruction: 0x007bf49c │ │ │ │ - rsbseq ip, r2, r4, lsr r7 │ │ │ │ - @ instruction: 0x00795698 │ │ │ │ - rsbseq r0, r2, r4, ror r2 │ │ │ │ - @ instruction: 0x00720290 │ │ │ │ - rsbseq r0, r2, ip, lsl #5 │ │ │ │ - ldrsbeq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsbeq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r0, r2, r0, lsr #5 │ │ │ │ - rsbseq r0, r2, r8, ror r2 │ │ │ │ - rsbseq r0, r2, r0, asr r2 │ │ │ │ - rsbseq r0, r2, r8, lsr #4 │ │ │ │ - rsbseq r0, r2, ip, lsl #5 │ │ │ │ + addeq r4, r6, r8, ror sl │ │ │ │ + strdeq r9, [r0], ip │ │ │ │ + rsbseq pc, fp, ip, lsr #10 │ │ │ │ + rsbseq r0, r2, ip, ror #6 │ │ │ │ + rsbseq r0, r2, ip, asr r3 │ │ │ │ + rsbseq r0, r2, r0, asr r3 │ │ │ │ + rsbseq r0, r2, r4, asr #6 │ │ │ │ + rsbseq r0, r9, r0, asr #20 │ │ │ │ + ldrdeq r4, [r6], sp │ │ │ │ + ldrheq pc, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq ip, r2, r4, asr r7 │ │ │ │ + ldrheq r5, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00720294 │ │ │ │ + ldrheq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r0, r2, ip, lsr #5 │ │ │ │ + ldrsheq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r0, r2, r0, asr #5 │ │ │ │ + @ instruction: 0x00720298 │ │ │ │ + rsbseq r0, r2, r0, ror r2 │ │ │ │ + rsbseq r0, r2, r8, asr #4 │ │ │ │ + rsbseq r0, r2, ip, lsr #5 │ │ │ │ ldr ip, [pc, #656] @ 2c4570 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2c42f8 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -114930,16 +114930,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r6, sl, asr #16 │ │ │ │ - addeq r4, r6, r1, asr r7 │ │ │ │ + addeq r4, r6, sl, ror #16 │ │ │ │ + addeq r4, r6, r1, ror r7 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114956,26 +114956,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2c469c │ │ │ │ ldr r2, [pc, #216] @ 2c46a4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr ip, [pc, #196] @ 2c46a8 │ │ │ │ ldr r3, [pc, #196] @ 2c46ac │ │ │ │ ldr r1, [pc, #196] @ 2c46b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -115008,17 +115008,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2c4654 │ │ │ │ bl 255568 │ │ │ │ addseq r6, lr, r0, lsl #17 │ │ │ │ andeq r3, r0, ip, lsl r6 │ │ │ │ - rsbseq pc, r1, ip, lsr #30 │ │ │ │ - addeq r4, r6, r8, lsl r8 │ │ │ │ - rsbseq pc, r1, r4, lsl pc @ │ │ │ │ + rsbseq pc, r1, ip, asr #30 │ │ │ │ + addeq r4, r6, r8, lsr r8 │ │ │ │ + rsbseq pc, r1, r4, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2c47c4 │ │ │ │ mov r9, r3 │ │ │ │ @@ -115029,33 +115029,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7a8820 │ │ │ │ + bl 7a8840 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2c4748 │ │ │ │ mov r0, #28 │ │ │ │ bl 25333c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4580 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94d63c │ │ │ │ + bl 94d65c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c478c │ │ │ │ mov r0, r5 │ │ │ │ - bl 968b34 │ │ │ │ + bl 968b54 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2c47cc │ │ │ │ ldr r3, [pc, #112] @ 2c47c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -115173,50 +115173,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2c49c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c4874 │ │ │ │ ldr r0, [pc, #64] @ 2c49c8 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c4874 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, r8, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, lr, r4, lsl #12 │ │ │ │ addseq r6, lr, r8, lsr #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r0, r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq pc, r1, r4, asr #23 │ │ │ │ - rsbseq pc, r1, r8, asr #24 │ │ │ │ + rsbseq pc, r1, r4, ror #23 │ │ │ │ + rsbseq pc, r1, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2c4b10 │ │ │ │ @@ -115240,22 +115240,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c4adc │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7a8820 │ │ │ │ + bl 7a8840 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2c4a68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2c4580 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94d63c │ │ │ │ + bl 94d65c │ │ │ │ mov r0, r4 │ │ │ │ bl 2c40a8 │ │ │ │ bl 2558f8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2c4ac4 │ │ │ │ @@ -115272,38 +115272,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9689c4 │ │ │ │ + bl 9689e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ mov r5, #0 │ │ │ │ b 2c4a84 │ │ │ │ ldr r3, [pc, #56] @ 2c4b1c │ │ │ │ ldr r0, [pc, #56] @ 2c4b20 │ │ │ │ ldr r1, [pc, #56] @ 2c4b24 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c4a68 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, r8, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r6, lr, r8, r3 │ │ │ │ - addeq r4, r6, r8, lsl r3 │ │ │ │ - rsbseq pc, r1, r8, ror fp @ │ │ │ │ - rsbseq pc, r1, r4, lsl sl @ │ │ │ │ + addeq r4, r6, r8, lsr r3 │ │ │ │ + @ instruction: 0x0071fb98 │ │ │ │ + rsbseq pc, r1, r4, lsr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -115331,20 +115331,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2c4b6c │ │ │ │ ldr r1, [pc, #188] @ 2c4c68 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ ldr r1, [pc, #172] @ 2c4c6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2c4c28 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2c4c00 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -115361,107 +115361,107 @@ │ │ │ │ b 2c4b78 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2c4c78 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2c4b78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r3, [pc, #68] @ 2c4c7c │ │ │ │ ldr ip, [pc, #68] @ 2c4c80 │ │ │ │ ldr r1, [pc, #68] @ 2c4c84 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2c4c88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c4b7c │ │ │ │ - ldrsbeq pc, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsbeq pc, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsheq pc, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsheq pc, [r1], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r4, r6, r4, asr #3 │ │ │ │ - rsbseq pc, r1, r4, ror #20 │ │ │ │ - rsbseq pc, r1, r0, asr #17 │ │ │ │ + addeq r4, r6, r4, ror #3 │ │ │ │ + rsbseq pc, r1, r4, lsl #21 │ │ │ │ + rsbseq pc, r1, r0, ror #17 │ │ │ │ andeq r0, r0, r7, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2c4d04 │ │ │ │ - bl 7b23c4 │ │ │ │ + bl 7b23e4 │ │ │ │ ldr r1, [pc, #216] @ 2c4d94 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 7b2434 │ │ │ │ + bl 7b2454 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7b25f8 │ │ │ │ + bl 7b2618 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c4d78 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2c4cc4 │ │ │ │ ldr r1, [pc, #164] @ 2c4d98 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b28dc │ │ │ │ + bl 7b28fc │ │ │ │ cmp r5, #0 │ │ │ │ beq 2c4d60 │ │ │ │ - bl 7b23c4 │ │ │ │ + bl 7b23e4 │ │ │ │ ldr r1, [pc, #132] @ 2c4d9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 7b2434 │ │ │ │ + bl 7b2454 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7b25f8 │ │ │ │ + bl 7b2618 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c4d78 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2c4d20 │ │ │ │ ldr r1, [pc, #80] @ 2c4da0 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7b28dc │ │ │ │ + bl 7b28fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r1, r8, lsl #20 │ │ │ │ + rsbseq pc, r1, r8, lsr #20 │ │ │ │ andeq sl, r0, ip, lsl r6 │ │ │ │ - ldrheq pc, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq pc, [r1], #-152 @ 0xffffff68 @ │ │ │ │ andeq sl, r0, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -115546,15 +115546,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2c51ac │ │ │ │ movne r5, #0 │ │ │ │ - bl 98c624 │ │ │ │ + bl 98c644 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c5160 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -115579,15 +115579,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2c4e54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94d63c │ │ │ │ + bl 94d65c │ │ │ │ b 2c4e54 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2c5130 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 2539cc │ │ │ │ @@ -115624,15 +115624,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2c51bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2c51c0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mvn r5, #0 │ │ │ │ b 2c4f90 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2c5100 │ │ │ │ ldr r0, [pc, #352] @ 2c51c4 │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -115656,146 +115656,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2c51d4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c504c │ │ │ │ ldr r1, [pc, #256] @ 2c51d8 │ │ │ │ ldr r3, [pc, #256] @ 2c51dc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2c51e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2c51e4 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c504c │ │ │ │ ldr r1, [pc, #224] @ 2c51e8 │ │ │ │ ldr r3, [pc, #224] @ 2c51ec │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2c51f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2c51f4 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c504c │ │ │ │ ldr r1, [pc, #192] @ 2c51f8 │ │ │ │ ldr r3, [pc, #192] @ 2c51fc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2c5200 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2c5204 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c504c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2c5208 │ │ │ │ ldr r2, [pc, #156] @ 2c520c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2c5210 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2c5214 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c504c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, ip, asr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, r1, r8, asr #17 │ │ │ │ + rsbseq pc, r1, r8, ror #17 │ │ │ │ addseq r5, lr, r8, asr #31 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - ldrsbeq r5, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - ldrheq pc, [r1], #-108 @ 0xffffff94 @ │ │ │ │ - ldrdeq r3, [r6], r0 │ │ │ │ - rsbseq pc, r1, r4, asr #9 │ │ │ │ + ldrsheq r5, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsbeq pc, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + strdeq r3, [r6], r0 │ │ │ │ + rsbseq pc, r1, r4, ror #9 │ │ │ │ andeq r0, r0, r2, lsr #29 │ │ │ │ - ldrheq r5, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - addeq r3, r6, r4, asr sp │ │ │ │ - ldrsbeq pc, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq pc, r1, r4, asr #8 │ │ │ │ + ldrsbeq r5, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r3, r6, r4, ror sp │ │ │ │ + ldrsheq pc, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq pc, r1, r4, ror #8 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - rsbseq pc, r1, ip, asr #12 │ │ │ │ - addeq r3, r6, r0, lsr #26 │ │ │ │ - rsbseq pc, r1, r4, lsl r4 @ │ │ │ │ + rsbseq pc, r1, ip, ror #12 │ │ │ │ + addeq r3, r6, r0, asr #26 │ │ │ │ + rsbseq pc, r1, r4, lsr r4 @ │ │ │ │ @ instruction: 0x00000eb9 │ │ │ │ - rsbseq pc, r1, r8, lsr r6 @ │ │ │ │ - strdeq r3, [r6], r0 │ │ │ │ - rsbseq pc, r1, r4, ror #7 │ │ │ │ + rsbseq pc, r1, r8, asr r6 @ │ │ │ │ + addeq r3, r6, r0, lsl sp │ │ │ │ + rsbseq pc, r1, r4, lsl #8 │ │ │ │ andeq r0, r0, fp, asr #29 │ │ │ │ - ldrsbeq pc, [r1], #-84 @ 0xffffffac @ │ │ │ │ - addeq r3, r6, r0, asr #25 │ │ │ │ - ldrheq pc, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsheq pc, [r1], #-84 @ 0xffffffac @ │ │ │ │ + addeq r3, r6, r0, ror #25 │ │ │ │ + ldrsbeq pc, [r1], #-52 @ 0xffffffcc @ │ │ │ │ @ instruction: 0x00000eb2 │ │ │ │ - addeq r3, r6, ip, lsl #25 │ │ │ │ - ldrsheq pc, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq pc, r1, ip, ror r3 @ │ │ │ │ + addeq r3, r6, ip, lsr #25 │ │ │ │ + rsbseq pc, r1, r0, lsl r6 @ │ │ │ │ + @ instruction: 0x0071f39c │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5244 │ │ │ │ - bl 7b2bc8 │ │ │ │ + bl 7b2be8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2c5264 │ │ │ │ - bl 7b2bc8 │ │ │ │ + bl 7b2be8 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2c5294 │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c52ac │ │ │ │ - bl 7576f4 │ │ │ │ + bl 757714 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 253648 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2c5308 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c52e0 │ │ │ │ - bl 7576f4 │ │ │ │ + bl 757714 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 253648 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -115806,15 +115806,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2b62e0 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2c52c8 │ │ │ │ ldr r0, [pc, #4] @ 2c5324 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99cab8 │ │ │ │ + b 99cad8 │ │ │ │ addseq r4, pc, ip, ror #7 │ │ │ │ ldr r1, [pc, #76] @ 2c537c │ │ │ │ ldr r2, [pc, #76] @ 2c5380 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -115831,17 +115831,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c5390 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r3, r6, r0, lsr #21 │ │ │ │ - @ instruction: 0x0071f19c │ │ │ │ - rsbseq pc, r1, ip, lsr #8 │ │ │ │ + addeq r3, r6, r0, asr #21 │ │ │ │ + ldrheq pc, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq pc, r1, ip, asr #8 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2c55b0 │ │ │ │ ldr r3, [pc, #516] @ 2c55b4 │ │ │ │ @@ -115897,15 +115897,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2c54b4 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ bl 2e138c │ │ │ │ ldr r3, [pc, #312] @ 2c55d4 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 2b18ec │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -115953,49 +115953,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2c55f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2c5458 │ │ │ │ ldr r0, [pc, #88] @ 2c55f4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2c5458 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, r8, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ addseq r5, lr, ip, asr #20 │ │ │ │ addseq r4, pc, r8, lsl r3 @ │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r3, r0, r8, lsr #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, r0, r8 │ │ │ │ addseq ip, fp, r0, ror #31 │ │ │ │ addseq r5, lr, r8, ror #18 │ │ │ │ - ldrsheq pc, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq pc, r1, r0, lsl r3 @ │ │ │ │ addseq r2, r0, r0, ror #30 │ │ │ │ andeq r2, r0, r0, lsr r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq pc, r1, r0, lsr r2 @ │ │ │ │ - rsbseq pc, r1, ip, lsr r2 @ │ │ │ │ + rsbseq pc, r1, r0, asr r2 @ │ │ │ │ + rsbseq pc, r1, ip, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2c574c │ │ │ │ ldr r3, [pc, #316] @ 2c5750 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -116013,15 +116013,15 @@ │ │ │ │ b 2c569c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5664 │ │ │ │ - bl 7c45f0 │ │ │ │ + bl 7c4610 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5684 │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5684 │ │ │ │ @@ -116039,28 +116039,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 25333c │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 7a8830 │ │ │ │ + bl 7a8850 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2c56e4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2c4580 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d63c │ │ │ │ + bl 94d65c │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5644 │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 968a20 │ │ │ │ + bl 968a40 │ │ │ │ mov r5, #0 │ │ │ │ b 2c5684 │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2c5754 │ │ │ │ ldr r3, [pc, #60] @ 2c5750 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -116136,15 +116136,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 998d48 │ │ │ │ + bl 998d68 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2c5838 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -116267,15 +116267,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c5ab8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b000c │ │ │ │ + bl 7b002c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2c5b8c │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2c5b80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -116324,41 +116324,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2c5b9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c5a0c │ │ │ │ ldr r0, [pc, #56] @ 2c5ba0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c5a0c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, r0, asr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, lr, r0, lsr r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009e53bc │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r1, r4, lsr #25 │ │ │ │ - rsbseq lr, r1, r8, ror #25 │ │ │ │ + rsbseq lr, r1, r4, asr #25 │ │ │ │ + rsbseq lr, r1, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2c5dd8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -116375,28 +116375,28 @@ │ │ │ │ beq 2c5c80 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2c5c34 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2c5d14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a758 │ │ │ │ + bl 99a778 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2c5de4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c5d20 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c5c34 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c59bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ ldr r2, [pc, #420] @ 2c5de8 │ │ │ │ ldr r3, [pc, #404] @ 2c5ddc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116433,23 +116433,23 @@ │ │ │ │ beq 2c5dbc │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2c5df8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c5c20 │ │ │ │ ldr r8, [pc, #224] @ 2c5dfc │ │ │ │ add r8, pc, r8 │ │ │ │ b 2c5c0c │ │ │ │ ldr r3, [pc, #216] @ 2c5e00 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -116468,52 +116468,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2c5e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c5c20 │ │ │ │ ldr r0, [pc, #96] @ 2c5e08 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c5c20 │ │ │ │ ldr r0, [pc, #72] @ 2c5e0c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c5c20 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, r0, ror #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, lr, ip, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, lr, r0, ror #3 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0071eb9c │ │ │ │ - rsbseq lr, r1, r4, lsl #23 │ │ │ │ + ldrheq lr, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq lr, r1, r4, lsr #23 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ - rsbseq lr, r1, ip, ror fp │ │ │ │ - ldrheq lr, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq lr, r1, ip, lsl fp │ │ │ │ + @ instruction: 0x0071eb9c │ │ │ │ + ldrsbeq lr, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq lr, r1, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2c605c │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -116535,33 +116535,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2c6068 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2c5f18 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5ed4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b9004 │ │ │ │ + bl 9b9024 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5ed4 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c5f10 │ │ │ │ ldr r2, [pc, #436] @ 2c606c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 7b0200 │ │ │ │ + bl 7b0220 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2c6070 │ │ │ │ ldr r3, [pc, #384] @ 2c6060 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116569,15 +116569,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2c6058 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b91cc │ │ │ │ + b 9b91ec │ │ │ │ bl 2539a8 │ │ │ │ b 2c5eb0 │ │ │ │ ldr r2, [pc, #340] @ 2c6074 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c5fac │ │ │ │ @@ -116633,48 +116633,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2c608c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c5f2c │ │ │ │ ldr r0, [pc, #76] @ 2c6090 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c5f2c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e4ff4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009e4fd8 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr r6 │ │ │ │ addseq r4, lr, r8, asr #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r4, lr, r4, ror #29 │ │ │ │ @ instruction: 0x009e4eb0 │ │ │ │ andeq r4, r0, r8, asr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r1, r8, ror r9 │ │ │ │ - rsbseq lr, r1, ip, asr #19 │ │ │ │ + @ instruction: 0x0071e998 │ │ │ │ + rsbseq lr, r1, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2c63a0 │ │ │ │ @@ -116696,29 +116696,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c61d8 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7afea0 │ │ │ │ + bl 7afec0 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2c620c │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2c6130 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c62c8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 9b921c │ │ │ │ + bl 9b923c │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2c615c │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2c6220 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -116729,15 +116729,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2c63ac │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0200 │ │ │ │ + bl 7b0220 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2c63b0 │ │ │ │ ldr r3, [pc, #516] @ 2c63a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116755,15 +116755,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c60f4 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7afea0 │ │ │ │ + bl 7afec0 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2c6114 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -116794,24 +116794,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2c63c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2c615c │ │ │ │ bl 2539a8 │ │ │ │ b 2c6170 │ │ │ │ ldr r3, [pc, #228] @ 2c63b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -116837,53 +116837,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2c63cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c612c │ │ │ │ ldr r0, [pc, #96] @ 2c63d0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c612c │ │ │ │ ldr r0, [pc, #80] @ 2c63d4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2c615c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, lr, ip, ror #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, lr, r8, asr sp │ │ │ │ andeq r3, r0, ip, ror r3 │ │ │ │ addseq r4, lr, r8, lsl #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r0, asr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r1, r0, ror r8 │ │ │ │ + @ instruction: 0x0071e890 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbseq lr, r1, r0, lsl r7 │ │ │ │ - rsbseq lr, r1, ip, asr r7 │ │ │ │ - rsbseq lr, r1, r4, lsl #16 │ │ │ │ + rsbseq lr, r1, r0, lsr r7 │ │ │ │ + rsbseq lr, r1, ip, ror r7 │ │ │ │ + rsbseq lr, r1, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2c6440 │ │ │ │ ldr ip, [pc, #80] @ 2c6444 │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -116904,17 +116904,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c6454 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrdeq r2, [r6], ip │ │ │ │ - ldrsbeq lr, [r1], #-8 @ │ │ │ │ - rsbseq lr, r1, r8, ror #6 │ │ │ │ + strdeq r2, [r6], ip │ │ │ │ + ldrsheq lr, [r1], #-8 @ │ │ │ │ + rsbseq lr, r1, r8, lsl #7 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 2c67a4 │ │ │ │ ldr r3, [pc, #820] @ 2c67a8 │ │ │ │ @@ -117126,17 +117126,17 @@ │ │ │ │ @ instruction: 0x009e49b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ addseq r4, lr, r4, ror #13 │ │ │ │ - addeq r2, r6, r8, ror r6 │ │ │ │ - rsbseq sp, r1, r4, ror sp │ │ │ │ - rsbseq lr, r1, r4 │ │ │ │ + umulleq r2, r6, r8, r6 │ │ │ │ + @ instruction: 0x0071dd94 │ │ │ │ + rsbseq lr, r1, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2c72ac │ │ │ │ @@ -117168,28 +117168,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2c72b8 │ │ │ │ bl 2b98ec │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c68d0 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2c72bc │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2c72c0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2b98a4 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -117685,23 +117685,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2c736c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c6a94 │ │ │ │ bl 2b98a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c6a10 │ │ │ │ ldr r3, [pc, #536] @ 2c72d0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -117725,22 +117725,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2c7374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c6b48 │ │ │ │ ldr r2, [pc, #560] @ 2c7378 │ │ │ │ ldr r3, [pc, #356] @ 2c72b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -117766,23 +117766,23 @@ │ │ │ │ beq 2c7298 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2c737c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c6b48 │ │ │ │ ldr r3, [pc, #368] @ 2c7360 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c6a94 │ │ │ │ ldr r3, [pc, #352] @ 2c7364 │ │ │ │ @@ -117798,49 +117798,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2c7380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c6a94 │ │ │ │ ldr r0, [pc, #280] @ 2c7384 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c6a94 │ │ │ │ ldr r0, [pc, #264] @ 2c7388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c6a94 │ │ │ │ ldr r0, [pc, #252] @ 2c738c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c6b48 │ │ │ │ ldr r0, [pc, #240] @ 2c7390 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c6b48 │ │ │ │ addseq r4, lr, r4, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, lr, r4, lsl #12 │ │ │ │ - ldrheq r9, [r1], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r9, r1, r0, lsr #22 │ │ │ │ - addeq r2, r6, ip, ror r5 │ │ │ │ + ldrsbeq r9, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r9, r1, r0, asr #22 │ │ │ │ + umulleq r2, r6, ip, r5 │ │ │ │ addseq r4, lr, ip, asr #10 │ │ │ │ - strdeq r2, [r6], lr │ │ │ │ + addeq r2, r6, lr, lsl r2 │ │ │ │ addseq r4, lr, r8, asr r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r4, lr, r4, asr r3 │ │ │ │ addseq r4, lr, r8, lsr #5 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ addseq r4, lr, ip, ror r2 │ │ │ │ addseq r4, lr, r0, asr r2 │ │ │ │ @@ -117873,24 +117873,24 @@ │ │ │ │ addseq r3, lr, r4, asr #29 │ │ │ │ umullseq r3, lr, r8, lr │ │ │ │ addseq r3, lr, ip, ror #28 │ │ │ │ addseq r3, lr, r0, asr #28 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0071db9c │ │ │ │ + ldrheq sp, [r1], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, r8, asr r3 │ │ │ │ - ldrheq sp, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq sp, [r1], #-172 @ 0xffffff54 @ │ │ │ │ @ instruction: 0x009e3cdc │ │ │ │ - rsbseq sp, r1, r4, lsl sl │ │ │ │ - ldrsbeq sp, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - ldrsheq sp, [r1], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq sp, r1, r0, ror #19 │ │ │ │ - rsbseq sp, r1, ip, lsl #19 │ │ │ │ - rsbseq sp, r1, r8, ror r9 │ │ │ │ + rsbseq sp, r1, r4, lsr sl │ │ │ │ + ldrsheq sp, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq sp, r1, r0, lsl sl │ │ │ │ + rsbseq sp, r1, r0, lsl #20 │ │ │ │ + rsbseq sp, r1, ip, lsr #19 │ │ │ │ + @ instruction: 0x0071d998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2c7550 │ │ │ │ @@ -117921,15 +117921,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b5bac │ │ │ │ ldr r3, [pc, #316] @ 2c755c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #296] @ 2c7560 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2c74a8 │ │ │ │ ldr r2, [pc, #276] @ 2c7564 │ │ │ │ @@ -117974,45 +117974,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c7574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c7448 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2c7578 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c7448 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, lr, ip, ror #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, lr, ip, asr sl │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009e39d4 │ │ │ │ andeq r3, r0, r0, asr r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sp, r1, r8, asr r7 │ │ │ │ - rsbseq sp, r1, r8, lsl #15 │ │ │ │ + rsbseq sp, r1, r8, ror r7 │ │ │ │ + rsbseq sp, r1, r8, lsr #15 │ │ │ │ │ │ │ │ 002c757c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -118033,15 +118033,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c7608 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 94d63c │ │ │ │ + bl 94d65c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -118052,46 +118052,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2c55f8 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a8820 │ │ │ │ + bl 7a8840 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2c76a0 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2c76f4 │ │ │ │ bls 2c76b8 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2c771c │ │ │ │ ldr r3, [pc, #200] @ 2c7728 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r1, [pc, #184] @ 2c772c │ │ │ │ ldr r3, [pc, #184] @ 2c7730 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2c7734 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 2c7738 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94d63c │ │ │ │ + bl 94d65c │ │ │ │ mov r0, r4 │ │ │ │ - bl 968ad8 │ │ │ │ + bl 968af8 │ │ │ │ mov r4, #0 │ │ │ │ b 2c75e8 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 2558f8 │ │ │ │ @@ -118115,17 +118115,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2c76d4 │ │ │ │ bl 255568 │ │ │ │ addseq r2, pc, r4, ror #2 │ │ │ │ addseq r3, lr, r8, ror r8 │ │ │ │ andeq r3, r0, ip, lsl r6 │ │ │ │ + rsbseq ip, r1, r0, asr #29 │ │ │ │ + addeq r1, r6, r4, lsr #15 │ │ │ │ rsbseq ip, r1, r0, lsr #29 │ │ │ │ - addeq r1, r6, r4, lsl #15 │ │ │ │ - rsbseq ip, r1, r0, lsl #29 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 002c773c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -118166,21 +118166,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c7818 │ │ │ │ ldr r3, [pc, #308] @ 2c7918 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 75c39c │ │ │ │ + bl 75c3bc │ │ │ │ ldr r2, [pc, #288] @ 2c791c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ bne 2c785c │ │ │ │ @@ -118238,18 +118238,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0x009f1fb4 │ │ │ │ addseq r3, lr, r8, asr #13 │ │ │ │ - umulleq r1, r6, r0, r6 │ │ │ │ - rsbseq sl, r5, r8, lsl #31 │ │ │ │ + @ instruction: 0x008616b0 │ │ │ │ + rsbseq sl, r5, r8, lsr #31 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - ldrheq r2, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsbeq r2, [r1], #-204 @ 0xffffff34 @ │ │ │ │ │ │ │ │ 002c7920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2c7a94 │ │ │ │ @@ -118271,24 +118271,24 @@ │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c7958 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c79ec │ │ │ │ ldr r5, [pc, #264] @ 2c7a98 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2c7a9c │ │ │ │ ldr r1, [pc, #256] @ 2c7aa0 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c7a64 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -118305,15 +118305,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #596 @ 0x254 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -118323,41 +118323,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 2c7abc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c7a18 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr ip, [pc, #80] @ 2c7ac0 │ │ │ │ ldr r1, [pc, #80] @ 2c7ac4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2c7ac8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2c7a18 │ │ │ │ @ instruction: 0x009f1dd0 │ │ │ │ - addeq r1, r6, r4, ror r4 │ │ │ │ - rsbseq r8, r1, ip, lsr #11 │ │ │ │ - rsbseq r8, r1, r4, asr #11 │ │ │ │ - addeq r1, r6, ip, lsl #8 │ │ │ │ - rsbseq sp, r1, ip, lsl r3 │ │ │ │ - rsbseq ip, r1, r8, lsl #22 │ │ │ │ - addeq r1, r6, r0, asr #7 │ │ │ │ - ldrheq sp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrheq ip, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + umulleq r1, r6, r4, r4 │ │ │ │ + rsbseq r8, r1, ip, asr #11 │ │ │ │ + rsbseq r8, r1, r4, ror #11 │ │ │ │ + addeq r1, r6, ip, lsr #8 │ │ │ │ + rsbseq sp, r1, ip, lsr r3 │ │ │ │ + rsbseq ip, r1, r8, lsr #22 │ │ │ │ + addeq r1, r6, r0, ror #7 │ │ │ │ + ldrsbeq sp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq ip, [r1], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbseq sp, r1, r0, asr #5 │ │ │ │ - @ instruction: 0x0071ca90 │ │ │ │ + rsbseq sp, r1, r0, ror #5 │ │ │ │ + ldrheq ip, [r1], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, sl, asr r2 │ │ │ │ │ │ │ │ 002c7acc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -118486,17 +118486,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r3, lr, r8, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r3, lr, ip, asr #3 │ │ │ │ - addeq r1, r6, r0, asr r1 │ │ │ │ - rsbseq ip, r1, ip, asr #16 │ │ │ │ - ldrsbeq ip, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r1, r6, r0, ror r1 │ │ │ │ + rsbseq ip, r1, ip, ror #16 │ │ │ │ + ldrsheq ip, [r1], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002c7cf0 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 25321c │ │ │ │ │ │ │ │ @@ -118667,17 +118667,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r2, lr, r8, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009e2efc │ │ │ │ - umulleq r0, r6, r4, lr │ │ │ │ - @ instruction: 0x0071c590 │ │ │ │ - rsbseq ip, r1, r0, lsr #16 │ │ │ │ + @ instruction: 0x00860eb4 │ │ │ │ + ldrheq ip, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq ip, r1, r0, asr #16 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002c7fac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -118801,15 +118801,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2dee48 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2dee94 │ │ │ │ - addeq r0, r6, r8, lsl ip │ │ │ │ + addeq r0, r6, r8, lsr ip │ │ │ │ │ │ │ │ 002c81a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2c8494 │ │ │ │ @@ -118844,23 +118844,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c8254 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2c49cc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2c8254 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 971f88 │ │ │ │ + bl 971fa8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9689c4 │ │ │ │ + bl 9689e4 │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 9b9034 │ │ │ │ + bl 9b9054 │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 9b9034 │ │ │ │ + bl 9b9054 │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 968a20 │ │ │ │ + bl 968a40 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d1d68 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d746c │ │ │ │ mov r0, r6 │ │ │ │ bl 2deee0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -118899,43 +118899,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c83ec │ │ │ │ ldr r1, [pc, #400] @ 2c84ac │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c833c │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 2afb80 │ │ │ │ mov r0, r7 │ │ │ │ - bl 992768 │ │ │ │ + bl 992788 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c8354 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 9b9034 │ │ │ │ + bl 9b9054 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 253648 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2c8360 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 253648 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -118974,44 +118974,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c84c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c81f8 │ │ │ │ ldr r0, [pc, #68] @ 2c84c4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c81f8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, lr, r4, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, lr, r4, asr #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq ip, r1, r4, ror #23 │ │ │ │ - rsbseq ip, r1, r4, ror #21 │ │ │ │ + rsbseq ip, r1, r4, lsl #24 │ │ │ │ + rsbseq ip, r1, r4, lsl #22 │ │ │ │ addseq r2, lr, r4, ror #20 │ │ │ │ andeq r1, r0, r8, asr #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq ip, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq ip, r1, r4, lsr r9 │ │ │ │ + rsbseq ip, r1, r0, lsl r9 │ │ │ │ + rsbseq ip, r1, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2c9480 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -119125,15 +119125,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 999868 │ │ │ │ + bl 999888 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2c8960 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2c949c │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 25345c │ │ │ │ @@ -119291,26 +119291,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 999868 │ │ │ │ + bl 999888 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2c875c │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2bae1c │ │ │ │ ldr r1, [pc, #2880] @ 2c94a8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2c8e24 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2c89f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -119459,15 +119459,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 999868 │ │ │ │ + bl 999888 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2c8d28 │ │ │ │ ldr r6, [pc, #2216] @ 2c94a0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -119476,22 +119476,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 9999a4 │ │ │ │ + bl 9999c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 998f68 │ │ │ │ + bl 998f88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2c8d5c │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -119501,15 +119501,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2c8c9c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 998f68 │ │ │ │ + bl 998f88 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2c8cac │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2c8c80 │ │ │ │ @@ -119593,23 +119593,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2c94c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c89ec │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2c94c4 │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -119767,39 +119767,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d815c │ │ │ │ ldr r3, [pc, #1040] @ 2c94d0 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d8408 │ │ │ │ + bl 9d8428 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d815c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d7de8 │ │ │ │ + bl 9d7e08 │ │ │ │ ldr r3, [pc, #980] @ 2c94d4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d8408 │ │ │ │ + bl 9d8428 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2c94d8 │ │ │ │ - bl 9d8408 │ │ │ │ + bl 9d8428 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2c9360 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -119908,15 +119908,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 998d48 │ │ │ │ + bl 998d68 │ │ │ │ cmp r5, sl │ │ │ │ bne 2c92d8 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2c92a4 │ │ │ │ @@ -119973,82 +119973,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2c94e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c89ec │ │ │ │ ldr r0, [pc, #196] @ 2c94e8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c89ec │ │ │ │ ldr r0, [pc, #168] @ 2c94ec │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2c89ec │ │ │ │ ldr r3, [pc, #140] @ 2c94f0 │ │ │ │ ldr r1, [pc, #140] @ 2c94f4 │ │ │ │ ldr r0, [pc, #140] @ 2c94f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2c94fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r2, lr, r4, asr #18 │ │ │ │ addseq r2, lr, ip, lsr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ muleq r0, ip, sp │ │ │ │ - rsbseq ip, r1, r4, asr #17 │ │ │ │ + rsbseq ip, r1, r4, ror #17 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ addseq r2, lr, r0, lsr r5 │ │ │ │ - @ instruction: 0x0071c498 │ │ │ │ + ldrheq ip, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, lr, ip, lsr #7 │ │ │ │ andeq r3, r0, r4, lsl #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq ip, r1, r8 │ │ │ │ + rsbseq ip, r1, r8, lsr #32 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ addseq r1, lr, r0, asr #31 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r3, r0, r0, lsl #9 │ │ │ │ - ldrsheq fp, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq fp, r1, r4, asr #22 │ │ │ │ - rsbseq fp, r1, ip, asr #20 │ │ │ │ - umulleq pc, r5, ip, r9 @ │ │ │ │ - @ instruction: 0x0071b098 │ │ │ │ - @ instruction: 0x0071b99c │ │ │ │ + rsbseq fp, r1, r4, lsl fp │ │ │ │ + rsbseq fp, r1, r4, ror #22 │ │ │ │ + rsbseq fp, r1, ip, ror #20 │ │ │ │ + @ instruction: 0x0085f9bc │ │ │ │ + ldrheq fp, [r1], #-8 @ │ │ │ │ + ldrheq fp, [r1], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, lr, ror #24 │ │ │ │ │ │ │ │ 002c9500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -120108,24 +120108,24 @@ │ │ │ │ beq 2c95f4 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c96bc │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b9014 │ │ │ │ + bl 9b9034 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7afdb8 │ │ │ │ + bl 7afdd8 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2c97c8 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -120147,15 +120147,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c97d8 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2c9650 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9b921c │ │ │ │ + bl 9b923c │ │ │ │ b 2c9650 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c9598 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c59bc │ │ │ │ b 2c9598 │ │ │ │ @@ -120194,21 +120194,21 @@ │ │ │ │ bne 2c97e4 │ │ │ │ ldr r2, [pc, #280] @ 2c9860 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0200 │ │ │ │ + bl 7b0220 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2c9864 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ b 2c9578 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c97a8 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c97a8 │ │ │ │ @@ -120259,23 +120259,23 @@ │ │ │ │ addseq r1, lr, r0, lsl #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009e18d0 │ │ │ │ addseq r1, lr, r4, lsl #17 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - ldrsheq fp, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq fp, r1, r0, lsl r7 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0x0071b698 │ │ │ │ - addeq pc, r5, r0, lsl #12 │ │ │ │ - rsbseq sl, r1, r0, lsl #26 │ │ │ │ - @ instruction: 0x0071af90 │ │ │ │ - ldrdeq pc, [r5], ip │ │ │ │ - ldrsbeq sl, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq sl, r1, r8, ror #30 │ │ │ │ + ldrheq fp, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + addeq pc, r5, r0, lsr #12 │ │ │ │ + rsbseq sl, r1, r0, lsr #26 │ │ │ │ + ldrheq sl, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + strdeq pc, [r5], ip │ │ │ │ + ldrsheq sl, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq sl, r1, r8, lsl #31 │ │ │ │ andeq r0, r0, r3, ror #11 │ │ │ │ │ │ │ │ 002c9884 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2c98a4 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -120318,15 +120318,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7afea0 │ │ │ │ + bl 7afec0 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2c997c │ │ │ │ ldr r2, [pc, #92] @ 2c99a0 │ │ │ │ ldr r3, [pc, #84] @ 2c999c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -120375,15 +120375,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7afdb8 │ │ │ │ + bl 7afdd8 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2c9a50 │ │ │ │ ldr r2, [pc, #92] @ 2c9a74 │ │ │ │ ldr r3, [pc, #84] @ 2c9a70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -120434,17 +120434,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c9af4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq pc, r5, ip, lsr r3 @ │ │ │ │ - rsbseq sl, r1, r8, lsr sl │ │ │ │ - rsbseq sl, r1, r8, asr #25 │ │ │ │ + addeq pc, r5, ip, asr r3 @ │ │ │ │ + rsbseq sl, r1, r8, asr sl │ │ │ │ + rsbseq sl, r1, r8, ror #25 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002c9af8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120501,17 +120501,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r1, lr, r4, lsl #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, lr, ip, lsr #5 │ │ │ │ - addeq pc, r5, r4, asr #4 │ │ │ │ - rsbseq sl, r1, r0, asr #18 │ │ │ │ - ldrsbeq sl, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + addeq pc, r5, r4, ror #4 │ │ │ │ + rsbseq sl, r1, r0, ror #18 │ │ │ │ + ldrsheq sl, [r1], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002c9bfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120568,17 +120568,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r1, lr, r0, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, lr, r8, lsr #3 │ │ │ │ - addeq pc, r5, r0, asr #2 │ │ │ │ - rsbseq sl, r1, ip, lsr r8 │ │ │ │ - rsbseq sl, r1, ip, asr #21 │ │ │ │ + addeq pc, r5, r0, ror #2 │ │ │ │ + rsbseq sl, r1, ip, asr r8 │ │ │ │ + rsbseq sl, r1, ip, ror #21 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -120715,15 +120715,15 @@ │ │ │ │ bne 2ca0fc │ │ │ │ ldr r1, [pc, #536] @ 2ca144 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 992c04 │ │ │ │ + b 992c24 │ │ │ │ ldr r3, [pc, #488] @ 2ca130 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2ca148 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -120809,15 +120809,15 @@ │ │ │ │ bne 2ca0fc │ │ │ │ ldr r1, [pc, #176] @ 2ca154 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 992c04 │ │ │ │ + b 992c24 │ │ │ │ ldr r2, [pc, #152] @ 2ca158 │ │ │ │ ldr r3, [pc, #100] @ 2ca128 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120841,27 +120841,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ ldrsheq r1, [lr], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrsbeq r1, [lr], ip │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq fp, r1, r0, lsl #1 │ │ │ │ + rsbseq fp, r1, r0, lsr #1 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r0, lr, ip, lsl pc │ │ │ │ - ldrsbeq sl, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq sl, r1, r8, lsr #29 │ │ │ │ + ldrsheq sl, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq sl, r1, r8, asr #29 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ addseq r0, lr, r4, lsr #27 │ │ │ │ - rsbseq sl, r1, ip, asr sp │ │ │ │ + rsbseq sl, r1, ip, ror sp │ │ │ │ addseq r0, lr, r4, ror #26 │ │ │ │ - strdeq lr, [r5], r8 │ │ │ │ - ldrsheq sl, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq sl, r1, r4, lsl #13 │ │ │ │ + addeq lr, r5, r8, lsl sp │ │ │ │ + rsbseq sl, r1, r4, lsl r4 │ │ │ │ + rsbseq sl, r1, r4, lsr #13 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -120956,17 +120956,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e0bf4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r0, lr, r0, lsr #23 │ │ │ │ - addeq lr, r5, r8, lsr fp │ │ │ │ - rsbseq sl, r1, r4, lsr r2 │ │ │ │ - rsbseq sl, r1, r4, asr #9 │ │ │ │ + addeq lr, r5, r8, asr fp │ │ │ │ + rsbseq sl, r1, r4, asr r2 │ │ │ │ + rsbseq sl, r1, r4, ror #9 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002ca308 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120999,17 +120999,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ca3a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq lr, r5, r8, lsl #21 │ │ │ │ - rsbseq sl, r1, r4, lsl #3 │ │ │ │ - rsbseq sl, r1, r4, lsl r4 │ │ │ │ + addeq lr, r5, r8, lsr #21 │ │ │ │ + rsbseq sl, r1, r4, lsr #3 │ │ │ │ + rsbseq sl, r1, r4, lsr r4 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002ca3ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121041,15 +121041,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2ca490 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 992c04 │ │ │ │ + b 992c24 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca464 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca464 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -121061,16 +121061,16 @@ │ │ │ │ bl 2539a8 │ │ │ │ b 2ca420 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e401c │ │ │ │ b 2ca408 │ │ │ │ addseq r0, lr, r0, ror #20 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq sl, r1, ip, lsl sl │ │ │ │ - ldrsbeq sl, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sl, r1, ip, lsr sl │ │ │ │ + ldrsheq sl, [r1], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2ca8d8 │ │ │ │ @@ -121233,15 +121233,15 @@ │ │ │ │ bl 2ca3ac │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ca794 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ca7e0 │ │ │ │ - bl 7c45f0 │ │ │ │ + bl 7c4610 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca76c │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -121252,17 +121252,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ca794 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2c49cc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ca794 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 971d74 │ │ │ │ + bl 971d94 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9689c4 │ │ │ │ + bl 9689e4 │ │ │ │ ldr r3, [pc, #348] @ 2ca8f8 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2ca53c │ │ │ │ mov r0, r4 │ │ │ │ @@ -121343,28 +121343,28 @@ │ │ │ │ addseq r0, lr, ip, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, lr, r8, lsr #18 │ │ │ │ addseq r0, lr, r0, ror #17 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ andeq r1, r0, r8, asr r8 │ │ │ │ - rsbseq sl, r1, r0, ror #19 │ │ │ │ + rsbseq sl, r1, r0, lsl #20 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - rsbseq r2, fp, r0, lsl #29 │ │ │ │ - addeq lr, r5, ip, lsl #11 │ │ │ │ - rsbseq r9, r1, r8, lsl #25 │ │ │ │ - ldrheq sl, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r2, fp, r0, lsr #29 │ │ │ │ + addeq lr, r5, ip, lsr #11 │ │ │ │ + rsbseq r9, r1, r8, lsr #25 │ │ │ │ + ldrsbeq sl, [r1], #-112 @ 0xffffff90 @ │ │ │ │ muleq r0, r2, sl │ │ │ │ - addeq lr, r5, r8, ror #10 │ │ │ │ - rsbseq r9, r1, r4, ror #24 │ │ │ │ - ldrsheq r9, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + addeq lr, r5, r8, lsl #11 │ │ │ │ + rsbseq r9, r1, r4, lsl #25 │ │ │ │ + rsbseq r9, r1, r4, lsl pc │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - addeq lr, r5, r4, asr #10 │ │ │ │ - rsbseq r9, r1, r4, asr #24 │ │ │ │ - rsbseq sl, r1, ip, lsl #14 │ │ │ │ + addeq lr, r5, r4, ror #10 │ │ │ │ + rsbseq r9, r1, r4, ror #24 │ │ │ │ + rsbseq sl, r1, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ mov r3, r0 │ │ │ │ @@ -121480,15 +121480,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2c7acc │ │ │ │ ldr r1, [pc, #96] @ 2cab70 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mov r0, r8 │ │ │ │ bl 2ca3ac │ │ │ │ b 2ca998 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2cab74 │ │ │ │ ldr r1, [pc, #64] @ 2cab78 │ │ │ │ ldr r0, [pc, #64] @ 2cab7c │ │ │ │ @@ -121499,21 +121499,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r0, lr, ip, asr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, lr, r4, lsr #9 │ │ │ │ addseq r0, lr, r4, lsl #9 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq sl, r1, r4, lsl #8 │ │ │ │ + rsbseq sl, r1, r4, lsr #8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq sl, r1, ip, ror #5 │ │ │ │ - addeq lr, r5, ip, asr #5 │ │ │ │ - rsbseq r9, r1, r8, asr #19 │ │ │ │ - rsbseq r9, r1, r8, asr ip │ │ │ │ + rsbseq sl, r1, ip, lsl #6 │ │ │ │ + addeq lr, r5, ip, ror #5 │ │ │ │ + rsbseq r9, r1, r8, ror #19 │ │ │ │ + rsbseq r9, r1, r8, ror ip │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2cad64 │ │ │ │ @@ -121603,15 +121603,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5e10 │ │ │ │ ldr r1, [pc, #132] @ 2cad80 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r2, [pc, #116] @ 2cad84 │ │ │ │ ldr r3, [pc, #84] @ 2cad68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121631,22 +121631,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r0, lr, r4, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, lr, r0, ror r2 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq sl, r1, r4, lsr #4 │ │ │ │ + rsbseq sl, r1, r4, asr #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq sl, r1, r4, lsl #2 │ │ │ │ + rsbseq sl, r1, r4, lsr #2 │ │ │ │ addseq r0, lr, r4, lsl r1 │ │ │ │ - strheq lr, [r5], r8 │ │ │ │ - ldrheq r9, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r9, r1, r4, asr #20 │ │ │ │ + ldrdeq lr, [r5], r8 │ │ │ │ + ldrsbeq r9, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r9, r1, r4, ror #20 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2caf2c │ │ │ │ ldr r2, [pc, #380] @ 2caf30 │ │ │ │ @@ -121722,43 +121722,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2caf4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cadec │ │ │ │ ldr r0, [pc, #56] @ 2caf50 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cadec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, lr, r4, ror r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, lr, r4, asr r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, sp, ip, ror #31 │ │ │ │ andeq r4, r0, r4, asr #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0071a19c │ │ │ │ - rsbseq sl, r1, r0, asr #3 │ │ │ │ + ldrheq sl, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sl, r1, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2cb110 │ │ │ │ mov r7, r1 │ │ │ │ @@ -121838,15 +121838,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5e10 │ │ │ │ ldr r1, [pc, #132] @ 2cb12c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r2, [pc, #116] @ 2cb130 │ │ │ │ ldr r3, [pc, #84] @ 2cb114 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121866,22 +121866,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009dfeb0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq pc, sp, ip, lr @ │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, r0, asr lr │ │ │ │ + rsbseq r9, r1, r0, ror lr │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r9, r1, r8, asr sp │ │ │ │ + rsbseq r9, r1, r8, ror sp │ │ │ │ addseq pc, sp, r8, ror #26 │ │ │ │ - addeq sp, r5, ip, lsl #26 │ │ │ │ - rsbseq r9, r1, r8, lsl #8 │ │ │ │ - @ instruction: 0x00719698 │ │ │ │ + addeq sp, r5, ip, lsr #26 │ │ │ │ + rsbseq r9, r1, r8, lsr #8 │ │ │ │ + ldrheq r9, [r1], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2cb4c0 │ │ │ │ @@ -121979,15 +121979,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5e10 │ │ │ │ ldr r1, [pc, #516] @ 2cb4e0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r2, [pc, #500] @ 2cb4e4 │ │ │ │ ldr r3, [pc, #464] @ 2cb4c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122019,23 +122019,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2cb4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cb2d4 │ │ │ │ ldr r3, [pc, #324] @ 2cb4f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb1b4 │ │ │ │ ldr r3, [pc, #292] @ 2cb4ec │ │ │ │ @@ -122052,40 +122052,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2cb4fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cb1b4 │ │ │ │ ldr r0, [pc, #192] @ 2cb500 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cb1b4 │ │ │ │ ldr r0, [pc, #164] @ 2cb504 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cb2d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2cb508 │ │ │ │ ldr r1, [pc, #136] @ 2cb50c │ │ │ │ ldr r0, [pc, #136] @ 2cb510 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2cb514 │ │ │ │ @@ -122105,32 +122105,32 @@ │ │ │ │ addseq pc, sp, r0, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq pc, sp, ip, lsl #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, r4, lsr ip │ │ │ │ - rsbseq r9, r1, r4, lsr #22 │ │ │ │ + rsbseq r9, r1, r4, asr ip │ │ │ │ + rsbseq r9, r1, r4, asr #22 │ │ │ │ addseq pc, sp, r4, lsr fp @ │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r9, r1, r4, lsr #28 │ │ │ │ + rsbseq r9, r1, r4, asr #28 │ │ │ │ andeq r1, r0, r4, lsl #17 │ │ │ │ - rsbseq r9, r1, r0, ror #25 │ │ │ │ - rsbseq r9, r1, r0, lsr sp │ │ │ │ - ldrheq r9, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - addeq sp, r5, r0, lsl #19 │ │ │ │ - rsbseq r9, r1, ip, ror r0 │ │ │ │ - rsbseq r9, r1, ip, lsl #6 │ │ │ │ + rsbseq r9, r1, r0, lsl #26 │ │ │ │ + rsbseq r9, r1, r0, asr sp │ │ │ │ + ldrsbeq r9, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + addeq sp, r5, r0, lsr #19 │ │ │ │ + @ instruction: 0x0071909c │ │ │ │ + rsbseq r9, r1, ip, lsr #6 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - addeq sp, r5, ip, asr r9 │ │ │ │ - rsbseq r9, r1, r8, asr r0 │ │ │ │ - rsbseq r9, r1, r8, ror #5 │ │ │ │ + addeq sp, r5, ip, ror r9 │ │ │ │ + rsbseq r9, r1, r8, ror r0 │ │ │ │ + rsbseq r9, r1, r8, lsl #6 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2cb98c │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -122210,15 +122210,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5e10 │ │ │ │ ldr r1, [pc, #820] @ 2cb9ac │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r2, [pc, #804] @ 2cb9b0 │ │ │ │ ldr r3, [pc, #768] @ 2cb990 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122301,15 +122301,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5e10 │ │ │ │ ldr r1, [pc, #472] @ 2cb9bc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r2, [pc, #456] @ 2cb9c0 │ │ │ │ ldr r3, [pc, #404] @ 2cb990 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122334,22 +122334,22 @@ │ │ │ │ beq 2cb914 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2cb9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cb70c │ │ │ │ ldr r3, [pc, #312] @ 2cb9d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb5a4 │ │ │ │ ldr r3, [pc, #280] @ 2cb9c8 │ │ │ │ @@ -122366,34 +122366,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2cb9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cb5a4 │ │ │ │ ldr r0, [pc, #192] @ 2cb9dc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cb70c │ │ │ │ ldr r0, [pc, #172] @ 2cb9e0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cb5a4 │ │ │ │ ldr r3, [pc, #152] @ 2cb9e4 │ │ │ │ ldr r1, [pc, #152] @ 2cb9e8 │ │ │ │ ldr r0, [pc, #152] @ 2cb9ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2cb9f0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -122412,36 +122412,36 @@ │ │ │ │ @ instruction: 0x009df8dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq pc, sp, ip, lsr #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, r0, asr #16 │ │ │ │ - rsbseq r9, r1, r8, lsl #15 │ │ │ │ + rsbseq r9, r1, r0, ror #16 │ │ │ │ + rsbseq r9, r1, r8, lsr #15 │ │ │ │ umullseq pc, sp, r8, r7 @ │ │ │ │ addseq pc, sp, r4, ror #14 │ │ │ │ - ldrsbeq r9, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r9, r1, ip, lsl r6 │ │ │ │ + ldrsheq r9, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r9, r1, ip, lsr r6 │ │ │ │ addseq pc, sp, ip, lsr #12 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r9, r1, r0, lsl #21 │ │ │ │ + rsbseq r9, r1, r0, lsr #21 │ │ │ │ andeq r5, r0, r0, lsl #3 │ │ │ │ - rsbseq r9, r1, ip, ror #18 │ │ │ │ - rsbseq r9, r1, r0, asr #20 │ │ │ │ - @ instruction: 0x00719990 │ │ │ │ - @ instruction: 0x0085d4b4 │ │ │ │ - ldrheq r8, [r1], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r8, r1, r0, asr #28 │ │ │ │ + rsbseq r9, r1, ip, lsl #19 │ │ │ │ + rsbseq r9, r1, r0, ror #20 │ │ │ │ + ldrheq r9, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq sp, [r5], r4 │ │ │ │ + ldrsbeq r8, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r8, r1, r0, ror #28 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ - umulleq sp, r5, r0, r4 │ │ │ │ - rsbseq r8, r1, ip, lsl #23 │ │ │ │ - rsbseq r8, r1, ip, lsl lr │ │ │ │ + @ instruction: 0x0085d4b0 │ │ │ │ + rsbseq r8, r1, ip, lsr #23 │ │ │ │ + rsbseq r8, r1, ip, lsr lr │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2cbe88 │ │ │ │ ldr r2, [pc, #1132] @ 2cbe8c │ │ │ │ @@ -122654,15 +122654,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5e10 │ │ │ │ ldr r1, [pc, #324] @ 2cbeac │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r2, [pc, #308] @ 2cbeb0 │ │ │ │ ldr r3, [pc, #268] @ 2cbe8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122694,33 +122694,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2cbec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cba5c │ │ │ │ ldr r0, [pc, #128] @ 2cbec4 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cba5c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2cbec8 │ │ │ │ ldr r1, [pc, #92] @ 2cbecc │ │ │ │ ldr r0, [pc, #92] @ 2cbed0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2cbed4 │ │ │ │ @@ -122729,28 +122729,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq pc, sp, r8, lsl #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, sp, r8, ror #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, ip, lsl #7 │ │ │ │ + rsbseq r9, r1, ip, lsr #7 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0x00719098 │ │ │ │ + ldrheq r9, [r1], #-8 @ │ │ │ │ addseq pc, sp, r8, lsr #1 │ │ │ │ andeq r4, r0, r8, lsr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r9, r1, r4, ror r5 │ │ │ │ - rsbseq r9, r1, r8, asr #11 │ │ │ │ - umulleq ip, r5, r4, pc @ │ │ │ │ - @ instruction: 0x00718690 │ │ │ │ - rsbseq r8, r1, r0, lsr #18 │ │ │ │ + @ instruction: 0x00719594 │ │ │ │ + rsbseq r9, r1, r8, ror #11 │ │ │ │ + @ instruction: 0x0085cfb4 │ │ │ │ + ldrheq r8, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r8, r1, r0, asr #18 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -122858,15 +122858,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2c7acc │ │ │ │ ldr r1, [pc, #540] @ 2cc2b4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r2, [pc, #524] @ 2cc2b8 │ │ │ │ ldr r3, [pc, #488] @ 2cc298 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122919,24 +122919,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2cc2cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cbfa0 │ │ │ │ ldr r2, [pc, #264] @ 2cc2d0 │ │ │ │ ldr r3, [pc, #204] @ 2cc298 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -122953,15 +122953,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2cc2d4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cbfa0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2cc2d8 │ │ │ │ ldr r1, [pc, #168] @ 2cc2dc │ │ │ │ ldr r0, [pc, #168] @ 2cc2e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2cc2e4 │ │ │ │ @@ -122988,37 +122988,37 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq lr, sp, r8, lsl pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, sp, r8, lsl #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r8, r1, r8, asr #28 │ │ │ │ + rsbseq r8, r1, r8, ror #28 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r8, r1, r8, ror #26 │ │ │ │ + rsbseq r8, r1, r8, lsl #27 │ │ │ │ addseq lr, sp, r8, ror sp │ │ │ │ addseq lr, sp, r4, asr #26 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r9, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r9, r1, ip, lsl r3 │ │ │ │ addseq lr, sp, ip, asr ip │ │ │ │ - rsbseq r9, r1, r0, lsl #6 │ │ │ │ - ldrdeq ip, [r5], r0 │ │ │ │ - rsbseq r8, r1, ip, asr #5 │ │ │ │ - ldrsheq r8, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r9, r1, r0, lsr #6 │ │ │ │ + strdeq ip, [r5], r0 │ │ │ │ + rsbseq r8, r1, ip, ror #5 │ │ │ │ + rsbseq r8, r1, r4, lsl lr │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - addeq ip, r5, ip, lsr #23 │ │ │ │ - rsbseq r8, r1, r8, lsr #5 │ │ │ │ - rsbseq r9, r1, r4, lsl r2 │ │ │ │ + addeq ip, r5, ip, asr #23 │ │ │ │ + rsbseq r8, r1, r8, asr #5 │ │ │ │ + rsbseq r9, r1, r4, lsr r2 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ - addeq ip, r5, r8, lsl #23 │ │ │ │ - rsbseq r8, r1, r4, lsl #5 │ │ │ │ - rsbseq r8, r1, r4, lsl r5 │ │ │ │ + addeq ip, r5, r8, lsr #23 │ │ │ │ + rsbseq r8, r1, r4, lsr #5 │ │ │ │ + rsbseq r8, r1, r4, lsr r5 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2cd210 │ │ │ │ @@ -123067,15 +123067,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2cc8bc │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2cd5a8 │ │ │ │ ldr r0, [pc, #3644] @ 2cd220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 2ccb80 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2cd5a0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd088 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -123109,15 +123109,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2cd8d4 │ │ │ │ ldr r0, [pc, #3480] @ 2cd224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 2cc8bc │ │ │ │ cmp r7, #1 │ │ │ │ beq 2cd024 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -123198,26 +123198,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 9d90fc │ │ │ │ + bl 9d911c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl 9d90fc │ │ │ │ + bl 9d911c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -123530,15 +123530,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2c7acc │ │ │ │ ldr r1, [pc, #1856] @ 2cd258 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca3ac │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2cc818 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ccb54 │ │ │ │ @@ -123855,15 +123855,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2ccb2c │ │ │ │ mov r0, #8 │ │ │ │ b 2cc8dc │ │ │ │ ldr r0, [pc, #580] @ 2cd278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cc8bc │ │ │ │ b 2ccb8c │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -123977,77 +123977,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2d2fe8 │ │ │ │ b 2cc71c │ │ │ │ addseq lr, sp, r0, lsl #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, sp, r8, ror #21 │ │ │ │ - addeq ip, r5, r6, ror #18 │ │ │ │ - rsbseq r9, r1, ip, lsl #5 │ │ │ │ - rsbseq r9, r1, r8, asr r3 │ │ │ │ + addeq ip, r5, r6, lsl #19 │ │ │ │ + rsbseq r9, r1, ip, lsr #5 │ │ │ │ + rsbseq r9, r1, r8, ror r3 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb768 │ │ │ │ - addeq ip, r5, r4, asr #9 │ │ │ │ - addeq ip, r5, r0, lsl #11 │ │ │ │ + addeq ip, r5, r4, ror #9 │ │ │ │ + addeq ip, r5, r0, lsr #11 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ addseq lr, sp, r0, asr #10 │ │ │ │ - ldrsheq r8, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r8, r1, r4, lsl r4 │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - rsbseq r8, r1, ip, ror #5 │ │ │ │ + rsbseq r8, r1, ip, lsl #6 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ addseq ip, lr, r0, ror #19 │ │ │ │ - rsbseq r7, r1, r0, lsr pc │ │ │ │ + rsbseq r7, r1, r0, asr pc │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - rsbseq r7, r1, r8, lsr #28 │ │ │ │ + rsbseq r7, r1, r8, asr #28 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rsbseq r8, r1, r4, lsl r6 │ │ │ │ + rsbseq r8, r1, r4, lsr r6 │ │ │ │ andeq r3, r0, r8, lsr #7 │ │ │ │ @ instruction: 0xffff91d4 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r7, r1, r8, asr #21 │ │ │ │ + rsbseq r7, r1, r8, ror #21 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrheq r7, [r1], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r8, r1, r0, ror r0 │ │ │ │ - rsbseq r8, r1, r4, lsr #32 │ │ │ │ - @ instruction: 0x00717f94 │ │ │ │ - rsbseq r8, r1, ip, lsl r1 │ │ │ │ + ldrsbeq r7, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x00718090 │ │ │ │ + rsbseq r8, r1, r4, asr #32 │ │ │ │ + ldrheq r7, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r8, r1, ip, lsr r1 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - addeq fp, r5, ip, asr #13 │ │ │ │ + addeq fp, r5, ip, ror #13 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r0, lsr #18 │ │ │ │ - ldrsbeq r8, [r1], #-0 @ │ │ │ │ + ldrsheq r8, [r1], #-0 @ │ │ │ │ muleq r0, ip, r3 │ │ │ │ - ldrsbeq r8, [r1], #-12 @ │ │ │ │ + ldrsheq r8, [r1], #-12 @ │ │ │ │ @ instruction: 0xffffdc44 │ │ │ │ @ instruction: 0xffff6c88 │ │ │ │ @ instruction: 0xffffd840 │ │ │ │ - ldrsbeq r7, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsheq r7, [r1], #-228 @ 0xffffff1c @ │ │ │ │ andeq r4, r0, r0, lsl r4 │ │ │ │ - rsbseq r7, r1, r0, ror #25 │ │ │ │ + rsbseq r7, r1, r0, lsl #26 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - rsbseq r7, r1, r8, lsl #26 │ │ │ │ + rsbseq r7, r1, r8, lsr #26 │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r7, r1, ip, asr sp │ │ │ │ - rsbseq r7, r1, ip, lsr pc │ │ │ │ - rsbseq r7, r1, r8, ror #23 │ │ │ │ - ldrsheq r7, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r7, r1, r0, asr #24 │ │ │ │ - rsbseq r7, r1, r0, lsl #26 │ │ │ │ - addeq fp, r5, ip, ror r2 │ │ │ │ - rsbseq r6, r1, r8, ror r9 │ │ │ │ - rsbseq r6, r1, r8, lsl #24 │ │ │ │ + rsbseq r7, r1, ip, ror sp │ │ │ │ + rsbseq r7, r1, ip, asr pc │ │ │ │ + rsbseq r7, r1, r8, lsl #24 │ │ │ │ + rsbseq r7, r1, r4, lsl lr │ │ │ │ + rsbseq r7, r1, r0, ror #24 │ │ │ │ + rsbseq r7, r1, r0, lsr #26 │ │ │ │ + umulleq fp, r5, ip, r2 │ │ │ │ + @ instruction: 0x00716998 │ │ │ │ + rsbseq r6, r1, r8, lsr #24 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 2cd284 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 2cd288 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -124182,33 +124182,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2cd42c │ │ │ │ ldr r1, [pc, #-692] @ 2cd294 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 2cc6f0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cba04 │ │ │ │ b 2cc8bc │ │ │ │ mov r0, #4 │ │ │ │ b 2cc8dc │ │ │ │ ldr r0, [pc, #-740] @ 2cd298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cc8bc │ │ │ │ b 2ccb8c │ │ │ │ ldr r0, [pc, #-764] @ 2cd29c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 2ccb80 │ │ │ │ mov r0, #2 │ │ │ │ b 2cc8dc │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2cd8cc │ │ │ │ cmp r3, #4 │ │ │ │ @@ -124216,24 +124216,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2caf54 │ │ │ │ b 2cc8bc │ │ │ │ ldr r0, [pc, #-820] @ 2cd2a0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cc8bc │ │ │ │ b 2ccb8c │ │ │ │ ldr r0, [pc, #-852] @ 2cd2a4 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cc8bc │ │ │ │ b 2ccb8c │ │ │ │ mov ip, r9 │ │ │ │ b 2cc674 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -124252,15 +124252,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2b5bac │ │ │ │ ldr r3, [pc, #-948] @ 2cd2a8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #-960] @ 2cd2b4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2cd930 │ │ │ │ mov r3, r7 │ │ │ │ @@ -124339,25 +124339,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 2cd2bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cc8bc │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2cd700 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2cd700 │ │ │ │ @@ -124389,26 +124389,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 2cd2c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ccc24 │ │ │ │ mov r0, #3 │ │ │ │ bl 52287c │ │ │ │ b 2cc8bc │ │ │ │ bl 522fe8 │ │ │ │ b 2cc8bc │ │ │ │ ldr r2, [pc, #-1556] @ 2cd2c8 │ │ │ │ @@ -124428,15 +124428,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 500a14 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2cc8bc │ │ │ │ ldr r0, [pc, #-1620] @ 2cd2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 2cc8bc │ │ │ │ ldr r3, [pc, #-1632] @ 2cd2d8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd684 │ │ │ │ ldr r3, [pc, #-1632] @ 2cd2ec │ │ │ │ @@ -124454,25 +124454,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2cd2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cd684 │ │ │ │ ldr r3, [pc, #-1768] @ 2cd2e0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cc464 │ │ │ │ ldr r3, [pc, #-1776] @ 2cd2ec │ │ │ │ @@ -124489,22 +124489,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2cd2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cc468 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2cd2e8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd6b0 │ │ │ │ @@ -124522,68 +124522,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2cd2f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cd6b0 │ │ │ │ ldr r0, [pc, #-2004] @ 2cd2f8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ccc24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2cd2fc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cd684 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d90fc │ │ │ │ + bl 9d911c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 2cc660 │ │ │ │ ldr r0, [pc, #-2096] @ 2cd300 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cc8bc │ │ │ │ ldr r0, [pc, #-2128] @ 2cd304 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cc464 │ │ │ │ ldr r0, [pc, #-2148] @ 2cd308 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cd6b0 │ │ │ │ ldr r3, [pc, #-2168] @ 2cd30c │ │ │ │ ldr r1, [pc, #-2168] @ 2cd310 │ │ │ │ ldr r0, [pc, #-2168] @ 2cd314 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2cd318 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -124704,18 +124704,18 @@ │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq sp, sp, r8, asr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009dd1d0 │ │ │ │ addseq sp, sp, ip, lsl #3 │ │ │ │ - addeq fp, r5, r0, ror #1 │ │ │ │ - strheq fp, [r5], ip │ │ │ │ - ldrheq r6, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r6, r1, r8, asr #20 │ │ │ │ + addeq fp, r5, r0, lsl #2 │ │ │ │ + ldrdeq fp, [r5], ip │ │ │ │ + ldrsbeq r6, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r6, r1, r8, ror #20 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2ce410 │ │ │ │ ldr r3, [pc, #1644] @ 2ce414 │ │ │ │ @@ -124754,15 +124754,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2cde10 │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -124795,15 +124795,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2cde94 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -124907,15 +124907,15 @@ │ │ │ │ bl 2c7acc │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6458 │ │ │ │ ldr r1, [pc, #936] @ 2ce444 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca3ac │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce0d0 │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -125058,23 +125058,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2ce460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cdf64 │ │ │ │ ldr r3, [pc, #308] @ 2ce464 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce1d0 │ │ │ │ ldr r3, [pc, #276] @ 2ce458 │ │ │ │ @@ -125090,78 +125090,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2ce468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce1d0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2ce46c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cdf64 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2ce470 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce1d0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2ce474 │ │ │ │ ldr r1, [pc, #128] @ 2ce478 │ │ │ │ ldr r0, [pc, #128] @ 2ce47c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2ce480 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq sp, sp, r0, lsl #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, sp, r4, rrx │ │ │ │ - rsbseq r7, r1, r4 │ │ │ │ + rsbseq r7, r1, r4, lsr #32 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r6, r1, r0, ror pc │ │ │ │ + @ instruction: 0x00716f90 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffff9ef4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff8440 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r6, r1, ip, asr #28 │ │ │ │ + rsbseq r6, r1, ip, ror #28 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - rsbseq r6, r1, r4, ror #26 │ │ │ │ + rsbseq r6, r1, r4, lsl #27 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq ip, sp, ip, lsl ip │ │ │ │ andeq r4, r0, ip, asr #26 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r7, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r7, r1, r8, lsl r8 │ │ │ │ andeq r2, r0, ip, lsl r7 │ │ │ │ - ldrsbeq r7, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - ldrheq r7, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsheq r7, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ - addeq sl, r5, ip, lsl #20 │ │ │ │ - rsbseq r6, r1, r8, lsl #2 │ │ │ │ - @ instruction: 0x00716398 │ │ │ │ + ldrsheq r7, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsbeq r7, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r7, r1, r0, lsl r7 │ │ │ │ + addeq sl, r5, ip, lsr #20 │ │ │ │ + rsbseq r6, r1, r8, lsr #2 │ │ │ │ + ldrheq r6, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2ceb78 │ │ │ │ ldr r3, [pc, #1756] @ 2ceb7c │ │ │ │ @@ -125237,22 +125237,22 @@ │ │ │ │ bne 2ce564 │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7bbfdc │ │ │ │ + bl 7bbffc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2ce6d0 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 7bc7e8 │ │ │ │ + bl 7bc808 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ce7b0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 2550dc │ │ │ │ @@ -125270,15 +125270,15 @@ │ │ │ │ bl 2ca3ac │ │ │ │ ldr r3, [pc, #1352] @ 2ceb88 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 7bc830 │ │ │ │ + bl 7bc850 │ │ │ │ ldr r2, [pc, #1328] @ 2ceb8c │ │ │ │ ldr r3, [pc, #1308] @ 2ceb7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -125293,34 +125293,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce8d8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2cdbb8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7bc830 │ │ │ │ + bl 7bc850 │ │ │ │ b 2ce654 │ │ │ │ ldr r3, [pc, #1224] @ 2ceb84 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce858 │ │ │ │ mov r9, #0 │ │ │ │ b 2ce6a0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 99a758 │ │ │ │ + bl 99a778 │ │ │ │ ldr r3, [pc, #1184] @ 2ceb84 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2ce970 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ b 2ce6c8 │ │ │ │ ldr r3, [pc, #1148] @ 2ceb84 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2ce6c8 │ │ │ │ ldr r3, [pc, #1140] @ 2ceb90 │ │ │ │ @@ -125342,40 +125342,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr ip, [pc, #1056] @ 2ceb9c │ │ │ │ ldr r3, [pc, #1056] @ 2ceba0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2ceba4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce6c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a758 │ │ │ │ + bl 99a778 │ │ │ │ ldr r3, [pc, #964] @ 2ceb84 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2cea00 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ b 2ce6a0 │ │ │ │ ldr r3, [pc, #964] @ 2ceba8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce624 │ │ │ │ ldr r3, [pc, #924] @ 2ceb94 │ │ │ │ @@ -125391,22 +125391,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2cebac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce624 │ │ │ │ ldr r3, [pc, #816] @ 2ceb90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce6c8 │ │ │ │ ldr r3, [pc, #800] @ 2ceb94 │ │ │ │ @@ -125423,15 +125423,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr ip, [pc, #752] @ 2cebb0 │ │ │ │ ldr r3, [pc, #752] @ 2cebb4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2cebb8 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -125454,29 +125454,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #640] @ 2cebbc │ │ │ │ ldr r2, [pc, #640] @ 2cebc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2cebc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce6a0 │ │ │ │ ldr r3, [pc, #536] @ 2ceb90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce6f4 │ │ │ │ ldr r3, [pc, #520] @ 2ceb94 │ │ │ │ @@ -125492,27 +125492,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #500] @ 2cebc8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2cebcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce6f4 │ │ │ │ ldr r3, [pc, #392] @ 2ceb90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce7d0 │ │ │ │ ldr r3, [pc, #376] @ 2ceb94 │ │ │ │ @@ -125528,124 +125528,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #364] @ 2cebd0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2cebd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce7d0 │ │ │ │ ldr r0, [pc, #320] @ 2cebd8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce624 │ │ │ │ ldr r1, [pc, #300] @ 2cebdc │ │ │ │ ldr r3, [pc, #300] @ 2cebe0 │ │ │ │ ldr r0, [pc, #300] @ 2cebe4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce6a0 │ │ │ │ ldr r0, [pc, #268] @ 2cebe8 │ │ │ │ ldr r3, [pc, #268] @ 2cebec │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2cebf0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce6c8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2cebf4 │ │ │ │ ldr r0, [pc, #232] @ 2cebf8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce7d0 │ │ │ │ ldr r0, [pc, #208] @ 2cebfc │ │ │ │ ldr r3, [pc, #208] @ 2cec00 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2cec04 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce6c8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2cec08 │ │ │ │ ldr r0, [pc, #172] @ 2cec0c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ce6f4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r8, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, sp, ip, lsr #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ addseq ip, sp, r8, asr #15 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sp, sl, r0, asr #25 │ │ │ │ - @ instruction: 0x00717494 │ │ │ │ - rsbseq r7, r1, ip, lsr #8 │ │ │ │ + rsbseq sp, sl, r0, ror #25 │ │ │ │ + ldrheq r7, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r7, r1, ip, asr #8 │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - @ instruction: 0x0071749c │ │ │ │ - rsbseq sp, sl, ip, ror fp │ │ │ │ - ldrheq r7, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r7, r1, r8, ror #5 │ │ │ │ - rsbseq sp, sl, r0, lsl #22 │ │ │ │ - rsbseq r7, r1, r8, lsl #7 │ │ │ │ - rsbseq r7, r1, r4, asr r2 │ │ │ │ - ldrheq r7, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r7, r1, r4, asr #3 │ │ │ │ - rsbseq r7, r1, r0, asr #4 │ │ │ │ + ldrheq r7, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x007adb9c │ │ │ │ + ldrsbeq r7, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r7, r1, r8, lsl #6 │ │ │ │ + rsbseq sp, sl, r0, lsr #22 │ │ │ │ + rsbseq r7, r1, r8, lsr #7 │ │ │ │ + rsbseq r7, r1, r4, ror r2 │ │ │ │ + ldrsbeq r7, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r7, r1, r4, ror #3 │ │ │ │ + rsbseq r7, r1, r0, ror #4 │ │ │ │ + rsbseq r7, r1, r4, asr r1 │ │ │ │ + ldrheq r7, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sp, sl, r8, lsr #19 │ │ │ │ + rsbseq r7, r1, ip, lsr #4 │ │ │ │ + rsbseq r7, r1, r4, lsl #3 │ │ │ │ + rsbseq sp, sl, r0, lsl #19 │ │ │ │ + ldrheq r7, [r1], #-16 @ │ │ │ │ + rsbseq r7, r1, r4, asr r1 │ │ │ │ + ldrheq r7, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ rsbseq r7, r1, r4, lsr r1 │ │ │ │ - @ instruction: 0x00717294 │ │ │ │ - rsbseq sp, sl, r8, lsl #19 │ │ │ │ - rsbseq r7, r1, ip, lsl #4 │ │ │ │ - rsbseq r7, r1, r4, ror #2 │ │ │ │ - rsbseq sp, sl, r0, ror #18 │ │ │ │ - @ instruction: 0x00717190 │ │ │ │ - rsbseq r7, r1, r4, lsr r1 │ │ │ │ - @ instruction: 0x00717198 │ │ │ │ - rsbseq r7, r1, r4, lsl r1 │ │ │ │ - rsbseq sp, sl, r0, lsl r9 │ │ │ │ - ldrsbeq r7, [r1], #-12 @ │ │ │ │ - rsbseq r7, r1, r4, ror #1 │ │ │ │ - rsbseq r7, r1, r0, lsr r1 │ │ │ │ - rsbseq r7, r1, r0, asr #1 │ │ │ │ + rsbseq sp, sl, r0, lsr r9 │ │ │ │ + ldrsheq r7, [r1], #-12 @ │ │ │ │ + rsbseq r7, r1, r4, lsl #2 │ │ │ │ + rsbseq r7, r1, r0, asr r1 │ │ │ │ + rsbseq r7, r1, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1136] @ 2cf0a0 │ │ │ │ @@ -125683,97 +125683,97 @@ │ │ │ │ bl 25333c │ │ │ │ add r3, pc, #996 @ 0x3e4 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 7586b4 │ │ │ │ + bl 7586d4 │ │ │ │ ldr r3, [pc, #996] @ 2cf0b4 │ │ │ │ ldr r2, [pc, #996] @ 2cf0b8 │ │ │ │ ldr r1, [pc, #996] @ 2cf0bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 7586b4 │ │ │ │ + bl 7586d4 │ │ │ │ ldr r1, [pc, #956] @ 2cf0c0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r1, [pc, #936] @ 2cf0c4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r1, [pc, #920] @ 2cf0c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #900] @ 2cf0cc │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #880] @ 2cf0d0 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #860] @ 2cf0d4 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #840] @ 2cf0d8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #820] @ 2cf0dc │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r1, [pc, #804] @ 2cf0e0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #784] @ 2cf0e4 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #764] @ 2cf0e8 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #744] @ 2cf0ec │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf14c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -125791,15 +125791,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2b1f64 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7aff88 │ │ │ │ + bl 7affa8 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf218 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2cf1fc │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -125812,56 +125812,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7b0200 │ │ │ │ + bl 7b0220 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 25333c │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 7a8830 │ │ │ │ + bl 7a8850 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2cef14 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 2c4580 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94d63c │ │ │ │ + bl 94d65c │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cef44 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 968a20 │ │ │ │ + bl 968a40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cef70 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2c49cc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2cef70 │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 971b60 │ │ │ │ + bl 971b80 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9689c4 │ │ │ │ + bl 9689e4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c3fc8 │ │ │ │ ldr r2, [pc, #368] @ 2cf0f4 │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -125869,22 +125869,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ ldr r2, [pc, #320] @ 2cf0f8 │ │ │ │ ldr r0, [pc, #320] @ 2cf0fc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -125935,51 +125935,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009dc1f0 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ addseq ip, sp, r4, asr #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - addeq sl, r5, r0, lsr r1 │ │ │ │ - rsbseq r2, r1, ip, ror #4 │ │ │ │ - rsbseq r2, r1, r0, lsl #5 │ │ │ │ + addeq sl, r5, r0, asr r1 │ │ │ │ + rsbseq r2, r1, ip, lsl #5 │ │ │ │ + rsbseq r2, r1, r0, lsr #5 │ │ │ │ + rsbseq r7, r1, r4, lsl #2 │ │ │ │ + ldrsheq r7, [r1], #-12 @ │ │ │ │ + ldrsheq r7, [r1], #-8 @ │ │ │ │ + ldrsheq r7, [r1], #-4 @ │ │ │ │ + rsbseq r7, r1, ip, ror #1 │ │ │ │ + rsbseq r7, r1, r8, ror #1 │ │ │ │ + rsbseq r7, r1, r8, ror #1 │ │ │ │ + rsbseq r7, r1, r4, ror #1 │ │ │ │ rsbseq r7, r1, r4, ror #1 │ │ │ │ - ldrsbeq r7, [r1], #-12 @ │ │ │ │ ldrsbeq r7, [r1], #-8 @ │ │ │ │ - ldrsbeq r7, [r1], #-4 @ │ │ │ │ rsbseq r7, r1, ip, asr #1 │ │ │ │ - rsbseq r7, r1, r8, asr #1 │ │ │ │ - rsbseq r7, r1, r8, asr #1 │ │ │ │ - rsbseq r7, r1, r4, asr #1 │ │ │ │ rsbseq r7, r1, r4, asr #1 │ │ │ │ - ldrheq r7, [r1], #-8 @ │ │ │ │ - rsbseq r7, r1, ip, lsr #1 │ │ │ │ - rsbseq r7, r1, r4, lsr #1 │ │ │ │ andeq r5, r0, r4, lsr #32 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - rsbseq r6, r1, r0, lsl #30 │ │ │ │ + rsbseq r6, r1, r0, lsr #30 │ │ │ │ @ instruction: 0xffff6360 │ │ │ │ addseq fp, sp, r8, asr #27 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r6, r1, ip, lsl #26 │ │ │ │ + rsbseq r6, r1, ip, lsr #26 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2f4 │ │ │ │ @ instruction: 0x009dbbfc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r8, ror #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00716a98 │ │ │ │ - rsbseq r6, r1, r8, asr #21 │ │ │ │ - strdeq r9, [r5], ip │ │ │ │ - ldrsheq r5, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r5, r1, r8, lsl #9 │ │ │ │ + ldrheq r6, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r6, r1, r8, ror #21 │ │ │ │ + addeq r9, r5, ip, lsl fp │ │ │ │ + rsbseq r5, r1, r8, lsl r2 │ │ │ │ + rsbseq r5, r1, r8, lsr #9 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2cee20 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -125988,15 +125988,15 @@ │ │ │ │ b 2cee28 │ │ │ │ ldr r2, [pc, #-116] @ 2cf104 │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7b0200 │ │ │ │ + bl 7b0220 │ │ │ │ b 2ceecc │ │ │ │ ldr r1, [pc, #-144] @ 2cf108 │ │ │ │ ldr r3, [pc, #-144] @ 2cf10c │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2cf2fc │ │ │ │ @@ -126022,15 +126022,15 @@ │ │ │ │ bl 2b9654 │ │ │ │ b 2cf008 │ │ │ │ ldr r2, [pc, #-232] @ 2cf11c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7b0200 │ │ │ │ + bl 7b0220 │ │ │ │ b 2ceecc │ │ │ │ bl 2539a8 │ │ │ │ b 2cee84 │ │ │ │ ldr r2, [pc, #-264] @ 2cf120 │ │ │ │ ldr r3, [pc, #-264] @ 2cf124 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -126065,28 +126065,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2cf134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cec88 │ │ │ │ ldr r0, [pc, #-432] @ 2cf138 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cec80 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2cf13c │ │ │ │ ldr r1, [pc, #-456] @ 2cf140 │ │ │ │ ldr r0, [pc, #-456] @ 2cf144 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2cf148 │ │ │ │ @@ -126110,53 +126110,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2cf3e0 │ │ │ │ ldr r1, [pc, #108] @ 2cf3f8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af974 │ │ │ │ + bl 7af994 │ │ │ │ ldr ip, [pc, #100] @ 2cf3fc │ │ │ │ ldr r2, [pc, #100] @ 2cf400 │ │ │ │ ldr r1, [pc, #100] @ 2cf404 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b0734 │ │ │ │ + bl 7b0754 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cec10 │ │ │ │ ldr r1, [pc, #32] @ 2cf408 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2cf38c │ │ │ │ - @ instruction: 0x00859abc │ │ │ │ - ldrsheq r1, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r1, r1, r8, ror #23 │ │ │ │ - rsbseq r6, r1, r0, ror #22 │ │ │ │ - addeq r9, r5, r8, ror #20 │ │ │ │ - rsbseq r1, r1, r4, lsr #23 │ │ │ │ - ldrheq r1, [r1], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsheq r6, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r9, [r5], ip │ │ │ │ + rsbseq r1, r1, ip, lsl ip │ │ │ │ + rsbseq r1, r1, r8, lsl #24 │ │ │ │ + rsbseq r6, r1, r0, lsl #23 │ │ │ │ + addeq r9, r5, r8, lsl #21 │ │ │ │ + rsbseq r1, r1, r4, asr #23 │ │ │ │ + ldrsbeq r1, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r6, r1, r4, lsl fp │ │ │ │ │ │ │ │ 002cf40c : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -126200,15 +126200,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 9ca794 │ │ │ │ + bl 9ca7b4 │ │ │ │ ldr r6, [pc, #436] @ 2cf680 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2cf568 │ │ │ │ ldr r1, [pc, #424] @ 2cf684 │ │ │ │ ldr r3, [pc, #424] @ 2cf688 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -126244,23 +126244,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 99a758 │ │ │ │ + bl 99a778 │ │ │ │ ldr r3, [pc, #280] @ 2cf694 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2cf5a0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cdbb8 │ │ │ │ b 2cf524 │ │ │ │ ldr r3, [pc, #240] @ 2cf698 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -126278,35 +126278,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #160] @ 2cf6a4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2cf6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cf58c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2cf6ac │ │ │ │ ldr r0, [pc, #116] @ 2cf6b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cf58c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2cf6b4 │ │ │ │ ldr r1, [pc, #88] @ 2cf6b8 │ │ │ │ ldr r0, [pc, #88] @ 2cf6bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2cf6c0 │ │ │ │ @@ -126321,21 +126321,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef64 │ │ │ │ @ instruction: 0x009db8f8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r6, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x00716598 │ │ │ │ - ldrheq r6, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r6, r1, r4, ror #11 │ │ │ │ - addeq r9, r5, r4, lsr #15 │ │ │ │ - rsbseq r4, r1, r0, lsr #29 │ │ │ │ - rsbseq r5, r1, r0, lsr r1 │ │ │ │ + rsbseq r6, r1, r0, lsl r9 │ │ │ │ + ldrheq r6, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq r6, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r6, r1, r4, lsl #12 │ │ │ │ + addeq r9, r5, r4, asr #15 │ │ │ │ + rsbseq r4, r1, r0, asr #29 │ │ │ │ + rsbseq r5, r1, r0, asr r1 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2cfb64 │ │ │ │ ldr ip, [pc, #1160] @ 2cfb68 │ │ │ │ @@ -126512,22 +126512,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2cfb98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2cf8b8 │ │ │ │ ldr r3, [pc, #460] @ 2cfb9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf8d4 │ │ │ │ @@ -126544,28 +126544,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #372] @ 2cfba0 │ │ │ │ ldr r3, [pc, #372] @ 2cfba4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2cfba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cf8d4 │ │ │ │ ldr r3, [pc, #328] @ 2cfbac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf930 │ │ │ │ ldr r3, [pc, #280] @ 2cfb90 │ │ │ │ @@ -126582,85 +126582,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2cfbb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cf930 │ │ │ │ ldr r0, [pc, #208] @ 2cfbb4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2cf8b8 │ │ │ │ ldr r0, [pc, #184] @ 2cfbb8 │ │ │ │ ldr r3, [pc, #184] @ 2cfbbc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2cfbc0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cf8d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2cfbc4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cf930 │ │ │ │ ldr r3, [pc, #128] @ 2cfbc8 │ │ │ │ ldr r1, [pc, #128] @ 2cfbcc │ │ │ │ ldr r0, [pc, #128] @ 2cfbd0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2cfbd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq fp, sp, r4, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq r6, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r6, r1, r4, lsl r8 │ │ │ │ @ instruction: 0x009db6f8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ addseq fp, sp, ip, lsr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffab54 │ │ │ │ andeq r4, r0, r4, asr r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r6, r1, r4, ror #10 │ │ │ │ + rsbseq r6, r1, r4, lsl #11 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq ip, sl, r0, lsl sl │ │ │ │ - rsbseq r6, r1, r0, ror r5 │ │ │ │ - rsbseq r6, r1, r8, ror #2 │ │ │ │ + rsbseq ip, sl, r0, lsr sl │ │ │ │ + @ instruction: 0x00716590 │ │ │ │ + rsbseq r6, r1, r8, lsl #3 │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - rsbseq r6, r1, r8, lsl r2 │ │ │ │ - rsbseq r6, r1, r0, lsl #9 │ │ │ │ - rsbseq ip, sl, ip, lsr r9 │ │ │ │ - @ instruction: 0x00716494 │ │ │ │ - rsbseq r6, r1, r0, lsl r1 │ │ │ │ - rsbseq r6, r1, r0, lsl #4 │ │ │ │ - @ instruction: 0x008592b8 │ │ │ │ - ldrheq r4, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r4, r1, r4, asr #24 │ │ │ │ + rsbseq r6, r1, r8, lsr r2 │ │ │ │ + rsbseq r6, r1, r0, lsr #9 │ │ │ │ + rsbseq ip, sl, ip, asr r9 │ │ │ │ + ldrheq r6, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r6, r1, r0, lsr r1 │ │ │ │ + rsbseq r6, r1, r0, lsr #4 │ │ │ │ + ldrdeq r9, [r5], r8 │ │ │ │ + ldrsbeq r4, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r4, r1, r4, ror #24 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2cfff8 │ │ │ │ ldr r3, [pc, #1032] @ 2cfffc │ │ │ │ @@ -126750,24 +126750,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2d0020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cfc3c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2c9bfc │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca3ac │ │ │ │ b 2cfcdc │ │ │ │ @@ -126789,22 +126789,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2d0028 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2d002c │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2cfe38 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -126831,28 +126831,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #396] @ 2d0034 │ │ │ │ ldr r3, [pc, #396] @ 2d0038 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2d003c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cfc3c │ │ │ │ ldr r3, [pc, #352] @ 2d0040 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2cfe44 │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -126860,15 +126860,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2d0044 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cfc3c │ │ │ │ ldr r3, [pc, #296] @ 2d0048 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cfce8 │ │ │ │ ldr r3, [pc, #228] @ 2d0018 │ │ │ │ @@ -126885,74 +126885,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2d004c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cfce8 │ │ │ │ ldr r0, [pc, #176] @ 2d0050 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cfe14 │ │ │ │ ldr r0, [pc, #156] @ 2d0054 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cfce8 │ │ │ │ ldr r0, [pc, #136] @ 2d0058 │ │ │ │ ldr r3, [pc, #136] @ 2d005c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2d0060 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2cfc3c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, sp, r4, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, sp, r0, lsl r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009db1d8 │ │ │ │ - addeq r9, r5, lr, lsl r1 │ │ │ │ + addeq r9, r5, lr, lsr r1 │ │ │ │ @ instruction: 0xffffa79c │ │ │ │ andeq r4, r0, r0, lsl #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r6, r1, ip, asr #4 │ │ │ │ + rsbseq r6, r1, ip, ror #4 │ │ │ │ andeq r4, r0, r4, asr r1 │ │ │ │ - rsbseq r6, r1, r0, lsl r1 │ │ │ │ - addeq r8, r5, r6, lsr #31 │ │ │ │ + rsbseq r6, r1, r0, lsr r1 │ │ │ │ + addeq r8, r5, r6, asr #31 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x007ac594 │ │ │ │ - rsbseq r6, r1, r4, asr #3 │ │ │ │ - rsbseq r5, r1, ip, ror #25 │ │ │ │ - strdeq r8, [r5], sl │ │ │ │ - rsbseq r6, r1, ip, lsl r1 │ │ │ │ + ldrheq ip, [sl], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r6, r1, r4, ror #3 │ │ │ │ + rsbseq r5, r1, ip, lsl #26 │ │ │ │ + addeq r8, r5, sl, lsl pc │ │ │ │ + rsbseq r6, r1, ip, lsr r1 │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - rsbseq r5, r1, ip, asr sp │ │ │ │ - rsbseq r5, r1, r4, asr #31 │ │ │ │ - rsbseq r5, r1, r8, ror sp │ │ │ │ - rsbseq ip, sl, ip, ror #8 │ │ │ │ - @ instruction: 0x00716094 │ │ │ │ - rsbseq r5, r1, r0, asr #24 │ │ │ │ + rsbseq r5, r1, ip, ror sp │ │ │ │ + rsbseq r5, r1, r4, ror #31 │ │ │ │ + @ instruction: 0x00715d98 │ │ │ │ + rsbseq ip, sl, ip, lsl #9 │ │ │ │ + ldrheq r6, [r1], #-4 @ │ │ │ │ + rsbseq r5, r1, r0, ror #24 │ │ │ │ │ │ │ │ 002d0064 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -127043,35 +127043,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7de8 │ │ │ │ + bl 9d7e08 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2d01a8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2d0174 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2d0248 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d80b8 │ │ │ │ + bl 9d80d8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d8408 │ │ │ │ + bl 9d8428 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -127123,20 +127123,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2d032c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r1, r0, lsr #24 │ │ │ │ + rsbseq r5, r1, r0, asr #24 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - addeq r8, r5, r0, lsl fp │ │ │ │ - rsbseq r4, r1, ip, lsl #4 │ │ │ │ - @ instruction: 0x0071449c │ │ │ │ + addeq r8, r5, r0, lsr fp │ │ │ │ + rsbseq r4, r1, ip, lsr #4 │ │ │ │ + ldrheq r4, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002d0330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -127215,22 +127215,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d0478 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2d0420 │ │ │ │ ldr r0, [pc, #28] @ 2d0490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8c09dc │ │ │ │ + bl 8c09fc │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq r9, lr, r8, lsr #6 │ │ │ │ - rsbseq r5, r1, r8, lsl ip │ │ │ │ + rsbseq r5, r1, r8, lsr ip │ │ │ │ │ │ │ │ 002d0494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2d0534 │ │ │ │ @@ -127287,17 +127287,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2d05b4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0598 │ │ │ │ - bl 7b2bc8 │ │ │ │ + bl 7b2be8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4c8c │ │ │ │ @@ -127315,21 +127315,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ mov r2, #4000 @ 0xfa0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r4 │ │ │ │ b 2d05b4 │ │ │ │ @ instruction: 0x009e91b8 │ │ │ │ - addeq r8, r5, r8, lsr #16 │ │ │ │ - rsbseq r4, r1, r4, lsr #14 │ │ │ │ - rsbseq r3, r1, r4, lsr #30 │ │ │ │ + addeq r8, r5, r8, asr #16 │ │ │ │ + rsbseq r4, r1, r4, asr #14 │ │ │ │ + rsbseq r3, r1, r4, asr #30 │ │ │ │ │ │ │ │ 002d0610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [pc, #3916] @ 2d1574 │ │ │ │ @@ -127360,25 +127360,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0670 │ │ │ │ ldr r0, [pc, #3816] @ 2d1584 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99f170 │ │ │ │ + bl 99f190 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5218 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2d0a88 │ │ │ │ ldr r1, [pc, #3784] @ 2d1588 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9bc │ │ │ │ + bl 99e9dc │ │ │ │ ldr r1, [pc, #3768] @ 2d158c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -127391,68 +127391,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2d1590 │ │ │ │ ldr r9, [pc, #3716] @ 2d1594 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9cc │ │ │ │ + bl 99e9ec │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9bc │ │ │ │ + bl 99e9dc │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9bc │ │ │ │ + bl 99e9dc │ │ │ │ ldr r1, [pc, #3624] @ 2d1598 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2d1044 │ │ │ │ ldr r1, [pc, #3596] @ 2d159c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2d0990 │ │ │ │ ldr r1, [pc, #3572] @ 2d15a0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2d07cc │ │ │ │ mov r0, #1 │ │ │ │ - bl 7c50d8 │ │ │ │ + bl 7c50f8 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2d10cc │ │ │ │ ldr r2, [pc, #3536] @ 2d15a4 │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 99e794 │ │ │ │ + bl 99e7b4 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -127476,15 +127476,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 25333c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99e7b8 │ │ │ │ + bl 99e7d8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d0814 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -127494,15 +127494,15 @@ │ │ │ │ beq 2d11a4 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2d15a8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 99e794 │ │ │ │ + bl 99e7b4 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -127542,49 +127542,49 @@ │ │ │ │ bne 2d1190 │ │ │ │ mov r0, #8 │ │ │ │ bl 25333c │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99e7b8 │ │ │ │ + bl 99e7d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d08dc │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2d15ac │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d0fd4 │ │ │ │ ldr r1, [pc, #3072] @ 2d15b0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0acc │ │ │ │ ldr r3, [pc, #3052] @ 2d15b4 │ │ │ │ ldr r2, [pc, #3052] @ 2d15b8 │ │ │ │ ldr r1, [pc, #3052] @ 2d15bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2d15c0 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5218 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0a04 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d698 │ │ │ │ + bl 94d6b8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0a88 │ │ │ │ ldr r2, [pc, #2988] @ 2d15c4 │ │ │ │ ldr r3, [pc, #2912] @ 2d157c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -127592,32 +127592,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2d1098 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 94d698 │ │ │ │ + b 94d6b8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99f170 │ │ │ │ + bl 99f190 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2d06a8 │ │ │ │ ldr r3, [pc, #2916] @ 2d15c8 │ │ │ │ ldr ip, [pc, #2916] @ 2d15cc │ │ │ │ ldr r1, [pc, #2916] @ 2d15d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2d15d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #2888] @ 2d15d8 │ │ │ │ ldr r3, [pc, #2792] @ 2d157c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -127629,93 +127629,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7bf0c8 │ │ │ │ + bl 7bf0e8 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2d09ec │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7bbfc4 │ │ │ │ + bl 7bbfe4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d1160 │ │ │ │ ldr r1, [pc, #2776] @ 2d15dc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9bc │ │ │ │ + bl 99e9dc │ │ │ │ ldr r1, [pc, #2760] @ 2d15e0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2d15e4 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9cc │ │ │ │ + bl 99e9ec │ │ │ │ ldr r1, [pc, #2732] @ 2d15e8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9bc │ │ │ │ + bl 99e9dc │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d0bac │ │ │ │ - bl 75c0b0 │ │ │ │ + bl 75c0d0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75bd64 │ │ │ │ + bl 75bd84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d11b8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2d11ec │ │ │ │ - bl 7586b4 │ │ │ │ + bl 7586d4 │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 7c0330 │ │ │ │ + bl 7c0350 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d09ec │ │ │ │ ldr r1, [pc, #2616] @ 2d15ec │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2d0bd8 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1220 │ │ │ │ ldr r1, [pc, #2576] @ 2d15f0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2d1130 │ │ │ │ ldr r1, [pc, #2540] @ 2d15f4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d10c4 │ │ │ │ ldr r1, [pc, #2520] @ 2d15f8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d11b0 │ │ │ │ @@ -127734,37 +127734,37 @@ │ │ │ │ bne 2d13b4 │ │ │ │ ldr r1, [pc, #2460] @ 2d1604 │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9cc │ │ │ │ + bl 99e9ec │ │ │ │ ldr r1, [pc, #2436] @ 2d1608 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9bc │ │ │ │ + bl 99e9dc │ │ │ │ ldr r1, [pc, #2412] @ 2d160c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9bc │ │ │ │ + bl 99e9dc │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2d1610 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9bc │ │ │ │ + bl 99e9dc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2d0cf0 │ │ │ │ mov r0, r3 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -127816,34 +127816,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1264 │ │ │ │ ldr r1, [pc, #2160] @ 2d1624 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d127c │ │ │ │ mov r1, sl │ │ │ │ bl 501d60 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2d09ec │ │ │ │ ldr r1, [pc, #2112] @ 2d1628 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d12c8 │ │ │ │ ldr r1, [pc, #2092] @ 2d162c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9cc │ │ │ │ + bl 99e9ec │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b316c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -127874,104 +127874,104 @@ │ │ │ │ beq 2d1288 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2d14b4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1544 │ │ │ │ - bl 7a8840 │ │ │ │ + bl 7a8860 │ │ │ │ ldr r3, [pc, #1916] @ 2d1630 │ │ │ │ ldr r2, [pc, #1916] @ 2d1634 │ │ │ │ ldr r1, [pc, #1916] @ 2d1638 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #1884] @ 2d163c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af974 │ │ │ │ + bl 7af994 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a8b9c │ │ │ │ + bl 7a8bbc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d1530 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cec10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ ldr r1, [pc, #1820] @ 2d1640 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0f98 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0f98 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d0f98 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a8820 │ │ │ │ + bl 7a8840 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d12bc │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d0f84 │ │ │ │ ldr r0, [pc, #1740] @ 2d1644 │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8c09dc │ │ │ │ + bl 8c09fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 94d63c │ │ │ │ + bl 94d65c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0f98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d698 │ │ │ │ + bl 94d6b8 │ │ │ │ ldr r2, [pc, #1704] @ 2d1648 │ │ │ │ ldr r3, [pc, #1496] @ 2d157c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2d0a34 │ │ │ │ b 2d1098 │ │ │ │ ldr r0, [pc, #1668] @ 2d164c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99f170 │ │ │ │ + bl 99f190 │ │ │ │ b 2d0a5c │ │ │ │ ldr r1, [pc, #1652] @ 2d1650 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e9bc │ │ │ │ + bl 99e9dc │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2d0ae8 │ │ │ │ b 2d0afc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d109c │ │ │ │ - bl 94d698 │ │ │ │ + bl 94d6b8 │ │ │ │ ldr r2, [pc, #1596] @ 2d1654 │ │ │ │ ldr r3, [pc, #1376] @ 2d157c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -127983,20 +127983,20 @@ │ │ │ │ b 2c5218 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2d0990 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1000 │ │ │ │ - bl 94d698 │ │ │ │ + bl 94d6b8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1010 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 94d698 │ │ │ │ + bl 94d6b8 │ │ │ │ ldr r2, [pc, #1500] @ 2d1658 │ │ │ │ ldr r3, [pc, #1276] @ 2d157c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -128021,52 +128021,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2d1668 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2d166c │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #1392] @ 2d1670 │ │ │ │ ldr r3, [pc, #1144] @ 2d157c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2d1034 │ │ │ │ b 2d1098 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99f170 │ │ │ │ + bl 99f190 │ │ │ │ b 2d0a5c │ │ │ │ ldr r3, [pc, #1340] @ 2d1674 │ │ │ │ ldr r2, [pc, #1340] @ 2d1678 │ │ │ │ ldr r1, [pc, #1340] @ 2d167c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2d1680 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2d09ec │ │ │ │ ldr r3, [pc, #1308] @ 2d1684 │ │ │ │ ldr r2, [pc, #1308] @ 2d1688 │ │ │ │ ldr r1, [pc, #1308] @ 2d168c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2d1690 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2d09ec │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 2558f8 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2d0960 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -128081,40 +128081,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2d169c │ │ │ │ ldr r2, [pc, #1228] @ 2d16a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2d09ec │ │ │ │ ldr r3, [pc, #1200] @ 2d16a4 │ │ │ │ ldr r1, [pc, #1200] @ 2d16a8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2d16ac │ │ │ │ ldr r2, [pc, #1192] @ 2d16b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2d09ec │ │ │ │ ldr r3, [pc, #1164] @ 2d16b4 │ │ │ │ ldr r2, [pc, #1164] @ 2d16b8 │ │ │ │ ldr r1, [pc, #1164] @ 2d16bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2d16c0 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2d09ec │ │ │ │ mov r0, sl │ │ │ │ bl 2e3ee8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0d9c │ │ │ │ b 2d09ec │ │ │ │ ldr r0, [pc, #1112] @ 2d16c4 │ │ │ │ @@ -128132,25 +128132,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4c8c │ │ │ │ cmn r0, #1 │ │ │ │ beq 2d1498 │ │ │ │ ldr r1, [pc, #1052] @ 2d16c8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d147c │ │ │ │ cmp r7, #0 │ │ │ │ bne 2d0f90 │ │ │ │ b 2d0f98 │ │ │ │ bl 2b2f8c │ │ │ │ mov r5, r0 │ │ │ │ b 2d0e38 │ │ │ │ mov r0, sl │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 2d09ec │ │ │ │ ldr r3, [pc, #996] @ 2d16cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2d0d54 │ │ │ │ ldr r3, [pc, #980] @ 2d16d0 │ │ │ │ @@ -128171,26 +128171,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2d16d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2d0d54 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0a88 │ │ │ │ ldr r2, [pc, #844] @ 2d16dc │ │ │ │ ldr r3, [pc, #488] @ 2d157c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -128207,15 +128207,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2d16ec │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2d09ec │ │ │ │ ldr r3, [pc, #736] @ 2d16cc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0d94 │ │ │ │ @@ -128236,191 +128236,191 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2d16f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2d0d94 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d12bc │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d12bc │ │ │ │ b 2d0f4c │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5218 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0a10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d698 │ │ │ │ + bl 94d6b8 │ │ │ │ b 2d0a10 │ │ │ │ ldr r3, [pc, #568] @ 2d16f4 │ │ │ │ ldr r2, [pc, #568] @ 2d16f8 │ │ │ │ ldr r1, [pc, #568] @ 2d16fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #3936 @ 0xf60 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5218 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d698 │ │ │ │ + bl 94d6b8 │ │ │ │ b 2d0a10 │ │ │ │ ldr r0, [pc, #516] @ 2d1700 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2d0d54 │ │ │ │ ldr r0, [pc, #492] @ 2d1704 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2d0d94 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5218 │ │ │ │ b 2d0a10 │ │ │ │ ldr r3, [pc, #444] @ 2d1708 │ │ │ │ ldr r2, [pc, #444] @ 2d170c │ │ │ │ ldr r1, [pc, #444] @ 2d1710 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #428] @ 2d1714 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2d1538 │ │ │ │ @ instruction: 0x009da7fc │ │ │ │ addseq sl, sp, r8, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, lr, r0, asr #1 │ │ │ │ addseq r9, lr, ip, rrx │ │ │ │ - rsbseq r5, r1, r4, asr #26 │ │ │ │ - rsbseq r7, ip, r4, lsr #14 │ │ │ │ - rsbseq r5, r1, ip, ror #19 │ │ │ │ - ldrsheq r5, [r1], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r2, fp, r4, lsl #29 │ │ │ │ - rsbseq r0, r2, ip, lsr r1 │ │ │ │ - rsbseq r5, r1, ip, asr r9 │ │ │ │ - rsbseq r2, fp, ip, lsl #28 │ │ │ │ - rsbseq r5, r1, ip, asr r8 │ │ │ │ - rsbseq r5, r1, ip, lsr #15 │ │ │ │ - ldrsbeq lr, [ip], #-240 @ 0xffffff10 @ │ │ │ │ - addeq r8, r5, r4, lsr r4 │ │ │ │ - rsbseq r5, r1, r8, lsl #15 │ │ │ │ - rsbseq r3, r1, r4, lsr #22 │ │ │ │ + rsbseq r5, r1, r4, ror #26 │ │ │ │ + rsbseq r7, ip, r4, asr #14 │ │ │ │ + rsbseq r5, r1, ip, lsl #20 │ │ │ │ + rsbseq r5, r1, r0, lsl sl │ │ │ │ + rsbseq r2, fp, r4, lsr #29 │ │ │ │ + rsbseq r0, r2, ip, asr r1 │ │ │ │ + rsbseq r5, r1, ip, ror r9 │ │ │ │ + rsbseq r2, fp, ip, lsr #28 │ │ │ │ + rsbseq r5, r1, ip, ror r8 │ │ │ │ + rsbseq r5, r1, ip, asr #15 │ │ │ │ + ldrsheq lr, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r8, r5, r4, asr r4 │ │ │ │ + rsbseq r5, r1, r8, lsr #15 │ │ │ │ + rsbseq r3, r1, r4, asr #22 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ addseq sl, sp, ip, lsl #8 │ │ │ │ - umulleq r8, r5, ip, r3 │ │ │ │ - rsbseq r5, r1, r4, ror r6 │ │ │ │ - @ instruction: 0x00713a94 │ │ │ │ + @ instruction: 0x008583bc │ │ │ │ + @ instruction: 0x00715694 │ │ │ │ + ldrheq r3, [r1], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ umullseq sl, sp, r4, r3 │ │ │ │ - ldrheq r5, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r5, r1, ip, lsr #13 │ │ │ │ - rsbseq pc, r0, r8, asr #8 │ │ │ │ - rsbseq r2, fp, r0, ror #21 │ │ │ │ - rsbseq r5, r1, r4, lsr #12 │ │ │ │ + ldrsbeq r5, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r5, r1, ip, asr #13 │ │ │ │ + rsbseq pc, r0, r8, ror #8 │ │ │ │ + rsbseq r2, fp, r0, lsl #22 │ │ │ │ + rsbseq r5, r1, r4, asr #12 │ │ │ │ + @ instruction: 0x0071569c │ │ │ │ + rsbseq r1, r2, r0, asr #10 │ │ │ │ + rsbseq r5, r1, r0, lsr #13 │ │ │ │ + @ instruction: 0x00715690 │ │ │ │ + rsbseq r5, r1, r8, lsl #13 │ │ │ │ + ldrsbeq r4, [fp], #-84 @ 0xffffffac @ │ │ │ │ rsbseq r5, r1, ip, ror r6 │ │ │ │ - rsbseq r1, r2, r0, lsr #10 │ │ │ │ - rsbseq r5, r1, r0, lsl #13 │ │ │ │ - rsbseq r5, r1, r0, ror r6 │ │ │ │ rsbseq r5, r1, r8, ror #12 │ │ │ │ - ldrheq r4, [fp], #-84 @ 0xffffffac @ │ │ │ │ rsbseq r5, r1, ip, asr r6 │ │ │ │ - rsbseq r5, r1, r8, asr #12 │ │ │ │ - rsbseq r5, r1, ip, lsr r6 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - rsbseq r5, r1, ip, ror #11 │ │ │ │ - rsbseq r2, r1, r0, ror #13 │ │ │ │ - umulleq r0, r0, r8, sl @ │ │ │ │ - addeq r7, r5, ip, asr #30 │ │ │ │ - rsbseq r0, r1, r8, lsl #1 │ │ │ │ - @ instruction: 0x0071009c │ │ │ │ - rsbseq r5, r1, r4, lsr #10 │ │ │ │ - rsbseq r6, ip, r0, ror #29 │ │ │ │ - @ instruction: 0x00715494 │ │ │ │ + rsbseq r5, r1, ip, lsl #12 │ │ │ │ + rsbseq r2, r1, r0, lsl #14 │ │ │ │ + @ instruction: 0x00800ab8 │ │ │ │ + addeq r7, r5, ip, ror #30 │ │ │ │ + rsbseq r0, r1, r8, lsr #1 │ │ │ │ + ldrheq r0, [r1], #-12 @ │ │ │ │ + rsbseq r5, r1, r4, asr #10 │ │ │ │ + rsbseq r6, ip, r0, lsl #30 │ │ │ │ + ldrheq r5, [r1], #-68 @ 0xffffffbc @ │ │ │ │ addseq r9, sp, r4, lsl #29 │ │ │ │ addseq r8, lr, r0, asr #14 │ │ │ │ - rsbseq lr, ip, r4, lsr #19 │ │ │ │ + rsbseq lr, ip, r4, asr #19 │ │ │ │ addseq r9, sp, ip, lsl #28 │ │ │ │ addseq r9, sp, r8, lsr #27 │ │ │ │ addseq r9, sp, r0, lsl #27 │ │ │ │ - rsbseq r5, r1, r0, asr #32 │ │ │ │ - addeq r7, r5, r4, lsr #26 │ │ │ │ - rsbseq r3, r1, r8, lsl r4 │ │ │ │ + rsbseq r5, r1, r0, rrx │ │ │ │ + addeq r7, r5, r4, asr #26 │ │ │ │ + rsbseq r3, r1, r8, lsr r4 │ │ │ │ andeq r0, r0, r8, lsl pc │ │ │ │ addseq r9, sp, r4, lsr #26 │ │ │ │ - addeq r7, r5, r4, asr #25 │ │ │ │ - rsbseq r5, r1, ip, lsr #2 │ │ │ │ - ldrheq r3, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r7, r5, r4, ror #25 │ │ │ │ + rsbseq r5, r1, ip, asr #2 │ │ │ │ + ldrsbeq r3, [r1], #-52 @ 0xffffffcc @ │ │ │ │ andeq r1, r0, fp, lsl r0 │ │ │ │ - umulleq r7, r5, r4, ip │ │ │ │ - rsbseq r5, r1, ip, lsl r0 │ │ │ │ - rsbseq r3, r1, r4, lsl #7 │ │ │ │ + @ instruction: 0x00857cb4 │ │ │ │ + rsbseq r5, r1, ip, lsr r0 │ │ │ │ + rsbseq r3, r1, r4, lsr #7 │ │ │ │ andeq r0, r0, sl, ror #31 │ │ │ │ - rsbseq r5, r1, r4, lsr #32 │ │ │ │ - rsbseq r3, r1, ip, lsr #6 │ │ │ │ - addeq r7, r5, r4, lsr ip │ │ │ │ + rsbseq r5, r1, r4, asr #32 │ │ │ │ + rsbseq r3, r1, ip, asr #6 │ │ │ │ + addeq r7, r5, r4, asr ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r5, r1, r0, lsl r0 │ │ │ │ - ldrsheq r3, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - addeq r7, r5, r0, lsl #24 │ │ │ │ + rsbseq r5, r1, r0, lsr r0 │ │ │ │ + rsbseq r3, r1, r8, lsl r3 │ │ │ │ + addeq r7, r5, r0, lsr #24 │ │ │ │ andeq r1, r0, r7 │ │ │ │ - ldrdeq r7, [r5], r4 │ │ │ │ - rsbseq r5, r1, r4 │ │ │ │ - rsbseq r3, r1, r4, asr #5 │ │ │ │ + strdeq r7, [r5], r4 │ │ │ │ + rsbseq r5, r1, r4, lsr #32 │ │ │ │ + rsbseq r3, r1, r4, ror #5 │ │ │ │ andeq r1, r0, r5, lsl r0 │ │ │ │ @ instruction: 0xffff9b24 │ │ │ │ - rsbseq r6, ip, r8, asr fp │ │ │ │ + rsbseq r6, ip, r8, ror fp │ │ │ │ andeq r5, r0, r8, ror r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00714f94 │ │ │ │ + ldrheq r4, [r1], #-244 @ 0xffffff0c @ │ │ │ │ umullseq r9, sp, r4, sl │ │ │ │ - addeq r7, r5, r0, asr #20 │ │ │ │ - rsbseq r4, r1, r4, lsl #30 │ │ │ │ - rsbseq r3, r1, r0, lsr r1 │ │ │ │ + addeq r7, r5, r0, ror #20 │ │ │ │ + rsbseq r4, r1, r4, lsr #30 │ │ │ │ + rsbseq r3, r1, r0, asr r1 │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x00714e98 │ │ │ │ - addeq r7, r5, r0, asr #18 │ │ │ │ - rsbseq r4, r1, ip, ror #29 │ │ │ │ - rsbseq r3, r1, r8, lsr r0 │ │ │ │ - rsbseq r4, r1, r0, ror #28 │ │ │ │ - rsbseq r4, r1, ip, lsr lr │ │ │ │ - @ instruction: 0x008578b0 │ │ │ │ - rsbseq r4, r1, r4, lsl #29 │ │ │ │ - rsbseq r2, r1, r0, lsr #31 │ │ │ │ + ldrheq r4, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r7, r5, r0, ror #18 │ │ │ │ + rsbseq r4, r1, ip, lsl #30 │ │ │ │ + rsbseq r3, r1, r8, asr r0 │ │ │ │ + rsbseq r4, r1, r0, lsl #29 │ │ │ │ + rsbseq r4, r1, ip, asr lr │ │ │ │ + ldrdeq r7, [r5], r0 │ │ │ │ + rsbseq r4, r1, r4, lsr #29 │ │ │ │ + rsbseq r2, r1, r0, asr #31 │ │ │ │ andeq r0, r0, r4, ror #30 │ │ │ │ │ │ │ │ 002d1718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -128442,73 +128442,73 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d1754 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7a8a14 │ │ │ │ + bl 7a8a34 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d17ec │ │ │ │ ldr r3, [pc, #120] @ 2d180c │ │ │ │ ldr r2, [pc, #120] @ 2d1810 │ │ │ │ ldr r1, [pc, #120] @ 2d1814 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #92] @ 2d1818 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af974 │ │ │ │ + bl 7af994 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2cec10 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 758844 │ │ │ │ + b 758864 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1778 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x009e7fd8 │ │ │ │ - addeq r7, r5, ip, ror #12 │ │ │ │ - rsbseq pc, r0, r8, lsr #15 │ │ │ │ - ldrheq pc, [r0], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r4, r1, r0, lsr r7 │ │ │ │ + addeq r7, r5, ip, lsl #13 │ │ │ │ + rsbseq pc, r0, r8, asr #15 │ │ │ │ + ldrsbeq pc, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r4, r1, r0, asr r7 │ │ │ │ │ │ │ │ 002d181c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #112] @ 2d18a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7f0 │ │ │ │ + bl 99c810 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ bne 2d188c │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2d188c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99fa84 │ │ │ │ + bl 99faa4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -128518,16 +128518,16 @@ │ │ │ │ ldr r1, [pc, #24] @ 2d18ac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254fec │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2d1858 │ │ │ │ - ldrheq r1, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - ldrheq lr, [r0], #-20 @ 0xffffffec @ │ │ │ │ + ldrsbeq r1, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsbeq lr, [r0], #-20 @ 0xffffffec @ │ │ │ │ │ │ │ │ 002d18b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -128539,15 +128539,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 99f68c │ │ │ │ + bl 99f6ac │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d19a0 │ │ │ │ ldr r3, [pc, #348] @ 2d1a64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1924 │ │ │ │ @@ -128585,15 +128585,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #196] @ 2d1a6c │ │ │ │ ldr r9, [pc, #196] @ 2d1a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7f0 │ │ │ │ + bl 99c810 │ │ │ │ mov r4, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 255b08 │ │ │ │ ldr r1, [pc, #168] @ 2d1a74 │ │ │ │ mov r2, #8 │ │ │ │ @@ -128606,44 +128606,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 2533b4 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99f170 │ │ │ │ + bl 99f190 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d19dc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99f694 │ │ │ │ + bl 99f6b4 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2d1900 │ │ │ │ ldr r3, [pc, #80] @ 2d1a78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d193c │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2c5394 │ │ │ │ b 2d193c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ mvn r0, #0 │ │ │ │ b 2d1960 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, sp, r0, asr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, lr, r4, lsl #28 │ │ │ │ @ instruction: 0x009d94bc │ │ │ │ - rsbseq r1, fp, r8, asr #24 │ │ │ │ + rsbseq r1, fp, r8, ror #24 │ │ │ │ + rsbseq r4, r1, r0, lsr #21 │ │ │ │ rsbseq r4, r1, r0, lsl #21 │ │ │ │ - rsbseq r4, r1, r0, ror #20 │ │ │ │ addseq r7, lr, r4, ror #25 │ │ │ │ │ │ │ │ 002d1a7c : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 25333c │ │ │ │ @@ -128670,15 +128670,15 @@ │ │ │ │ bl 2c7acc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 2c9af8 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl 9b9028 │ │ │ │ + bl 9b9048 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -128756,15 +128756,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -128826,18 +128826,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253090 │ │ │ │ b 2d1d08 │ │ │ │ addseq r9, sp, r4, asr #5 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - rsbseq r4, r1, r8, lsl #17 │ │ │ │ + rsbseq r4, r1, r8, lsr #17 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq r4, r1, r0, ror r7 │ │ │ │ - rsbseq r4, r1, r4, lsl #14 │ │ │ │ + @ instruction: 0x00714790 │ │ │ │ + rsbseq r4, r1, r4, lsr #14 │ │ │ │ │ │ │ │ 002d1d68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -128845,15 +128845,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1d98 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 255664 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b9034 │ │ │ │ + b 9b9054 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -129373,17 +129373,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r9, sp, r8, asr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, sp, r8, lsr #26 │ │ │ │ - addeq r6, r5, r0, asr #20 │ │ │ │ - rsbseq r3, r1, r8, asr #29 │ │ │ │ - rsbseq r3, r1, r4, ror #29 │ │ │ │ + addeq r6, r5, r0, ror #20 │ │ │ │ + rsbseq r3, r1, r8, ror #29 │ │ │ │ + rsbseq r3, r1, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -129919,17 +129919,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r8, sp, r0, lsl r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009d84d8 │ │ │ │ - @ instruction: 0x008561bc │ │ │ │ - rsbseq r3, r1, r4, asr #12 │ │ │ │ - rsbseq r3, r1, r0, ror #12 │ │ │ │ + ldrdeq r6, [r5], ip │ │ │ │ + rsbseq r3, r1, r4, ror #12 │ │ │ │ + rsbseq r3, r1, r0, lsl #13 │ │ │ │ │ │ │ │ 002d2e70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -130122,25 +130122,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -130172,15 +130172,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 255b08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2d3274 │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 253648 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -130194,15 +130194,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b9028 │ │ │ │ + bl 9b9048 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -130517,15 +130517,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2d34dc │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 255d00 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2d39e4 │ │ │ │ bl 2bacb8 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 25345c │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -130545,15 +130545,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 254f44 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 255d00 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2d39e4 │ │ │ │ bl 2bacb8 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 25345c │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -130607,15 +130607,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2c9a78 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b9028 │ │ │ │ + bl 9b9048 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2d39e8 │ │ │ │ ldr r3, [pc, #156] @ 2d39c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -130653,17 +130653,17 @@ │ │ │ │ bl 2531bc │ │ │ │ mvn r0, #0 │ │ │ │ b 2d391c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, ip, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - addeq r5, r5, r4, lsl #20 │ │ │ │ + addeq r5, r5, r4, lsr #20 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - rsbseq r0, r1, r4, lsr #4 │ │ │ │ + rsbseq r0, r1, r4, asr #4 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ addseq r7, sp, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -130673,15 +130673,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 253408 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 254134 │ │ │ │ @@ -130792,15 +130792,15 @@ │ │ │ │ beq 2d3d28 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2d3ccc │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -130836,15 +130836,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2c9a78 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b9028 │ │ │ │ + bl 9b9048 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -130919,18 +130919,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253090 │ │ │ │ b 2d3dbc │ │ │ │ umullseq r7, sp, r4, r2 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r2, r1, r4, ror #13 │ │ │ │ + rsbseq r2, r1, r4, lsl #14 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq r2, r1, r8, lsr r7 │ │ │ │ - rsbseq r2, r1, r8, ror #12 │ │ │ │ + rsbseq r2, r1, r8, asr r7 │ │ │ │ + rsbseq r2, r1, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2d40bc │ │ │ │ @@ -131050,15 +131050,15 @@ │ │ │ │ bgt 2d3ed4 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2d4074 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2d4074 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -131077,15 +131077,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2d404c │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ b 2d4078 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2d40c8 │ │ │ │ ldr r3, [pc, #60] @ 2d40c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131254,15 +131254,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2d43a0 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -131280,15 +131280,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2d437c │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ b 2d43a4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2d43f0 │ │ │ │ ldr r3, [pc, #60] @ 2d43ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131456,15 +131456,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2d46c8 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -131482,15 +131482,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2d46a4 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ b 2d46cc │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2d4718 │ │ │ │ ldr r3, [pc, #60] @ 2d4714 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131637,32 +131637,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r4, r5, r4, lsr #16 │ │ │ │ - addeq r4, r5, ip, ror #15 │ │ │ │ - @ instruction: 0x008547b4 │ │ │ │ - addeq r4, r5, ip, ror r7 │ │ │ │ - addeq r4, r5, ip, lsr r7 │ │ │ │ + addeq r4, r5, r4, asr #16 │ │ │ │ + addeq r4, r5, ip, lsl #16 │ │ │ │ + ldrdeq r4, [r5], r4 @ │ │ │ │ + umulleq r4, r5, ip, r7 │ │ │ │ + addeq r4, r5, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -131877,15 +131877,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 2d4b74 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009d63b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r0, lsr #11 │ │ │ │ + addeq r4, r5, r0, asr #11 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ @ instruction: 0x009d61f0 │ │ │ │ @ instruction: 0x009d61b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -131949,15 +131949,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq r4, [r5], r0 │ │ │ │ + strdeq r4, [r5], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2d50a8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -132005,15 +132005,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d5084 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ mov r0, r8 │ │ │ │ bl 255064 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 255028 │ │ │ │ @@ -132089,15 +132089,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2c9a78 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b9028 │ │ │ │ + bl 9b9048 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2d50c0 │ │ │ │ ldr r3, [pc, #92] @ 2d50ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -132627,15 +132627,15 @@ │ │ │ │ b 2d5808 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2d5734 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, sp, r4, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r0, lsr #28 │ │ │ │ + addeq r3, r5, r0, asr #28 │ │ │ │ addseq r5, sp, r8, lsr #18 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -132646,15 +132646,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2d67d4 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d60a0 │ │ │ │ @@ -132700,25 +132700,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2d67d8 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ cmp r0, #1 │ │ │ │ ble 2d5c3c │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -132844,20 +132844,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 9d8724 │ │ │ │ + bl 9d8744 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 9d86fc │ │ │ │ + bl 9d871c │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d5d58 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2d59b4 │ │ │ │ @@ -133037,15 +133037,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2d6588 │ │ │ │ @@ -133146,15 +133146,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2d67f4 │ │ │ │ bl 255b08 │ │ │ │ ldr r3, [pc, #1860] @ 2d67f8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 993e84 │ │ │ │ + bl 993ea4 │ │ │ │ b 2d5910 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2d5b10 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2d5a58 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2d5ccc │ │ │ │ @@ -133197,15 +133197,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2d614c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2d7734 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 9da340 │ │ │ │ + bl 9da360 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2d61ac │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2d62c8 │ │ │ │ @@ -133417,15 +133417,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2d5fcc │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b9028 │ │ │ │ + bl 9b9048 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -133600,26 +133600,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2d5aa4 │ │ │ │ mov ip, #0 │ │ │ │ b 2d5d24 │ │ │ │ addseq r5, sp, ip, asr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - addeq r3, r5, r8, ror #12 │ │ │ │ - addeq r3, r5, ip, asr r4 │ │ │ │ + addeq r3, r5, r8, lsl #13 │ │ │ │ + addeq r3, r5, ip, ror r4 │ │ │ │ addseq r5, sp, r0, asr #3 │ │ │ │ - addeq r3, r5, r8, ror r2 │ │ │ │ + umulleq r3, r5, r8, r2 │ │ │ │ addseq r5, sp, r0, lsr r0 │ │ │ │ - strdeq r3, [r5], r8 │ │ │ │ - addeq r3, r5, r4, ror r1 │ │ │ │ + addeq r3, r5, r8, lsl r2 │ │ │ │ + umulleq r3, r5, r4, r1 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ addseq r4, sp, ip, ror fp │ │ │ │ - addeq r2, r5, ip, lsr #26 │ │ │ │ - strdeq r2, [r5], r0 │ │ │ │ + addeq r2, r5, ip, asr #26 │ │ │ │ + addeq r2, r5, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -133641,15 +133641,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2d68d8 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2d68b8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -133717,15 +133717,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r2, r5, r8, ror #15 │ │ │ │ + addeq r2, r5, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -133763,15 +133763,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2d7428 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 9d86e8 │ │ │ │ + bl 9d8708 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d73bc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2d72f4 │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -133781,15 +133781,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2d742c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2d7414 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -134388,16 +134388,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2d6d30 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2d6bf8 │ │ │ │ - addeq r2, r5, r8, ror #11 │ │ │ │ - addeq r2, r5, r4, lsr #11 │ │ │ │ + addeq r2, r5, r8, lsl #12 │ │ │ │ + addeq r2, r5, r4, asr #11 │ │ │ │ │ │ │ │ 002d7430 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -134432,28 +134432,28 @@ │ │ │ │ bl 255664 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2d7488 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b9034 │ │ │ │ + bl 9b9054 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b9034 │ │ │ │ + bl 9b9054 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b9034 │ │ │ │ + bl 9b9054 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b9034 │ │ │ │ + bl 9b9054 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 9b9034 │ │ │ │ + b 9b9054 │ │ │ │ │ │ │ │ 002d74f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -134705,21 +134705,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b9028 │ │ │ │ + bl 9b9048 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -134834,15 +134834,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r1, r5, r8, lsr r9 │ │ │ │ + addeq r1, r5, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -135144,19 +135144,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r3, sp, r0, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, sp, r8, asr #2 │ │ │ │ - umulleq r1, r5, r8, r5 │ │ │ │ + @ instruction: 0x008515b8 │ │ │ │ addseq r2, sp, r4, lsl pc │ │ │ │ - addeq r1, r5, r4, lsr r4 │ │ │ │ - @ instruction: 0x0070e590 │ │ │ │ - rsbseq lr, r0, r4, lsr #11 │ │ │ │ + addeq r1, r5, r4, asr r4 │ │ │ │ + ldrheq lr, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq lr, r0, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -135387,15 +135387,15 @@ │ │ │ │ bhi 2d8204 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -135412,15 +135412,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2d8474 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -136251,20 +136251,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r2, sp, r4, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r8, lsr #12 │ │ │ │ + addeq r0, r5, r8, asr #12 │ │ │ │ addseq r1, sp, r4, asr pc │ │ │ │ addseq r1, sp, ip, lsl #30 │ │ │ │ - addeq r0, r5, r4, ror #5 │ │ │ │ - rsbseq sp, r0, r0, asr #8 │ │ │ │ - rsbseq sp, r0, r4, asr r4 │ │ │ │ + addeq r0, r5, r4, lsl #6 │ │ │ │ + rsbseq sp, r0, r0, ror #8 │ │ │ │ + rsbseq sp, r0, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -136617,19 +136617,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009d1cf8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r4, rrx │ │ │ │ + addeq r0, r5, r4, lsl #1 │ │ │ │ addseq r1, sp, ip, ror #19 │ │ │ │ - addeq pc, r4, ip, lsr #26 │ │ │ │ - rsbseq ip, r0, r8, lsl #29 │ │ │ │ - @ instruction: 0x0070ce9c │ │ │ │ + addeq pc, r4, ip, asr #26 │ │ │ │ + rsbseq ip, r0, r8, lsr #29 │ │ │ │ + ldrheq ip, [r0], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -136980,19 +136980,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r1, sp, r4, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0084fab4 │ │ │ │ + ldrdeq pc, [r4], r4 │ │ │ │ addseq r1, sp, ip, lsr r4 │ │ │ │ - addeq pc, r4, r0, lsl #15 │ │ │ │ - ldrsbeq ip, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - ldrsheq ip, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + addeq pc, r4, r0, lsr #15 │ │ │ │ + ldrsheq ip, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq ip, r0, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -137728,20 +137728,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009d0bb0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r4, lsl pc │ │ │ │ + addeq lr, r4, r4, lsr pc │ │ │ │ addseq r0, sp, r0, asr #16 │ │ │ │ @ instruction: 0x009d07f8 │ │ │ │ - ldrdeq lr, [r4], r0 │ │ │ │ - rsbseq fp, r0, ip, lsr #26 │ │ │ │ - rsbseq fp, r0, r0, asr #26 │ │ │ │ + strdeq lr, [r4], r0 │ │ │ │ + rsbseq fp, r0, ip, asr #26 │ │ │ │ + rsbseq fp, r0, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -138094,19 +138094,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r0, sp, r4, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r0, asr r9 │ │ │ │ + addeq lr, r4, r0, ror r9 │ │ │ │ @ instruction: 0x009d02d8 │ │ │ │ - addeq lr, r4, r8, lsl r6 │ │ │ │ - rsbseq fp, r0, r4, ror r7 │ │ │ │ - rsbseq fp, r0, r8, lsl #15 │ │ │ │ + addeq lr, r4, r8, lsr r6 │ │ │ │ + @ instruction: 0x0070b794 │ │ │ │ + rsbseq fp, r0, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -138457,19 +138457,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r0, sp, r0, lsr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r0, lsr #7 │ │ │ │ + addeq lr, r4, r0, asr #7 │ │ │ │ addseq pc, ip, r8, lsr #26 │ │ │ │ - addeq lr, r4, ip, rrx │ │ │ │ - rsbseq fp, r0, r8, asr #3 │ │ │ │ - ldrsbeq fp, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq lr, r4, ip, lsl #1 │ │ │ │ + rsbseq fp, r0, r8, ror #3 │ │ │ │ + ldrsheq fp, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -139215,20 +139215,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq pc, ip, ip, ror sl @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0084d7b0 │ │ │ │ + ldrdeq sp, [r4], r0 │ │ │ │ addseq pc, ip, ip, asr #2 │ │ │ │ ldrsheq pc, [ip], ip @ │ │ │ │ - umulleq sp, r4, r4, r4 │ │ │ │ - ldrsheq sl, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq sl, r0, r4, lsl #12 │ │ │ │ + @ instruction: 0x0084d4b4 │ │ │ │ + rsbseq sl, r0, r0, lsl r6 │ │ │ │ + rsbseq sl, r0, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -139974,20 +139974,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq lr, ip, r0, lsr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq ip, [r4], r4 │ │ │ │ + strdeq ip, [r4], r4 │ │ │ │ addseq lr, ip, r0, ror r5 │ │ │ │ addseq lr, ip, r0, lsr #10 │ │ │ │ - @ instruction: 0x0084c8b8 │ │ │ │ - rsbseq r9, r0, r4, lsl sl │ │ │ │ - rsbseq r9, r0, r8, lsr #20 │ │ │ │ + ldrdeq ip, [r4], r8 │ │ │ │ + rsbseq r9, r0, r4, lsr sl │ │ │ │ + rsbseq r9, r0, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -140744,20 +140744,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq lr, ip, r4, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r4, ip, asr #31 │ │ │ │ + addeq fp, r4, ip, ror #31 │ │ │ │ addseq sp, ip, r8, ror #18 │ │ │ │ addseq sp, ip, r8, lsl r9 │ │ │ │ - @ instruction: 0x0084bcb0 │ │ │ │ - rsbseq r8, r0, ip, lsl #28 │ │ │ │ - rsbseq r8, r0, r0, lsr #28 │ │ │ │ + ldrdeq fp, [r4], r0 │ │ │ │ + rsbseq r8, r0, ip, lsr #28 │ │ │ │ + rsbseq r8, r0, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -141514,20 +141514,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009cd6bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r4, r4, asr #7 │ │ │ │ + addeq fp, r4, r4, ror #7 │ │ │ │ addseq ip, ip, r0, ror #26 │ │ │ │ addseq ip, ip, r0, lsl sp │ │ │ │ - addeq fp, r4, r8, lsr #1 │ │ │ │ - rsbseq r8, r0, r4, lsl #4 │ │ │ │ - rsbseq r8, r0, r8, lsl r2 │ │ │ │ + addeq fp, r4, r8, asr #1 │ │ │ │ + rsbseq r8, r0, r4, lsr #4 │ │ │ │ + rsbseq r8, r0, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -141542,15 +141542,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 2de7d8 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b9028 │ │ │ │ + bl 9b9048 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -141623,15 +141623,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 9b9028 │ │ │ │ + bl 9b9048 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2de548 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 2dee2c │ │ │ │ mvn r1, #0 │ │ │ │ @@ -141656,15 +141656,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 2dedf8 │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -142223,19 +142223,19 @@ │ │ │ │ bl 253090 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 2de5c4 │ │ │ │ @ instruction: 0x009ccabc │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r7, r0, r8, lsr #30 │ │ │ │ + rsbseq r7, r0, r8, asr #30 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq r7, r0, r4, ror #14 │ │ │ │ - rsbseq r7, r0, ip, lsr r6 │ │ │ │ + rsbseq r7, r0, r4, lsl #15 │ │ │ │ + rsbseq r7, r0, ip, asr r6 │ │ │ │ │ │ │ │ 002dee48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -142285,22 +142285,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2def10 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 255664 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b9034 │ │ │ │ + bl 9b9054 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b9034 │ │ │ │ + bl 9b9054 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 9b9034 │ │ │ │ + b 9b9054 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 2df1dc │ │ │ │ ldr r3, [pc, #656] @ 2df1e0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142388,22 +142388,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2df200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df0e8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2df034 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -142429,66 +142429,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #168] @ 2df208 │ │ │ │ ldr r3, [pc, #168] @ 2df20c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2df210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2def9c │ │ │ │ ldr r0, [pc, #124] @ 2df214 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2df0d0 │ │ │ │ ldr r0, [pc, #100] @ 2df218 │ │ │ │ ldr r3, [pc, #100] @ 2df21c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 2df220 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2def9c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009cbed8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, ip, r0, asr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, ip, r4, ror #28 │ │ │ │ andeq r1, r0, ip, lsl r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00707498 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrsbeq sp, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ ldrheq r7, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r6, r0, r4, lsr sl │ │ │ │ - rsbseq r7, r0, r8, lsr #8 │ │ │ │ - rsbseq sp, r9, r8, lsl #5 │ │ │ │ - rsbseq r7, r0, ip, asr r4 │ │ │ │ - rsbseq r6, r0, ip, asr sl │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrsheq sp, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq r7, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r6, r0, r4, asr sl │ │ │ │ + rsbseq r7, r0, r8, asr #8 │ │ │ │ + rsbseq sp, r9, r8, lsr #5 │ │ │ │ + rsbseq r7, r0, ip, ror r4 │ │ │ │ + rsbseq r6, r0, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 2df700 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -142565,55 +142565,55 @@ │ │ │ │ bne 2df41c │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7ab5b4 │ │ │ │ + bl 7ab5d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2df52c │ │ │ │ ldr fp, [pc, #916] @ 2df71c │ │ │ │ ldr r9, [pc, #916] @ 2df720 │ │ │ │ ldr sl, [pc, #916] @ 2df724 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #884] @ 2df728 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af974 │ │ │ │ + bl 7af994 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 2df55c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7abd44 │ │ │ │ + bl 7abd64 │ │ │ │ ldr r1, [pc, #816] @ 2df72c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7aba8c │ │ │ │ + bl 7abaac │ │ │ │ b 2df2b4 │ │ │ │ bl 2539a8 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 2df35c │ │ │ │ ldr r3, [pc, #768] @ 2df730 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -142622,22 +142622,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2df734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 2df334 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -142660,38 +142660,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #576] @ 2df73c │ │ │ │ ldr r3, [pc, #576] @ 2df740 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 2df744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2df298 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99a758 │ │ │ │ + bl 99a778 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2df62c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c98d4 │ │ │ │ b 2df2b4 │ │ │ │ ldr r3, [pc, #484] @ 2df748 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -142709,43 +142709,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #396] @ 2df74c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2df750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2df3ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 2df754 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2df478 │ │ │ │ ldr r0, [pc, #336] @ 2df758 │ │ │ │ ldr r3, [pc, #336] @ 2df75c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 2df760 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2df298 │ │ │ │ ldr r3, [pc, #260] @ 2df738 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df548 │ │ │ │ ldr r3, [pc, #208] @ 2df718 │ │ │ │ @@ -142761,76 +142761,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #212] @ 2df764 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2df768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2df548 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 2df76c │ │ │ │ ldr r0, [pc, #168] @ 2df770 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2df3ec │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 2df774 │ │ │ │ ldr r0, [pc, #144] @ 2df778 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2df548 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009cbbdc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009cbbb4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, ip, r8, ror #22 │ │ │ │ andeq r3, r0, r4, asr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrheq r1, [r0], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsbeq r1, [r0], #-180 @ 0xffffff4c @ │ │ │ │ - addeq sl, r4, r0, ror #10 │ │ │ │ - rsbseq r7, r0, r0, ror #6 │ │ │ │ + ldrsbeq r1, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsheq r1, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + addeq sl, r4, r0, lsl #11 │ │ │ │ + rsbseq r7, r0, r0, lsl #7 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r7, r0, r0, asr #3 │ │ │ │ + rsbseq r7, r0, r0, ror #3 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq ip, r9, r0, asr #30 │ │ │ │ - ldrsbeq r7, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - @ instruction: 0x00706698 │ │ │ │ + rsbseq ip, r9, r0, ror #30 │ │ │ │ + ldrsheq r7, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrheq r6, [r0], #-104 @ 0xffffff98 @ │ │ │ │ andeq r2, r0, r8, asr #30 │ │ │ │ - rsbseq r5, r7, r8, lsr #11 │ │ │ │ - rsbseq r7, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x00707098 │ │ │ │ - rsbseq ip, r9, r4, lsr lr │ │ │ │ + rsbseq r5, r7, r8, asr #11 │ │ │ │ + rsbseq r7, r0, r4, ror #2 │ │ │ │ + ldrheq r7, [r0], #-8 @ │ │ │ │ + rsbseq ip, r9, r4, asr lr │ │ │ │ + rsbseq r7, r0, r8, ror #1 │ │ │ │ + rsbseq r6, r0, r8, lsr #12 │ │ │ │ + rsbseq r7, r0, ip, lsl #1 │ │ │ │ + rsbseq r6, r0, ip, lsr #10 │ │ │ │ + rsbseq r5, r7, r4, asr #9 │ │ │ │ rsbseq r7, r0, r8, asr #1 │ │ │ │ - rsbseq r6, r0, r8, lsl #12 │ │ │ │ - rsbseq r7, r0, ip, rrx │ │ │ │ - rsbseq r6, r0, ip, lsl #10 │ │ │ │ - rsbseq r5, r7, r4, lsr #9 │ │ │ │ - rsbseq r7, r0, r8, lsr #1 │ │ │ │ - rsbseq r7, r0, r8, lsl r0 │ │ │ │ - rsbseq r6, r0, r8, lsr r5 │ │ │ │ + rsbseq r7, r0, r8, lsr r0 │ │ │ │ + rsbseq r6, r0, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 2dfac4 │ │ │ │ ldr r3, [pc, #816] @ 2dfac8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142839,15 +142839,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 7b38e4 │ │ │ │ + bl 7b3904 │ │ │ │ ldr r5, [pc, #772] @ 2dfacc │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2df83c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2df834 │ │ │ │ @@ -142856,15 +142856,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 7b0200 │ │ │ │ + bl 7b0220 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 2dfad4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -142874,25 +142874,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 2539a8 │ │ │ │ b 2df7dc │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99a758 │ │ │ │ + bl 99a778 │ │ │ │ ldr r3, [pc, #644] @ 2dfad8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 2df948 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c98d4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ ldr r2, [pc, #608] @ 2dfadc │ │ │ │ ldr r3, [pc, #584] @ 2dfac8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -142960,26 +142960,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #324] @ 2dfaf0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2dfaf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2df864 │ │ │ │ ldr r3, [pc, #264] @ 2dfae4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df8fc │ │ │ │ ldr r3, [pc, #248] @ 2dfae8 │ │ │ │ @@ -142996,72 +142996,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #188] @ 2dfaf8 │ │ │ │ ldr r2, [pc, #188] @ 2dfafc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2dfb00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2df8fc │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 2dfb04 │ │ │ │ ldr r0, [pc, #136] @ 2dfb08 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2df864 │ │ │ │ ldr r1, [pc, #112] @ 2dfb0c │ │ │ │ ldr r3, [pc, #112] @ 2dfb10 │ │ │ │ ldr r0, [pc, #112] @ 2dfb14 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2df8fc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq fp, ip, r0, r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, ip, r0, ror #12 │ │ │ │ andeq r2, r0, ip, lsl #29 │ │ │ │ - addeq sl, r4, r0, ror #1 │ │ │ │ + addeq sl, r4, r0, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, ip, r8, lsr #11 │ │ │ │ - addeq r9, r4, r0, asr #31 │ │ │ │ + addeq r9, r4, r0, ror #31 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r6, r0, r4, lsl #28 │ │ │ │ - ldrsheq r6, [r0], #-16 @ │ │ │ │ - rsbseq ip, r9, r0, lsl #20 │ │ │ │ - rsbseq r6, r0, r8, lsl #27 │ │ │ │ - rsbseq r6, r0, r4, asr r1 │ │ │ │ - rsbseq r6, r0, r4, lsr sp │ │ │ │ - rsbseq r6, r0, r0, lsr #3 │ │ │ │ - @ instruction: 0x0079c99c │ │ │ │ - rsbseq r6, r0, r0, lsr #26 │ │ │ │ - rsbseq r6, r0, r8, ror r1 │ │ │ │ + rsbseq r6, r0, r4, lsr #28 │ │ │ │ + rsbseq r6, r0, r0, lsl r2 │ │ │ │ + rsbseq ip, r9, r0, lsr #20 │ │ │ │ + rsbseq r6, r0, r8, lsr #27 │ │ │ │ + rsbseq r6, r0, r4, ror r1 │ │ │ │ + rsbseq r6, r0, r4, asr sp │ │ │ │ + rsbseq r6, r0, r0, asr #3 │ │ │ │ + ldrheq ip, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r6, r0, r0, asr #26 │ │ │ │ + @ instruction: 0x00706198 │ │ │ │ │ │ │ │ 002dfb18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -143089,28 +143089,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7b38e4 │ │ │ │ + bl 7b3904 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfc24 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfc1c │ │ │ │ ldr r2, [pc, #136] @ 2dfc44 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0200 │ │ │ │ + bl 7b0220 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 2dfc48 │ │ │ │ ldr r3, [pc, #92] @ 2dfc40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -143126,15 +143126,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2539a8 │ │ │ │ b 2dfbb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c98d4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ b 2dfbd8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009cb2b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ addseq fp, ip, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -143149,23 +143149,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7b38e4 │ │ │ │ + bl 7b3904 │ │ │ │ ldr r5, [pc, #176] @ 2dfd48 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 2dfcf4 │ │ │ │ bl 2c98d4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ ldr r2, [pc, #148] @ 2dfd4c │ │ │ │ ldr r3, [pc, #136] @ 2dfd44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143188,15 +143188,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0200 │ │ │ │ + bl 7b0220 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2dfcb0 │ │ │ │ bl 2539a8 │ │ │ │ b 2dfd04 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r0, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @@ -143223,51 +143223,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 2dfe90 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 2dfe84 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7af2b4 │ │ │ │ + bl 7af2d4 │ │ │ │ ldr r9, [pc, #420] @ 2dff5c │ │ │ │ ldr r7, [pc, #420] @ 2dff60 │ │ │ │ ldr sl, [pc, #420] @ 2dff64 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #384] @ 2dff68 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af974 │ │ │ │ + bl 7af994 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #344] @ 2dff6c │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2dfea0 │ │ │ │ ldr r1, [pc, #320] @ 2dff70 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7af4b4 │ │ │ │ + bl 7af4d4 │ │ │ │ ldr r2, [pc, #300] @ 2dff74 │ │ │ │ ldr r3, [pc, #264] @ 2dff54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143306,53 +143306,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #128] @ 2dff84 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2dff88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2dfe28 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2dff8c │ │ │ │ ldr r0, [pc, #84] @ 2dff90 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2dfe28 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [ip], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq fp, ip, ip, r0 │ │ │ │ - rsbseq r1, r0, r8, lsl #3 │ │ │ │ - rsbseq r1, r0, r4, lsr #3 │ │ │ │ - addeq r9, r4, ip, asr fp │ │ │ │ - rsbseq r6, r0, r0, lsl #20 │ │ │ │ + rsbseq r1, r0, r8, lsr #3 │ │ │ │ + rsbseq r1, r0, r4, asr #3 │ │ │ │ + addeq r9, r4, ip, ror fp │ │ │ │ + rsbseq r6, r0, r0, lsr #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x009cafdc │ │ │ │ andeq r2, r0, r8, asr #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sp, sl, r4, lsl r3 │ │ │ │ - rsbseq r6, r0, r0, lsl #16 │ │ │ │ - rsbseq sp, sl, r0, ror #5 │ │ │ │ - rsbseq r6, r0, r0, lsr r8 │ │ │ │ + rsbseq sp, sl, r4, lsr r3 │ │ │ │ + rsbseq r6, r0, r0, lsr #16 │ │ │ │ + rsbseq sp, sl, r0, lsl #6 │ │ │ │ + rsbseq r6, r0, r0, asr r8 │ │ │ │ │ │ │ │ 002dff94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -143377,57 +143377,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7ab5b4 │ │ │ │ + bl 7ab5d4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2e00fc │ │ │ │ ldr fp, [pc, #440] @ 2e01d8 │ │ │ │ ldr r8, [pc, #440] @ 2e01dc │ │ │ │ ldr sl, [pc, #440] @ 2e01e0 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #408] @ 2e01e4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af974 │ │ │ │ + bl 7af994 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #368] @ 2e01e8 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e011c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7abd44 │ │ │ │ + bl 7abd64 │ │ │ │ ldr r1, [pc, #336] @ 2e01ec │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7aba8c │ │ │ │ + bl 7abaac │ │ │ │ ldr r2, [pc, #304] @ 2e01f0 │ │ │ │ ldr r3, [pc, #268] @ 2e01d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143438,15 +143438,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c98d4 │ │ │ │ b 2e00b8 │ │ │ │ bl 2539a8 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 2dffe8 │ │ │ │ ldr r3, [pc, #208] @ 2e01f4 │ │ │ │ @@ -143467,53 +143467,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #128] @ 2e0200 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e0204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e008c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2e0208 │ │ │ │ ldr r0, [pc, #84] @ 2e020c │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e008c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r0, ror lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, ip, r8, asr lr │ │ │ │ - rsbseq r0, r0, r0, lsr #30 │ │ │ │ - rsbseq r0, r0, ip, lsr pc │ │ │ │ - strdeq r9, [r4], r4 │ │ │ │ - ldrheq r6, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r0, r0, r0, asr #30 │ │ │ │ + rsbseq r0, r0, ip, asr pc │ │ │ │ + addeq r9, r4, r4, lsl r9 │ │ │ │ + ldrsbeq r6, [r0], #-116 @ 0xffffff8c @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ addseq sl, ip, r4, ror #26 │ │ │ │ andeq r2, r0, r8, asr #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r7, r8, ror #19 │ │ │ │ - rsbseq r6, r0, r4, lsl #11 │ │ │ │ - ldrheq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - ldrheq r6, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r4, r7, r8, lsl #20 │ │ │ │ + rsbseq r6, r0, r4, lsr #11 │ │ │ │ + ldrsbeq r4, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq r6, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ @@ -143571,15 +143571,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e02c8 │ │ │ │ ldr r5, [pc, #1400] @ 2e0880 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e0c80 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 2e0884 │ │ │ │ ldr r3, [pc, #1364] @ 2e0888 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -143603,15 +143603,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0454 │ │ │ │ ldr r1, [pc, #1284] @ 2e0890 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 2e0894 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -143626,17 +143626,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 993270 │ │ │ │ + bl 993290 │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 2e089c │ │ │ │ ldr r3, [pc, #1104] @ 2e0864 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -143652,34 +143652,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b9004 │ │ │ │ + bl 9b9024 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e0a5c │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 2e08a0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 2e08a4 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b8df8 │ │ │ │ + bl 9b8e18 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -143815,15 +143815,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -143832,15 +143832,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 2e08ac │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e0600 │ │ │ │ mov r6, r3 │ │ │ │ b 2e0300 │ │ │ │ ldr r1, [pc, #368] @ 2e08b0 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -143857,15 +143857,15 @@ │ │ │ │ bne 2e0b3c │ │ │ │ ldr r0, [pc, #312] @ 2e08b4 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 2e0674 │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -143889,20 +143889,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 2e08b8 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b9034 │ │ │ │ + bl 9b9054 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -143915,47 +143915,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009cabd4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ umullseq sl, ip, ip, fp │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ + @ instruction: 0x00706590 │ │ │ │ rsbseq r6, r0, r0, ror r5 │ │ │ │ - rsbseq r6, r0, r0, asr r5 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbseq r6, r0, r8, lsl #10 │ │ │ │ + rsbseq r6, r0, r8, lsr #10 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r4, r0, r8, lsr #21 │ │ │ │ - rsbseq r4, r0, r4, ror sl │ │ │ │ - rsbseq r6, r0, r8, ror #8 │ │ │ │ - rsbseq r6, r0, r4, lsr r4 │ │ │ │ + rsbseq r4, r0, r8, asr #21 │ │ │ │ + @ instruction: 0x00704a94 │ │ │ │ + rsbseq r6, r0, r8, lsl #9 │ │ │ │ + rsbseq r6, r0, r4, asr r4 │ │ │ │ addseq sl, ip, r4, lsl sl │ │ │ │ - rsbseq r4, r0, r8, lsl #19 │ │ │ │ - rsbseq r6, r0, r0, lsr #7 │ │ │ │ + rsbseq r4, r0, r8, lsr #19 │ │ │ │ + rsbseq r6, r0, r0, asr #7 │ │ │ │ andeq r2, r0, r4, lsr pc │ │ │ │ - @ instruction: 0x00706290 │ │ │ │ + ldrheq r6, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ - rsbseq r6, r0, r8, lsr #2 │ │ │ │ - rsbseq r4, r0, r4, lsl #12 │ │ │ │ - rsbseq r4, r0, r4, asr #9 │ │ │ │ - ldrsheq r4, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r6, r0, r8, asr #2 │ │ │ │ + rsbseq r4, r0, r4, lsr #12 │ │ │ │ + rsbseq r4, r0, r4, ror #9 │ │ │ │ + rsbseq r4, r0, r8, lsl r4 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - ldrsbeq r5, [r0], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r5, r0, ip, lsr #25 │ │ │ │ - rsbseq r5, r0, ip, asr #28 │ │ │ │ + ldrsheq r5, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r5, r0, ip, asr #25 │ │ │ │ + rsbseq r5, r0, ip, ror #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r5, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r5, r0, r0, asr #25 │ │ │ │ - rsbseq r5, r0, ip, ror #27 │ │ │ │ - addeq r8, r4, r4, asr ip │ │ │ │ - rsbseq r5, r0, r4, asr #22 │ │ │ │ + rsbseq r5, r0, r0, lsl lr │ │ │ │ + rsbseq r5, r0, r0, ror #25 │ │ │ │ + rsbseq r5, r0, ip, lsl #28 │ │ │ │ + addeq r8, r4, r4, ror ip │ │ │ │ + rsbseq r5, r0, r4, ror #22 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -143969,15 +143969,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 2e08bc │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -143993,46 +143993,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 2e0a18 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 9b946c │ │ │ │ + bl 9b948c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b9034 │ │ │ │ + bl 9b9054 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 9aeee0 │ │ │ │ + bl 9aef00 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 2e08c0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ b 2e0398 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b9028 │ │ │ │ + bl 9b9048 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b9034 │ │ │ │ + bl 9b9054 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -144045,15 +144045,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9b9260 │ │ │ │ + bl 9b9280 │ │ │ │ b 2e046c │ │ │ │ ldr r1, [pc, #-456] @ 2e08c4 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e05e0 │ │ │ │ ldr r1, [pc, #-452] @ 2e08dc │ │ │ │ @@ -144073,15 +144073,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -144090,29 +144090,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 2e08c8 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2e05e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -144121,23 +144121,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 2e08cc │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e0790 │ │ │ │ ldr r0, [pc, #-748] @ 2e08d0 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e0600 │ │ │ │ ldr r3, [pc, #-776] @ 2e08d4 │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 2e0920 │ │ │ │ ldr r3, [pc, #-792] @ 2e08d8 │ │ │ │ @@ -144160,45 +144160,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 2e08e4 │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e092c │ │ │ │ mvn r0, #0 │ │ │ │ b 2e0408 │ │ │ │ ldr r0, [pc, #-936] @ 2e08e8 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2e05e0 │ │ │ │ ldr r0, [pc, #-968] @ 2e08ec │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e092c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 2e08f0 │ │ │ │ ldr r0, [pc, #-996] @ 2e08f4 │ │ │ │ ldr r2, [pc, #-996] @ 2e08f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -144206,26 +144206,26 @@ │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 9942c8 │ │ │ │ + bl 9942e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e0210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e0d04 │ │ │ │ ldr r5, [pc, #48] @ 2e0d4c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 9931c4 │ │ │ │ + bl 9931e4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 992768 │ │ │ │ + bl 992788 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -144263,15 +144263,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -144285,18 +144285,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sl, ip, ip, lsr #1 │ │ │ │ adceq r1, ip, r8, ror sp │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, ip, asr sl │ │ │ │ - addeq r8, r4, r4, lsr #22 │ │ │ │ - rsbseq r5, r0, r4, lsl #20 │ │ │ │ - rsbseq r3, r0, ip, lsl #19 │ │ │ │ + rsbseq r5, r0, ip, ror sl │ │ │ │ + addeq r8, r4, r4, asr #22 │ │ │ │ + rsbseq r5, r0, r4, lsr #20 │ │ │ │ + rsbseq r3, r0, ip, lsr #19 │ │ │ │ │ │ │ │ 002e0e44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -144348,15 +144348,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r2, [pc, #280] @ 2e104c │ │ │ │ ldr r3, [pc, #244] @ 2e102c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -144389,52 +144389,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e105c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e0eb0 │ │ │ │ ldr r0, [pc, #88] @ 2e1060 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e0eb0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, r0, asr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, ip, ip, lsl #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r1, ip, r8, asr ip │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, ip, lsr #18 │ │ │ │ - rsbseq r5, r0, r0, lsl r9 │ │ │ │ + rsbseq r5, r0, ip, asr #18 │ │ │ │ + rsbseq r5, r0, r0, lsr r9 │ │ │ │ adceq r1, ip, r0, lsl #24 │ │ │ │ @ instruction: 0x009c9ef0 │ │ │ │ andeq r2, r0, r0, asr #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r5, r0, r4, ror #21 │ │ │ │ - rsbseq r5, r0, r4, lsr #22 │ │ │ │ + rsbseq r5, r0, r4, lsl #22 │ │ │ │ + rsbseq r5, r0, r4, asr #22 │ │ │ │ │ │ │ │ 002e1064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2e1114 │ │ │ │ @@ -144460,33 +144460,33 @@ │ │ │ │ beq 2e10e8 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 993270 │ │ │ │ + bl 993290 │ │ │ │ b 2e10f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r3, [pc, #44] @ 2e1124 │ │ │ │ ldr r1, [pc, #44] @ 2e1128 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 992c04 │ │ │ │ + b 992c24 │ │ │ │ addseq r9, ip, r4, lsr #27 │ │ │ │ adceq r1, ip, ip, lsl #21 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, ip, ror #14 │ │ │ │ + rsbseq r5, r0, ip, lsl #15 │ │ │ │ adceq r1, ip, r8, lsl sl │ │ │ │ - rsbseq r5, r0, ip, lsl #14 │ │ │ │ + rsbseq r5, r0, ip, lsr #14 │ │ │ │ │ │ │ │ 002e112c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 2e126c │ │ │ │ @@ -144509,20 +144509,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 2e11a8 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b9004 │ │ │ │ + bl 9b9024 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e1224 │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b946c │ │ │ │ + bl 9b948c │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -144531,49 +144531,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e1208 │ │ │ │ ldr r1, [pc, #140] @ 2e1278 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ca3ac │ │ │ │ ldr r1, [pc, #108] @ 2e127c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 992c04 │ │ │ │ + b 992c24 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e1264 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e11a8 │ │ │ │ ldr r2, [pc, #60] @ 2e1280 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7b0200 │ │ │ │ + bl 7b0220 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2e11a8 │ │ │ │ bl 2539a8 │ │ │ │ b 2e1230 │ │ │ │ addseq r9, ip, r0, ror #25 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - @ instruction: 0x00703c9c │ │ │ │ - rsbseq r3, r0, r4, lsl ip │ │ │ │ - ldrsheq r3, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + ldrheq r3, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r3, r0, r4, lsr ip │ │ │ │ + rsbseq r3, r0, r0, lsl ip │ │ │ │ andeq r2, r0, ip, lsl #29 │ │ │ │ │ │ │ │ 002e1284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -144623,26 +144623,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e1304 │ │ │ │ ldr r1, [pc, #52] @ 2e1388 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2e112c │ │ │ │ addseq r9, ip, r4, lsl #23 │ │ │ │ adceq r1, ip, ip, ror #16 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, r0, asr r5 │ │ │ │ + rsbseq r5, r0, r0, ror r5 │ │ │ │ adceq r1, ip, ip, lsr #16 │ │ │ │ - rsbseq r5, r0, r8, lsr #10 │ │ │ │ + rsbseq r5, r0, r8, asr #10 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - ldrheq r5, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsbeq r5, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 002e138c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 2e143c │ │ │ │ @@ -144657,41 +144657,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 25333c │ │ │ │ mov r4, r0 │ │ │ │ - bl 9930bc │ │ │ │ + bl 9930dc │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ ldr r2, [pc, #80] @ 2e1440 │ │ │ │ ldr r1, [pc, #80] @ 2e1444 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 993ea8 │ │ │ │ + bl 993ec8 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r1, ip, ip, ror #14 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - rsbseq r5, r0, r0, ror r7 │ │ │ │ + @ instruction: 0x00705790 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 2e16b0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -144791,15 +144791,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c9a78 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca3ac │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ ldr r2, [pc, #184] @ 2e16c8 │ │ │ │ ldr r3, [pc, #160] @ 2e16b4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -144841,17 +144841,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 2e152c │ │ │ │ @ instruction: 0x009c99b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, ip, r0, lsl #19 │ │ │ │ - rsbseq r4, r0, r8, asr #30 │ │ │ │ + rsbseq r4, r0, r8, ror #30 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r3, r0, ip, lsl #17 │ │ │ │ + rsbseq r3, r0, ip, lsr #17 │ │ │ │ addseq r9, ip, r4, lsl r8 │ │ │ │ addseq r9, ip, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 2e179c │ │ │ │ @@ -144893,22 +144893,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9bfc │ │ │ │ ldr r1, [pc, #36] @ 2e17a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ca3ac │ │ │ │ addseq r9, ip, ip, lsr r7 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - ldrsheq r3, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r3, r0, ip, ror r6 │ │ │ │ + rsbseq r3, r0, r0, lsl r7 │ │ │ │ + @ instruction: 0x0070369c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 2e1848 │ │ │ │ ldr r3, [pc, #132] @ 2e184c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -145239,15 +145239,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 2aff74 │ │ │ │ b 2e1b80 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, ip, asr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009c93d0 │ │ │ │ - @ instruction: 0x00704990 │ │ │ │ + ldrheq r4, [r0], #-144 @ 0xffffff70 @ │ │ │ │ addseq r9, ip, ip, lsl #5 │ │ │ │ addseq r9, ip, r4, lsl #4 │ │ │ │ addseq r9, ip, ip, lsr #3 │ │ │ │ │ │ │ │ 002e1cfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -145343,15 +145343,15 @@ │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, ip, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, ip, r0, lsl #1 │ │ │ │ blne 2e1e7c │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rsbseq r1, sl, r0, asr #15 │ │ │ │ + rsbseq r1, sl, r0, ror #15 │ │ │ │ @ instruction: 0x009c8ff8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -145424,40 +145424,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e2020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e1f4c │ │ │ │ ldr r0, [pc, #56] @ 2e2024 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e1f4c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, ip, r8, ror pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, ip, r8, ror #30 │ │ │ │ addseq r8, ip, r4, asr #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000026b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r0, r8, lsr #23 │ │ │ │ - rsbseq r4, r0, r0, ror #23 │ │ │ │ + rsbseq r4, r0, r8, asr #23 │ │ │ │ + rsbseq r4, r0, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -145556,29 +145556,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2e22f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2090 │ │ │ │ ldr r0, [pc, #244] @ 2e22f4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2090 │ │ │ │ ldr r3, [pc, #224] @ 2e22f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2160 │ │ │ │ ldr r3, [pc, #188] @ 2e22e8 │ │ │ │ @@ -145595,54 +145595,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #132] @ 2e22fc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e2300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2160 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2e2304 │ │ │ │ ldr r0, [pc, #84] @ 2e2308 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2160 │ │ │ │ @ instruction: 0x009c8dd0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, ip, ip, lsr #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ addseq r8, ip, r8, lsr sp │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r0, r0, lsr #20 │ │ │ │ - rsbseq r4, r0, ip, asr sl │ │ │ │ + rsbseq r4, r0, r0, asr #20 │ │ │ │ + rsbseq r4, r0, ip, ror sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r4, r0, r8, lsr #20 │ │ │ │ - rsbseq r3, r0, r0, lsr #18 │ │ │ │ - ldrsheq r4, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r3, r0, ip, ror #18 │ │ │ │ + rsbseq r4, r0, r8, asr #20 │ │ │ │ + rsbseq r3, r0, r0, asr #18 │ │ │ │ + rsbseq r4, r0, r0, lsl sl │ │ │ │ + rsbseq r3, r0, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 2e2574 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145718,28 +145718,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr ip, [pc, #308] @ 2e2598 │ │ │ │ ldr r3, [pc, #308] @ 2e259c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e25a0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e23d4 │ │ │ │ ldr r3, [pc, #240] @ 2e258c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e23d4 │ │ │ │ ldr r3, [pc, #224] @ 2e2590 │ │ │ │ @@ -145757,15 +145757,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr ip, [pc, #164] @ 2e25a4 │ │ │ │ ldr r3, [pc, #164] @ 2e25a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e25ac │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -145776,48 +145776,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2e25b8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e23d4 │ │ │ │ ldr r0, [pc, #108] @ 2e25bc │ │ │ │ ldr r3, [pc, #108] @ 2e25c0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 2e25c4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e23d4 │ │ │ │ @ instruction: 0x009c8af4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009c8ad0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ umullseq r8, ip, ip, sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsbeq r9, [r9], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r4, r0, r0, asr r8 │ │ │ │ - rsbseq r3, r0, r4, asr #14 │ │ │ │ - rsbseq r9, r9, ip, lsr pc │ │ │ │ - rsbseq r4, r0, ip, asr #15 │ │ │ │ - rsbseq r3, r0, r8, lsr #13 │ │ │ │ - rsbseq r9, r9, r8, lsl pc │ │ │ │ - rsbseq r4, r0, r8, lsl #15 │ │ │ │ - rsbseq r3, r0, ip, ror #13 │ │ │ │ - rsbseq r9, r9, ip, ror #29 │ │ │ │ - rsbseq r4, r0, r4, ror r7 │ │ │ │ - rsbseq r3, r0, r0, asr #13 │ │ │ │ + ldrsheq r9, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r4, r0, r0, ror r8 │ │ │ │ + rsbseq r3, r0, r4, ror #14 │ │ │ │ + rsbseq r9, r9, ip, asr pc │ │ │ │ + rsbseq r4, r0, ip, ror #15 │ │ │ │ + rsbseq r3, r0, r8, asr #13 │ │ │ │ + rsbseq r9, r9, r8, lsr pc │ │ │ │ + rsbseq r4, r0, r8, lsr #15 │ │ │ │ + rsbseq r3, r0, ip, lsl #14 │ │ │ │ + rsbseq r9, r9, ip, lsl #30 │ │ │ │ + @ instruction: 0x00704794 │ │ │ │ + rsbseq r3, r0, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 2e2b64 │ │ │ │ @@ -145853,15 +145853,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e2698 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 7c5ce0 │ │ │ │ + bl 7c5d00 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2e2894 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e2818 │ │ │ │ @@ -145901,23 +145901,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 2e2b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 2e266c │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -145941,24 +145941,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2e2b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2698 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e266c │ │ │ │ b 2e277c │ │ │ │ @@ -145979,46 +145979,46 @@ │ │ │ │ beq 2e28d8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 2e2b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2694 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99a758 │ │ │ │ + bl 99a778 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2e2a5c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ mvn r4, #0 │ │ │ │ b 2e2698 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 2e2b94 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2758 │ │ │ │ ldr r0, [pc, #696] @ 2e2b98 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2694 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 254434 │ │ │ │ ldr r3, [pc, #616] @ 2e2b70 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -146044,33 +146044,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #548] @ 2e2ba0 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e2ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e28b8 │ │ │ │ ldr r0, [pc, #504] @ 2e2ba8 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2698 │ │ │ │ ldr r3, [pc, #424] @ 2e2b70 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e28b8 │ │ │ │ ldr r3, [pc, #448] @ 2e2b9c │ │ │ │ @@ -146093,15 +146093,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr ip, [pc, #364] @ 2e2bac │ │ │ │ ldr r3, [pc, #364] @ 2e2bb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 2e2bb4 │ │ │ │ @@ -146125,88 +146125,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #248] @ 2e2bb8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2e2bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e28b0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 2e2bc0 │ │ │ │ ldr r0, [pc, #200] @ 2e2bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e28b0 │ │ │ │ ldr r3, [pc, #172] @ 2e2bc8 │ │ │ │ ldr r0, [pc, #172] @ 2e2bcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e28b8 │ │ │ │ ldr ip, [pc, #144] @ 2e2bd0 │ │ │ │ ldr r3, [pc, #144] @ 2e2bd4 │ │ │ │ ldr r0, [pc, #144] @ 2e2bd8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e28b8 │ │ │ │ addseq r8, ip, ip, lsr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, ip, r4, lsl #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, ip, r4, lsl #15 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r0, ip, asr #11 │ │ │ │ + rsbseq r4, r0, ip, ror #11 │ │ │ │ andeq r1, r0, r0, lsr #10 │ │ │ │ - ldrheq r4, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r4, r0, r8, lsr #10 │ │ │ │ - rsbseq r4, r0, r0, lsr #9 │ │ │ │ - rsbseq r4, r0, ip, lsl r5 │ │ │ │ + ldrsbeq r4, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r4, r0, r8, asr #10 │ │ │ │ + rsbseq r4, r0, r0, asr #9 │ │ │ │ + rsbseq r4, r0, ip, lsr r5 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r4, r0, ip, ror #6 │ │ │ │ - rsbseq r3, r0, r0, lsr r2 │ │ │ │ - rsbseq r4, r0, ip, asr #8 │ │ │ │ - ldrsheq r9, [r9], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r4, r0, r0, asr #5 │ │ │ │ - rsbseq r3, r0, r4, ror #2 │ │ │ │ - rsbseq r4, r0, ip, ror r3 │ │ │ │ - ldrsbeq r3, [r0], #-8 @ │ │ │ │ - rsbseq r4, r0, r4, asr #6 │ │ │ │ - rsbseq r3, r0, ip, lsr #2 │ │ │ │ - rsbseq r4, r0, ip, asr #3 │ │ │ │ - rsbseq r3, r0, r8, lsl #2 │ │ │ │ - ldrsheq r9, [r9], #-136 @ 0xffffff78 @ │ │ │ │ - ldrheq r4, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrsbeq r3, [r0], #-12 @ │ │ │ │ + rsbseq r4, r0, ip, lsl #7 │ │ │ │ + rsbseq r3, r0, r0, asr r2 │ │ │ │ + rsbseq r4, r0, ip, ror #8 │ │ │ │ + rsbseq r9, r9, ip, lsl sl │ │ │ │ + rsbseq r4, r0, r0, ror #5 │ │ │ │ + rsbseq r3, r0, r4, lsl #3 │ │ │ │ + @ instruction: 0x0070439c │ │ │ │ + ldrsheq r3, [r0], #-8 @ │ │ │ │ + rsbseq r4, r0, r4, ror #6 │ │ │ │ + rsbseq r3, r0, ip, asr #2 │ │ │ │ + rsbseq r4, r0, ip, ror #3 │ │ │ │ + rsbseq r3, r0, r8, lsr #2 │ │ │ │ + rsbseq r9, r9, r8, lsl r9 │ │ │ │ + ldrsbeq r4, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r3, [r0], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 2e32ac │ │ │ │ ldr r3, [pc, #1716] @ 2e32b0 │ │ │ │ @@ -146333,26 +146333,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 2e32d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2c7c │ │ │ │ ldr r3, [pc, #1188] @ 2e32d4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2d08 │ │ │ │ ldr r3, [pc, #1156] @ 2e32c8 │ │ │ │ @@ -146369,23 +146369,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2e32d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2d08 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2f50 │ │ │ │ ldr r3, [pc, #1052] @ 2e32dc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -146406,28 +146406,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr ip, [pc, #956] @ 2e32e0 │ │ │ │ ldr r3, [pc, #956] @ 2e32e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2e32e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9bfc │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9bfc │ │ │ │ ldr r1, [pc, #892] @ 2e32ec │ │ │ │ @@ -146445,21 +146445,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2e32f0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2c7c │ │ │ │ ldr r0, [pc, #816] @ 2e32f4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2d08 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 2539f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -146493,29 +146493,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #632] @ 2e32f8 │ │ │ │ ldr r2, [pc, #632] @ 2e32fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e3300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2ff0 │ │ │ │ ldr r3, [pc, #508] @ 2e32b8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 2e3164 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -146538,27 +146538,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #464] @ 2e3304 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2e3308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2ff0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 2e32dc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e30c8 │ │ │ │ @@ -146577,110 +146577,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #316] @ 2e330c │ │ │ │ ldr r2, [pc, #316] @ 2e3310 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e3314 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2ff0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2e3318 │ │ │ │ ldr r0, [pc, #264] @ 2e331c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2ff0 │ │ │ │ ldr r0, [pc, #240] @ 2e3320 │ │ │ │ ldr r3, [pc, #240] @ 2e3324 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2e3328 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2f50 │ │ │ │ ldr r1, [pc, #208] @ 2e332c │ │ │ │ ldr r3, [pc, #208] @ 2e3330 │ │ │ │ ldr r0, [pc, #208] @ 2e3334 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2ff0 │ │ │ │ ldr r1, [pc, #176] @ 2e3338 │ │ │ │ ldr r3, [pc, #176] @ 2e333c │ │ │ │ ldr r0, [pc, #176] @ 2e3340 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e2ff0 │ │ │ │ addseq r8, ip, ip, lsr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, ip, ip, lsl #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrsheq r8, [ip], ip │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ @ instruction: 0x000045bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r0, r0, ror r0 │ │ │ │ + @ instruction: 0x00704090 │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - rsbseq r2, r0, r8, asr #28 │ │ │ │ + rsbseq r2, r0, r8, ror #28 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r9, r9, r8, lsl r5 │ │ │ │ - @ instruction: 0x00704090 │ │ │ │ - rsbseq r2, r0, r0, ror ip │ │ │ │ - rsbseq r4, r0, ip, asr r0 │ │ │ │ - rsbseq r3, r0, ip, ror #30 │ │ │ │ - rsbseq r2, r0, ip, ror #26 │ │ │ │ - ldrheq r9, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r3, r0, r0, lsr #30 │ │ │ │ - rsbseq r2, r0, r0, lsl fp │ │ │ │ - rsbseq r3, r0, r8, asr lr │ │ │ │ - rsbseq r2, r0, r4, ror #20 │ │ │ │ - rsbseq r3, r0, r0, lsl #25 │ │ │ │ - @ instruction: 0x00703c9c │ │ │ │ - rsbseq r2, r0, r0, asr #19 │ │ │ │ - rsbseq r3, r0, ip, ror sp │ │ │ │ - rsbseq r2, r0, r0, lsl sl │ │ │ │ - rsbseq r9, r9, ip, lsl #4 │ │ │ │ - rsbseq r3, r0, ip, ror sp │ │ │ │ + rsbseq r9, r9, r8, lsr r5 │ │ │ │ + ldrheq r4, [r0], #-0 @ │ │ │ │ + @ instruction: 0x00702c90 │ │ │ │ + rsbseq r4, r0, ip, ror r0 │ │ │ │ + rsbseq r3, r0, ip, lsl #31 │ │ │ │ + rsbseq r2, r0, ip, lsl #27 │ │ │ │ + ldrsbeq r9, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r3, r0, r0, asr #30 │ │ │ │ + rsbseq r2, r0, r0, lsr fp │ │ │ │ + rsbseq r3, r0, r8, ror lr │ │ │ │ + rsbseq r2, r0, r4, lsl #21 │ │ │ │ + rsbseq r3, r0, r0, lsr #25 │ │ │ │ + ldrheq r3, [r0], #-204 @ 0xffffff34 @ │ │ │ │ rsbseq r2, r0, r0, ror #19 │ │ │ │ - ldrsbeq r9, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r3, r0, ip, lsr sp │ │ │ │ - ldrheq r2, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r3, r0, r4, asr #23 │ │ │ │ - ldrsbeq r3, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r2, r0, ip, lsl #19 │ │ │ │ + @ instruction: 0x00703d9c │ │ │ │ + rsbseq r2, r0, r0, lsr sl │ │ │ │ + rsbseq r9, r9, ip, lsr #4 │ │ │ │ + @ instruction: 0x00703d9c │ │ │ │ + rsbseq r2, r0, r0, lsl #20 │ │ │ │ + ldrsheq r9, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r3, r0, ip, asr sp │ │ │ │ + ldrsbeq r2, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r3, r0, r4, ror #23 │ │ │ │ + ldrsheq r3, [r0], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r2, r0, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2e3520 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -146765,57 +146765,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr ip, [pc, #136] @ 2e3548 │ │ │ │ ldr r3, [pc, #136] @ 2e354c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e3550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e3444 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e3554 │ │ │ │ ldr r3, [pc, #88] @ 2e3558 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e355c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e3444 │ │ │ │ @ instruction: 0x009c7abc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r7, ip, r8, sl │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ addseq r7, ip, r4, ror #20 │ │ │ │ addseq r7, ip, r4, lsr #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r8, r9, ip, ror pc │ │ │ │ - rsbseq r3, r0, r0, lsr #22 │ │ │ │ - ldrsbeq r2, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r8, r9, r0, asr #30 │ │ │ │ - ldrsbeq r3, [r0], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r2, r0, r4, lsl r7 │ │ │ │ + @ instruction: 0x00798f9c │ │ │ │ + rsbseq r3, r0, r0, asr #22 │ │ │ │ + ldrsheq r2, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r8, r9, r0, ror #30 │ │ │ │ + ldrsheq r3, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r2, r0, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 2e3c34 │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -146944,26 +146944,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 2e3c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e35f8 │ │ │ │ ldr r3, [pc, #1184] @ 2e3c5c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3684 │ │ │ │ ldr r3, [pc, #1152] @ 2e3c50 │ │ │ │ @@ -146980,22 +146980,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2e3c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e3684 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e38d8 │ │ │ │ ldr r3, [pc, #1052] @ 2e3c64 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -147016,28 +147016,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr ip, [pc, #956] @ 2e3c68 │ │ │ │ ldr r3, [pc, #956] @ 2e3c6c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2e3c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9bfc │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9bfc │ │ │ │ ldr r1, [pc, #892] @ 2e3c74 │ │ │ │ @@ -147055,21 +147055,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2e3c78 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e35f8 │ │ │ │ ldr r0, [pc, #816] @ 2e3c7c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e3684 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 2539f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -147103,29 +147103,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #632] @ 2e3c80 │ │ │ │ ldr r2, [pc, #632] @ 2e3c84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e3c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e3978 │ │ │ │ ldr r2, [pc, #508] @ 2e3c40 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2e3aec │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -147148,27 +147148,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #464] @ 2e3c8c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2e3c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e3978 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 2e3c64 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e3a50 │ │ │ │ @@ -147187,110 +147187,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #316] @ 2e3c94 │ │ │ │ ldr r2, [pc, #316] @ 2e3c98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e3c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e3978 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2e3ca0 │ │ │ │ ldr r0, [pc, #264] @ 2e3ca4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e3978 │ │ │ │ ldr r0, [pc, #240] @ 2e3ca8 │ │ │ │ ldr r3, [pc, #240] @ 2e3cac │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2e3cb0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e38d8 │ │ │ │ ldr r1, [pc, #208] @ 2e3cb4 │ │ │ │ ldr r3, [pc, #208] @ 2e3cb8 │ │ │ │ ldr r0, [pc, #208] @ 2e3cbc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e3978 │ │ │ │ ldr r1, [pc, #176] @ 2e3cc0 │ │ │ │ ldr r3, [pc, #176] @ 2e3cc4 │ │ │ │ ldr r0, [pc, #176] @ 2e3cc8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e3978 │ │ │ │ addseq r7, ip, r4, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, ip, r4, lsl #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, ip, r0, ror r7 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000048b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r3, r0, r8, asr r8 │ │ │ │ + rsbseq r3, r0, r8, ror r8 │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - rsbseq r2, r0, r0, asr #9 │ │ │ │ + rsbseq r2, r0, r0, ror #9 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x00798b90 │ │ │ │ - rsbseq r3, r0, r8, lsl #14 │ │ │ │ - rsbseq r2, r0, r8, ror #5 │ │ │ │ - ldrsbeq r3, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r3, r0, r4, asr r7 │ │ │ │ - rsbseq r2, r0, r4, ror #7 │ │ │ │ - rsbseq r8, r9, r4, lsr sl │ │ │ │ - @ instruction: 0x00703598 │ │ │ │ - rsbseq r2, r0, r8, lsl #3 │ │ │ │ - rsbseq r3, r0, r0, asr #12 │ │ │ │ - ldrsbeq r2, [r0], #-12 @ │ │ │ │ - ldrsheq r3, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r3, r0, r4, lsl r3 │ │ │ │ - rsbseq r2, r0, r8, lsr r0 │ │ │ │ - rsbseq r3, r0, r4, ror #10 │ │ │ │ - rsbseq r2, r0, r8, lsl #1 │ │ │ │ - rsbseq r8, r9, r4, lsl #17 │ │ │ │ - ldrsheq r3, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + ldrheq r8, [r9], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r3, r0, r8, lsr #14 │ │ │ │ + rsbseq r2, r0, r8, lsl #6 │ │ │ │ + ldrsheq r3, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r3, r0, r4, ror r7 │ │ │ │ + rsbseq r2, r0, r4, lsl #8 │ │ │ │ + rsbseq r8, r9, r4, asr sl │ │ │ │ + ldrheq r3, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r2, r0, r8, lsr #3 │ │ │ │ + rsbseq r3, r0, r0, ror #12 │ │ │ │ + ldrsheq r2, [r0], #-12 @ │ │ │ │ + rsbseq r3, r0, r8, lsl r3 │ │ │ │ + rsbseq r3, r0, r4, lsr r3 │ │ │ │ rsbseq r2, r0, r8, asr r0 │ │ │ │ - rsbseq r8, r9, r4, asr r8 │ │ │ │ - ldrheq r3, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r2, r0, r0, lsr r0 │ │ │ │ - rsbseq r3, r0, ip, lsr r2 │ │ │ │ - rsbseq r3, r0, r4, asr r2 │ │ │ │ - rsbseq r2, r0, r4 │ │ │ │ + rsbseq r3, r0, r4, lsl #11 │ │ │ │ + rsbseq r2, r0, r8, lsr #1 │ │ │ │ + rsbseq r8, r9, r4, lsr #17 │ │ │ │ + rsbseq r3, r0, r4, lsl r4 │ │ │ │ + rsbseq r2, r0, r8, ror r0 │ │ │ │ + rsbseq r8, r9, r4, ror r8 │ │ │ │ + ldrsbeq r3, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r2, r0, r0, asr r0 │ │ │ │ + rsbseq r3, r0, ip, asr r2 │ │ │ │ + rsbseq r3, r0, r4, ror r2 │ │ │ │ + rsbseq r2, r0, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2e3ea8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -147375,57 +147375,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr ip, [pc, #136] @ 2e3ed0 │ │ │ │ ldr r3, [pc, #136] @ 2e3ed4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e3ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e3dcc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e3edc │ │ │ │ ldr r3, [pc, #88] @ 2e3ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e3ee4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e3dcc │ │ │ │ addseq r7, ip, r4, lsr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, ip, r0, lsl r1 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ ldrsbeq r7, [ip], ip │ │ │ │ umullseq r7, ip, ip, r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r8, [r9], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r3, r0, r8, asr #5 │ │ │ │ - rsbseq r1, r0, ip, asr #26 │ │ │ │ - ldrheq r8, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r3, r0, r4, lsl #5 │ │ │ │ - rsbseq r1, r0, ip, lsl #27 │ │ │ │ + rsbseq r8, r9, r4, lsl r6 │ │ │ │ + rsbseq r3, r0, r8, ror #5 │ │ │ │ + rsbseq r1, r0, ip, ror #26 │ │ │ │ + ldrsbeq r8, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r3, r0, r4, lsr #5 │ │ │ │ + rsbseq r1, r0, ip, lsr #27 │ │ │ │ │ │ │ │ 002e3ee8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 2e3f8c │ │ │ │ @@ -147453,26 +147453,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r1, r9, r4, asr #27 │ │ │ │ + rsbseq r1, r9, r4, ror #27 │ │ │ │ + rsbseq r3, r0, r0, lsl r2 │ │ │ │ + addeq r5, r4, ip, lsl sl │ │ │ │ ldrsheq r3, [r0], #-16 @ │ │ │ │ - strdeq r5, [r4], ip │ │ │ │ - ldrsbeq r3, [r0], #-16 @ │ │ │ │ │ │ │ │ 002e3f9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -147549,15 +147549,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 7b0200 │ │ │ │ + bl 7b0220 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 2e438c │ │ │ │ ldr r3, [pc, #656] @ 2e4380 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -147580,15 +147580,15 @@ │ │ │ │ bhi 2e4150 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 2e42a8 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 9b921c │ │ │ │ + bl 9b923c │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 2e4174 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 2e4204 │ │ │ │ mov r2, #0 │ │ │ │ @@ -147652,24 +147652,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 2e43a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2e4174 │ │ │ │ ldr r2, [pc, #228] @ 2e4394 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e4150 │ │ │ │ @@ -147692,54 +147692,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2e43ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2e4150 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 2e43b0 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2e4174 │ │ │ │ ldr r0, [pc, #76] @ 2e43b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2e4150 │ │ │ │ addseq r6, ip, ip, ror #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009c6dd4 │ │ │ │ andeq r2, r0, ip, lsl #29 │ │ │ │ addseq r6, ip, r8, lsr sp │ │ │ │ addseq r6, ip, r4, asr ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r0, asr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r0, r0, r8, lsl #17 │ │ │ │ + rsbseq r0, r0, r8, lsr #17 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbseq r0, r0, ip, lsr r7 │ │ │ │ - rsbseq r0, r0, r4, asr #16 │ │ │ │ - rsbseq r0, r0, r0, ror #14 │ │ │ │ + rsbseq r0, r0, ip, asr r7 │ │ │ │ + rsbseq r0, r0, r4, ror #16 │ │ │ │ + rsbseq r0, r0, r0, lsl #15 │ │ │ │ │ │ │ │ 002e43b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -147798,19 +147798,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 254b48 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2e44d4 │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b8fe4 │ │ │ │ + bl 9b9004 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 9b91cc │ │ │ │ + bl 9b91ec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 2e4438 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c9884 │ │ │ │ b 2e4438 │ │ │ │ @@ -147842,44 +147842,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a8820 │ │ │ │ + bl 7a8840 │ │ │ │ ldr r8, [pc, #2736] @ 2e501c │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e47b0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4598 │ │ │ │ ldr r0, [pc, #2712] @ 2e5020 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2533b4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d63c │ │ │ │ + bl 94d65c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 7a8830 │ │ │ │ + bl 7a8850 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e4894 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e47a4 │ │ │ │ ldr r0, [pc, #2656] @ 2e5024 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2533b4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d63c │ │ │ │ + bl 94d65c │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 2e5028 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -147903,15 +147903,15 @@ │ │ │ │ bne 2e464c │ │ │ │ ldr r3, [pc, #2536] @ 2e502c │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 2e499c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7a8820 │ │ │ │ + bl 7a8840 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 2e4670 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -147920,15 +147920,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a8820 │ │ │ │ + bl 7a8840 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e46b0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2e48dc │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -147987,29 +147987,29 @@ │ │ │ │ bl 2ca3ac │ │ │ │ ldr r1, [pc, #2220] @ 2e5040 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c99a4 │ │ │ │ b 2e47e8 │ │ │ │ - bl 94d63c │ │ │ │ + bl 94d65c │ │ │ │ mov r9, #0 │ │ │ │ b 2e45d8 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99a758 │ │ │ │ + bl 99a778 │ │ │ │ ldr r3, [pc, #2164] @ 2e503c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2e4a94 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c98d4 │ │ │ │ ldr r2, [pc, #2132] @ 2e5044 │ │ │ │ ldr r3, [pc, #2084] @ 2e5018 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -148050,15 +148050,15 @@ │ │ │ │ bne 2e4c58 │ │ │ │ mov r0, fp │ │ │ │ bl 25579c │ │ │ │ b 2e4854 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99a758 │ │ │ │ + bl 99a778 │ │ │ │ ldr r3, [pc, #1936] @ 2e503c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2e4da0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -148099,33 +148099,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #1764] @ 2e5054 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 2e5058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4888 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7c4564 │ │ │ │ + bl 7c4584 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e4ce8 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -148161,27 +148161,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #1524] @ 2e505c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 2e5060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4888 │ │ │ │ ldr r3, [pc, #1452] @ 2e5048 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e47d8 │ │ │ │ ldr r3, [pc, #1436] @ 2e504c │ │ │ │ @@ -148197,27 +148197,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #1388] @ 2e5064 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2e5068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e47d8 │ │ │ │ ldr r3, [pc, #1344] @ 2e506c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4e30 │ │ │ │ ldr r3, [pc, #1292] @ 2e504c │ │ │ │ @@ -148233,23 +148233,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2e5070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4750 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -148272,29 +148272,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #1104] @ 2e5074 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 2e5078 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 2e507c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4888 │ │ │ │ ldr r3, [pc, #1000] @ 2e5048 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4888 │ │ │ │ ldr r3, [pc, #984] @ 2e504c │ │ │ │ @@ -148310,31 +148310,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #964] @ 2e5080 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 2e5084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4888 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99a758 │ │ │ │ + bl 99a778 │ │ │ │ ldr r3, [pc, #832] @ 2e503c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2e4888 │ │ │ │ ldr r3, [pc, #820] @ 2e5048 │ │ │ │ @@ -148356,27 +148356,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #788] @ 2e5088 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 2e508c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4888 │ │ │ │ ldr r3, [pc, #672] @ 2e5048 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e48bc │ │ │ │ ldr r3, [pc, #656] @ 2e504c │ │ │ │ @@ -148392,27 +148392,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #652] @ 2e5090 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2e5094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e48bc │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4750 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 2e4bc0 │ │ │ │ ldr r3, [pc, #508] @ 2e5048 │ │ │ │ @@ -148432,162 +148432,162 @@ │ │ │ │ beq 2e4f54 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #500] @ 2e5098 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2e509c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4854 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 2e50a0 │ │ │ │ ldr r0, [pc, #452] @ 2e50a4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e47d8 │ │ │ │ ldr r0, [pc, #428] @ 2e50a8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4ba0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 2e50ac │ │ │ │ ldr r0, [pc, #404] @ 2e50b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e48bc │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 2e50b4 │ │ │ │ ldr r0, [pc, #376] @ 2e50b8 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4888 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 2e50bc │ │ │ │ ldr r0, [pc, #348] @ 2e50c0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4854 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 2e50c4 │ │ │ │ ldr r0, [pc, #320] @ 2e50c8 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4888 │ │ │ │ ldr r3, [pc, #296] @ 2e50cc │ │ │ │ ldr r0, [pc, #296] @ 2e50d0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 2e50d4 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4888 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 2e50d8 │ │ │ │ ldr r0, [pc, #256] @ 2e50dc │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4888 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 2e50e0 │ │ │ │ ldr r0, [pc, #228] @ 2e50e4 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2e4888 │ │ │ │ addseq r6, ip, r0, lsl r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009c68bc │ │ │ │ - ldrsbeq r2, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r2, r0, r0, lsr #23 │ │ │ │ - ldrsheq lr, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsheq r2, [r0], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r2, r0, r0, asr #23 │ │ │ │ + rsbseq pc, r9, r8, lsl r0 @ │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - rsbseq r7, r9, r8, lsr sp │ │ │ │ - rsbseq r4, sl, r8, lsl #10 │ │ │ │ + rsbseq r7, r9, r8, asr sp │ │ │ │ + rsbseq r4, sl, r8, lsr #10 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ addseq r6, ip, r4, lsr r6 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r2, r0, r4, lsr #17 │ │ │ │ - rsbseq r1, r0, r8, lsr #4 │ │ │ │ - rsbseq r2, r0, ip, ror #14 │ │ │ │ - rsbseq r1, r0, r0, lsr r1 │ │ │ │ - rsbseq r2, r0, r4, ror r6 │ │ │ │ - rsbseq r1, r0, r0, lsr #1 │ │ │ │ + rsbseq r2, r0, r4, asr #17 │ │ │ │ + rsbseq r1, r0, r8, asr #4 │ │ │ │ + rsbseq r2, r0, ip, lsl #15 │ │ │ │ + rsbseq r1, r0, r0, asr r1 │ │ │ │ + @ instruction: 0x00702694 │ │ │ │ + rsbseq r1, r0, r0, asr #1 │ │ │ │ andeq r3, r0, r0, asr pc │ │ │ │ - @ instruction: 0x00702698 │ │ │ │ - rsbseq r7, r9, r8, lsl r8 │ │ │ │ - @ instruction: 0x00702690 │ │ │ │ - rsbseq r0, r0, ip, ror #30 │ │ │ │ - rsbseq r2, r0, r8, lsr r5 │ │ │ │ - ldrsbeq r0, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r2, r0, r4, asr #8 │ │ │ │ - rsbseq r0, r0, r4, lsr #28 │ │ │ │ - rsbseq r2, r0, r0, lsl #7 │ │ │ │ - @ instruction: 0x00700d94 │ │ │ │ - ldrsheq r2, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsheq r0, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x00702290 │ │ │ │ - rsbseq r0, r0, r0, asr #26 │ │ │ │ - rsbseq r2, r0, r4, lsl #7 │ │ │ │ - rsbseq r2, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r0, r8, lsl #26 │ │ │ │ - ldrheq r2, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r0, r0, r4, ror #25 │ │ │ │ - rsbseq r2, r0, ip, lsr r2 │ │ │ │ - rsbseq r0, r0, r0, asr #25 │ │ │ │ + ldrheq r2, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r7, r9, r8, lsr r8 │ │ │ │ + ldrheq r2, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r0, r0, ip, lsl #31 │ │ │ │ + rsbseq r2, r0, r8, asr r5 │ │ │ │ + ldrsheq r0, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r2, r0, r4, ror #8 │ │ │ │ + rsbseq r0, r0, r4, asr #28 │ │ │ │ + rsbseq r2, r0, r0, lsr #7 │ │ │ │ + ldrheq r0, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r2, r0, r8, lsl r3 │ │ │ │ + rsbseq r0, r0, r4, lsl sp │ │ │ │ + ldrheq r2, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r0, r0, r0, ror #26 │ │ │ │ + rsbseq r2, r0, r4, lsr #7 │ │ │ │ rsbseq r2, r0, ip, lsl #5 │ │ │ │ - @ instruction: 0x00700c9c │ │ │ │ - @ instruction: 0x00797498 │ │ │ │ - rsbseq r0, r0, r0, ror ip │ │ │ │ - rsbseq r2, r0, r0, lsl r3 │ │ │ │ - ldrsbeq r2, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r0, r0, r8, asr #24 │ │ │ │ - ldrsbeq r2, [r0], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r0, r0, r4, lsr #24 │ │ │ │ + rsbseq r0, r0, r8, lsr #26 │ │ │ │ + ldrsbeq r2, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r0, r0, r4, lsl #26 │ │ │ │ + rsbseq r2, r0, ip, asr r2 │ │ │ │ + rsbseq r0, r0, r0, ror #25 │ │ │ │ + rsbseq r2, r0, ip, lsr #5 │ │ │ │ + ldrheq r0, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + ldrheq r7, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x00700c90 │ │ │ │ + rsbseq r2, r0, r0, lsr r3 │ │ │ │ + ldrsheq r2, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r0, r0, r8, ror #24 │ │ │ │ + ldrsheq r2, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r0, r0, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -148630,15 +148630,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 2e51bc │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e51b4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 98ab14 │ │ │ │ + b 98ab34 │ │ │ │ pop {r4, lr} │ │ │ │ b 255694 │ │ │ │ bl 2553b8 │ │ │ │ b 2e51a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -148736,18 +148736,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2e5230 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r0, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, ip, ip, ror #23 │ │ │ │ - rsbseq r2, r0, r8, asr r0 │ │ │ │ - rsbseq r2, r0, r8, asr #32 │ │ │ │ - rsbseq r2, r0, r4, lsr r0 │ │ │ │ - rsbseq r2, r0, r4, lsr #32 │ │ │ │ + rsbseq r2, r0, r8, ror r0 │ │ │ │ + rsbseq r2, r0, r8, rrx │ │ │ │ + rsbseq r2, r0, r4, asr r0 │ │ │ │ + rsbseq r2, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 2e5500 │ │ │ │ ldr r3, [pc, #380] @ 2e5504 │ │ │ │ @@ -148845,18 +148845,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e53b0 │ │ │ │ b 2e53e0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r0, lsr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, ip, ip, lsr sl │ │ │ │ - rsbseq r1, r0, r0, asr #29 │ │ │ │ - @ instruction: 0x00701e90 │ │ │ │ - rsbseq r1, r0, r0, ror #28 │ │ │ │ - rsbseq r1, r0, r0, lsl #28 │ │ │ │ + rsbseq r1, r0, r0, ror #29 │ │ │ │ + ldrheq r1, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r1, r0, r0, lsl #29 │ │ │ │ + rsbseq r1, r0, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -148941,25 +148941,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 2e5a44 │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ ldr r1, [pc, #944] @ 2e5a48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ ldr r1, [pc, #928] @ 2e5a4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 2e597c │ │ │ │ ldr r1, [pc, #900] @ 2e5a50 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254fec │ │ │ │ @@ -148997,32 +148997,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 2e586c │ │ │ │ ldr r1, [pc, #764] @ 2e5a5c │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e9cc │ │ │ │ + bl 99e9ec │ │ │ │ ldr r7, [pc, #744] @ 2e5a60 │ │ │ │ ldr r1, [pc, #744] @ 2e5a64 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e9cc │ │ │ │ + bl 99e9ec │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #684] @ 2e5a68 │ │ │ │ ldr r3, [pc, #632] @ 2e5a38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -149064,33 +149064,33 @@ │ │ │ │ bne 2e56f0 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 2e5728 │ │ │ │ ldr r1, [pc, #516] @ 2e5a78 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e640 │ │ │ │ + bl 99e660 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e5910 │ │ │ │ ldr r1, [pc, #496] @ 2e5a7c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e640 │ │ │ │ + bl 99e660 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e579c │ │ │ │ ldr ip, [pc, #476] @ 2e5a80 │ │ │ │ ldr r3, [pc, #476] @ 2e5a84 │ │ │ │ ldr r1, [pc, #476] @ 2e5a88 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mvn r6, #0 │ │ │ │ b 2e57a8 │ │ │ │ ldr r1, [pc, #440] @ 2e5a8c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ @@ -149111,125 +149111,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 2e5a9c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 2e5aa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2e58c4 │ │ │ │ ldr r1, [pc, #352] @ 2e5aa4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a4f8 │ │ │ │ + bl 99a518 │ │ │ │ b 2e58c4 │ │ │ │ ldr ip, [pc, #336] @ 2e5aa8 │ │ │ │ ldr r3, [pc, #336] @ 2e5aac │ │ │ │ ldr r1, [pc, #336] @ 2e5ab0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 2e5ab4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2e58c4 │ │ │ │ ldr r0, [pc, #308] @ 2e5ab8 │ │ │ │ ldr r3, [pc, #308] @ 2e5abc │ │ │ │ ldr r1, [pc, #308] @ 2e5ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r1, [pc, #280] @ 2e5ac4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a594 │ │ │ │ + bl 99a5b4 │ │ │ │ b 2e58c4 │ │ │ │ ldr r1, [pc, #264] @ 2e5ac8 │ │ │ │ ldr r3, [pc, #264] @ 2e5acc │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 2e5ad0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 2e5ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r1, [pc, #240] @ 2e5ad8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a594 │ │ │ │ + bl 99a5b4 │ │ │ │ b 2e58c4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 2e5adc │ │ │ │ ldr r3, [pc, #220] @ 2e5ae0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 2e5ae4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 2e5ae8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r1, [pc, #196] @ 2e5aec │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a594 │ │ │ │ + bl 99a5b4 │ │ │ │ b 2e58c4 │ │ │ │ addseq r5, ip, ip, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, ip, r0, asr #15 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq r1, r0, ip, lsr #25 │ │ │ │ - rsbseq r3, r6, ip, ror #29 │ │ │ │ - @ instruction: 0x00701c94 │ │ │ │ - ldrheq r3, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r1, r0, r0, lsr #26 │ │ │ │ - rsbseq r1, r0, r0, lsl sp │ │ │ │ - rsbseq r1, r0, r4, asr #26 │ │ │ │ + rsbseq r1, r0, ip, asr #25 │ │ │ │ + rsbseq r3, r6, ip, lsl #30 │ │ │ │ + ldrheq r1, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq r3, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r1, r0, r0, asr #26 │ │ │ │ + rsbseq r1, r0, r0, lsr sp │ │ │ │ + rsbseq r1, r0, r4, ror #26 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r1, r0, r4, lsr sp │ │ │ │ + rsbseq r1, r0, r4, asr sp │ │ │ │ addseq r5, ip, r8, ror #12 │ │ │ │ - rsbseq r1, r0, ip, asr #23 │ │ │ │ + rsbseq r1, r0, ip, ror #23 │ │ │ │ + ldrsbeq r1, [r0], #-188 @ 0xffffff44 @ │ │ │ │ + ldrheq fp, [r0], #-8 @ │ │ │ │ + rsbseq r1, r0, r4, asr ip │ │ │ │ + rsbseq r1, r0, r4, asr #24 │ │ │ │ + rsbseq r1, r0, r0, ror #24 │ │ │ │ + ldrdeq r4, [r4], ip │ │ │ │ + ldrheq r1, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r1, r0, r4, ror fp │ │ │ │ + rsbseq r1, r0, r0, lsl fp │ │ │ │ ldrheq r1, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - @ instruction: 0x0070b098 │ │ │ │ - rsbseq r1, r0, r4, lsr ip │ │ │ │ - rsbseq r1, r0, r4, lsr #24 │ │ │ │ - rsbseq r1, r0, r0, asr #24 │ │ │ │ - strheq r4, [r4], ip │ │ │ │ - @ instruction: 0x00701a98 │ │ │ │ - rsbseq r1, r0, r4, asr fp │ │ │ │ - ldrsheq r1, [r0], #-160 @ 0xffffff60 @ │ │ │ │ - @ instruction: 0x00701b9c │ │ │ │ - addeq r4, r4, r4, asr #32 │ │ │ │ - rsbseq r1, r0, r0, lsr #20 │ │ │ │ + addeq r4, r4, r4, rrx │ │ │ │ + rsbseq r1, r0, r0, asr #20 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbseq r1, r0, r0, asr #22 │ │ │ │ - rsbseq r2, r6, r4, asr #22 │ │ │ │ - addeq r4, r4, r4 │ │ │ │ - rsbseq r1, r0, r0, ror #19 │ │ │ │ + rsbseq r1, r0, r0, ror #22 │ │ │ │ + rsbseq r2, r6, r4, ror #22 │ │ │ │ + addeq r4, r4, r4, lsr #32 │ │ │ │ + rsbseq r1, r0, r0, lsl #20 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - ldrsbeq r1, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq r3, [r4], r8 │ │ │ │ - ldrheq r1, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsheq r1, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq r3, [r4], r8 │ │ │ │ ldrsbeq r1, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r1, r0, r0, ror sl │ │ │ │ - umulleq r3, r4, r4, pc @ │ │ │ │ - rsbseq r1, r0, r0, ror r9 │ │ │ │ - strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r1, r0, r8, ror #20 │ │ │ │ ldrsheq r1, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - addeq r3, r4, r4, asr pc │ │ │ │ - rsbseq r1, r0, r0, lsr r9 │ │ │ │ + @ instruction: 0x00701a90 │ │ │ │ + @ instruction: 0x00843fb4 │ │ │ │ + @ instruction: 0x00701990 │ │ │ │ + strdeq r0, [r0], -pc @ │ │ │ │ + rsbseq r1, r0, r8, lsl #21 │ │ │ │ + rsbseq r1, r0, r0, lsl sl │ │ │ │ + addeq r3, r4, r4, ror pc │ │ │ │ + rsbseq r1, r0, r0, asr r9 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - rsbseq r1, r0, r4, asr r9 │ │ │ │ + rsbseq r1, r0, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 2e5d14 │ │ │ │ ldr r3, [pc, #524] @ 2e5d18 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -149334,15 +149334,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 2e5d50 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e5bdc │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 2e5d54 │ │ │ │ ldr r3, [pc, #132] @ 2e5d58 │ │ │ │ @@ -149354,15 +149354,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ ldr r0, [r6] │ │ │ │ bl 254080 │ │ │ │ b 2e5cb4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, ip, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, ip, ip, ror #5 │ │ │ │ @@ -149371,21 +149371,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ andeq r3, r0, r8, asr #21 │ │ │ │ addseq r5, ip, r0, asr #4 │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r4, ror #6 │ │ │ │ andeq r1, r0, ip, lsr lr │ │ │ │ - ldrheq r1, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - ldrdeq r3, [r4], r8 │ │ │ │ - rsbseq r1, r0, ip, lsr #13 │ │ │ │ + ldrsbeq r1, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq r3, [r4], r8 │ │ │ │ + rsbseq r1, r0, ip, asr #13 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - rsbseq r1, r0, r8, ror r8 │ │ │ │ - addeq r3, r4, r4, lsl #25 │ │ │ │ - rsbseq r1, r0, ip, asr r6 │ │ │ │ + @ instruction: 0x00701898 │ │ │ │ + addeq r3, r4, r4, lsr #25 │ │ │ │ + rsbseq r1, r0, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -149539,27 +149539,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2e6014 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrsbeq r1, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r1, r0, ip, lsr #15 │ │ │ │ - @ instruction: 0x007aff94 │ │ │ │ - rsbseq r5, sl, r0, lsr r1 │ │ │ │ - @ instruction: 0x0070d89c │ │ │ │ - rsbseq r1, r0, r0, lsr #12 │ │ │ │ - addeq r3, r4, r0, asr #19 │ │ │ │ + ldrsheq r1, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r1, r0, ip, asr #15 │ │ │ │ + ldrheq pc, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r5, sl, r0, asr r1 │ │ │ │ + ldrheq sp, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r1, r0, r0, asr #12 │ │ │ │ + addeq r3, r4, r0, ror #19 │ │ │ │ + ldrheq r1, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r1, r0, r4, lsl #12 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + @ instruction: 0x008439bc │ │ │ │ @ instruction: 0x00701398 │ │ │ │ rsbseq r1, r0, r4, ror #11 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - umulleq r3, r4, ip, r9 │ │ │ │ - rsbseq r1, r0, r8, ror r3 │ │ │ │ - rsbseq r1, r0, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 2e60cc │ │ │ │ ldr r9, [pc, #156] @ 2e60d0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -149597,16 +149597,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r1, r0, ip, lsr r5 │ │ │ │ - rsbseq r1, r0, ip, asr #10 │ │ │ │ + rsbseq r1, r0, ip, asr r5 │ │ │ │ + rsbseq r1, r0, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -149673,16 +149673,16 @@ │ │ │ │ bl 254080 │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 2e6100 │ │ │ │ b 2e6184 │ │ │ │ - rsbseq r1, r0, r4, ror #8 │ │ │ │ - rsbseq r1, r0, r8, lsr #7 │ │ │ │ + rsbseq r1, r0, r4, lsl #9 │ │ │ │ + rsbseq r1, r0, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 2e6380 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -149762,29 +149762,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2e50e8 │ │ │ │ b 2e6268 │ │ │ │ ldr r1, [pc, #64] @ 2e6398 │ │ │ │ ldr r0, [pc, #64] @ 2e639c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99bb84 │ │ │ │ + bl 99bba4 │ │ │ │ mov r0, r5 │ │ │ │ bl 254080 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 2e6268 │ │ │ │ bl 255f44 │ │ │ │ addseq r4, ip, r0, lsl #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ @ instruction: 0x009c4bb0 │ │ │ │ - rsbseq r1, r0, ip, asr r2 │ │ │ │ + rsbseq r1, r0, ip, ror r2 │ │ │ │ @ instruction: 0x00abc7b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -150067,38 +150067,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2e6884 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r4, ip, r0, ror #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, r8, lsl #24 │ │ │ │ - rsbseq r1, r0, ip, asr r1 │ │ │ │ - ldrsbeq r1, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq sl, r9, r8, lsr #24 │ │ │ │ + rsbseq r1, r0, ip, ror r1 │ │ │ │ + ldrsheq r1, [r0], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r1, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ ldrsbeq r1, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r1, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - @ instruction: 0x00701190 │ │ │ │ - rsbseq r9, pc, r0, ror fp @ │ │ │ │ + ldrheq r1, [r0], #-16 @ │ │ │ │ + @ instruction: 0x007f9b90 │ │ │ │ + rsbseq r1, r0, r4, lsl #1 │ │ │ │ + rsbseq r1, r0, r4, ror r0 │ │ │ │ rsbseq r1, r0, r4, rrx │ │ │ │ rsbseq r1, r0, r4, asr r0 │ │ │ │ - rsbseq r1, r0, r4, asr #32 │ │ │ │ - rsbseq r1, r0, r4, lsr r0 │ │ │ │ umullseq r4, ip, r4, r7 │ │ │ │ - ldrsbeq r9, [pc], #-148 @ │ │ │ │ - rsbseq r0, r0, r0, ror lr │ │ │ │ - rsbseq r0, r0, r4, asr #28 │ │ │ │ - rsbseq r0, r0, r8, lsl lr │ │ │ │ - ldrheq sl, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r9, pc, r0, asr #18 │ │ │ │ - addeq r3, r4, r8, lsl #3 │ │ │ │ - rsbseq r0, r0, r4, ror #22 │ │ │ │ - rsbseq r0, r0, r0, ror lr │ │ │ │ - addeq r3, r4, r4, ror #2 │ │ │ │ - rsbseq r0, r0, ip, lsr fp │ │ │ │ - rsbseq r0, r0, r8, asr lr │ │ │ │ + ldrsheq r9, [pc], #-148 @ │ │ │ │ + @ instruction: 0x00700e90 │ │ │ │ + rsbseq r0, r0, r4, ror #28 │ │ │ │ + rsbseq r0, r0, r8, lsr lr │ │ │ │ + ldrsbeq sl, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r9, pc, r0, ror #18 │ │ │ │ + addeq r3, r4, r8, lsr #3 │ │ │ │ + rsbseq r0, r0, r4, lsl #23 │ │ │ │ + @ instruction: 0x00700e90 │ │ │ │ + addeq r3, r4, r4, lsl #3 │ │ │ │ + rsbseq r0, r0, ip, asr fp │ │ │ │ + rsbseq r0, r0, r8, ror lr │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 2e69f8 │ │ │ │ @@ -150188,15 +150188,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 2e691c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, r0, lsl #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ @ instruction: 0x009c44fc │ │ │ │ - rsbseq r0, r0, ip, lsl #26 │ │ │ │ + rsbseq r0, r0, ip, lsr #26 │ │ │ │ │ │ │ │ 002e6a0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -150275,15 +150275,15 @@ │ │ │ │ beq 2e6bcc │ │ │ │ mov r5, r8 │ │ │ │ b 2e6a84 │ │ │ │ ldr r1, [pc, #360] @ 2e6cbc │ │ │ │ ldr r0, [pc, #360] @ 2e6cc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99bb84 │ │ │ │ + bl 99bba4 │ │ │ │ mov r0, r4 │ │ │ │ bl 254080 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -150363,23 +150363,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bl 255f44 │ │ │ │ @ instruction: 0x009c43f8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r0, r0, ror #20 │ │ │ │ + rsbseq r0, r0, r0, lsl #21 │ │ │ │ @ instruction: 0x00abbfbc │ │ │ │ umullseq r4, ip, r0, r2 │ │ │ │ - strdeq r2, [r4], r4 │ │ │ │ - ldrsbeq r0, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r0, r0, r0, ror #20 │ │ │ │ - ldrdeq r2, [r4], r0 │ │ │ │ - rsbseq r0, r0, ip, lsr #13 │ │ │ │ - rsbseq r0, r0, r8, lsr #20 │ │ │ │ + addeq r2, r4, r4, lsl sp │ │ │ │ + ldrsheq r0, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r0, r0, r0, lsl #21 │ │ │ │ + strdeq r2, [r4], r0 │ │ │ │ + rsbseq r0, r0, ip, asr #13 │ │ │ │ + rsbseq r0, r0, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -150555,16 +150555,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r0, r0, r0, ror r6 │ │ │ │ - rsbseq r0, r0, r0, asr #12 │ │ │ │ + @ instruction: 0x00700690 │ │ │ │ + rsbseq r0, r0, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -150723,18 +150723,18 @@ │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 254080 │ │ │ │ str r5, [r4] │ │ │ │ b 2e7050 │ │ │ │ - rsbseq r0, r0, ip, ror #10 │ │ │ │ - rsbseq r0, r0, r4, ror #10 │ │ │ │ - rsbseq r0, r0, ip, asr #8 │ │ │ │ - rsbseq r0, r0, r0, lsl #8 │ │ │ │ + rsbseq r0, r0, ip, lsl #11 │ │ │ │ + rsbseq r0, r0, r4, lsl #11 │ │ │ │ + rsbseq r0, r0, ip, ror #8 │ │ │ │ + rsbseq r0, r0, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 2e7390 │ │ │ │ ldr r3, [pc, #264] @ 2e7394 │ │ │ │ @@ -150930,16 +150930,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 255d30 │ │ │ │ str r8, [r4] │ │ │ │ b 2e7470 │ │ │ │ bl 2e63a0 │ │ │ │ mov r5, r0 │ │ │ │ b 2e7500 │ │ │ │ - @ instruction: 0x00700198 │ │ │ │ - rsbseq r0, r0, r4, ror #2 │ │ │ │ + ldrheq r0, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r0, r0, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 2e799c │ │ │ │ mov r4, r3 │ │ │ │ @@ -151165,15 +151165,15 @@ │ │ │ │ beq 2e773c │ │ │ │ b 2e78c4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 2e79b0 │ │ │ │ ldr r0, [pc, #116] @ 2e79b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99bb84 │ │ │ │ + bl 99bba4 │ │ │ │ mov r0, r5 │ │ │ │ bl 254080 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -151189,20 +151189,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 2e79b8 │ │ │ │ ldr r0, [pc, #40] @ 2e79bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e7944 │ │ │ │ addseq r3, ip, r4, ror #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, pc, ip, ror #30 │ │ │ │ + rsbeq pc, pc, ip, lsl #31 │ │ │ │ @ instruction: 0x009c37fc │ │ │ │ - rsbeq pc, pc, r4, lsl pc @ │ │ │ │ - rsbeq pc, pc, r8, ror ip @ │ │ │ │ + rsbeq pc, pc, r4, lsr pc @ │ │ │ │ + @ instruction: 0x006ffc98 │ │ │ │ ldrdeq fp, [fp], r4 @ │ │ │ │ - rsbeq pc, pc, r4, lsr #24 │ │ │ │ + rsbeq pc, pc, r4, asr #24 │ │ │ │ adceq fp, fp, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -151392,18 +151392,18 @@ │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 254080 │ │ │ │ str r5, [r4] │ │ │ │ b 2e7aac │ │ │ │ - ldrdeq pc, [pc], #-172 @ │ │ │ │ - @ instruction: 0x006ffa98 │ │ │ │ - ldrdeq pc, [pc], #-148 @ │ │ │ │ - rsbeq pc, pc, ip, lsl #19 │ │ │ │ + strdeq pc, [pc], #-172 @ │ │ │ │ + strheq pc, [pc], #-168 @ │ │ │ │ + strdeq pc, [pc], #-148 @ │ │ │ │ + rsbeq pc, pc, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 2e8030 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -151590,15 +151590,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 2e7f34 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 2e8048 │ │ │ │ ldr r0, [pc, #104] @ 2e804c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99bb84 │ │ │ │ + bl 99bba4 │ │ │ │ mov r0, r5 │ │ │ │ bl 254080 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -151610,19 +151610,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 2e7dfc │ │ │ │ bl 255f44 │ │ │ │ addseq r3, ip, ip, lsl r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, pc, r0, lsr r8 @ │ │ │ │ + rsbeq pc, pc, r0, asr r8 @ │ │ │ │ addseq r3, ip, r0, asr #1 │ │ │ │ - ldrdeq pc, [pc], #-120 @ │ │ │ │ + strdeq pc, [pc], #-120 @ │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - ldrdeq pc, [pc], #-84 @ │ │ │ │ + strdeq pc, [pc], #-84 @ │ │ │ │ adceq sl, fp, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e8194 │ │ │ │ @@ -151875,16 +151875,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 255d30 │ │ │ │ str r8, [r4] │ │ │ │ b 2e8328 │ │ │ │ bl 2e63a0 │ │ │ │ mov r5, r0 │ │ │ │ b 2e83c0 │ │ │ │ - rsbeq pc, pc, r0, ror #5 │ │ │ │ - rsbeq pc, pc, ip, lsr #5 │ │ │ │ + rsbeq pc, pc, r0, lsl #6 │ │ │ │ + rsbeq pc, pc, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -152339,47 +152339,47 @@ │ │ │ │ b 2e89f8 │ │ │ │ mov r6, r0 │ │ │ │ b 2e888c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, ip, r4, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, ip, r0, lsl #11 │ │ │ │ - strdeq lr, [pc], #-156 @ │ │ │ │ - ldrdeq lr, [pc], #-148 @ │ │ │ │ - strheq lr, [pc], #-152 @ │ │ │ │ - rsbeq lr, pc, r0, lsr #19 │ │ │ │ - rsbseq r8, r9, r4, asr #12 │ │ │ │ - @ instruction: 0x006feb98 │ │ │ │ - rsbeq lr, pc, r8, lsl ip @ │ │ │ │ + rsbeq lr, pc, ip, lsl sl @ │ │ │ │ + strdeq lr, [pc], #-148 @ │ │ │ │ + ldrdeq lr, [pc], #-152 @ │ │ │ │ + rsbeq lr, pc, r0, asr #19 │ │ │ │ + rsbseq r8, r9, r4, ror #12 │ │ │ │ + strheq lr, [pc], #-184 @ │ │ │ │ + rsbeq lr, pc, r8, lsr ip @ │ │ │ │ + rsbeq lr, pc, r0, asr #24 │ │ │ │ rsbeq lr, pc, r0, lsr #24 │ │ │ │ rsbeq lr, pc, r0, lsl #24 │ │ │ │ - rsbeq lr, pc, r0, ror #23 │ │ │ │ - rsbeq lr, pc, ip, lsr sl @ │ │ │ │ - ldrsbeq r8, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq lr, pc, ip, asr sl @ │ │ │ │ + ldrsheq r8, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 002e8bcc : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 2e6a0c │ │ │ │ ldr r2, [pc, #4] @ 2e8be4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eae0c │ │ │ │ - rsbeq lr, pc, r0, lsl fp @ │ │ │ │ + rsbeq lr, pc, r0, lsr fp @ │ │ │ │ ldr r2, [pc, #4] @ 2e8bf4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eae0c │ │ │ │ - rsbeq lr, pc, r4, lsr #22 │ │ │ │ + rsbeq lr, pc, r4, asr #22 │ │ │ │ ldr r2, [pc, #4] @ 2e8c04 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2ead48 │ │ │ │ - strdeq lr, [pc], #-160 @ │ │ │ │ + rsbeq lr, pc, r0, lsl fp @ │ │ │ │ ldr r2, [pc, #4] @ 2e8c14 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2ead48 │ │ │ │ - rsbeq lr, pc, r4, lsl #22 │ │ │ │ + rsbeq lr, pc, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2e8c74 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2eaed8 │ │ │ │ @@ -152395,15 +152395,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, pc, r4, ror #21 │ │ │ │ + rsbeq lr, pc, r4, lsl #22 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2e8cc8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -152433,15 +152433,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, pc, r8, ror sl @ │ │ │ │ + @ instruction: 0x006fea98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2e8d6c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2eaed8 │ │ │ │ @@ -152457,15 +152457,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, pc, r8, asr #19 │ │ │ │ + rsbeq lr, pc, r8, ror #19 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2e8dc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -152495,15 +152495,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, pc, ip, asr r9 @ │ │ │ │ + rsbeq lr, pc, ip, ror r9 @ │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -152573,28 +152573,28 @@ │ │ │ │ adceq r9, fp, r4, asr #24 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 2e8f40 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 992c04 │ │ │ │ - rsbeq r1, pc, r0, ror fp @ │ │ │ │ + b 992c24 │ │ │ │ + @ instruction: 0x006f1b90 │ │ │ │ ldr r3, [pc, #28] @ 2e8f68 │ │ │ │ ldr r2, [pc, #28] @ 2e8f6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2e8f70 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x009c1ed8 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r1, pc, r8, asr #22 │ │ │ │ + rsbeq r1, pc, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -152652,18 +152652,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 98ae7c │ │ │ │ + bl 98ae9c │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -153028,51 +153028,51 @@ │ │ │ │ beq 2e9718 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e97bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 2e9744 │ │ │ │ - bl 9a1f50 │ │ │ │ + bl 9a1f70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2e9684 │ │ │ │ ldr r3, [pc, #384] @ 2e97f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e96a8 │ │ │ │ b 2e96bc │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e96bc │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e9698 │ │ │ │ - bl 9a1f50 │ │ │ │ + bl 9a1f70 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e97e8 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 2e96fc │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e97c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e9754 │ │ │ │ @@ -153125,15 +153125,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e9650 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 2e9804 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 993bdc │ │ │ │ + bl 993bfc │ │ │ │ b 2e96fc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 255f84 │ │ │ │ addseq r1, ip, r8, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, ip, r0, lsl r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ @@ -153256,41 +153256,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 9a1f50 │ │ │ │ + bl 9a1f70 │ │ │ │ ldr r9, [pc, #408] @ 2e9b8c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2e9a1c │ │ │ │ ldr r3, [pc, #384] @ 2e9b90 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e9a50 │ │ │ │ mov r3, #0 │ │ │ │ b 2e9a40 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e9a50 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 2e9a30 │ │ │ │ - bl 9a1f50 │ │ │ │ + bl 9a1f70 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2e9b88 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -153326,27 +153326,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str sl, [fp] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e9a74 │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 2e9b94 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 993bdc │ │ │ │ + bl 993bfc │ │ │ │ b 2e9a74 │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -153364,17 +153364,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ bl 255f84 │ │ │ │ addseq r1, ip, r4, lsr r4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ - umulleq pc, r3, r0, lr @ │ │ │ │ - rsbeq sp, pc, r4, lsl ip @ │ │ │ │ - strdeq sp, [pc], #-188 @ │ │ │ │ + @ instruction: 0x0083feb0 │ │ │ │ + rsbeq sp, pc, r4, lsr ip @ │ │ │ │ + rsbeq sp, pc, ip, lsl ip @ │ │ │ │ │ │ │ │ 002e9ba4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -153467,18 +153467,18 @@ │ │ │ │ b 2e9ce4 │ │ │ │ mvn r5, #10 │ │ │ │ b 2e9ce4 │ │ │ │ adceq r8, fp, r8, asr pc │ │ │ │ addseq r1, ip, ip, asr r2 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adceq r8, fp, r0, lsl #30 │ │ │ │ - rsbeq r0, pc, r8, lsl #29 │ │ │ │ + rsbeq r0, pc, r8, lsr #29 │ │ │ │ adceq r8, fp, ip, lsr #29 │ │ │ │ - rsbeq sp, pc, r0, lsr fp @ │ │ │ │ - ldrsheq r9, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sp, pc, r0, asr fp @ │ │ │ │ + rsbseq r9, r0, r4, lsl fp │ │ │ │ adceq r8, fp, r0, asr #28 │ │ │ │ addseq pc, ip, r0, ror #25 │ │ │ │ │ │ │ │ 002e9d44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -153547,18 +153547,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 98ae7c │ │ │ │ + bl 98ae9c │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 2e9ee8 │ │ │ │ @@ -153578,15 +153578,15 @@ │ │ │ │ b 2e9e9c │ │ │ │ mvn r4, #10 │ │ │ │ b 2e9e9c │ │ │ │ @ instruction: 0x00ab8db8 │ │ │ │ ldrheq r1, [ip], ip │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adceq r8, fp, r4, ror #26 │ │ │ │ - rsbeq r0, pc, ip, ror #25 │ │ │ │ + rsbeq r0, pc, ip, lsl #26 │ │ │ │ ldrdeq r8, [fp], r8 @ │ │ │ │ adceq r8, fp, r8, lsl #25 │ │ │ │ addseq pc, ip, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -153602,15 +153602,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 2ea21c │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9024 │ │ │ │ @@ -153785,50 +153785,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r0, ip, r8, lsl pc │ │ │ │ adceq r8, fp, r0, lsl #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, ip, r4, asr #21 │ │ │ │ - rsbeq sp, pc, ip, ror r8 @ │ │ │ │ - rsbseq r9, r0, r8, asr #16 │ │ │ │ + @ instruction: 0x006fd89c │ │ │ │ + rsbseq r9, r0, r8, ror #16 │ │ │ │ addseq r0, ip, r0, lsr #29 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ - rsbeq sp, pc, ip, lsl r8 @ │ │ │ │ - rsbeq sp, pc, ip, asr #15 │ │ │ │ + rsbeq sp, pc, ip, lsr r8 @ │ │ │ │ + rsbeq sp, pc, ip, ror #15 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - rsbseq r0, r1, r0, ror #9 │ │ │ │ + rsbseq r0, r1, r0, lsl #10 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - rsbeq sp, pc, r4, lsl #15 │ │ │ │ - rsbeq sp, pc, ip, ror #14 │ │ │ │ - rsbeq sp, pc, r8, asr r7 @ │ │ │ │ + rsbeq sp, pc, r4, lsr #15 │ │ │ │ + rsbeq sp, pc, ip, lsl #15 │ │ │ │ + rsbeq sp, pc, r8, ror r7 @ │ │ │ │ addseq r0, ip, r0, lsr sp │ │ │ │ - @ instruction: 0x0083f8b8 │ │ │ │ - rsbeq sp, pc, r4, lsr #12 │ │ │ │ - rsbeq sp, pc, r0, ror #7 │ │ │ │ + ldrdeq pc, [r3], r8 │ │ │ │ + rsbeq sp, pc, r4, asr #12 │ │ │ │ + rsbeq sp, pc, r0, lsl #8 │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - umulleq pc, r3, r4, r8 @ │ │ │ │ - rsbeq sp, pc, r0, lsl #12 │ │ │ │ - strheq sp, [pc], #-60 @ │ │ │ │ + @ instruction: 0x0083f8b4 │ │ │ │ + rsbeq sp, pc, r0, lsr #12 │ │ │ │ + ldrdeq sp, [pc], #-60 @ │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - addeq pc, r3, r0, ror r8 @ │ │ │ │ - ldrdeq sp, [pc], #-92 @ │ │ │ │ - @ instruction: 0x006fd398 │ │ │ │ + umulleq pc, r3, r0, r8 @ │ │ │ │ + strdeq sp, [pc], #-92 @ │ │ │ │ + strheq sp, [pc], #-56 @ │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq pc, r3, ip, asr #16 │ │ │ │ - strheq sp, [pc], #-88 @ │ │ │ │ - rsbeq sp, pc, r4, ror r3 @ │ │ │ │ + addeq pc, r3, ip, ror #16 │ │ │ │ + ldrdeq sp, [pc], #-88 @ │ │ │ │ + @ instruction: 0x006fd394 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - addeq pc, r3, r8, lsr #16 │ │ │ │ - @ instruction: 0x006fd594 │ │ │ │ - rsbeq sp, pc, r0, asr r3 @ │ │ │ │ + addeq pc, r3, r8, asr #16 │ │ │ │ + strheq sp, [pc], #-84 @ │ │ │ │ + rsbeq sp, pc, r0, ror r3 @ │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - addeq pc, r3, r4, lsl #16 │ │ │ │ - rsbeq sp, pc, r0, ror r5 @ │ │ │ │ - rsbeq sp, pc, ip, lsr #6 │ │ │ │ + addeq pc, r3, r4, lsr #16 │ │ │ │ + @ instruction: 0x006fd590 │ │ │ │ + rsbeq sp, pc, ip, asr #6 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 002ea2b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -154010,51 +154010,51 @@ │ │ │ │ bne 2ea3f4 │ │ │ │ ldr ip, [pc, #156] @ 2ea624 │ │ │ │ add ip, pc, ip │ │ │ │ b 2ea3fc │ │ │ │ ldr r0, [pc, #148] @ 2ea628 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2ea2e4 │ │ │ │ + rsbeq sp, pc, r4, asr #10 │ │ │ │ + rsbeq sp, pc, r8, asr #10 │ │ │ │ + rsbeq sp, pc, r0, asr #10 │ │ │ │ + rsbeq sp, pc, r8, lsr r5 @ │ │ │ │ + rsbeq sp, pc, r0, lsr r5 @ │ │ │ │ rsbeq sp, pc, r4, lsr #10 │ │ │ │ - rsbeq sp, pc, r8, lsr #10 │ │ │ │ - rsbeq sp, pc, r0, lsr #10 │ │ │ │ rsbeq sp, pc, r8, lsl r5 @ │ │ │ │ rsbeq sp, pc, r0, lsl r5 @ │ │ │ │ rsbeq sp, pc, r4, lsl #10 │ │ │ │ + strdeq sp, [pc], #-76 @ │ │ │ │ strdeq sp, [pc], #-72 @ │ │ │ │ + strdeq sp, [pc], #-68 @ │ │ │ │ strdeq sp, [pc], #-64 @ │ │ │ │ - rsbeq sp, pc, r4, ror #9 │ │ │ │ - ldrdeq sp, [pc], #-76 @ │ │ │ │ - ldrdeq sp, [pc], #-72 @ │ │ │ │ - ldrdeq sp, [pc], #-68 @ │ │ │ │ - ldrdeq sp, [pc], #-64 @ │ │ │ │ andseq r1, r0, r0 │ │ │ │ - rsbeq sp, pc, r8, asr #9 │ │ │ │ - rsbseq r2, r9, r4, rrx │ │ │ │ + rsbeq sp, pc, r8, ror #9 │ │ │ │ + rsbseq r2, r9, r4, lsl #1 │ │ │ │ subeq r4, r0, r0 │ │ │ │ - strheq sp, [pc], #-72 @ │ │ │ │ - strheq sp, [pc], #-68 @ │ │ │ │ - rsbeq sp, pc, r4, lsr #7 │ │ │ │ + ldrdeq sp, [pc], #-72 @ │ │ │ │ + ldrdeq sp, [pc], #-68 @ │ │ │ │ + rsbeq sp, pc, r4, asr #7 │ │ │ │ + ldrsbeq r1, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r1, r9, ip, asr #31 │ │ │ │ ldrheq r1, [r9], #-252 @ 0xffffff04 @ │ │ │ │ rsbseq r1, r9, ip, lsr #31 │ │ │ │ - @ instruction: 0x00791f9c │ │ │ │ - rsbseq r1, r9, ip, lsl #31 │ │ │ │ - rsbseq r1, r9, r8, ror pc │ │ │ │ - rsbseq r1, r9, r4, ror #30 │ │ │ │ - rsbseq r1, r9, r0, asr pc │ │ │ │ + @ instruction: 0x00791f98 │ │ │ │ + rsbseq r1, r9, r4, lsl #31 │ │ │ │ + rsbseq r1, r9, r0, ror pc │ │ │ │ + rsbseq r1, r9, ip, asr pc │ │ │ │ + rsbseq r1, r9, ip, asr #30 │ │ │ │ rsbseq r1, r9, ip, lsr pc │ │ │ │ rsbseq r1, r9, ip, lsr #30 │ │ │ │ rsbseq r1, r9, ip, lsl pc │ │ │ │ - rsbseq r1, r9, ip, lsl #30 │ │ │ │ - ldrsheq r1, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r1, r9, r8, ror #29 │ │ │ │ - rsbeq sp, pc, r8, lsr r3 @ │ │ │ │ - rsbseq r1, r9, r4, asr #29 │ │ │ │ - ldrheq r1, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq sp, pc, ip, ror r2 @ │ │ │ │ + rsbseq r1, r9, r8, lsl #30 │ │ │ │ + rsbeq sp, pc, r8, asr r3 @ │ │ │ │ + rsbseq r1, r9, r4, ror #29 │ │ │ │ + ldrsbeq r1, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x006fd29c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -154094,16 +154094,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2ea6b8 │ │ │ │ - rsbeq sp, pc, r4, ror #4 │ │ │ │ - rsbeq sp, pc, r0, asr r2 @ │ │ │ │ + rsbeq sp, pc, r4, lsl #5 │ │ │ │ + rsbeq sp, pc, r0, ror r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2ea76c │ │ │ │ mov r4, r2 │ │ │ │ @@ -154127,15 +154127,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sp, pc, r4, lsr #3 │ │ │ │ + rsbeq sp, pc, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2ea7ec │ │ │ │ mov r4, r2 │ │ │ │ @@ -154159,15 +154159,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sp, pc, r4, lsr #2 │ │ │ │ + rsbeq sp, pc, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 2ea864 │ │ │ │ mov r4, r2 │ │ │ │ @@ -154189,15 +154189,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sp, pc, ip, lsr #1 │ │ │ │ + rsbeq sp, pc, ip, asr #1 │ │ │ │ │ │ │ │ 002ea868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -154777,15 +154777,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, fp, ip, lsr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq lr, r3, r8, r9 │ │ │ │ + @ instruction: 0x0083e9b8 │ │ │ │ addseq pc, fp, ip, asr #26 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -155018,17 +155018,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2eb4e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2eb4ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq lr, r3, ip, asr r5 │ │ │ │ - rsbeq ip, pc, r0, lsr #8 │ │ │ │ - rsbeq ip, pc, ip, lsr #8 │ │ │ │ + addeq lr, r3, ip, ror r5 │ │ │ │ + rsbeq ip, pc, r0, asr #8 │ │ │ │ + rsbeq ip, pc, ip, asr #8 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 2eb5f4 │ │ │ │ @@ -155060,23 +155060,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9be3fc │ │ │ │ + bl 9be41c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9be3b4 │ │ │ │ + bl 9be3d4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9be638 │ │ │ │ + bl 9be658 │ │ │ │ ldr r2, [pc, #72] @ 2eb5fc │ │ │ │ ldr r3, [pc, #64] @ 2eb5f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -155208,17 +155208,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2eb7e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq lr, r3, r4, ror #4 │ │ │ │ - rsbeq ip, pc, ip, lsr #2 │ │ │ │ - rsbeq ip, pc, r8, asr #2 │ │ │ │ + addeq lr, r3, r4, lsl #5 │ │ │ │ + rsbeq ip, pc, ip, asr #2 │ │ │ │ + rsbeq ip, pc, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 2eb99c │ │ │ │ @@ -155506,30 +155506,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 2ebc8c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 508904 │ │ │ │ b 2ebb94 │ │ │ │ - rsbseq sl, sl, ip, ror #4 │ │ │ │ + rsbseq sl, sl, ip, lsl #5 │ │ │ │ + rsbeq fp, pc, r8, lsl #26 │ │ │ │ + rsbeq fp, pc, r0, ror #25 │ │ │ │ rsbeq fp, pc, r8, ror #25 │ │ │ │ - rsbeq fp, pc, r0, asr #25 │ │ │ │ - rsbeq fp, pc, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d8128 │ │ │ │ + bl 9d8148 │ │ │ │ bl 254bd8 │ │ │ │ - bl 9d8770 │ │ │ │ + bl 9d8790 │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 2ebe34 │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -155646,21 +155646,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 2551d8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2ebf18 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2ebf30 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -155673,31 +155673,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2ebf60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b1500 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2ebec4 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b1500 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sp, r3, r4, lsr #22 │ │ │ │ - rsbeq fp, pc, r8, ror #19 │ │ │ │ - strdeq fp, [pc], #-148 @ │ │ │ │ + addeq sp, r3, r4, asr #22 │ │ │ │ + rsbeq fp, pc, r8, lsl #20 │ │ │ │ + rsbeq fp, pc, r4, lsl sl @ │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 2ec038 │ │ │ │ @@ -155722,15 +155722,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ebff0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2ebff0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2ec040 │ │ │ │ ldr r3, [pc, #64] @ 2ec03c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155781,15 +155781,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2ec5f0 │ │ │ │ ldr r0, [pc, #1400] @ 2ec638 │ │ │ │ ldr r1, [pc, #1400] @ 2ec63c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 99bc7c │ │ │ │ + bl 99bc9c │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 254134 │ │ │ │ @@ -155839,15 +155839,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 9a5778 │ │ │ │ + bl 9a5798 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2ec48c │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -155901,15 +155901,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a5778 │ │ │ │ + bl 9a5798 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2ec2f4 │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -155949,23 +155949,23 @@ │ │ │ │ bl 2ebc90 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a5780 │ │ │ │ + bl 9a57a0 │ │ │ │ b 2ec2b8 │ │ │ │ ldr r3, [pc, #740] @ 2ec660 │ │ │ │ ldr r1, [pc, #740] @ 2ec664 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99bc7c │ │ │ │ + bl 99bc9c │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 2ec648 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 2ec64c │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -156015,15 +156015,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 9a5778 │ │ │ │ + bl 9a5798 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2ec500 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 2ec0ec │ │ │ │ mov r0, #16 │ │ │ │ bl 25333c │ │ │ │ @@ -156040,15 +156040,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 9a5780 │ │ │ │ + bl 9a57a0 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -156108,50 +156108,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9a5780 │ │ │ │ + bl 9a57a0 │ │ │ │ b 2ec480 │ │ │ │ ldr r0, [pc, #116] @ 2ec66c │ │ │ │ ldr r1, [pc, #116] @ 2ec670 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 99bb84 │ │ │ │ + bl 99bba4 │ │ │ │ mvn r0, #18 │ │ │ │ b 2ec138 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 2ec674 │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bb84 │ │ │ │ + bl 99bba4 │ │ │ │ mvn r0, #22 │ │ │ │ b 2ec138 │ │ │ │ @ instruction: 0x009bedb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r6, fp, ip, ror sl │ │ │ │ - rsbeq fp, pc, r8, lsr #19 │ │ │ │ + rsbeq fp, pc, r8, asr #19 │ │ │ │ addseq lr, fp, r4, ror #25 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ adceq r6, fp, r0, asr #15 │ │ │ │ - rsbeq fp, pc, r4, asr #11 │ │ │ │ + rsbeq fp, pc, r4, ror #11 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ adceq r6, fp, r4, asr #10 │ │ │ │ - rsbeq fp, pc, r8, asr #7 │ │ │ │ - rsbeq fp, pc, ip, asr r3 @ │ │ │ │ + rsbeq fp, pc, r8, ror #7 │ │ │ │ + rsbeq fp, pc, ip, ror r3 @ │ │ │ │ │ │ │ │ 002ec678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -156453,16 +156453,16 @@ │ │ │ │ b 2ec914 │ │ │ │ mvn r6, #1 │ │ │ │ b 2ec928 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq lr, fp, r0, r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009be4f4 │ │ │ │ - rsbseq r1, r7, r4, rrx │ │ │ │ - rsbseq r9, sl, r8, lsl #7 │ │ │ │ + rsbseq r1, r7, r4, lsl #1 │ │ │ │ + rsbseq r9, sl, r8, lsr #7 │ │ │ │ │ │ │ │ 002ecb24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -156591,30 +156591,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2ece0c │ │ │ │ cmp r2, #2 │ │ │ │ beq 2ece38 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 2eccc8 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 2ece84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 2ece88 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 2ece64 │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -156629,15 +156629,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2ecd84 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r2, [pc, #188] @ 2ece8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -156669,24 +156669,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 2ecd20 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ b 2ecdfc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, ip, lsr #4 │ │ │ │ addseq lr, fp, r0, lsl r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009be1bc │ │ │ │ adceq r5, fp, r0, lsl #29 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq sl, pc, r8, lsl lr @ │ │ │ │ + rsbeq sl, pc, r8, lsr lr @ │ │ │ │ adceq r5, fp, r0, ror sp │ │ │ │ │ │ │ │ 002ece90 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -156755,17 +156755,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ecfb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ - umulleq ip, r3, r8, sl │ │ │ │ - rsbeq sl, pc, r0, ror #23 │ │ │ │ - rsbeq sl, pc, r8, asr r9 @ │ │ │ │ + @ instruction: 0x0083cab8 │ │ │ │ + rsbeq sl, pc, r0, lsl #24 │ │ │ │ + rsbeq sl, pc, r8, ror r9 @ │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 2ed328 │ │ │ │ ldr r3, [pc, #852] @ 2ed32c │ │ │ │ @@ -156847,15 +156847,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9b1370 │ │ │ │ + bl 9b1390 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ed178 │ │ │ │ ldr r2, [pc, #532] @ 2ed344 │ │ │ │ ldr r3, [pc, #504] @ 2ed32c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -156919,22 +156919,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2ed358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2ed0d4 │ │ │ │ ldr r3, [pc, #240] @ 2ed35c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ed1d4 │ │ │ │ @@ -156952,57 +156952,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2ed360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2ed1d4 │ │ │ │ ldr r0, [pc, #116] @ 2ed364 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2ed0d4 │ │ │ │ ldr r0, [pc, #88] @ 2ed368 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2ed1d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r0, asr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, fp, ip, lsl lr │ │ │ │ - @ instruction: 0x007c6290 │ │ │ │ - ldrsbeq r6, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrheq r6, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsheq r6, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq sl, pc, ip, lsr fp @ │ │ │ │ + rsbeq sl, pc, ip, asr fp @ │ │ │ │ @ instruction: 0x009bdcf4 │ │ │ │ addseq sp, fp, r4, lsr #25 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, pc, r0, ror r9 @ │ │ │ │ + @ instruction: 0x006fa990 │ │ │ │ andeq r3, r0, ip, lsl #9 │ │ │ │ - rsbeq sl, pc, r8, lsr #17 │ │ │ │ - strdeq sl, [pc], #-140 @ │ │ │ │ - @ instruction: 0x006fa898 │ │ │ │ + rsbeq sl, pc, r8, asr #17 │ │ │ │ + rsbeq sl, pc, ip, lsl r9 @ │ │ │ │ + strheq sl, [pc], #-136 @ │ │ │ │ mvn r1, #29 │ │ │ │ b 2ecfbc │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 2ecfbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -157293,30 +157293,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2ed91c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2ed44c │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2ed8bc │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -157333,42 +157333,42 @@ │ │ │ │ b 2ed540 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 2ed648 │ │ │ │ b 2ed6b8 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2ed890 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b219c │ │ │ │ + bl 9b21bc │ │ │ │ b 2ed868 │ │ │ │ ldr r0, [pc, #76] @ 2ed920 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2ed44c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, ip, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, pc, r0, lsr #16 │ │ │ │ + rsbeq sl, pc, r0, asr #16 │ │ │ │ @ instruction: 0x009bd9fc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq sp, fp, r0, r8 │ │ │ │ movshi r0, #0 │ │ │ │ andeq r3, r0, ip, lsr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq sl, [pc], #-52 @ │ │ │ │ - @ instruction: 0x006fa394 │ │ │ │ + strdeq sl, [pc], #-52 @ │ │ │ │ + strheq sl, [pc], #-52 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 2edcc4 │ │ │ │ ldr r3, [pc, #900] @ 2edcc8 │ │ │ │ @@ -157518,25 +157518,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 2edcec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2ed9c8 │ │ │ │ ldr r3, [pc, #284] @ 2edcf0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2edaf8 │ │ │ │ @@ -157561,61 +157561,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2edcf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2edaf8 │ │ │ │ ldr r0, [pc, #116] @ 2edcf8 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2ed9c8 │ │ │ │ ldr r0, [pc, #92] @ 2edcfc │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2edaf8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r0, ror #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq r5, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsheq r5, [r6], #-196 @ 0xffffff3c @ │ │ │ │ addseq sp, fp, r0, lsl #9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sp, fp, ip, asr #7 │ │ │ │ - rsbeq sl, pc, r4, lsr r2 @ │ │ │ │ + rsbeq sl, pc, r4, asr r2 @ │ │ │ │ andeq r4, r0, r0, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq sl, [pc], #-8 @ │ │ │ │ + rsbeq sl, pc, r8, lsl r1 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - @ instruction: 0x006fa094 │ │ │ │ - rsbeq sl, pc, r8, asr r0 @ │ │ │ │ - strheq sl, [pc], #-0 @ │ │ │ │ + strheq sl, [pc], #-4 @ │ │ │ │ + rsbeq sl, pc, r8, ror r0 @ │ │ │ │ + ldrdeq sl, [pc], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2edf10 │ │ │ │ ldr r1, [pc, #504] @ 2edf14 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -157719,46 +157719,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2edf34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2edd78 │ │ │ │ ldr r0, [pc, #68] @ 2edf38 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2edd78 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, ip, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r6, ip, lsr #18 │ │ │ │ + rsbseq r5, r6, ip, asr #18 │ │ │ │ ldrsbeq sp, [fp], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sp, fp, r4 │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r9, [pc], #-224 @ │ │ │ │ - rsbeq r9, pc, r8, ror #29 │ │ │ │ + strdeq r9, [pc], #-224 @ │ │ │ │ + rsbeq r9, pc, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 2ee104 │ │ │ │ ldr r1, [pc, #432] @ 2ee108 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -157844,46 +157844,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ee128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2edfb8 │ │ │ │ ldr r0, [pc, #68] @ 2ee12c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2edfb8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009bced0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r6, r8, ror #13 │ │ │ │ + rsbseq r5, r6, r8, lsl #14 │ │ │ │ umullseq ip, fp, r0, lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, fp, r0, lsl lr │ │ │ │ andeq r4, r0, ip, lsl #8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r0, lsr sp @ │ │ │ │ - rsbeq r9, pc, r0, asr #26 │ │ │ │ + rsbeq r9, pc, r0, asr sp @ │ │ │ │ + rsbeq r9, pc, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 2ee644 │ │ │ │ @@ -157950,15 +157950,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 2ee43c │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb600 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9beae8 │ │ │ │ + bl 9beb08 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecfbc │ │ │ │ ldr r2, [pc, #1000] @ 2ee658 │ │ │ │ ldr r3, [pc, #980] @ 2ee648 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157976,15 +157976,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 2ee244 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9be3b4 │ │ │ │ + bl 9be3d4 │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 2ee304 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -157994,21 +157994,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 2ee368 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9beb24 │ │ │ │ + bl 9beb44 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9be638 │ │ │ │ + bl 9be658 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 2f7a1c │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -158016,15 +158016,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 2ee358 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee324 │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 9beae8 │ │ │ │ + bl 9beb08 │ │ │ │ b 2ee248 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 2ee65c │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -158058,26 +158058,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 2ee66c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ee35c │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -158162,69 +158162,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2ee678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2ee218 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 2ee67c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2ee218 │ │ │ │ mvn r4, #27 │ │ │ │ b 2ee248 │ │ │ │ ldr r0, [pc, #84] @ 2ee680 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ee35c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009bccd0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r9, [pc], #-200 @ │ │ │ │ + strdeq r9, [pc], #-200 @ │ │ │ │ addseq ip, fp, r8, asr ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009bcbb4 │ │ │ │ - rsbseq r5, r6, ip, ror #5 │ │ │ │ + rsbseq r5, r6, ip, lsl #6 │ │ │ │ andeq r1, r0, ip, ror #7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r8, lsr #21 │ │ │ │ - rsbseq r5, r6, r0, ror #3 │ │ │ │ + rsbeq r9, pc, r8, asr #21 │ │ │ │ + rsbseq r5, r6, r0, lsl #4 │ │ │ │ andeq r3, r0, r8, lsl #15 │ │ │ │ - rsbeq r9, pc, r4, ror r8 @ │ │ │ │ @ instruction: 0x006f9894 │ │ │ │ - rsbeq r9, pc, r8, ror #17 │ │ │ │ + strheq r9, [pc], #-132 @ │ │ │ │ + rsbeq r9, pc, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 2eeef8 │ │ │ │ ldr r1, [pc, #2140] @ 2eeefc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -158343,15 +158343,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 507e74 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9beae8 │ │ │ │ + bl 9beb08 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 2ee764 │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2eecd8 │ │ │ │ @@ -158444,15 +158444,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2eed18 │ │ │ │ ldr r1, [pc, #1308] @ 2eef24 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 253648 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2ee774 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 2ee774 │ │ │ │ @@ -158490,15 +158490,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 2eeb2c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2eedec │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 5088c8 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 5088c8 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -158513,18 +158513,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 2ee938 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b14ec │ │ │ │ + bl 9b150c │ │ │ │ b 2ee96c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b1a08 │ │ │ │ + bl 9b1a28 │ │ │ │ b 2eeacc │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -158539,35 +158539,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 2eb4f0 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 9be3b4 │ │ │ │ + bl 9be3d4 │ │ │ │ b 2eebc0 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 2eed24 │ │ │ │ mov r0, sl │ │ │ │ - bl 9beb24 │ │ │ │ + bl 9beb44 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 9be638 │ │ │ │ + bl 9be658 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f7b08 │ │ │ │ @@ -158575,17 +158575,17 @@ │ │ │ │ bge 2eeb94 │ │ │ │ cmn r4, #4 │ │ │ │ bne 2eec18 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eebe0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9beae8 │ │ │ │ + bl 9beb08 │ │ │ │ mov r0, fp │ │ │ │ - bl 9beae8 │ │ │ │ + bl 9beb08 │ │ │ │ b 2ee764 │ │ │ │ ldr r3, [pc, #760] @ 2eef2c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2ee728 │ │ │ │ ldr r3, [pc, #744] @ 2eef30 │ │ │ │ @@ -158607,47 +158607,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2eef38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2ee728 │ │ │ │ ldr r0, [pc, #604] @ 2eef3c │ │ │ │ ldr r1, [pc, #604] @ 2eef40 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 99bc7c │ │ │ │ + bl 99bc9c │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 2ee774 │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 2ee814 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b1a08 │ │ │ │ + bl 9b1a28 │ │ │ │ b 2eea14 │ │ │ │ ldr r2, [pc, #536] @ 2eef44 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb20c │ │ │ │ @@ -158679,25 +158679,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2eef4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ee774 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f6944 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -158716,15 +158716,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2eeee8 │ │ │ │ ldr r1, [pc, #264] @ 2eef50 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f6944 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 5088c8 │ │ │ │ @@ -158743,54 +158743,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 2eef54 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2ee728 │ │ │ │ ldr r0, [pc, #136] @ 2eef58 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ee774 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b1a08 │ │ │ │ + bl 9b1a28 │ │ │ │ b 2eee54 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r8, lsl #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r4, ror r7 @ │ │ │ │ + @ instruction: 0x006f9794 │ │ │ │ addseq ip, fp, r4, lsr #14 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq ip, fp, r0, r6 │ │ │ │ - rsbseq r4, r6, r4, asr #28 │ │ │ │ - rsbeq r9, pc, r4, lsl r7 @ │ │ │ │ - rsbseq r4, fp, r4, asr #14 │ │ │ │ - strdeq r9, [pc], #-108 @ │ │ │ │ + rsbseq r4, r6, r4, ror #28 │ │ │ │ + rsbeq r9, pc, r4, lsr r7 @ │ │ │ │ + rsbseq r4, fp, r4, ror #14 │ │ │ │ + rsbeq r9, pc, ip, lsl r7 @ │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r9, pc, ip, lsl r6 @ │ │ │ │ - rsbseq r4, r6, ip, lsr #24 │ │ │ │ + rsbeq r9, pc, ip, lsr r6 @ │ │ │ │ + rsbseq r4, r6, ip, asr #24 │ │ │ │ andeq r2, r0, ip, asr #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r4, lsl #5 │ │ │ │ + rsbeq r9, pc, r4, lsr #5 │ │ │ │ adceq r3, fp, ip, asr lr │ │ │ │ - rsbeq r9, pc, r4, ror #5 │ │ │ │ - rsbseq r4, r6, r8, lsr r9 │ │ │ │ + rsbeq r9, pc, r4, lsl #6 │ │ │ │ + rsbseq r4, r6, r8, asr r9 │ │ │ │ andeq r2, r0, ip, asr r8 │ │ │ │ - rsbeq r9, pc, r4, asr r2 @ │ │ │ │ - ldrdeq r9, [pc], #-28 @ │ │ │ │ - ldrdeq r9, [pc], #-8 @ │ │ │ │ - @ instruction: 0x006f919c │ │ │ │ + rsbeq r9, pc, r4, ror r2 @ │ │ │ │ + strdeq r9, [pc], #-28 @ │ │ │ │ + strdeq r9, [pc], #-8 @ │ │ │ │ + strheq r9, [pc], #-28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 2ef884 │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -159031,15 +159031,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -159047,15 +159047,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 2ef8ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2ef064 │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -159191,15 +159191,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 2ef8b4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2ef064 │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 2eb018 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -159280,40 +159280,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2ef22c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2ef22c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b219c │ │ │ │ + bl 9b21bc │ │ │ │ b 2ef1f8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2ef424 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b219c │ │ │ │ + bl 9b21bc │ │ │ │ b 2ef3f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2ef538 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b219c │ │ │ │ + bl 9b21bc │ │ │ │ b 2ef504 │ │ │ │ ldr r3, [pc, #300] @ 2ef8c0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ef294 │ │ │ │ ldr r3, [pc, #252] @ 2ef8a4 │ │ │ │ @@ -159336,65 +159336,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2ef8c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ef294 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b219c │ │ │ │ + bl 9b21bc │ │ │ │ b 2ef6f8 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 2ef8c8 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2ef294 │ │ │ │ addseq fp, fp, r0, lsr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r8, lsr #1 │ │ │ │ + rsbeq r9, pc, r8, asr #1 │ │ │ │ addseq fp, fp, r8, ror #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, fp, r4, lsl #27 │ │ │ │ - rsbeq r8, pc, ip, asr #29 │ │ │ │ + rsbeq r8, pc, ip, ror #29 │ │ │ │ andeq r2, r0, r8, asr fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, pc, r4, lsr sp @ │ │ │ │ - rsbeq r8, pc, r8, lsr #7 │ │ │ │ - rsbeq r8, pc, r0, asr #22 │ │ │ │ + rsbeq r8, pc, r4, asr sp @ │ │ │ │ + rsbeq r8, pc, r8, asr #7 │ │ │ │ + rsbeq r8, pc, r0, ror #22 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, r8, lsl #16 │ │ │ │ - rsbeq r8, pc, r4, lsl #18 │ │ │ │ - rsbeq r8, pc, r8, lsl r9 @ │ │ │ │ + rsbeq r8, pc, r4, lsr #18 │ │ │ │ + rsbeq r8, pc, r8, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 2f06e8 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -159576,30 +159576,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 255928 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #2872] @ 2f0704 │ │ │ │ ldr r2, [pc, #2872] @ 2f0708 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 2efdf0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -159716,15 +159716,15 @@ │ │ │ │ b 2efb5c │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2efa94 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb600 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 253648 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -159771,34 +159771,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #2112] @ 2f0718 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 2f071c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2efaac │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2efdf8 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2f0108 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -159911,15 +159911,15 @@ │ │ │ │ bne 2effe0 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0058 │ │ │ │ b 2effe0 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2efdf4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb600 │ │ │ │ mvn r4, #3 │ │ │ │ b 2efe04 │ │ │ │ @@ -159945,15 +159945,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #1424] @ 2f0720 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -159961,15 +159961,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 2f0724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2efb5c │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ @@ -160103,25 +160103,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 2f0738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f0324 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 2ebe3c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2f0498 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -160207,28 +160207,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2f0740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2efb5c │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2f0314 │ │ │ │ ldr r0, [pc, #336] @ 2f0744 │ │ │ │ @@ -160237,96 +160237,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 2f0748 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2efaac │ │ │ │ ldr r0, [pc, #296] @ 2f074c │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 2f0750 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov fp, r4 │ │ │ │ b 2f01c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 2f0224 │ │ │ │ b 2efdf8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f028c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b219c │ │ │ │ + bl 9b21bc │ │ │ │ b 2f0254 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 2eff2c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 2f0754 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f0324 │ │ │ │ ldr r0, [pc, #144] @ 2f0758 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2efb5c │ │ │ │ addseq fp, fp, r0, asr #10 │ │ │ │ addseq fp, fp, ip, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, pc, ip, ror #16 │ │ │ │ - rsbseq r3, ip, ip, asr #17 │ │ │ │ + rsbeq r8, pc, ip, lsl #17 │ │ │ │ + rsbseq r3, ip, ip, ror #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, fp, r8, lsr r3 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - @ instruction: 0x006f7f90 │ │ │ │ + strheq r7, [pc], #-240 @ │ │ │ │ andeq r1, r0, r4, asr #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, pc, r4, lsl r4 @ │ │ │ │ - strdeq r8, [pc], #-36 @ │ │ │ │ - rsbseq ip, r8, ip, lsr #5 │ │ │ │ - rsbeq r8, pc, r8, lsr #32 │ │ │ │ - rsbseq pc, lr, r8, asr #28 │ │ │ │ - @ instruction: 0x0071e194 │ │ │ │ - rsbseq pc, lr, ip, ror sp @ │ │ │ │ + rsbeq r8, pc, r4, lsr r4 @ │ │ │ │ + rsbeq r8, pc, r4, lsl r3 @ │ │ │ │ + rsbseq ip, r8, ip, asr #5 │ │ │ │ + rsbeq r8, pc, r8, asr #32 │ │ │ │ + rsbseq pc, lr, r8, ror #28 │ │ │ │ + ldrheq lr, [r1], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x007efd9c │ │ │ │ andeq r2, r0, ip, lsl #23 │ │ │ │ - rsbeq r7, pc, r8, asr lr @ │ │ │ │ - ldrdeq r7, [pc], #-200 @ │ │ │ │ - rsbeq r7, pc, ip, lsl ip @ │ │ │ │ + rsbeq r7, pc, r8, ror lr @ │ │ │ │ strdeq r7, [pc], #-200 @ │ │ │ │ - rsbeq r7, pc, r0, lsr ip @ │ │ │ │ - rsbseq fp, r8, r8, lsl lr │ │ │ │ - rsbeq r7, pc, r0, lsl #24 │ │ │ │ - rsbeq r7, pc, r4, lsl #24 │ │ │ │ - rsbeq r7, pc, ip, ror #22 │ │ │ │ + rsbeq r7, pc, ip, lsr ip @ │ │ │ │ + rsbeq r7, pc, r8, lsl sp @ │ │ │ │ + rsbeq r7, pc, r0, asr ip @ │ │ │ │ + rsbseq fp, r8, r8, lsr lr │ │ │ │ + rsbeq r7, pc, r0, lsr #24 │ │ │ │ + rsbeq r7, pc, r4, lsr #24 │ │ │ │ + rsbeq r7, pc, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 2f0c64 │ │ │ │ @@ -160488,15 +160488,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 554194 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2f0b34 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -160530,15 +160530,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -160547,15 +160547,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2f0c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2f084c │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 255430 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -160605,70 +160605,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2f0ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f0918 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 2f0cac │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2f084c │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 2f0cb0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f0918 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq sl, fp, ip, r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r7, [pc], #-172 @ │ │ │ │ + rsbeq r7, pc, ip, lsl fp @ │ │ │ │ addseq sl, fp, r0, lsl #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r2, fp, r0, lsl #6 │ │ │ │ - rsbseq sp, r1, r8, lsl #23 │ │ │ │ + rsbseq r2, fp, r0, lsr #6 │ │ │ │ + rsbseq sp, r1, r8, lsr #23 │ │ │ │ @ instruction: 0x009ba4dc │ │ │ │ - addeq r9, r3, ip, lsr r0 │ │ │ │ - @ instruction: 0x006f7998 │ │ │ │ - strdeq r6, [pc], #-236 @ │ │ │ │ + addeq r9, r3, ip, asr r0 │ │ │ │ + strheq r7, [pc], #-152 @ │ │ │ │ + rsbeq r6, pc, ip, lsl pc @ │ │ │ │ andeq r1, r0, r0, ror r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, pc, r0, lsl r8 @ │ │ │ │ - rsbeq pc, lr, r8, lsr #29 │ │ │ │ + rsbeq r7, pc, r0, lsr r8 @ │ │ │ │ + rsbeq pc, lr, r8, asr #29 │ │ │ │ strheq r3, [r0], -r8 │ │ │ │ - rsbeq r7, pc, r0, ror #15 │ │ │ │ - rsbeq r7, pc, r8, lsl r7 @ │ │ │ │ - ldrdeq r7, [pc], #-116 @ │ │ │ │ + rsbeq r7, pc, r0, lsl #16 │ │ │ │ + rsbeq r7, pc, r8, lsr r7 @ │ │ │ │ + strdeq r7, [pc], #-116 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2f0ff8 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 2f0ffc │ │ │ │ @@ -160762,22 +160762,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 2f0d8c │ │ │ │ ldr r0, [pc, #472] @ 2f101c │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 2f0dd0 │ │ │ │ ldr r0, [pc, #456] @ 2f1020 │ │ │ │ ldr r1, [pc, #456] @ 2f1024 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99bc7c │ │ │ │ + bl 99bc9c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 2f0da0 │ │ │ │ ldr r1, [pc, #432] @ 2f1028 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 508904 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -160806,26 +160806,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2f1038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f0d3c │ │ │ │ ldr r3, [pc, #264] @ 2f103c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0dd0 │ │ │ │ ldr r3, [pc, #232] @ 2f1030 │ │ │ │ @@ -160845,60 +160845,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f1040 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f0dd0 │ │ │ │ ldr r0, [pc, #132] @ 2f1044 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f0d3c │ │ │ │ ldr r0, [pc, #108] @ 2f1048 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f0dd0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, fp, r0, asr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, r0, ip, lsr #20 │ │ │ │ + rsbseq r8, r0, ip, asr #20 │ │ │ │ addseq sl, fp, r8, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r7, pc, r8, lsl #15 │ │ │ │ - rsbeq r7, pc, r8, ror r7 @ │ │ │ │ - rsbseq r8, r0, r0, lsl #19 │ │ │ │ + rsbeq r7, pc, r8, lsr #15 │ │ │ │ + @ instruction: 0x006f7798 │ │ │ │ + rsbseq r8, r0, r0, lsr #19 │ │ │ │ addseq sl, fp, r8, lsr r0 │ │ │ │ - rsbeq r7, pc, r8, lsr #13 │ │ │ │ + rsbeq r7, pc, r8, asr #13 │ │ │ │ adceq r1, fp, r4, ror #25 │ │ │ │ - ldrdeq r7, [pc], #-108 @ │ │ │ │ - rsbseq ip, sp, r4, lsr r5 │ │ │ │ + strdeq r7, [pc], #-108 @ │ │ │ │ + rsbseq ip, sp, r4, asr r5 │ │ │ │ @ instruction: 0x00002fb8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, pc, r8, asr #10 │ │ │ │ + rsbeq r7, pc, r8, ror #10 │ │ │ │ andeq r4, r0, r4, lsr #10 │ │ │ │ - rsbeq r7, pc, r8, asr #12 │ │ │ │ - ldrdeq r7, [pc], #-76 @ │ │ │ │ - rsbeq r7, pc, r4, asr r6 @ │ │ │ │ + rsbeq r7, pc, r8, ror #12 │ │ │ │ + strdeq r7, [pc], #-76 @ │ │ │ │ + rsbeq r7, pc, r4, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 2f123c │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 2f1240 │ │ │ │ @@ -161017,15 +161017,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 2f10e0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b9db8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r7, [pc], #-88 @ │ │ │ │ + ldrdeq r7, [pc], #-88 @ │ │ │ │ addseq r9, fp, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -161202,28 +161202,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb600 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2f148c │ │ │ │ b 2f1480 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b219c │ │ │ │ + bl 9b21bc │ │ │ │ b 2f1400 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb600 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb600 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f12f8 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f1498 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -161318,26 +161318,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb600 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f12f4 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f12f4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f12f4 │ │ │ │ b 2f16f0 │ │ │ │ addseq r9, fp, r0, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, pc, ip, lsr #7 │ │ │ │ + rsbeq r7, pc, ip, asr #7 │ │ │ │ addseq r9, fp, r8, lsl #22 │ │ │ │ - rsbseq ip, r6, ip, lsl r4 │ │ │ │ + rsbseq ip, r6, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 2f1b24 │ │ │ │ ldr r3, [pc, #992] @ 2f1b28 │ │ │ │ @@ -161487,28 +161487,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2f1b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb600 │ │ │ │ b 2f1808 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2f189c │ │ │ │ @@ -161544,15 +161544,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -161561,53 +161561,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 2f1b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2f17f8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 2f1b58 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2f17f8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 2f1b5c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f19d4 │ │ │ │ @ instruction: 0x009b96dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r6, [pc], #-232 @ │ │ │ │ + strdeq r6, [pc], #-232 @ │ │ │ │ addseq r9, fp, r0, asr r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, fp, r0, lsl #12 │ │ │ │ - rsbseq ip, r1, r4, ror #22 │ │ │ │ + rsbseq ip, r1, r4, lsl #23 │ │ │ │ andeq r5, r0, r0, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r4, lsr sp @ │ │ │ │ + rsbeq r6, pc, r4, asr sp @ │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ - rsbeq r6, pc, r4, asr #23 │ │ │ │ - ldrdeq r6, [pc], #-188 @ │ │ │ │ - rsbeq r6, pc, r8, asr #24 │ │ │ │ + rsbeq r6, pc, r4, ror #23 │ │ │ │ + strdeq r6, [pc], #-188 @ │ │ │ │ + rsbeq r6, pc, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 2f1ddc │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 2f1de0 │ │ │ │ @@ -161736,48 +161736,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f1e00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2f1bf8 │ │ │ │ ldr r0, [pc, #76] @ 2f1e04 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2f1bf8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, fp, r4, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r6, [pc], #-176 @ │ │ │ │ + rsbeq r6, pc, r0, lsl ip @ │ │ │ │ addseq r9, fp, r0, asr r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, fp, r0, lsl #4 │ │ │ │ andeq r4, r0, ip, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r8, lsl #20 │ │ │ │ - rsbeq r6, pc, r4, lsr #20 │ │ │ │ + rsbeq r6, pc, r8, lsr #20 │ │ │ │ + rsbeq r6, pc, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 2f2198 │ │ │ │ ldr r3, [pc, #888] @ 2f219c │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -161909,15 +161909,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -161925,15 +161925,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2f21c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2f1ed4 │ │ │ │ ldr r3, [pc, #316] @ 2f21c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1f54 │ │ │ │ @@ -161959,68 +161959,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2f21c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f1f54 │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 2f21cc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2f1ed4 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2f21d0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f1f54 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, fp, r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x006f6990 │ │ │ │ + strheq r6, [pc], #-144 @ │ │ │ │ addseq r8, fp, r0, lsl #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x006f6994 │ │ │ │ + strheq r6, [pc], #-148 @ │ │ │ │ addseq r8, fp, r8, lsr #29 │ │ │ │ andeq r4, r0, r4, ror #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r6, [pc], #-116 @ │ │ │ │ + ldrdeq r6, [pc], #-116 @ │ │ │ │ andeq r4, r0, ip, lsr #27 │ │ │ │ - @ instruction: 0x006f6790 │ │ │ │ - rsbeq r6, pc, r8, lsl r7 @ │ │ │ │ - @ instruction: 0x006f6798 │ │ │ │ + strheq r6, [pc], #-112 @ │ │ │ │ + rsbeq r6, pc, r8, lsr r7 @ │ │ │ │ + strheq r6, [pc], #-120 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 2f2514 │ │ │ │ ldr r3, [pc, #808] @ 2f2518 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -162151,30 +162151,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2f253c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f22a4 │ │ │ │ ldr r3, [pc, #248] @ 2f2540 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f236c │ │ │ │ ldr r3, [pc, #216] @ 2f2534 │ │ │ │ @@ -162193,57 +162193,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2f2544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f236c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 2f2548 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f22a4 │ │ │ │ ldr r0, [pc, #76] @ 2f254c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f236c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r4, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r4, lsl #14 │ │ │ │ + rsbeq r6, pc, r4, lsr #14 │ │ │ │ addseq r8, fp, r0, lsr #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, fp, r4, asr fp │ │ │ │ - rsbseq fp, r2, ip, asr fp │ │ │ │ + rsbseq fp, r2, ip, ror fp │ │ │ │ andeq r2, r0, ip, lsl r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, pc, ip, lsr r5 @ │ │ │ │ + rsbeq r6, pc, ip, asr r5 @ │ │ │ │ andeq r3, r0, ip, asr #11 │ │ │ │ - rsbeq r6, pc, ip, lsr r5 @ │ │ │ │ - ldrdeq r6, [pc], #-64 @ │ │ │ │ - rsbeq r6, pc, r0, lsr r5 @ │ │ │ │ + rsbeq r6, pc, ip, asr r5 @ │ │ │ │ + strdeq r6, [pc], #-64 @ │ │ │ │ + rsbeq r6, pc, r0, asr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 2f271c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 2f2720 │ │ │ │ @@ -162329,47 +162329,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2f2740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2f25d4 │ │ │ │ ldr r0, [pc, #72] @ 2f2744 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2f25d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b88b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, lr, r0, lsr #7 │ │ │ │ + rsbeq pc, lr, r0, asr #7 │ │ │ │ addseq r8, fp, r4, ror r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, fp, r0, lsl #16 │ │ │ │ andeq r1, r0, r4, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, pc, ip, ror r3 @ │ │ │ │ - @ instruction: 0x006f6398 │ │ │ │ + @ instruction: 0x006f639c │ │ │ │ + strheq r6, [pc], #-56 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -162513,15 +162513,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 2f28f8 │ │ │ │ ldr r0, [pc, #796] @ 2f2cb4 │ │ │ │ ldr r1, [pc, #796] @ 2f2cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 99bc7c │ │ │ │ + bl 99bc9c │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb600 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecfbc │ │ │ │ @@ -162544,22 +162544,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 2f2cc0 │ │ │ │ ldr r1, [pc, #688] @ 2f2cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 99bc7c │ │ │ │ + bl 99bc9c │ │ │ │ b 2f27f8 │ │ │ │ ldr r0, [pc, #664] @ 2f2cc8 │ │ │ │ ldr r1, [pc, #664] @ 2f2ccc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 99bc7c │ │ │ │ + bl 99bc9c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 2eb600 │ │ │ │ b 2f29b8 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -162616,25 +162616,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2f2ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f29ac │ │ │ │ ldr r3, [pc, #364] @ 2f2ce4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2f27e8 │ │ │ │ ldr r3, [pc, #332] @ 2f2cd8 │ │ │ │ @@ -162656,28 +162656,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2f2ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2f27e8 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -162688,51 +162688,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 2f2a5c │ │ │ │ ldr r0, [pc, #152] @ 2f2cec │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2f27e8 │ │ │ │ mov r6, r4 │ │ │ │ b 2f2aa4 │ │ │ │ ldr r0, [pc, #116] @ 2f2cf0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f29ac │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b86b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r5, [pc], #-96 @ │ │ │ │ + ldrdeq r5, [pc], #-96 @ │ │ │ │ addseq r8, fp, r4, ror #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r3, sl, r4, asr r5 │ │ │ │ - rsbeq r6, pc, r0, asr #6 │ │ │ │ + rsbseq r3, sl, r4, ror r5 │ │ │ │ + rsbeq r6, pc, r0, ror #6 │ │ │ │ adceq r0, fp, r4, lsr #3 │ │ │ │ - rsbeq r6, pc, r4, ror #3 │ │ │ │ + rsbeq r6, pc, r4, lsl #4 │ │ │ │ addseq r8, fp, r8, asr r4 │ │ │ │ adceq r0, fp, ip, lsr #2 │ │ │ │ - rsbeq r6, pc, r8, lsr r1 @ │ │ │ │ + rsbeq r6, pc, r8, asr r1 @ │ │ │ │ adceq r0, fp, ip, lsl #2 │ │ │ │ - rsbeq r6, pc, r0, lsl #3 │ │ │ │ - ldrheq r0, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r6, pc, r0, lsr #3 │ │ │ │ + ldrsbeq r0, [r6], #-184 @ 0xffffff48 @ │ │ │ │ @ instruction: 0x000035bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r8, lsr #1 │ │ │ │ + rsbeq r6, pc, r8, asr #1 │ │ │ │ @ instruction: 0x00002bb8 │ │ │ │ - strheq r5, [pc], #-232 @ │ │ │ │ - strheq r5, [pc], #-232 @ │ │ │ │ - rsbeq r5, pc, ip, asr #31 │ │ │ │ + ldrdeq r5, [pc], #-232 @ │ │ │ │ + ldrdeq r5, [pc], #-232 @ │ │ │ │ + rsbeq r5, pc, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 2f2f88 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -162862,53 +162862,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f2fac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2f2da0 │ │ │ │ ldr r0, [pc, #76] @ 2f2fb0 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2f2da0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r8, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r8, lsr pc @ │ │ │ │ + rsbeq r5, pc, r8, asr pc @ │ │ │ │ addseq r8, fp, r8, lsr #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, fp, r0, asr #32 │ │ │ │ @ instruction: 0x00004eb8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r4, asr #26 │ │ │ │ - rsbeq r5, pc, r0, ror sp @ │ │ │ │ + rsbeq r5, pc, r4, ror #26 │ │ │ │ + @ instruction: 0x006f5d90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 2f34a0 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 2f34a4 │ │ │ │ @@ -163122,28 +163122,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2f34cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2f3054 │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 255430 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -163177,69 +163177,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 2f34d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb600 │ │ │ │ b 2f3170 │ │ │ │ ldr r0, [pc, #140] @ 2f34d8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2f3054 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 2f34dc │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb600 │ │ │ │ b 2f3170 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r0, asr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r4, lsr #15 │ │ │ │ + rsbeq r5, pc, r4, asr #15 │ │ │ │ @ instruction: 0x009b7df8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r8, lr, r4, lsr lr │ │ │ │ + rsbeq r8, lr, r4, asr lr │ │ │ │ addseq r7, fp, ip, lsl #25 │ │ │ │ - rsbeq r8, lr, ip, lsl #26 │ │ │ │ + rsbeq r8, lr, ip, lsr #26 │ │ │ │ andeq r2, r0, ip, asr r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, pc, ip, asr #19 │ │ │ │ + rsbeq r5, pc, ip, ror #19 │ │ │ │ muleq r0, r4, r7 │ │ │ │ - rsbeq r5, pc, r4, ror r9 @ │ │ │ │ - rsbeq r5, pc, r4, lsl r9 @ │ │ │ │ - rsbeq r5, pc, ip, asr r9 @ │ │ │ │ + @ instruction: 0x006f5994 │ │ │ │ + rsbeq r5, pc, r4, lsr r9 @ │ │ │ │ + rsbeq r5, pc, ip, ror r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 2f3904 │ │ │ │ ldr r3, [pc, #1032] @ 2f3908 │ │ │ │ @@ -163416,15 +163416,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -163438,15 +163438,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2f3928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2f3574 │ │ │ │ ldr r3, [pc, #256] @ 2f392c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f366c │ │ │ │ @@ -163465,60 +163465,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f3930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f366c │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 2f3934 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2f3574 │ │ │ │ ldr r0, [pc, #72] @ 2f3938 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f366c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r4, lsr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r5, [pc], #-132 @ │ │ │ │ + strdeq r5, [pc], #-132 @ │ │ │ │ @ instruction: 0x009b78d4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r7, fp, r4, r7 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r5, [pc], #-92 @ │ │ │ │ + rsbeq r5, pc, ip, lsl r6 @ │ │ │ │ andeq r4, r0, r4, asr #17 │ │ │ │ - rsbeq r5, pc, r8, asr r6 @ │ │ │ │ - strheq r5, [pc], #-84 @ │ │ │ │ - rsbeq r5, pc, r4, lsr r6 @ │ │ │ │ + rsbeq r5, pc, r8, ror r6 @ │ │ │ │ + ldrdeq r5, [pc], #-84 @ │ │ │ │ + rsbeq r5, pc, r4, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 2f3df0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 2f3df4 │ │ │ │ @@ -163636,15 +163636,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 2f3b40 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -163734,28 +163734,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2f3e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f3a4c │ │ │ │ ldr r3, [pc, #292] @ 2f3e20 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f39f8 │ │ │ │ @@ -163777,65 +163777,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f3e24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2f39f8 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 2f3e28 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2f39f8 │ │ │ │ ldr r0, [pc, #96] @ 2f3e2c │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f3a4c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r0, asr #9 │ │ │ │ addseq r7, fp, r4, asr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r8, lsl #11 │ │ │ │ + rsbeq r5, pc, r8, lsr #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009b73b8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r9, r3, r0, asr #10 │ │ │ │ + rsbseq r9, r3, r0, ror #10 │ │ │ │ andeq r3, r0, ip, lsl #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r5, [pc], #-44 @ │ │ │ │ + strdeq r5, [pc], #-44 @ │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ - strheq r5, [pc], #-28 @ │ │ │ │ ldrdeq r5, [pc], #-28 @ │ │ │ │ - rsbeq r5, pc, r0, asr r2 @ │ │ │ │ + strdeq r5, [pc], #-28 @ │ │ │ │ + rsbeq r5, pc, r0, ror r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 2f40d8 │ │ │ │ ldr r3, [pc, #656] @ 2f40dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -163937,23 +163937,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2f4100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2f3eb4 │ │ │ │ ldr r3, [pc, #236] @ 2f4104 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3f20 │ │ │ │ @@ -163973,54 +163973,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2f4108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f3f20 │ │ │ │ ldr r0, [pc, #108] @ 2f410c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2f3eb4 │ │ │ │ ldr r0, [pc, #80] @ 2f4110 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f3f20 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b6fdc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq pc, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq pc, r5, r8, lsl r8 @ │ │ │ │ umullseq r6, fp, r4, pc @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq pc, fp, r0, lsl #8 │ │ │ │ + rsbseq pc, fp, r0, lsr #8 │ │ │ │ @ instruction: 0x009b6edc │ │ │ │ andeq r3, r0, ip, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r8, ror r0 @ │ │ │ │ + @ instruction: 0x006f5098 │ │ │ │ andeq r4, r0, ip, lsr #20 │ │ │ │ - rsbeq r5, pc, r0, asr #32 │ │ │ │ - rsbeq r5, pc, r0 │ │ │ │ - rsbeq r5, pc, ip, lsr r0 @ │ │ │ │ + rsbeq r5, pc, r0, rrx │ │ │ │ + rsbeq r5, pc, r0, lsr #32 │ │ │ │ + rsbeq r5, pc, ip, asr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 2f42fc │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 2f4300 │ │ │ │ @@ -164128,24 +164128,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 2f42e8 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 2f4270 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b219c │ │ │ │ + bl 9b21bc │ │ │ │ b 2f42a8 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f42cc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b6cf0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, pc, ip, lsr #12 │ │ │ │ + rsbeq r4, pc, ip, asr #12 │ │ │ │ addseq r6, fp, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 2f474c │ │ │ │ @@ -164316,27 +164316,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2f477c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb600 │ │ │ │ b 2f4404 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 2f4498 │ │ │ │ @@ -164373,15 +164373,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -164390,52 +164390,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 2f4784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f43f0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 2f4788 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f43f0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2f478c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f4604 │ │ │ │ @ instruction: 0x009b6af8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r4, lsl #27 │ │ │ │ + rsbeq r4, pc, r4, lsr #27 │ │ │ │ addseq r6, fp, r4, asr sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, fp, r4, lsl #20 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - rsbseq r9, r1, r4, lsr pc │ │ │ │ + rsbseq r9, r1, r4, asr pc │ │ │ │ andeq r2, r0, r0, asr #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r0, asr #23 │ │ │ │ + rsbeq r4, pc, r0, ror #23 │ │ │ │ andeq r3, r0, r4, ror #8 │ │ │ │ - rsbeq r4, pc, r4, asr #20 │ │ │ │ - rsbeq r4, pc, ip, ror #20 │ │ │ │ - ldrdeq r4, [pc], #-160 @ │ │ │ │ + rsbeq r4, pc, r4, ror #20 │ │ │ │ + rsbeq r4, pc, ip, lsl #21 │ │ │ │ + strdeq r4, [pc], #-160 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 2f4b98 │ │ │ │ ldr r3, [pc, #1004] @ 2f4b9c │ │ │ │ @@ -164589,26 +164589,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2f4bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb600 │ │ │ │ b 2f4878 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2f4914 │ │ │ │ @@ -164644,15 +164644,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -164661,54 +164661,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 2f4bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2f4868 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 2f4bcc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2f4868 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 2f4bd0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f4a44 │ │ │ │ addseq r6, fp, r4, ror r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r4, asr #20 │ │ │ │ + rsbeq r4, pc, r4, ror #20 │ │ │ │ addseq r6, fp, r4, ror #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, fp, r8, lsl #11 │ │ │ │ - ldrsheq r9, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r9, r1, r0, lsl fp │ │ │ │ @ instruction: 0x000036bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r4, lsr #17 │ │ │ │ + rsbeq r4, pc, r4, asr #17 │ │ │ │ andeq r2, r0, r8, lsl #22 │ │ │ │ - rsbeq r4, pc, r8, lsr #14 │ │ │ │ rsbeq r4, pc, r8, asr #14 │ │ │ │ - rsbeq r4, pc, r8, lsr #15 │ │ │ │ + rsbeq r4, pc, r8, ror #14 │ │ │ │ + rsbeq r4, pc, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 2f5034 │ │ │ │ ldr r3, [pc, #1092] @ 2f5038 │ │ │ │ @@ -164850,15 +164850,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -164867,15 +164867,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 2f5058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f4cac │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2eb05c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -164946,64 +164946,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f5064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f4d78 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 2f5068 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f4cac │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 2f506c │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f4d78 │ │ │ │ addseq r6, fp, r0, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r8, lsr #14 │ │ │ │ + rsbeq r4, pc, r8, asr #14 │ │ │ │ umullseq r6, fp, ip, r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, fp, r8, asr #2 │ │ │ │ muleq r0, r4, r5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, pc, ip, lsl r5 @ │ │ │ │ - rsbeq r3, pc, r0, lsr #4 │ │ │ │ + rsbeq r4, pc, ip, lsr r5 @ │ │ │ │ + rsbeq r3, pc, r0, asr #4 │ │ │ │ andeq r3, r0, r4, lsr #6 │ │ │ │ - rsbeq r4, pc, r8, lsr r4 @ │ │ │ │ - ldrdeq r4, [pc], #-60 @ │ │ │ │ - rsbeq r4, pc, r0, asr #8 │ │ │ │ + rsbeq r4, pc, r8, asr r4 @ │ │ │ │ + strdeq r4, [pc], #-60 @ │ │ │ │ + rsbeq r4, pc, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2f5560 │ │ │ │ ldr r3, [pc, #1236] @ 2f5564 │ │ │ │ @@ -165180,27 +165180,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 2f558c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f5174 │ │ │ │ ldr r2, [pc, #512] @ 2f5590 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -165248,28 +165248,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2f5598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2f514c │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb05c │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 2f5240 │ │ │ │ @@ -165300,44 +165300,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 2f55a0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 2f5174 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 2f55a4 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2f514c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq r5, fp, r4, sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, fp, r0, asr #26 │ │ │ │ - ldrsbeq sl, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsheq sl, [sp], #-148 @ 0xffffff6c @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, fp, r8, lsl #25 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - rsbeq r2, pc, r8, lsl #29 │ │ │ │ + rsbeq r2, pc, r8, lsr #29 │ │ │ │ andeq r3, r0, ip, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006f419c │ │ │ │ - @ instruction: 0x006ec59c │ │ │ │ + strheq r4, [pc], #-28 @ │ │ │ │ + strheq ip, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r4, lsr #32 │ │ │ │ - rsbeq r2, pc, r8, asr ip @ │ │ │ │ - rsbeq r4, pc, ip, asr #32 │ │ │ │ - rsbeq r3, pc, r0, lsr #31 │ │ │ │ + rsbeq r4, pc, r4, asr #32 │ │ │ │ + rsbeq r2, pc, r8, ror ip @ │ │ │ │ + rsbeq r4, pc, ip, rrx │ │ │ │ + rsbeq r3, pc, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 2f5760 │ │ │ │ ldr r3, [pc, #412] @ 2f5764 │ │ │ │ @@ -165374,15 +165374,15 @@ │ │ │ │ bl 2f7d84 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f5700 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 2f576c │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -165395,25 +165395,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -165442,16 +165442,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, fp, ip, asr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, r5, r8, rrx │ │ │ │ - rsbeq r3, pc, r4, asr pc @ │ │ │ │ + rsbseq lr, r5, r8, lsl #1 │ │ │ │ + rsbeq r3, pc, r4, ror pc @ │ │ │ │ addseq r5, fp, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 2f59c4 │ │ │ │ ldr r1, [pc, #568] @ 2f59c8 │ │ │ │ @@ -165495,17 +165495,17 @@ │ │ │ │ bne 2f580c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 9b11e8 │ │ │ │ + bl 9b1208 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1370 │ │ │ │ + bl 9b1390 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f58a0 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecfbc │ │ │ │ ldr r2, [pc, #372] @ 2f59d8 │ │ │ │ ldr r3, [pc, #352] @ 2f59c8 │ │ │ │ @@ -165543,15 +165543,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 2f5854 │ │ │ │ ldr r0, [pc, #224] @ 2f59dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ mov r1, #7 │ │ │ │ b 2f5854 │ │ │ │ ldr r2, [pc, #208] @ 2f59e0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f57f4 │ │ │ │ @@ -165570,49 +165570,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f59ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2f57f4 │ │ │ │ ldr r0, [pc, #72] @ 2f59f0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2f57f4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq r5, fp, r8, r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, lr, ip, lsr #18 │ │ │ │ + rsbseq sl, lr, ip, asr #18 │ │ │ │ addseq r5, fp, r8, asr r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, fp, r0, asr #11 │ │ │ │ - rsbeq r3, pc, r0, lsr sp @ │ │ │ │ + rsbeq r3, pc, r0, asr sp @ │ │ │ │ andeq r2, r0, ip, asr #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, pc, r0, asr #24 │ │ │ │ - rsbeq r3, pc, r4, asr ip @ │ │ │ │ + rsbeq r3, pc, r0, ror #24 │ │ │ │ + rsbeq r3, pc, r4, ror ip @ │ │ │ │ │ │ │ │ 002f59f4 : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f5a00 : │ │ │ │ @@ -165663,20 +165663,20 @@ │ │ │ │ bne 2f5ac8 │ │ │ │ ldr r5, [pc, #168] @ 2f5b64 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2f5ac8 │ │ │ │ ldr r5, [pc, #160] @ 2f5b68 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9b11d0 │ │ │ │ + bl 9b11f0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0888 │ │ │ │ + bl 9b08a8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b0ed8 │ │ │ │ + b 9b0ef8 │ │ │ │ ldr r5, [pc, #128] @ 2f5b6c │ │ │ │ add r5, pc, r5 │ │ │ │ b 2f5ac8 │ │ │ │ ldr r3, [pc, #120] @ 2f5b70 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -165748,41 +165748,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 2f5cb0 │ │ │ │ ldr r1, [pc, #192] @ 2f5cd0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a5cc0 │ │ │ │ + bl 9a5ce0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a53d0 │ │ │ │ + bl 9a53f0 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 2f5cc4 │ │ │ │ ldr r1, [pc, #148] @ 2f5cd4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a5cc0 │ │ │ │ + bl 9a5ce0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a53d0 │ │ │ │ + bl 9a53f0 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f5c84 │ │ │ │ ldr r1, [pc, #104] @ 2f5cd8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a5cc0 │ │ │ │ + bl 9a5ce0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a53d0 │ │ │ │ + bl 9a53f0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253648 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 253648 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -165898,15 +165898,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 254b84 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1ebc │ │ │ │ + bl 9b1edc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f6110 │ │ │ │ @@ -165936,29 +165936,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 2f61a8 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a52cc │ │ │ │ + bl 9a52ec │ │ │ │ ldr r1, [pc, #672] @ 2f61ac │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 9a52cc │ │ │ │ + bl 9a52ec │ │ │ │ ldr r1, [pc, #648] @ 2f61b0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a52cc │ │ │ │ + bl 9a52ec │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -165972,15 +165972,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 253648 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #536] @ 2f61b4 │ │ │ │ ldr r3, [pc, #504] @ 2f6198 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -166002,15 +166002,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 2f61c4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f5b8c │ │ │ │ mov r7, #1 │ │ │ │ b 2f5f74 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 2539e4 │ │ │ │ @@ -166021,15 +166021,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 2f61d4 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2f600c │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 2f6160 │ │ │ │ ldr r3, [pc, #360] @ 2f61d8 │ │ │ │ ldr r2, [pc, #360] @ 2f61dc │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -166037,64 +166037,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 2f61e4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2f600c │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 2f61e8 │ │ │ │ ldr r2, [pc, #316] @ 2f61ec │ │ │ │ ldr r1, [pc, #316] @ 2f61f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 2f61f4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2f600c │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 2f61f8 │ │ │ │ ldr r2, [pc, #276] @ 2f61fc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 2f6200 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 2f6204 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2f600c │ │ │ │ ldr r1, [pc, #240] @ 2f6208 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a4f8 │ │ │ │ + bl 99a518 │ │ │ │ b 2f600c │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 2f620c │ │ │ │ ldr r2, [pc, #216] @ 2f6210 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 2f6214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 2f6218 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 2f600c │ │ │ │ ldr r1, [pc, #180] @ 2f621c │ │ │ │ add r1, pc, r1 │ │ │ │ b 2f6068 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2f6220 │ │ │ │ ldr r1, [pc, #168] @ 2f6224 │ │ │ │ @@ -166105,48 +166105,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r5, fp, r0, lsr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, fp, r4, lsl #2 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq ip, sl, r0, ror #25 │ │ │ │ + rsbseq ip, sl, r0, lsl #26 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ addseq r4, fp, r8, lsl #29 │ │ │ │ - addeq r3, r3, r4, lsr sl │ │ │ │ - rsbeq r3, pc, r0, lsl #15 │ │ │ │ - rsbeq r1, pc, ip, ror #17 │ │ │ │ + addeq r3, r3, r4, asr sl │ │ │ │ + rsbeq r3, pc, r0, lsr #15 │ │ │ │ + rsbeq r1, pc, ip, lsl #18 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - addeq r3, r3, ip, ror #19 │ │ │ │ - strdeq r3, [pc], #-100 @ │ │ │ │ - rsbeq r1, pc, ip, lsr #17 │ │ │ │ + addeq r3, r3, ip, lsl #20 │ │ │ │ + rsbeq r3, pc, r4, lsl r7 @ │ │ │ │ + rsbeq r1, pc, ip, asr #17 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - addeq r3, r3, r8, lsr #19 │ │ │ │ - strdeq r3, [pc], #-84 @ │ │ │ │ - rsbeq r1, pc, r0, ror #16 │ │ │ │ + addeq r3, r3, r8, asr #19 │ │ │ │ + rsbeq r3, pc, r4, lsl r6 @ │ │ │ │ + rsbeq r1, pc, r0, lsl #17 │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - addeq r3, r3, r0, ror r9 │ │ │ │ - rsbeq r3, pc, ip, lsl r6 @ │ │ │ │ - rsbeq r1, pc, r4, lsr #16 │ │ │ │ + umulleq r3, r3, r0, r9 @ │ │ │ │ + rsbeq r3, pc, ip, lsr r6 @ │ │ │ │ + rsbeq r1, pc, r4, asr #16 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - addeq r3, r3, r4, lsr r9 │ │ │ │ - rsbeq r3, pc, r0, ror #12 │ │ │ │ - rsbeq r1, pc, ip, ror #15 │ │ │ │ + addeq r3, r3, r4, asr r9 │ │ │ │ + rsbeq r3, pc, r0, lsl #13 │ │ │ │ + rsbeq r1, pc, ip, lsl #16 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - strdeq r3, [pc], #-80 @ │ │ │ │ - addeq r3, r3, r4, ror #17 │ │ │ │ - rsbeq r3, pc, r4, ror #10 │ │ │ │ - @ instruction: 0x006f179c │ │ │ │ + rsbeq r3, pc, r0, lsl r6 @ │ │ │ │ + addeq r3, r3, r4, lsl #18 │ │ │ │ + rsbeq r3, pc, r4, lsl #11 │ │ │ │ + strheq r1, [pc], #-124 @ │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - rsbeq sl, lr, r0, ror r8 │ │ │ │ - addeq r3, r3, r8, lsr #17 │ │ │ │ - rsbeq r1, pc, ip, ror #14 │ │ │ │ - ldrdeq r3, [pc], #-68 @ │ │ │ │ + @ instruction: 0x006ea890 │ │ │ │ + addeq r3, r3, r8, asr #17 │ │ │ │ + rsbeq r1, pc, ip, lsl #15 │ │ │ │ + strdeq r3, [pc], #-68 @ │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 002f6230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -166164,31 +166164,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 255178 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 2f62a0 │ │ │ │ - bl 9afdf0 │ │ │ │ + bl 9afe10 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98e244 │ │ │ │ + bl 98e264 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f6288 │ │ │ │ ldr r0, [pc, #128] @ 2f6328 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b0888 │ │ │ │ - bl 9b0ed8 │ │ │ │ + bl 9b08a8 │ │ │ │ + bl 9b0ef8 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f62d8 │ │ │ │ - bl 9afdf0 │ │ │ │ + bl 9afe10 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98e244 │ │ │ │ + bl 98e264 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f62c0 │ │ │ │ ldr r2, [pc, #76] @ 2f632c │ │ │ │ ldr r3, [pc, #64] @ 2f6324 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -166221,43 +166221,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 2f6410 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #172] @ 2f641c │ │ │ │ ldr r2, [pc, #172] @ 2f6420 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2f63f4 │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -166268,15 +166268,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f63d4 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f63d8 │ │ │ │ @ instruction: 0x009b4ad4 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r1, pc, r8, ror #15 │ │ │ │ + rsbeq r1, pc, r8, lsl #16 │ │ │ │ │ │ │ │ 002f6424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -166296,28 +166296,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 2f6824 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #960] @ 2f6854 │ │ │ │ ldr r2, [pc, #960] @ 2f6858 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -166470,22 +166470,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f67d8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 2f6868 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2ec770 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r2, [pc, #260] @ 2f686c │ │ │ │ ldr r3, [pc, #224] @ 2f684c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -166510,19 +166510,19 @@ │ │ │ │ bl 25333c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 2f661c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9b1a08 │ │ │ │ + bl 9b1a28 │ │ │ │ b 2f6744 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9b14ec │ │ │ │ + bl 9b150c │ │ │ │ b 2f6534 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 2f6704 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -166540,19 +166540,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 2f6704 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b49dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009b49b4 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r1, pc, r8, asr #13 │ │ │ │ + rsbeq r1, pc, r8, ror #13 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r1, pc, r0, lsl #22 │ │ │ │ - rsbseq pc, r9, ip, asr r8 @ │ │ │ │ - rsbeq r1, pc, r8, ror #17 │ │ │ │ + rsbeq r1, pc, r0, lsr #22 │ │ │ │ + rsbseq pc, r9, ip, ror r8 @ │ │ │ │ + rsbeq r1, pc, r8, lsl #18 │ │ │ │ @ instruction: 0x009b46bc │ │ │ │ │ │ │ │ 002f6870 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166560,55 +166560,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 2f6938 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2f692c │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #144] @ 2f693c │ │ │ │ ldr r2, [pc, #144] @ 2f6940 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 2f690c │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 2f6910 │ │ │ │ umullseq r4, fp, r4, r5 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r1, pc, r8, lsr #5 │ │ │ │ + rsbeq r1, pc, r8, asr #5 │ │ │ │ │ │ │ │ 002f6944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -166624,42 +166624,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #92] @ 2f6a00 │ │ │ │ ldr r2, [pc, #92] @ 2f6a04 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9b0f38 │ │ │ │ + b 9b0f58 │ │ │ │ addseq r4, fp, r4, asr #9 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strheq r1, [pc], #-16 @ │ │ │ │ + ldrdeq r1, [pc], #-16 @ │ │ │ │ │ │ │ │ 002f6a08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -166673,40 +166673,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #84] @ 2f6ab4 │ │ │ │ ldr r2, [pc, #84] @ 2f6ab8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b0f38 │ │ │ │ + b 9b0f58 │ │ │ │ @ instruction: 0x009b43fc │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strdeq r1, [pc], #-4 @ │ │ │ │ + rsbeq r1, pc, r4, lsl r1 @ │ │ │ │ │ │ │ │ 002f6abc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -166744,43 +166744,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 2f6c98 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #348] @ 2f6cd0 │ │ │ │ ldr r2, [pc, #348] @ 2f6cd4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f6c2c │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6c88 │ │ │ │ ldr r2, [pc, #228] @ 2f6cd8 │ │ │ │ ldr r3, [pc, #208] @ 2f6cc8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -166812,38 +166812,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f6ca8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec770 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f6bec │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f6bec │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f6b68 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f6c70 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6bec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, fp, r8, asr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009b42f8 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r4, ror #31 │ │ │ │ + rsbeq r1, pc, r4 │ │ │ │ addseq r4, fp, r0, lsr r2 │ │ │ │ │ │ │ │ 002f6cdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166855,37 +166855,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 2f6e4c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 2f6e1c │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r2, [pc, #304] @ 2f6e58 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2f6e5c │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f6dcc │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6e2c │ │ │ │ ldr r3, [pc, #212] @ 2f6e60 │ │ │ │ ldr r2, [pc, #212] @ 2f6e64 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -166901,15 +166901,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6e3c │ │ │ │ cmp r8, #0 │ │ │ │ beq 2f6d84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -166921,28 +166921,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecbdc │ │ │ │ b 2f6dac │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f6d1c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f6d84 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f6de8 │ │ │ │ mvn r6, #3 │ │ │ │ b 2f6db0 │ │ │ │ addseq r4, fp, r8, lsr #2 │ │ │ │ - rsbeq r0, pc, r4, lsr lr @ │ │ │ │ + rsbeq r0, pc, r4, asr lr @ │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ │ │ │ │ 002f6e68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -166952,40 +166952,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2f6f40 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f6f38 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r2, [pc, #160] @ 2f6f44 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2f6f48 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f6efc │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f6f1c │ │ │ │ ldr r3, [pc, #60] @ 2f6f4c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -166995,15 +166995,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6f1c │ │ │ │ umullseq r3, fp, ip, pc @ │ │ │ │ - strheq r0, [pc], #-204 @ │ │ │ │ + ldrdeq r0, [pc], #-204 @ │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ │ │ │ │ 002f6f50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167021,76 +167021,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 2f7010 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f704c │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #228] @ 2f7094 │ │ │ │ ldr r2, [pc, #228] @ 2f7098 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f702c │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f705c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7010 │ │ │ │ b 2f705c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f6fa4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7010 │ │ │ │ @ instruction: 0x009b3eb4 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r8, lsr #23 │ │ │ │ + rsbeq r0, pc, r8, asr #23 │ │ │ │ │ │ │ │ 002f709c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167101,71 +167101,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f71ac │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f7170 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #208] @ 2f71b8 │ │ │ │ ldr r2, [pc, #208] @ 2f71bc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7144 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7180 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f70dc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7154 │ │ │ │ addseq r3, fp, r8, ror #26 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r0, ror sl @ │ │ │ │ + @ instruction: 0x006f0a90 │ │ │ │ │ │ │ │ 002f71c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -167174,49 +167174,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 2f72b4 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #188] @ 2f72c0 │ │ │ │ ldr r2, [pc, #188] @ 2f72c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f7278 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 2f725c │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f709c │ │ │ │ @@ -167225,15 +167225,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 2f725c │ │ │ │ mvn r4, #3 │ │ │ │ b 2f725c │ │ │ │ addseq r3, fp, r8, asr #24 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r0, asr r9 @ │ │ │ │ + rsbeq r0, pc, r0, ror r9 @ │ │ │ │ │ │ │ │ 002f72c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167245,38 +167245,38 @@ │ │ │ │ bne 2f7440 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f7420 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r2, [pc, #308] @ 2f744c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2f7450 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2f73d0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f73c0 │ │ │ │ ldr r3, [pc, #212] @ 2f7454 │ │ │ │ ldr r2, [pc, #212] @ 2f7458 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -167292,19 +167292,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f7378 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7430 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f7378 │ │ │ │ mov r0, r6 │ │ │ │ @@ -167316,24 +167316,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecbdc │ │ │ │ b 2f73a0 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f730c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f73ec │ │ │ │ mvn r6, #3 │ │ │ │ b 2f73a4 │ │ │ │ addseq r3, fp, r0, asr #22 │ │ │ │ - rsbeq r0, pc, r4, asr #16 │ │ │ │ + rsbeq r0, pc, r4, ror #16 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ │ │ │ │ 002f745c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -167378,28 +167378,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2f76a4 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r2, [pc, #508] @ 2f7720 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 2f7724 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, sl │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -167409,15 +167409,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f7618 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7694 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f75d8 │ │ │ │ ldr r3, [pc, #368] @ 2f7728 │ │ │ │ @@ -167469,54 +167469,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ec770 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f75a8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f75a8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b219c │ │ │ │ + bl 9b21bc │ │ │ │ b 2f7518 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ec770 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f75d8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f75d8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecbdc │ │ │ │ b 2f75d8 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 2ecb24 │ │ │ │ b 2f767c │ │ │ │ mvn r7, #3 │ │ │ │ b 2f75d8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, fp, r0, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, fp, r4, ror r9 │ │ │ │ - rsbeq r0, pc, r8, lsr r6 @ │ │ │ │ + rsbeq r0, pc, r8, asr r6 @ │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ addseq r3, fp, r4, asr #16 │ │ │ │ │ │ │ │ 002f7734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -167527,40 +167527,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2f780c │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f7804 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r2, [pc, #160] @ 2f7810 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2f7814 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f77c8 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f77e8 │ │ │ │ ldr r3, [pc, #60] @ 2f7818 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -167570,15 +167570,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f77e8 │ │ │ │ @ instruction: 0x009b36d0 │ │ │ │ - strdeq r0, [pc], #-48 @ │ │ │ │ + rsbeq r0, pc, r0, lsl r4 @ │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ │ │ │ │ 002f781c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167588,54 +167588,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f78dc │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #140] @ 2f78e8 │ │ │ │ ldr r2, [pc, #140] @ 2f78ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f78bc │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f78c0 │ │ │ │ addseq r3, fp, r8, ror #11 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strdeq r0, [pc], #-40 @ │ │ │ │ + rsbeq r0, pc, r8, lsl r3 @ │ │ │ │ │ │ │ │ 002f78f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -167647,72 +167647,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f7a08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f79cc │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #212] @ 2f7a14 │ │ │ │ ldr r2, [pc, #212] @ 2f7a18 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f79a0 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f79dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f7934 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f79b0 │ │ │ │ addseq r3, fp, r4, lsl r5 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r8, lsl r2 @ │ │ │ │ + rsbeq r0, pc, r8, lsr r2 @ │ │ │ │ │ │ │ │ 002f7a1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -167724,56 +167724,56 @@ │ │ │ │ bne 2f7af4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 507c1c │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #148] @ 2f7b00 │ │ │ │ ldr r2, [pc, #148] @ 2f7b04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7ad4 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7ad8 │ │ │ │ addseq r3, fp, r4, ror #7 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r8, ror #1 │ │ │ │ + rsbeq r0, pc, r8, lsl #2 │ │ │ │ │ │ │ │ 002f7b08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -167785,56 +167785,56 @@ │ │ │ │ bne 2f7be0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 507c1c │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #148] @ 2f7bec │ │ │ │ ldr r2, [pc, #148] @ 2f7bf0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7bc0 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7bc4 │ │ │ │ @ instruction: 0x009b32f8 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strdeq pc, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r0, pc, ip, lsl r0 @ │ │ │ │ │ │ │ │ 002f7bf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167845,31 +167845,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f7d70 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 2f7d48 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #316] @ 2f7d7c │ │ │ │ ldr r2, [pc, #316] @ 2f7d80 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 255b08 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -167880,15 +167880,15 @@ │ │ │ │ blt 2f7cec │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 2f7d58 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7d1c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -167898,45 +167898,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 253648 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7cd0 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f7c34 │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 253648 │ │ │ │ mov r0, r9 │ │ │ │ bl 255b08 │ │ │ │ mov r2, r0 │ │ │ │ b 2f7c84 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7cd0 │ │ │ │ addseq r3, fp, r0, lsl r2 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r8, lsl pc @ │ │ │ │ + rsbeq pc, lr, r8, lsr pc @ │ │ │ │ │ │ │ │ 002f7d84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167947,71 +167947,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f7e94 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f7e58 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #208] @ 2f7ea0 │ │ │ │ ldr r2, [pc, #208] @ 2f7ea4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7e2c │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7e68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f7dc4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7e3c │ │ │ │ addseq r3, fp, r0, lsl #1 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r8, lsl #27 │ │ │ │ + rsbeq pc, lr, r8, lsr #27 │ │ │ │ │ │ │ │ 002f7ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -168040,41 +168040,41 @@ │ │ │ │ bne 2f8008 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ec72c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7fe8 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #228] @ 2f8020 │ │ │ │ ldr r2, [pc, #228] @ 2f8024 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7f98 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7ff8 │ │ │ │ ldr r2, [pc, #120] @ 2f8028 │ │ │ │ ldr r3, [pc, #100] @ 2f8018 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -168088,28 +168088,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f7f30 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f7fa8 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7fa8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, ip, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, fp, r8, lsl pc │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, ip, lsl ip @ │ │ │ │ + rsbeq pc, lr, ip, lsr ip @ │ │ │ │ addseq r2, fp, r4, ror lr │ │ │ │ │ │ │ │ 002f802c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168121,71 +168121,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f813c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f8100 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #208] @ 2f8148 │ │ │ │ ldr r2, [pc, #208] @ 2f814c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f80d4 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8110 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f806c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f80e4 │ │ │ │ @ instruction: 0x009b2dd8 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r0, ror #21 │ │ │ │ + rsbeq pc, lr, r0, lsl #22 │ │ │ │ │ │ │ │ 002f8150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168216,41 +168216,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 2ec72c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 2f8298 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #228] @ 2f82d0 │ │ │ │ ldr r2, [pc, #228] @ 2f82d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8248 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f82a8 │ │ │ │ ldr r2, [pc, #120] @ 2f82d8 │ │ │ │ ldr r3, [pc, #100] @ 2f82c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -168264,28 +168264,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f81e0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f8258 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8258 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b2cb4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, fp, r8, lsl #25 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, ip, ror #18 │ │ │ │ + rsbeq pc, lr, ip, lsl #19 │ │ │ │ addseq r2, fp, r4, asr #23 │ │ │ │ │ │ │ │ 002f82dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168298,72 +168298,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f83f4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f83b8 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #212] @ 2f8400 │ │ │ │ ldr r2, [pc, #212] @ 2f8404 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f838c │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f83c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f8320 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f839c │ │ │ │ addseq r2, fp, r8, lsr #22 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, ip, lsr #16 │ │ │ │ + rsbeq pc, lr, ip, asr #16 │ │ │ │ │ │ │ │ 002f8408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168403,43 +168403,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f85ec │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #348] @ 2f8624 │ │ │ │ ldr r2, [pc, #348] @ 2f8628 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f8580 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f85dc │ │ │ │ ldr r2, [pc, #228] @ 2f862c │ │ │ │ ldr r3, [pc, #208] @ 2f861c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -168471,38 +168471,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f85fc │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec770 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f8540 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f8540 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f84bc │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f85c4 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8540 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b29fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, fp, ip, lsr #19 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - @ instruction: 0x006ef690 │ │ │ │ + strheq pc, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0x009b28dc │ │ │ │ │ │ │ │ 002f8630 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168513,69 +168513,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f8734 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f86f8 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr ip, [pc, #200] @ 2f8740 │ │ │ │ ldr r2, [pc, #200] @ 2f8744 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f86cc │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8708 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f866c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f86dc │ │ │ │ @ instruction: 0x009b27d4 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r0, ror #9 │ │ │ │ + rsbeq pc, lr, r0, lsl #10 │ │ │ │ │ │ │ │ 002f8748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -168587,72 +168587,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f8860 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f8824 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #212] @ 2f886c │ │ │ │ ldr r2, [pc, #212] @ 2f8870 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f87f8 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f878c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8808 │ │ │ │ @ instruction: 0x009b26bc │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r0, asr #7 │ │ │ │ + rsbeq pc, lr, r0, ror #7 │ │ │ │ │ │ │ │ 002f8874 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -168660,53 +168660,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2f8930 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #136] @ 2f893c │ │ │ │ ldr r2, [pc, #136] @ 2f8940 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8910 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8914 │ │ │ │ umullseq r2, fp, r0, r5 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r0, lsr #5 │ │ │ │ + rsbeq pc, lr, r0, asr #5 │ │ │ │ │ │ │ │ 002f8944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -168715,29 +168715,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 2f8a14 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #152] @ 2f8a20 │ │ │ │ ldr r2, [pc, #152] @ 2f8a24 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -168745,27 +168745,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f89f4 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f89f8 │ │ │ │ addseq r2, fp, r4, asr #9 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, ip, asr #3 │ │ │ │ + rsbeq pc, lr, ip, ror #3 │ │ │ │ │ │ │ │ 002f8a28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168804,44 +168804,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2f8c0c │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #356] @ 2f8c48 │ │ │ │ ldr r2, [pc, #356] @ 2f8c4c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, sl │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f8ba0 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8bfc │ │ │ │ ldr r2, [pc, #232] @ 2f8c50 │ │ │ │ ldr r3, [pc, #208] @ 2f8c3c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -168873,39 +168873,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f8c1c │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec770 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f8b60 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ b 2f8b60 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f8ad8 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f8be4 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8b60 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b23dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, fp, ip, lsl #7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r4, ror r0 @ │ │ │ │ + @ instruction: 0x006ef094 │ │ │ │ @ instruction: 0x009b22bc │ │ │ │ │ │ │ │ 002f8c54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168931,42 +168931,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 2f8d88 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #188] @ 2f8d94 │ │ │ │ ldr r2, [pc, #188] @ 2f8d98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8d38 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -168982,34 +168982,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8c98 │ │ │ │ addseq r2, fp, ip, lsr #3 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, ip, ror lr │ │ │ │ - b 9b0ed8 │ │ │ │ + @ instruction: 0x006eee9c │ │ │ │ + b 9b0ef8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9b0ed8 │ │ │ │ + bl 9b0ef8 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002f8dc4 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 2f8de0 │ │ │ │ ldr r0, [pc, #16] @ 2f8de4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 9b32ec │ │ │ │ + b 9b330c │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 002f8de8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -169023,72 +169023,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f8f00 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f8ec4 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #212] @ 2f8f0c │ │ │ │ ldr r2, [pc, #212] @ 2f8f10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8e98 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8ed4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f8e2c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8ea8 │ │ │ │ addseq r2, fp, ip, lsl r0 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r0, lsr #26 │ │ │ │ + rsbeq lr, lr, r0, asr #26 │ │ │ │ │ │ │ │ 002f8f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -169100,74 +169100,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2f9034 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f8ff8 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #220] @ 2f9040 │ │ │ │ ldr r2, [pc, #220] @ 2f9044 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8fcc │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f9008 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f8f58 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8fdc │ │ │ │ @ instruction: 0x009b1ef0 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strdeq lr, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq lr, lr, r4, lsl ip │ │ │ │ │ │ │ │ 002f9048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -169179,29 +169179,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2f9170 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f9134 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #228] @ 2f917c │ │ │ │ ldr r2, [pc, #228] @ 2f9180 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -169210,45 +169210,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f9108 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f9144 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f908c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f9118 │ │ │ │ @ instruction: 0x009b1dbc │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r0, asr #21 │ │ │ │ + rsbeq lr, lr, r0, ror #21 │ │ │ │ │ │ │ │ 002f9184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -169259,71 +169259,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f9294 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f9258 │ │ │ │ - bl 9b2a18 │ │ │ │ + bl 9b2a38 │ │ │ │ ldr r3, [pc, #208] @ 2f92a0 │ │ │ │ ldr r2, [pc, #208] @ 2f92a4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9aeee0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9aef00 │ │ │ │ + bl 9b0f58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f922c │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b0f38 │ │ │ │ + bl 9b0f58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f9268 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1f0c │ │ │ │ + bl 9b1f2c │ │ │ │ b 2f91c4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b2064 │ │ │ │ + bl 9b2084 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f923c │ │ │ │ addseq r1, fp, r0, lsl #25 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r8, lsl #19 │ │ │ │ + rsbeq lr, lr, r8, lsr #19 │ │ │ │ │ │ │ │ 002f92a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -169345,15 +169345,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r0, [pc], #-64 @ │ │ │ │ + rsbeq r0, pc, r0, lsl r5 @ │ │ │ │ │ │ │ │ 002f9318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -169374,15 +169374,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, pc, r0, lsl #9 │ │ │ │ + rsbeq r0, pc, r0, lsr #9 │ │ │ │ │ │ │ │ 002f9384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -169401,15 +169401,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, pc, r4, lsl r4 @ │ │ │ │ + rsbeq r0, pc, r4, lsr r4 @ │ │ │ │ │ │ │ │ 002f93e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -169434,82 +169434,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, pc, r8, lsr #7 │ │ │ │ + rsbeq r0, pc, r8, asr #7 │ │ │ │ │ │ │ │ 002f9464 : │ │ │ │ b 254e84 │ │ │ │ │ │ │ │ 002f9468 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2f9498 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ @ instruction: 0x008d07bc │ │ │ │ │ │ │ │ 002f949c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 2f9548 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 2f954c │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #132] @ 2f9550 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f9528 │ │ │ │ ldr r2, [pc, #92] @ 2f9554 │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r0, pc, r8, lsr #6 │ │ │ │ - addeq r0, r3, r4, lsr r6 │ │ │ │ - strdeq r0, [pc], #-36 @ │ │ │ │ - rsbeq r0, pc, r0, lsl #6 │ │ │ │ + rsbeq r0, pc, r8, asr #6 │ │ │ │ + addeq r0, r3, r4, asr r6 │ │ │ │ + rsbeq r0, pc, r4, lsl r3 @ │ │ │ │ + rsbeq r0, pc, r0, lsr #6 │ │ │ │ │ │ │ │ 002f9558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -169524,59 +169524,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 2f9650 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #160] @ 2f9654 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f9620 │ │ │ │ ldr sl, [pc, #136] @ 2f9658 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2f9620 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f9590 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r0, r3, ip, ror r5 │ │ │ │ - rsbeq r0, lr, r0, lsr pc │ │ │ │ - rsbseq r9, r2, r8, ror #2 │ │ │ │ - rsbeq r0, pc, r4, ror r2 @ │ │ │ │ - rsbeq r0, pc, r8, ror #4 │ │ │ │ + umulleq r0, r3, ip, r5 │ │ │ │ + rsbeq r0, lr, r0, asr pc │ │ │ │ + rsbseq r9, r2, r8, lsl #3 │ │ │ │ + @ instruction: 0x006f0294 │ │ │ │ + rsbeq r0, pc, r8, lsl #5 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -169743,21 +169743,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 2f9928 │ │ │ │ ldr r0, [pc, #40] @ 2f992c │ │ │ │ ldr r2, [pc, #40] @ 2f9930 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ + addeq r0, r3, r8, lsr #5 │ │ │ │ + @ instruction: 0x006eff9c │ │ │ │ + rsbeq pc, lr, ip, lsr #31 │ │ │ │ + andeq r0, r0, sl, lsl r6 │ │ │ │ addeq r0, r3, r8, lsl #5 │ │ │ │ rsbeq pc, lr, ip, ror pc @ │ │ │ │ - rsbeq pc, lr, ip, lsl #31 │ │ │ │ - andeq r0, r0, sl, lsl r6 │ │ │ │ - addeq r0, r3, r8, ror #4 │ │ │ │ - rsbeq pc, lr, ip, asr pc @ │ │ │ │ - rsbeq pc, lr, r8, ror pc @ │ │ │ │ + @ instruction: 0x006eff98 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -169781,18 +169781,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2f99b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbeq pc, lr, ip, lsr #30 │ │ │ │ - ldrdeq r0, [r3], r8 │ │ │ │ - rsbeq pc, lr, ip, asr #29 │ │ │ │ - strdeq pc, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq pc, lr, ip, asr #30 │ │ │ │ + strdeq r0, [r3], r8 │ │ │ │ + rsbeq pc, lr, ip, ror #29 │ │ │ │ + rsbeq pc, lr, r4, lsl pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 2f9bb8 │ │ │ │ @@ -169914,19 +169914,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r1, fp, r0, asr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, pc, ip, lsr #27 │ │ │ │ + rsbeq r9, pc, ip, asr #27 │ │ │ │ addseq r1, fp, r4, asr r3 │ │ │ │ - addeq pc, r2, ip, asr #31 │ │ │ │ - rsbeq pc, lr, r0, asr #25 │ │ │ │ - rsbeq pc, lr, r8, lsl #26 │ │ │ │ + addeq pc, r2, ip, ror #31 │ │ │ │ + rsbeq pc, lr, r0, ror #25 │ │ │ │ + rsbeq pc, lr, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 2f9c68 │ │ │ │ ldr r3, [pc, #120] @ 2f9c6c │ │ │ │ @@ -169958,15 +169958,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, fp, r4, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, r9, r4, lsl #4 │ │ │ │ + rsbseq ip, r9, r4, lsr #4 │ │ │ │ addseq r1, fp, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 2f9d78 │ │ │ │ @@ -170027,17 +170027,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq r1, fp, r0, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, fp, r8, lsl r1 │ │ │ │ - addeq pc, r2, r8, lsl lr @ │ │ │ │ - rsbeq pc, lr, ip, ror fp @ │ │ │ │ - rsbeq pc, lr, r8, lsl #22 │ │ │ │ + addeq pc, r2, r8, lsr lr @ │ │ │ │ + @ instruction: 0x006efb9c │ │ │ │ + rsbeq pc, lr, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 2f9ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -170768,17 +170768,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r0, fp, r4, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009b05b8 │ │ │ │ - @ instruction: 0x0082f2b0 │ │ │ │ - rsbeq lr, lr, r0, lsr #31 │ │ │ │ - rsbeq pc, lr, ip, lsl r0 @ │ │ │ │ + ldrdeq pc, [r2], r0 │ │ │ │ + rsbeq lr, lr, r0, asr #31 │ │ │ │ + rsbeq pc, lr, ip, lsr r0 @ │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 002fa8f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170815,17 +170815,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fa9a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq r8, sl, r0, asr r2 │ │ │ │ - strdeq pc, [r2], r4 │ │ │ │ - rsbeq lr, lr, r4, ror #29 │ │ │ │ - rsbeq lr, lr, ip, ror pc │ │ │ │ + addeq pc, r2, r4, lsl r2 @ │ │ │ │ + rsbeq lr, lr, r4, lsl #30 │ │ │ │ + @ instruction: 0x006eef9c │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 002fa9a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170982,18 +170982,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 2fac30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ addseq r0, fp, r4, lsl #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq pc, [r2], ip │ │ │ │ + addeq pc, r2, ip, lsl r1 @ │ │ │ │ addseq r0, fp, ip, lsr #6 │ │ │ │ - addeq lr, r2, r0, ror pc │ │ │ │ - rsbeq lr, lr, ip, asr ip │ │ │ │ + umulleq lr, r2, r0, pc @ │ │ │ │ + rsbeq lr, lr, ip, ror ip │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2fad40 │ │ │ │ @@ -171811,15 +171811,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r7, sl, r8, ror #5 │ │ │ │ - rsbseq sl, r9, r4, ror #10 │ │ │ │ + rsbseq sl, r9, r4, lsl #11 │ │ │ │ │ │ │ │ 002fb8e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -171856,17 +171856,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fb99c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq r7, sl, r0, asr #4 │ │ │ │ - strdeq lr, [r2], r8 │ │ │ │ - rsbeq sp, lr, r8, ror #29 │ │ │ │ - rsbeq sp, lr, ip, lsl #31 │ │ │ │ + addeq lr, r2, r8, lsl r2 │ │ │ │ + rsbeq sp, lr, r8, lsl #30 │ │ │ │ + rsbeq sp, lr, ip, lsr #31 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 002fb9a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172642,15 +172642,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r6, sl, r8, ror r6 │ │ │ │ - ldrsheq r9, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r9, r9, ip, lsl r9 │ │ │ │ │ │ │ │ 002fc53c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -172680,15 +172680,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strdeq r6, [sl], r4 @ │ │ │ │ - rsbseq r9, r9, r8, ror r8 │ │ │ │ + @ instruction: 0x00799898 │ │ │ │ │ │ │ │ 002fc5cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -172722,15 +172722,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r0, ror #10 │ │ │ │ - rsbseq r9, r9, r4, ror #15 │ │ │ │ + rsbseq r9, r9, r4, lsl #16 │ │ │ │ │ │ │ │ 002fc66c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172767,15 +172767,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x00aa64b4 │ │ │ │ - rsbseq r9, r9, r4, asr #14 │ │ │ │ + rsbseq r9, r9, r4, ror #14 │ │ │ │ │ │ │ │ 002fc718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172815,15 +172815,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r8, lsl #8 │ │ │ │ - @ instruction: 0x00799698 │ │ │ │ + ldrheq r9, [r9], #-104 @ 0xffffff98 @ │ │ │ │ │ │ │ │ 002fc7d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172866,15 +172866,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r0, asr r3 │ │ │ │ - rsbseq r9, r9, r0, ror #11 │ │ │ │ + rsbseq r9, r9, r0, lsl #12 │ │ │ │ │ │ │ │ 002fc894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172920,15 +172920,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, ip, lsl #5 │ │ │ │ - rsbseq r9, r9, ip, lsl r5 │ │ │ │ + rsbseq r9, r9, ip, lsr r5 │ │ │ │ │ │ │ │ 002fc964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -173197,19 +173197,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq lr, sl, ip, lsl #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r6, sl, ip, ror #2 │ │ │ │ - rsbseq r9, r9, r0, lsl r1 │ │ │ │ + rsbseq r9, r9, r0, lsr r1 │ │ │ │ addseq lr, sl, r8, ror #1 │ │ │ │ - addeq ip, r2, r4, ror #27 │ │ │ │ - ldrdeq ip, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq ip, lr, r4, lsl #23 │ │ │ │ + addeq ip, r2, r4, lsl #28 │ │ │ │ + strdeq ip, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq ip, lr, r4, lsr #23 │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 002fcdc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173447,17 +173447,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq sp, sl, r0, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, sl, r0, asr #22 │ │ │ │ addseq sp, sl, r4, lsl sp │ │ │ │ - addeq ip, r2, r0, lsl sl │ │ │ │ - rsbeq ip, lr, r0, lsl #14 │ │ │ │ - rsbeq ip, lr, r8, asr #15 │ │ │ │ + addeq ip, r2, r0, lsr sl │ │ │ │ + rsbeq ip, lr, r0, lsr #14 │ │ │ │ + rsbeq ip, lr, r8, ror #15 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002fd194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173630,17 +173630,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009adafc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, sl, r4, lsl #16 │ │ │ │ addseq sp, sl, r8, asr #20 │ │ │ │ - addeq ip, r2, r4, asr #14 │ │ │ │ - rsbeq ip, lr, r4, lsr r4 │ │ │ │ - rsbeq ip, lr, ip, lsl #10 │ │ │ │ + addeq ip, r2, r4, ror #14 │ │ │ │ + rsbeq ip, lr, r4, asr r4 │ │ │ │ + rsbeq ip, lr, ip, lsr #10 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 002fd460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173997,19 +173997,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq sp, sl, r8, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, sl, ip, ror #4 │ │ │ │ - ldrsbeq r8, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsheq r8, [r9], #-68 @ 0xffffffbc @ │ │ │ │ addseq sp, sl, r8, asr #9 │ │ │ │ - addeq ip, r2, r4, asr #3 │ │ │ │ - strheq fp, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x006ebf98 │ │ │ │ + addeq ip, r2, r4, ror #3 │ │ │ │ + ldrdeq fp, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + strheq fp, [lr], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 002fd9e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -174324,15 +174324,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, r4, lsl #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, sl, r8, ror sp │ │ │ │ - ldrsbeq r7, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsheq r7, [r9], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0x009acfb0 │ │ │ │ │ │ │ │ 002fdec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174513,15 +174513,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sl, r0, ror sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, sl, r0, ror #20 │ │ │ │ - rsbseq r7, r9, r0, ror #25 │ │ │ │ + rsbseq r7, r9, r0, lsl #26 │ │ │ │ @ instruction: 0x009accd4 │ │ │ │ │ │ │ │ 002fe1a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -174593,15 +174593,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sl, r0, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, sl, r8, asr r9 │ │ │ │ - @ instruction: 0x00797b90 │ │ │ │ + ldrheq r7, [r9], #-176 @ 0xffffff50 @ │ │ │ │ umullseq ip, sl, ip, fp │ │ │ │ │ │ │ │ 002fe2dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174641,15 +174641,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r4, sl, r0, asr r8 │ │ │ │ - rsbseq r7, r9, r4, lsr #21 │ │ │ │ + rsbseq r7, r9, r4, asr #21 │ │ │ │ │ │ │ │ 002fe390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -174688,15 +174688,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ umlaleq r4, sl, ip, r7 │ │ │ │ - ldrsheq r7, [r9], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r7, r9, r0, lsl sl │ │ │ │ │ │ │ │ 002fe444 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174802,17 +174802,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fe604 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ ldrdeq r4, [sl], r8 @ │ │ │ │ - umulleq fp, r2, r0, r5 │ │ │ │ - rsbeq fp, lr, r0, lsl #5 │ │ │ │ - rsbeq fp, lr, r4, ror r3 │ │ │ │ + @ instruction: 0x0082b5b0 │ │ │ │ + rsbeq fp, lr, r0, lsr #5 │ │ │ │ + @ instruction: 0x006eb394 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002fe608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175071,17 +175071,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sl, r0, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, sl, r4, lsr #6 │ │ │ │ addseq ip, sl, ip, lsl #9 │ │ │ │ - addeq fp, r2, ip, lsl #3 │ │ │ │ - rsbeq sl, lr, r4, lsl #31 │ │ │ │ - rsbeq sl, lr, r8, ror lr │ │ │ │ + addeq fp, r2, ip, lsr #3 │ │ │ │ + rsbeq sl, lr, r4, lsr #31 │ │ │ │ + @ instruction: 0x006eae98 │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 002fea24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -175295,17 +175295,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq ip, sl, ip, ror #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, sl, r0, ror #29 │ │ │ │ addseq ip, sl, r4, lsr r1 │ │ │ │ - addeq sl, r2, r0, lsr lr │ │ │ │ - rsbeq sl, lr, r0, lsr #22 │ │ │ │ - rsbeq sl, lr, r4, lsr ip │ │ │ │ + addeq sl, r2, r0, asr lr │ │ │ │ + rsbeq sl, lr, r0, asr #22 │ │ │ │ + rsbeq sl, lr, r4, asr ip │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 002fed74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -175643,33 +175643,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq fp, sl, r4, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, sl, ip, asr ip │ │ │ │ addseq fp, sl, r4, ror #24 │ │ │ │ - addeq sl, r2, r0, ror #18 │ │ │ │ - rsbeq sl, lr, r0, asr r6 │ │ │ │ - strheq sl, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + addeq sl, r2, r0, lsl #19 │ │ │ │ + rsbeq sl, lr, r0, ror r6 │ │ │ │ + ldrdeq sl, [lr], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - addeq sl, r2, ip, lsr r9 │ │ │ │ - rsbeq sl, lr, ip, lsr #12 │ │ │ │ - rsbeq sl, lr, r0, lsl #15 │ │ │ │ + addeq sl, r2, ip, asr r9 │ │ │ │ + rsbeq sl, lr, ip, asr #12 │ │ │ │ + rsbeq sl, lr, r0, lsr #15 │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - addeq sl, r2, r8, lsl r9 │ │ │ │ - rsbeq sl, lr, r8, lsl #12 │ │ │ │ - rsbeq sl, lr, ip, asr #14 │ │ │ │ + addeq sl, r2, r8, lsr r9 │ │ │ │ + rsbeq sl, lr, r8, lsr #12 │ │ │ │ + rsbeq sl, lr, ip, ror #14 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - strdeq sl, [r2], r4 │ │ │ │ - rsbeq sl, lr, r4, ror #11 │ │ │ │ - rsbeq sl, lr, r8, lsl r7 │ │ │ │ + addeq sl, r2, r4, lsl r9 │ │ │ │ + rsbeq sl, lr, r4, lsl #12 │ │ │ │ + rsbeq sl, lr, r8, lsr r7 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - ldrdeq sl, [r2], r0 │ │ │ │ - rsbeq sl, lr, r0, asr #11 │ │ │ │ - rsbeq sl, lr, r0, ror #13 │ │ │ │ + strdeq sl, [r2], r0 │ │ │ │ + rsbeq sl, lr, r0, ror #11 │ │ │ │ + rsbeq sl, lr, r0, lsl #14 │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 002ff314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -175930,19 +175930,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq fp, sl, ip, lsr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, sl, ip, lsr r5 │ │ │ │ - rsbseq r6, r9, ip, lsl #15 │ │ │ │ + rsbseq r6, r9, ip, lsr #15 │ │ │ │ addseq fp, sl, ip, ror r7 │ │ │ │ - addeq sl, r2, r8, ror r4 │ │ │ │ - rsbeq sl, lr, r8, ror #2 │ │ │ │ - ldrdeq sl, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + umulleq sl, r2, r8, r4 │ │ │ │ + rsbeq sl, lr, r8, lsl #3 │ │ │ │ + strdeq sl, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 002ff730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -176129,15 +176129,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r3, sl, r8, asr #3 │ │ │ │ - rsbseq r6, r9, r8, ror r4 │ │ │ │ + @ instruction: 0x00796498 │ │ │ │ │ │ │ │ 002ffa20 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 2fac34 │ │ │ │ @@ -176286,19 +176286,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, sl, r8, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, lr, r0, asr #28 │ │ │ │ + rsbeq r9, lr, r0, ror #28 │ │ │ │ addseq fp, sl, r0, lsr #4 │ │ │ │ - addeq r9, r2, r0, lsr #30 │ │ │ │ - rsbeq r9, lr, r4, lsr #27 │ │ │ │ - rsbeq r9, lr, ip, lsl #24 │ │ │ │ + addeq r9, r2, r0, asr #30 │ │ │ │ + rsbeq r9, lr, r4, asr #27 │ │ │ │ + rsbeq r9, lr, ip, lsr #24 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 002ffc90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -176346,15 +176346,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, sl, r0, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, lr, r8, lsl sp │ │ │ │ + rsbeq r9, lr, r8, lsr sp │ │ │ │ addseq fp, sl, ip, lsl #2 │ │ │ │ │ │ │ │ 002ffd68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176390,17 +176390,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2ffe08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ffe0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r9, r2, r4, lsl #27 │ │ │ │ - rsbeq r9, lr, r4, ror sl │ │ │ │ - rsbeq r9, lr, r4, lsr ip │ │ │ │ + addeq r9, r2, r4, lsr #27 │ │ │ │ + @ instruction: 0x006e9a94 │ │ │ │ + rsbeq r9, lr, r4, asr ip │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 002ffe10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176696,33 +176696,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r0, asr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, lr, ip, ror #20 │ │ │ │ - rsbeq r9, lr, r0, ror #20 │ │ │ │ - rsbeq r9, lr, r4, asr r9 │ │ │ │ + rsbeq r9, lr, ip, lsl #21 │ │ │ │ + rsbeq r9, lr, r0, lsl #21 │ │ │ │ + rsbeq r9, lr, r4, ror r9 │ │ │ │ + ldrdeq r9, [lr], #-156 @ 0xffffff64 @ │ │ │ │ strheq r9, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x006e999c │ │ │ │ - rsbeq r9, lr, r0, lsr #18 │ │ │ │ - rsbeq r9, lr, ip, lsr #17 │ │ │ │ - rsbeq r9, lr, r8, asr #17 │ │ │ │ + rsbeq r9, lr, r0, asr #18 │ │ │ │ + rsbeq r9, lr, ip, asr #17 │ │ │ │ + rsbeq r9, lr, r8, ror #17 │ │ │ │ addseq sl, sl, r4, asr #24 │ │ │ │ - addeq r9, r2, r8, lsr r9 │ │ │ │ - rsbeq r9, lr, r8, lsl r8 │ │ │ │ - rsbeq r9, lr, r4, lsr #12 │ │ │ │ + addeq r9, r2, r8, asr r9 │ │ │ │ + rsbeq r9, lr, r8, lsr r8 │ │ │ │ + rsbeq r9, lr, r4, asr #12 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - addeq r9, r2, r4, lsl r9 │ │ │ │ - rsbeq r9, lr, r0, lsl #12 │ │ │ │ + addeq r9, r2, r4, lsr r9 │ │ │ │ + rsbeq r9, lr, r0, lsr #12 │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - addeq r9, r2, ip, ror #17 │ │ │ │ - rsbeq r9, lr, r8, ror #15 │ │ │ │ - ldrdeq r9, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq r9, r2, ip, lsl #18 │ │ │ │ + rsbeq r9, lr, r8, lsl #16 │ │ │ │ + strdeq r9, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 003002f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176809,16 +176809,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r8, lsl #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, lr, r0, asr r7 │ │ │ │ - rsbeq r9, lr, r8, lsl #13 │ │ │ │ + rsbeq r9, lr, r0, ror r7 │ │ │ │ + rsbeq r9, lr, r8, lsr #13 │ │ │ │ addseq sl, sl, r8, lsl #20 │ │ │ │ │ │ │ │ 00300470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176905,16 +176905,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq sl, sl, r0, r9 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, lr, r0, ror #11 │ │ │ │ - rsbeq r9, lr, r0, lsl r5 │ │ │ │ + rsbeq r9, lr, r0, lsl #12 │ │ │ │ + rsbeq r9, lr, r0, lsr r5 │ │ │ │ umullseq sl, sl, r0, r8 @ │ │ │ │ │ │ │ │ 003005e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -177314,17 +177314,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq sl, sl, ip, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, sl, ip, ror #4 │ │ │ │ - addeq r8, r2, r8, ror #30 │ │ │ │ - rsbeq r8, lr, r8, asr ip │ │ │ │ - rsbeq r8, lr, r4, lsr #29 │ │ │ │ + addeq r8, r2, r8, lsl #31 │ │ │ │ + rsbeq r8, lr, r8, ror ip │ │ │ │ + rsbeq r8, lr, r4, asr #29 │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 00300c38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -177423,19 +177423,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 300de8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq sl, sl, r8, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, lr, ip, lsr #28 │ │ │ │ + rsbeq r8, lr, ip, asr #28 │ │ │ │ ldrheq sl, [sl], ip │ │ │ │ - @ instruction: 0x00828db8 │ │ │ │ - rsbeq r8, lr, r8, lsr #21 │ │ │ │ - rsbeq r8, lr, r0, lsl sp │ │ │ │ + ldrdeq r8, [r2], r8 @ │ │ │ │ + rsbeq r8, lr, r8, asr #21 │ │ │ │ + rsbeq r8, lr, r0, lsr sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 00300dec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -177698,15 +177698,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 254d40 │ │ │ │ b 3010e8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r4, lsl r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, lr, r4, lsr #25 │ │ │ │ + rsbeq r8, lr, r4, asr #25 │ │ │ │ addseq r9, sl, r8, lsr #26 │ │ │ │ │ │ │ │ 00301220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -177721,25 +177721,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #792] @ 301590 │ │ │ │ ldr r2, [pc, #792] @ 301594 │ │ │ │ ldr r1, [pc, #792] @ 301598 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -177922,30 +177922,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 3015d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009a9bdc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r8, [r2], r0 │ │ │ │ - rsbeq r9, sp, ip, lsl r2 │ │ │ │ - rsbeq r9, sp, r8, ror #14 │ │ │ │ - rsbeq r8, lr, r8, lsr r8 │ │ │ │ + addeq r8, r2, r0, lsl r9 │ │ │ │ + rsbeq r9, sp, ip, lsr r2 │ │ │ │ + rsbeq r9, sp, r8, lsl #15 │ │ │ │ + rsbeq r8, lr, r8, asr r8 │ │ │ │ addseq r9, sl, r8, asr #18 │ │ │ │ - addeq r8, r2, r4, asr #12 │ │ │ │ - rsbeq r8, lr, r4, lsr r3 │ │ │ │ - rsbeq r8, lr, ip, lsr #12 │ │ │ │ + addeq r8, r2, r4, ror #12 │ │ │ │ + rsbeq r8, lr, r4, asr r3 │ │ │ │ + rsbeq r8, lr, ip, asr #12 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - addeq r8, r2, r0, lsr #12 │ │ │ │ - rsbeq r8, lr, r0, lsl r3 │ │ │ │ - ldrdeq r8, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r8, r2, r0, asr #12 │ │ │ │ + rsbeq r8, lr, r0, lsr r3 │ │ │ │ + strdeq r8, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - strdeq r8, [r2], ip │ │ │ │ - rsbeq r8, lr, ip, ror #5 │ │ │ │ - rsbeq r8, lr, ip, lsl #11 │ │ │ │ + addeq r8, r2, ip, lsl r6 │ │ │ │ + rsbeq r8, lr, ip, lsl #6 │ │ │ │ + rsbeq r8, lr, ip, lsr #11 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 003015d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -178544,23 +178544,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 301f64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r9, sl, r0, lsr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, lr, r8, asr r5 │ │ │ │ - rsbeq r8, lr, r4, lsl #7 │ │ │ │ - rsbeq r8, lr, ip, lsr #6 │ │ │ │ - rsbeq r7, lr, r4, ror sp │ │ │ │ - rsbseq fp, r7, ip, lsr #16 │ │ │ │ + rsbeq r8, lr, r8, ror r5 │ │ │ │ + rsbeq r8, lr, r4, lsr #7 │ │ │ │ + rsbeq r8, lr, ip, asr #6 │ │ │ │ + @ instruction: 0x006e7d94 │ │ │ │ + rsbseq fp, r7, ip, asr #16 │ │ │ │ addseq r8, sl, r4, lsr #31 │ │ │ │ - addeq r7, r2, ip, asr #24 │ │ │ │ - rsbeq r7, lr, ip, lsr r9 │ │ │ │ - rsbeq r7, lr, r4, ror #24 │ │ │ │ + addeq r7, r2, ip, ror #24 │ │ │ │ + rsbeq r7, lr, ip, asr r9 │ │ │ │ + rsbeq r7, lr, r4, lsl #25 │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 00301f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -178587,22 +178587,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 75c17c │ │ │ │ + bl 75c19c │ │ │ │ ldr r2, [pc, #676] @ 302294 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 255178 │ │ │ │ ldr r3, [pc, #632] @ 302298 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -178635,15 +178635,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 254d40 │ │ │ │ ldr r1, [pc, #508] @ 30229c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, r6 │ │ │ │ beq 302224 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -178734,21 +178734,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 3022b0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3020b0 │ │ │ │ ldr r1, [pc, #112] @ 3022b4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 302268 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 3022b8 │ │ │ │ b 3020bc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @@ -178756,28 +178756,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 3022c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ umullseq r8, sl, ip, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r7, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq sl, r7, r8, ror r4 │ │ │ │ - umulleq r7, r2, r8, fp │ │ │ │ - strheq r7, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x006e7b9c │ │ │ │ - rsbeq r7, lr, r4, lsr #22 │ │ │ │ - rsbeq r7, lr, ip, ror #20 │ │ │ │ - rsbeq r7, lr, ip, lsr #20 │ │ │ │ - rsbeq r7, lr, r8, asr r8 │ │ │ │ + rsbeq r7, lr, r8, lsl ip │ │ │ │ + @ instruction: 0x0077a498 │ │ │ │ + @ instruction: 0x00827bb8 │ │ │ │ + ldrdeq r7, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + strheq r7, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r7, lr, r4, asr #22 │ │ │ │ + rsbeq r7, lr, ip, lsl #21 │ │ │ │ + rsbeq r7, lr, ip, asr #20 │ │ │ │ + rsbeq r7, lr, r8, ror r8 │ │ │ │ addseq r8, sl, ip, lsr ip │ │ │ │ - rsbeq r7, lr, r0, lsr #19 │ │ │ │ - @ instruction: 0x006e7998 │ │ │ │ + rsbeq r7, lr, r0, asr #19 │ │ │ │ + strheq r7, [lr], #-152 @ 0xffffff68 @ │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - strdeq r7, [lr], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r7, lr, r4, lsl r6 │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 003022c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -179249,17 +179249,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 302a40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq r0, sl, r0, asr #16 │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - addeq r7, r2, r8, asr r1 │ │ │ │ - rsbeq r6, lr, r8, asr #28 │ │ │ │ - ldrdeq r7, [lr], #-16 @ │ │ │ │ + addeq r7, r2, r8, ror r1 │ │ │ │ + rsbeq r6, lr, r8, ror #28 │ │ │ │ + strdeq r7, [lr], #-16 @ │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 00302a44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -179589,20 +179589,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r8, sl, ip, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, sl, r4, asr pc │ │ │ │ + addeq r6, r2, ip, lsr lr │ │ │ │ + rsbeq r6, lr, r0, asr #26 │ │ │ │ + rsbeq r6, lr, ip, asr sp │ │ │ │ addeq r6, r2, ip, lsl lr │ │ │ │ rsbeq r6, lr, r0, lsr #26 │ │ │ │ - rsbeq r6, lr, ip, lsr sp │ │ │ │ - strdeq r6, [r2], ip │ │ │ │ - rsbeq r6, lr, r0, lsl #26 │ │ │ │ - rsbeq r6, lr, r0, asr #26 │ │ │ │ + rsbeq r6, lr, r0, ror #26 │ │ │ │ │ │ │ │ 00302f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -179733,29 +179733,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ umullseq r7, sl, r0, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r7, sl, r0, sp │ │ │ │ - addeq r6, r2, r8, asr ip │ │ │ │ - rsbeq r6, lr, ip, asr fp │ │ │ │ - rsbeq r6, lr, r0, lsr ip │ │ │ │ - addeq r6, r2, r4, lsr ip │ │ │ │ - rsbeq r6, lr, r8, lsr fp │ │ │ │ - rsbeq r6, lr, ip, ror #23 │ │ │ │ - addeq r6, r2, r0, lsl ip │ │ │ │ - rsbeq r6, lr, r4, lsl fp │ │ │ │ - rsbeq r6, lr, r0, lsr #23 │ │ │ │ - addeq r6, r2, ip, ror #23 │ │ │ │ - strdeq r6, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r6, lr, ip, asr fp │ │ │ │ - addeq r6, r2, r8, asr #23 │ │ │ │ - rsbeq r6, lr, ip, asr #21 │ │ │ │ - rsbseq r7, r9, r4, lsl #21 │ │ │ │ + addeq r6, r2, r8, ror ip │ │ │ │ + rsbeq r6, lr, ip, ror fp │ │ │ │ + rsbeq r6, lr, r0, asr ip │ │ │ │ + addeq r6, r2, r4, asr ip │ │ │ │ + rsbeq r6, lr, r8, asr fp │ │ │ │ + rsbeq r6, lr, ip, lsl #24 │ │ │ │ + addeq r6, r2, r0, lsr ip │ │ │ │ + rsbeq r6, lr, r4, lsr fp │ │ │ │ + rsbeq r6, lr, r0, asr #23 │ │ │ │ + addeq r6, r2, ip, lsl #24 │ │ │ │ + rsbeq r6, lr, r0, lsl fp │ │ │ │ + rsbeq r6, lr, ip, ror fp │ │ │ │ + addeq r6, r2, r8, ror #23 │ │ │ │ + rsbeq r6, lr, ip, ror #21 │ │ │ │ + rsbseq r7, r9, r4, lsr #21 │ │ │ │ │ │ │ │ 003031d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -179934,36 +179934,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r7, sl, r0, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, sl, r8, lsr #21 │ │ │ │ - addeq r6, r2, ip, ror #18 │ │ │ │ - rsbeq r6, lr, ip, ror #16 │ │ │ │ - rsbeq r6, lr, r8, ror r9 │ │ │ │ + addeq r6, r2, ip, lsl #19 │ │ │ │ + rsbeq r6, lr, ip, lsl #17 │ │ │ │ + @ instruction: 0x006e6998 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ - addeq r6, r2, ip, lsr r9 │ │ │ │ - rsbeq r6, lr, ip, lsr r8 │ │ │ │ - rsbeq r6, lr, ip, lsr r9 │ │ │ │ + addeq r6, r2, ip, asr r9 │ │ │ │ + rsbeq r6, lr, ip, asr r8 │ │ │ │ + rsbeq r6, lr, ip, asr r9 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq r6, r2, r8, lsl r9 │ │ │ │ - rsbeq r6, lr, r8, lsl r8 │ │ │ │ - rsbeq r6, lr, r0, lsr r9 │ │ │ │ + addeq r6, r2, r8, lsr r9 │ │ │ │ + rsbeq r6, lr, r8, lsr r8 │ │ │ │ + rsbeq r6, lr, r0, asr r9 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - strdeq r6, [r2], r4 │ │ │ │ - strdeq r6, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r6, lr, ip, lsr r9 │ │ │ │ - ldrdeq r6, [r2], r0 │ │ │ │ - ldrdeq r6, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r6, lr, r4, asr r9 │ │ │ │ + addeq r6, r2, r4, lsl r9 │ │ │ │ + rsbeq r6, lr, r8, lsl r8 │ │ │ │ + rsbeq r6, lr, ip, asr r9 │ │ │ │ + strdeq r6, [r2], r0 │ │ │ │ + strdeq r6, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r6, lr, r4, ror r9 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - addeq r6, r2, ip, lsr #17 │ │ │ │ - rsbeq r6, lr, ip, lsr #15 │ │ │ │ - rsbeq r6, lr, r4, asr r9 │ │ │ │ + addeq r6, r2, ip, asr #17 │ │ │ │ + rsbeq r6, lr, ip, asr #15 │ │ │ │ + rsbeq r6, lr, r4, ror r9 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0030350c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -180080,37 +180080,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009a78f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, sl, ip, ror #15 │ │ │ │ - @ instruction: 0x008266b4 │ │ │ │ - strheq r6, [lr], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r6, lr, ip, asr r7 │ │ │ │ + ldrdeq r6, [r2], r4 │ │ │ │ + ldrdeq r6, [lr], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r6, lr, ip, ror r7 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - umulleq r6, r2, r0, r6 │ │ │ │ - @ instruction: 0x006e6590 │ │ │ │ - rsbeq r6, lr, r4, lsl r7 │ │ │ │ + @ instruction: 0x008266b0 │ │ │ │ + strheq r6, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r6, lr, r4, lsr r7 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - addeq r6, r2, ip, ror #12 │ │ │ │ - rsbeq r6, lr, r0, ror r5 │ │ │ │ - rsbeq r6, lr, ip, ror r6 │ │ │ │ + addeq r6, r2, ip, lsl #13 │ │ │ │ + @ instruction: 0x006e6590 │ │ │ │ + @ instruction: 0x006e669c │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 30374c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99cab8 │ │ │ │ + b 99cad8 │ │ │ │ @ instruction: 0x009b64b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -180147,15 +180147,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl 94bc30 │ │ │ │ + bl 94bc50 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 522c80 │ │ │ │ pop {r4, lr} │ │ │ │ b 522938 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -180190,30 +180190,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r3, [pc, #92] @ 303910 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -180246,22 +180246,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl 977190 │ │ │ │ + bl 9771b0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 95a120 │ │ │ │ + bl 95a140 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979510 │ │ │ │ + bl 979530 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 303e30 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -180316,23 +180316,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, fp │ │ │ │ bl 254080 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ mov r0, r8 │ │ │ │ bl 255cf4 │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl 959ce0 │ │ │ │ + bl 959d00 │ │ │ │ ldr r2, [pc, #1276] @ 303fb8 │ │ │ │ ldr r3, [pc, #1252] @ 303fa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -180461,15 +180461,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 303cd8 │ │ │ │ ldr r0, [pc, #760] @ 303fc8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -180547,29 +180547,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 303fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 303fd8 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 303a9c │ │ │ │ ldr r3, [pc, #408] @ 303fdc │ │ │ │ ldr r2, [pc, #408] @ 303fe0 │ │ │ │ ldr r1, [pc, #408] @ 303fe4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 303fe8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r5, #0 │ │ │ │ b 303a9c │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -180582,30 +180582,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 303a9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 303d90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 303dac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 303dd0 │ │ │ │ ldr r0, [pc, #260] @ 303ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ b 303dd0 │ │ │ │ ldr fp, [pc, #248] @ 303ffc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 303b80 │ │ │ │ ldr r3, [pc, #232] @ 304000 │ │ │ │ @@ -180617,15 +180617,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 303a9c │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 25333c │ │ │ │ str r0, [r7] │ │ │ │ b 303ba0 │ │ │ │ ldr r3, [pc, #168] @ 304010 │ │ │ │ @@ -180637,48 +180637,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 303a9c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a74dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq r6, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - addeq r6, r2, r8, asr #6 │ │ │ │ - rsbeq r6, lr, r8, ror #8 │ │ │ │ - ldrdeq r6, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsheq r6, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r6, r2, r8, ror #6 │ │ │ │ + rsbeq r6, lr, r8, lsl #9 │ │ │ │ + strdeq r6, [lr], #-52 @ 0xffffffcc @ │ │ │ │ addseq r7, sl, r8, ror #6 │ │ │ │ adceq lr, r9, r8, asr #31 │ │ │ │ @ instruction: 0x00a9efb4 │ │ │ │ adceq lr, r9, r0, lsr pc │ │ │ │ - @ instruction: 0x006e6298 │ │ │ │ - rsbeq r6, lr, r4, asr r0 │ │ │ │ - addeq r5, r2, r0, lsr #31 │ │ │ │ - rsbeq r6, lr, r8, lsr #32 │ │ │ │ - andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq r5, r2, ip, ror #30 │ │ │ │ + strheq r6, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r6, lr, r4, ror r0 │ │ │ │ + addeq r5, r2, r0, asr #31 │ │ │ │ rsbeq r6, lr, r8, asr #32 │ │ │ │ - strdeq r5, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + andeq r0, r0, r9, lsl #2 │ │ │ │ + addeq r5, r2, ip, lsl #31 │ │ │ │ + rsbeq r6, lr, r8, rrx │ │ │ │ + rsbeq r6, lr, r0, lsl r0 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r6, lr, ip, lsr #32 │ │ │ │ - strheq r5, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - addeq r5, r2, r8, lsl pc │ │ │ │ - strheq r6, [lr], #-12 @ │ │ │ │ - @ instruction: 0x00825eb4 │ │ │ │ - rsbeq r6, lr, r4, lsr #32 │ │ │ │ - rsbeq r5, lr, r8, lsl pc │ │ │ │ - umulleq r5, r2, r0, lr │ │ │ │ + rsbeq r6, lr, ip, asr #32 │ │ │ │ + ldrdeq r5, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r5, r2, r8, lsr pc │ │ │ │ + ldrdeq r6, [lr], #-12 @ │ │ │ │ + ldrdeq r5, [r2], r4 │ │ │ │ + rsbeq r6, lr, r4, asr #32 │ │ │ │ + rsbeq r5, lr, r8, lsr pc │ │ │ │ + @ instruction: 0x00825eb0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r5, lr, r4, lsl #31 │ │ │ │ - rsbeq r5, lr, r8, asr #29 │ │ │ │ - addeq r5, r2, r0, asr #28 │ │ │ │ + rsbeq r5, lr, r4, lsr #31 │ │ │ │ + rsbeq r5, lr, r8, ror #29 │ │ │ │ + addeq r5, r2, r0, ror #28 │ │ │ │ │ │ │ │ 0030401c : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -180782,34 +180782,34 @@ │ │ │ │ 00304198 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 304238 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -180881,42 +180881,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 7071c4 │ │ │ │ + bl 7071e4 │ │ │ │ ldr r2, [pc, #96] @ 304390 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 304394 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - rsbeq r5, lr, ip, lsr #25 │ │ │ │ + rsbeq r5, lr, ip, asr #25 │ │ │ │ addeq r5, ip, ip, asr r9 │ │ │ │ │ │ │ │ 00304398 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -180928,58 +180928,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b4368 │ │ │ │ + b 9b4388 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9b6c28 <__bss_end__@@Base+0xfdbedfd8> │ │ │ │ │ │ │ │ 00304424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r3, [pc, #120] @ 3044c0 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181056,55 +181056,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7071c4 │ │ │ │ + bl 7071e4 │ │ │ │ ldr r2, [pc, #92] @ 30463c │ │ │ │ ldr r3, [pc, #92] @ 304640 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ addeq r5, ip, r4, asr #13 │ │ │ │ - rsbeq r5, lr, r4, lsl #20 │ │ │ │ + rsbeq r5, lr, r4, lsr #20 │ │ │ │ │ │ │ │ 00304644 : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b 9b4368 │ │ │ │ + b 9b4388 │ │ │ │ │ │ │ │ 00304664 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 30469c │ │ │ │ @@ -181151,34 +181151,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 304830 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 522bf0 │ │ │ │ bl 522c08 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7071c4 │ │ │ │ + bl 7071e4 │ │ │ │ ldr r2, [pc, #252] @ 304834 │ │ │ │ ldr r3, [pc, #252] @ 304838 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ bl 4144f0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3047e0 │ │ │ │ ldr r3, [pc, #172] @ 30483c │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -181218,17 +181218,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, sl, ip, lsr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ addeq r5, ip, r4, ror #10 │ │ │ │ - strheq r5, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - addeq r5, r2, r8, lsr #12 │ │ │ │ - rsbeq r5, lr, r0, lsr r8 │ │ │ │ + ldrdeq r5, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r5, r2, r8, asr #12 │ │ │ │ + rsbeq r5, lr, r0, asr r8 │ │ │ │ addseq r6, sl, ip, lsr r6 │ │ │ │ │ │ │ │ 00304848 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -181349,22 +181349,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 304b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 304988 │ │ │ │ ldr r3, [pc, #208] @ 304b20 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30494c │ │ │ │ ldr r3, [pc, #176] @ 304b14 │ │ │ │ @@ -181381,49 +181381,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 304b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 30494c │ │ │ │ ldr r0, [pc, #88] @ 304b28 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 304988 │ │ │ │ ldr r0, [pc, #68] @ 304b2c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 30494c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 255568 │ │ │ │ addseq r6, sl, r0, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009a64fc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r6, sl, r0, r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, lr, ip, asr #12 │ │ │ │ + rsbeq r5, lr, ip, ror #12 │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ - rsbeq r5, lr, r8, asr r5 │ │ │ │ - strdeq r5, [lr], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r5, lr, ip, ror #10 │ │ │ │ + rsbeq r5, lr, r8, ror r5 │ │ │ │ + rsbeq r5, lr, r4, lsl r6 │ │ │ │ + rsbeq r5, lr, ip, lsl #11 │ │ │ │ │ │ │ │ 00304b30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 304d28 │ │ │ │ @@ -181494,15 +181494,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 304d48 │ │ │ │ add r0, pc, r0 │ │ │ │ b 304cdc │ │ │ │ ldr r3, [pc, #208] @ 304d4c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -181521,50 +181521,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 304d50 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 304b98 │ │ │ │ ldr r0, [pc, #92] @ 304d54 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 304b98 │ │ │ │ ldr r0, [pc, #72] @ 304d58 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 304b98 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 255568 │ │ │ │ @ instruction: 0x009a62d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, sl, r0, asr #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, sl, r4, lsl #5 │ │ │ │ @ instruction: 0x000027b4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, lr, r4, lsl #10 │ │ │ │ + rsbeq r5, lr, r4, lsr #10 │ │ │ │ andeq r1, r0, r8, ror #6 │ │ │ │ - rsbeq r5, lr, r4, lsr #8 │ │ │ │ rsbeq r5, lr, r4, asr #8 │ │ │ │ - rsbeq r5, lr, r0, lsr #9 │ │ │ │ + rsbeq r5, lr, r4, ror #8 │ │ │ │ + rsbeq r5, lr, r0, asr #9 │ │ │ │ │ │ │ │ 00304d5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -181582,15 +181582,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 304398 │ │ │ │ @@ -181681,22 +181681,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 304f50 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - rsbeq r4, lr, ip, lsl #24 │ │ │ │ - strheq r5, [lr], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r4, lr, ip, lsr ip │ │ │ │ - rsbeq r5, lr, r4, lsl r3 │ │ │ │ - addeq r4, r2, ip, lsl #30 │ │ │ │ - strdeq r5, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ - addeq r4, r2, r8, ror #29 │ │ │ │ - ldrdeq r5, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r4, lr, ip, lsr #24 │ │ │ │ + ldrdeq r5, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r4, lr, ip, asr ip │ │ │ │ + rsbeq r5, lr, r4, lsr r3 │ │ │ │ + addeq r4, r2, ip, lsr #30 │ │ │ │ + rsbeq r5, lr, ip, lsl r3 │ │ │ │ + addeq r4, r2, r8, lsl #30 │ │ │ │ + strdeq r5, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 00304f54 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00304f58 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -181733,170 +181733,170 @@ │ │ │ │ 00304f84 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00304f88 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 304f98 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r4, ip, r4, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 304fac │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ umulleq r4, ip, r4, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 305044 │ │ │ │ ldr r3, [pc, #124] @ 305048 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r2, [pc, #96] @ 30504c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r5, [pc, #80] @ 305050 │ │ │ │ ldr r0, [pc, #80] @ 305054 │ │ │ │ ldr r2, [pc, #80] @ 305058 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 759304 │ │ │ │ + bl 759324 │ │ │ │ ldr r2, [pc, #44] @ 30505c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 75d58c │ │ │ │ - rsbeq r5, lr, r4, ror #4 │ │ │ │ + b 75d5ac │ │ │ │ + rsbeq r5, lr, r4, lsl #5 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - rsbeq r5, lr, r4, asr #4 │ │ │ │ - rsbseq r2, r9, r8, ror pc │ │ │ │ + rsbeq r5, lr, r4, ror #4 │ │ │ │ + @ instruction: 0x00792f98 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsbseq sl, r8, r0, ror #22 │ │ │ │ - rsbeq r5, lr, ip, lsr #4 │ │ │ │ + rsbseq sl, r8, r0, lsl #23 │ │ │ │ + rsbeq r5, lr, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 3050f4 │ │ │ │ ldr r3, [pc, #124] @ 3050f8 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r2, [pc, #96] @ 3050fc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r5, [pc, #80] @ 305100 │ │ │ │ ldr r0, [pc, #80] @ 305104 │ │ │ │ ldr r2, [pc, #80] @ 305108 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 759304 │ │ │ │ + bl 759324 │ │ │ │ ldr r2, [pc, #44] @ 30510c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 75d58c │ │ │ │ - rsbeq r5, lr, r0, lsl r2 │ │ │ │ + b 75d5ac │ │ │ │ + rsbeq r5, lr, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - strdeq r5, [lr], #-16 @ │ │ │ │ - rsbseq r2, r9, r8, asr #29 │ │ │ │ + rsbeq r5, lr, r0, lsl r2 │ │ │ │ + rsbseq r2, r9, r8, ror #29 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - ldrheq sl, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - strdeq r5, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsbeq sl, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r5, lr, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #360] @ 305290 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ ldr r2, [pc, #344] @ 305294 │ │ │ │ ldr r1, [pc, #344] @ 305298 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r9, [pc, #320] @ 30529c │ │ │ │ ldr sl, [pc, #320] @ 3052a0 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 305228 │ │ │ │ ldr r8, [pc, #288] @ 3052a4 │ │ │ │ add r3, r7, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 305248 │ │ │ │ ldr r1, [pc, #232] @ 3052a8 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 75c17c │ │ │ │ + bl 75c19c │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 305260 │ │ │ │ ldr r3, [pc, #208] @ 3052ac │ │ │ │ ldr r1, [pc, #208] @ 3052b0 │ │ │ │ ldr r9, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 75ab94 │ │ │ │ + bl 75abb4 │ │ │ │ ldr r1, [pc, #192] @ 3052b4 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ - bl 75ab94 │ │ │ │ + bl 75abb4 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 305278 │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -181909,97 +181909,97 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 3052b8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b190 │ │ │ │ + bl 99b1b0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #84] @ 3052bc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b190 │ │ │ │ + bl 99b1b0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #64] @ 3052c0 │ │ │ │ add r3, r7, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r1, r8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r4, r2, r8, asr #26 │ │ │ │ - rsbeq r5, sp, r0, ror #6 │ │ │ │ - rsbeq r5, sp, ip, lsr #17 │ │ │ │ - rsbeq r5, lr, r4, asr #3 │ │ │ │ + addeq r4, r2, r8, ror #26 │ │ │ │ + rsbeq r5, sp, r0, lsl #7 │ │ │ │ + rsbeq r5, sp, ip, asr #17 │ │ │ │ + rsbeq r5, lr, r4, ror #3 │ │ │ │ addseq r5, sl, r0, asr #25 │ │ │ │ - strheq r5, [lr], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq lr, sp, r0, asr #15 │ │ │ │ + ldrdeq r5, [lr], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq lr, sp, r0, ror #15 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - strheq r5, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ - @ instruction: 0x0077d498 │ │ │ │ - strdeq r5, [lr], #-8 @ │ │ │ │ - rsbeq r5, lr, r4, lsl #2 │ │ │ │ - rsbeq r5, lr, r0, lsr #2 │ │ │ │ + ldrdeq r5, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrheq sp, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r5, lr, r8, lsl r1 │ │ │ │ + rsbeq r5, lr, r4, lsr #2 │ │ │ │ + rsbeq r5, lr, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #300] @ 305408 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ ldr r2, [pc, #284] @ 30540c │ │ │ │ ldr r1, [pc, #284] @ 305410 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r8, [pc, #260] @ 305414 │ │ │ │ ldr r9, [pc, #260] @ 305418 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3053b8 │ │ │ │ ldr r2, [pc, #228] @ 30541c │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 3053d8 │ │ │ │ ldr r1, [pc, #176] @ 305420 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75c17c │ │ │ │ + bl 75c19c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3053f0 │ │ │ │ ldr r3, [pc, #152] @ 305424 │ │ │ │ ldr r1, [pc, #152] @ 305428 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75ab94 │ │ │ │ + bl 75abb4 │ │ │ │ ldr r2, [pc, #132] @ 30542c │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 300a18 │ │ │ │ mov r0, #0 │ │ │ │ @@ -182009,139 +182009,139 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #80] @ 305430 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b190 │ │ │ │ + bl 99b1b0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #60] @ 305434 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b190 │ │ │ │ + bl 99b1b0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ - umulleq r4, r2, r4, fp │ │ │ │ - rsbeq r5, sp, ip, lsr #3 │ │ │ │ - strdeq r5, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - strheq r5, [lr], #-4 @ │ │ │ │ + @ instruction: 0x00824bb4 │ │ │ │ + rsbeq r5, sp, ip, asr #3 │ │ │ │ + rsbeq r5, sp, r8, lsl r7 │ │ │ │ + ldrdeq r5, [lr], #-4 @ │ │ │ │ addseq r5, sl, ip, lsl #22 │ │ │ │ - strdeq r4, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r5, lr, r0, lsl #1 │ │ │ │ + rsbeq r5, lr, ip, lsl r0 │ │ │ │ + rsbeq r5, lr, r0, lsr #1 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - @ instruction: 0x006e5098 │ │ │ │ - rsbeq r5, lr, ip, lsl #1 │ │ │ │ - strdeq r4, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r5, lr, r8 │ │ │ │ + strheq r5, [lr], #-8 @ │ │ │ │ + rsbeq r5, lr, ip, lsr #1 │ │ │ │ + rsbeq r5, lr, r8, lsl r0 │ │ │ │ + rsbeq r5, lr, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3054a4 │ │ │ │ ldr r2, [pc, #84] @ 3054a8 │ │ │ │ ldr r1, [pc, #84] @ 3054ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r4, r2, r0, lsr sl │ │ │ │ - ldrdeq r4, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - strheq r4, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r4, r2, r0, asr sl │ │ │ │ + strdeq r4, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + ldrdeq r4, [lr], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 30551c │ │ │ │ ldr r2, [pc, #84] @ 305520 │ │ │ │ ldr r1, [pc, #84] @ 305524 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x008249b8 │ │ │ │ - rsbeq r4, lr, r0, ror #28 │ │ │ │ - rsbeq r4, lr, r8, ror #29 │ │ │ │ + ldrdeq r4, [r2], r8 │ │ │ │ + rsbeq r4, lr, r0, lsl #29 │ │ │ │ + rsbeq r4, lr, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 305574 │ │ │ │ ldr r2, [pc, #52] @ 305578 │ │ │ │ ldr r1, [pc, #52] @ 30557c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253648 │ │ │ │ - addeq r4, r2, r0, asr #18 │ │ │ │ - rsbeq r4, lr, r8, ror #27 │ │ │ │ - rsbeq r4, lr, ip, asr #27 │ │ │ │ + addeq r4, r2, r0, ror #18 │ │ │ │ + rsbeq r4, lr, r8, lsl #28 │ │ │ │ + rsbeq r4, lr, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3055cc │ │ │ │ ldr r2, [pc, #52] @ 3055d0 │ │ │ │ ldr r1, [pc, #52] @ 3055d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253648 │ │ │ │ - addeq r4, r2, r8, ror #17 │ │ │ │ - @ instruction: 0x006e4d90 │ │ │ │ - rsbeq r4, lr, r8, lsl lr │ │ │ │ + addeq r4, r2, r8, lsl #18 │ │ │ │ + strheq r4, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r4, lr, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #228] @ 3056d4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -182158,23 +182158,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97b18c │ │ │ │ + bl 97b1ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 305674 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ strls r3, [r6, #24] │ │ │ │ bhi 3056b8 │ │ │ │ ldr r2, [pc, #108] @ 3056e8 │ │ │ │ @@ -182194,25 +182194,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #44] @ 3056ec │ │ │ │ ldr r0, [pc, #44] @ 3056f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b190 │ │ │ │ + bl 99b1b0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ - umulleq r4, r2, r4, r8 │ │ │ │ + @ instruction: 0x008248b4 │ │ │ │ addseq r5, sl, r0, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, lr, r8, lsr #27 │ │ │ │ - rsbeq r4, lr, r8, lsl sp │ │ │ │ + rsbeq r4, lr, r8, asr #27 │ │ │ │ + rsbeq r4, lr, r8, lsr sp │ │ │ │ addseq r5, sl, r8, lsr #15 │ │ │ │ - rsbeq r4, lr, r0, ror #24 │ │ │ │ - rsbeq r4, lr, ip, ror sp │ │ │ │ + rsbeq r4, lr, r0, lsl #25 │ │ │ │ + @ instruction: 0x006e4d9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 305764 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 305768 │ │ │ │ @@ -182220,30 +182220,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r2, r0, ror r7 │ │ │ │ - rsbeq r4, lr, r8, lsl ip │ │ │ │ - strdeq r4, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + umulleq r4, r2, r0, r7 │ │ │ │ + rsbeq r4, lr, r8, lsr ip │ │ │ │ + rsbeq r4, lr, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 3057e0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 3057e4 │ │ │ │ @@ -182251,30 +182251,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq r4, [r2], r4 @ │ │ │ │ - @ instruction: 0x006e4b9c │ │ │ │ - rsbeq r4, lr, r4, lsr #24 │ │ │ │ + addeq r4, r2, r4, lsl r7 │ │ │ │ + strheq r4, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r4, lr, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 305928 │ │ │ │ ldr r3, [pc, #288] @ 30592c │ │ │ │ @@ -182292,32 +182292,32 @@ │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r7, r0 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ ldr r2, [pc, #216] @ 30593c │ │ │ │ ldr r1, [pc, #216] @ 305940 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97b18c │ │ │ │ + bl 97b1ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 3058c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi 305910 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ @@ -182343,26 +182343,26 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 305948 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b190 │ │ │ │ + bl 99b1b0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ addseq r5, sl, ip, lsl r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r2, r8, ror #12 │ │ │ │ - strdeq r4, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r4, lr, r0, lsl #22 │ │ │ │ - rsbeq r4, sp, ip, lsr ip │ │ │ │ - rsbeq r5, sp, r8, lsl #3 │ │ │ │ + addeq r4, r2, r8, lsl #13 │ │ │ │ + rsbeq r4, lr, r0, lsl fp │ │ │ │ + rsbeq r4, lr, r0, lsr #22 │ │ │ │ + rsbeq r4, sp, ip, asr ip │ │ │ │ + rsbeq r5, sp, r8, lsr #3 │ │ │ │ addseq r5, sl, r4, asr r5 │ │ │ │ - rsbeq r4, lr, r8, lsr #22 │ │ │ │ + rsbeq r4, lr, r8, asr #22 │ │ │ │ │ │ │ │ 0030594c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -182447,34 +182447,34 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a54b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r4, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r4, [lr], #-164 @ 0xffffff5c @ │ │ │ │ @ instruction: 0x009a53b8 │ │ │ │ │ │ │ │ 00305abc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b01c │ │ │ │ + bl 75b03c │ │ │ │ ldr r1, [pc, #32] @ 305afc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7584c0 │ │ │ │ - bl 75b01c │ │ │ │ + bl 7584e0 │ │ │ │ + bl 75b03c │ │ │ │ ldr r1, [pc, #16] @ 305b00 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7584c0 │ │ │ │ + b 7584e0 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ │ │ │ │ 00305b04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -182484,16 +182484,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #11 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - @ instruction: 0x008243b4 │ │ │ │ - rsbeq r4, lr, r4, asr #18 │ │ │ │ + ldrdeq r4, [r2], r4 @ │ │ │ │ + rsbeq r4, lr, r4, ror #18 │ │ │ │ │ │ │ │ 00305b40 : │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00305b48 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -182536,15 +182536,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 305e58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [pc, #656] @ 305e5c │ │ │ │ ldr r3, [pc, #656] @ 305e60 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -182601,22 +182601,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 305e74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -182665,22 +182665,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 305e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 305c0c │ │ │ │ ldr r2, [pc, #144] @ 305e80 │ │ │ │ ldr r3, [pc, #88] @ 305e4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -182688,41 +182688,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 305e40 │ │ │ │ ldr r0, [pc, #112] @ 305e84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #92] @ 305e88 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 305cec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r2, r4, ror #7 │ │ │ │ + addeq r4, r2, r4, lsl #8 │ │ │ │ addseq r5, sl, ip, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r4, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r4, lr, r0, ror #17 │ │ │ │ + strdeq r4, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r4, lr, r0, lsl #18 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ addseq r5, sl, r8, asr r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, sl, r0, lsl r2 │ │ │ │ @ instruction: 0x000025b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, lr, r0, asr #15 │ │ │ │ + rsbeq r4, lr, r0, ror #15 │ │ │ │ andeq r1, r0, r8, lsr #12 │ │ │ │ - rsbeq r4, lr, r8, lsl r7 │ │ │ │ + rsbeq r4, lr, r8, lsr r7 │ │ │ │ addseq r5, sl, r4, lsr r0 │ │ │ │ - rsbeq r4, lr, r4, lsl r7 │ │ │ │ - rsbeq r4, lr, r4, lsr #13 │ │ │ │ + rsbeq r4, lr, r4, lsr r7 │ │ │ │ + rsbeq r4, lr, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 306054 │ │ │ │ ldr ip, [pc, #432] @ 306058 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -182806,51 +182806,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 306078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 305eec │ │ │ │ ldr r0, [pc, #64] @ 30607c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 305eec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r0, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, sl, r8, ror #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r4, sl, r0, lsr pc │ │ │ │ - strdeq r3, [r2], r4 │ │ │ │ + addeq r4, r2, r4, lsl r0 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, lr, r8, lsr #10 │ │ │ │ - rsbeq r4, lr, r0, ror #10 │ │ │ │ + rsbeq r4, lr, r8, asr #10 │ │ │ │ + rsbeq r4, lr, r0, lsl #11 │ │ │ │ ldr r0, [pc, #4] @ 30608c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r3, ip, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 3066e4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -182877,15 +182877,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 306700 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #1508] @ 306704 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 306440 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -182897,22 +182897,22 @@ │ │ │ │ bne 3061c8 │ │ │ │ bl 5349b8 │ │ │ │ ldr r1, [pc, #1456] @ 306708 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 75a56c │ │ │ │ + bl 75a58c │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 306200 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #1408] @ 30670c │ │ │ │ ldr r3, [pc, #1368] @ 3066e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -182922,30 +182922,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 75b834 │ │ │ │ + bl 75b854 │ │ │ │ ldr r3, [pc, #1340] @ 306710 │ │ │ │ ldr ip, [pc, #1340] @ 306714 │ │ │ │ ldr r1, [pc, #1340] @ 306718 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 30671c │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 306178 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 3066b8 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -182981,15 +182981,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 30672c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 306178 │ │ │ │ ldr r2, [pc, #1124] @ 306730 │ │ │ │ ldr r3, [pc, #1124] @ 306734 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -182998,15 +182998,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 41d2c4 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -183022,15 +183022,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 70f234 │ │ │ │ + bl 70f254 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 306178 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -183059,34 +183059,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 306748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 306178 │ │ │ │ ldr r3, [pc, #820] @ 30674c │ │ │ │ ldr ip, [pc, #820] @ 306750 │ │ │ │ ldr r1, [pc, #820] @ 306754 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 306178 │ │ │ │ ldr r3, [pc, #784] @ 306758 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306130 │ │ │ │ ldr r3, [pc, #740] @ 306740 │ │ │ │ @@ -183102,21 +183102,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 30675c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 306130 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 306760 │ │ │ │ @@ -183137,15 +183137,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 306660 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -183153,15 +183153,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 306660 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 3062b8 │ │ │ │ ldr r3, [pc, #484] @ 306768 │ │ │ │ ldr r2, [pc, #484] @ 30676c │ │ │ │ @@ -183170,15 +183170,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3062b8 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -183201,20 +183201,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -183226,25 +183226,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 306780 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3062b8 │ │ │ │ ldr r0, [pc, #236] @ 306784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 306130 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 306788 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 306178 │ │ │ │ ldr r3, [pc, #204] @ 30678c │ │ │ │ ldr ip, [pc, #204] @ 306790 │ │ │ │ ldr r1, [pc, #204] @ 306794 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 306798 │ │ │ │ @@ -183253,55 +183253,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ addseq r4, sl, r8, ror sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, sl, r8, asr sp │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r4, lr, ip, lsl #7 │ │ │ │ - addeq r3, r2, r8, ror lr │ │ │ │ + rsbeq r4, lr, ip, lsr #7 │ │ │ │ + umulleq r3, r2, r8, lr │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - rsbeq r4, lr, r8, ror r3 │ │ │ │ + @ instruction: 0x006e4398 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r2, r7, ip, ror #4 │ │ │ │ + rsbseq r2, r7, ip, lsl #5 │ │ │ │ umullseq r4, sl, r8, ip │ │ │ │ - umulleq r3, r2, r0, sp │ │ │ │ - rsbeq r4, lr, r8, ror #8 │ │ │ │ - @ instruction: 0x006e4298 │ │ │ │ + @ instruction: 0x00823db0 │ │ │ │ + rsbeq r4, lr, r8, lsl #9 │ │ │ │ + strheq r4, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - ldrdeq r3, [r2], r4 │ │ │ │ - rsbeq r4, lr, r0, lsl #8 │ │ │ │ - ldrdeq r4, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + strdeq r3, [r2], r4 │ │ │ │ + rsbeq r4, lr, r0, lsr #8 │ │ │ │ + strdeq r4, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ @ instruction: 0x000001ba │ │ │ │ addeq r3, ip, r8, asr #21 │ │ │ │ - rsbeq r4, lr, r0, asr #3 │ │ │ │ - ldrdeq r4, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r4, lr, r0, ror #3 │ │ │ │ + strdeq r4, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r4, r0, ip, lsr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, lr, ip, lsr #6 │ │ │ │ - addeq r3, r2, ip, asr #22 │ │ │ │ - rsbeq r4, lr, r4, lsl #4 │ │ │ │ - rsbeq r4, lr, ip, asr r0 │ │ │ │ + rsbeq r4, lr, ip, asr #6 │ │ │ │ + addeq r3, r2, ip, ror #22 │ │ │ │ + rsbeq r4, lr, r4, lsr #4 │ │ │ │ + rsbeq r4, lr, ip, ror r0 │ │ │ │ andeq r4, r0, r0, ror r6 │ │ │ │ - rsbeq r4, lr, r0, lsr r1 │ │ │ │ + rsbeq r4, lr, r0, asr r1 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - addeq r3, r2, r0, ror #19 │ │ │ │ - rsbeq r4, lr, r4, asr r1 │ │ │ │ - rsbeq r3, lr, r8, ror #29 │ │ │ │ - strdeq r3, [r2], ip │ │ │ │ - rsbeq r4, lr, r8, asr #32 │ │ │ │ - rsbeq r3, lr, r0, lsl #28 │ │ │ │ + addeq r3, r2, r0, lsl #20 │ │ │ │ + rsbeq r4, lr, r4, ror r1 │ │ │ │ + rsbeq r3, lr, r8, lsl #30 │ │ │ │ + addeq r3, r2, ip, lsl r9 │ │ │ │ + rsbeq r4, lr, r8, rrx │ │ │ │ + rsbeq r3, lr, r0, lsr #28 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - rsbeq r3, lr, r0, ror pc │ │ │ │ - rsbeq r4, lr, r4, asr #1 │ │ │ │ - addeq r3, r2, r8, lsr #17 │ │ │ │ - @ instruction: 0x006e3f9c │ │ │ │ - strheq r3, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x006e3f90 │ │ │ │ + rsbeq r4, lr, r4, ror #1 │ │ │ │ + addeq r3, r2, r8, asr #17 │ │ │ │ + strheq r3, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq r3, [lr], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 306a44 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -183317,27 +183317,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 306a54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #600] @ 306a58 │ │ │ │ ldr r1, [pc, #600] @ 306a5c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 306a60 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #564] @ 306a64 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 306908 │ │ │ │ ldr r3, [pc, #544] @ 306a68 │ │ │ │ @@ -183348,26 +183348,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [pc, #504] @ 306a74 │ │ │ │ ldr r1, [pc, #504] @ 306a78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #468] @ 306a7c │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -183408,21 +183408,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 306a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 306840 │ │ │ │ ldr r3, [pc, #268] @ 306a94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 3068c4 │ │ │ │ ldr r3, [pc, #236] @ 306a88 │ │ │ │ @@ -183438,66 +183438,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 306a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3068c4 │ │ │ │ ldr r2, [pc, #156] @ 306a9c │ │ │ │ ldr r3, [pc, #72] @ 306a4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 306a40 │ │ │ │ ldr r0, [pc, #124] @ 306aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #108] @ 306aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 306840 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x008237b8 │ │ │ │ + ldrdeq r3, [r2], r8 │ │ │ │ addseq r4, sl, ip, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r3, [sp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq fp, r1, r4, lsl pc │ │ │ │ - @ instruction: 0x006e3f98 │ │ │ │ - rsbeq sp, sp, r0, ror r1 │ │ │ │ + strdeq r3, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq fp, r1, r4, lsr pc │ │ │ │ + strheq r3, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x006dd190 │ │ │ │ addseq r4, sl, ip, lsl #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ addeq r3, ip, r0, lsr #10 │ │ │ │ addseq fp, r7, r4, lsr ip │ │ │ │ - rsbeq r3, lr, r0, ror #30 │ │ │ │ + rsbeq r3, lr, r0, lsl #31 │ │ │ │ addseq r4, sl, r8, asr r5 │ │ │ │ andeq r2, r0, ip, asr r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, lr, r0, asr lr │ │ │ │ + rsbeq r3, lr, r0, ror lr │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r3, lr, r0, asr lr │ │ │ │ + rsbeq r3, lr, r0, ror lr │ │ │ │ addseq r4, sl, r4, lsr #8 │ │ │ │ - rsbeq r3, lr, r4, asr #28 │ │ │ │ - strheq r3, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r3, lr, r4, ror #28 │ │ │ │ + ldrdeq r3, [lr], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 306ae8 │ │ │ │ ldr ip, [pc, #40] @ 306aec │ │ │ │ ldr r1, [pc, #40] @ 306af0 │ │ │ │ @@ -183506,17 +183506,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 306af4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r3, r2, r4, lsr #9 │ │ │ │ - strheq r3, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r3, lr, ip, lsr #19 │ │ │ │ + addeq r3, r2, r4, asr #9 │ │ │ │ + ldrdeq r3, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r3, lr, ip, asr #19 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -183678,15 +183678,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 306eb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ ldr r3, [pc, #288] @ 306ec4 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 306dfc │ │ │ │ @@ -183732,42 +183732,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 306ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 306db8 │ │ │ │ ldr r0, [pc, #60] @ 306edc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 306db8 │ │ │ │ bl 306aa8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrheq r4, [sl], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, sl, r8, lsr #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r4, sl, r4, rrx │ │ │ │ andeq r3, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, lr, r0, lsl sl │ │ │ │ - rsbeq r3, lr, r8, lsr sl │ │ │ │ + rsbeq r3, lr, r0, lsr sl │ │ │ │ + rsbeq r3, lr, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 307908 │ │ │ │ ldr r1, [pc, #2576] @ 30790c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -183860,26 +183860,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 30792c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 306f40 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 306f58 │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 306f58 │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -183936,15 +183936,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #1 │ │ │ │ bl 41ba98 │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 306f58 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -183979,22 +183979,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 70720c │ │ │ │ + bl 70722c │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 307688 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 254134 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -184102,15 +184102,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 307904 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 307688 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 254134 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -184219,15 +184219,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 307690 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70720c │ │ │ │ + bl 70722c │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 307718 │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -184248,15 +184248,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 307214 │ │ │ │ ldr r0, [pc, #716] @ 307940 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 306f40 │ │ │ │ mov r3, #3 │ │ │ │ b 307664 │ │ │ │ mov r3, #4 │ │ │ │ b 307664 │ │ │ │ cmp ip, #0 │ │ │ │ beq 3075d4 │ │ │ │ @@ -184344,15 +184344,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 307780 │ │ │ │ cmp r5, #0 │ │ │ │ beq 30764c │ │ │ │ mov r0, r7 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -184360,15 +184360,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 307904 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 254134 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -184392,15 +184392,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 307904 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 307688 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 254134 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -184415,24 +184415,24 @@ │ │ │ │ b 307664 │ │ │ │ bl 306aa8 │ │ │ │ addseq r3, sl, ip, lsr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, sl, r8, lsl #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, sl, r4, asr #29 │ │ │ │ - addeq r2, r2, sl, lsl #31 │ │ │ │ + addeq r2, r2, sl, lsr #31 │ │ │ │ andeq r4, r0, r8, lsl #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, lr, r0, ror r8 │ │ │ │ - addeq r2, r2, r4, lsl #29 │ │ │ │ - addeq r2, r2, r8, ror #27 │ │ │ │ - rsbeq r3, lr, r8, lsl r6 │ │ │ │ - strdeq ip, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r3, lr, r0, ror #5 │ │ │ │ + @ instruction: 0x006e3890 │ │ │ │ + addeq r2, r2, r4, lsr #29 │ │ │ │ + addeq r2, r2, r8, lsl #28 │ │ │ │ + rsbeq r3, lr, r8, lsr r6 │ │ │ │ + rsbeq ip, sp, r0, lsl r8 │ │ │ │ + rsbeq r3, lr, r0, lsl #6 │ │ │ │ │ │ │ │ 00307944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -184461,15 +184461,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 307ec4 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #0 │ │ │ │ bl 41ba98 │ │ │ │ ldr r3, [pc, #1256] @ 307ec8 │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 307ecc │ │ │ │ @@ -184746,29 +184746,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 307ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 307afc │ │ │ │ ldr r0, [pc, #132] @ 307ef4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 307afc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 307ef8 │ │ │ │ ldr ip, [pc, #108] @ 307efc │ │ │ │ ldr r1, [pc, #108] @ 307f00 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184776,33 +184776,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ addseq r3, sl, r0, asr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r2, r8, asr #11 │ │ │ │ - strdeq r2, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - ldrdeq fp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r2, r2, r8, ror #11 │ │ │ │ + rsbeq r2, lr, r8, lsl lr │ │ │ │ + strdeq fp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ addseq r3, sl, r4, ror #8 │ │ │ │ - strheq r2, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq r2, [lr], #-244 @ 0xffffff0c @ │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, sl, r8, ror r0 │ │ │ │ andeq r3, r0, r8, ror #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, lr, r0, asr #22 │ │ │ │ - rsbeq r2, lr, ip, asr fp │ │ │ │ - ldrdeq r2, [r2], ip │ │ │ │ - rsbeq r2, lr, r4, ror #22 │ │ │ │ - rsbeq r2, lr, r4, ror #11 │ │ │ │ + rsbeq r2, lr, r0, ror #22 │ │ │ │ + rsbeq r2, lr, ip, ror fp │ │ │ │ + strdeq r2, [r2], ip │ │ │ │ + rsbeq r2, lr, r4, lsl #23 │ │ │ │ + rsbeq r2, lr, r4, lsl #12 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 00307f08 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00307f0c : │ │ │ │ mov r0, #0 │ │ │ │ @@ -184828,15 +184828,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 307fcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 75a374 │ │ │ │ + bl 75a394 │ │ │ │ cmp r0, #0 │ │ │ │ bne 307fe0 │ │ │ │ ldr r2, [pc, #76] @ 307fd0 │ │ │ │ ldr r3, [pc, #56] @ 307fc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -184851,19 +184851,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0x009a2ef4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, sl, ip, asr #29 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq fp, r1, r8, lsr sp │ │ │ │ + rsbseq fp, r1, r8, asr sp │ │ │ │ addseq r2, sl, r0, lsr #29 │ │ │ │ - strheq r2, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq r2, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - ldrdeq r2, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r2, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + strdeq r2, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq r2, [lr], #-164 @ 0xffffff5c @ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 2fb6e8 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 307fd4 │ │ │ │ ldr r7, [pc, #-36] @ 307fd8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -185138,29 +185138,29 @@ │ │ │ │ b 30848c │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, lr, r4, lsr sl │ │ │ │ - rsbeq r2, lr, r0, lsr #20 │ │ │ │ - rsbeq r2, lr, ip, lsl #20 │ │ │ │ - ldrdeq r2, [lr], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r2, lr, r4, lsr #19 │ │ │ │ - rsbeq r2, lr, r0, asr r9 │ │ │ │ - rsbeq r2, lr, r4, lsr #18 │ │ │ │ - rsbeq r2, lr, r8, lsr #17 │ │ │ │ - rsbeq r2, lr, r4, lsr #17 │ │ │ │ - strdeq r1, [lr], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r2, lr, r4, ror #15 │ │ │ │ - rsbseq r4, r0, ip, lsl lr │ │ │ │ - rsbeq r2, lr, r8, lsr #14 │ │ │ │ - rsbeq r2, lr, ip, ror #12 │ │ │ │ - rsbeq r2, lr, ip, asr #32 │ │ │ │ + rsbeq r2, lr, r4, asr sl │ │ │ │ + rsbeq r2, lr, r0, asr #20 │ │ │ │ + rsbeq r2, lr, ip, lsr #20 │ │ │ │ + strdeq r2, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r2, lr, r4, asr #19 │ │ │ │ + rsbeq r2, lr, r0, ror r9 │ │ │ │ + rsbeq r2, lr, r4, asr #18 │ │ │ │ + rsbeq r2, lr, r8, asr #17 │ │ │ │ + rsbeq r2, lr, r4, asr #17 │ │ │ │ + rsbeq r1, lr, r0, lsl r9 │ │ │ │ + rsbeq r2, lr, r4, lsl #16 │ │ │ │ + rsbseq r4, r0, ip, lsr lr │ │ │ │ + rsbeq r2, lr, r8, asr #14 │ │ │ │ + rsbeq r2, lr, ip, lsl #13 │ │ │ │ + rsbeq r2, lr, ip, rrx │ │ │ │ addseq r2, sl, ip, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2fdb50 │ │ │ │ @@ -185665,35 +185665,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 75c17c │ │ │ │ + bl 75c19c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 308d20 │ │ │ │ ldr r4, [pc, #212] @ 308d64 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #208] @ 308d68 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #184] @ 308d6c │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 308d70 │ │ │ │ ldr r3, [pc, #112] @ 308d58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -185716,28 +185716,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 308cdc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, sl, ip, ror #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, lr, r0, lsr #23 │ │ │ │ - ldrsbeq r3, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - addeq r1, r2, r4, ror #6 │ │ │ │ - rsbeq r0, lr, ip, lsr #22 │ │ │ │ - strheq r1, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r0, lr, r0, asr #23 │ │ │ │ + ldrsheq r3, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r1, r2, r4, lsl #7 │ │ │ │ + rsbeq r0, lr, ip, asr #22 │ │ │ │ + ldrdeq r1, [lr], #-224 @ 0xffffff20 @ │ │ │ │ addseq r2, sl, r0, asr #2 │ │ │ │ - addeq r1, r2, r8, asr #5 │ │ │ │ + addeq r1, r2, r8, ror #5 │ │ │ │ + rsbeq r1, lr, r8, ror lr │ │ │ │ rsbeq r1, lr, r8, asr lr │ │ │ │ - rsbeq r1, lr, r8, lsr lr │ │ │ │ │ │ │ │ 00308d80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 308e00 │ │ │ │ @@ -185765,17 +185765,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 308e0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq r9, r9, ip, asr #27 │ │ │ │ - addeq r1, r2, r4, asr #4 │ │ │ │ - rsbeq r1, lr, r4, asr #27 │ │ │ │ - ldrdeq r1, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + addeq r1, r2, r4, ror #4 │ │ │ │ + rsbeq r1, lr, r4, ror #27 │ │ │ │ + strdeq r1, [lr], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 00308e10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 308e8c │ │ │ │ @@ -185802,17 +185802,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq r9, r9, ip, lsr sp │ │ │ │ - @ instruction: 0x008211bc │ │ │ │ - rsbeq r1, lr, ip, lsr sp │ │ │ │ - rsbeq r1, lr, ip, asr #26 │ │ │ │ + ldrdeq r1, [r2], ip │ │ │ │ + rsbeq r1, lr, ip, asr sp │ │ │ │ + rsbeq r1, lr, ip, ror #26 │ │ │ │ │ │ │ │ 00308e9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 308f40 │ │ │ │ @@ -185849,17 +185849,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 308f4c │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 253b64 │ │ │ │ @ instruction: 0x00a99cb0 │ │ │ │ - rsbeq r1, lr, ip, lsr #26 │ │ │ │ - rsbeq r1, lr, r8, lsr #26 │ │ │ │ - strdeq r1, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r1, lr, ip, asr #26 │ │ │ │ + rsbeq r1, lr, r8, asr #26 │ │ │ │ + rsbeq r1, lr, r0, lsl sp │ │ │ │ │ │ │ │ 00308f50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 309004 │ │ │ │ @@ -185890,27 +185890,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 30900c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ bl 308e9c │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #24] @ 309010 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ strdeq r9, [r9], ip @ │ │ │ │ @ instruction: 0x00a99bb0 │ │ │ │ - ldrdeq r1, [lr], #-200 @ 0xffffff38 @ │ │ │ │ - @ instruction: 0x006e1c9c │ │ │ │ + strdeq r1, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + strheq r1, [lr], #-204 @ 0xffffff34 @ │ │ │ │ │ │ │ │ 00309014 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 3091f0 │ │ │ │ @@ -185919,23 +185919,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 75c17c │ │ │ │ + bl 75c19c │ │ │ │ ldr r1, [pc, #420] @ 3091fc │ │ │ │ ldr r7, [pc, #420] @ 309200 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c17c │ │ │ │ + bl 75c19c │ │ │ │ cmp r5, #0 │ │ │ │ beq 30917c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30910c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -185945,49 +185945,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 30920c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 309210 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 309150 │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r3, [pc, #320] @ 309214 │ │ │ │ ldr r1, [pc, #320] @ 309218 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f100 │ │ │ │ + bl 74f120 │ │ │ │ ldr r3, [pc, #300] @ 30921c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750f30 │ │ │ │ + b 750f50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 30919c │ │ │ │ ldr r3, [pc, #260] @ 309220 │ │ │ │ ldr r2, [pc, #260] @ 309224 │ │ │ │ ldr r1, [pc, #260] @ 309228 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 309210 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3090c8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3091cc │ │ │ │ @@ -186006,53 +186006,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 309230 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #120] @ 309234 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r3, [pc, #100] @ 309238 │ │ │ │ ldr r1, [pc, #100] @ 30923c │ │ │ │ ldr r0, [pc, #100] @ 309240 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, ip, lsl #8 │ │ │ │ + rsbseq r3, r7, ip, lsr #8 │ │ │ │ adceq r9, r9, ip, lsr #22 │ │ │ │ - @ instruction: 0x006e1c98 │ │ │ │ - rsbeq lr, pc, r8, lsl #23 │ │ │ │ + strheq r1, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq lr, pc, r8, lsr #23 │ │ │ │ addseq r1, sl, r4, asr #27 │ │ │ │ - umulleq r0, r2, r4, pc @ │ │ │ │ - rsbeq r1, sp, r0, lsl r4 │ │ │ │ - rsbseq r9, r1, r4, asr #5 │ │ │ │ + @ instruction: 0x00820fb4 │ │ │ │ + rsbeq r1, sp, r0, lsr r4 │ │ │ │ + rsbseq r9, r1, r4, ror #5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ adceq r9, r9, ip, lsl #21 │ │ │ │ - rsbeq sp, sp, r4, asr #5 │ │ │ │ + rsbeq sp, sp, r4, ror #5 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - addeq r0, r2, r0, lsl pc │ │ │ │ - rsbeq r1, sp, r8, lsl #7 │ │ │ │ - rsbseq r9, r1, ip, lsr r2 │ │ │ │ + addeq r0, r2, r0, lsr pc │ │ │ │ + rsbeq r1, sp, r8, lsr #7 │ │ │ │ + rsbseq r9, r1, ip, asr r2 │ │ │ │ strdeq r9, [r9], ip @ │ │ │ │ - rsbeq r1, lr, r4, lsr fp │ │ │ │ - rsbeq r1, lr, ip, lsr fp │ │ │ │ - addeq r0, r2, r8, asr lr │ │ │ │ - ldrdeq r1, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r1, lr, r8, lsr fp │ │ │ │ + rsbeq r1, lr, r4, asr fp │ │ │ │ + rsbeq r1, lr, ip, asr fp │ │ │ │ + addeq r0, r2, r8, ror lr │ │ │ │ + strdeq r1, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r1, lr, r8, asr fp │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -186061,15 +186061,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 3092ac │ │ │ │ cmp r5, #2 │ │ │ │ beq 30936c │ │ │ │ cmp r5, #4 │ │ │ │ beq 3092e8 │ │ │ │ @@ -186259,39 +186259,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r2, r8, lsr #27 │ │ │ │ + addeq r0, r2, r8, asr #27 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - addeq r0, r2, r5, lsr sp │ │ │ │ + addeq r0, r2, r5, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 3095f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ ldr r3, [pc, #32] @ 3095f4 │ │ │ │ ldr r1, [pc, #32] @ 3095f8 │ │ │ │ ldr r0, [pc, #32] @ 3095fc │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 308e10 │ │ │ │ addeq r0, ip, r0, ror r8 │ │ │ │ - rsbeq r1, lr, r4, asr #14 │ │ │ │ - rsbeq r1, lr, r8, asr #14 │ │ │ │ - rsbeq r1, lr, r0, ror #14 │ │ │ │ + rsbeq r1, lr, r4, ror #14 │ │ │ │ + rsbeq r1, lr, r8, ror #14 │ │ │ │ + rsbeq r1, lr, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 3097bc │ │ │ │ mov r3, r2 │ │ │ │ @@ -186397,15 +186397,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 3096fc │ │ │ │ b 309768 │ │ │ │ addseq r1, sl, r0, lsl #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r0, r2, r0, sl │ │ │ │ + @ instruction: 0x00820ab0 │ │ │ │ addseq r1, sl, r0, ror r7 │ │ │ │ addseq r1, sl, r8, ror #13 │ │ │ │ @ instruction: 0x009a16b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -186507,20 +186507,20 @@ │ │ │ │ bl 4fd990 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 309874 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r4, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r1, lr, r0, lsl #10 │ │ │ │ + rsbeq r1, lr, r0, lsr #10 │ │ │ │ addseq r1, sl, r8, lsr #11 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - rsbeq r1, lr, r4, asr r4 │ │ │ │ + rsbeq r1, lr, r4, ror r4 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - rsbeq r1, lr, ip, lsr #8 │ │ │ │ + rsbeq r1, lr, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -186556,25 +186556,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 309af0 │ │ │ │ ldr r1, [pc, #192] @ 309af4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #172] @ 309af8 │ │ │ │ ldr r1, [pc, #172] @ 309afc │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #140] @ 309b00 │ │ │ │ ldr r1, [pc, #140] @ 309b04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 309b08 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -186592,29 +186592,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 309b18 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r1, [pc, #64] @ 309b1c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7514cc │ │ │ │ - @ instruction: 0x008206b0 │ │ │ │ - rsbeq r0, sp, r8, lsl #21 │ │ │ │ - rsbseq r8, r1, r8, asr #25 │ │ │ │ - rsbeq r0, lr, r4, asr sp │ │ │ │ - rsbeq r9, sp, ip, lsr #30 │ │ │ │ + b 7514ec │ │ │ │ + ldrdeq r0, [r2], r0 @ │ │ │ │ + rsbeq r0, sp, r8, lsr #21 │ │ │ │ + rsbseq r8, r1, r8, ror #25 │ │ │ │ + rsbeq r0, lr, r4, ror sp │ │ │ │ + rsbeq r9, sp, ip, asr #30 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - rsbeq r1, lr, r4, lsr #5 │ │ │ │ + rsbeq r1, lr, r4, asr #5 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq r0, ip, ip, lsl #7 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ addseq r8, r7, r0, ror #24 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -186623,15 +186623,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 309b74 │ │ │ │ cmp r6, #2 │ │ │ │ beq 309bb4 │ │ │ │ cmp r6, #4 │ │ │ │ beq 309b90 │ │ │ │ @@ -186686,16 +186686,16 @@ │ │ │ │ b 500168 │ │ │ │ ldr r1, [pc, #16] @ 309c48 │ │ │ │ ldr r0, [pc, #16] @ 309c4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 4fc474 │ │ │ │ - rsbeq r1, lr, ip, lsr #2 │ │ │ │ - rsbeq r1, lr, r8, lsl #2 │ │ │ │ + rsbeq r1, lr, ip, asr #2 │ │ │ │ + rsbeq r1, lr, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -186752,29 +186752,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 309df8 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -186806,15 +186806,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -187123,15 +187123,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -187139,15 +187139,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 30a2d4 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -187231,30 +187231,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 4ffb14 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30a5ac │ │ │ │ @@ -187517,16 +187517,16 @@ │ │ │ │ bl 255178 │ │ │ │ b 30a834 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, sl, ip, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, sl, r4, lsr #13 │ │ │ │ umullseq r0, sl, r8, r5 │ │ │ │ - rsbeq r0, lr, r0, ror #9 │ │ │ │ - @ instruction: 0x006e0490 │ │ │ │ + rsbeq r0, lr, r0, lsl #10 │ │ │ │ + strheq r0, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ addseq r0, sl, r4, lsr r5 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 30a5d4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 30a5d4 │ │ │ │ @@ -187601,15 +187601,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 4ff440 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -187617,17 +187617,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 4ff440 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5009e0 │ │ │ │ - addeq pc, r1, r4, asr r6 @ │ │ │ │ - rsbeq r0, lr, r0, asr #6 │ │ │ │ - @ instruction: 0x006e0290 │ │ │ │ + addeq pc, r1, r4, ror r6 @ │ │ │ │ + rsbeq r0, lr, r0, ror #6 │ │ │ │ + strheq r0, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 30ac04 │ │ │ │ ldr r3, [pc, #268] @ 30ac08 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -187715,32 +187715,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 309c50 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 309c50 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 309c50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 30aae0 │ │ │ │ - addeq pc, r1, ip, lsl #9 │ │ │ │ - rsbeq r0, lr, r8, ror r1 │ │ │ │ - rsbeq r0, lr, r8, asr #1 │ │ │ │ + addeq pc, r1, ip, lsr #9 │ │ │ │ + @ instruction: 0x006e0198 │ │ │ │ + rsbeq r0, lr, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 30ae38 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 30ae3c │ │ │ │ @@ -187748,15 +187748,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 30ae44 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 50092c │ │ │ │ @@ -187799,27 +187799,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #152] @ 30ae50 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d2c4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -187830,27 +187830,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 30ae58 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 30ac24 │ │ │ │ - addeq pc, r1, r8, lsl #8 │ │ │ │ - strdeq r0, [lr], #-4 @ │ │ │ │ - rsbeq r0, lr, r8, asr #32 │ │ │ │ - rsbeq r0, lr, ip, asr #32 │ │ │ │ + addeq pc, r1, r8, lsr #8 │ │ │ │ + rsbeq r0, lr, r4, lsl r1 │ │ │ │ + rsbeq r0, lr, r8, rrx │ │ │ │ + rsbeq r0, lr, ip, rrx │ │ │ │ strheq pc, [fp], r0 @ │ │ │ │ - rsbeq r0, lr, ip, asr #32 │ │ │ │ - rsbeq r0, lr, r8, lsr #32 │ │ │ │ - rsbeq pc, ip, r4, lsr #13 │ │ │ │ - rsbseq r7, r1, r8, ror #17 │ │ │ │ + rsbeq r0, lr, ip, rrx │ │ │ │ + rsbeq r0, lr, r8, asr #32 │ │ │ │ + rsbeq pc, ip, r4, asr #13 │ │ │ │ + rsbseq r7, r1, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 30af8c │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 30af90 │ │ │ │ @@ -187943,15 +187943,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 30b018 │ │ │ │ cmp r5, #2 │ │ │ │ beq 30b068 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -188256,20 +188256,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ @ instruction: 0x0099fbd4 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ addseq pc, r9, r8, lsl #23 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - rsbeq pc, sp, r0, lsr #20 │ │ │ │ + rsbeq pc, sp, r0, asr #20 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - rsbeq pc, sp, ip, asr #19 │ │ │ │ + rsbeq pc, sp, ip, ror #19 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - @ instruction: 0x006df998 │ │ │ │ + strheq pc, [sp], #-152 @ 0xffffff68 @ │ │ │ │ addseq pc, r9, r8, lsl sl @ │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ @ instruction: 0x0099f9dc │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 30b538 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -188282,33 +188282,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq lr, r1, ip, lsl #25 │ │ │ │ + addeq lr, r1, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 30b5a4 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 30b5a8 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 30b5a8 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -188317,28 +188317,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 30b5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ ldr r3, [pc, #32] @ 30b5f0 │ │ │ │ ldr r1, [pc, #32] @ 30b5f4 │ │ │ │ ldr r0, [pc, #32] @ 30b5f8 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 308e10 │ │ │ │ addeq lr, fp, r0, ror r9 │ │ │ │ - @ instruction: 0x006df890 │ │ │ │ - @ instruction: 0x006df894 │ │ │ │ - rsbeq pc, sp, r8, lsr #17 │ │ │ │ + strheq pc, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + strheq pc, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq pc, sp, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -188571,28 +188571,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 30ba9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 30b7c8 │ │ │ │ ldr r3, [pc, #156] @ 30baa0 │ │ │ │ ldr r2, [pc, #156] @ 30baa4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -188606,39 +188606,39 @@ │ │ │ │ b 30b834 │ │ │ │ ldr r0, [pc, #112] @ 30baa8 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 30b7c8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r9, r8, ror r7 @ │ │ │ │ addseq pc, r9, ip, asr r7 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, fp, ip, asr #16 │ │ │ │ - strheq pc, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x006df79c │ │ │ │ - rsbeq pc, sp, r8, lsl #15 │ │ │ │ - rsbseq r2, r1, r4, asr r8 │ │ │ │ + ldrdeq pc, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + strheq pc, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq pc, sp, r8, lsr #15 │ │ │ │ + rsbseq r2, r1, r4, ror r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x006df690 │ │ │ │ + strheq pc, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ addseq pc, r9, r8, lsr #11 │ │ │ │ - rsbeq pc, sp, r4, ror #10 │ │ │ │ + rsbeq pc, sp, r4, lsl #11 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, r4, lsr #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq pc, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq pc, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - rsbeq pc, sp, ip, lsl r5 @ │ │ │ │ - rsbeq pc, sp, r4, asr #9 │ │ │ │ + rsbeq pc, sp, ip, lsr r5 @ │ │ │ │ + rsbeq pc, sp, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -188772,24 +188772,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 30bfc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 30bbd4 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 30bfb4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -188838,24 +188838,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 30bfcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 30bbd4 │ │ │ │ ldr r3, [pc, #432] @ 30bfd0 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -188911,69 +188911,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 30bfd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 30bd30 │ │ │ │ ldr r0, [pc, #156] @ 30bfdc │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 30bbd4 │ │ │ │ ldr r0, [pc, #128] @ 30bfe0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 30bd30 │ │ │ │ ldr r0, [pc, #104] @ 30bfe4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 30bbd4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r9, r4, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq pc, r9, r0, r2 @ │ │ │ │ - addeq lr, r1, r4, asr r5 │ │ │ │ + addeq lr, r1, r4, ror r5 │ │ │ │ addseq pc, r9, r8, asr #4 │ │ │ │ - addeq lr, r1, r6, lsl #10 │ │ │ │ + addeq lr, r1, r6, lsr #10 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r4, ror #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, sp, r0, asr #5 │ │ │ │ + rsbeq pc, sp, r0, ror #5 │ │ │ │ andeq r2, r0, r0, asr #26 │ │ │ │ - rsbeq pc, sp, r4, lsr r1 @ │ │ │ │ + rsbeq pc, sp, r4, asr r1 @ │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r4, ror fp │ │ │ │ - rsbeq pc, sp, r0, lsl r1 @ │ │ │ │ - rsbeq pc, sp, r4, asr #1 │ │ │ │ - rsbeq pc, sp, r0, lsl r1 @ │ │ │ │ - rsbeq pc, sp, r8 │ │ │ │ + rsbeq pc, sp, r0, lsr r1 @ │ │ │ │ + rsbeq pc, sp, r4, ror #1 │ │ │ │ + rsbeq pc, sp, r0, lsr r1 @ │ │ │ │ + rsbeq pc, sp, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 30c0e4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 30c0e8 │ │ │ │ @@ -188981,15 +188981,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #192] @ 30c0f0 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -189019,28 +189019,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 30b5fc │ │ │ │ - addeq lr, r1, r8, lsl #3 │ │ │ │ - rsbeq pc, sp, r8, lsl #1 │ │ │ │ - rsbeq lr, sp, r0, asr lr │ │ │ │ - rsbeq lr, sp, r8, asr lr │ │ │ │ + addeq lr, r1, r8, lsr #3 │ │ │ │ + rsbeq pc, sp, r8, lsr #1 │ │ │ │ + rsbeq lr, sp, r0, ror lr │ │ │ │ + rsbeq lr, sp, r8, ror lr │ │ │ │ umulleq sp, fp, r0, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 30c1e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -189049,25 +189049,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 30c1e8 │ │ │ │ ldr r1, [pc, #196] @ 30c1ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #176] @ 30c1f0 │ │ │ │ ldr r1, [pc, #176] @ 30c1f4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #144] @ 30c1f8 │ │ │ │ ldr r2, [pc, #144] @ 30c1fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 30c200 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 30c204 │ │ │ │ @@ -189085,34 +189085,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r1, [pc, #72] @ 30c218 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f728 │ │ │ │ - addeq lr, r1, r0, lsl #1 │ │ │ │ - @ instruction: 0x006ce394 │ │ │ │ - ldrsbeq r6, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq lr, sp, r0, ror #12 │ │ │ │ - rsbeq r7, sp, r8, lsr r8 │ │ │ │ + b 74f748 │ │ │ │ + addeq lr, r1, r0, lsr #1 │ │ │ │ + strheq lr, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsheq r6, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq lr, sp, r0, lsl #13 │ │ │ │ + rsbeq r7, sp, r8, asr r8 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ umulleq sp, fp, r0, sp │ │ │ │ - rsbeq lr, sp, r4, asr #25 │ │ │ │ + rsbeq lr, sp, r4, ror #25 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ addseq r6, r7, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -189213,29 +189213,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 4ffb14 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30c380 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -189315,15 +189315,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -189331,15 +189331,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 30c5d4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -189399,23 +189399,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 30c7fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 30c604 │ │ │ │ ldr r3, [pc, #292] @ 30c800 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30c4c0 │ │ │ │ @@ -189438,64 +189438,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 30c804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 30c4c0 │ │ │ │ mov r9, r4 │ │ │ │ b 30c428 │ │ │ │ ldr r0, [pc, #112] @ 30c808 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 30c4c0 │ │ │ │ ldr r0, [pc, #72] @ 30c80c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 30c604 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099ebd4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq lr, r9, r4, fp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r9, ip, asr r9 │ │ │ │ - strdeq lr, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq lr, sp, r8, lsl #22 │ │ │ │ + rsbeq lr, sp, r8, lsl fp │ │ │ │ + rsbeq lr, sp, r8, lsr #22 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, sp, r8, ror #19 │ │ │ │ + rsbeq lr, sp, r8, lsl #20 │ │ │ │ andeq r4, r0, r4, lsl #23 │ │ │ │ - rsbeq lr, sp, r0, asr #19 │ │ │ │ - rsbeq lr, sp, ip, lsl #20 │ │ │ │ - rsbeq lr, sp, r8, lsr #18 │ │ │ │ + rsbeq lr, sp, r0, ror #19 │ │ │ │ + rsbeq lr, sp, ip, lsr #20 │ │ │ │ + rsbeq lr, sp, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 30c99c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 30c9a0 │ │ │ │ @@ -189616,36 +189616,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 30b5fc │ │ │ │ - umulleq sp, r1, ip, r7 │ │ │ │ - @ instruction: 0x006de69c │ │ │ │ - rsbeq lr, sp, r4, ror #8 │ │ │ │ + @ instruction: 0x0081d7bc │ │ │ │ + strheq lr, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq lr, sp, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 30caa4 │ │ │ │ ldr r2, [pc, #96] @ 30caa8 │ │ │ │ ldr r1, [pc, #96] @ 30caac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd990 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -189653,17 +189653,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 4ff440 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5009e0 │ │ │ │ - addeq sp, r1, r8, asr #14 │ │ │ │ - rsbeq lr, sp, r8, asr #12 │ │ │ │ - rsbeq lr, sp, r8, lsl #8 │ │ │ │ + addeq sp, r1, r8, ror #14 │ │ │ │ + rsbeq lr, sp, r8, ror #12 │ │ │ │ + rsbeq lr, sp, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 30d078 │ │ │ │ @@ -189765,24 +189765,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 30d0a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 30cb64 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -189851,23 +189851,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 30d0b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 30cb64 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 30ce60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -189965,23 +189965,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 30d0c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 30cb64 │ │ │ │ cmp ip, #0 │ │ │ │ beq 30ce0c │ │ │ │ b 30cec4 │ │ │ │ ldr r2, [pc, #268] @ 30d0cc │ │ │ │ ldr r3, [pc, #184] @ 30d07c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -189993,15 +189993,15 @@ │ │ │ │ bne 30cef0 │ │ │ │ ldr r0, [pc, #236] @ 30d0d0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r2, [pc, #212] @ 30d0d4 │ │ │ │ ldr r3, [pc, #120] @ 30d07c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190010,15 +190010,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 30d0d8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r2, [pc, #152] @ 30d0dc │ │ │ │ ldr r3, [pc, #52] @ 30d07c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190029,128 +190029,128 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 30d030 │ │ │ │ addseq lr, r9, r0, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r9, ip, lsr r3 │ │ │ │ - addeq sp, r1, r4, asr #12 │ │ │ │ + addeq sp, r1, r4, ror #12 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0099e2b8 │ │ │ │ - addeq sp, r1, sp, asr #11 │ │ │ │ + addeq sp, r1, sp, ror #11 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, sp, r4, ror r6 │ │ │ │ + @ instruction: 0x006de694 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, lsl lr │ │ │ │ - rsbeq lr, sp, r8, lsr r4 │ │ │ │ + rsbeq lr, sp, r8, asr r4 │ │ │ │ @ instruction: 0x0099dff4 │ │ │ │ addseq sp, r9, r8, asr pc │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strdeq lr, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, sp, r4, lsl r3 │ │ │ │ addseq sp, r9, r4, ror #28 │ │ │ │ - rsbeq lr, sp, r8, ror #5 │ │ │ │ + rsbeq lr, sp, r8, lsl #6 │ │ │ │ addseq sp, r9, r4, lsr #28 │ │ │ │ - rsbeq lr, sp, r8, lsl r3 │ │ │ │ + rsbeq lr, sp, r8, lsr r3 │ │ │ │ addseq sp, r9, r0, ror #27 │ │ │ │ - strdeq lr, [sp], #-16 @ │ │ │ │ + rsbeq lr, sp, r0, lsl r2 │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 30d160 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ ldr r2, [pc, #28] @ 30d164 │ │ │ │ ldr r1, [pc, #28] @ 30d168 │ │ │ │ ldr r0, [pc, #28] @ 30d16c │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 308d80 │ │ │ │ addeq ip, fp, r8, asr #30 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - rsbeq lr, sp, r8, ror #4 │ │ │ │ - rsbeq lr, sp, r4, ror r2 │ │ │ │ + rsbeq lr, sp, r8, lsl #5 │ │ │ │ + @ instruction: 0x006de294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 30d238 │ │ │ │ ldr r2, [pc, #176] @ 30d23c │ │ │ │ ldr r1, [pc, #176] @ 30d240 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #144] @ 30d244 │ │ │ │ ldr r1, [pc, #144] @ 30d248 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #112] @ 30d24c │ │ │ │ ldr r2, [pc, #112] @ 30d250 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 30d254 │ │ │ │ ldr ip, [pc, #108] @ 30d258 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 30d25c │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [pc, #76] @ 30d260 │ │ │ │ ldr r1, [pc, #76] @ 30d264 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f728 │ │ │ │ - addeq sp, r1, ip, lsr r0 │ │ │ │ - rsbeq sp, ip, r0, lsr #6 │ │ │ │ - rsbseq r5, r1, r4, ror #10 │ │ │ │ - rsbeq sp, sp, ip, ror #11 │ │ │ │ - rsbeq r6, sp, r4, asr #15 │ │ │ │ + b 74f748 │ │ │ │ + addeq sp, r1, ip, asr r0 │ │ │ │ + rsbeq sp, ip, r0, asr #6 │ │ │ │ + rsbseq r5, r1, r4, lsl #11 │ │ │ │ + rsbeq sp, sp, ip, lsl #12 │ │ │ │ + rsbeq r6, sp, r4, ror #15 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ addeq ip, fp, r8, asr #28 │ │ │ │ umullseq r5, r7, ip, ip │ │ │ │ @@ -190283,47 +190283,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 2554c0 <__fprintf_chk@plt> │ │ │ │ b 30d3b0 │ │ │ │ addseq sp, r9, r0, ror fp │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq lr, sp, r8, lsr #1 │ │ │ │ - rsbeq lr, sp, r0, lsl #1 │ │ │ │ - addeq ip, r1, ip, asr lr │ │ │ │ - rsbeq lr, sp, r8, asr r0 │ │ │ │ - strdeq ip, [r1], r4 │ │ │ │ - rsbseq lr, fp, r0, ror #21 │ │ │ │ - strdeq sp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sp, sp, r4, asr #31 │ │ │ │ - rsbseq lr, fp, r8, ror #20 │ │ │ │ - addeq ip, r1, r0, ror sp │ │ │ │ - rsbeq sp, sp, ip, ror #30 │ │ │ │ + rsbeq lr, sp, r8, asr #1 │ │ │ │ + rsbeq lr, sp, r0, lsr #1 │ │ │ │ + addeq ip, r1, ip, ror lr │ │ │ │ + rsbeq lr, sp, r8, ror r0 │ │ │ │ + addeq ip, r1, r4, lsl lr │ │ │ │ + rsbseq lr, fp, r0, lsl #22 │ │ │ │ + rsbeq lr, sp, r0, lsl r0 │ │ │ │ + rsbeq sp, sp, r4, ror #31 │ │ │ │ + rsbseq lr, fp, r8, lsl #21 │ │ │ │ + umulleq ip, r1, r0, sp │ │ │ │ + rsbeq sp, sp, ip, lsl #31 │ │ │ │ b 30d268 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -190348,20 +190348,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 30d60c │ │ │ │ @@ -190382,61 +190382,61 @@ │ │ │ │ bne 30d784 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 30d608 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30d7cc │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 30d804 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ ldr r2, [pc, #460] @ 30d808 │ │ │ │ ldr r3, [pc, #460] @ 30d80c │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 30d810 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 706e9c │ │ │ │ + bl 706ebc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d2c4 │ │ │ │ ldr ip, [pc, #308] @ 30d814 │ │ │ │ ldr r2, [pc, #308] @ 30d818 │ │ │ │ @@ -190444,24 +190444,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #276] @ 30d820 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 74d658 │ │ │ │ + bl 74d678 │ │ │ │ ldr r2, [pc, #244] @ 30d824 │ │ │ │ ldr r3, [pc, #244] @ 30d828 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 30d82c │ │ │ │ @@ -190483,18 +190483,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30d5f0 │ │ │ │ ldr r1, [pc, #152] @ 30d830 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a594 │ │ │ │ + bl 99a5b4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 30d740 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 30d834 │ │ │ │ ldr r2, [pc, #120] @ 30d838 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -190504,36 +190504,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 30d844 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 30d848 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umulleq ip, r1, r4, ip │ │ │ │ + @ instruction: 0x0081ccb4 │ │ │ │ @ instruction: 0x0099d8d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x006dde94 │ │ │ │ - @ instruction: 0x006dde9c │ │ │ │ - rsbeq sp, sp, r0, lsl #29 │ │ │ │ + strheq sp, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + strheq sp, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sp, sp, r0, lsr #29 │ │ │ │ addeq ip, fp, r0, lsl sl │ │ │ │ - rsbeq sp, sp, r0, ror lr │ │ │ │ - rsbeq sp, sp, r8, lsr #28 │ │ │ │ - addeq ip, r1, r8, ror #21 │ │ │ │ - rsbeq ip, ip, ip, asr #27 │ │ │ │ - rsbseq r5, r1, r0, lsl r0 │ │ │ │ - rsbeq sp, sp, r8, asr #27 │ │ │ │ + @ instruction: 0x006dde90 │ │ │ │ + rsbeq sp, sp, r8, asr #28 │ │ │ │ + addeq ip, r1, r8, lsl #22 │ │ │ │ + rsbeq ip, ip, ip, ror #27 │ │ │ │ + rsbseq r5, r1, r0, lsr r0 │ │ │ │ + rsbeq sp, sp, r8, ror #27 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ @ instruction: 0x0099d6dc │ │ │ │ - rsbeq sp, sp, r0, lsr #25 │ │ │ │ - rsbeq sp, sp, r4, ror #24 │ │ │ │ + rsbeq sp, sp, r0, asr #25 │ │ │ │ + rsbeq sp, sp, r4, lsl #25 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - strdeq ip, [r1], r4 │ │ │ │ - rsbeq sp, sp, r4, lsl ip │ │ │ │ - @ instruction: 0x006ddc9c │ │ │ │ + addeq ip, r1, r4, lsl sl │ │ │ │ + rsbeq sp, sp, r4, lsr ip │ │ │ │ + strheq sp, [sp], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 30d268 │ │ │ │ b 30d268 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -190550,42 +190550,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 750dfc │ │ │ │ - addeq ip, r1, r0, asr #18 │ │ │ │ - rsbeq ip, ip, r0, lsr #24 │ │ │ │ - rsbseq r4, r1, r4, ror #28 │ │ │ │ + b 750e1c │ │ │ │ + addeq ip, r1, r0, ror #18 │ │ │ │ + rsbeq ip, ip, r0, asr #24 │ │ │ │ + rsbseq r4, r1, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 30d90c │ │ │ │ ldr r2, [pc, #48] @ 30d910 │ │ │ │ ldr r1, [pc, #48] @ 30d914 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 415dfc │ │ │ │ - addeq ip, r1, ip, ror #17 │ │ │ │ - rsbeq sp, sp, r8, lsl #22 │ │ │ │ - rsbeq sp, sp, ip, lsl fp │ │ │ │ + addeq ip, r1, ip, lsl #18 │ │ │ │ + rsbeq sp, sp, r8, lsr #22 │ │ │ │ + rsbeq sp, sp, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 30dc34 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -190736,15 +190736,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 2554c0 <__fprintf_chk@plt> │ │ │ │ b 30dacc │ │ │ │ ldr r0, [pc, #212] @ 30dc5c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 30dab8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -190781,26 +190781,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq sp, r9, r4, ror #9 │ │ │ │ addeq ip, fp, r0, lsr #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, sp, r8, lsl #19 │ │ │ │ - rsbeq sp, sp, r0, ror #20 │ │ │ │ - strdeq sp, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sp, sp, r8, lsr #19 │ │ │ │ + rsbeq sp, sp, r0, lsl #21 │ │ │ │ + rsbeq sp, sp, r0, lsl r9 │ │ │ │ + rsbeq sp, sp, r4, lsl sl │ │ │ │ + rsbeq sp, sp, r0, asr #17 │ │ │ │ strdeq sp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq sp, sp, r0, lsr #17 │ │ │ │ - ldrdeq sp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq sp, sp, r4, ror r9 │ │ │ │ - rsbeq sp, sp, ip, lsl r8 │ │ │ │ - rsbeq sp, sp, r8, lsr #18 │ │ │ │ - @ instruction: 0x0081c5b0 │ │ │ │ - ldrdeq sp, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq sp, sp, r0, lsr r9 │ │ │ │ + @ instruction: 0x006dd994 │ │ │ │ + rsbeq sp, sp, ip, lsr r8 │ │ │ │ + rsbeq sp, sp, r8, asr #18 │ │ │ │ + ldrdeq ip, [r1], r0 │ │ │ │ + strdeq sp, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sp, sp, r0, asr r9 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 30dd34 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -190813,49 +190813,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 30dd40 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r4, [pc, #116] @ 30dd44 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 30dd48 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r1, [pc, #96] @ 30dd4c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74f100 │ │ │ │ + bl 74f120 │ │ │ │ ldr r3, [pc, #80] @ 30dd50 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 750f30 │ │ │ │ + bl 750f50 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq sp, sp, r4, lsr #16 │ │ │ │ - addeq ip, r1, r0, lsr #10 │ │ │ │ - rsbeq ip, ip, r0, lsl #16 │ │ │ │ - rsbseq r4, r1, r4, asr #20 │ │ │ │ + rsbeq sp, sp, r4, asr #16 │ │ │ │ + addeq ip, r1, r0, asr #10 │ │ │ │ + rsbeq ip, ip, r0, lsr #16 │ │ │ │ + rsbseq r4, r1, r4, ror #20 │ │ │ │ addseq sp, r9, r8, asr r1 │ │ │ │ - @ instruction: 0x006dd890 │ │ │ │ - strheq r8, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + strheq sp, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq r8, [sp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 30e014 │ │ │ │ @@ -191028,37 +191028,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 30de04 │ │ │ │ addseq sp, r9, ip, lsr #1 │ │ │ │ addeq ip, fp, ip, ror #8 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, sp, r4, lsl #11 │ │ │ │ - strdeq sp, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq sp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq sp, [sp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq sp, sp, r0, lsl #9 │ │ │ │ - rsbeq sp, sp, r4, asr r5 │ │ │ │ - rsbeq sp, sp, r8, lsl r4 │ │ │ │ - rsbeq sp, sp, r4, lsr #10 │ │ │ │ + rsbeq sp, sp, r4, lsr #11 │ │ │ │ + rsbeq sp, sp, r4, lsl r7 │ │ │ │ + strdeq sp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq sp, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq sp, sp, r0, lsr #9 │ │ │ │ + rsbeq sp, sp, r4, ror r5 │ │ │ │ + rsbeq sp, sp, r8, lsr r4 │ │ │ │ + rsbeq sp, sp, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 30e138 │ │ │ │ ldr r2, [pc, #224] @ 30e13c │ │ │ │ ldr r1, [pc, #224] @ 30e140 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #192] @ 30e144 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -191067,15 +191067,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 30e090 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 30e128 │ │ │ │ ldr r6, [pc, #108] @ 30e148 │ │ │ │ ldr r8, [pc, #108] @ 30e14c │ │ │ │ @@ -191085,48 +191085,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 30e0f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 30d268 │ │ │ │ - addeq ip, r1, r0, ror r1 │ │ │ │ - rsbeq sp, sp, r4, lsl #7 │ │ │ │ - @ instruction: 0x006dd398 │ │ │ │ + umulleq ip, r1, r0, r1 │ │ │ │ + rsbeq sp, sp, r4, lsr #7 │ │ │ │ + strheq sp, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ addeq ip, fp, r8, ror r1 │ │ │ │ - addeq ip, r1, ip, ror #1 │ │ │ │ - rsbeq sp, sp, ip, lsr #9 │ │ │ │ - rsbeq sp, sp, r0, asr #9 │ │ │ │ + addeq ip, r1, ip, lsl #2 │ │ │ │ + rsbeq sp, sp, ip, asr #9 │ │ │ │ + rsbeq sp, sp, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 30e1d8 │ │ │ │ ldr r2, [pc, #108] @ 30e1dc │ │ │ │ ldr r1, [pc, #108] @ 30e1e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr ip, [pc, #80] @ 30e1e4 │ │ │ │ ldr r1, [pc, #80] @ 30e1e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 30e1ec │ │ │ │ @@ -191137,47 +191137,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f728 │ │ │ │ - addeq ip, r1, r8, asr r0 │ │ │ │ - rsbeq ip, ip, ip, lsr r3 │ │ │ │ - rsbseq r4, r1, r0, lsl #11 │ │ │ │ + b 74f748 │ │ │ │ + addeq ip, r1, r8, ror r0 │ │ │ │ + rsbeq ip, ip, ip, asr r3 │ │ │ │ + rsbseq r4, r1, r0, lsr #11 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ addseq r4, r7, r0, lsr #26 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - rsbeq sp, sp, r8, lsl r3 │ │ │ │ + rsbeq sp, sp, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30e2a0 │ │ │ │ ldr r2, [pc, #148] @ 30e2a4 │ │ │ │ ldr r1, [pc, #148] @ 30e2a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #116] @ 30e2ac │ │ │ │ ldr r1, [pc, #116] @ 30e2b0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #84] @ 30e2b4 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 30e2b8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -191188,46 +191188,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0081bfb8 │ │ │ │ - @ instruction: 0x006cc29c │ │ │ │ - rsbseq r4, r1, r0, ror #9 │ │ │ │ - rsbeq ip, sp, r8, ror #10 │ │ │ │ - rsbeq r5, sp, r0, asr #14 │ │ │ │ + ldrdeq fp, [r1], r8 │ │ │ │ + strheq ip, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r4, r1, r0, lsl #10 │ │ │ │ + rsbeq ip, sp, r8, lsl #11 │ │ │ │ + rsbeq r5, sp, r0, ror #14 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - rsbeq sp, sp, r4, asr #6 │ │ │ │ + rsbeq sp, sp, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30e368 │ │ │ │ ldr r2, [pc, #148] @ 30e36c │ │ │ │ ldr r1, [pc, #148] @ 30e370 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #116] @ 30e374 │ │ │ │ ldr r1, [pc, #116] @ 30e378 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #84] @ 30e37c │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 30e380 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -191238,21 +191238,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq fp, [r1], r0 │ │ │ │ - ldrdeq ip, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r4, r1, r8, lsl r4 │ │ │ │ - rsbeq ip, sp, r0, lsr #9 │ │ │ │ - rsbeq r5, sp, r8, ror r6 │ │ │ │ + addeq fp, r1, r0, lsl pc │ │ │ │ + strdeq ip, [ip], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r4, r1, r8, lsr r4 │ │ │ │ + rsbeq ip, sp, r0, asr #9 │ │ │ │ + @ instruction: 0x006d5698 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - rsbeq sp, sp, r0, lsr #5 │ │ │ │ + rsbeq sp, sp, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 30e5f0 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -191318,30 +191318,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -191403,16 +191403,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r4, lsl #21 │ │ │ │ addseq ip, r9, r4, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq ip, sp, r4, asr #31 │ │ │ │ - rsbeq sp, sp, r4, asr #3 │ │ │ │ + rsbeq ip, sp, r4, ror #31 │ │ │ │ + rsbeq sp, sp, r4, ror #3 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ addseq ip, r9, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -191462,17 +191462,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 2554c0 <__fprintf_chk@plt> │ │ │ │ b 30e634 │ │ │ │ @ instruction: 0x0099c7f8 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq ip, sp, ip, lsr sp │ │ │ │ - addeq fp, r1, r8, lsl #22 │ │ │ │ - rsbseq r9, r2, r4, asr #27 │ │ │ │ + rsbeq ip, sp, ip, asr sp │ │ │ │ + addeq fp, r1, r8, lsr #22 │ │ │ │ + rsbseq r9, r2, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -191487,23 +191487,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 30e7c0 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 30e790 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -191514,17 +191514,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x0081bab0 │ │ │ │ - rsbeq ip, sp, r8, ror #28 │ │ │ │ - rsbeq ip, sp, r0, ror lr │ │ │ │ + ldrdeq fp, [r1], r0 │ │ │ │ + rsbeq ip, sp, r8, lsl #29 │ │ │ │ + @ instruction: 0x006dce90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -191635,20 +191635,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 2554c0 <__fprintf_chk@plt> │ │ │ │ b 30e894 │ │ │ │ addseq ip, r9, r0, lsr #12 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq ip, sp, ip, lsl fp │ │ │ │ - rsbeq ip, sp, r8, lsr #26 │ │ │ │ - ldrdeq ip, [sp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq ip, sp, r4, lsl sp │ │ │ │ - @ instruction: 0x006dca90 │ │ │ │ - rsbeq ip, sp, r8, lsr #25 │ │ │ │ + rsbeq ip, sp, ip, lsr fp │ │ │ │ + rsbeq ip, sp, r8, asr #26 │ │ │ │ + strdeq ip, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq ip, sp, r4, lsr sp │ │ │ │ + strheq ip, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq ip, sp, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 30ea54 │ │ │ │ ldr r6, [pc, #136] @ 30ea58 │ │ │ │ ldr r5, [pc, #136] @ 30ea5c │ │ │ │ @@ -191657,23 +191657,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 30ea34 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -191681,17 +191681,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq fp, [r1], ip │ │ │ │ - strheq ip, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq ip, sp, r8, asr #23 │ │ │ │ + addeq fp, r1, ip, lsl r8 │ │ │ │ + ldrdeq ip, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq ip, sp, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -191719,15 +191719,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -191802,15 +191802,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -191819,15 +191819,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -191948,47 +191948,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 30ed0c │ │ │ │ b 30edc0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, r9, ip, r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r9, ip, ror #6 │ │ │ │ - addeq fp, r1, r4, lsr #14 │ │ │ │ - strdeq ip, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq ip, sp, r8, asr #21 │ │ │ │ + addeq fp, r1, r4, asr #14 │ │ │ │ + rsbeq ip, sp, ip, lsl sl │ │ │ │ + rsbeq ip, sp, r8, ror #21 │ │ │ │ @ instruction: 0x0099c2f0 │ │ │ │ - rsbeq ip, sp, r0, ror #16 │ │ │ │ - rsbeq ip, sp, ip, asr #21 │ │ │ │ + rsbeq ip, sp, r0, lsl #17 │ │ │ │ + rsbeq ip, sp, ip, ror #21 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq ip, sp, r4, lsl r6 │ │ │ │ - @ instruction: 0x006dc898 │ │ │ │ + rsbeq ip, sp, r4, lsr r6 │ │ │ │ + strheq ip, [sp], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 30f01c │ │ │ │ ldr r5, [pc, #256] @ 30f020 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -191999,33 +191999,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r9, [pc, #208] @ 30f028 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 30efd0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -192042,30 +192042,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x0081b2b0 │ │ │ │ - rsbeq ip, sp, r4, ror #12 │ │ │ │ - @ instruction: 0x006dc598 │ │ │ │ - rsbeq ip, sp, r0, asr r6 │ │ │ │ - addeq fp, r1, ip, ror #3 │ │ │ │ - strheq ip, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq ip, sp, r0, lsl r4 │ │ │ │ + ldrdeq fp, [r1], r0 │ │ │ │ + rsbeq ip, sp, r4, lsl #13 │ │ │ │ + strheq ip, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq ip, sp, r0, ror r6 │ │ │ │ + addeq fp, r1, ip, lsl #4 │ │ │ │ + ldrdeq ip, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq ip, sp, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 30f570 │ │ │ │ @@ -192089,15 +192089,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 30f398 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -192131,15 +192131,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -192154,29 +192154,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -192185,15 +192185,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 30f250 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 30f4b4 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -192395,34 +192395,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 30d268 │ │ │ │ addseq fp, r9, r0, asr #27 │ │ │ │ @ instruction: 0x0099bdbc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r1, r4, asr #2 │ │ │ │ - rsbeq ip, sp, ip, ror #9 │ │ │ │ - rsbeq ip, sp, r8, lsr #8 │ │ │ │ + addeq fp, r1, r4, ror #2 │ │ │ │ + rsbeq ip, sp, ip, lsl #10 │ │ │ │ + rsbeq ip, sp, r8, asr #8 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq ip, sp, r0, ror r1 │ │ │ │ - addeq sl, r1, r4, lsr pc │ │ │ │ - rsbeq ip, sp, ip, asr r4 │ │ │ │ + @ instruction: 0x006dc190 │ │ │ │ + addeq sl, r1, r4, asr pc │ │ │ │ + rsbeq ip, sp, ip, ror r4 │ │ │ │ addseq fp, r9, ip, lsr fp │ │ │ │ - rsbeq ip, sp, r4, lsr #1 │ │ │ │ + rsbeq ip, sp, r4, asr #1 │ │ │ │ addseq fp, r9, r8, asr #21 │ │ │ │ - rsbeq ip, sp, r8, asr r3 │ │ │ │ - rsbeq ip, sp, r0, lsl r0 │ │ │ │ - strheq ip, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ - strheq fp, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - addeq sl, r1, r8, ror sp │ │ │ │ - rsbeq ip, sp, ip, ror #5 │ │ │ │ + rsbeq ip, sp, r8, ror r3 │ │ │ │ + rsbeq ip, sp, r0, lsr r0 │ │ │ │ + ldrdeq ip, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq fp, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + umulleq sl, r1, r8, sp │ │ │ │ + rsbeq ip, sp, ip, lsl #6 │ │ │ │ umullseq fp, r9, r0, r9 │ │ │ │ - strdeq fp, [sp], #-236 @ 0xffffff14 @ │ │ │ │ - addeq sl, r1, r4, asr #25 │ │ │ │ - rsbeq ip, sp, ip, lsl r2 │ │ │ │ + rsbeq fp, sp, ip, lsl pc │ │ │ │ + addeq sl, r1, r4, ror #25 │ │ │ │ + rsbeq ip, sp, ip, lsr r2 │ │ │ │ addseq fp, r9, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 30f76c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -192452,27 +192452,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 30f6b0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 30f640 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -192520,24 +192520,24 @@ │ │ │ │ bl 2554c0 <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 30f790 │ │ │ │ ldr r2, [pc, #48] @ 30f794 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30f710 │ │ │ │ addseq fp, r9, r8, lsr r8 │ │ │ │ - addeq sl, r1, ip, lsr #23 │ │ │ │ - rsbeq fp, sp, r8, ror #30 │ │ │ │ - rsbeq fp, sp, ip, ror pc │ │ │ │ + addeq sl, r1, ip, asr #23 │ │ │ │ + rsbeq fp, sp, r8, lsl #31 │ │ │ │ + @ instruction: 0x006dbf9c │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strdeq fp, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - addeq sl, r1, r4, asr #21 │ │ │ │ - @ instruction: 0x006dc090 │ │ │ │ - rsbeq fp, sp, r0, lsr #25 │ │ │ │ - addeq sl, r1, ip, ror #20 │ │ │ │ - rsbeq ip, sp, ip │ │ │ │ + rsbeq fp, sp, r8, lsl sp │ │ │ │ + addeq sl, r1, r4, ror #21 │ │ │ │ + strheq ip, [sp], #-0 @ │ │ │ │ + rsbeq fp, sp, r0, asr #25 │ │ │ │ + addeq sl, r1, ip, lsl #21 │ │ │ │ + rsbeq ip, sp, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 30fadc │ │ │ │ tst r2, #1 │ │ │ │ @@ -192585,30 +192585,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 30f908 │ │ │ │ ldr r2, [pc, #544] @ 30faec │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -192742,31 +192742,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 2554c0 <__fprintf_chk@plt> │ │ │ │ b 30f940 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r9, ip, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r9, r8, asr r6 │ │ │ │ - ldrdeq sl, [r1], r4 │ │ │ │ + strdeq sl, [r1], r4 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq fp, sp, r4, lsl fp │ │ │ │ - rsbeq fp, sp, r4, lsr #30 │ │ │ │ + rsbeq fp, sp, r4, lsr fp │ │ │ │ + rsbeq fp, sp, r4, asr #30 │ │ │ │ @ instruction: 0x0099b4dc │ │ │ │ - rsbeq fp, sp, r0, lsr sl │ │ │ │ - strdeq sl, [r1], ip │ │ │ │ - rsbeq fp, sp, r0, lsl #28 │ │ │ │ - rsbeq fp, sp, r0, ror #19 │ │ │ │ - addeq sl, r1, ip, lsr #15 │ │ │ │ - ldrdeq fp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x006db99c │ │ │ │ - addeq sl, r1, r4, ror #14 │ │ │ │ - rsbeq fp, sp, r0, asr sp │ │ │ │ - rsbeq fp, sp, r4, asr #18 │ │ │ │ - addeq sl, r1, r0, lsl r7 │ │ │ │ - rsbeq fp, sp, r0, lsr #26 │ │ │ │ + rsbeq fp, sp, r0, asr sl │ │ │ │ + addeq sl, r1, ip, lsl r8 │ │ │ │ + rsbeq fp, sp, r0, lsr #28 │ │ │ │ + rsbeq fp, sp, r0, lsl #20 │ │ │ │ + addeq sl, r1, ip, asr #15 │ │ │ │ + strdeq fp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + strheq fp, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + addeq sl, r1, r4, lsl #15 │ │ │ │ + rsbeq fp, sp, r0, ror sp │ │ │ │ + rsbeq fp, sp, r4, ror #18 │ │ │ │ + addeq sl, r1, r0, lsr r7 │ │ │ │ + rsbeq fp, sp, r0, asr #26 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 30f798 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -192808,27 +192808,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 30fc18 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d658 │ │ │ │ + bl 74d678 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq fp, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq fp, sp, r8, lsl r9 │ │ │ │ │ │ │ │ 0030fc1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -192848,15 +192848,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 30fcac │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 30fc60 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -192866,17 +192866,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sl, r1, r4, lsl #11 │ │ │ │ - rsbeq fp, sp, r0, asr #18 │ │ │ │ - rsbeq fp, sp, r4, asr r9 │ │ │ │ + addeq sl, r1, r4, lsr #11 │ │ │ │ + rsbeq fp, sp, r0, ror #18 │ │ │ │ + rsbeq fp, sp, r4, ror r9 │ │ │ │ │ │ │ │ 0030fcd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 30fd3c │ │ │ │ @@ -192889,25 +192889,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - ldrdeq sl, [r1], r4 │ │ │ │ - rsbeq fp, sp, r0, asr #15 │ │ │ │ - rsbeq fp, sp, r0, lsl #17 │ │ │ │ + strdeq sl, [r1], r4 │ │ │ │ + rsbeq fp, sp, r0, ror #15 │ │ │ │ + rsbeq fp, sp, r0, lsr #17 │ │ │ │ │ │ │ │ 0030fd48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -192922,48 +192922,48 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - addeq sl, r1, ip, asr r4 │ │ │ │ - rsbeq fp, sp, ip, asr #14 │ │ │ │ - rsbeq fp, sp, ip, lsl #16 │ │ │ │ + addeq sl, r1, ip, ror r4 │ │ │ │ + rsbeq fp, sp, ip, ror #14 │ │ │ │ + rsbeq fp, sp, ip, lsr #16 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 30fe20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq sp, fp, r8, lsl #31 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -193097,21 +193097,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 4ff520 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 30ffcc │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldr ip, [pc, #252] @ 31015c │ │ │ │ add ip, pc, ip │ │ │ │ b 31001c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldr ip, [pc, #232] @ 310160 │ │ │ │ add ip, pc, ip │ │ │ │ b 30ffa0 │ │ │ │ ldr r2, [pc, #224] @ 310164 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -193137,31 +193137,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 310174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 30ff84 │ │ │ │ ldr r0, [pc, #84] @ 310178 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 30ff84 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099aef0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0099aed4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -193169,16 +193169,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0x00004db8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x008bdcb8 │ │ │ │ - rsbeq fp, sp, r8, asr #26 │ │ │ │ - rsbeq fp, sp, r4, ror #26 │ │ │ │ + rsbeq fp, sp, r8, ror #26 │ │ │ │ + rsbeq fp, sp, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -193331,15 +193331,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 310354 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #400] @ 310598 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 310384 │ │ │ │ ldr r2, [pc, #388] @ 3105a4 │ │ │ │ @@ -193362,22 +193362,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3105b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 310384 │ │ │ │ ldr r2, [pc, #272] @ 3105b4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 310368 │ │ │ │ ldr r2, [pc, #240] @ 3105a8 │ │ │ │ @@ -193395,32 +193395,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3105b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 310368 │ │ │ │ ldr r8, [pc, #144] @ 3105bc │ │ │ │ mvn r5, #0 │ │ │ │ b 310354 │ │ │ │ ldr r0, [pc, #136] @ 3105c0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 310368 │ │ │ │ ldr r2, [pc, #116] @ 3105c4 │ │ │ │ ldr r3, [pc, #56] @ 31058c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -193428,58 +193428,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 310584 │ │ │ │ ldr r0, [pc, #84] @ 3105c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099abd4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r9, r4, lsl #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq sl, r9, r8, sl │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r1, r0, ip, lsr sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, sp, ip, lsr #20 │ │ │ │ + rsbeq fp, sp, ip, asr #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbeq fp, sp, r8, ror #19 │ │ │ │ + rsbeq fp, sp, r8, lsl #20 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - strdeq fp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq fp, sp, r4, lsl sl │ │ │ │ @ instruction: 0x0099a8d4 │ │ │ │ - rsbeq fp, sp, r0, ror r9 │ │ │ │ + @ instruction: 0x006db990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 31069c │ │ │ │ ldr r2, [pc, #184] @ 3106a0 │ │ │ │ ldr r1, [pc, #184] @ 3106a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #152] @ 3106a8 │ │ │ │ ldr r1, [pc, #152] @ 3106ac │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #120] @ 3106b0 │ │ │ │ ldr r2, [pc, #120] @ 3106b4 │ │ │ │ ldr r3, [pc, #120] @ 3106b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -193487,31 +193487,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 3106bc │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [pc, #72] @ 3106c0 │ │ │ │ ldr r1, [pc, #72] @ 3106c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f728 │ │ │ │ - addeq r9, r1, r8, asr #26 │ │ │ │ - rsbeq r9, ip, r4, asr #29 │ │ │ │ - rsbseq r2, r1, r8, lsl #2 │ │ │ │ - rsbeq sl, sp, ip, ror pc │ │ │ │ - @ instruction: 0x006daf90 │ │ │ │ + b 74f748 │ │ │ │ + addeq r9, r1, r8, ror #26 │ │ │ │ + rsbeq r9, ip, r4, ror #29 │ │ │ │ + rsbseq r2, r1, r8, lsr #2 │ │ │ │ + @ instruction: 0x006daf9c │ │ │ │ + strheq sl, [sp], #-240 @ 0xffffff10 @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ addeq sp, fp, r8, lsl #14 │ │ │ │ addseq r3, r7, r8, asr #2 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -193590,28 +193590,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 310840 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3108f4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 3109bc │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 9b45c8 │ │ │ │ + bl 9b45e8 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 310884 │ │ │ │ ldr r2, [pc, #356] @ 3109c0 │ │ │ │ ldr r3, [pc, #336] @ 3109b0 │ │ │ │ @@ -193651,15 +193651,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ b 310840 │ │ │ │ ldr r2, [pc, #192] @ 3109cc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3107e8 │ │ │ │ ldr r2, [pc, #176] @ 3109d0 │ │ │ │ @@ -193677,45 +193677,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3109d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3107e8 │ │ │ │ ldr r0, [pc, #72] @ 3109dc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3107e8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq sl, r9, r0, r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r9, r4, ror r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq sl, r9, r8, asr #11 │ │ │ │ umullseq sl, r9, r8, r5 │ │ │ │ addseq sl, r9, r8, ror #10 │ │ │ │ andeq r4, r0, r4, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq fp, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq fp, sp, ip, ror #11 │ │ │ │ + strdeq fp, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq fp, sp, ip, lsl #12 │ │ │ │ ldr ip, [pc, #368] @ 310b58 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 310b5c │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -193804,15 +193804,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 310b70 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 310a64 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addeq r9, r1, r0, asr #17 │ │ │ │ + addeq r9, r1, r0, ror #17 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedbb620 <__bss_end__@@Base+0xfdff29d0> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -193879,17 +193879,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 2554c0 <__fprintf_chk@plt> │ │ │ │ b 310ba4 │ │ │ │ addseq sl, r9, ip, lsl #5 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - @ instruction: 0x006da798 │ │ │ │ - addeq r9, r1, ip, asr #13 │ │ │ │ - rsbseq r7, r2, r0, lsr #16 │ │ │ │ + strheq sl, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + addeq r9, r1, ip, ror #13 │ │ │ │ + rsbseq r7, r2, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 31139c │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -193899,15 +193899,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 3113a8 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -194331,55 +194331,55 @@ │ │ │ │ b 31131c │ │ │ │ ldr lr, [pc, #140] @ 311418 │ │ │ │ add lr, pc, lr │ │ │ │ b 31130c │ │ │ │ ldr ip, [pc, #132] @ 31141c │ │ │ │ add ip, pc, ip │ │ │ │ b 3112fc │ │ │ │ - addeq r9, r1, r8, ror r6 │ │ │ │ - strdeq fp, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq fp, sp, r0, lsl #6 │ │ │ │ + umulleq r9, r1, r8, r6 │ │ │ │ + rsbeq fp, sp, r0, lsl r3 │ │ │ │ + rsbeq fp, sp, r0, lsr #6 │ │ │ │ addseq sl, r9, ip, lsl r1 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sl, sp, r0, lsr #12 │ │ │ │ - rsbeq fp, sp, ip, lsr #4 │ │ │ │ - rsbeq sl, sp, r0, asr #11 │ │ │ │ - ldrsbeq r4, [r4], #-164 @ 0xffffff5c @ │ │ │ │ - addeq r9, r1, r0, lsr #9 │ │ │ │ - rsbeq sl, sp, r4, ror r5 │ │ │ │ - addeq r9, r1, r4, lsl #9 │ │ │ │ - rsbeq fp, sp, r8, lsr #2 │ │ │ │ - rsbeq sl, sp, r0, lsl #10 │ │ │ │ - rsbeq sl, sp, ip, lsl r3 │ │ │ │ - addeq r9, r1, r4, asr #4 │ │ │ │ - rsbeq sl, sp, ip, ror pc │ │ │ │ - rsbeq sl, sp, r4, ror r2 │ │ │ │ - rsbeq sl, sp, r0, lsl #29 │ │ │ │ - rsbeq sl, sp, ip, lsr #2 │ │ │ │ - strdeq sl, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq sp, r7, ip, ror sl │ │ │ │ - rsbseq ip, r0, r8, asr fp │ │ │ │ - rsbseq pc, r6, r0, lsl sp @ │ │ │ │ - rsbeq sl, sp, r0, lsl #25 │ │ │ │ - rsbeq sl, sp, r0, lsl #26 │ │ │ │ - rsbeq sl, sp, ip, asr #24 │ │ │ │ - rsbseq fp, r6, ip, asr #1 │ │ │ │ - rsbeq sl, sp, r4, lsr ip │ │ │ │ - rsbeq sl, sp, r8, lsr #24 │ │ │ │ - rsbeq sl, sp, ip, lsl ip │ │ │ │ + rsbeq sl, sp, r0, asr #12 │ │ │ │ + rsbeq fp, sp, ip, asr #4 │ │ │ │ + rsbeq sl, sp, r0, ror #11 │ │ │ │ + ldrsheq r4, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r9, r1, r0, asr #9 │ │ │ │ + @ instruction: 0x006da594 │ │ │ │ + addeq r9, r1, r4, lsr #9 │ │ │ │ + rsbeq fp, sp, r8, asr #2 │ │ │ │ + rsbeq sl, sp, r0, lsr #10 │ │ │ │ + rsbeq sl, sp, ip, lsr r3 │ │ │ │ + addeq r9, r1, r4, ror #4 │ │ │ │ + @ instruction: 0x006daf9c │ │ │ │ + @ instruction: 0x006da294 │ │ │ │ + rsbeq sl, sp, r0, lsr #29 │ │ │ │ + rsbeq sl, sp, ip, asr #2 │ │ │ │ + rsbeq sl, ip, r0, lsl r5 │ │ │ │ + @ instruction: 0x0077da9c │ │ │ │ + rsbseq ip, r0, r8, ror fp │ │ │ │ + rsbseq pc, r6, r0, lsr sp @ │ │ │ │ + rsbeq sl, sp, r0, lsr #25 │ │ │ │ + rsbeq sl, sp, r0, lsr #26 │ │ │ │ + rsbeq sl, sp, ip, ror #24 │ │ │ │ + rsbseq fp, r6, ip, ror #1 │ │ │ │ + rsbeq sl, sp, r4, asr ip │ │ │ │ + rsbeq sl, sp, r8, asr #24 │ │ │ │ + rsbeq sl, sp, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -194397,22 +194397,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 311580 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -194470,28 +194470,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b45c8 │ │ │ │ + b 9b45e8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9c3dd8 <__bss_end__@@Base+0xfdbfb188> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -194508,22 +194508,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 311734 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -194580,15 +194580,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b45c8 │ │ │ │ + b 9b45e8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9c3f90 <__bss_end__@@Base+0xfdbfb340> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -194600,138 +194600,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #100] @ 311840 │ │ │ │ ldr r1, [pc, #100] @ 311844 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #68] @ 311848 │ │ │ │ ldr r3, [pc, #68] @ 31184c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r1, ip, ror fp │ │ │ │ - strdeq r8, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r0, r1, ip, lsr pc │ │ │ │ - strheq r9, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r9, sp, r4, asr #27 │ │ │ │ + umulleq r8, r1, ip, fp │ │ │ │ + rsbeq r8, ip, r8, lsl sp │ │ │ │ + rsbseq r0, r1, ip, asr pc │ │ │ │ + ldrdeq r9, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r9, sp, r4, ror #27 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - rsbeq sl, sp, r0, lsr #17 │ │ │ │ + rsbeq sl, sp, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 3118ec │ │ │ │ ldr r2, [pc, #132] @ 3118f0 │ │ │ │ ldr r1, [pc, #132] @ 3118f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #100] @ 3118f8 │ │ │ │ ldr r1, [pc, #100] @ 3118fc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #68] @ 311900 │ │ │ │ ldr r3, [pc, #68] @ 311904 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r1, r4, asr #21 │ │ │ │ - rsbeq r8, ip, r0, asr #24 │ │ │ │ - rsbseq r0, r1, r4, lsl #29 │ │ │ │ - strdeq r9, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r9, sp, ip, lsl #26 │ │ │ │ + addeq r8, r1, r4, ror #21 │ │ │ │ + rsbeq r8, ip, r0, ror #24 │ │ │ │ + rsbseq r0, r1, r4, lsr #29 │ │ │ │ + rsbeq r9, sp, r8, lsl sp │ │ │ │ + rsbeq r9, sp, ip, lsr #26 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - rsbeq sl, sp, r0, lsl r8 │ │ │ │ + rsbeq sl, sp, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 3119a4 │ │ │ │ ldr r2, [pc, #132] @ 3119a8 │ │ │ │ ldr r1, [pc, #132] @ 3119ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #100] @ 3119b0 │ │ │ │ ldr r1, [pc, #100] @ 3119b4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #68] @ 3119b8 │ │ │ │ ldr r3, [pc, #68] @ 3119bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r1, ip, lsl #20 │ │ │ │ - rsbeq r8, ip, r8, lsl #23 │ │ │ │ - rsbseq r0, r1, ip, asr #27 │ │ │ │ - rsbeq r9, sp, r0, asr #24 │ │ │ │ - rsbeq r9, sp, r4, asr ip │ │ │ │ + addeq r8, r1, ip, lsr #20 │ │ │ │ + rsbeq r8, ip, r8, lsr #23 │ │ │ │ + rsbseq r0, r1, ip, ror #27 │ │ │ │ + rsbeq r9, sp, r0, ror #24 │ │ │ │ + rsbeq r9, sp, r4, ror ip │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - rsbeq sl, sp, r8, lsl #15 │ │ │ │ + rsbeq sl, sp, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 311c30 │ │ │ │ @@ -194860,47 +194860,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 311c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 311b20 │ │ │ │ ldr r5, [pc, #72] @ 311c5c │ │ │ │ mvn r4, #0 │ │ │ │ b 311b0c │ │ │ │ ldr r0, [pc, #64] @ 311c60 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 311b20 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r9, r4, asr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r9, r0, lsl #8 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r9, r0, ror #5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, sp, r0, lsl #6 │ │ │ │ + rsbeq sl, sp, r0, lsr #6 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq sl, sp, r0, lsl r3 │ │ │ │ + rsbeq sl, sp, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 311d30 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -194910,15 +194910,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -194944,32 +194944,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r8, r1, ip, lsr #13 │ │ │ │ - rsbeq sl, sp, r4, lsr r3 │ │ │ │ - rsbeq sl, sp, r4, lsr #6 │ │ │ │ + addeq r8, r1, ip, asr #13 │ │ │ │ + rsbeq sl, sp, r4, asr r3 │ │ │ │ + rsbeq sl, sp, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 311e20 │ │ │ │ ldr r2, [pc, #204] @ 311e24 │ │ │ │ ldr r1, [pc, #204] @ 311e28 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r4, [pc, #172] @ 311e2c │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 311de4 │ │ │ │ @@ -195004,36 +195004,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 311e38 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 2554c0 <__fprintf_chk@plt> │ │ │ │ b 311d94 │ │ │ │ - ldrdeq r8, [r1], ip │ │ │ │ - rsbeq sl, sp, r4, asr r2 │ │ │ │ - rsbeq sl, sp, r8, ror #4 │ │ │ │ + strdeq r8, [r1], ip │ │ │ │ + rsbeq sl, sp, r4, ror r2 │ │ │ │ + rsbeq sl, sp, r8, lsl #5 │ │ │ │ addseq r9, r9, r8, lsr #1 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strdeq r9, [sp], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r6, r2, r4, lsl #13 │ │ │ │ + rsbeq r9, sp, r4, lsl r6 │ │ │ │ + rsbseq r6, r2, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 311f50 │ │ │ │ ldr r2, [pc, #252] @ 311f54 │ │ │ │ ldr r1, [pc, #252] @ 311f58 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #220] @ 311f5c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 311f14 │ │ │ │ @@ -195044,15 +195044,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 311ee4 │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 311ecc │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 311f0c │ │ │ │ @@ -195080,22 +195080,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 311f6c │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 2554c0 <__fprintf_chk@plt> │ │ │ │ b 311e94 │ │ │ │ - ldrdeq r8, [r1], ip │ │ │ │ - rsbeq sl, sp, r4, asr r1 │ │ │ │ - rsbeq sl, sp, r8, ror #2 │ │ │ │ + strdeq r8, [r1], ip │ │ │ │ + rsbeq sl, sp, r4, ror r1 │ │ │ │ + rsbeq sl, sp, r8, lsl #3 │ │ │ │ addseq r8, r9, r8, lsr #31 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r9, sp, r4, asr #9 │ │ │ │ - rsbseq r6, r2, r4, asr r5 │ │ │ │ + rsbeq r9, sp, r4, ror #9 │ │ │ │ + rsbseq r6, r2, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 3121f4 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -195104,15 +195104,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 3121fc │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 312200 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 312204 │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -195125,15 +195125,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 31218c │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -195189,15 +195189,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -195221,15 +195221,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ b 312108 │ │ │ │ ldr r2, [pc, #128] @ 312214 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 312218 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195249,28 +195249,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 312228 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 31222c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r8, r1, ip, lsr #7 │ │ │ │ - rsbeq sl, sp, ip, lsl r0 │ │ │ │ - rsbeq sl, sp, r0, lsr r0 │ │ │ │ + addeq r8, r1, ip, asr #7 │ │ │ │ + rsbeq sl, sp, ip, lsr r0 │ │ │ │ + rsbeq sl, sp, r0, asr r0 │ │ │ │ addseq r8, r9, r8, ror #28 │ │ │ │ - rsbeq r9, sp, r0, lsl #8 │ │ │ │ + rsbeq r9, sp, r0, lsr #8 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r9, sp, ip, asr #4 │ │ │ │ - rsbeq r9, sp, r4, ror pc │ │ │ │ - addeq r8, r1, r8, asr r1 │ │ │ │ - ldrdeq r9, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r9, sp, r0, asr pc │ │ │ │ + rsbeq r9, sp, ip, ror #4 │ │ │ │ + @ instruction: 0x006d9f94 │ │ │ │ + addeq r8, r1, r8, ror r1 │ │ │ │ + strdeq r9, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r9, sp, r0, ror pc │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3122b4 │ │ │ │ ldr r2, [pc, #108] @ 3122b8 │ │ │ │ @@ -195280,15 +195280,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3122a4 │ │ │ │ ldr r3, [pc, #52] @ 3122c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -195297,17 +195297,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 311f70 │ │ │ │ ldr r3, [pc, #24] @ 3122c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 312290 │ │ │ │ - addeq r8, r1, ip, ror #1 │ │ │ │ - rsbeq r9, sp, ip, asr sp │ │ │ │ - rsbeq r9, sp, ip, ror #26 │ │ │ │ + addeq r8, r1, ip, lsl #2 │ │ │ │ + rsbeq r9, sp, ip, ror sp │ │ │ │ + rsbeq r9, sp, ip, lsl #27 │ │ │ │ strdeq fp, [fp], r8 │ │ │ │ ldrdeq fp, [fp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 31234c │ │ │ │ @@ -195318,15 +195318,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31233c │ │ │ │ ldr r3, [pc, #52] @ 312358 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -195335,17 +195335,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 311f70 │ │ │ │ ldr r3, [pc, #24] @ 31235c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 312328 │ │ │ │ - addeq r8, r1, r4, asr r0 │ │ │ │ - rsbeq r9, sp, r4, asr #25 │ │ │ │ - ldrdeq r9, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + addeq r8, r1, r4, ror r0 │ │ │ │ + rsbeq r9, sp, r4, ror #25 │ │ │ │ + strdeq r9, [sp], #-196 @ 0xffffff3c @ │ │ │ │ addeq fp, fp, r0, ror #20 │ │ │ │ addeq fp, fp, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3123e4 │ │ │ │ @@ -195356,15 +195356,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3123d4 │ │ │ │ ldr r3, [pc, #52] @ 3123f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -195373,17 +195373,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 311f70 │ │ │ │ ldr r3, [pc, #24] @ 3123f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 3123c0 │ │ │ │ - @ instruction: 0x00817fbc │ │ │ │ - rsbeq r9, sp, ip, lsr #24 │ │ │ │ - rsbeq r9, sp, ip, lsr ip │ │ │ │ + ldrdeq r7, [r1], ip │ │ │ │ + rsbeq r9, sp, ip, asr #24 │ │ │ │ + rsbeq r9, sp, ip, asr ip │ │ │ │ addeq fp, fp, r8, asr #19 │ │ │ │ addeq fp, fp, r8, lsr #19 │ │ │ │ ldr r3, [pc, #248] @ 3124f8 │ │ │ │ cmp r0, r3 │ │ │ │ bhi 3124b0 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls 312430 │ │ │ │ @@ -195443,48 +195443,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 312528 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - umulleq r8, r1, ip, r3 │ │ │ │ + @ instruction: 0x008183bc │ │ │ │ + rsbeq r9, sp, ip, ror lr │ │ │ │ + rsbeq r9, sp, r8, lsl #30 │ │ │ │ + rsbeq r9, sp, r0, ror #29 │ │ │ │ + @ instruction: 0x006d9e98 │ │ │ │ + rsbeq r9, sp, r4, lsr #29 │ │ │ │ rsbeq r9, sp, ip, asr lr │ │ │ │ - rsbeq r9, sp, r8, ror #29 │ │ │ │ + rsbeq r9, sp, r4, lsl #28 │ │ │ │ + strheq r9, [sp], #-232 @ 0xffffff18 @ │ │ │ │ rsbeq r9, sp, r0, asr #29 │ │ │ │ - rsbeq r9, sp, r8, ror lr │ │ │ │ - rsbeq r9, sp, r4, lsl #29 │ │ │ │ - rsbeq r9, sp, ip, lsr lr │ │ │ │ - rsbeq r9, sp, r4, ror #27 │ │ │ │ - @ instruction: 0x006d9e98 │ │ │ │ - rsbeq r9, sp, r0, lsr #29 │ │ │ │ - @ instruction: 0x006d9e90 │ │ │ │ - rsbeq r9, sp, ip, asr #27 │ │ │ │ + strheq r9, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r9, sp, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 31253c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574f8 │ │ │ │ + b 757518 │ │ │ │ addeq fp, fp, r8, lsr lr │ │ │ │ ldr r1, [pc, #8] @ 312550 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 992c04 │ │ │ │ - rsbeq r8, ip, r0, ror #10 │ │ │ │ + b 992c24 │ │ │ │ + rsbeq r8, ip, r0, lsl #11 │ │ │ │ ldr r3, [pc, #28] @ 312578 │ │ │ │ ldr r2, [pc, #28] @ 31257c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 312580 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r8, r9, r8, asr #17 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r8, ip, r8, lsr r5 │ │ │ │ + rsbeq r8, ip, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 3126f4 │ │ │ │ mov r8, r3 │ │ │ │ @@ -195500,15 +195500,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 312704 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 312708 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #288] @ 31270c │ │ │ │ ldr r3, [pc, #288] @ 312710 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -195551,46 +195551,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 312724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 312610 │ │ │ │ ldr r0, [pc, #76] @ 312728 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 312610 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r9, r0, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r1, r4, lsl #4 │ │ │ │ - rsbeq r9, sp, r0, asr #27 │ │ │ │ - strheq r9, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r8, r1, r4, lsr #4 │ │ │ │ + rsbeq r9, sp, r0, ror #27 │ │ │ │ + ldrdeq r9, [sp], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ addseq r8, r9, r8, lsr r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, r9, ip, lsl #16 │ │ │ │ andeq r1, r0, r0, ror #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, sp, r0, ror #25 │ │ │ │ - rsbeq r9, sp, r8, lsl #26 │ │ │ │ + rsbeq r9, sp, r0, lsl #26 │ │ │ │ + rsbeq r9, sp, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 312888 │ │ │ │ ldr r2, [pc, #324] @ 31288c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -195625,15 +195625,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 3128a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 312778 │ │ │ │ ldr r3, [pc, #192] @ 3128a4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31278c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -195647,49 +195647,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3128ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31278c │ │ │ │ ldr r2, [pc, #92] @ 3128b0 │ │ │ │ ldr r3, [pc, #52] @ 31288c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 312884 │ │ │ │ ldr r0, [pc, #60] @ 3128b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r9, r0, ror #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r9, ip, asr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r8, r9, r0, r6 │ │ │ │ - rsbeq r9, sp, r4, asr ip │ │ │ │ + rsbeq r9, sp, r4, ror ip │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, sp, r0, lsl ip │ │ │ │ + rsbeq r9, sp, r0, lsr ip │ │ │ │ @ instruction: 0x009985d0 │ │ │ │ - rsbeq r9, sp, r0, lsr #24 │ │ │ │ + rsbeq r9, sp, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 312aac │ │ │ │ ldr r0, [pc, #476] @ 312ab0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -195742,21 +195742,21 @@ │ │ │ │ beq 312a78 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 312acc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31290c │ │ │ │ ldr r3, [pc, #256] @ 312ad0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31290c │ │ │ │ ldr r3, [pc, #224] @ 312ac4 │ │ │ │ @@ -195772,36 +195772,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 312ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31290c │ │ │ │ ldr r2, [pc, #144] @ 312ad8 │ │ │ │ ldr r3, [pc, #100] @ 312ab0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 312aa8 │ │ │ │ ldr r0, [pc, #112] @ 312adc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r2, [pc, #96] @ 312ae0 │ │ │ │ ldr r3, [pc, #44] @ 312ab0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195815,21 +195815,21 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r9, r4, lsr r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, r9, r0, lsl r5 │ │ │ │ andeq r3, r0, r0, lsr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, sp, ip, ror fp │ │ │ │ + @ instruction: 0x006d9b9c │ │ │ │ @ instruction: 0x000031b8 │ │ │ │ - @ instruction: 0x006d9a98 │ │ │ │ + strheq r9, [sp], #-168 @ 0xffffff58 @ │ │ │ │ @ instruction: 0x009983dc │ │ │ │ - rsbeq r9, sp, r0, lsr #21 │ │ │ │ + rsbeq r9, sp, r0, asr #21 │ │ │ │ addseq r8, r9, r4, lsr #7 │ │ │ │ - ldrdeq r9, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq r9, [sp], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 312c5c │ │ │ │ ldr lr, [pc, #348] @ 312c60 │ │ │ │ ldr ip, [pc, #348] @ 312c64 │ │ │ │ @@ -195845,15 +195845,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #288] @ 312c70 │ │ │ │ ldr r3, [pc, #288] @ 312c74 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -195894,48 +195894,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 312c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 312b68 │ │ │ │ ldr r0, [pc, #76] @ 312c8c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 312b68 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r1, r8, asr #25 │ │ │ │ + addeq r7, r1, r8, ror #25 │ │ │ │ addseq r8, r9, r8, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, sp, r0, asr r8 │ │ │ │ - rsbeq r9, sp, r4, ror #16 │ │ │ │ + rsbeq r9, sp, r0, ror r8 │ │ │ │ + rsbeq r9, sp, r4, lsl #17 │ │ │ │ @ instruction: 0x009982d4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009982b4 │ │ │ │ muleq r0, r4, r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, sp, r8, ror r9 │ │ │ │ - strheq r9, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x006d9998 │ │ │ │ + ldrdeq r9, [sp], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 312f78 │ │ │ │ @@ -196083,15 +196083,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 312d1c │ │ │ │ @@ -196116,30 +196116,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 312fc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ addseq r8, r9, r8, asr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r1, r1, lsl #21 │ │ │ │ + addeq r7, r1, r1, lsr #21 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r8, r9, r8, asr #1 │ │ │ │ - addeq r7, r1, r8, lsl sl │ │ │ │ + addeq r7, r1, r8, lsr sl │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - strdeq r9, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r9, sp, ip, lsl r8 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - rsbeq r9, sp, r4, lsr #15 │ │ │ │ - addeq r7, r1, r8, lsr #17 │ │ │ │ - rsbeq r9, sp, ip, asr #8 │ │ │ │ + rsbeq r9, sp, r4, asr #15 │ │ │ │ + addeq r7, r1, r8, asr #17 │ │ │ │ + rsbeq r9, sp, ip, ror #8 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - addeq r7, r1, r0, ror r8 │ │ │ │ - rsbeq r9, sp, r4, lsl r4 │ │ │ │ + umulleq r7, r1, r0, r8 │ │ │ │ + rsbeq r9, sp, r4, lsr r4 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 3130d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -196148,34 +196148,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3130d4 │ │ │ │ ldr r1, [pc, #228] @ 3130d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #208] @ 3130dc │ │ │ │ ldr r1, [pc, #208] @ 3130e0 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 3130e4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #144] @ 3130e8 │ │ │ │ ldr r2, [pc, #144] @ 3130ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -196200,19 +196200,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r7, [r1], r0 │ │ │ │ - rsbeq r7, ip, r8, asr #9 │ │ │ │ - rsbseq pc, r0, r8, lsl #14 │ │ │ │ - rsbeq r9, sp, r4, asr r6 │ │ │ │ - rsbeq r9, sp, r0, ror r6 │ │ │ │ + addeq r7, r1, r0, lsl r8 │ │ │ │ + rsbeq r7, ip, r8, ror #9 │ │ │ │ + rsbseq pc, r0, r8, lsr #14 │ │ │ │ + rsbeq r9, sp, r4, ror r6 │ │ │ │ + @ instruction: 0x006d9690 │ │ │ │ addseq r0, r7, ip, lsr #25 │ │ │ │ addeq fp, fp, r4, lsl r3 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -196239,15 +196239,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 3132e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 3132ac │ │ │ │ ldr r8, [pc, #356] @ 3132e8 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -196271,34 +196271,34 @@ │ │ │ │ beq 3131e0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 31321c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e4778 │ │ │ │ + bl 6e4798 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 313190 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 254134 │ │ │ │ b 3131f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e5e48 │ │ │ │ + bl 6e5e68 │ │ │ │ ldr r2, [pc, #168] @ 3132ec │ │ │ │ ldr r3, [pc, #144] @ 3132d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -196328,27 +196328,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x008176b0 │ │ │ │ + ldrdeq r7, [r1], r0 │ │ │ │ addseq r7, r9, r0, lsl #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, sp, ip, lsr r2 │ │ │ │ - rsbeq r9, sp, ip, lsr r2 │ │ │ │ + rsbeq r9, sp, ip, asr r2 │ │ │ │ + rsbeq r9, sp, ip, asr r2 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r7, r9, r0, ror #23 │ │ │ │ - addeq r7, r1, r0, asr #10 │ │ │ │ - rsbeq r9, sp, r8, lsr #8 │ │ │ │ - rsbeq r9, sp, r4, ror #1 │ │ │ │ + addeq r7, r1, r0, ror #10 │ │ │ │ + rsbeq r9, sp, r8, asr #8 │ │ │ │ + rsbeq r9, sp, r4, lsl #2 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - rsbeq r9, sp, r4, ror #7 │ │ │ │ + rsbeq r9, sp, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -196372,32 +196372,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 313450 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4778 │ │ │ │ + bl 6e4798 │ │ │ │ ldr ip, [pc, #236] @ 313488 │ │ │ │ ldr r2, [pc, #236] @ 31348c │ │ │ │ ldr r1, [pc, #236] @ 313490 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e5e48 │ │ │ │ + bl 6e5e68 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 313464 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 3133d4 │ │ │ │ @@ -196438,17 +196438,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 3133f4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00997af0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r1, ip, lsr #8 │ │ │ │ - strheq r9, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq r9, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r7, r1, ip, asr #8 │ │ │ │ + ldrdeq r9, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + strdeq r9, [sp], #-36 @ 0xffffffdc @ │ │ │ │ addseq r7, r9, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -196495,15 +196495,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 31360c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r0, [pc, #152] @ 313610 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -196513,45 +196513,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 31361c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #96] @ 313620 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e723c │ │ │ │ + bl 6e725c │ │ │ │ ldr r0, [pc, #88] @ 313624 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 313628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 313570 │ │ │ │ ldr r0, [pc, #48] @ 31362c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 313570 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - strheq r9, [sp], #-16 @ │ │ │ │ + ldrdeq r9, [sp], #-16 @ │ │ │ │ andeq r8, r0, r2 │ │ │ │ - addeq r7, r1, r0, lsr r2 │ │ │ │ - rsbeq r9, sp, r4, asr #1 │ │ │ │ - ldrdeq r9, [sp], #-8 @ │ │ │ │ - rsbeq r9, sp, r0, lsl r1 │ │ │ │ - andeq r8, r0, r1 │ │ │ │ - rsbeq r9, sp, r0, asr r1 │ │ │ │ + addeq r7, r1, r0, asr r2 │ │ │ │ + rsbeq r9, sp, r4, ror #1 │ │ │ │ strdeq r9, [sp], #-8 @ │ │ │ │ + rsbeq r9, sp, r0, lsr r1 │ │ │ │ + andeq r8, r0, r1 │ │ │ │ + rsbeq r9, sp, r0, ror r1 │ │ │ │ + rsbeq r9, sp, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 3137d8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 3137dc │ │ │ │ @@ -196568,15 +196568,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3136c4 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -196584,33 +196584,33 @@ │ │ │ │ bhi 3136c4 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3137bc │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 6e4778 │ │ │ │ + bl 6e4798 │ │ │ │ ldr ip, [pc, #240] @ 3137e0 │ │ │ │ ldr r2, [pc, #240] @ 3137e4 │ │ │ │ ldr r1, [pc, #240] @ 3137e8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e5e48 │ │ │ │ + bl 6e5e68 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 3137a4 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 313728 │ │ │ │ @@ -196652,17 +196652,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 254134 │ │ │ │ b 3136d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009977d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r7, [r1], r8 │ │ │ │ - rsbeq r8, sp, r4, ror #30 │ │ │ │ - rsbeq r8, sp, r0, lsl #31 │ │ │ │ + strdeq r7, [r1], r8 │ │ │ │ + rsbeq r8, sp, r4, lsl #31 │ │ │ │ + rsbeq r8, sp, r0, lsr #31 │ │ │ │ @ instruction: 0x009976bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 3138ec │ │ │ │ ldr r7, [pc, #228] @ 3138f0 │ │ │ │ @@ -196671,15 +196671,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 3138f8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r8, [pc, #196] @ 3138fc │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3138cc │ │ │ │ ldr r3, [pc, #180] @ 313900 │ │ │ │ mov r6, r0 │ │ │ │ @@ -196719,22 +196719,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 31390c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r6, r1, r0, asr #31 │ │ │ │ - rsbeq r8, sp, r8, ror #22 │ │ │ │ - rsbeq r8, sp, r0, ror fp │ │ │ │ + addeq r6, r1, r0, ror #31 │ │ │ │ + rsbeq r8, sp, r8, lsl #23 │ │ │ │ + @ instruction: 0x006d8b90 │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ @ instruction: 0x009975f0 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r7, ip, r8, asr #4 │ │ │ │ - rsbeq r8, sp, r4, lsl #29 │ │ │ │ + rsbeq r7, ip, r8, ror #4 │ │ │ │ + rsbeq r8, sp, r4, lsr #29 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 313a28 │ │ │ │ ldr r2, [pc, #256] @ 313a2c │ │ │ │ @@ -196749,15 +196749,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 313994 │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 6e33e0 │ │ │ │ + bl 6e3400 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313994 │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3139a0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -196768,15 +196768,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 312540 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 313a04 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -196800,15 +196800,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 313630 │ │ │ │ cmp r4, #0 │ │ │ │ bne 313954 │ │ │ │ b 313994 │ │ │ │ @ instruction: 0x009974fc │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r7, ip, r0, ror #2 │ │ │ │ + rsbeq r7, ip, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 313e18 │ │ │ │ @@ -196830,15 +196830,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 313b64 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e33e0 │ │ │ │ + bl 6e3400 │ │ │ │ ldr r9, [pc, #888] @ 313e2c │ │ │ │ ldr r8, [pc, #888] @ 313e30 │ │ │ │ ldr sl, [pc, #888] @ 313e34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -196905,29 +196905,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313dac │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4778 │ │ │ │ + bl 6e4798 │ │ │ │ ldr r2, [pc, #588] @ 313e3c │ │ │ │ ldr r1, [pc, #588] @ 313e40 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e5e48 │ │ │ │ + bl 6e5e68 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 313d8c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 313c1c │ │ │ │ @@ -196941,15 +196941,15 @@ │ │ │ │ bl 253648 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 313b64 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e33e0 │ │ │ │ + bl 6e3400 │ │ │ │ cmp r0, #0 │ │ │ │ bne 313ad4 │ │ │ │ ldr r2, [pc, #460] @ 313e44 │ │ │ │ ldr r3, [pc, #416] @ 313e1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -196969,28 +196969,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313de0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4778 │ │ │ │ + bl 6e4798 │ │ │ │ ldr r1, [pc, #344] @ 313e48 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e5e48 │ │ │ │ + bl 6e5e68 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 313dc0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 313d18 │ │ │ │ @@ -197010,15 +197010,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 313af4 │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -197054,26 +197054,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r7, r9, ip, asr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009973b8 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r7, ip, ip, lsl r0 │ │ │ │ - addeq r6, r1, r4, lsl sp │ │ │ │ - addeq r6, r1, r0, lsl sp │ │ │ │ - rsbeq r8, sp, r0, lsr #23 │ │ │ │ + rsbeq r7, ip, ip, lsr r0 │ │ │ │ + addeq r6, r1, r4, lsr sp │ │ │ │ + addeq r6, r1, r0, lsr sp │ │ │ │ + rsbeq r8, sp, r0, asr #23 │ │ │ │ @ instruction: 0x009972b8 │ │ │ │ - rsbeq r8, sp, r0, ror sl │ │ │ │ - rsbeq r8, sp, ip, lsl #21 │ │ │ │ + @ instruction: 0x006d8a90 │ │ │ │ + rsbeq r8, sp, ip, lsr #21 │ │ │ │ addseq r7, r9, ip, lsr #3 │ │ │ │ - @ instruction: 0x006d8998 │ │ │ │ - addeq r6, r1, ip, asr #19 │ │ │ │ - rsbeq r8, sp, r4, ror r5 │ │ │ │ - rsbeq r8, sp, ip, ror #18 │ │ │ │ + strheq r8, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r6, r1, ip, ror #19 │ │ │ │ + @ instruction: 0x006d8594 │ │ │ │ + rsbeq r8, sp, ip, lsl #19 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 3140e0 │ │ │ │ @@ -197099,15 +197099,15 @@ │ │ │ │ beq 313ed0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 313f4c │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 313f5c │ │ │ │ ldr r3, [pc, #504] @ 3140ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -197177,25 +197177,25 @@ │ │ │ │ b 313f08 │ │ │ │ ldr r9, [pc, #260] @ 314108 │ │ │ │ add r9, pc, r9 │ │ │ │ b 313f78 │ │ │ │ ldr r0, [pc, #252] @ 31410c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 313f00 │ │ │ │ bl 500168 │ │ │ │ b 313ff4 │ │ │ │ ldr r1, [pc, #228] @ 314110 │ │ │ │ ldr r0, [pc, #228] @ 314114 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 313f00 │ │ │ │ ldr r3, [pc, #204] @ 314118 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 313f8c │ │ │ │ ldr r3, [pc, #140] @ 3140ec │ │ │ │ @@ -197211,49 +197211,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 314120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 313f8c │ │ │ │ ldr r0, [pc, #88] @ 314124 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 313f8c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r9, r8, lsr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r9, ip, ror #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r6, r9, r4, lsl pc │ │ │ │ - rsbeq r8, sp, r8, asr #7 │ │ │ │ + rsbeq r8, sp, r8, ror #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r6, ip, r4, ror #21 │ │ │ │ - rsbeq r8, sp, r4, lsr #6 │ │ │ │ - rsbeq r8, sp, r8, asr r8 │ │ │ │ - addeq r6, r1, r0, lsr #15 │ │ │ │ - rsbeq r8, sp, r0, ror r7 │ │ │ │ + rsbeq r6, ip, r4, lsl #22 │ │ │ │ + rsbeq r8, sp, r4, asr #6 │ │ │ │ + rsbeq r8, sp, r8, ror r8 │ │ │ │ + addeq r6, r1, r0, asr #15 │ │ │ │ + @ instruction: 0x006d8790 │ │ │ │ andeq r1, r0, ip, lsr #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, sp, ip, lsr #14 │ │ │ │ - rsbeq r8, sp, r0, ror #14 │ │ │ │ + rsbeq r8, sp, ip, asr #14 │ │ │ │ + rsbeq r8, sp, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 3143f0 │ │ │ │ ldr lr, [pc, #688] @ 3143f4 │ │ │ │ ldr ip, [pc, #688] @ 3143f8 │ │ │ │ @@ -197269,22 +197269,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 314404 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e33e0 │ │ │ │ + bl 6e3400 │ │ │ │ cmp r0, r4 │ │ │ │ bne 3141ec │ │ │ │ ldr r2, [pc, #596] @ 314408 │ │ │ │ ldr r3, [pc, #576] @ 3143f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -197313,29 +197313,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e8e88 │ │ │ │ + bl 6e8ea8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 31434c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 31425c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 314338 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, #4 │ │ │ │ bne 31420c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 31420c │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -197355,15 +197355,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 25333c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -197411,42 +197411,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 314424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 314200 │ │ │ │ ldr r0, [pc, #68] @ 314428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 314200 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r1, r8, lsl #13 │ │ │ │ + addeq r6, r1, r8, lsr #13 │ │ │ │ @ instruction: 0x00996cd8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, sp, r4, lsl r2 │ │ │ │ - rsbeq r8, sp, r8, lsr #4 │ │ │ │ + rsbeq r8, sp, r4, lsr r2 │ │ │ │ + rsbeq r8, sp, r8, asr #4 │ │ │ │ umullseq r6, r9, r0, ip │ │ │ │ addseq r6, r9, r0, ror ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r6, ip, r0, ror #15 │ │ │ │ + rsbeq r6, ip, r0, lsl #16 │ │ │ │ andeq r4, r0, r0, asr #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r8, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r8, sp, r4, ror #9 │ │ │ │ + ldrdeq r8, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r8, sp, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 315110 │ │ │ │ ldr r3, [pc, #3276] @ 315114 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -197489,15 +197489,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 314568 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, r7 │ │ │ │ beq 31459c │ │ │ │ ldr r3, [pc, #3116] @ 315134 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 314894 │ │ │ │ @@ -197567,30 +197567,30 @@ │ │ │ │ beq 314620 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 314880 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 6e4778 │ │ │ │ + bl 6e4798 │ │ │ │ ldr r1, [pc, #2800] @ 315140 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 6e5e48 │ │ │ │ + bl 6e5e68 │ │ │ │ b 314514 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -197683,15 +197683,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 314a90 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, r4 │ │ │ │ beq 314aa0 │ │ │ │ ldr r3, [pc, #2340] @ 315134 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 314bbc │ │ │ │ @@ -197726,15 +197726,15 @@ │ │ │ │ bl 254134 │ │ │ │ b 314630 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 315150 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 314514 │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 314978 │ │ │ │ ldr r3, [pc, #2160] @ 315134 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -197770,26 +197770,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 315160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3148d0 │ │ │ │ ldr r0, [pc, #2020] @ 315164 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 31481c │ │ │ │ ldr r3, [pc, #2004] @ 315168 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3145b8 │ │ │ │ ldr r3, [pc, #1932] @ 315134 │ │ │ │ @@ -197808,49 +197808,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 31516c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3145b8 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, sl │ │ │ │ beq 3146b0 │ │ │ │ ldr r3, [pc, #1784] @ 315134 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31481c │ │ │ │ ldr r1, [pc, #1824] @ 315170 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 315174 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31481c │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 315148 │ │ │ │ bne 31479c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 314794 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -197867,29 +197867,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 3145fc │ │ │ │ ldr r7, [pc, #1700] @ 315178 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r3, [pc, #1684] @ 31517c │ │ │ │ ldr r2, [pc, #1684] @ 315180 │ │ │ │ ldr r1, [pc, #1684] @ 315184 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6e723c │ │ │ │ + bl 6e725c │ │ │ │ b 31481c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 314cf8 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 314cdc │ │ │ │ @@ -197913,32 +197913,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 312540 │ │ │ │ b 314740 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 315190 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3145b8 │ │ │ │ ldr r0, [pc, #1520] @ 315194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3148d0 │ │ │ │ ldr r0, [pc, #1508] @ 315198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3148fc │ │ │ │ ldr r1, [pc, #1496] @ 31519c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 3151a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31481c │ │ │ │ ldr r3, [pc, #1468] @ 3151a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314ab0 │ │ │ │ ldr r3, [pc, #1336] @ 315134 │ │ │ │ @@ -197954,22 +197954,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 3151a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 314ab0 │ │ │ │ ldr r3, [pc, #1352] @ 3151ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3146c0 │ │ │ │ ldr r3, [pc, #1212] @ 315134 │ │ │ │ @@ -197985,30 +197985,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 3151b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 3146c0 │ │ │ │ ldr r7, [pc, #1232] @ 3151b4 │ │ │ │ add r7, pc, r7 │ │ │ │ b 314b3c │ │ │ │ ldr r0, [pc, #1224] @ 3151b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3148d0 │ │ │ │ ldr r3, [pc, #1212] @ 3151bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314b28 │ │ │ │ ldr r3, [pc, #1056] @ 315134 │ │ │ │ @@ -198024,38 +198024,38 @@ │ │ │ │ beq 314da0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 3151c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 314b28 │ │ │ │ ldr r0, [pc, #1096] @ 3151c4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 314ab0 │ │ │ │ ldr r0, [pc, #1080] @ 3151c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 3146c0 │ │ │ │ ldr r0, [pc, #1060] @ 3151cc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 314b28 │ │ │ │ ldr r2, [pc, #1044] @ 3151d0 │ │ │ │ ldr r3, [pc, #852] @ 315114 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -198091,44 +198091,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 314ea0 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 314eb0 │ │ │ │ ldr r3, [pc, #704] @ 315134 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 315048 │ │ │ │ ldr r1, [pc, #844] @ 3151d4 │ │ │ │ ldr r0, [pc, #844] @ 3151d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 315048 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 254134 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 315020 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 2534ec │ │ │ │ @@ -198200,28 +198200,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ mov r0, sl │ │ │ │ bl 253648 │ │ │ │ b 3145fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3151e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 315148 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 253648 │ │ │ │ b 3145fc │ │ │ │ @@ -198244,90 +198244,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 314f58 │ │ │ │ ldr r0, [pc, #260] @ 3151ec │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 31504c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 314f58 │ │ │ │ addseq r6, r9, r0, ror #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009969d0 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r6, ip, r4, lsl r6 │ │ │ │ - addeq r6, r1, r0, lsl r3 │ │ │ │ - @ instruction: 0x006d8194 │ │ │ │ - addeq r6, r1, r0, lsl #6 │ │ │ │ + rsbeq r6, ip, r4, lsr r6 │ │ │ │ + addeq r6, r1, r0, lsr r3 │ │ │ │ + strheq r8, [sp], #-20 @ 0xffffffec @ │ │ │ │ + addeq r6, r1, r0, lsr #6 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - strdeq r6, [r1], r6 @ │ │ │ │ - rsbeq r8, sp, r8, lsr r0 │ │ │ │ - strheq r6, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r6, r1, r6, lsl r2 │ │ │ │ + rsbeq r8, sp, r8, asr r0 │ │ │ │ + ldrdeq r6, [ip], #-52 @ 0xffffffcc @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x009965d0 │ │ │ │ - strdeq r7, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r7, sp, ip, lsl pc │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, sp, r8, lsr #6 │ │ │ │ - @ instruction: 0x006d8398 │ │ │ │ + rsbeq r8, sp, r8, asr #6 │ │ │ │ + strheq r8, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r4, r0, r0, asr #20 │ │ │ │ - rsbeq r7, sp, ip, ror #29 │ │ │ │ - addeq r5, r1, r8, ror sp │ │ │ │ - rsbeq r7, sp, r0, asr #26 │ │ │ │ - strdeq r8, [sp], #-12 @ │ │ │ │ - addeq r5, r1, r0, ror #25 │ │ │ │ - rsbeq r7, sp, r0, ror fp │ │ │ │ - rsbeq r7, sp, ip, lsl #23 │ │ │ │ + rsbeq r7, sp, ip, lsl #30 │ │ │ │ + umulleq r5, r1, r8, sp │ │ │ │ + rsbeq r7, sp, r0, ror #26 │ │ │ │ + rsbeq r8, sp, ip, lsl r1 │ │ │ │ + addeq r5, r1, r0, lsl #26 │ │ │ │ + @ instruction: 0x006d7b90 │ │ │ │ + rsbeq r7, sp, ip, lsr #23 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - rsbeq r5, ip, ip, asr pc │ │ │ │ - rsbeq r7, sp, ip, lsr #27 │ │ │ │ - ldrdeq r7, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r8, sp, ip, lsr #1 │ │ │ │ - addeq r5, r1, r4, lsl #24 │ │ │ │ - rsbeq r7, sp, ip, asr #23 │ │ │ │ + rsbeq r5, ip, ip, ror pc │ │ │ │ + rsbeq r7, sp, ip, asr #27 │ │ │ │ + strdeq r7, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r8, sp, ip, asr #1 │ │ │ │ + addeq r5, r1, r4, lsr #24 │ │ │ │ + rsbeq r7, sp, ip, ror #23 │ │ │ │ andeq r1, r0, r0, asr r6 │ │ │ │ - rsbeq r7, sp, r8, lsr #28 │ │ │ │ + rsbeq r7, sp, r8, asr #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r7, sp, r0, ror #28 │ │ │ │ + rsbeq r7, sp, r0, lsl #29 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - strdeq r7, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r8, sp, r0, lsl r0 │ │ │ │ andeq r1, r0, ip, lsr #23 │ │ │ │ - rsbeq r7, sp, r4, lsl #29 │ │ │ │ - rsbeq r7, sp, ip, asr sp │ │ │ │ - strdeq r7, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r7, sp, r4, lsl #29 │ │ │ │ + rsbeq r7, sp, r4, lsr #29 │ │ │ │ + rsbeq r7, sp, ip, ror sp │ │ │ │ + rsbeq r7, sp, r4, lsl lr │ │ │ │ + rsbeq r7, sp, r4, lsr #29 │ │ │ │ addseq r6, r9, r8, rrx │ │ │ │ - addeq r5, r1, r4, asr #18 │ │ │ │ - rsbeq r7, sp, ip, lsl #18 │ │ │ │ - rsbeq r7, sp, ip, lsr #22 │ │ │ │ - rsbeq r7, sp, r8, asr #21 │ │ │ │ - rsbeq r7, sp, r8, ror #18 │ │ │ │ + addeq r5, r1, r4, ror #18 │ │ │ │ + rsbeq r7, sp, ip, lsr #18 │ │ │ │ + rsbeq r7, sp, ip, asr #22 │ │ │ │ + rsbeq r7, sp, r8, ror #21 │ │ │ │ + rsbeq r7, sp, r8, lsl #19 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ - rsbeq r7, sp, r0, lsl #15 │ │ │ │ + rsbeq r7, sp, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 3154e8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -198342,27 +198342,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 3154f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #680] @ 3154fc │ │ │ │ ldr r1, [pc, #680] @ 315500 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 315504 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 315508 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 522374 │ │ │ │ ldr r3, [pc, #636] @ 31550c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -198415,15 +198415,15 @@ │ │ │ │ bl 312540 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 315418 │ │ │ │ cmp r5, #1 │ │ │ │ beq 315434 │ │ │ │ mov r0, r8 │ │ │ │ - bl 992768 │ │ │ │ + bl 992788 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -198436,36 +198436,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 253648 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 5009e0 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 992768 │ │ │ │ + bl 992788 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 6e5a04 │ │ │ │ + bl 6e5a24 │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 6e5a04 │ │ │ │ + bl 6e5a24 │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 6e5a04 │ │ │ │ + bl 6e5a24 │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 6e5a04 │ │ │ │ + bl 6e5a24 │ │ │ │ ldr r2, [pc, #308] @ 315520 │ │ │ │ ldr r3, [pc, #256] @ 3154f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3154e4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6e6590 │ │ │ │ + b 6e65b0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 4fd990 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 315368 │ │ │ │ @@ -198495,49 +198495,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 315530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31529c │ │ │ │ ldr r0, [pc, #92] @ 315534 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31529c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r1, r4, asr #11 │ │ │ │ + addeq r5, r1, r4, ror #11 │ │ │ │ addseq r5, r9, r8, lsl #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, sp, r0, lsr r4 │ │ │ │ - rsbeq r7, sp, r8, asr #8 │ │ │ │ - rsbeq r7, sp, r0, lsr #2 │ │ │ │ - rsbeq r7, sp, r4, lsr r1 │ │ │ │ + rsbeq r7, sp, r0, asr r4 │ │ │ │ + rsbeq r7, sp, r8, ror #8 │ │ │ │ + rsbeq r7, sp, r0, asr #2 │ │ │ │ + rsbeq r7, sp, r4, asr r1 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ @ instruction: 0x00995bb8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrdeq r5, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + strdeq r5, [ip], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ addseq r5, r9, r8, lsr sl │ │ │ │ andeq r4, r0, r4, lsl fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, sp, ip, ror r8 │ │ │ │ - rsbeq r7, sp, r0, lsr #17 │ │ │ │ + @ instruction: 0x006d789c │ │ │ │ + rsbeq r7, sp, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 3159bc │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 3159c0 │ │ │ │ @@ -198563,26 +198563,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 3159d8 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #1044] @ 3159dc │ │ │ │ ldr r1, [pc, #1044] @ 3159e0 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #1008] @ 3159e4 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -198627,15 +198627,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 2534ec │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e660c │ │ │ │ + bl 6e662c │ │ │ │ ldr r3, [pc, #808] @ 3159f0 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 3159f4 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -198643,37 +198643,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 6e5958 │ │ │ │ + bl 6e5978 │ │ │ │ ldr r2, [pc, #752] @ 3159f8 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5958 │ │ │ │ + bl 6e5978 │ │ │ │ ldr r2, [pc, #732] @ 3159fc │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5958 │ │ │ │ + bl 6e5978 │ │ │ │ ldr r2, [pc, #712] @ 315a00 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5958 │ │ │ │ + bl 6e5978 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -198703,36 +198703,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 315a10 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r7 │ │ │ │ bl 3151f0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 315844 │ │ │ │ ldr r3, [pc, #516] @ 315a14 │ │ │ │ ldr ip, [pc, #516] @ 315a18 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 315a1c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 315a20 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #472] @ 315a24 │ │ │ │ ldr r3, [pc, #368] @ 3159c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -198753,28 +198753,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 315a34 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 315838 │ │ │ │ ldr r3, [pc, #372] @ 315a38 │ │ │ │ ldr ip, [pc, #372] @ 315a3c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 315a40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 315a44 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 315838 │ │ │ │ ldr r3, [pc, #336] @ 315a48 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 315620 │ │ │ │ ldr r3, [pc, #320] @ 315a4c │ │ │ │ @@ -198789,89 +198789,89 @@ │ │ │ │ beq 3159a4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 315a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 315620 │ │ │ │ ldr r1, [pc, #232] @ 315a58 │ │ │ │ ldr r3, [pc, #232] @ 315a5c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 315a60 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 315a64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 315a68 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3157f0 │ │ │ │ ldr r0, [pc, #192] @ 315a6c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 315620 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009958d0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009958b0 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - addeq r5, r1, r0, asr #4 │ │ │ │ - rsbeq r6, sp, ip, ror #27 │ │ │ │ - ldrdeq r6, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r5, r1, r0, ror #4 │ │ │ │ + rsbeq r6, sp, ip, lsl #28 │ │ │ │ + strdeq r6, [sp], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - @ instruction: 0x006d7090 │ │ │ │ - strheq r7, [sp], #-12 @ │ │ │ │ + strheq r7, [sp], #-0 @ │ │ │ │ + ldrdeq r7, [sp], #-12 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r7, sp, r8, lsl #16 │ │ │ │ + rsbeq r7, sp, r8, lsr #16 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addeq r5, r1, r0 │ │ │ │ - @ instruction: 0x006d7698 │ │ │ │ - rsbeq r6, sp, r0, lsr #23 │ │ │ │ + addeq r5, r1, r0, lsr #32 │ │ │ │ + strheq r7, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r6, sp, r0, asr #23 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - @ instruction: 0x00814fb4 │ │ │ │ - rsbeq r7, sp, r8, lsl r6 │ │ │ │ - rsbeq r6, sp, r0, asr fp │ │ │ │ + ldrdeq r4, [r1], r4 @ │ │ │ │ + rsbeq r7, sp, r8, lsr r6 │ │ │ │ + rsbeq r6, sp, r0, ror fp │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ @ instruction: 0x009955d8 │ │ │ │ - addeq r4, r1, r0, lsr pc │ │ │ │ - rsbeq r7, sp, r0, ror #10 │ │ │ │ - ldrdeq r6, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r4, r1, r0, asr pc │ │ │ │ + rsbeq r7, sp, r0, lsl #11 │ │ │ │ + strdeq r6, [sp], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - strdeq r4, [r1], ip │ │ │ │ - rsbeq r7, sp, r8, asr #10 │ │ │ │ - @ instruction: 0x006d6a9c │ │ │ │ + addeq r4, r1, ip, lsl pc │ │ │ │ + rsbeq r7, sp, r8, ror #10 │ │ │ │ + strheq r6, [sp], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ andeq r4, r0, r0, ror #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, sp, r4, asr #8 │ │ │ │ - strdeq r6, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - addeq r4, r1, r8, asr #28 │ │ │ │ - rsbeq r7, sp, r4, lsr #10 │ │ │ │ - rsbeq r6, sp, r4, ror #19 │ │ │ │ + rsbeq r7, sp, r4, ror #8 │ │ │ │ + rsbeq r6, sp, ip, lsl sl │ │ │ │ + addeq r4, r1, r8, ror #28 │ │ │ │ + rsbeq r7, sp, r4, asr #10 │ │ │ │ + rsbeq r6, sp, r4, lsl #20 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - rsbeq r7, sp, r8, lsr #8 │ │ │ │ + rsbeq r7, sp, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 315c70 │ │ │ │ ldr ip, [pc, #488] @ 315c74 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -198887,25 +198887,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 315c80 │ │ │ │ ldr r3, [pc, #448] @ 315c84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r4, [pc, #432] @ 315c88 │ │ │ │ ldr r3, [pc, #432] @ 315c8c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 315bd4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e33e0 │ │ │ │ + bl 6e3400 │ │ │ │ cmp r0, #0 │ │ │ │ bne 315b44 │ │ │ │ ldr r2, [pc, #392] @ 315c90 │ │ │ │ ldr r3, [pc, #364] @ 315c78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198919,15 +198919,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e8e88 │ │ │ │ + bl 6e8ea8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 315ba0 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 25333c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -198937,15 +198937,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 6e8e88 │ │ │ │ + bl 6e8ea8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 315b60 │ │ │ │ ldr r2, [pc, #236] @ 315c94 │ │ │ │ ldr r3, [pc, #204] @ 315c78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198975,46 +198975,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 315ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 315af0 │ │ │ │ ldr r0, [pc, #76] @ 315ca8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 315af0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r1, r4, asr #26 │ │ │ │ + addeq r4, r1, r4, ror #26 │ │ │ │ addseq r5, r9, ip, lsl #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r6, [sp], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq r6, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq r6, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + strdeq r6, [sp], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ addseq r5, r9, ip, asr #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, r9, ip, lsl r3 │ │ │ │ addseq r5, r9, ip, ror r2 │ │ │ │ andeq r1, r0, r4, lsr #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006d7290 │ │ │ │ - rsbeq r7, sp, r8, asr #5 │ │ │ │ + strheq r7, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r7, sp, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 315f58 │ │ │ │ ldr ip, [pc, #660] @ 315f5c │ │ │ │ mov r6, r1 │ │ │ │ @@ -199030,22 +199030,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 315f68 │ │ │ │ ldr r3, [pc, #620] @ 315f6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 315f70 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e33e0 │ │ │ │ + bl 6e3400 │ │ │ │ cmp r0, r4 │ │ │ │ bne 315d74 │ │ │ │ ldr r2, [pc, #572] @ 315f74 │ │ │ │ ldr r3, [pc, #548] @ 315f60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199075,29 +199075,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e8e88 │ │ │ │ + bl 6e8ea8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 315eb4 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 315de4 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 315ea0 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, #4 │ │ │ │ bne 315d94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 315d94 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -199115,15 +199115,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 315f80 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 25333c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -199165,43 +199165,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 315f90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 315d88 │ │ │ │ ldr r0, [pc, #72] @ 315f94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 315d88 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r1, r4, lsl #22 │ │ │ │ + addeq r4, r1, r4, lsr #22 │ │ │ │ addseq r5, r9, r0, asr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, sp, r0, lsl #13 │ │ │ │ - @ instruction: 0x006d6694 │ │ │ │ + rsbeq r6, sp, r0, lsr #13 │ │ │ │ + strheq r6, [sp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ addseq r5, r9, ip, lsl #2 │ │ │ │ addseq r5, r9, ip, ror #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r4, ip, r0, ror #24 │ │ │ │ + rsbeq r4, ip, r0, lsl #25 │ │ │ │ andeq r1, r0, r8, asr #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, sp, ip, lsr #32 │ │ │ │ - rsbeq r7, sp, r0, rrx │ │ │ │ + rsbeq r7, sp, ip, asr #32 │ │ │ │ + rsbeq r7, sp, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 315fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 4dd88c │ │ │ │ @@ -199211,70 +199211,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 308d80 │ │ │ │ addeq r8, fp, ip, asr r4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbeq r7, sp, ip, lsr #32 │ │ │ │ - rsbseq sp, r1, r4, asr #3 │ │ │ │ + rsbeq r7, sp, ip, asr #32 │ │ │ │ + rsbseq sp, r1, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 3160fc │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r7, [pc, #232] @ 316100 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3160dc │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 316104 │ │ │ │ ldr r2, [pc, #216] @ 316108 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #192] @ 31610c │ │ │ │ ldr r1, [pc, #192] @ 316110 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #152] @ 316114 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f100 │ │ │ │ + bl 74f120 │ │ │ │ ldr r1, [pc, #140] @ 316118 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 31611c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #120] @ 316120 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 750f30 │ │ │ │ + bl 750f50 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -199283,27 +199283,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 316128 │ │ │ │ ldr r0, [pc, #64] @ 31612c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbeq r7, sp, r8 │ │ │ │ + rsbeq r7, sp, r8, lsr #32 │ │ │ │ addseq r4, r9, r0, lsl lr │ │ │ │ - @ instruction: 0x008149b8 │ │ │ │ - rsbeq r6, sp, r0, ror #31 │ │ │ │ - rsbeq r4, ip, r8, ror #8 │ │ │ │ - rsbseq ip, r0, r0, lsr #13 │ │ │ │ - rsbeq r0, sp, r4, lsr #6 │ │ │ │ - rsbseq ip, r0, r4, ror #5 │ │ │ │ + ldrdeq r4, [r1], r8 │ │ │ │ + rsbeq r7, sp, r0 │ │ │ │ + rsbeq r4, ip, r8, lsl #9 │ │ │ │ + rsbseq ip, r0, r0, asr #13 │ │ │ │ + rsbeq r0, sp, r4, asr #6 │ │ │ │ + rsbseq ip, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - strdeq r4, [r1], ip │ │ │ │ - rsbeq r6, sp, ip, lsr #30 │ │ │ │ - rsbseq r2, r3, r0, lsl r7 │ │ │ │ + addeq r4, r1, ip, lsl r9 │ │ │ │ + rsbeq r6, sp, ip, asr #30 │ │ │ │ + rsbseq r2, r3, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 316224 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -199311,41 +199311,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 316228 │ │ │ │ ldr r1, [pc, #204] @ 31622c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #184] @ 316230 │ │ │ │ ldr r1, [pc, #184] @ 316234 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #152] @ 316238 │ │ │ │ ldr r1, [pc, #152] @ 31623c │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #120] @ 316240 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 316244 │ │ │ │ ldr r3, [pc, #96] @ 316248 │ │ │ │ ldr r0, [pc, #96] @ 31624c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -199357,23 +199357,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umulleq r4, r1, ip, r8 │ │ │ │ - rsbeq r4, ip, ip, asr r3 │ │ │ │ - @ instruction: 0x0070c59c │ │ │ │ - strheq r6, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x008148bc │ │ │ │ + rsbeq r4, ip, ip, ror r3 │ │ │ │ + ldrheq ip, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ ldrdeq r6, [sp], #-236 @ 0xffffff14 @ │ │ │ │ - strdeq r4, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrdeq sp, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq r6, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, sp, r8, lsl r6 │ │ │ │ + strdeq sp, [ip], #-112 @ 0xffffff90 @ │ │ │ │ addseq sp, r6, r0, asr ip │ │ │ │ - rsbeq r6, sp, ip, lsl #28 │ │ │ │ + rsbeq r6, sp, ip, lsr #28 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3162b4 │ │ │ │ @@ -199383,28 +199383,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #40] @ 3162c0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 6e6598 │ │ │ │ - addeq r4, r1, r8, ror r7 │ │ │ │ - rsbeq r6, sp, r0, lsr #27 │ │ │ │ - rsbeq r6, sp, r8, lsl #27 │ │ │ │ - strdeq r6, [sp], #-12 @ │ │ │ │ + b 6e65b8 │ │ │ │ + umulleq r4, r1, r8, r7 │ │ │ │ + rsbeq r6, sp, r0, asr #27 │ │ │ │ + rsbeq r6, sp, r8, lsr #27 │ │ │ │ + rsbeq r6, sp, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 316384 │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -199413,52 +199413,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #128] @ 316390 │ │ │ │ ldr r1, [pc, #128] @ 316394 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 316398 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 31639c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 750e08 │ │ │ │ - addeq r4, r1, r8, lsl #14 │ │ │ │ - rsbeq r6, sp, r4, lsr #26 │ │ │ │ - rsbeq r6, sp, r8, lsl #26 │ │ │ │ - rsbeq r4, ip, r4, lsr #3 │ │ │ │ - rsbseq ip, r0, r0, ror #7 │ │ │ │ - rsbseq ip, r0, ip, lsl r0 │ │ │ │ + b 750e28 │ │ │ │ + addeq r4, r1, r8, lsr #14 │ │ │ │ + rsbeq r6, sp, r4, asr #26 │ │ │ │ + rsbeq r6, sp, r8, lsr #26 │ │ │ │ + rsbeq r4, ip, r4, asr #3 │ │ │ │ + rsbseq ip, r0, r0, lsl #8 │ │ │ │ + rsbseq ip, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 003163a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -199498,15 +199498,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 8acd50 │ │ │ │ + bl 8acd70 │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 316658 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 3165e8 │ │ │ │ ldr r3, [pc, #600] @ 3166cc │ │ │ │ @@ -199514,15 +199514,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 31669c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 812f3c │ │ │ │ + bl 812f5c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 3163f8 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -199556,68 +199556,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8a9218 │ │ │ │ + bl 8a9238 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31657c │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 3164cc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8acf50 │ │ │ │ + bl 8acf70 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3164cc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 751e1c │ │ │ │ + bl 751e3c │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 812be0 │ │ │ │ + bl 812c00 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r3, [pc, #284] @ 3166d0 │ │ │ │ ldr r1, [pc, #284] @ 3166d4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 3166d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ b 316400 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 751e1c │ │ │ │ + bl 751e3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 812be0 │ │ │ │ + bl 812c00 │ │ │ │ ldr r3, [pc, #196] @ 3166dc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 3166e0 │ │ │ │ ldr r3, [pc, #180] @ 3166e4 │ │ │ │ @@ -199626,31 +199626,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 316400 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 812be0 │ │ │ │ + bl 812c00 │ │ │ │ ldr ip, [pc, #128] @ 3166e8 │ │ │ │ ldr r3, [pc, #128] @ 3166ec │ │ │ │ ldr r1, [pc, #128] @ 3166f0 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ b 316400 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3166f4 │ │ │ │ ldr r1, [pc, #80] @ 3166f8 │ │ │ │ ldr r0, [pc, #80] @ 3166fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -199658,26 +199658,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r4, r9, r4, ror #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r9, r4, lsl sl │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - rsbeq r6, sp, r0, ror #22 │ │ │ │ + rsbeq r6, sp, r0, lsl #23 │ │ │ │ + ldrdeq r6, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r4, r1, r8, lsr #9 │ │ │ │ strheq r6, [sp], #-160 @ 0xffffff60 @ │ │ │ │ - addeq r4, r1, r8, lsl #9 │ │ │ │ - @ instruction: 0x006d6a90 │ │ │ │ - rsbeq r6, sp, ip, lsr sl │ │ │ │ - addeq r4, r1, ip, lsl r4 │ │ │ │ + rsbeq r6, sp, ip, asr sl │ │ │ │ + addeq r4, r1, ip, lsr r4 │ │ │ │ + rsbeq r6, sp, r8, lsr sl │ │ │ │ + strdeq r4, [r1], r8 │ │ │ │ rsbeq r6, sp, r8, lsl sl │ │ │ │ - ldrdeq r4, [r1], r8 │ │ │ │ - strdeq r6, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r4, r1, r4, lsr #7 │ │ │ │ - rsbeq r6, sp, r4, asr #19 │ │ │ │ - rsbeq r6, sp, r4, asr #20 │ │ │ │ + addeq r4, r1, r4, asr #7 │ │ │ │ + rsbeq r6, sp, r4, ror #19 │ │ │ │ + rsbeq r6, sp, r4, ror #20 │ │ │ │ │ │ │ │ 00316700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 316a64 │ │ │ │ @@ -199709,29 +199709,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 316910 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ cmp r1, #0 │ │ │ │ bne 31697c │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 3169ac │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ cmp r1, #0 │ │ │ │ bne 3169e0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 3167d8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ cmp r1, #0 │ │ │ │ bne 316a10 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 316a6c │ │ │ │ ldr r3, [pc, #640] @ 316a68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -199746,15 +199746,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 316a60 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8170e0 │ │ │ │ + bl 817100 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 316960 │ │ │ │ cmp r0, #0 │ │ │ │ bne 316860 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -199770,18 +199770,18 @@ │ │ │ │ bne 316784 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 31678c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8170e0 │ │ │ │ + bl 817100 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 812f3c │ │ │ │ + bl 812f5c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316944 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3168c0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -199814,15 +199814,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #0 │ │ │ │ b 3167dc │ │ │ │ cmp r7, #0 │ │ │ │ bne 316a40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -199841,81 +199841,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 31693c │ │ │ │ ldr r3, [pc, #212] @ 316a88 │ │ │ │ ldr ip, [pc, #212] @ 316a8c │ │ │ │ ldr lr, [pc, #212] @ 316a90 │ │ │ │ ldr r1, [pc, #212] @ 316a94 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 31693c │ │ │ │ ldr r3, [pc, #176] @ 316a98 │ │ │ │ ldr ip, [pc, #176] @ 316a9c │ │ │ │ ldr r1, [pc, #176] @ 316aa0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 31693c │ │ │ │ ldr r3, [pc, #140] @ 316aa4 │ │ │ │ ldr ip, [pc, #140] @ 316aa8 │ │ │ │ ldr r1, [pc, #140] @ 316aac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 31693c │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 3168c0 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 3168c0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 255568 │ │ │ │ addseq r4, r9, r4, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r9, r0, asr #12 │ │ │ │ - addeq r4, r1, r0, lsr r1 │ │ │ │ - rsbeq r6, sp, r4, lsr #16 │ │ │ │ - rsbeq r6, sp, ip, asr #14 │ │ │ │ - addeq r4, r1, r0, asr #1 │ │ │ │ - strdeq r6, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r6, sp, r0, ror #13 │ │ │ │ - addeq r4, r1, ip, lsl #1 │ │ │ │ - strdeq r6, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + addeq r4, r1, r0, asr r1 │ │ │ │ + rsbeq r6, sp, r4, asr #16 │ │ │ │ + rsbeq r6, sp, ip, ror #14 │ │ │ │ + addeq r4, r1, r0, ror #1 │ │ │ │ + rsbeq r6, sp, r4, lsl r8 │ │ │ │ + rsbeq r6, sp, r0, lsl #14 │ │ │ │ + addeq r4, r1, ip, lsr #1 │ │ │ │ + rsbeq r6, sp, r8, lsl r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r6, sp, ip, lsr #13 │ │ │ │ - addeq r4, r1, ip, asr r0 │ │ │ │ - strdeq r6, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r6, sp, ip, ror r6 │ │ │ │ - addeq r4, r1, ip, lsr #32 │ │ │ │ - rsbeq r6, sp, r0, lsl #16 │ │ │ │ - rsbeq r6, sp, ip, asr #12 │ │ │ │ + rsbeq r6, sp, ip, asr #13 │ │ │ │ + addeq r4, r1, ip, ror r0 │ │ │ │ + rsbeq r6, sp, r8, lsl r8 │ │ │ │ + @ instruction: 0x006d669c │ │ │ │ + addeq r4, r1, ip, asr #32 │ │ │ │ + rsbeq r6, sp, r0, lsr #16 │ │ │ │ + rsbeq r6, sp, ip, ror #12 │ │ │ │ │ │ │ │ 00316ab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -199935,67 +199935,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 813504 │ │ │ │ + bl 813524 │ │ │ │ cmp r0, r5 │ │ │ │ blt 316bf0 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 316bb0 │ │ │ │ cmp r3, #2 │ │ │ │ beq 316b48 │ │ │ │ cmp r3, r5 │ │ │ │ bne 316c10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8152f4 │ │ │ │ + bl 815314 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 316bc0 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 316bdc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8152fc │ │ │ │ + bl 81531c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 814fac │ │ │ │ + bl 814fcc │ │ │ │ mov r0, r6 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 80b3b4 │ │ │ │ + bl 80b3d4 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 316b54 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 815028 │ │ │ │ + bl 815048 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 316b60 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 815028 │ │ │ │ + bl 815048 │ │ │ │ mov r8, r0 │ │ │ │ b 316b60 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -200061,27 +200061,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 316de4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 316d38 │ │ │ │ ldr r3, [pc, #212] @ 316de8 │ │ │ │ ldr r0, [pc, #212] @ 316dec │ │ │ │ ldr r1, [pc, #212] @ 316df0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 316df4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -200112,27 +200112,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 316e04 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 316d38 │ │ │ │ - addeq r3, r1, r0, ror #26 │ │ │ │ - strheq r6, [sp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r6, sp, r8, ror r3 │ │ │ │ + addeq r3, r1, r0, lsl #27 │ │ │ │ + ldrdeq r6, [sp], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x006d6398 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - addeq r3, r1, r0, lsr sp │ │ │ │ - rsbeq r6, sp, r4, asr #10 │ │ │ │ - rsbeq r6, sp, r4, asr #6 │ │ │ │ + addeq r3, r1, r0, asr sp │ │ │ │ + rsbeq r6, sp, r4, ror #10 │ │ │ │ + rsbeq r6, sp, r4, ror #6 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - umulleq r3, r1, r4, ip │ │ │ │ - rsbeq r6, sp, r8, asr #9 │ │ │ │ - rsbeq r6, sp, r8, lsr #5 │ │ │ │ + @ instruction: 0x00813cb4 │ │ │ │ + rsbeq r6, sp, r8, ror #9 │ │ │ │ + rsbeq r6, sp, r8, asr #5 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 00316e08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -200427,25 +200427,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 255178 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 814460 │ │ │ │ + bl 814480 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8acf50 │ │ │ │ + bl 8acf70 │ │ │ │ ldr fp, [pc, #440] @ 317498 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 317368 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 317368 │ │ │ │ @@ -200466,15 +200466,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 31735c │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r3, [pc, #328] @ 31749c │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 3173ac │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 317310 │ │ │ │ @@ -200527,46 +200527,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3174b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3173d8 │ │ │ │ ldr r0, [pc, #64] @ 3174b8 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3173d8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r0, asr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r9, r8, asr #22 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ @ instruction: 0x00993ab0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r0, ror #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, sp, r8, asr lr │ │ │ │ - rsbeq r5, sp, r0, lsl #29 │ │ │ │ + rsbeq r5, sp, r8, ror lr │ │ │ │ + rsbeq r5, sp, r0, lsr #29 │ │ │ │ │ │ │ │ 003174bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -200586,15 +200586,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 817190 │ │ │ │ + bl 8171b0 │ │ │ │ ldr r8, [pc, #800] @ 31784c │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3175c4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -200648,15 +200648,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 31754c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 814460 │ │ │ │ + bl 814480 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -200716,32 +200716,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 317874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 317578 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 814460 │ │ │ │ + bl 814480 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -200784,31 +200784,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 317878 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 317578 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r8, asr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009938fc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, r9, r4, lsr #17 │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, ip, ror #26 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r5, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r5, sp, ip, lsr fp │ │ │ │ + strdeq r5, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r5, sp, ip, asr fp │ │ │ │ │ │ │ │ 0031787c : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -200821,15 +200821,15 @@ │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 3178c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574f8 │ │ │ │ + b 757518 │ │ │ │ addeq r6, fp, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -200848,15 +200848,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8ad638 │ │ │ │ + bl 8ad658 │ │ │ │ cmp r0, #0 │ │ │ │ blt 317958 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -200865,17 +200865,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 2539e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 31797c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 99b7a0 │ │ │ │ + b 99b7c0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - rsbeq r5, sp, r0, lsr sl │ │ │ │ + rsbeq r5, sp, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 317ab8 │ │ │ │ ldr r3, [pc, #288] @ 317abc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200931,65 +200931,65 @@ │ │ │ │ beq 317aa0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 317ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3179e0 │ │ │ │ ldr r0, [pc, #52] @ 317adc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3179e0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, ip, lsl #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r9, r0, ror #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, r9, ip, lsr r4 │ │ │ │ muleq r0, r8, r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, sp, r0, lsr #18 │ │ │ │ rsbeq r5, sp, r0, asr #18 │ │ │ │ + rsbeq r5, sp, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 317b84 │ │ │ │ ldr r2, [pc, #140] @ 317b88 │ │ │ │ ldr r1, [pc, #140] @ 317b8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #112] @ 317b90 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [pc, #100] @ 317b94 │ │ │ │ ldr r1, [pc, #100] @ 317b98 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r2, [pc, #76] @ 317b9c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -200997,17 +200997,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r2, [r1], r0 │ │ │ │ - strheq r2, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - ldrsheq sl, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq r2, [r1], r0 │ │ │ │ + ldrdeq r2, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sl, r0, r0, lsl ip │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ addseq ip, r6, r0, asr #6 │ │ │ │ addeq r6, fp, r4, ror #17 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 317bc0 │ │ │ │ @@ -201213,27 +201213,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 31804c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 317d54 │ │ │ │ ldr ip, [pc, #300] @ 318050 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 317ce4 │ │ │ │ ldr ip, [pc, #268] @ 318044 │ │ │ │ @@ -201253,69 +201253,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 318054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 317ce4 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 318058 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 317ce4 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 31805c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 317d54 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r4, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r9, r0, ror #3 │ │ │ │ addseq r3, r9, ip, lsl #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r2, r1, r4, lsr #27 │ │ │ │ - addeq r2, r1, ip, lsl #27 │ │ │ │ - addeq r2, r1, r8, lsl #25 │ │ │ │ - rsbeq r5, sp, r4, ror #14 │ │ │ │ - addeq r2, r1, r4, ror #24 │ │ │ │ - rsbeq r5, sp, ip, lsr r7 │ │ │ │ + addeq r2, r1, r4, asr #27 │ │ │ │ + addeq r2, r1, ip, lsr #27 │ │ │ │ + addeq r2, r1, r8, lsr #25 │ │ │ │ + rsbeq r5, sp, r4, lsl #15 │ │ │ │ + addeq r2, r1, r4, lsl #25 │ │ │ │ + rsbeq r5, sp, ip, asr r7 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ andeq r4, r0, r0, lsl r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, sp, r0, lsl r6 │ │ │ │ + rsbeq r5, sp, r0, lsr r6 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - rsbeq r5, sp, r8, lsr #9 │ │ │ │ - strdeq r5, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r5, sp, r4, ror r5 │ │ │ │ + rsbeq r5, sp, r8, asr #9 │ │ │ │ + rsbeq r5, sp, r0, lsl r5 │ │ │ │ + @ instruction: 0x006d5594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 3184c4 │ │ │ │ ldr ip, [pc, #1100] @ 3184c8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -201341,15 +201341,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 3181b0 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -201369,21 +201369,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 3184e0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 70f434 │ │ │ │ + bl 70f454 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3181d8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #876] @ 3184e4 │ │ │ │ ldr r3, [pc, #844] @ 3184c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201400,47 +201400,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 3184ec │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 3184f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 318164 │ │ │ │ mov r0, fp │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ ldr r2, [pc, #780] @ 3184f4 │ │ │ │ ldr r1, [pc, #780] @ 3184f8 │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, fp │ │ │ │ bl 33feb0 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 318464 │ │ │ │ - bl 815184 │ │ │ │ + bl 8151a4 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 813504 │ │ │ │ + bl 813524 │ │ │ │ cmp r0, #0 │ │ │ │ blt 318164 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31828c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -201462,28 +201462,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 3182dc │ │ │ │ mov r0, sl │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 31846c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -201543,89 +201543,89 @@ │ │ │ │ bl 255b08 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 318170 │ │ │ │ ldr ip, [pc, #248] @ 318514 │ │ │ │ ldr r1, [pc, #248] @ 318518 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 31851c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 318164 │ │ │ │ ldr ip, [pc, #220] @ 318520 │ │ │ │ ldr r1, [pc, #220] @ 318524 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 318528 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 318164 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 31828c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r6, r0 │ │ │ │ b 318304 │ │ │ │ ldr ip, [pc, #160] @ 31852c │ │ │ │ ldr r2, [pc, #160] @ 318530 │ │ │ │ ldr r1, [pc, #160] @ 318534 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 56f2cc │ │ │ │ b 318164 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r9, ip, lsr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r9, r8, lsl #27 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - addeq r2, r1, ip, lsl sl │ │ │ │ - rsbeq r5, sp, r0, lsl #10 │ │ │ │ - rsbeq r5, sp, r8, lsl r5 │ │ │ │ + addeq r2, r1, ip, lsr sl │ │ │ │ + rsbeq r5, sp, r0, lsr #10 │ │ │ │ + rsbeq r5, sp, r8, lsr r5 │ │ │ │ strdeq r6, [fp], r4 │ │ │ │ addseq r2, r9, ip, lsr #25 │ │ │ │ + rsbeq r5, sp, r8, ror r4 │ │ │ │ rsbeq r5, sp, r8, asr r4 │ │ │ │ - rsbeq r5, sp, r8, lsr r4 │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - rsbeq r5, sp, r8, lsr #9 │ │ │ │ - strheq r5, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r5, sp, r8, asr #9 │ │ │ │ + ldrdeq r5, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - rsbeq r5, sp, r8, lsr #4 │ │ │ │ - ldrdeq r5, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r5, sp, r8, asr #4 │ │ │ │ + strdeq r5, [sp], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - rsbeq r5, sp, r0, lsr r2 │ │ │ │ - rsbeq r5, sp, ip, lsr #3 │ │ │ │ + rsbeq r5, sp, r0, asr r2 │ │ │ │ + rsbeq r5, sp, ip, asr #3 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - addeq r2, r1, r0, asr #12 │ │ │ │ - rsbeq r2, ip, r0, lsr #32 │ │ │ │ - rsbseq sl, r0, r4, ror #4 │ │ │ │ + addeq r2, r1, r0, ror #12 │ │ │ │ + rsbeq r2, ip, r0, asr #32 │ │ │ │ + rsbseq sl, r0, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 3187d0 │ │ │ │ mov r8, r3 │ │ │ │ @@ -201743,26 +201743,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3187f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3185ec │ │ │ │ ldr r3, [pc, #148] @ 3187fc │ │ │ │ ldr r1, [pc, #148] @ 318800 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -201781,34 +201781,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 318810 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3185ec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r9, ip, asr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r9, r4, lsr #17 │ │ │ │ - addeq r2, r1, r0, lsr #10 │ │ │ │ - addeq r2, r1, r8, lsl #10 │ │ │ │ + addeq r2, r1, r0, asr #10 │ │ │ │ + addeq r2, r1, r8, lsr #10 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r9, r0, lsr r8 │ │ │ │ andeq r5, r0, r0, lsr #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, sp, r8, ror #30 │ │ │ │ - addeq r2, r1, r8, ror #6 │ │ │ │ - rsbeq r4, sp, r4, asr #28 │ │ │ │ - addeq r2, r1, r4, asr #6 │ │ │ │ - rsbeq r4, sp, ip, lsl lr │ │ │ │ + rsbeq r4, sp, r8, lsl #31 │ │ │ │ + addeq r2, r1, r8, lsl #7 │ │ │ │ + rsbeq r4, sp, r4, ror #28 │ │ │ │ + addeq r2, r1, r4, ror #6 │ │ │ │ + rsbeq r4, sp, ip, lsr lr │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - rsbeq r4, sp, r4, asr pc │ │ │ │ + rsbeq r4, sp, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 318990 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -201822,29 +201822,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [pc, #304] @ 3189a4 │ │ │ │ ldr r3, [pc, #304] @ 3189a8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3188f8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70c958 │ │ │ │ + bl 70c978 │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 3189ac │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 318998 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201881,42 +201881,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3189bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31888c │ │ │ │ ldr r0, [pc, #64] @ 3189c0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31888c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r2, r1, r4, lsr #5 │ │ │ │ + addeq r2, r1, r4, asr #5 │ │ │ │ addseq r2, r9, r4, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sp, r8, ror sp │ │ │ │ - @ instruction: 0x006d4d90 │ │ │ │ + @ instruction: 0x006d4d98 │ │ │ │ + strheq r4, [sp], #-208 @ 0xffffff30 @ │ │ │ │ @ instruction: 0x009925b0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r9, r8, ror #10 │ │ │ │ andeq r1, r0, r8, asr ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, sp, r0, ror #27 │ │ │ │ - strdeq r4, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r4, sp, r0, lsl #28 │ │ │ │ + rsbeq r4, sp, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 3198d4 │ │ │ │ ldr r1, [pc, #3828] @ 3198d8 │ │ │ │ @@ -201990,23 +201990,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 3198f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d80 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 318d20 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3191a0 │ │ │ │ @@ -202176,15 +202176,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -202192,15 +202192,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 319900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 318cd8 │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -202376,23 +202376,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 319908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 319044 │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 318e60 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -202494,28 +202494,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 319910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d80 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -202569,23 +202569,23 @@ │ │ │ │ beq 31988c │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 319914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d80 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 3198e4 │ │ │ │ mov r9, r6 │ │ │ │ @@ -202612,25 +202612,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 31991c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 318e78 │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 318edc │ │ │ │ b 318c64 │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -202661,23 +202661,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 319924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d80 │ │ │ │ mov r0, r2 │ │ │ │ b 318ed4 │ │ │ │ ldr r3, [pc, #864] @ 319920 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -202697,23 +202697,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 319928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 319044 │ │ │ │ ldr r2, [pc, #704] @ 31990c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -202735,25 +202735,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 31992c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 318f44 │ │ │ │ ldr r3, [pc, #512] @ 3198e4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -202776,22 +202776,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 319934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 318d44 │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 318ed4 │ │ │ │ ldr r0, [pc, #424] @ 319938 │ │ │ │ @@ -202799,123 +202799,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 318cd8 │ │ │ │ ldr r0, [pc, #384] @ 31993c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 319044 │ │ │ │ ldr r0, [pc, #356] @ 319940 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 319044 │ │ │ │ ldr r0, [pc, #328] @ 319944 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 318f44 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 318d90 │ │ │ │ ldr r0, [pc, #288] @ 319948 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d80 │ │ │ │ ldr r0, [pc, #264] @ 31994c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 318d44 │ │ │ │ ldr r0, [pc, #240] @ 319950 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 318e78 │ │ │ │ ldr r0, [pc, #220] @ 319954 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d80 │ │ │ │ ldr r0, [pc, #196] @ 319958 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d80 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 31995c │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 318d80 │ │ │ │ addseq r2, r9, r0, asr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r9, r8, lsl r4 │ │ │ │ tsteq r1, r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, sp, ip, ror #25 │ │ │ │ + rsbeq r4, sp, ip, lsl #26 │ │ │ │ addseq r2, r9, r4, asr #2 │ │ │ │ andeq r3, r0, ip, ror lr │ │ │ │ - strheq r4, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r4, [sp], #-192 @ 0xffffff40 @ │ │ │ │ andeq r2, r0, ip, ror #30 │ │ │ │ - rsbeq r4, sp, r0, asr #15 │ │ │ │ + rsbeq r4, sp, r0, ror #15 │ │ │ │ andeq r4, r0, ip, lsl r2 │ │ │ │ - rsbeq r4, sp, r0, asr #12 │ │ │ │ - strheq r4, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r4, sp, r0, ror #12 │ │ │ │ + ldrdeq r4, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq r4, sp, r4, lsl #10 │ │ │ │ + rsbeq r4, sp, r4, lsr #10 │ │ │ │ andeq r3, r0, r0, lsr r5 │ │ │ │ - rsbeq r4, sp, r8, asr #5 │ │ │ │ - rsbeq r4, sp, r8, lsr r2 │ │ │ │ - rsbeq r4, sp, r8, lsl #5 │ │ │ │ + rsbeq r4, sp, r8, ror #5 │ │ │ │ + rsbeq r4, sp, r8, asr r2 │ │ │ │ + rsbeq r4, sp, r8, lsr #5 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq r4, sp, r4, lsr #32 │ │ │ │ - @ instruction: 0x006d4398 │ │ │ │ - strdeq r4, [sp], #-0 @ │ │ │ │ - rsbeq r4, sp, r8, asr #2 │ │ │ │ - rsbeq r4, sp, r4, lsr #3 │ │ │ │ - rsbeq r4, sp, ip, lsl r0 │ │ │ │ - rsbeq r3, sp, ip, lsl #31 │ │ │ │ - rsbeq r4, sp, r4, lsl #4 │ │ │ │ - rsbeq r4, sp, r4, lsr r0 │ │ │ │ - @ instruction: 0x006d4090 │ │ │ │ - strdeq r4, [sp], #-0 @ │ │ │ │ + rsbeq r4, sp, r4, asr #32 │ │ │ │ + strheq r4, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r4, sp, r0, lsl r1 │ │ │ │ + rsbeq r4, sp, r8, ror #2 │ │ │ │ + rsbeq r4, sp, r4, asr #3 │ │ │ │ + rsbeq r4, sp, ip, lsr r0 │ │ │ │ + rsbeq r3, sp, ip, lsr #31 │ │ │ │ + rsbeq r4, sp, r4, lsr #4 │ │ │ │ + rsbeq r4, sp, r4, asr r0 │ │ │ │ + strheq r4, [sp], #-0 @ │ │ │ │ + rsbeq r4, sp, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 31a914 │ │ │ │ mov r6, r3 │ │ │ │ @@ -202967,15 +202967,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 319f94 │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70c958 │ │ │ │ + bl 70c978 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319a28 │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 31a3d0 │ │ │ │ bhi 319c58 │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 31a2c4 │ │ │ │ @@ -203009,15 +203009,15 @@ │ │ │ │ bne 319eec │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 319fcc │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70c958 │ │ │ │ + bl 70c978 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 3199c4 │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -203080,30 +203080,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 31a930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319a20 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 319ecc │ │ │ │ bhi 31a048 │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 31a364 │ │ │ │ @@ -203185,25 +203185,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #2932] @ 31a934 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 31a938 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319c80 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 31a20c │ │ │ │ @@ -203243,25 +203243,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #2708] @ 31a93c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 31a940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 319b04 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 31a80c │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -203285,22 +203285,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 31a948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319adc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31a534 │ │ │ │ ldr r3, [pc, #2648] @ 31a9dc │ │ │ │ @@ -203341,22 +203341,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 31a950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 319aec │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 31a3e8 │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 319a88 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203380,25 +203380,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #2184] @ 31a954 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 31a958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ae4 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 319a88 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203442,25 +203442,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #1944] @ 31a95c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 31a960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ae4 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -203507,15 +203507,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 31a968 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 319aa0 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 319c80 │ │ │ │ ldr r2, [pc, #1776] @ 31a9c8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -203535,15 +203535,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #1588] @ 31a96c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 31a970 │ │ │ │ add r0, pc, r0 │ │ │ │ b 319dcc │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -203608,25 +203608,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #1304] @ 31a974 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 31a978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ae4 │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -203643,15 +203643,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319a20 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -203663,15 +203663,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3178cc │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 31a120 │ │ │ │ ldr r0, [pc, #1112] @ 31a980 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 319aec │ │ │ │ ldr r3, [pc, #1032] @ 31a944 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 31a9dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -203689,22 +203689,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 31a984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 319f88 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 255178 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -203731,22 +203731,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 31a98c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 319cf4 │ │ │ │ ldr r3, [pc, #860] @ 31a9c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a10c │ │ │ │ @@ -203764,25 +203764,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #708] @ 31a990 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 31a994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31a10c │ │ │ │ ldr r3, [pc, #720] @ 31a9c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 319e1c │ │ │ │ ldr r3, [pc, #720] @ 31a9dc │ │ │ │ @@ -203799,25 +203799,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #576] @ 31a998 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 31a99c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 319e1c │ │ │ │ ldr r2, [pc, #580] @ 31a9c8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a358 │ │ │ │ ldr r2, [pc, #580] @ 31a9dc │ │ │ │ @@ -203833,25 +203833,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #448] @ 31a9a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 31a9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31a358 │ │ │ │ ldr r2, [pc, #436] @ 31a9c8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -203870,25 +203870,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #308] @ 31a9a8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 31a9ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319ed8 │ │ │ │ ldr r2, [pc, #292] @ 31a9c8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 319c80 │ │ │ │ @@ -203906,112 +203906,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #172] @ 31a9b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 31a9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 319dcc │ │ │ │ addseq r1, r9, r4, lsr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r9, ip, lsl #9 │ │ │ │ addseq r1, r9, r8, asr r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r1, r1, r0, lsr #1 │ │ │ │ + addeq r1, r1, r0, asr #1 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r3, sp, r0, asr #30 │ │ │ │ - rsbeq r3, sp, r8, ror #30 │ │ │ │ - rsbeq r3, sp, r8, asr lr │ │ │ │ - rsbeq r3, sp, r0, lsr pc │ │ │ │ - rsbeq r3, sp, r0, ror #26 │ │ │ │ + rsbeq r3, sp, r0, ror #30 │ │ │ │ + rsbeq r3, sp, r8, lsl #31 │ │ │ │ + rsbeq r3, sp, r8, ror lr │ │ │ │ + rsbeq r3, sp, r0, asr pc │ │ │ │ + rsbeq r3, sp, r0, lsl #27 │ │ │ │ andeq r4, r0, r4, asr #30 │ │ │ │ - strheq r3, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r3, [sp], #-248 @ 0xffffff08 @ │ │ │ │ andeq r2, r0, r8, ror #31 │ │ │ │ - strheq r3, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r3, sp, r8, asr #25 │ │ │ │ - rsbeq r3, sp, ip, lsr fp │ │ │ │ - strdeq r3, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r3, sp, r4, asr #20 │ │ │ │ - addeq r0, r1, r8, lsr #16 │ │ │ │ - rsbeq r3, sp, r0, ror #25 │ │ │ │ - rsbeq r3, sp, r0, lsl r9 │ │ │ │ - rsbeq r3, sp, r0, ror #17 │ │ │ │ - rsbeq r3, sp, r4, lsr #18 │ │ │ │ - rsbeq r3, sp, ip, lsr #15 │ │ │ │ - rsbeq r3, sp, r0, lsl r7 │ │ │ │ - rsbeq r3, sp, r4, lsl #22 │ │ │ │ - rsbeq r3, sp, r8, ror #18 │ │ │ │ + ldrdeq r3, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r3, sp, r8, ror #25 │ │ │ │ + rsbeq r3, sp, ip, asr fp │ │ │ │ + rsbeq r3, sp, r8, lsl ip │ │ │ │ + rsbeq r3, sp, r4, ror #20 │ │ │ │ + addeq r0, r1, r8, asr #16 │ │ │ │ + rsbeq r3, sp, r0, lsl #26 │ │ │ │ + rsbeq r3, sp, r0, lsr r9 │ │ │ │ + rsbeq r3, sp, r0, lsl #18 │ │ │ │ + rsbeq r3, sp, r4, asr #18 │ │ │ │ + rsbeq r3, sp, ip, asr #15 │ │ │ │ + rsbeq r3, sp, r0, lsr r7 │ │ │ │ + rsbeq r3, sp, r4, lsr #22 │ │ │ │ + rsbeq r3, sp, r8, lsl #19 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - rsbeq r3, sp, r0, asr r8 │ │ │ │ - ldrdeq r3, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r3, sp, ip, lsr r5 │ │ │ │ - rsbeq r3, sp, ip, lsl r7 │ │ │ │ - strheq r3, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r3, sp, r0, lsr r5 │ │ │ │ - rsbeq r3, sp, r8, lsr #8 │ │ │ │ - strdeq r3, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x006d3394 │ │ │ │ - rsbeq r3, sp, r4, ror #8 │ │ │ │ - rsbeq r3, sp, r4, lsl r3 │ │ │ │ + rsbeq r3, sp, r0, ror r8 │ │ │ │ + strdeq r3, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r3, sp, ip, asr r5 │ │ │ │ + rsbeq r3, sp, ip, lsr r7 │ │ │ │ + ldrdeq r3, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r3, sp, r0, asr r5 │ │ │ │ + rsbeq r3, sp, r8, asr #8 │ │ │ │ + rsbeq r3, sp, ip, lsl r5 │ │ │ │ + strheq r3, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r3, sp, r4, lsl #9 │ │ │ │ + rsbeq r3, sp, r4, lsr r3 │ │ │ │ andeq r4, r0, ip, lsr #17 │ │ │ │ - rsbeq r3, sp, ip, ror #2 │ │ │ │ - strheq r3, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r3, sp, ip, lsl #1 │ │ │ │ + rsbeq r3, sp, ip, lsl #3 │ │ │ │ + ldrdeq r3, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r3, sp, ip, lsr #1 │ │ │ │ andeq r1, r0, r0, ror #22 │ │ │ │ - rsbeq r3, sp, r4, asr #2 │ │ │ │ - rsbeq r3, sp, r0 │ │ │ │ - rsbeq r3, sp, r0, lsr #6 │ │ │ │ + rsbeq r3, sp, r4, ror #2 │ │ │ │ + rsbeq r3, sp, r0, lsr #32 │ │ │ │ + rsbeq r3, sp, r0, asr #6 │ │ │ │ andeq r1, r0, r4, asr ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r3, sp, ip, lsl r1 │ │ │ │ - rsbeq r3, sp, ip, ror #4 │ │ │ │ - rsbeq r3, sp, r0, lsr #1 │ │ │ │ - rsbeq r2, sp, r4, asr pc │ │ │ │ - rsbeq r3, sp, r8, asr #3 │ │ │ │ - rsbeq r3, sp, r4, lsr #1 │ │ │ │ - rsbeq r2, sp, r4, lsr #30 │ │ │ │ - rsbeq r3, sp, r4, lsr #2 │ │ │ │ + rsbeq r3, sp, ip, lsr r1 │ │ │ │ + rsbeq r3, sp, ip, lsl #5 │ │ │ │ + rsbeq r3, sp, r0, asr #1 │ │ │ │ + rsbeq r2, sp, r4, ror pc │ │ │ │ + rsbeq r3, sp, r8, ror #3 │ │ │ │ + rsbeq r3, sp, r4, asr #1 │ │ │ │ + rsbeq r2, sp, r4, asr #30 │ │ │ │ + rsbeq r3, sp, r4, asr #2 │ │ │ │ + rsbeq r2, sp, r8, lsr #30 │ │ │ │ + rsbeq r2, sp, r0, asr #31 │ │ │ │ rsbeq r2, sp, r8, lsl #30 │ │ │ │ - rsbeq r2, sp, r0, lsr #31 │ │ │ │ - rsbeq r2, sp, r8, ror #29 │ │ │ │ - rsbeq r3, sp, r8, lsr #32 │ │ │ │ - rsbeq r2, sp, r4, asr #29 │ │ │ │ - rsbeq r2, sp, r8, asr #31 │ │ │ │ + rsbeq r3, sp, r8, asr #32 │ │ │ │ + rsbeq r2, sp, r4, ror #29 │ │ │ │ + rsbeq r2, sp, r8, ror #31 │ │ │ │ + rsbeq r2, sp, r0, asr #29 │ │ │ │ + rsbeq r2, sp, ip, lsr #31 │ │ │ │ rsbeq r2, sp, r0, lsr #29 │ │ │ │ - rsbeq r2, sp, ip, lsl #31 │ │ │ │ - rsbeq r2, sp, r0, lsl #29 │ │ │ │ - rsbeq r3, sp, r0, asr #32 │ │ │ │ - rsbeq r2, sp, ip, lsr pc │ │ │ │ - rsbeq r2, sp, r8, asr #28 │ │ │ │ - strdeq r2, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r3, sp, r0, rrx │ │ │ │ + rsbeq r2, sp, ip, asr pc │ │ │ │ + rsbeq r2, sp, r8, ror #28 │ │ │ │ + rsbeq r2, sp, r8, lsl pc │ │ │ │ + rsbeq r2, sp, ip, asr #28 │ │ │ │ + rsbeq r2, sp, r8, lsl lr │ │ │ │ rsbeq r2, sp, ip, lsr #28 │ │ │ │ - strdeq r2, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r2, sp, ip, lsl #28 │ │ │ │ - rsbeq r2, sp, r4, lsr #30 │ │ │ │ - rsbeq r2, sp, r8, ror #27 │ │ │ │ - rsbeq r2, sp, r8, lsr lr │ │ │ │ - rsbeq r2, sp, r4, asr #29 │ │ │ │ + rsbeq r2, sp, r4, asr #30 │ │ │ │ + rsbeq r2, sp, r8, lsl #28 │ │ │ │ + rsbeq r2, sp, r8, asr lr │ │ │ │ + rsbeq r2, sp, r4, ror #29 │ │ │ │ + rsbeq r2, sp, ip, asr #27 │ │ │ │ + rsbeq r2, sp, r8, lsl #29 │ │ │ │ rsbeq r2, sp, ip, lsr #27 │ │ │ │ - rsbeq r2, sp, r8, ror #28 │ │ │ │ - rsbeq r2, sp, ip, lsl #27 │ │ │ │ - addeq pc, r0, r4, ror #23 │ │ │ │ - @ instruction: 0x006d2f9c │ │ │ │ - rsbeq r2, sp, r0, lsl #14 │ │ │ │ + addeq pc, r0, r4, lsl #24 │ │ │ │ + strheq r2, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r2, sp, r0, lsr #14 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, sp, r8, lsr r0 │ │ │ │ - strheq r2, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r3, sp, r0 │ │ │ │ - ldrdeq r2, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r3, sp, r8, asr r0 │ │ │ │ + ldrdeq r2, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r3, sp, r0, lsr #32 │ │ │ │ + strdeq r2, [sp], #-196 @ 0xffffff3c @ │ │ │ │ ldr r2, [pc, #-208] @ 31a9b8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a3a8 │ │ │ │ ldr r2, [pc, #-192] @ 31a9dc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -204028,26 +204028,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 31a9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31a3a8 │ │ │ │ ldr r3, [pc, #-340] @ 31a9c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a3dc │ │ │ │ ldr r3, [pc, #-340] @ 31a9dc │ │ │ │ @@ -204064,25 +204064,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #-444] @ 31a9c0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 31a9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31a3dc │ │ │ │ ldr r3, [pc, #-480] @ 31a9c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a370 │ │ │ │ ldr r3, [pc, #-480] @ 31a9dc │ │ │ │ @@ -204099,30 +204099,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #-572] @ 31a9cc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 31a9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31a370 │ │ │ │ ldr r0, [pc, #-608] @ 31a9d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319adc │ │ │ │ ldr r1, [pc, #-632] @ 31a9d8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -204143,154 +204143,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 31a9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 31a224 │ │ │ │ ldr r0, [pc, #-772] @ 31a9e4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 319f88 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 31a9e8 │ │ │ │ ldr r0, [pc, #-792] @ 31a9ec │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31a10c │ │ │ │ ldr r0, [pc, #-812] @ 31a9f0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 319cf4 │ │ │ │ ldr r2, [pc, #-832] @ 31a9f4 │ │ │ │ ldr r0, [pc, #-832] @ 31a9f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 319b04 │ │ │ │ ldr r2, [pc, #-852] @ 31a9fc │ │ │ │ ldr r0, [pc, #-852] @ 31aa00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 319e1c │ │ │ │ ldr r2, [pc, #-872] @ 31aa04 │ │ │ │ ldr r0, [pc, #-872] @ 31aa08 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31a358 │ │ │ │ ldr r2, [pc, #-900] @ 31aa0c │ │ │ │ ldr r0, [pc, #-900] @ 31aa10 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ae4 │ │ │ │ ldr r2, [pc, #-928] @ 31aa14 │ │ │ │ ldr r0, [pc, #-928] @ 31aa18 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ae4 │ │ │ │ ldr r2, [pc, #-956] @ 31aa1c │ │ │ │ ldr r0, [pc, #-956] @ 31aa20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319c80 │ │ │ │ ldr r0, [pc, #-980] @ 31aa24 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 31a224 │ │ │ │ ldr r2, [pc, #-1000] @ 31aa28 │ │ │ │ ldr r0, [pc, #-1000] @ 31aa2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31a370 │ │ │ │ ldr r2, [pc, #-1020] @ 31aa30 │ │ │ │ ldr r0, [pc, #-1020] @ 31aa34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319c80 │ │ │ │ ldr r2, [pc, #-1044] @ 31aa38 │ │ │ │ ldr r0, [pc, #-1044] @ 31aa3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319c80 │ │ │ │ ldr r2, [pc, #-1068] @ 31aa40 │ │ │ │ ldr r0, [pc, #-1068] @ 31aa44 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ae4 │ │ │ │ ldr r0, [pc, #-1096] @ 31aa48 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31a3a8 │ │ │ │ ldr r2, [pc, #-1120] @ 31aa4c │ │ │ │ ldr r0, [pc, #-1120] @ 31aa50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319ed8 │ │ │ │ ldr r2, [pc, #-1144] @ 31aa54 │ │ │ │ ldr r0, [pc, #-1144] @ 31aa58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31a3dc │ │ │ │ ldr r3, [pc, #-1164] @ 31aa5c │ │ │ │ ldr lr, [pc, #-1164] @ 31aa60 │ │ │ │ ldr r1, [pc, #-1164] @ 31aa64 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 31aa68 │ │ │ │ @@ -204308,34 +204308,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #-1244] @ 31aa70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 31aa74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ae4 │ │ │ │ ldr r2, [pc, #-1288] @ 31aa78 │ │ │ │ ldr r0, [pc, #-1288] @ 31aa7c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319ae4 │ │ │ │ │ │ │ │ 0031af9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -204355,146 +204355,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 31b1b4 │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 31b01c │ │ │ │ ldr r1, [pc, #416] @ 31b1b8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 33e9bc │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 31b18c │ │ │ │ ldr r1, [pc, #384] @ 31b1bc │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f004 │ │ │ │ + bl 74f024 │ │ │ │ ldr r1, [pc, #368] @ 31b1c0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f0b0 │ │ │ │ + bl 74f0d0 │ │ │ │ ldr r1, [pc, #348] @ 31b1c4 │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ef54 │ │ │ │ + bl 74ef74 │ │ │ │ ldr r1, [pc, #332] @ 31b1c8 │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ef2c │ │ │ │ + bl 74ef4c │ │ │ │ ldr r1, [pc, #312] @ 31b1cc │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74efac │ │ │ │ + bl 74efcc │ │ │ │ ldr r1, [pc, #296] @ 31b1d0 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74efac │ │ │ │ + bl 74efcc │ │ │ │ ldr r1, [pc, #280] @ 31b1d4 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74efac │ │ │ │ + bl 74efcc │ │ │ │ ldr r1, [pc, #264] @ 31b1d8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 31b1dc │ │ │ │ - bl 74efac │ │ │ │ + bl 74efcc │ │ │ │ ldr r8, [pc, #248] @ 31b1e0 │ │ │ │ ldr r1, [pc, #248] @ 31b1e4 │ │ │ │ ldr r7, [pc, #248] @ 31b1e8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f100 │ │ │ │ + bl 74f120 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #192] @ 31b1ec │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 340368 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 33fbe8 │ │ │ │ ldr r2, [pc, #132] @ 31b1f0 │ │ │ │ ldr r1, [pc, #132] @ 31b1f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 757b7c │ │ │ │ + b 757b9c │ │ │ │ ldr r3, [pc, #100] @ 31b1f8 │ │ │ │ ldr r1, [pc, #100] @ 31b1fc │ │ │ │ ldr r0, [pc, #100] @ 31b200 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 31b204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbeq r2, sp, r4, lsr #12 │ │ │ │ + rsbeq r2, sp, r4, asr #12 │ │ │ │ addseq pc, r8, r0, lsr #28 │ │ │ │ - @ instruction: 0x00779c98 │ │ │ │ - rsbeq r3, sp, r0, asr #32 │ │ │ │ - rsbeq r3, sp, r0, lsr r0 │ │ │ │ - rsbeq r8, sp, ip, lsl #24 │ │ │ │ - rsbeq r3, sp, r4, lsl r0 │ │ │ │ - @ instruction: 0x006ff690 │ │ │ │ - rsbeq pc, pc, r4, lsl #13 │ │ │ │ - rsbeq r2, sp, r4, ror #31 │ │ │ │ - ldrdeq r2, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - addeq pc, r0, r4, ror #19 │ │ │ │ - @ instruction: 0x006d2598 │ │ │ │ - rsbseq r2, r6, r0, lsr #23 │ │ │ │ - rsbeq r2, sp, ip, lsr #11 │ │ │ │ + ldrheq r9, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r3, sp, r0, rrx │ │ │ │ + rsbeq r3, sp, r0, asr r0 │ │ │ │ + rsbeq r8, sp, ip, lsr #24 │ │ │ │ + rsbeq r3, sp, r4, lsr r0 │ │ │ │ + strheq pc, [pc], #-96 @ │ │ │ │ + rsbeq pc, pc, r4, lsr #13 │ │ │ │ + rsbeq r3, sp, r4 │ │ │ │ + strdeq r2, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + addeq pc, r0, r4, lsl #20 │ │ │ │ + strheq r2, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r2, r6, r0, asr #23 │ │ │ │ + rsbeq r2, sp, ip, asr #11 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r2, sp, r0, ror #8 │ │ │ │ + rsbeq r2, sp, r0, lsl #9 │ │ │ │ + @ instruction: 0x006d2498 │ │ │ │ + addeq pc, r0, r8, asr r9 @ │ │ │ │ rsbeq r2, sp, r8, ror r4 │ │ │ │ - addeq pc, r0, r8, lsr r9 @ │ │ │ │ - rsbeq r2, sp, r8, asr r4 │ │ │ │ - strheq r2, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq r2, [sp], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 0031b208 : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0031b210 : │ │ │ │ @@ -204522,44 +204522,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 31b2f0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b510 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 99f684 │ │ │ │ + bl 99f6a4 │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31b334 │ │ │ │ ldr r3, [pc, #188] @ 31b354 │ │ │ │ ldr r2, [pc, #188] @ 31b358 │ │ │ │ ldr r1, [pc, #188] @ 31b35c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8131d0 │ │ │ │ + bl 8131f0 │ │ │ │ ldr r3, [pc, #144] @ 31b360 │ │ │ │ ldr r1, [pc, #144] @ 31b364 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33e930 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b524 │ │ │ │ + bl 99b544 │ │ │ │ ldr r2, [pc, #112] @ 31b368 │ │ │ │ ldr r3, [pc, #80] @ 31b34c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204571,27 +204571,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 31b36c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ @ instruction: 0x0098fbf0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r8, ip, asr #23 │ │ │ │ - addeq pc, r0, r4, lsr r8 @ │ │ │ │ - rsbeq pc, fp, r4, lsl r2 @ │ │ │ │ - rsbseq r7, r0, r8, asr r4 │ │ │ │ + addeq pc, r0, r4, asr r8 @ │ │ │ │ + rsbeq pc, fp, r4, lsr r2 @ │ │ │ │ + rsbseq r7, r0, r8, ror r4 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - ldrsbeq r9, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsheq r9, [r7], #-152 @ 0xffffff68 @ │ │ │ │ addseq pc, r8, ip, lsr #22 │ │ │ │ - rsbeq r2, sp, r4, ror sp │ │ │ │ + @ instruction: 0x006d2d94 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #148] @ 0x94 │ │ │ │ bx lr │ │ │ │ @@ -204625,15 +204625,15 @@ │ │ │ │ ldr r0, [pc, #192] @ 31b4c0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ ldr r4, [pc, #164] @ 31b4c4 │ │ │ │ ldr r9, [pc, #164] @ 31b4c8 │ │ │ │ ldr r8, [pc, #164] @ 31b4cc │ │ │ │ add r4, pc, r4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r4, #4352 @ 0x1100 │ │ │ │ @@ -204645,15 +204645,15 @@ │ │ │ │ bl 255178 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #32 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ cmp r4, r7 │ │ │ │ bne 31b43c │ │ │ │ ldr r2, [pc, #88] @ 31b4d0 │ │ │ │ ldr r3, [pc, #64] @ 31b4bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -204670,75 +204670,75 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r0, lsr sl @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r3, fp, r4, lsl #2 │ │ │ │ addseq r9, r6, ip, lsr r7 │ │ │ │ - rsbeq r2, sp, ip, lsl sp │ │ │ │ + rsbeq r2, sp, ip, lsr sp │ │ │ │ muleq r0, r4, r5 │ │ │ │ addseq pc, r8, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b508 │ │ │ │ mov r6, r1 │ │ │ │ - bl 815248 │ │ │ │ + bl 815268 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31b524 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #20 │ │ │ │ bl 255b08 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9be3b4 │ │ │ │ + bl 9be3d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r6, r2, r1 │ │ │ │ - bl 9be44c │ │ │ │ + bl 9be46c │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #68] @ 31b5a0 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mul r2, r6, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 81454c │ │ │ │ + bl 81456c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9beae8 │ │ │ │ + bl 9beb08 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 253648 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -204788,15 +204788,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31b94c │ │ │ │ ldr r0, [pc, #760] @ 31b990 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq 31b6b8 │ │ │ │ movls r8, #1 │ │ │ │ movls r7, #4096 @ 0x1000 │ │ │ │ bls 31b6c0 │ │ │ │ mov r8, #2 │ │ │ │ mov r7, #32768 @ 0x8000 │ │ │ │ @@ -204821,40 +204821,40 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 255178 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b78c │ │ │ │ - bl 815248 │ │ │ │ + bl 815268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b78c │ │ │ │ lsl r8, r7, #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r8, #0 │ │ │ │ bne 31b950 │ │ │ │ mov r0, #20 │ │ │ │ bl 255b08 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9be3b4 │ │ │ │ + bl 9be3d4 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r1, r5 │ │ │ │ - bl 9be44c │ │ │ │ + bl 9be46c │ │ │ │ ldr r3, [pc, #548] @ 31b994 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 81454c │ │ │ │ + bl 81456c │ │ │ │ ldr r2, [pc, #516] @ 31b998 │ │ │ │ ldr r3, [pc, #480] @ 31b978 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204892,29 +204892,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 31b9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31b6d4 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cmp r1, #0 │ │ │ │ beq 31b8ac │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ ldr r3, [pc, #256] @ 31b984 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ rsb r2, r0, #0 │ │ │ │ mov r7, r0 │ │ │ │ and r5, r5, r2 │ │ │ │ @@ -204939,15 +204939,15 @@ │ │ │ │ bne 31b94c │ │ │ │ ldr r0, [pc, #192] @ 31b9ac │ │ │ │ add r0, pc, r0 │ │ │ │ b 31b698 │ │ │ │ ldr r0, [pc, #184] @ 31b9b0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31b64c │ │ │ │ ldr r3, [pc, #144] @ 31b99c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31b6d4 │ │ │ │ ldr r3, [pc, #104] @ 31b988 │ │ │ │ @@ -204957,46 +204957,46 @@ │ │ │ │ beq 31b6d4 │ │ │ │ b 31b810 │ │ │ │ ldr r0, [pc, #124] @ 31b9b4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31b6d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 31b9b8 │ │ │ │ ldr r1, [pc, #96] @ 31b9bc │ │ │ │ ldr r0, [pc, #96] @ 31b9c0 │ │ │ │ ldr r2, [pc, #96] @ 31b9c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bl 255568 │ │ │ │ addseq pc, r8, r0, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r8, ip, lsr #16 │ │ │ │ - umulleq pc, r0, r0, r5 @ │ │ │ │ + @ instruction: 0x0080f5b0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x0098f7b0 │ │ │ │ - @ instruction: 0x006d2b94 │ │ │ │ + strheq r2, [sp], #-180 @ 0xffffff4c @ │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ umullseq pc, r8, r0, r6 @ │ │ │ │ andeq r3, r0, r8, asr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, sp, ip, lsr #18 │ │ │ │ + rsbeq r2, sp, ip, asr #18 │ │ │ │ addseq pc, r8, ip, asr r5 @ │ │ │ │ - rsbeq r2, sp, ip, ror #16 │ │ │ │ - rsbeq r2, sp, r0, lsl #18 │ │ │ │ rsbeq r2, sp, ip, lsl #17 │ │ │ │ - addeq pc, r0, r8, asr r5 @ │ │ │ │ - rsbeq r2, sp, r8, ror #17 │ │ │ │ - strdeq r2, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r2, sp, r0, lsr #18 │ │ │ │ + rsbeq r2, sp, ip, lsr #17 │ │ │ │ + addeq pc, r0, r8, ror r5 @ │ │ │ │ + rsbeq r2, sp, r8, lsl #18 │ │ │ │ + rsbeq r2, sp, r8, lsl r9 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #284] @ 31bafc │ │ │ │ mov r8, r1 │ │ │ │ @@ -205006,35 +205006,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #244] @ 31bb08 │ │ │ │ ldr r1, [pc, #244] @ 31bb0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #212] @ 31bb10 │ │ │ │ ldr r1, [pc, #212] @ 31bb14 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [pc, #204] @ 31bb18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #184] @ 31bb1c │ │ │ │ ldr r1, [pc, #184] @ 31bb20 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 31bb24 │ │ │ │ ldr r2, [pc, #176] @ 31bb28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -205047,19 +205047,19 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r1, [pc, #120] @ 31bb30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #104] @ 31bb34 │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r8, [r5, #112] @ 0x70 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ @@ -205067,29 +205067,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq pc, [r0], r8 │ │ │ │ - rsbeq lr, fp, r0, asr #21 │ │ │ │ - rsbseq r6, r0, r0, lsl #26 │ │ │ │ - rsbeq r2, sp, r8, ror #16 │ │ │ │ - rsbeq r2, sp, ip, ror r8 │ │ │ │ - rsbeq r2, sp, r4, lsl #16 │ │ │ │ - strdeq r2, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + strdeq pc, [r0], r8 │ │ │ │ + rsbeq lr, fp, r0, ror #21 │ │ │ │ + rsbseq r6, r0, r0, lsr #26 │ │ │ │ + rsbeq r2, sp, r8, lsl #17 │ │ │ │ + @ instruction: 0x006d289c │ │ │ │ + rsbeq r2, sp, r4, lsr #16 │ │ │ │ + rsbeq r2, sp, r8, lsl r7 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ addeq r2, fp, r4, lsl #21 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ addseq r8, r6, r0, asr #16 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - ldrdeq r2, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + strdeq r2, [sp], #-120 @ 0xffffff88 @ │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r1, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ blt 31bb88 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -205125,15 +205125,15 @@ │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [pc, #96] @ 31bc40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r5, #0 │ │ │ │ bne 31bc1c │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ strb r4, [r0, #176] @ 0xb0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ @@ -205145,19 +205145,19 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #32] @ 31bc44 │ │ │ │ ldr r2, [pc, #32] @ 31bc48 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - strdeq pc, [r0], ip │ │ │ │ - rsbeq r2, sp, r0, lsl #13 │ │ │ │ - rsbeq r2, sp, r8, ror #10 │ │ │ │ + addeq pc, r0, ip, lsl r3 @ │ │ │ │ + rsbeq r2, sp, r0, lsr #13 │ │ │ │ + rsbeq r2, sp, r8, lsl #11 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - @ instruction: 0x006d2690 │ │ │ │ + strheq r2, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #840] @ 31bfac │ │ │ │ ldr r3, [pc, #840] @ 31bfb0 │ │ │ │ @@ -205175,72 +205175,72 @@ │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [pc, #792] @ 31bfc0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r5, r5, #120 @ 0x78 │ │ │ │ ldr r9, [pc, #776] @ 31bfc4 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #756] @ 31bfc0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr ip, [r4, #104] @ 0x68 │ │ │ │ mvn r2, #0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mul r1, r3, r1 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, [r4, #192] @ 0xc0 │ │ │ │ beq 31be50 │ │ │ │ mov r0, ip │ │ │ │ - bl 815184 │ │ │ │ + bl 8151a4 │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ moveq r2, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 813504 │ │ │ │ + bl 813524 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31be0c │ │ │ │ ldr r3, [pc, #640] @ 31bfc8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31be80 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 816914 │ │ │ │ + bl 816934 │ │ │ │ ldr ip, [pc, #612] @ 31bfcc │ │ │ │ ldr r2, [pc, #612] @ 31bfd0 │ │ │ │ ldr r1, [pc, #612] @ 31bfd4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr ip, [r4, #112] @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ @@ -205254,15 +205254,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #496] @ 31bfe4 │ │ │ │ ldr r1, [pc, #496] @ 31bfe8 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -205286,15 +205286,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #368] @ 31bfc8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31befc │ │ │ │ mov r0, #0 │ │ │ │ - bl 816914 │ │ │ │ + bl 816934 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ bl 255178 │ │ │ │ b 31bdc0 │ │ │ │ ldr r3, [pc, #360] @ 31bff0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -205314,22 +205314,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 31bffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31bd54 │ │ │ │ ldr r3, [pc, #252] @ 31c000 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31be64 │ │ │ │ ldr r3, [pc, #220] @ 31bff4 │ │ │ │ @@ -205345,61 +205345,61 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 31c004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 31be64 │ │ │ │ ldr r0, [pc, #132] @ 31c008 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31bd54 │ │ │ │ ldr r0, [pc, #116] @ 31c00c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 31be64 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r0, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r0, ip, lsr r2 @ │ │ │ │ - rsbeq r2, sp, r0, asr #11 │ │ │ │ - strheq r2, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq pc, r0, ip, asr r2 @ │ │ │ │ + rsbeq r2, sp, r0, ror #11 │ │ │ │ + ldrdeq r2, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq pc, r8, ip, ror #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq pc, r0, ip, asr #2 │ │ │ │ - rsbeq lr, fp, r0, asr #14 │ │ │ │ - rsbseq r6, r0, r0, lsl #19 │ │ │ │ - addeq pc, r0, ip, ror #1 │ │ │ │ - rsbeq lr, fp, r4, ror #13 │ │ │ │ - rsbseq r6, r0, r8, lsr #18 │ │ │ │ - rsbeq r2, sp, ip, lsr #11 │ │ │ │ + addeq pc, r0, ip, ror #2 │ │ │ │ + rsbeq lr, fp, r0, ror #14 │ │ │ │ + rsbseq r6, r0, r0, lsr #19 │ │ │ │ + addeq pc, r0, ip, lsl #2 │ │ │ │ + rsbeq lr, fp, r4, lsl #14 │ │ │ │ + rsbseq r6, r0, r8, asr #18 │ │ │ │ + rsbeq r2, sp, ip, asr #11 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ addseq pc, r8, r0, lsl r0 @ │ │ │ │ andeq r2, r0, r8, lsr sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, sp, ip, asr #7 │ │ │ │ + rsbeq r2, sp, ip, ror #7 │ │ │ │ andeq r2, r0, r4, lsl #20 │ │ │ │ - strheq r2, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r2, sp, r4, ror r3 │ │ │ │ - ldrdeq r2, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq r2, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + @ instruction: 0x006d2394 │ │ │ │ + strdeq r2, [sp], #-52 @ 0xffffffcc @ │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ beq 31c054 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -205450,17 +205450,17 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq lr, r0, ip, ror lr │ │ │ │ - rsbeq r2, sp, r8, lsl #4 │ │ │ │ - rsbeq r2, sp, r0, ror #6 │ │ │ │ + umulleq lr, r0, ip, lr │ │ │ │ + rsbeq r2, sp, r8, lsr #4 │ │ │ │ + rsbeq r2, sp, r0, lsl #7 │ │ │ │ andeq r0, r0, pc, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -205565,22 +205565,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 31c348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31c1a4 │ │ │ │ ldr r2, [pc, #92] @ 31c34c │ │ │ │ ldr r3, [pc, #56] @ 31c32c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -205588,53 +205588,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 31c324 │ │ │ │ ldr r0, [pc, #60] @ 31c350 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r8, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0098ecb8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r8, r8, ror ip │ │ │ │ andeq r2, r0, r0, lsl #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, sp, r8, ror #1 │ │ │ │ + rsbeq r2, sp, r8, lsl #2 │ │ │ │ addseq lr, r8, r4, lsr fp │ │ │ │ - rsbeq r2, sp, r4, ror #1 │ │ │ │ + rsbeq r2, sp, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 31c3b0 │ │ │ │ ldr r2, [pc, #68] @ 31c3b4 │ │ │ │ ldr r1, [pc, #68] @ 31c3b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 31c3bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r0, #176] @ 0xb0 │ │ │ │ strh r2, [r0, #182] @ 0xb6 │ │ │ │ str r2, [r0, #184] @ 0xb8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31c108 │ │ │ │ - addeq lr, r0, r8, asr #22 │ │ │ │ - rsbeq r1, sp, ip, asr #29 │ │ │ │ - rsbeq r1, sp, r0, asr #27 │ │ │ │ + addeq lr, r0, r8, ror #22 │ │ │ │ + rsbeq r1, sp, ip, ror #29 │ │ │ │ + rsbeq r1, sp, r0, ror #27 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -205916,15 +205916,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31ca5c │ │ │ │ ldr r0, [pc, #592] @ 31ca88 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #152] @ 0x98 │ │ │ │ strb r2, [r4, #120] @ 0x78 │ │ │ │ b 31c714 │ │ │ │ ldrb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -205968,27 +205968,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 31ca94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 31c660 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne 31c704 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls 31c704 │ │ │ │ @@ -206031,15 +206031,15 @@ │ │ │ │ b 31c704 │ │ │ │ ldr r0, [pc, #164] @ 31caa0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 31c660 │ │ │ │ cmp r2, #0 │ │ │ │ ldrbne r2, [r3, #6] │ │ │ │ mvneq r2, #64 @ 0x40 │ │ │ │ strbne r2, [r4, #121] @ 0x79 │ │ │ │ strbeq r2, [r4, #121] @ 0x79 │ │ │ │ @@ -206057,26 +206057,26 @@ │ │ │ │ b 31c714 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r8, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq lr, r8, r0, r8 │ │ │ │ stmdacs r8, {r0} │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq lr, r0, r9, asr r5 │ │ │ │ + addeq lr, r0, r9, ror r5 │ │ │ │ addseq lr, r8, r8, lsl #14 │ │ │ │ addseq lr, r8, r4, lsl #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq lr, r8, r0, lsl r6 │ │ │ │ - strheq r1, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq r1, [sp], #-196 @ 0xffffff3c @ │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, sp, r0, ror #21 │ │ │ │ + rsbeq r1, sp, r0, lsl #22 │ │ │ │ addseq lr, r8, r8, lsl #9 │ │ │ │ - rsbeq r1, sp, r8, lsl #22 │ │ │ │ - rsbeq r1, sp, r8, ror sl │ │ │ │ + rsbeq r1, sp, r8, lsr #22 │ │ │ │ + @ instruction: 0x006d1a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #432] @ 31cc6c │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -206091,15 +206091,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #392] @ 31cc7c │ │ │ │ ldr r3, [pc, #392] @ 31cc80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #380] @ 31cc84 │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 31cbbc │ │ │ │ ldrb r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -206166,47 +206166,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31cca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cb78 │ │ │ │ ldr r0, [pc, #80] @ 31cca8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cb78 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - strdeq lr, [r0], ip │ │ │ │ + addeq lr, r0, ip, lsl r4 │ │ │ │ addseq lr, r8, r0, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, sp, r8, asr r7 │ │ │ │ - rsbeq r1, sp, ip, asr #12 │ │ │ │ + rsbeq r1, sp, r8, ror r7 │ │ │ │ + rsbeq r1, sp, ip, ror #12 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq lr, r8, ip, lsl r3 │ │ │ │ - rsbseq r3, r4, r0, asr #3 │ │ │ │ + rsbseq r3, r4, r0, ror #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r8, r4, lsr #5 │ │ │ │ - rsbseq pc, r5, ip, ror r8 @ │ │ │ │ + @ instruction: 0x0075f89c │ │ │ │ andeq r4, r0, r8, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, sp, r4, ror #17 │ │ │ │ - strdeq r1, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r1, sp, r4, lsl #18 │ │ │ │ + rsbeq r1, sp, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #4040] @ 31dc8c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -206221,15 +206221,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #4000] @ 31dc9c │ │ │ │ ldr r3, [pc, #4000] @ 31dca0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #3988] @ 31dca4 │ │ │ │ ldr r2, [pc, #3988] @ 31dca8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r2, [r9] │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -206285,15 +206285,15 @@ │ │ │ │ ldr r3, [pc, #3952] @ 31dd60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd84 │ │ │ │ ldr r0, [pc, #3760] @ 31dcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd84 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d560 │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -206321,30 +206321,30 @@ │ │ │ │ orrs r3, r3, r2, lsl #1 │ │ │ │ beq 31cfe8 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov sl, #1 │ │ │ │ mov r0, r8 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ ldrb r3, [r4, #186] @ 0xba │ │ │ │ cmp r3, #0 │ │ │ │ bne 31d140 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r0, sl, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bhi 31cfe8 │ │ │ │ ldr r3, [pc, #3748] @ 31dd60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d068 │ │ │ │ ldr r0, [pc, #3560] @ 31dcb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31d068 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, sl] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ add r8, r8, #1 │ │ │ │ @@ -206372,29 +206372,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3368] @ 31dcc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #3356] @ 31dcc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 31d648 │ │ │ │ add r3, r3, r3 │ │ │ │ @@ -206421,15 +206421,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ ldrbeq r3, [r2] │ │ │ │ mov r0, r8 │ │ │ │ andeq r3, r6, r3 │ │ │ │ streq r3, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r3, [r2] │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ ldr r2, [r4, #196] @ 0xc4 │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r7, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ @@ -206472,15 +206472,15 @@ │ │ │ │ ldr r3, [pc, #3204] @ 31dd60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d068 │ │ │ │ ldr r0, [pc, #3036] @ 31dccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31d068 │ │ │ │ ldr r2, [r9] │ │ │ │ add r3, r4, fp │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r5, [r3, #121] @ 0x79 │ │ │ │ @@ -206501,15 +206501,15 @@ │ │ │ │ ldr r3, [pc, #3088] @ 31dd60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d068 │ │ │ │ ldr r0, [pc, #2924] @ 31dcd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31d068 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr sl, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, sl │ │ │ │ @@ -206532,24 +206532,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2772] @ 31dcd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31ce4c │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r6, [r3, sl] │ │ │ │ mov r5, r6 │ │ │ │ ldr r3, [pc, #2744] @ 31dcdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -206569,24 +206569,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2632] @ 31dce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31cee8 │ │ │ │ ldr r3, [pc, #2616] @ 31dce4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d114 │ │ │ │ @@ -206603,23 +206603,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2508] @ 31dce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 31d114 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r9] │ │ │ │ ldrb r6, [r3, r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -206647,24 +206647,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2336] @ 31dcf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 31d000 │ │ │ │ mov r0, r4 │ │ │ │ bl 31b4d4 │ │ │ │ @@ -206687,77 +206687,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2188] @ 31dcf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 31ce38 │ │ │ │ ldr r0, [pc, #2172] @ 31dcfc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r8, fp} │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cf9c │ │ │ │ ldr r0, [pc, #2140] @ 31dd00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd84 │ │ │ │ ldr r0, [pc, #2128] @ 31dd04 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31ce4c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #2096] @ 31dd08 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 31ce38 │ │ │ │ ldr r0, [pc, #2072] @ 31dd0c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31cee8 │ │ │ │ ldr r0, [pc, #2044] @ 31dd10 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 31d114 │ │ │ │ ldr r0, [pc, #2016] @ 31dd14 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 31d000 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #1968] @ 31dd18 │ │ │ │ @@ -206788,22 +206788,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1840] @ 31dd2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ cmp r6, #153 @ 0x99 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ beq 31d65c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #179] @ 0xb3 │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ @@ -206843,15 +206843,15 @@ │ │ │ │ ldr r3, [pc, #1720] @ 31dd60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d620 │ │ │ │ ldr r0, [pc, #1656] @ 31dd34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31d620 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 31cd94 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 31cd94 │ │ │ │ @@ -206911,15 +206911,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #1392] @ 31dd38 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb r0, [r4, #187] @ 0xbb │ │ │ │ ldrb r1, [r4, #182] @ 0xb6 │ │ │ │ lsl r3, r3, #1 │ │ │ │ orr r3, r3, r0, lsl #7 │ │ │ │ @@ -207078,15 +207078,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #728] @ 31dd3c │ │ │ │ mov r1, #173 @ 0xad │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e50c │ │ │ │ ldrb r2, [r4, #181] @ 0xb5 │ │ │ │ cmp r2, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -207127,15 +207127,15 @@ │ │ │ │ ldr r3, [pc, #584] @ 31dd60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #532] @ 31dd40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #180] @ 0xb4 │ │ │ │ b 31cd94 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31db10 │ │ │ │ @@ -207174,15 +207174,15 @@ │ │ │ │ ldr r3, [pc, #396] @ 31dd60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #348] @ 31dd44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31dc10 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -207206,92 +207206,92 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 31dd4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31dbfc │ │ │ │ - strdeq lr, [r0], r4 │ │ │ │ + addeq lr, r0, r4, lsl r2 │ │ │ │ addseq lr, r8, r8, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, sp, r0, asr r5 │ │ │ │ - rsbeq r1, sp, r4, asr #8 │ │ │ │ + rsbeq r1, sp, r0, ror r5 │ │ │ │ + rsbeq r1, sp, r4, ror #8 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq lr, r8, r4, lsl r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq sp, r0, r1, ror #30 │ │ │ │ + addeq sp, r0, r1, lsl #31 │ │ │ │ addseq lr, r8, r4, lsl #1 │ │ │ │ - rsbeq r1, sp, r4, ror sl │ │ │ │ - strdeq r1, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x006d1a94 │ │ │ │ + rsbeq r1, sp, r8, lsl r8 │ │ │ │ andeq r2, r0, r8, asr #26 │ │ │ │ - rsbeq r1, sp, r0, ror #11 │ │ │ │ - addeq sp, r0, ip, lsl #26 │ │ │ │ - strdeq sp, [r0], r4 │ │ │ │ - ldrdeq r1, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r1, sp, r4, ror #10 │ │ │ │ + rsbeq r1, sp, r0, lsl #12 │ │ │ │ + addeq sp, r0, ip, lsr #26 │ │ │ │ + addeq sp, r0, r4, lsl sp │ │ │ │ + strdeq r1, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r1, sp, r4, lsl #11 │ │ │ │ andeq r2, r0, ip, ror #2 │ │ │ │ - rsbeq r1, sp, r8, lsr r4 │ │ │ │ + rsbeq r1, sp, r8, asr r4 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r1, sp, r0, lsl r5 │ │ │ │ + rsbeq r1, sp, r0, lsr r5 │ │ │ │ andeq r1, r0, r4, lsl #2 │ │ │ │ - rsbeq r1, sp, r8, asr #11 │ │ │ │ + rsbeq r1, sp, r8, ror #11 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, sp, ip, lsl r3 │ │ │ │ + rsbeq r1, sp, ip, lsr r3 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - strdeq r1, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r1, sp, ip, asr r1 │ │ │ │ - rsbeq r1, sp, r8, ror #6 │ │ │ │ - ldrdeq r1, [sp], #-16 @ │ │ │ │ - strheq r1, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r1, sp, r0, ror #5 │ │ │ │ - strdeq r1, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r1, sp, r4, lsl r2 │ │ │ │ - addeq sp, r0, ip, asr #18 │ │ │ │ - ldrdeq r0, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r1, sp, ip, asr #7 │ │ │ │ + rsbeq r1, sp, r0, lsl r5 │ │ │ │ + rsbeq r1, sp, ip, ror r1 │ │ │ │ + rsbeq r1, sp, r8, lsl #7 │ │ │ │ + strdeq r1, [sp], #-16 @ │ │ │ │ + ldrdeq r1, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r1, sp, r0, lsl #6 │ │ │ │ + rsbeq r1, sp, ip, lsl r4 │ │ │ │ + rsbeq r1, sp, r4, lsr r2 │ │ │ │ + addeq sp, r0, ip, ror #18 │ │ │ │ + strdeq r0, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r1, sp, ip, ror #7 │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r1, sp, r4, asr #7 │ │ │ │ - addeq sp, r0, r8, lsr #13 │ │ │ │ - rsbeq r1, sp, r0, ror r3 │ │ │ │ - rsbeq r1, sp, r8, asr #5 │ │ │ │ - rsbeq r1, sp, ip, lsr #4 │ │ │ │ - rsbeq r0, sp, ip, ror #31 │ │ │ │ - rsbeq r1, sp, r0, rrx │ │ │ │ + rsbeq r1, sp, r4, ror #7 │ │ │ │ + addeq sp, r0, r8, asr #13 │ │ │ │ + @ instruction: 0x006d1390 │ │ │ │ + rsbeq r1, sp, r8, ror #5 │ │ │ │ + rsbeq r1, sp, ip, asr #4 │ │ │ │ + rsbeq r1, sp, ip │ │ │ │ + rsbeq r1, sp, r0, lsl #1 │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ - rsbeq r0, sp, r0, ror pc │ │ │ │ - strdeq r0, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r0, sp, r0, ror sp │ │ │ │ - rsbeq r0, sp, r4, ror fp │ │ │ │ - rsbeq r0, sp, r8, lsl #20 │ │ │ │ + @ instruction: 0x006d0f90 │ │ │ │ + rsbeq r0, sp, r4, lsl ip │ │ │ │ + @ instruction: 0x006d0d90 │ │ │ │ + @ instruction: 0x006d0b94 │ │ │ │ + rsbeq r0, sp, r8, lsr #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r0, sp, r8, ror sl │ │ │ │ + @ instruction: 0x006d0a98 │ │ │ │ andeq r4, r0, ip, asr #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, sp, ip, asr r9 │ │ │ │ - rsbeq r0, sp, r4, lsl #19 │ │ │ │ - rsbeq r0, sp, ip, ror r8 │ │ │ │ - rsbeq r0, sp, r0, lsr r8 │ │ │ │ + rsbeq r0, sp, ip, ror r9 │ │ │ │ + rsbeq r0, sp, r4, lsr #19 │ │ │ │ + @ instruction: 0x006d089c │ │ │ │ + rsbeq r0, sp, r0, asr r8 │ │ │ │ stmdacs r8, {r0} │ │ │ │ - rsbeq r0, sp, r8, asr #13 │ │ │ │ - rsbeq r0, sp, r8, lsl r7 │ │ │ │ - rsbeq r0, sp, ip, ror r8 │ │ │ │ - @ instruction: 0x006d0590 │ │ │ │ - rsbeq r0, sp, ip, asr #10 │ │ │ │ + rsbeq r0, sp, r8, ror #13 │ │ │ │ + rsbeq r0, sp, r8, lsr r7 │ │ │ │ + @ instruction: 0x006d089c │ │ │ │ + strheq r0, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r0, sp, ip, ror #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r0, sp, r8, asr #14 │ │ │ │ + rsbeq r0, sp, r8, ror #14 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e3dc │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq 31dfc8 │ │ │ │ @@ -207348,20 +207348,20 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #-332] @ 31dd50 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ ldr r0, [pc, #-348] @ 31dd54 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31dbfc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 31df18 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -207391,15 +207391,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #-496] @ 31dd58 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne 31ded8 │ │ │ │ mov r3, #2 │ │ │ │ b 31ddf8 │ │ │ │ @@ -207471,15 +207471,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #-812] @ 31dd5c │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 31e118 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -207517,15 +207517,15 @@ │ │ │ │ ldr r3, [pc, #-976] @ 31dd60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #-992] @ 31dd64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ ldrb r3, [r4, #178] @ 0xb2 │ │ │ │ mov r2, #1 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #5 │ │ │ │ strb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -207552,28 +207552,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1148] @ 31dd70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 31e0b0 │ │ │ │ ldr r0, [pc, #-1164] @ 31dd74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 31e0b0 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 31d908 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 31d908 │ │ │ │ @@ -207581,15 +207581,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #-1224] @ 31dd78 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne 31de68 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -207600,15 +207600,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #-1296] @ 31dd7c │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ mov r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b 31d928 │ │ │ │ bhi 31e2dc │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi 31e2f4 │ │ │ │ @@ -207666,30 +207666,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #-1552] @ 31dd84 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ ldrb r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e420 │ │ │ │ ldrb r3, [r4, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e420 │ │ │ │ ldr r3, [pc, #-1576] @ 31dd98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #-1612] @ 31dd88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ strb r3, [r4, #148] @ 0x94 │ │ │ │ ldr r3, [pc, #-1628] @ 31dd98 │ │ │ │ str r2, [r4, #144] @ 0x90 │ │ │ │ @@ -207698,15 +207698,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #-1672] @ 31dd8c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e3b8 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -207731,21 +207731,21 @@ │ │ │ │ ldr r3, [pc, #-1776] @ 31dd98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d668 │ │ │ │ ldr r0, [pc, #-1804] @ 31dd90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31d668 │ │ │ │ ldr r0, [pc, #-1816] @ 31dd94 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31d600 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #3 │ │ │ │ b 31e454 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #177] @ 0xb1 │ │ │ │ b 31cd94 │ │ │ │ @@ -207766,15 +207766,15 @@ │ │ │ │ ldr r3, [pc, #-1916] @ 31dd98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd94 │ │ │ │ ldr r0, [pc, #-1932] @ 31dd9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31cd94 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq 31dae4 │ │ │ │ bhi 31e56c │ │ │ │ sub r3, r3, #92 @ 0x5c │ │ │ │ tst r3, #239 @ 0xef │ │ │ │ beq 31dae4 │ │ │ │ @@ -207803,142 +207803,142 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 31e5e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq ip, r0, r0, lsr #18 │ │ │ │ - rsbeq pc, ip, r4, lsr #25 │ │ │ │ - @ instruction: 0x006cfb98 │ │ │ │ + addeq ip, r0, r0, asr #18 │ │ │ │ + rsbeq pc, ip, r4, asr #25 │ │ │ │ + strheq pc, [ip], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ │ │ │ │ 0031e5e8 : │ │ │ │ ldr r3, [pc, #16] @ 31e600 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umulleq ip, r0, r0, r9 │ │ │ │ + @ instruction: 0x0080c9b0 │ │ │ │ │ │ │ │ 0031e604 : │ │ │ │ ldr r3, [pc, #20] @ 31e620 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #256] @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r4, ror r9 │ │ │ │ + umulleq ip, r0, r4, r9 │ │ │ │ │ │ │ │ 0031e624 : │ │ │ │ ldr r3, [pc, #20] @ 31e640 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #512] @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r4, asr r9 │ │ │ │ + addeq ip, r0, r4, ror r9 │ │ │ │ │ │ │ │ 0031e644 : │ │ │ │ ldr r3, [pc, #20] @ 31e660 │ │ │ │ and r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #768] @ 0x300 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r4, lsr r9 │ │ │ │ + addeq ip, r0, r4, asr r9 │ │ │ │ │ │ │ │ 0031e664 : │ │ │ │ ldr r3, [pc, #24] @ 31e684 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #896] @ 0x380 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r0, lsl r9 │ │ │ │ + addeq ip, r0, r0, lsr r9 │ │ │ │ │ │ │ │ 0031e688 : │ │ │ │ ldr r3, [pc, #24] @ 31e6a8 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1408] @ 0x580 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, ip, ror #17 │ │ │ │ + addeq ip, r0, ip, lsl #18 │ │ │ │ │ │ │ │ 0031e6ac : │ │ │ │ ldr r3, [pc, #20] @ 31e6c8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1920] @ 0x780 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, ip, asr #17 │ │ │ │ + addeq ip, r0, ip, ror #17 │ │ │ │ │ │ │ │ 0031e6cc : │ │ │ │ ldr r3, [pc, #20] @ 31e6e8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2176] @ 0x880 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, ip, lsr #17 │ │ │ │ + addeq ip, r0, ip, asr #17 │ │ │ │ │ │ │ │ 0031e6ec : │ │ │ │ ldr r3, [pc, #20] @ 31e708 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2432] @ 0x980 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, ip, lsl #17 │ │ │ │ + addeq ip, r0, ip, lsr #17 │ │ │ │ │ │ │ │ 0031e70c : │ │ │ │ ldr r3, [pc, #20] @ 31e728 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2688] @ 0xa80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, ip, ror #16 │ │ │ │ + addeq ip, r0, ip, lsl #17 │ │ │ │ │ │ │ │ 0031e72c : │ │ │ │ ldr r3, [pc, #20] @ 31e748 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2944] @ 0xb80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, ip, asr #16 │ │ │ │ + addeq ip, r0, ip, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 31e75c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq pc, sl, r0, lsl #30 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ ldr r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ clzne r3, r0 │ │ │ │ ldr ip, [r2, #952] @ 0x3b8 │ │ │ │ @@ -207966,15 +207966,15 @@ │ │ │ │ orr ip, ip, r1 │ │ │ │ tst ip, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r2, #1080] @ 0x438 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #964] @ 0x3c4 │ │ │ │ str ip, [r2, #940] @ 0x3ac │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -207995,23 +207995,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 31e860 │ │ │ │ add r1, pc, #476 @ 0x1dc │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ tst r9, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ mul r1, r3, r1 │ │ │ │ lsrne r0, r0, #3 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ ldr r3, [pc, #460] @ 31ea54 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 31e99c │ │ │ │ ands r3, r9, #56 @ 0x38 │ │ │ │ @@ -208040,26 +208040,26 @@ │ │ │ │ add r7, r7, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 31e984 │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ add r1, pc, #304 @ 0x130 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ mov r5, r1 │ │ │ │ umull ip, r3, r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ mla r3, r7, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 8af7cc │ │ │ │ + bl 8af7ec │ │ │ │ ldr r2, [pc, #272] @ 31ea58 │ │ │ │ ldr r3, [pc, #256] @ 31ea4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -208097,28 +208097,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31ea6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 31e898 │ │ │ │ ldr r0, [pc, #76] @ 31ea70 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 31e898 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d1244 <__bss_end__@@Base+0xfdc085f4> │ │ │ │ blcc fe9d1248 <__bss_end__@@Base+0xfdc085f8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -208127,40 +208127,40 @@ │ │ │ │ addseq ip, r8, r4, ror #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0098c4dc │ │ │ │ blcc fe9d1264 <__bss_end__@@Base+0xfdc08614> │ │ │ │ andeq r2, r0, r4, lsl #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, sp, ip, lsl #21 │ │ │ │ - rsbeq r0, sp, r4, lsr #21 │ │ │ │ + rsbeq r0, sp, ip, lsr #21 │ │ │ │ + rsbeq r0, sp, r4, asr #21 │ │ │ │ b 31e7ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 754754 │ │ │ │ + bl 754774 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r2, #1040 @ 0x410 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r2 │ │ │ │ - bl 8afd4c │ │ │ │ + bl 8afd6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 31eb6c │ │ │ │ ldr r2, [r4, #1032] @ 0x408 │ │ │ │ cmp r2, #0 │ │ │ │ bne 31eb04 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -208168,26 +208168,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af56c │ │ │ │ + bl 8af58c │ │ │ │ cmp r0, #0 │ │ │ │ bge 31eb90 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31eb48 │ │ │ │ ldr r2, [pc, #136] @ 31ebb8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b0434 │ │ │ │ + bl 8b0454 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31eb6c │ │ │ │ mov r0, r4 │ │ │ │ bl 31e760 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -208225,27 +208225,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #128] @ 31ec80 │ │ │ │ ldr r1, [pc, #128] @ 31ec84 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r4, [pc, #108] @ 31ec88 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #92] @ 31ec8c │ │ │ │ ldr lr, [pc, #92] @ 31ec90 │ │ │ │ ldr r1, [pc, #92] @ 31ec94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -208256,20 +208256,20 @@ │ │ │ │ ldr r0, [pc, #60] @ 31ec98 │ │ │ │ str lr, [ip, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f728 │ │ │ │ - addeq sp, r0, r0, lsr r0 │ │ │ │ - ldrdeq fp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r3, r0, r8, lsl fp │ │ │ │ - rsbeq fp, fp, ip, asr #17 │ │ │ │ - rsbeq fp, fp, r4, ror #17 │ │ │ │ + b 74f748 │ │ │ │ + addeq sp, r0, r0, asr r0 │ │ │ │ + strdeq fp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r3, r0, r8, lsr fp │ │ │ │ + rsbeq fp, fp, ip, ror #17 │ │ │ │ + rsbeq fp, fp, r4, lsl #18 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ addeq pc, sl, r0, lsr #20 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ addseq r7, r6, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ ldr r2, [r0, #948] @ 0x3b4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -208349,21 +208349,21 @@ │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31eab0 │ │ │ │ ldr r0, [pc, #28] @ 31edfc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b 31ed94 │ │ │ │ ldrheq ip, [r8], r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r0, sp, ip, lsl #14 │ │ │ │ + rsbeq r0, sp, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ @@ -208389,15 +208389,15 @@ │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31ed4c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 31ee2c │ │ │ │ ldr r8, [r4, #1028] @ 0x404 │ │ │ │ cmp r8, #16 │ │ │ │ beq 31ef3c │ │ │ │ @@ -208423,15 +208423,15 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e760 │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -208453,15 +208453,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ mov r3, #32 │ │ │ │ ldr r1, [pc, #80] @ 31efe8 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ add ip, r0, #944 @ 0x3b0 │ │ │ │ @@ -208475,17 +208475,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq ip, r0, r4, lsr #25 │ │ │ │ - @ instruction: 0x006d0594 │ │ │ │ + addeq ip, r0, r4, asr #25 │ │ │ │ strheq r0, [sp], #-84 @ 0xffffffac @ │ │ │ │ + ldrdeq r0, [sp], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 31f060 │ │ │ │ ldr r2, [pc, #92] @ 31f064 │ │ │ │ @@ -208493,85 +208493,85 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #1024 @ 0x400 │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8afb10 │ │ │ │ + bl 8afb30 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 31e760 │ │ │ │ - addeq ip, r0, r4, lsl #24 │ │ │ │ - strdeq r0, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq ip, r0, r4, lsr #24 │ │ │ │ rsbeq r0, sp, r8, lsl r5 │ │ │ │ + rsbeq r0, sp, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 31f134 │ │ │ │ ldr r2, [pc, #176] @ 31f138 │ │ │ │ ldr r1, [pc, #176] @ 31f13c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ ldr ip, [pc, #128] @ 31f140 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [pc, #92] @ 31f144 │ │ │ │ ldr r2, [pc, #92] @ 31f148 │ │ │ │ ldr r1, [pc, #92] @ 31f14c │ │ │ │ str r6, [r4, #1084] @ 0x43c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq ip, r0, r4, lsl #23 │ │ │ │ - rsbeq r0, sp, r4, ror r4 │ │ │ │ + addeq ip, r0, r4, lsr #23 │ │ │ │ @ instruction: 0x006d0494 │ │ │ │ + strheq r0, [sp], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -208583,94 +208583,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #296] @ 31f2a4 │ │ │ │ ldr r1, [pc, #296] @ 31f2a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #276] @ 31f2ac │ │ │ │ ldr r1, [pc, #276] @ 31f2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #236] @ 31f2b4 │ │ │ │ ldr r3, [pc, #236] @ 31f2b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 33feb0 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r7 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 33fdb0 │ │ │ │ ldr r2, [pc, #160] @ 31f2bc │ │ │ │ ldr r1, [pc, #160] @ 31f2c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #136] @ 31f2c4 │ │ │ │ ldr r1, [pc, #136] @ 31f2c8 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 7550d8 │ │ │ │ + bl 7550f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - bl 754754 │ │ │ │ + bl 754774 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ strdeq lr, [pc], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addeq ip, r0, r4, lsr #21 │ │ │ │ - rsbeq lr, ip, r8, lsl r5 │ │ │ │ - rsbeq lr, ip, r8, lsr #10 │ │ │ │ - rsbeq r0, sp, r4, ror r3 │ │ │ │ + addeq ip, r0, r4, asr #21 │ │ │ │ + rsbeq lr, ip, r8, lsr r5 │ │ │ │ + rsbeq lr, ip, r8, asr #10 │ │ │ │ @ instruction: 0x006d0394 │ │ │ │ + strheq r0, [sp], #-52 @ 0xffffffcc @ │ │ │ │ addeq pc, sl, ip, lsl #9 │ │ │ │ - rsbeq r0, sp, ip, ror #6 │ │ │ │ - @ instruction: 0x006bb29c │ │ │ │ - rsbseq r3, r0, r0, ror #9 │ │ │ │ + rsbeq r0, sp, ip, lsl #7 │ │ │ │ + strheq fp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r3, r0, r0, lsl #10 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - rsbeq r0, sp, r0, lsl #6 │ │ │ │ + rsbeq r0, sp, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #248] @ 31f3e0 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -208697,16 +208697,16 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #168] @ 31f3f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750e04 │ │ │ │ + bl 757b9c │ │ │ │ + bl 750e24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f2fc │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ movne r0, #16 │ │ │ │ and r2, r3, #256 @ 0x100 │ │ │ │ movne r3, r0 │ │ │ │ @@ -208730,23 +208730,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #40] @ 31f3f4 │ │ │ │ ldr r0, [pc, #40] @ 31f3f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31f310 │ │ │ │ addseq fp, r8, r0, lsr fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrdeq ip, [r0], r8 │ │ │ │ - rsbeq fp, fp, r4, ror r1 │ │ │ │ - ldrheq r3, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - addeq ip, r0, r0, asr #16 │ │ │ │ - rsbeq r0, sp, r8, ror r1 │ │ │ │ + strdeq ip, [r0], r8 │ │ │ │ + @ instruction: 0x006bb194 │ │ │ │ + ldrsbeq r3, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + addeq ip, r0, r0, ror #16 │ │ │ │ + @ instruction: 0x006d0198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ @@ -208775,16 +208775,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750e04 │ │ │ │ + bl 757b9c │ │ │ │ + bl 750e24 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 31f434 │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r5, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r5, r5, #2 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -208806,15 +208806,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #136] @ 31f584 │ │ │ │ ldr r0, [pc, #136] @ 31f588 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31f448 │ │ │ │ ldr r3, [r6, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ movne r4, r8 │ │ │ │ movne r8, r4 │ │ │ │ bne 31f4cc │ │ │ │ @@ -208830,23 +208830,23 @@ │ │ │ │ sub r3, r3, r4 │ │ │ │ and r3, r3, #15 │ │ │ │ add r3, r6, r3 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ ldrb r4, [r3, #992] @ 0x3e0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r2, [r6, #1028] @ 0x404 │ │ │ │ - bl 8afb10 │ │ │ │ + bl 8afb30 │ │ │ │ b 31f538 │ │ │ │ @ instruction: 0x0098b9fc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - umulleq ip, r0, ip, r7 │ │ │ │ - rsbeq fp, fp, r0, asr #32 │ │ │ │ - rsbseq r3, r0, r4, lsl #5 │ │ │ │ - addeq ip, r0, r0, lsl r7 │ │ │ │ - rsbeq r0, sp, r8, asr #32 │ │ │ │ + @ instruction: 0x0080c7bc │ │ │ │ + rsbeq fp, fp, r0, rrx │ │ │ │ + rsbseq r3, r0, r4, lsr #5 │ │ │ │ + addeq ip, r0, r0, lsr r7 │ │ │ │ + rsbeq r0, sp, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #316] @ 31f6e4 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -208874,26 +208874,26 @@ │ │ │ │ ldr r1, [pc, #240] @ 31f6f4 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750e04 │ │ │ │ + bl 757b9c │ │ │ │ + bl 750e24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f5bc │ │ │ │ cmp r6, #0 │ │ │ │ beq 31f640 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31e760 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr ip, [r4, #920] @ 0x398 │ │ │ │ and ip, ip, #12 │ │ │ │ cmp ip, #4 │ │ │ │ bne 31f630 │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 31f6d4 │ │ │ │ @@ -208909,37 +208909,37 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e760 │ │ │ │ b 31f630 │ │ │ │ ldr r1, [pc, #60] @ 31f6f8 │ │ │ │ ldr r0, [pc, #60] @ 31f6fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ b 31f6a8 │ │ │ │ addseq fp, r8, r0, ror r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq ip, r0, r4, lsl r6 │ │ │ │ - strheq sl, [fp], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsheq r3, [r0], #-8 @ │ │ │ │ - addeq ip, r0, r0, asr r5 │ │ │ │ - rsbeq pc, ip, r8, lsl #29 │ │ │ │ + addeq ip, r0, r4, lsr r6 │ │ │ │ + ldrdeq sl, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r3, r0, r8, lsl r1 │ │ │ │ + addeq ip, r0, r0, ror r5 │ │ │ │ + rsbeq pc, ip, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #784] @ 31fa2c │ │ │ │ mov r6, r3 │ │ │ │ @@ -208984,16 +208984,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750e04 │ │ │ │ + bl 757b9c │ │ │ │ + bl 750e24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f754 │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r6, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r6, r6, #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ @@ -209026,15 +209026,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 31f76c │ │ │ │ ldr r1, [pc, #484] @ 31fa50 │ │ │ │ ldr r0, [pc, #484] @ 31fa54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31f768 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ tst r3, #252 @ 0xfc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -209042,15 +209042,15 @@ │ │ │ │ b 31f854 │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ ands r3, r3, #768 @ 0x300 │ │ │ │ beq 31f9f4 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bne 31f854 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 31f854 │ │ │ │ ldr r3, [r5, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 31fa18 │ │ │ │ @@ -209067,15 +209067,15 @@ │ │ │ │ ldr r2, [r5, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r5, #1084] @ 0x43c │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31e760 │ │ │ │ b 31f854 │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ orrs r1, r3, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -209110,23 +209110,23 @@ │ │ │ │ bne 31f854 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ mov r3, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8af7cc │ │ │ │ + bl 8af7ec │ │ │ │ b 31f854 │ │ │ │ add r3, r5, #1024 @ 0x400 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8afb10 │ │ │ │ + bl 8afb30 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ b 31f99c │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne 31f854 │ │ │ │ mov r2, #1 │ │ │ │ @@ -209140,41 +209140,41 @@ │ │ │ │ b 31f920 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r8, r4, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0098b6d8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x0098b6b0 │ │ │ │ - addeq ip, r0, r8, asr r4 │ │ │ │ - strdeq sl, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r2, r0, r0, asr #30 │ │ │ │ - addeq ip, r0, ip, ror #7 │ │ │ │ - addeq ip, r0, r0, lsr #7 │ │ │ │ - ldrdeq pc, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + addeq ip, r0, r8, ror r4 │ │ │ │ + rsbeq sl, fp, ip, lsl sp │ │ │ │ + rsbseq r2, r0, r0, ror #30 │ │ │ │ + addeq ip, r0, ip, lsl #8 │ │ │ │ + addeq ip, r0, r0, asr #7 │ │ │ │ + strdeq pc, [ip], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 31faa0 │ │ │ │ ldr r5, [r0, #968] @ 0x3c8 │ │ │ │ add r1, pc, #88 @ 0x58 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ lsr r5, r5, #16 │ │ │ │ umull r2, r3, r5, r0 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ lsr r3, r3, #20 │ │ │ │ add r1, pc, #64 @ 0x40 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, #10 │ │ │ │ add r4, r4, #960 @ 0x3c0 │ │ │ │ umull r1, r2, r0, r3 │ │ │ │ str r1, [r4, #-8] │ │ │ │ str r2, [r4, #-4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -209186,53 +209186,53 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d22ec <__bss_end__@@Base+0xfdc0969c> │ │ │ │ blcc fe9d22f0 <__bss_end__@@Base+0xfdc096a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 31fafc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ strdeq lr, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ ldr r1, [r0, #960] @ 0x3c0 │ │ │ │ mov r4, r0 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #1 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r0, #1036] @ 0x40c │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1040] @ 0x410 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #2 │ │ │ │ movne r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1044] @ 0x414 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #4 │ │ │ │ movne r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r0, [r4, #1048] @ 0x418 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #8 │ │ │ │ beq 31fb8c │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ pop {r4, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 31fb00 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -209259,24 +209259,24 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r2, #1004 @ 0x3ec │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r2, #980] @ 0x3d4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 8afd4c │ │ │ │ + bl 8afd6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 31fd00 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31fcbc │ │ │ │ add r7, r4, #920 @ 0x398 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af56c │ │ │ │ + bl 8af58c │ │ │ │ cmp r0, #0 │ │ │ │ blt 31fc64 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ add r1, r7, r0 │ │ │ │ sub r2, r2, r0 │ │ │ │ str r2, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -209330,15 +209330,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r2, [pc, #88] @ 31fd84 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8b0434 │ │ │ │ + bl 8b0454 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31fd00 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ cmp r0, #16 │ │ │ │ beq 31fc98 │ │ │ │ lsr r1, r6, #5 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -209363,45 +209363,45 @@ │ │ │ │ ldr r1, [pc, #140] @ 31fe34 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #112] @ 31fe38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [pc, #100] @ 31fe3c │ │ │ │ ldr r0, [pc, #100] @ 31fe40 │ │ │ │ ldr r1, [pc, #100] @ 31fe44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq fp, r0, r0, lsl pc │ │ │ │ - rsbeq sl, fp, r8, lsl #14 │ │ │ │ - rsbseq r2, r0, r8, asr #18 │ │ │ │ + addeq fp, r0, r0, lsr pc │ │ │ │ + rsbeq sl, fp, r8, lsr #14 │ │ │ │ + rsbseq r2, r0, r8, ror #18 │ │ │ │ muleq r0, r4, sl │ │ │ │ addeq lr, sl, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, lsl fp │ │ │ │ umullseq r6, r6, r8, r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -209442,15 +209442,15 @@ │ │ │ │ ldr r4, [r5, #976] @ 0x3d0 │ │ │ │ tst r3, #2 │ │ │ │ beq 31feb0 │ │ │ │ ldr r3, [r5, #940] @ 0x3ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 31feb0 │ │ │ │ add r0, r5, #1004 @ 0x3ec │ │ │ │ - bl 8afb10 │ │ │ │ + bl 8afb30 │ │ │ │ ldr r2, [r5, #940] @ 0x3ac │ │ │ │ ldr r3, [r5, #972] @ 0x3cc │ │ │ │ sub r2, r2, #1 │ │ │ │ bic r3, r3, #2 │ │ │ │ cmp r2, #0 │ │ │ │ orreq r3, r3, #48 @ 0x30 │ │ │ │ str r2, [r5, #940] @ 0x3ac │ │ │ │ @@ -209472,54 +209472,54 @@ │ │ │ │ orr r4, r4, r3 │ │ │ │ beq 31feb0 │ │ │ │ ldr r1, [pc, #280] @ 32007c │ │ │ │ ldr r0, [pc, #280] @ 320080 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31feb0 │ │ │ │ ldr r3, [pc, #248] @ 320078 │ │ │ │ ldr r4, [r5, #988] @ 0x3dc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 31feb0 │ │ │ │ ldr r1, [pc, #236] @ 320084 │ │ │ │ ldr r0, [pc, #236] @ 320088 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31feb0 │ │ │ │ ldr r3, [pc, #196] @ 320078 │ │ │ │ ldr r4, [r5, #992] @ 0x3e0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 31feb0 │ │ │ │ ldr r1, [pc, #192] @ 32008c │ │ │ │ ldr r0, [pc, #192] @ 320090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31feb0 │ │ │ │ ldr r3, [pc, #144] @ 320078 │ │ │ │ ldr r4, [r5, #996] @ 0x3e4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 31feb0 │ │ │ │ ldr r1, [pc, #148] @ 320094 │ │ │ │ ldr r0, [pc, #148] @ 320098 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31feb0 │ │ │ │ ldr r4, [r5, #960] @ 0x3c0 │ │ │ │ b 31feb0 │ │ │ │ ldr r4, [r5, #964] @ 0x3c4 │ │ │ │ b 31feb0 │ │ │ │ ldr r1, [pc, #76] @ 320078 │ │ │ │ ldr r1, [ip, r1] │ │ │ │ @@ -209527,38 +209527,38 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 31feac │ │ │ │ ldr r1, [pc, #92] @ 32009c │ │ │ │ ldr r0, [pc, #92] @ 3200a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31feac │ │ │ │ ldr r1, [pc, #72] @ 3200a4 │ │ │ │ ldr r0, [pc, #72] @ 3200a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 31feac │ │ │ │ @ instruction: 0x0098afb4 │ │ │ │ - addeq fp, r0, r0, lsl lr │ │ │ │ + addeq fp, r0, r0, lsr lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq fp, r0, r4, asr sp │ │ │ │ - rsbeq pc, ip, r4, ror #12 │ │ │ │ - addeq fp, r0, r0, lsr #26 │ │ │ │ - rsbeq pc, ip, r0, asr r6 @ │ │ │ │ - addeq fp, r0, ip, ror #25 │ │ │ │ - rsbeq pc, ip, r8, lsr r6 @ │ │ │ │ - @ instruction: 0x0080bcb8 │ │ │ │ - rsbeq pc, ip, r0, lsr #12 │ │ │ │ - addeq fp, r0, r8, ror ip │ │ │ │ - rsbeq pc, ip, r4, lsl #12 │ │ │ │ - addeq fp, r0, ip, asr ip │ │ │ │ - rsbeq pc, ip, r0, asr r5 @ │ │ │ │ + addeq fp, r0, r4, ror sp │ │ │ │ + rsbeq pc, ip, r4, lsl #13 │ │ │ │ + addeq fp, r0, r0, asr #26 │ │ │ │ + rsbeq pc, ip, r0, ror r6 @ │ │ │ │ + addeq fp, r0, ip, lsl #26 │ │ │ │ + rsbeq pc, ip, r8, asr r6 @ │ │ │ │ + ldrdeq fp, [r0], r8 │ │ │ │ + rsbeq pc, ip, r0, asr #12 │ │ │ │ + umulleq fp, r0, r8, ip │ │ │ │ + rsbeq pc, ip, r4, lsr #12 │ │ │ │ + addeq fp, r0, ip, ror ip │ │ │ │ + rsbeq pc, ip, r0, ror r5 @ │ │ │ │ ldr r3, [r0, #968] @ 0x3c8 │ │ │ │ ands r3, r3, #2 │ │ │ │ ldrbne r0, [r0, #972] @ 0x3cc │ │ │ │ lsrne r0, r0, #1 │ │ │ │ andne r0, r0, #1 │ │ │ │ eorne r0, r0, #1 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -209677,15 +209677,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3202a8 │ │ │ │ ldr r1, [pc, #1132] @ 320704 │ │ │ │ ldr r0, [pc, #1132] @ 320708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ tst r5, #16 │ │ │ │ bne 320680 │ │ │ │ tst r5, #32 │ │ │ │ beq 32069c │ │ │ │ ldr r3, [pc, #1204] @ 320774 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -209702,24 +209702,24 @@ │ │ │ │ bcc 320190 │ │ │ │ ldr r3, [r4, #1000] @ 0x3e8 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 320324 │ │ │ │ add r1, pc, #976 @ 0x3d0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r5, [r4, #968] @ 0x3c8 │ │ │ │ lsr r5, r5, #16 │ │ │ │ umull r2, r3, r5, r0 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ lsr r3, r3, #20 │ │ │ │ add r1, pc, #948 @ 0x3b4 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, #10 │ │ │ │ umull r1, r2, r0, r3 │ │ │ │ str r1, [r4, #952] @ 0x3b8 │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ b 320190 │ │ │ │ ldr r3, [pc, #1064] @ 320774 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -209751,15 +209751,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3203d0 │ │ │ │ ldr r1, [pc, #856] @ 320718 │ │ │ │ ldr r0, [pc, #856] @ 32071c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ tst r5, #2 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r4, #936] @ 0x3a8 │ │ │ │ b 320190 │ │ │ │ ldr r3, [pc, #908] @ 320774 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -209835,17 +209835,17 @@ │ │ │ │ ldr r1, [pc, #576] @ 320748 │ │ │ │ ldr r0, [pc, #576] @ 32074c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r8, [r4, #980] @ 0x3d4 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r3, #16 │ │ │ │ and r8, r8, #3 │ │ │ │ movne r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ @@ -209856,15 +209856,15 @@ │ │ │ │ ldr r5, [r2] │ │ │ │ ands r2, r5, #2048 @ 0x800 │ │ │ │ moveq r5, r2 │ │ │ │ beq 320578 │ │ │ │ ldr r0, [pc, #484] @ 320750 │ │ │ │ mov r5, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, sp │ │ │ │ bl 254134 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ @@ -209901,15 +209901,15 @@ │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r7 │ │ │ │ adc r3, r3, r9 │ │ │ │ ldr r0, [r4, #944] @ 0x3b0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ ldr r1, [pc, #324] @ 320774 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 320190 │ │ │ │ ldr r0, [pc, #276] @ 320758 │ │ │ │ ldr r1, [pc, #316] @ 320784 │ │ │ │ @@ -209923,15 +209923,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 32075c │ │ │ │ ldr r0, [pc, #244] @ 320760 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r3, [pc, #236] @ 320774 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 320828 │ │ │ │ tst r5, #32 │ │ │ │ bne 3202cc │ │ │ │ @@ -209943,86 +209943,86 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3202cc │ │ │ │ ldr r1, [pc, #164] @ 320764 │ │ │ │ ldr r0, [pc, #164] @ 320768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3202cc │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d2ee4 <__bss_end__@@Base+0xfdc0a294> │ │ │ │ blcc fe9d2ee8 <__bss_end__@@Base+0xfdc0a298> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq sl, r8, ip, lsl #26 │ │ │ │ @ instruction: 0x0098acd8 │ │ │ │ - addeq fp, r0, r2, asr #22 │ │ │ │ + addeq fp, r0, r2, ror #22 │ │ │ │ addseq sl, r8, ip, lsl #25 │ │ │ │ addseq sl, r8, r0, asr #24 │ │ │ │ addseq sl, r8, ip, lsl #24 │ │ │ │ @ instruction: 0x0098abd4 │ │ │ │ - addeq fp, r0, r0, lsr #20 │ │ │ │ - rsbeq pc, ip, r4, asr #7 │ │ │ │ + addeq fp, r0, r0, asr #20 │ │ │ │ + rsbeq pc, ip, r4, ror #7 │ │ │ │ addseq sl, r8, r4, asr #21 │ │ │ │ - addeq fp, r0, r4, lsr r9 │ │ │ │ - rsbeq pc, ip, ip, asr #7 │ │ │ │ - strdeq fp, [r0], r8 │ │ │ │ - rsbeq pc, ip, r8, lsl #4 │ │ │ │ + addeq fp, r0, r4, asr r9 │ │ │ │ + rsbeq pc, ip, ip, ror #7 │ │ │ │ + addeq fp, r0, r8, lsl r9 │ │ │ │ + rsbeq pc, ip, r8, lsr #4 │ │ │ │ addseq sl, r8, r8, lsr #20 │ │ │ │ - umulleq fp, r0, r8, r8 │ │ │ │ - rsbeq pc, ip, r0, lsl #7 │ │ │ │ + @ instruction: 0x0080b8b8 │ │ │ │ + rsbeq pc, ip, r0, lsr #7 │ │ │ │ @ instruction: 0x0098a9d8 │ │ │ │ - addeq fp, r0, r8, asr #16 │ │ │ │ - rsbeq pc, ip, r8, ror r1 @ │ │ │ │ + addeq fp, r0, r8, ror #16 │ │ │ │ + @ instruction: 0x006cf198 │ │ │ │ addseq sl, r8, ip, lsl #19 │ │ │ │ - strdeq fp, [r0], ip │ │ │ │ - rsbeq pc, ip, r4, lsl #6 │ │ │ │ + addeq fp, r0, ip, lsl r8 │ │ │ │ + rsbeq pc, ip, r4, lsr #6 │ │ │ │ addseq sl, r8, r0, asr #18 │ │ │ │ - @ instruction: 0x0080b7b0 │ │ │ │ - rsbeq pc, ip, r4, ror #4 │ │ │ │ - rsbeq pc, ip, ip, lsl r2 @ │ │ │ │ + ldrdeq fp, [r0], r0 │ │ │ │ + rsbeq pc, ip, r4, lsl #5 │ │ │ │ + rsbeq pc, ip, ip, lsr r2 @ │ │ │ │ addseq sl, r8, r4, asr #16 │ │ │ │ addseq sl, r8, r0, ror #15 │ │ │ │ - addeq fp, r0, r0, asr r6 │ │ │ │ - ldrdeq lr, [ip], #-252 @ 0xffffff04 @ │ │ │ │ - strdeq fp, [r0], r8 │ │ │ │ - rsbeq pc, ip, r0, lsl r0 @ │ │ │ │ - addeq fp, r0, r0, lsl r5 │ │ │ │ - rsbeq lr, ip, r4, asr pc │ │ │ │ + addeq fp, r0, r0, ror r6 │ │ │ │ + strdeq lr, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + addeq fp, r0, r8, lsl r6 │ │ │ │ + rsbeq pc, ip, r0, lsr r0 @ │ │ │ │ + addeq fp, r0, r0, lsr r5 │ │ │ │ + rsbeq lr, ip, r4, ror pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrdeq fp, [r0], ip │ │ │ │ - rsbeq lr, ip, ip, asr #30 │ │ │ │ + strdeq fp, [r0], ip │ │ │ │ + rsbeq lr, ip, ip, ror #30 │ │ │ │ addseq sl, r8, ip, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq fp, r0, ip, r4 │ │ │ │ - rsbeq lr, ip, r4, lsl #28 │ │ │ │ - addeq fp, r0, r8, lsl #9 │ │ │ │ - rsbeq lr, ip, r0, asr lr │ │ │ │ - addeq fp, r0, ip, ror #8 │ │ │ │ - rsbeq lr, ip, ip, asr lr │ │ │ │ + @ instruction: 0x0080b4bc │ │ │ │ + rsbeq lr, ip, r4, lsr #28 │ │ │ │ + addeq fp, r0, r8, lsr #9 │ │ │ │ + rsbeq lr, ip, r0, ror lr │ │ │ │ + addeq fp, r0, ip, lsl #9 │ │ │ │ + rsbeq lr, ip, ip, ror lr │ │ │ │ ldr r1, [pc, #-60] @ 32076c │ │ │ │ ldr r0, [pc, #-60] @ 320770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ tst r5, #768 @ 0x300 │ │ │ │ beq 3202e8 │ │ │ │ ldr r3, [pc, #-84] @ 320774 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3202e8 │ │ │ │ ldr r1, [pc, #-100] @ 320778 │ │ │ │ ldr r0, [pc, #-100] @ 32077c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3202e8 │ │ │ │ ldr r2, [pc, #-120] @ 320780 │ │ │ │ ldr r3, [pc, #-120] @ 320784 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -210035,22 +210035,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ b 320510 │ │ │ │ ldr r1, [pc, #-160] @ 320790 │ │ │ │ ldr r0, [pc, #-160] @ 320794 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3202b0 │ │ │ │ ldr r1, [pc, #-180] @ 320798 │ │ │ │ ldr r0, [pc, #-180] @ 32079c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 32069c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #128] @ 3208f8 │ │ │ │ ldr r2, [pc, #128] @ 3208fc │ │ │ │ @@ -210058,15 +210058,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov ip, #60 @ 0x3c │ │ │ │ str r2, [r0, #960] @ 0x3c0 │ │ │ │ str r2, [r0, #964] @ 0x3c4 │ │ │ │ str r2, [r0, #968] @ 0x3c8 │ │ │ │ @@ -210082,17 +210082,17 @@ │ │ │ │ ldr r4, [pc, #32] @ 320904 │ │ │ │ add r3, r0, #960 @ 0x3c0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3, #-8] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 31fb00 │ │ │ │ - addeq fp, r0, ip, lsr r4 │ │ │ │ - rsbeq lr, ip, r0, asr pc │ │ │ │ - rsbeq lr, ip, ip, ror #30 │ │ │ │ + addeq fp, r0, ip, asr r4 │ │ │ │ + rsbeq lr, ip, r0, ror pc │ │ │ │ + rsbeq lr, ip, ip, lsl #31 │ │ │ │ andeq sl, r0, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 3209c8 │ │ │ │ ldr r2, [pc, #168] @ 3209cc │ │ │ │ @@ -210100,51 +210100,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ ldr ip, [pc, #120] @ 3209d4 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ ldr r2, [pc, #88] @ 3209d8 │ │ │ │ ldr r1, [pc, #88] @ 3209dc │ │ │ │ mov r3, #1 │ │ │ │ str r6, [r4, #944] @ 0x3b0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, r4, #1004 @ 0x3ec │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq fp, r0, r4, r3 │ │ │ │ - rsbeq lr, ip, r8, lsr #29 │ │ │ │ - rsbeq lr, ip, r4, asr #29 │ │ │ │ + @ instruction: 0x0080b3b4 │ │ │ │ + rsbeq lr, ip, r8, asr #29 │ │ │ │ + rsbeq lr, ip, r4, ror #29 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ @ instruction: 0xfffff714 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -210156,122 +210156,122 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #336] @ 320b7c │ │ │ │ ldr r1, [pc, #336] @ 320b80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr sl, [pc, #324] @ 320b84 │ │ │ │ ldr r7, [pc, #324] @ 320b88 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #296] @ 320b8c │ │ │ │ ldr r1, [pc, #296] @ 320b90 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7550d8 │ │ │ │ + bl 7550f8 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r9, r5, #1040 @ 0x410 │ │ │ │ add fp, r5, #752 @ 0x2f0 │ │ │ │ str r0, [r5, #1000] @ 0x3e8 │ │ │ │ - bl 754754 │ │ │ │ + bl 754774 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ add r1, r1, #12 │ │ │ │ bl 33fdb0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r9 │ │ │ │ bl 33fdb0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r9, #4 │ │ │ │ bl 33fdb0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r9, #8 │ │ │ │ bl 33fdb0 │ │ │ │ ldr r2, [pc, #112] @ 320b94 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 33feb0 │ │ │ │ - addeq fp, r0, r0, asr #5 │ │ │ │ - strdeq lr, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq lr, ip, r8, asr #27 │ │ │ │ - rsbeq r9, fp, ip, lsl #21 │ │ │ │ - ldrsbeq r1, [r0], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq ip, ip, r4, asr ip │ │ │ │ - rsbeq ip, ip, r8, ror #24 │ │ │ │ + addeq fp, r0, r0, ror #5 │ │ │ │ + rsbeq lr, ip, r8, lsl lr │ │ │ │ + rsbeq lr, ip, r8, ror #27 │ │ │ │ + rsbeq r9, fp, ip, lsr #21 │ │ │ │ + ldrsheq r1, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq ip, ip, r4, ror ip │ │ │ │ + rsbeq ip, ip, r8, lsl #25 │ │ │ │ @ instruction: 0xffffefe0 │ │ │ │ - rsbeq lr, ip, r0, lsr #27 │ │ │ │ + rsbeq lr, ip, r0, asr #27 │ │ │ │ addeq sp, sl, r0, asr #23 │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 320bbc │ │ │ │ ldr r3, [pc, #32] @ 320bcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umulleq fp, r0, r8, r1 │ │ │ │ + @ instruction: 0x0080b1b8 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -210279,15 +210279,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 320c10 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq sp, sl, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 320ca0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -210297,15 +210297,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -210315,18 +210315,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 320c94 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 75394c │ │ │ │ - addeq fp, r0, ip, lsl #2 │ │ │ │ - rsbeq lr, ip, r4, lsl #25 │ │ │ │ - @ instruction: 0x006cec9c │ │ │ │ + b 75396c │ │ │ │ + addeq fp, r0, ip, lsr #2 │ │ │ │ + rsbeq lr, ip, r4, lsr #25 │ │ │ │ + strheq lr, [ip], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 320f18 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 320f1c │ │ │ │ @@ -210334,15 +210334,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 320f24 │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -210384,15 +210384,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 320ee0 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8afb10 │ │ │ │ + bl 8afb30 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 320de4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -210465,27 +210465,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 320dd0 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8afb10 │ │ │ │ + bl 8afb30 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 320de4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 320dd0 │ │ │ │ - addeq fp, r0, r4, ror r0 │ │ │ │ - rsbeq lr, ip, r0, lsl ip │ │ │ │ + umulleq fp, r0, r4, r0 │ │ │ │ rsbeq lr, ip, r0, lsr ip │ │ │ │ - addeq fp, r0, ip │ │ │ │ + rsbeq lr, ip, r0, asr ip │ │ │ │ + addeq fp, r0, ip, lsr #32 │ │ │ │ bge fedcb9dc <__bss_end__@@Base+0xfe002d8c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -210555,17 +210555,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 321068 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bge fedcbb0c <__bss_end__@@Base+0xfe002ebc> │ │ │ │ - addeq sl, r0, r0, lsl #26 │ │ │ │ - rsbeq lr, ip, r8, lsr #17 │ │ │ │ + addeq sl, r0, r0, lsr #26 │ │ │ │ rsbeq lr, ip, r8, asr #17 │ │ │ │ + rsbeq lr, ip, r8, ror #17 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 3211b8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -210574,25 +210574,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 3211bc │ │ │ │ ldr r1, [pc, #292] @ 3211c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #272] @ 3211c4 │ │ │ │ ldr r1, [pc, #272] @ 3211c8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #240] @ 3211cc │ │ │ │ ldr r1, [pc, #240] @ 3211d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 3211d4 │ │ │ │ @@ -210629,44 +210629,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #112] @ 321200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0080acbc │ │ │ │ - rsbeq r9, fp, r0, lsr #8 │ │ │ │ - rsbseq r1, r0, r0, ror #12 │ │ │ │ - rsbeq lr, ip, ip, lsl #16 │ │ │ │ - rsbeq lr, ip, r4, lsr #16 │ │ │ │ + ldrdeq sl, [r0], ip │ │ │ │ + rsbeq r9, fp, r0, asr #8 │ │ │ │ + rsbseq r1, r0, r0, lsl #13 │ │ │ │ + rsbeq lr, ip, ip, lsr #16 │ │ │ │ + rsbeq lr, ip, r4, asr #16 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq lr, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq lr, [ip], #-112 @ 0xffffff90 @ │ │ │ │ addseq r5, r6, r8, lsl #1 │ │ │ │ strdeq sp, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 321324 │ │ │ │ @@ -210752,28 +210752,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sl, r0, ip, ror #19 │ │ │ │ - rsbeq lr, ip, r0, lsr #11 │ │ │ │ - rsbeq lr, ip, ip, lsl #11 │ │ │ │ + addeq sl, r0, ip, lsl #20 │ │ │ │ + rsbeq lr, ip, r0, asr #11 │ │ │ │ + rsbeq lr, ip, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 321414 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -210782,28 +210782,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sl, r0, r4, ror r9 │ │ │ │ - rsbeq lr, ip, r8, lsr #10 │ │ │ │ - rsbeq lr, ip, r4, lsl r5 │ │ │ │ + umulleq sl, r0, r4, r9 │ │ │ │ + rsbeq lr, ip, r8, asr #10 │ │ │ │ + rsbeq lr, ip, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3214b4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 3214b8 │ │ │ │ @@ -210811,15 +210811,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 321488 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -210833,32 +210833,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sl, r0, r0, lsl #18 │ │ │ │ - rsbeq lr, ip, r4, lsr #9 │ │ │ │ - strheq lr, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq sl, r0, r0, lsr #18 │ │ │ │ + rsbeq lr, ip, r4, asr #9 │ │ │ │ + ldrdeq lr, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 32159c │ │ │ │ ldr r2, [pc, #196] @ 3215a0 │ │ │ │ ldr r1, [pc, #196] @ 3215a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r9, [pc, #164] @ 3215a8 │ │ │ │ ldr r8, [pc, #164] @ 3215ac │ │ │ │ ldr r7, [pc, #164] @ 3215b0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -210866,42 +210866,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 321530 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 32157c │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 8afd4c │ │ │ │ + bl 8afd6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 321524 │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ cmp r4, r6 │ │ │ │ bne 321530 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq sl, r0, r4, ror #16 │ │ │ │ - rsbeq lr, ip, r8, lsl #8 │ │ │ │ - rsbeq lr, ip, ip, lsl r4 │ │ │ │ + addeq sl, r0, r4, lsl #17 │ │ │ │ + rsbeq lr, ip, r8, lsr #8 │ │ │ │ + rsbeq lr, ip, ip, lsr r4 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -210920,15 +210920,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 3218e0 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 3218e4 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -210949,15 +210949,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 321780 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 8af588 │ │ │ │ + bl 8af5a8 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 3217d4 │ │ │ │ mov r5, r1 │ │ │ │ b 3217cc │ │ │ │ tst r5, #1 │ │ │ │ @@ -211096,21 +211096,21 @@ │ │ │ │ b 32181c │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 32181c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq sl, r0, r0, ror r7 │ │ │ │ + umulleq sl, r0, r0, r7 │ │ │ │ addseq r9, r8, r4, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq lr, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq lr, ip, r8, ror #5 │ │ │ │ - strdeq sl, [r0], pc @ │ │ │ │ - addeq sl, r0, lr, ror #11 │ │ │ │ + rsbeq lr, ip, ip, lsl r3 │ │ │ │ + rsbeq lr, ip, r8, lsl #6 │ │ │ │ + addeq sl, r0, pc, lsl r7 │ │ │ │ + addeq sl, r0, lr, lsl #12 │ │ │ │ umullseq r9, r8, ip, r6 │ │ │ │ addseq r9, r8, r8, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 321934 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -211150,32 +211150,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 9b47d0 │ │ │ │ + b 9b47f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 99a328 │ │ │ │ + bl 99a348 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 99a328 │ │ │ │ + bl 99a348 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -211186,60 +211186,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 321a3c │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ tst r1, #1 │ │ │ │ bne 321a6c │ │ │ │ tst r1, #2 │ │ │ │ beq 321ac8 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 321ac8 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 321a8c │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 321a44 │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 321ab4 │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 321a44 │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ tst r1, #8 │ │ │ │ beq 321adc │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 321a2c │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 321bc4 │ │ │ │ @@ -211251,30 +211251,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8af7cc │ │ │ │ + bl 8af7ec │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 8af7cc │ │ │ │ + bl 8af7ec │ │ │ │ ldr r2, [pc, #72] @ 321bcc │ │ │ │ ldr r3, [pc, #64] @ 321bc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -211323,47 +211323,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 321d38 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 9d8a5c │ │ │ │ + bl 9d8a7c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d8a64 │ │ │ │ + bl 9d8a84 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d8ca8 │ │ │ │ + bl 9d8cc8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9d8f3c │ │ │ │ + bl 9d8f5c │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 321e14 │ │ │ │ - bl 9d8ca8 │ │ │ │ + bl 9d8cc8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d9268 │ │ │ │ + bl 9d9288 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 9d8a64 │ │ │ │ + bl 9d8a84 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d8b10 │ │ │ │ - bl 9d9268 │ │ │ │ + bl 9d8b30 │ │ │ │ + bl 9d9288 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8af7cc │ │ │ │ + bl 8af7ec │ │ │ │ ldr r3, [pc, #304] @ 321e18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 321d50 │ │ │ │ ldr r2, [pc, #288] @ 321e1c │ │ │ │ ldr r3, [pc, #268] @ 321e0c │ │ │ │ @@ -211406,51 +211406,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 321e34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 321cf4 │ │ │ │ ldr r0, [pc, #80] @ 321e38 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 321cf4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r8, ip, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r8, r4, lsr #4 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r8, r8, lsr #2 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r3, r0, r8, ror #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, ip, r8, ror #24 │ │ │ │ - rsbeq sp, ip, r4, lsr #25 │ │ │ │ + rsbeq sp, ip, r8, lsl #25 │ │ │ │ + rsbeq sp, ip, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 321f84 │ │ │ │ ldr r2, [pc, #304] @ 321f88 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -211459,19 +211459,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8af7cc │ │ │ │ + bl 8af7ec │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 321f0c │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -211517,29 +211517,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 321ef4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #32] @ 321f90 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ b 321f0c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00988fd0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r8, r0, lsl pc │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 321fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ @ instruction: 0x008ac8bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -211557,29 +211557,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 999dac │ │ │ │ + bl 999dcc │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 999dac │ │ │ │ + bl 999dcc │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, r4 │ │ │ │ bl 321e3c │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -211613,21 +211613,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 321bd0 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af7cc │ │ │ │ + bl 8af7ec │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 321e3c │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -211649,15 +211649,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 2539a8 │ │ │ │ ldr r2, [pc, #80] @ 3221b8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b0434 │ │ │ │ + bl 8b0454 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -211680,32 +211680,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 322234 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr lr, [pc, #60] @ 322238 │ │ │ │ ldr ip, [pc, #60] @ 32223c │ │ │ │ ldr r1, [pc, #60] @ 322240 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f728 │ │ │ │ - addeq r9, r0, ip, asr #23 │ │ │ │ - ldrdeq r8, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r0, r0, r8, lsl r5 │ │ │ │ + b 74f748 │ │ │ │ + addeq r9, r0, ip, ror #23 │ │ │ │ + strdeq r8, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r0, r0, r8, lsr r5 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ @ instruction: 0x009644f4 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 32227c │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -211740,26 +211740,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a338 │ │ │ │ + bl 99a358 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 322308 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 321a04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e14 │ │ │ │ + bl 999e34 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 3222f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 322424 │ │ │ │ @@ -211768,40 +211768,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ ldr ip, [pc, #196] @ 322430 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ ldr r1, [pc, #152] @ 322434 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ ldr r0, [pc, #120] @ 322438 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 33eeb4 │ │ │ │ ldr r0, [pc, #104] @ 32243c │ │ │ │ ldr r3, [pc, #104] @ 322440 │ │ │ │ @@ -211810,28 +211810,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 999dc4 │ │ │ │ + bl 999de4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 999dc4 │ │ │ │ + bl 999de4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 321fa4 │ │ │ │ - addeq r9, r0, r4, ror sl │ │ │ │ - rsbeq sp, ip, r4, asr #15 │ │ │ │ - rsbseq r5, r2, r0, lsr r0 │ │ │ │ + umulleq r9, r0, r4, sl │ │ │ │ + rsbeq sp, ip, r4, ror #15 │ │ │ │ + rsbseq r5, r2, r0, asr r0 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -211845,46 +211845,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 8b02f8 │ │ │ │ + bl 8b0318 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3224b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 3224d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 999e0c │ │ │ │ + bl 999e2c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 999e0c │ │ │ │ + bl 999e2c │ │ │ │ ldr r0, [pc, #28] @ 322504 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 33f074 │ │ │ │ - addeq r9, r0, r0, asr #18 │ │ │ │ - @ instruction: 0x006cd694 │ │ │ │ - rsbseq r4, r2, r0, lsl #30 │ │ │ │ + addeq r9, r0, r0, ror #18 │ │ │ │ + strheq sp, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r4, r2, r0, lsr #30 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -211902,41 +211902,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 3225b4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 321a04 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 322554 │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 99a338 │ │ │ │ + bl 99a358 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3225a0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999e14 │ │ │ │ + bl 999e34 │ │ │ │ b 3225ac │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -211987,15 +211987,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 32264c │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af56c │ │ │ │ + bl 8af58c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3226e0 │ │ │ │ cmn r0, #1 │ │ │ │ bne 32265c │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -212007,15 +212007,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3227f8 │ │ │ │ ldr r2, [pc, #356] @ 322864 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b0434 │ │ │ │ + bl 8b0454 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 32265c │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -212023,19 +212023,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a328 │ │ │ │ + bl 99a348 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3227d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999f90 │ │ │ │ + bl 999fb0 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 322690 │ │ │ │ tst r3, #32 │ │ │ │ @@ -212045,15 +212045,15 @@ │ │ │ │ bne 3226a0 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 321a04 │ │ │ │ b 3226a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -212094,26 +212094,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - addeq r9, r0, r8, asr #11 │ │ │ │ - rsbeq sp, ip, r0, asr #6 │ │ │ │ - rsbeq sp, ip, r8, lsl #7 │ │ │ │ - addeq r9, r0, r4, lsr #11 │ │ │ │ - rsbeq sp, ip, ip, lsl r3 │ │ │ │ - rsbeq sp, ip, r4, lsl #7 │ │ │ │ - addeq r9, r0, r0, lsl #11 │ │ │ │ - strdeq sp, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq sp, ip, r4, lsr #6 │ │ │ │ - addeq r9, r0, ip, asr r5 │ │ │ │ - ldrdeq sp, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq sp, ip, r4, ror #5 │ │ │ │ + addeq r9, r0, r8, ror #11 │ │ │ │ + rsbeq sp, ip, r0, ror #6 │ │ │ │ + rsbeq sp, ip, r8, lsr #7 │ │ │ │ + addeq r9, r0, r4, asr #11 │ │ │ │ + rsbeq sp, ip, ip, lsr r3 │ │ │ │ + rsbeq sp, ip, r4, lsr #7 │ │ │ │ + addeq r9, r0, r0, lsr #11 │ │ │ │ + rsbeq sp, ip, r8, lsl r3 │ │ │ │ + rsbeq sp, ip, r4, asr #6 │ │ │ │ + addeq r9, r0, ip, ror r5 │ │ │ │ + strdeq sp, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq sp, ip, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -212154,15 +212154,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 322a44 │ │ │ │ ldr r2, [pc, #284] @ 322a68 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8b0434 │ │ │ │ + bl 8b0454 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -212191,29 +212191,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 322960 │ │ │ │ ldr r0, [pc, #128] @ 322a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 322a28 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 3229b8 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 3229b8 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 3229b8 │ │ │ │ ldr r0, [pc, #76] @ 322a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -212223,19 +212223,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 322a80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strdeq sp, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sp, ip, r4, lsl #3 │ │ │ │ - addeq r9, r0, r8, asr r3 │ │ │ │ - rsbeq sp, ip, ip, asr #1 │ │ │ │ - rsbeq sp, ip, r4, lsr r1 │ │ │ │ + rsbeq sp, ip, ip, lsl r2 │ │ │ │ + rsbeq sp, ip, r4, lsr #3 │ │ │ │ + addeq r9, r0, r8, ror r3 │ │ │ │ + rsbeq sp, ip, ip, ror #1 │ │ │ │ + rsbeq sp, ip, r4, asr r1 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -212386,15 +212386,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 322b40 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 8af7cc │ │ │ │ + bl 8af7ec │ │ │ │ b 322b40 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 322b40 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -212404,15 +212404,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 322b40 │ │ │ │ mov r0, r6 │ │ │ │ bl 321af0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #756] @ 323040 │ │ │ │ ldr r3, [pc, #724] @ 323024 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -212421,24 +212421,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 999dac │ │ │ │ + bl 999dcc │ │ │ │ b 322c34 │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 322f0c │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -212484,22 +212484,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 323054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 322b0c │ │ │ │ cmp r4, #0 │ │ │ │ bne 322bd8 │ │ │ │ tst r3, #15 │ │ │ │ beq 322b40 │ │ │ │ b 322be8 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -212517,15 +212517,15 @@ │ │ │ │ b 322c88 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 999dac │ │ │ │ + bl 999dcc │ │ │ │ b 322c3c │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 323058 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -212554,68 +212554,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 322f44 │ │ │ │ b 322c0c │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a338 │ │ │ │ + bl 99a358 │ │ │ │ cmp r0, #0 │ │ │ │ bne 322ff0 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 999e14 │ │ │ │ + bl 999e34 │ │ │ │ b 322dcc │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 322be8 │ │ │ │ b 322bd4 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 322c88 │ │ │ │ ldr r0, [pc, #128] @ 323060 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 322b0c │ │ │ │ mov r0, r4 │ │ │ │ - bl 999f90 │ │ │ │ + bl 999fb0 │ │ │ │ b 322fa4 │ │ │ │ ldr r3, [pc, #96] @ 323064 │ │ │ │ ldr r1, [pc, #96] @ 323068 │ │ │ │ ldr r0, [pc, #96] @ 32306c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 323070 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r8, r8, r8, ror r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r8, ip, lsr r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r9, r0, r4, ror r2 │ │ │ │ + umulleq r9, r0, r4, r2 │ │ │ │ @ instruction: 0x009882dc │ │ │ │ addseq r8, r8, r4, lsr r2 │ │ │ │ umullseq r8, r8, r4, r1 @ │ │ │ │ ldrsbeq r8, [r8], r8 @ │ │ │ │ addseq r8, r8, r8, lsr #32 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, ip, r4, lsr #27 │ │ │ │ + rsbeq ip, ip, r4, asr #27 │ │ │ │ @ instruction: 0x00987efc │ │ │ │ @ instruction: 0x00987eb4 │ │ │ │ - @ instruction: 0x006ccc94 │ │ │ │ - addeq r8, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, ip, r4, lsl fp │ │ │ │ - rsbeq ip, ip, r0, lsl ip │ │ │ │ + strheq ip, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + addeq r8, r0, r0, asr #27 │ │ │ │ + rsbeq ip, ip, r4, lsr fp │ │ │ │ + rsbeq ip, ip, r0, lsr ip │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -212732,15 +212732,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 321a04 │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 323114 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 8afb10 │ │ │ │ + bl 8afb30 │ │ │ │ b 323114 │ │ │ │ ldr r3, [pc, #412] @ 32340c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323128 │ │ │ │ ldr r3, [pc, #396] @ 323410 │ │ │ │ @@ -212756,22 +212756,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 323418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 323128 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 323314 │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -212785,15 +212785,15 @@ │ │ │ │ bl 321e3c │ │ │ │ b 3232f0 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 323114 │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99a328 │ │ │ │ + bl 99a348 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 3233b8 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 323384 │ │ │ │ @@ -212803,31 +212803,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 323248 │ │ │ │ ldr r0, [pc, #168] @ 32341c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 323128 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ b 323360 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999f90 │ │ │ │ + bl 999fb0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 323348 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 323420 │ │ │ │ ldr r1, [pc, #72] @ 323424 │ │ │ │ ldr r0, [pc, #72] @ 323428 │ │ │ │ @@ -212836,50 +212836,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r7, r8, r8, lsl #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r8, r0, asr sp │ │ │ │ - addeq r8, r0, fp, lsr #25 │ │ │ │ + addeq r8, r0, fp, asr #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x00987cf4 │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, ip, r8, asr #19 │ │ │ │ - rsbeq ip, ip, r4, ror #18 │ │ │ │ - addeq r8, r0, ip, asr #19 │ │ │ │ - rsbeq ip, ip, r0, asr #14 │ │ │ │ - rsbeq ip, ip, ip, lsr r8 │ │ │ │ + rsbeq ip, ip, r8, ror #19 │ │ │ │ + rsbeq ip, ip, r4, lsl #19 │ │ │ │ + addeq r8, r0, ip, ror #19 │ │ │ │ + rsbeq ip, ip, r0, ror #14 │ │ │ │ + rsbeq ip, ip, ip, asr r8 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 323440 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574f8 │ │ │ │ + b 757518 │ │ │ │ addeq fp, sl, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3234cc │ │ │ │ ldr r2, [pc, #112] @ 3234d0 │ │ │ │ ldr r1, [pc, #112] @ 3234d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #84] @ 3234d8 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #68] @ 3234dc │ │ │ │ ldr r2, [pc, #68] @ 3234e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -212887,17 +212887,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x008089bc │ │ │ │ - rsbeq r7, fp, r8, asr #32 │ │ │ │ - rsbeq pc, pc, ip, lsl #5 │ │ │ │ + ldrdeq r8, [r0], ip │ │ │ │ + rsbeq r7, fp, r8, rrx │ │ │ │ + rsbeq pc, pc, ip, lsr #5 │ │ │ │ addseq r3, r6, ip, lsr #18 │ │ │ │ addeq fp, sl, r0, ror #11 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212909,15 +212909,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 323574 │ │ │ │ ldr r1, [pc, #96] @ 323578 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #76] @ 32357c │ │ │ │ ldr r2, [pc, #76] @ 323580 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -212928,17 +212928,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - addeq r8, r0, r4, lsr #18 │ │ │ │ - rsbeq ip, ip, ip, lsr #18 │ │ │ │ - rsbeq ip, ip, r4, asr #18 │ │ │ │ + addeq r8, r0, r4, asr #18 │ │ │ │ + rsbeq ip, ip, ip, asr #18 │ │ │ │ + rsbeq ip, ip, r4, ror #18 │ │ │ │ @ instruction: 0x009878f4 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 323624 │ │ │ │ @@ -212950,15 +212950,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 323628 │ │ │ │ ldr r1, [pc, #116] @ 32362c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #92] @ 323630 │ │ │ │ ldr r2, [pc, #92] @ 323634 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -212973,17 +212973,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - addeq r8, r0, r4, lsl #17 │ │ │ │ - rsbeq ip, ip, ip, lsl #17 │ │ │ │ - rsbeq ip, ip, r8, lsr #17 │ │ │ │ + addeq r8, r0, r4, lsr #17 │ │ │ │ + rsbeq ip, ip, ip, lsr #17 │ │ │ │ + rsbeq ip, ip, r8, asr #17 │ │ │ │ addseq r7, r8, r0, asr r8 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 3236cc │ │ │ │ @@ -212993,42 +212993,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 3236d0 │ │ │ │ ldr r1, [pc, #108] @ 3236d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #88] @ 3236d8 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75b42c │ │ │ │ + bl 75b44c │ │ │ │ ldr r2, [pc, #56] @ 3236dc │ │ │ │ ldr r1, [pc, #56] @ 3236e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f96c │ │ │ │ - ldrdeq r8, [r0], r0 │ │ │ │ - rsbeq ip, ip, r0, ror #15 │ │ │ │ - strdeq ip, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsheq r3, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r6, fp, r4, lsl lr │ │ │ │ - rsbeq pc, pc, r8, asr r0 @ │ │ │ │ + b 74f98c │ │ │ │ + strdeq r8, [r0], r0 │ │ │ │ + rsbeq ip, ip, r0, lsl #16 │ │ │ │ + rsbeq ip, ip, r8, lsl r8 │ │ │ │ + rsbseq r3, r2, r8, lsl sp │ │ │ │ + rsbeq r6, fp, r4, lsr lr │ │ │ │ + rsbeq pc, pc, r8, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 323830 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -213037,28 +213037,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #268] @ 32383c │ │ │ │ ldr r1, [pc, #268] @ 323840 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750e08 │ │ │ │ + bl 750e28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 323784 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -213085,42 +213085,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r6 │ │ │ │ bl 33feb0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33fdb0 │ │ │ │ - addeq r8, r0, r4, lsr #14 │ │ │ │ - rsbeq ip, ip, r4, lsr r7 │ │ │ │ - rsbeq ip, ip, r0, asr r7 │ │ │ │ - rsbeq r6, fp, r4, lsl #27 │ │ │ │ - rsbeq lr, pc, r8, asr #31 │ │ │ │ + addeq r8, r0, r4, asr #14 │ │ │ │ + rsbeq ip, ip, r4, asr r7 │ │ │ │ + rsbeq ip, ip, r0, ror r7 │ │ │ │ + rsbeq r6, fp, r4, lsr #27 │ │ │ │ + rsbeq lr, pc, r8, ror #31 │ │ │ │ addeq fp, sl, ip, ror #5 │ │ │ │ - ldrheq r3, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r9, ip, r4, asr #29 │ │ │ │ - ldrdeq r9, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + ldrsbeq r3, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r9, ip, r4, ror #29 │ │ │ │ + strdeq r9, [ip], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 00323854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 323a4c │ │ │ │ @@ -213128,143 +213128,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 323a50 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r2, [pc, #448] @ 323a54 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #424] @ 323a58 │ │ │ │ ldr r6, [pc, #424] @ 323a5c │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 323a60 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 323a64 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ef54 │ │ │ │ + bl 74ef74 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #340] @ 323a68 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f004 │ │ │ │ + bl 74f024 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #304] @ 323a6c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 33ea5c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 750d90 │ │ │ │ + bl 750db0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #232] @ 323a70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 323a74 │ │ │ │ ldr r6, [pc, #228] @ 323a78 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ef54 │ │ │ │ + bl 74ef74 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #184] @ 323a7c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 340368 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 33faf0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #0 │ │ │ │ bl 33ff34 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq ip, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - umulleq r8, r0, ip, r5 │ │ │ │ - rsbeq ip, ip, r8, lsr #11 │ │ │ │ - rsbeq r6, fp, r4, lsl #24 │ │ │ │ - rsbeq lr, pc, r8, asr #28 │ │ │ │ + rsbeq ip, ip, r8, lsl r6 │ │ │ │ + @ instruction: 0x008085bc │ │ │ │ + rsbeq ip, ip, r8, asr #11 │ │ │ │ + rsbeq r6, fp, r4, lsr #24 │ │ │ │ + rsbeq lr, pc, r8, ror #28 │ │ │ │ addseq r7, r8, r0, asr r5 │ │ │ │ - rsbeq ip, ip, r4, lsl #11 │ │ │ │ - strdeq ip, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r9, r5, r0, lsl #15 │ │ │ │ - rsbeq r9, ip, r4, lsl #26 │ │ │ │ - rsbeq sp, ip, r0, lsr r9 │ │ │ │ - rsbeq r9, ip, r8, lsl sp │ │ │ │ + rsbeq ip, ip, r4, lsr #11 │ │ │ │ + rsbeq ip, ip, r0, lsl r4 │ │ │ │ + rsbseq r9, r5, r0, lsr #15 │ │ │ │ + rsbeq r9, ip, r4, lsr #26 │ │ │ │ + rsbeq sp, ip, r0, asr r9 │ │ │ │ + rsbeq r9, ip, r8, lsr sp │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ ldr r0, [pc, #4] @ 323a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq fp, sl, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 323b8c │ │ │ │ @@ -213275,18 +213275,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750e08 │ │ │ │ + bl 750e28 │ │ │ │ ldr r7, [pc, #172] @ 323b98 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 323b14 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -213313,27 +213313,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 41d2c4 │ │ │ │ - umulleq r8, r0, ip, r3 │ │ │ │ - strdeq r6, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq lr, pc, r8, lsr ip @ │ │ │ │ + @ instruction: 0x008083bc │ │ │ │ + rsbeq r6, fp, r8, lsl sl │ │ │ │ + rsbeq lr, pc, r8, asr ip @ │ │ │ │ addseq r7, r8, ip, lsr r3 │ │ │ │ - rsbseq r3, r2, ip, lsr r8 │ │ │ │ + rsbseq r3, r2, ip, asr r8 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 323c88 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -213342,25 +213342,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 323c8c │ │ │ │ ldr r1, [pc, #188] @ 323c90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #168] @ 323c94 │ │ │ │ ldr r1, [pc, #168] @ 323c98 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #136] @ 323c9c │ │ │ │ ldr r3, [pc, #136] @ 323ca0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -213372,31 +213372,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 323cac │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r8, r0, r8, r2 │ │ │ │ - rsbeq r6, fp, r8, ror #17 │ │ │ │ - rsbeq lr, pc, r8, lsr #22 │ │ │ │ - strheq r6, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq pc, fp, ip, lsl #27 │ │ │ │ + @ instruction: 0x008082b8 │ │ │ │ + rsbeq r6, fp, r8, lsl #18 │ │ │ │ + rsbeq lr, pc, r8, asr #22 │ │ │ │ + ldrdeq r6, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq pc, fp, ip, lsr #27 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ addeq sl, sl, r8, asr pc │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ addseq r3, r6, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -213409,23 +213409,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750f6c │ │ │ │ + bl 757b9c │ │ │ │ + bl 750f8c │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753c54 │ │ │ │ - addeq r8, r0, r4, lsl #3 │ │ │ │ - rsbeq r6, fp, r0, ror #15 │ │ │ │ - rsbeq lr, pc, r4, lsr #20 │ │ │ │ + b 753c74 │ │ │ │ + addeq r8, r0, r4, lsr #3 │ │ │ │ + rsbeq r6, fp, r0, lsl #16 │ │ │ │ + rsbeq lr, pc, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 323da0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -213433,52 +213433,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 323da4 │ │ │ │ ldr r1, [pc, #104] @ 323da8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #84] @ 323dac │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b42c │ │ │ │ + bl 75b44c │ │ │ │ ldr r2, [pc, #56] @ 323db0 │ │ │ │ ldr r1, [pc, #56] @ 323db4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f96c │ │ │ │ - addeq r8, r0, ip, lsr #2 │ │ │ │ - rsbeq ip, ip, r0, asr #2 │ │ │ │ - rsbeq ip, ip, r0, asr r1 │ │ │ │ - rsbseq r3, r2, r0, lsr #12 │ │ │ │ - rsbeq r6, fp, r0, asr #14 │ │ │ │ - rsbeq lr, pc, r4, lsl #19 │ │ │ │ + b 74f98c │ │ │ │ + addeq r8, r0, ip, asr #2 │ │ │ │ + rsbeq ip, ip, r0, ror #2 │ │ │ │ + rsbeq ip, ip, r0, ror r1 │ │ │ │ + rsbseq r3, r2, r0, asr #12 │ │ │ │ + rsbeq r6, fp, r0, ror #14 │ │ │ │ + rsbeq lr, pc, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 323de4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq sl, sl, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 323ecc │ │ │ │ ldr r2, [pc, #204] @ 323ed0 │ │ │ │ @@ -213486,25 +213486,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #172] @ 323ed8 │ │ │ │ ldr r1, [pc, #172] @ 323edc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #140] @ 323ee0 │ │ │ │ ldr r2, [pc, #140] @ 323ee4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 323ee8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -213517,31 +213517,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, r4, lsl #1 │ │ │ │ - rsbeq r6, fp, r8, lsr #13 │ │ │ │ - rsbeq lr, pc, ip, ror #17 │ │ │ │ - rsbeq r6, ip, r4, ror r9 │ │ │ │ - rsbeq pc, fp, ip, asr #22 │ │ │ │ + addeq r8, r0, r4, lsr #1 │ │ │ │ + rsbeq r6, fp, r8, asr #13 │ │ │ │ + rsbeq lr, pc, ip, lsl #18 │ │ │ │ + @ instruction: 0x006c6994 │ │ │ │ + rsbeq pc, fp, ip, ror #22 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ addeq sl, sl, r8, ror sp │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ addseq r3, r6, ip, asr #1 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -213568,16 +213568,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r7, r0, r0, asr #30 │ │ │ │ - rsbeq fp, ip, r4, asr pc │ │ │ │ + addeq r7, r0, r0, ror #30 │ │ │ │ + rsbeq fp, ip, r4, ror pc │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -213600,19 +213600,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ - bl 750f6c │ │ │ │ + bl 757b9c │ │ │ │ + bl 750f8c │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70d6ec │ │ │ │ + bl 70d70c │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 253648 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 323fd4 │ │ │ │ @@ -213620,35 +213620,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r7, r0, r0, ror #29 │ │ │ │ - rsbeq r6, fp, r0, lsl #10 │ │ │ │ - rsbeq lr, pc, r4, asr #14 │ │ │ │ + addeq r7, r0, r0, lsl #30 │ │ │ │ + rsbeq r6, fp, r0, lsr #10 │ │ │ │ + rsbeq lr, pc, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #500] @ 324260 │ │ │ │ ldr r2, [pc, #500] @ 324264 │ │ │ │ ldr r1, [pc, #500] @ 324268 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr fp, [pc, #472] @ 32426c │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 324238 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -213665,15 +213665,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 41d2c4 │ │ │ │ ldr r3, [pc, #360] @ 324274 │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -213696,18 +213696,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 750e08 │ │ │ │ + bl 750e28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32424c │ │ │ │ ldr r0, [pc, #248] @ 324280 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -213724,21 +213724,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -213758,23 +213758,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 3240b4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 323f70 │ │ │ │ bl 323f30 │ │ │ │ - addeq r7, r0, ip, lsl lr │ │ │ │ - rsbeq r6, ip, r8, lsr #14 │ │ │ │ - rsbeq pc, fp, r0, lsl #18 │ │ │ │ + addeq r7, r0, ip, lsr lr │ │ │ │ + rsbeq r6, ip, r8, asr #14 │ │ │ │ + rsbeq pc, fp, r0, lsr #18 │ │ │ │ umullseq r6, r8, r4, sp │ │ │ │ - rsbeq fp, ip, r8, ror #27 │ │ │ │ - addeq r7, r0, r0, lsl #27 │ │ │ │ - @ instruction: 0x006b6398 │ │ │ │ - ldrdeq lr, [pc], #-80 @ │ │ │ │ - rsbeq fp, ip, r0, asr #26 │ │ │ │ + rsbeq fp, ip, r8, lsl #28 │ │ │ │ + addeq r7, r0, r0, lsr #27 │ │ │ │ + strheq r6, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + strdeq lr, [pc], #-80 @ │ │ │ │ + rsbeq fp, ip, r0, ror #26 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 324370 │ │ │ │ ldr r2, [pc, #208] @ 324374 │ │ │ │ @@ -213782,25 +213782,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #176] @ 32437c │ │ │ │ ldr r1, [pc, #176] @ 324380 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #144] @ 324384 │ │ │ │ ldr r3, [pc, #144] @ 324388 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 32438c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -213814,31 +213814,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r0, r4, ror #23 │ │ │ │ - rsbeq r6, fp, r8, lsl #4 │ │ │ │ - rsbeq lr, pc, ip, asr #8 │ │ │ │ - ldrdeq r6, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq pc, fp, ip, lsr #13 │ │ │ │ + addeq r7, r0, r4, lsl #24 │ │ │ │ + rsbeq r6, fp, r8, lsr #4 │ │ │ │ + rsbeq lr, pc, ip, ror #8 │ │ │ │ + strdeq r6, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq pc, fp, ip, asr #13 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ ldrdeq sl, [sl], ip │ │ │ │ addseq r2, r6, r4, asr ip │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -213853,23 +213853,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 324498 │ │ │ │ cmp r8, #4 │ │ │ │ bne 3244a0 │ │ │ │ ldr fp, [pc, #148] @ 3244b0 │ │ │ │ ldr sl, [pc, #148] @ 3244b4 │ │ │ │ @@ -213880,22 +213880,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 753974 │ │ │ │ + bl 753994 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 75b42c │ │ │ │ + bl 75b44c │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 324438 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -213903,31 +213903,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 324414 │ │ │ │ bl 323f30 │ │ │ │ - ldrdeq r7, [r0], r8 │ │ │ │ - rsbeq r6, ip, r4, ror #7 │ │ │ │ - strheq pc, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq r7, [r0], r8 │ │ │ │ + rsbeq r6, ip, r4, lsl #8 │ │ │ │ + ldrdeq pc, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - strheq fp, [ip], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r2, r2, r8, asr #30 │ │ │ │ + ldrdeq fp, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r2, r2, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3244e8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq sl, sl, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 3245b8 │ │ │ │ ldr r2, [pc, #180] @ 3245bc │ │ │ │ @@ -213935,25 +213935,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #148] @ 3245c4 │ │ │ │ ldr r1, [pc, #148] @ 3245c8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #116] @ 3245cc │ │ │ │ ldr r1, [pc, #116] @ 3245d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 3245d4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -213971,20 +213971,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f728 │ │ │ │ - addeq r7, r0, ip, ror #19 │ │ │ │ - rsbeq r5, fp, r4, lsr #31 │ │ │ │ - rsbeq lr, pc, r8, ror #3 │ │ │ │ - rsbeq fp, ip, r8, ror #19 │ │ │ │ + b 74f748 │ │ │ │ + addeq r7, r0, ip, lsl #20 │ │ │ │ + rsbeq r5, fp, r4, asr #31 │ │ │ │ + rsbeq lr, pc, r8, lsl #4 │ │ │ │ rsbeq fp, ip, r8, lsl #20 │ │ │ │ + rsbeq fp, ip, r8, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ addseq r2, r6, ip, lsl ip │ │ │ │ @@ -214007,15 +214007,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #416] @ 3247f0 │ │ │ │ ldr r3, [pc, #416] @ 3247f4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -214035,15 +214035,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3247d8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5b08 │ │ │ │ + b 6b5b24 │ │ │ │ ldr r2, [pc, #316] @ 3247fc │ │ │ │ ldr r3, [pc, #288] @ 3247e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -214064,15 +214064,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3247d8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5a9c │ │ │ │ + b 6b5ab8 │ │ │ │ bl 2539a8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 324684 │ │ │ │ ldr r3, [pc, #192] @ 324804 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -214092,46 +214092,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 324810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 324668 │ │ │ │ ldr r0, [pc, #76] @ 324814 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 324668 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - strdeq r7, [r0], r4 │ │ │ │ + addeq r7, r0, r4, lsl r9 │ │ │ │ addseq r6, r8, r8, lsl r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq fp, [ip], #-128 @ 0xffffff80 @ │ │ │ │ rsbeq fp, ip, r0, lsl r9 │ │ │ │ + rsbeq fp, ip, r0, lsr r9 │ │ │ │ @ instruction: 0x009867d4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r6, r8, r8, r7 │ │ │ │ addseq r6, r8, r4, ror #14 │ │ │ │ addseq r6, r8, r4, lsr #14 │ │ │ │ andeq r4, r0, r4, ror #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, ip, r0, lsr #15 │ │ │ │ - rsbeq fp, ip, r4, asr #15 │ │ │ │ + rsbeq fp, ip, r0, asr #15 │ │ │ │ + rsbeq fp, ip, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 324a30 │ │ │ │ ldr r3, [pc, #508] @ 324a34 │ │ │ │ @@ -214148,21 +214148,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 324a40 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r8, [pc, #448] @ 324a44 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8afd4c │ │ │ │ + bl 8afd6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3248e0 │ │ │ │ ldr r2, [pc, #420] @ 324a48 │ │ │ │ ldr r3, [pc, #396] @ 324a34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -214177,52 +214177,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8af56c │ │ │ │ + bl 8af58c │ │ │ │ ldr r3, [pc, #340] @ 324a4c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 32498c │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 32489c │ │ │ │ mov r0, r7 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #300] @ 324a50 │ │ │ │ ldr r2, [pc, #300] @ 324a54 │ │ │ │ ldr r1, [pc, #300] @ 324a58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 32489c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b5e5c │ │ │ │ + bl 6b5e78 │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32489c │ │ │ │ ldr r2, [pc, #232] @ 324a5c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8b0434 │ │ │ │ + bl 8b0454 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 32489c │ │ │ │ ldr r3, [pc, #204] @ 324a60 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 324908 │ │ │ │ @@ -214240,120 +214240,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 324a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 324908 │ │ │ │ ldr r0, [pc, #88] @ 324a70 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 324908 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009865f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r0, r4, lsr #13 │ │ │ │ - rsbeq fp, ip, r0, ror r7 │ │ │ │ - rsbeq fp, ip, r8, asr r7 │ │ │ │ + addeq r7, r0, r4, asr #13 │ │ │ │ + @ instruction: 0x006cb790 │ │ │ │ + rsbeq fp, ip, r8, ror r7 │ │ │ │ addseq r6, r8, r4, lsr #11 │ │ │ │ addseq r6, r8, r0, lsl #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrdeq r7, [r0], r0 │ │ │ │ - rsbeq fp, ip, r8, ror #11 │ │ │ │ - rsbeq fp, ip, r4, lsl #12 │ │ │ │ + strdeq r7, [r0], r0 │ │ │ │ + rsbeq fp, ip, r8, lsl #12 │ │ │ │ + rsbeq fp, ip, r4, lsr #12 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, ip, r4, ror #11 │ │ │ │ - rsbeq fp, ip, r8, lsl r6 │ │ │ │ + rsbeq fp, ip, r4, lsl #12 │ │ │ │ + rsbeq fp, ip, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 324ad8 │ │ │ │ ldr r2, [pc, #76] @ 324adc │ │ │ │ ldr r1, [pc, #76] @ 324ae0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r0, r8, ror #8 │ │ │ │ - rsbeq fp, ip, r0, lsl #9 │ │ │ │ + addeq r7, r0, r8, lsl #9 │ │ │ │ rsbeq fp, ip, r0, lsr #9 │ │ │ │ + rsbeq fp, ip, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 324b30 │ │ │ │ ldr r2, [pc, #52] @ 324b34 │ │ │ │ ldr r1, [pc, #52] @ 324b38 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 8afb10 │ │ │ │ - strdeq r7, [r0], r8 │ │ │ │ - strheq fp, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq fp, ip, r8, asr #9 │ │ │ │ + b 8afb30 │ │ │ │ + addeq r7, r0, r8, lsl r4 │ │ │ │ + ldrdeq fp, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq fp, ip, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 324b84 │ │ │ │ ldr r2, [pc, #48] @ 324b88 │ │ │ │ ldr r1, [pc, #48] @ 324b8c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6b5d08 │ │ │ │ - addeq r7, r0, r0, lsr #7 │ │ │ │ - strheq fp, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + b 6b5d24 │ │ │ │ + addeq r7, r0, r0, asr #7 │ │ │ │ ldrdeq fp, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + strdeq fp, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 324c00 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 324c04 │ │ │ │ @@ -214363,60 +214363,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r4 │ │ │ │ - bl 6b5e5c │ │ │ │ + bl 6b5e78 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r7, r0, r8, asr #6 │ │ │ │ - rsbeq fp, ip, r4, ror r3 │ │ │ │ - rsbeq fp, ip, ip, asr r3 │ │ │ │ + addeq r7, r0, r8, ror #6 │ │ │ │ + @ instruction: 0x006cb394 │ │ │ │ + rsbeq fp, ip, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 324c80 │ │ │ │ ldr r2, [pc, #92] @ 324c84 │ │ │ │ ldr r1, [pc, #92] @ 324c88 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324c74 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2539a8 │ │ │ │ - ldrdeq r7, [r0], r0 │ │ │ │ - rsbeq fp, ip, r8, lsl #7 │ │ │ │ - rsbeq fp, ip, r0, lsr #7 │ │ │ │ + strdeq r7, [r0], r0 │ │ │ │ + rsbeq fp, ip, r8, lsr #7 │ │ │ │ + rsbeq fp, ip, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 324de8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -214432,15 +214432,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #264] @ 324dfc │ │ │ │ ldr r3, [pc, #264] @ 324e00 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -214455,15 +214455,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 324de4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5bcc │ │ │ │ + b 6b5be8 │ │ │ │ ldr r3, [pc, #184] @ 324e08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 324d0c │ │ │ │ ldr r3, [pc, #168] @ 324e0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -214479,44 +214479,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 324e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 324d0c │ │ │ │ ldr r0, [pc, #68] @ 324e18 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 324d0c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r0, r4, asr r2 │ │ │ │ + addeq r7, r0, r4, ror r2 │ │ │ │ addseq r6, r8, ip, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq fp, ip, ip, ror #4 │ │ │ │ - rsbeq fp, ip, r4, asr #4 │ │ │ │ + rsbeq fp, ip, ip, lsl #5 │ │ │ │ + rsbeq fp, ip, r4, ror #4 │ │ │ │ addseq r6, r8, r0, lsr r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, r8, r0, lsl r1 │ │ │ │ andeq r2, r0, r4, asr #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, ip, ip, lsr #5 │ │ │ │ rsbeq fp, ip, ip, asr #5 │ │ │ │ + rsbeq fp, ip, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 324f14 │ │ │ │ ldr r2, [pc, #224] @ 324f18 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -214525,67 +214525,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #184] @ 324f20 │ │ │ │ ldr r1, [pc, #184] @ 324f24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #136] @ 324f28 │ │ │ │ ldr r1, [pc, #136] @ 324f2c │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 324f00 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 324ee0 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 8ffea8 │ │ │ │ + b 8ffec8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 8b008c │ │ │ │ + bl 8b00ac │ │ │ │ b 324ec0 │ │ │ │ - addeq r7, r0, r4, asr #1 │ │ │ │ - rsbeq fp, ip, r4, ror r1 │ │ │ │ - rsbeq fp, ip, ip, lsl #3 │ │ │ │ - rsbeq r5, fp, r0, asr r6 │ │ │ │ - @ instruction: 0x006fd894 │ │ │ │ - rsbeq fp, ip, r8, ror r0 │ │ │ │ + addeq r7, r0, r4, ror #1 │ │ │ │ + @ instruction: 0x006cb194 │ │ │ │ + rsbeq fp, ip, ip, lsr #3 │ │ │ │ + rsbeq r5, fp, r0, ror r6 │ │ │ │ + strheq sp, [pc], #-132 @ │ │ │ │ @ instruction: 0x006cb098 │ │ │ │ + strheq fp, [ip], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 32508c │ │ │ │ ldr r7, [pc, #324] @ 325090 │ │ │ │ ldr r6, [pc, #324] @ 325094 │ │ │ │ @@ -214596,21 +214596,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 757b7c │ │ │ │ - bl 758080 │ │ │ │ + bl 757b9c │ │ │ │ + bl 7580a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 325004 │ │ │ │ ldr r1, [pc, #240] @ 325098 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -214619,15 +214619,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 3250a0 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32504c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -214645,37 +214645,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 3250b0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 324fe4 │ │ │ │ bl 2539a8 │ │ │ │ ldr r2, [pc, #92] @ 3250b4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8b0434 │ │ │ │ + bl 8b0454 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r6, r0, ip, lsr #31 │ │ │ │ - rsbeq sl, ip, r4, asr #31 │ │ │ │ + addeq r6, r0, ip, asr #31 │ │ │ │ rsbeq sl, ip, r4, ror #31 │ │ │ │ + rsbeq fp, ip, r4 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -214694,45 +214694,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr fp, [pc, #368] @ 32527c │ │ │ │ ldr r1, [pc, #368] @ 325280 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 325170 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 325230 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8afd4c │ │ │ │ + bl 8afd6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 325210 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3251d8 │ │ │ │ ldr r1, [pc, #236] @ 325284 │ │ │ │ mov r2, #1 │ │ │ │ @@ -214743,33 +214743,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 32528c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6b5a9c │ │ │ │ + b 6b5ab8 │ │ │ │ ldr ip, [pc, #176] @ 325290 │ │ │ │ ldr r3, [pc, #176] @ 325294 │ │ │ │ ldr r1, [pc, #176] @ 325298 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 32529c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -214777,36 +214777,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 3252a0 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r6, r0, r4, lsr #28 │ │ │ │ - rsbeq sl, ip, ip, lsr lr │ │ │ │ - rsbeq sl, ip, r4, ror #28 │ │ │ │ - strheq sl, [ip], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq sl, ip, r8, asr #29 │ │ │ │ + addeq r6, r0, r4, asr #28 │ │ │ │ + rsbeq sl, ip, ip, asr lr │ │ │ │ + rsbeq sl, ip, r4, lsl #29 │ │ │ │ + ldrdeq sl, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sl, ip, r8, ror #29 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - @ instruction: 0x006cae98 │ │ │ │ + strheq sl, [ip], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 3253e0 │ │ │ │ ldr r2, [pc, #292] @ 3253e4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -214815,33 +214815,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8afd4c │ │ │ │ + bl 8afd6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32537c │ │ │ │ cmp r4, #0 │ │ │ │ beq 32539c │ │ │ │ mov r0, r6 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #212] @ 3253ec │ │ │ │ ldr r1, [pc, #212] @ 3253f0 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 325348 │ │ │ │ ldr r3, [pc, #172] @ 3253f4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -214852,15 +214852,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 325400 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -214869,41 +214869,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r6, r0, ip, lsr ip │ │ │ │ - rsbeq sl, ip, ip, ror #25 │ │ │ │ - rsbeq sl, ip, r4, lsl #26 │ │ │ │ - strdeq sl, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + addeq r6, r0, ip, asr ip │ │ │ │ + rsbeq sl, ip, ip, lsl #26 │ │ │ │ + rsbeq sl, ip, r4, lsr #26 │ │ │ │ rsbeq sl, ip, ip, lsl ip │ │ │ │ + rsbeq sl, ip, ip, lsr ip │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 325428 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ @ instruction: 0x008a98bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -214921,17 +214921,17 @@ │ │ │ │ bne 3254e0 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 3254fc │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8afb10 │ │ │ │ + bl 8afb30 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -214976,15 +214976,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 32560c │ │ │ │ ldr r3, [pc, #220] @ 32565c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -214995,28 +214995,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #160] @ 325660 │ │ │ │ ldr r2, [pc, #160] @ 325664 │ │ │ │ ldr r1, [pc, #160] @ 325668 │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -215025,64 +215025,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 325670 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sl, ip, ip, lsl ip │ │ │ │ - addeq r6, r0, r8, lsr sl │ │ │ │ - strdeq sl, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq sl, ip, ip, lsr ip │ │ │ │ + addeq r6, r0, r8, asr sl │ │ │ │ + rsbeq sl, ip, r0, lsl ip │ │ │ │ addeq r9, sl, ip, asr r7 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ + rsbeq sl, ip, r0, lsr #23 │ │ │ │ rsbeq sl, ip, r0, lsl #23 │ │ │ │ - rsbeq sl, ip, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3256e8 │ │ │ │ ldr r2, [pc, #92] @ 3256ec │ │ │ │ ldr r1, [pc, #92] @ 3256f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #60] @ 3256f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [pc, #48] @ 3256f8 │ │ │ │ ldr r1, [pc, #48] @ 3256fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f728 │ │ │ │ - strdeq r6, [r0], r4 │ │ │ │ - rsbeq r4, fp, ip, lsl lr │ │ │ │ - rsbeq sp, pc, r8, asr r0 @ │ │ │ │ + b 74f748 │ │ │ │ + addeq r6, r0, r4, lsl r9 │ │ │ │ + rsbeq r4, fp, ip, lsr lr │ │ │ │ + rsbeq sp, pc, r8, ror r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ addseq r1, r6, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -215092,58 +215092,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r8, [pc, #100] @ 3257a8 │ │ │ │ ldr r7, [pc, #100] @ 3257ac │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 33fdb0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33feb0 │ │ │ │ - addeq r6, r0, r4, ror #16 │ │ │ │ - rsbeq sl, ip, r8, lsl sl │ │ │ │ + addeq r6, r0, r4, lsl #17 │ │ │ │ rsbeq sl, ip, r8, lsr sl │ │ │ │ - rsbeq r7, ip, r0, asr pc │ │ │ │ - rsbeq r7, ip, r4, ror #30 │ │ │ │ + rsbeq sl, ip, r8, asr sl │ │ │ │ + rsbeq r7, ip, r0, ror pc │ │ │ │ + rsbeq r7, ip, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 325834 │ │ │ │ ldr r2, [pc, #108] @ 325838 │ │ │ │ ldr r1, [pc, #108] @ 32583c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -215155,17 +215155,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x008067b4 │ │ │ │ - rsbeq sl, ip, ip, ror #18 │ │ │ │ + ldrdeq r6, [r0], r4 │ │ │ │ rsbeq sl, ip, ip, lsl #19 │ │ │ │ + rsbeq sl, ip, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 3259f8 │ │ │ │ ldr r1, [pc, #412] @ 3259fc │ │ │ │ @@ -215204,15 +215204,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 32596c │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 325974 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldr r2, [pc, #256] @ 325a04 │ │ │ │ ldr r3, [pc, #244] @ 3259fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -215250,39 +215250,39 @@ │ │ │ │ bne 3259d8 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 3258c8 │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8af588 │ │ │ │ + bl 8af5a8 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 3258c8 │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 3258c8 │ │ │ │ ldr r1, [pc, #44] @ 325a0c │ │ │ │ ldr r0, [pc, #44] @ 325a10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 325998 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r8, r8, asr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r5, r8, r8, r5 │ │ │ │ addseq r5, r8, r0, lsr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq r6, r0, r4, lsr #11 │ │ │ │ - strdeq sl, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + addeq r6, r0, r4, asr #11 │ │ │ │ + rsbeq sl, ip, ip, lsl r8 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 325a78 │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -215299,28 +215299,28 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ ldr r0, [pc, #4] @ 325a84 │ │ │ │ add r0, pc, r0 │ │ │ │ b 253b64 │ │ │ │ - rsbeq sl, ip, r0, lsl #15 │ │ │ │ + rsbeq sl, ip, r0, lsr #15 │ │ │ │ ldrb r0, [r0, #992] @ 0x3e0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 325aac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r9, sl, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #88] @ 325b20 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -215333,15 +215333,15 @@ │ │ │ │ ldr r1, [pc, #68] @ 325b2c │ │ │ │ mov r4, #0 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -215360,27 +215360,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #168] @ 325c1c │ │ │ │ ldr r1, [pc, #168] @ 325c20 │ │ │ │ add r5, r5, #16 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r5, [pc, #148] @ 325c24 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #132] @ 325c28 │ │ │ │ ldr r6, [pc, #132] @ 325c2c │ │ │ │ ldr lr, [pc, #132] @ 325c30 │ │ │ │ ldr ip, [pc, #132] @ 325c34 │ │ │ │ ldr r1, [pc, #132] @ 325c38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -215391,30 +215391,30 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r5, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str lr, [r0, #52] @ 0x34 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x008064bc │ │ │ │ - rsbeq r4, fp, r0, ror #18 │ │ │ │ - rsbeq ip, pc, r4, lsr #23 │ │ │ │ - rsbeq r4, fp, r8, asr r9 │ │ │ │ - rsbeq r4, fp, r0, ror r9 │ │ │ │ + ldrdeq r6, [r0], ip │ │ │ │ + rsbeq r4, fp, r0, lsl #19 │ │ │ │ + rsbeq ip, pc, r4, asr #23 │ │ │ │ + rsbeq r4, fp, r8, ror r9 │ │ │ │ + @ instruction: 0x006b4990 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ addeq r9, sl, r0, asr #3 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addseq r1, r6, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -215427,60 +215427,60 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 999e0c │ │ │ │ - @ instruction: 0x008063b4 │ │ │ │ - strheq sl, [ip], #-84 @ 0xffffffac @ │ │ │ │ - ldrdeq sl, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + b 999e2c │ │ │ │ + ldrdeq r6, [r0], r4 │ │ │ │ + ldrdeq sl, [ip], #-84 @ 0xffffffac @ │ │ │ │ + strdeq sl, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 325ce4 │ │ │ │ ldr r2, [pc, #56] @ 325ce8 │ │ │ │ ldr r1, [pc, #56] @ 325cec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75394c │ │ │ │ - addeq r6, r0, ip, asr r3 │ │ │ │ - rsbeq sl, ip, ip, asr r5 │ │ │ │ - rsbeq sl, ip, r8, ror r5 │ │ │ │ + b 75396c │ │ │ │ + addeq r6, r0, ip, ror r3 │ │ │ │ + rsbeq sl, ip, ip, ror r5 │ │ │ │ + @ instruction: 0x006ca598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 325d74 │ │ │ │ ldr r2, [pc, #108] @ 325d78 │ │ │ │ ldr r1, [pc, #108] @ 325d7c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #976 @ 0x3d0 │ │ │ │ str r1, [r0, #960] @ 0x3c0 │ │ │ │ @@ -215490,18 +215490,18 @@ │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #984 @ 0x3d8 │ │ │ │ strb r1, [r4, #992] @ 0x3e0 │ │ │ │ bl 255178 │ │ │ │ add r0, r4, #996 @ 0x3e4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 999dac │ │ │ │ - addeq r6, r0, r0, lsl #6 │ │ │ │ - strdeq sl, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq sl, ip, r8, lsl r5 │ │ │ │ + b 999dcc │ │ │ │ + addeq r6, r0, r0, lsr #6 │ │ │ │ + rsbeq sl, ip, ip, lsl r5 │ │ │ │ + rsbeq sl, ip, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #168] @ 325e40 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -215509,52 +215509,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 325e44 │ │ │ │ ldr r1, [pc, #152] @ 325e48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #132] @ 325e4c │ │ │ │ ldr r2, [pc, #132] @ 325e50 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #88] @ 325e54 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #760 @ 0x2f8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 33feb0 │ │ │ │ add r1, r4, #752 @ 0x2f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fdb0 │ │ │ │ - addeq r6, r0, r4, ror r2 │ │ │ │ - rsbeq r7, ip, r8, ror #17 │ │ │ │ - strdeq r7, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sl, ip, r0, ror r4 │ │ │ │ - rsbeq sl, ip, r0, asr #8 │ │ │ │ + umulleq r6, r0, r4, r2 │ │ │ │ + rsbeq r7, ip, r8, lsl #18 │ │ │ │ + rsbeq r7, ip, r8, lsl r9 │ │ │ │ + @ instruction: 0x006ca490 │ │ │ │ + rsbeq sl, ip, r0, ror #8 │ │ │ │ addeq r8, sl, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #244] @ 325f64 │ │ │ │ ldr r2, [pc, #244] @ 325f68 │ │ │ │ @@ -215562,35 +215562,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #8 │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 999dc4 │ │ │ │ + bl 999de4 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ ldr ip, [pc, #184] @ 325f70 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, ip} │ │ │ │ add r7, r4, #928 @ 0x3a0 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 8afd4c │ │ │ │ + bl 8afd6c │ │ │ │ cmp r0, r6 │ │ │ │ bne 325f0c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -215606,40 +215606,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umulleq r6, r0, r8, r1 │ │ │ │ - @ instruction: 0x006ca398 │ │ │ │ - rsbeq sl, ip, ip, lsr #7 │ │ │ │ + @ instruction: 0x008061b8 │ │ │ │ + strheq sl, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq sl, ip, ip, asr #7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r0, #972] @ 0x3cc │ │ │ │ ldr r5, [r0, #976] @ 0x3d0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 99a368 │ │ │ │ + bl 99a388 │ │ │ │ lsr r6, r6, #16 │ │ │ │ and r6, r6, #7 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldrb r2, [r4, #992] @ 0x3e0 │ │ │ │ and r5, r5, #7 │ │ │ │ cmp r6, r0 │ │ │ │ bhi 325fe8 │ │ │ │ @@ -215647,38 +215647,38 @@ │ │ │ │ movls r1, #0 │ │ │ │ bls 325fdc │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ lsr r3, r3, #1 │ │ │ │ and r1, r3, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ cmp r2, r5 │ │ │ │ and r1, r3, #1 │ │ │ │ bls 325fdc │ │ │ │ cmp r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ beq 325fd4 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ ldrb r2, [r0, #992] @ 0x3e0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 326034 │ │ │ │ add ip, r2, #1 │ │ │ │ add r3, r0, r2 │ │ │ │ strb ip, [r0, #992] @ 0x3e0 │ │ │ │ ldrb r2, [r1] │ │ │ │ strb r2, [r3, #984] @ 0x3d8 │ │ │ │ b 325f84 │ │ │ │ ldr r0, [pc, #4] @ 326040 │ │ │ │ add r0, pc, r0 │ │ │ │ b 253b64 │ │ │ │ - rsbeq sl, ip, r4, asr #3 │ │ │ │ + rsbeq sl, ip, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #324] @ 3261a0 │ │ │ │ mov r4, r2 │ │ │ │ add r7, r2, #928 @ 0x3a0 │ │ │ │ @@ -215688,20 +215688,20 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8afd4c │ │ │ │ + bl 8afd6c │ │ │ │ add r5, r4, #996 @ 0x3e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 326170 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a328 │ │ │ │ + bl 99a348 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3260ec │ │ │ │ ldr r2, [pc, #248] @ 3261a8 │ │ │ │ ldr r3, [pc, #240] @ 3261a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -215714,54 +215714,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a368 │ │ │ │ + bl 99a388 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a090 │ │ │ │ + bl 99a0b0 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8af56c │ │ │ │ + bl 8af58c │ │ │ │ subs r1, r0, #0 │ │ │ │ bge 32617c │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a328 │ │ │ │ + bl 99a348 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32614c │ │ │ │ ldr r2, [pc, #120] @ 3261ac │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8b0434 │ │ │ │ + bl 8b0454 │ │ │ │ cmp r0, #0 │ │ │ │ beq 326170 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a338 │ │ │ │ + bl 99a358 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r3, [r4, #960] @ 0x3c0 │ │ │ │ mov r0, r4 │ │ │ │ biceq r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ streq r3, [r4, #960] @ 0x3c0 │ │ │ │ bl 325f84 │ │ │ │ b 3260a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999dac │ │ │ │ + bl 999dcc │ │ │ │ b 3260a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a140 │ │ │ │ + bl 99a160 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a328 │ │ │ │ + bl 99a348 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32614c │ │ │ │ b 32612c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r0, asr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r8, r4, ror sp │ │ │ │ @@ -215824,69 +215824,69 @@ │ │ │ │ bl 325f84 │ │ │ │ b 326220 │ │ │ │ str ip, [r0, #976] @ 0x3d0 │ │ │ │ b 326220 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ b 326220 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add r7, r4, #996 @ 0x3e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r1 │ │ │ │ - bl 99a354 │ │ │ │ + bl 99a374 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ beq 326304 │ │ │ │ add r1, sp, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999eac │ │ │ │ + bl 999ecc │ │ │ │ mov r0, r7 │ │ │ │ - bl 99a338 │ │ │ │ + bl 99a358 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1012] @ 0x3f4 │ │ │ │ orrne r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ strne r3, [r4, #960] @ 0x3c0 │ │ │ │ adds r2, r6, #100 @ 0x64 │ │ │ │ adc r3, r8, #0 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ b 326220 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99a354 │ │ │ │ + bl 99a374 │ │ │ │ ldr r3, [pc, #88] @ 32636c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r2, r0 │ │ │ │ beq 3262cc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #72] @ 326378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 3262cc │ │ │ │ ldr r1, [pc, #56] @ 32637c │ │ │ │ ldr r0, [pc, #56] @ 326380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, ip │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 326220 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r4, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r8, r0, lsr ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x00984bfc │ │ │ │ - addeq r5, r0, r0, ror sp │ │ │ │ - rsbeq r9, ip, r0, lsr #30 │ │ │ │ - addeq r5, r0, r8, asr #25 │ │ │ │ - rsbeq r9, ip, r4, lsr #30 │ │ │ │ + umulleq r5, r0, r0, sp │ │ │ │ + rsbeq r9, ip, r0, asr #30 │ │ │ │ + addeq r5, r0, r8, ror #25 │ │ │ │ + rsbeq r9, ip, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr r3, [pc, #364] @ 326510 │ │ │ │ @@ -215912,15 +215912,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [r0, #972] @ 0x3cc │ │ │ │ ldr r6, [r0, #976] @ 0x3d0 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 99a368 │ │ │ │ + bl 99a388 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldrb r3, [r4, #992] @ 0x3e0 │ │ │ │ and r5, r5, #7 │ │ │ │ lsr r6, r6, #16 │ │ │ │ and r6, r6, #7 │ │ │ │ mov r1, #0 │ │ │ │ cmp r5, r0 │ │ │ │ @@ -215960,15 +215960,15 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ add r1, r0, #1 │ │ │ │ bl 254164 │ │ │ │ ldrb r3, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ strb r3, [r4, #992] @ 0x3e0 │ │ │ │ - bl 8afb10 │ │ │ │ + bl 8afb30 │ │ │ │ mov r0, r4 │ │ │ │ bl 325f84 │ │ │ │ mov r0, r5 │ │ │ │ b 3263e8 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -215976,21 +215976,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 32651c │ │ │ │ ldr r0, [pc, #32] @ 326520 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3263bc │ │ │ │ addseq r4, r8, r4, lsl #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq r5, r0, r5, lsr #24 │ │ │ │ - addeq r5, r0, r0, lsl fp │ │ │ │ - @ instruction: 0x006c9d90 │ │ │ │ + addeq r5, r0, r5, asr #24 │ │ │ │ + addeq r5, r0, r0, lsr fp │ │ │ │ + strheq r9, [ip], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 00326524 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #224] @ 32661c │ │ │ │ @@ -215999,29 +215999,29 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r4, [pc, #184] @ 326620 │ │ │ │ ldr r2, [pc, #184] @ 326624 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #180] @ 326628 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [pc, #160] @ 32662c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #144] @ 326630 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33ea5c │ │ │ │ ldr r3, [pc, #124] @ 326634 │ │ │ │ @@ -216033,36 +216033,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33ff34 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 33faf0 │ │ │ │ ldr r2, [pc, #56] @ 326638 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 757b7c │ │ │ │ - strdeq r9, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - addeq r5, r0, r4, lsr #21 │ │ │ │ - rsbeq r7, ip, ip, lsl r1 │ │ │ │ - rsbeq r7, ip, ip, lsr #2 │ │ │ │ + b 757b9c │ │ │ │ + rsbeq r9, ip, ip, lsl sp │ │ │ │ + addeq r5, r0, r4, asr #21 │ │ │ │ + rsbeq r7, ip, ip, lsr r1 │ │ │ │ + rsbeq r7, ip, ip, asr #2 │ │ │ │ umullseq r4, r8, r8, r8 │ │ │ │ - rsbseq r6, r5, ip, lsl fp │ │ │ │ + rsbseq r6, r5, ip, lsr fp │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r9, ip, r8, lsl ip │ │ │ │ + rsbeq r9, ip, r8, lsr ip │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -216077,15 +216077,15 @@ │ │ │ │ ldr r1, [pc, #68] @ 3266c4 │ │ │ │ mov r4, #0 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r0, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -216126,23 +216126,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 326778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r9, ip, ip, ror fp │ │ │ │ + @ instruction: 0x006c9b9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr ip, [pc, #1704] @ 326e3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1700] @ 326e40 │ │ │ │ @@ -216223,15 +216223,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq 326988 │ │ │ │ cmp r7, #1 │ │ │ │ beq 3269a0 │ │ │ │ ldr r0, [pc, #1400] @ 326e50 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov sl, #0 │ │ │ │ mov r3, sl │ │ │ │ lsr r5, r5, #16 │ │ │ │ lsl r5, r5, #16 │ │ │ │ orr r5, r5, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -216259,15 +216259,15 @@ │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 326dec │ │ │ │ ldr r0, [pc, #1268] @ 326e58 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r5, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ b 326824 │ │ │ │ mov r2, #0 │ │ │ │ @@ -216277,15 +216277,15 @@ │ │ │ │ strd r2, [r4, #8] │ │ │ │ b 326824 │ │ │ │ and sl, fp, #255 @ 0xff │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ strb sl, [sp, #72] @ 0x48 │ │ │ │ - bl 8af588 │ │ │ │ + bl 8af5a8 │ │ │ │ orr sl, sl, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ b 3268e8 │ │ │ │ cmp r7, #0 │ │ │ │ bne 326ccc │ │ │ │ ands sl, fp, #1 │ │ │ │ beq 326ce0 │ │ │ │ @@ -216319,15 +216319,15 @@ │ │ │ │ str r0, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr ip, [pc, #1016] @ 326e60 │ │ │ │ strb sl, [sp, #68] @ 0x44 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [r6, ip] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ @@ -216335,15 +216335,15 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ ldm lr, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [pc, #956] @ 326e64 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253048 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 326e10 │ │ │ │ orrs r3, r5, r8 │ │ │ │ @@ -216422,29 +216422,29 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 326e88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3268b0 │ │ │ │ ldr r0, [pc, #604] @ 326e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3268e0 │ │ │ │ ldr r3, [pc, #584] @ 326e90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216462,31 +216462,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ lsr r2, r5, #24 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 326e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3268e0 │ │ │ │ ldr r0, [pc, #452] @ 326e98 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3268e0 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ @@ -216494,39 +216494,39 @@ │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #64 @ 0x40 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ - bl 719188 │ │ │ │ + bl 7191a8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ sub r2, r2, #64 @ 0x40 │ │ │ │ orrs r2, r2, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ beq 326d80 │ │ │ │ ldr r2, [pc, #324] @ 326e80 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ beq 3268e8 │ │ │ │ ldr r0, [pc, #332] @ 326e9c │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 3268e8 │ │ │ │ ldr r0, [pc, #312] @ 326ea0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ lsr r1, r5, #24 │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3268b0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ sub r2, r2, #1 │ │ │ │ orrs r2, r2, r1 │ │ │ │ bne 326d34 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ @@ -216539,70 +216539,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldrd r0, [sp, #104] @ 0x68 │ │ │ │ and sl, fp, #255 @ 0xff │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ - bl 719188 │ │ │ │ + bl 7191a8 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 8af588 │ │ │ │ + bl 8af5a8 │ │ │ │ orr sl, sl, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ b 3268e8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #172] @ 326ea4 │ │ │ │ mov r2, r7 │ │ │ │ lsr r1, r5, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3268e0 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r0, [r0] │ │ │ │ bl 2539e4 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #120] @ 326ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, sl │ │ │ │ bl 255724 │ │ │ │ addseq r4, r8, ip, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r8, r0, ror #12 │ │ │ │ @ instruction: 0x009845f8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r9, ip, r8, ror #21 │ │ │ │ + rsbeq r9, ip, r8, lsl #22 │ │ │ │ addseq r4, r8, r4, ror #9 │ │ │ │ - rsbeq r9, ip, r4, asr #22 │ │ │ │ + rsbeq r9, ip, r4, ror #22 │ │ │ │ adceq ip, r7, r0, asr #4 │ │ │ │ @ instruction: 0x000023b0 │ │ │ │ - rsbseq r9, fp, r8, lsr r6 │ │ │ │ + rsbseq r9, fp, r8, asr r6 │ │ │ │ @ instruction: 0x009931bc │ │ │ │ - rsbseq r7, r0, r8, lsl #15 │ │ │ │ - rsbseq r7, r0, ip, lsl #15 │ │ │ │ + rsbseq r7, r0, r8, lsr #15 │ │ │ │ + rsbseq r7, r0, ip, lsr #15 │ │ │ │ addseq r3, r9, r0, asr r1 │ │ │ │ @ instruction: 0x009842b8 │ │ │ │ andeq r2, r0, r0, lsl ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r9, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - strheq r9, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + strdeq r9, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + ldrdeq r9, [ip], #-120 @ 0xffffff88 @ │ │ │ │ andeq r3, r0, ip, asr r7 │ │ │ │ - rsbeq r9, ip, r4, asr #14 │ │ │ │ - rsbeq r9, ip, ip, ror #13 │ │ │ │ - rsbeq r9, ip, r0, asr r6 │ │ │ │ - ldrdeq r9, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r9, ip, r0, ror #12 │ │ │ │ - rsbeq r9, ip, r4, asr r5 │ │ │ │ + rsbeq r9, ip, r4, ror #14 │ │ │ │ + rsbeq r9, ip, ip, lsl #14 │ │ │ │ + rsbeq r9, ip, r0, ror r6 │ │ │ │ + strdeq r9, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r9, ip, r0, lsl #13 │ │ │ │ + rsbeq r9, ip, r4, ror r5 │ │ │ │ cmp r2, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r0, #244] @ 0xf4 │ │ │ │ ldrb r2, [r1] │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -216642,15 +216642,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #276] @ 327074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #260] @ 327078 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ @@ -216666,15 +216666,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #192] @ 327080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #176] @ 327084 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ @@ -216709,22 +216709,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r9, ip, r8, asr #11 │ │ │ │ + rsbeq r9, ip, r8, ror #11 │ │ │ │ strdeq fp, [r7], r4 @ │ │ │ │ - rsbeq r9, ip, ip, ror r5 │ │ │ │ - rsbeq r9, ip, r4, lsl #11 │ │ │ │ + @ instruction: 0x006c959c │ │ │ │ + rsbeq r9, ip, r4, lsr #11 │ │ │ │ umlaleq fp, r7, r4, ip │ │ │ │ - rsbeq r9, ip, r4, asr #10 │ │ │ │ - rsbeq r9, ip, r8, asr #10 │ │ │ │ - rsbeq r9, ip, r0, asr #10 │ │ │ │ + rsbeq r9, ip, r4, ror #10 │ │ │ │ + rsbeq r9, ip, r8, ror #10 │ │ │ │ + rsbeq r9, ip, r0, ror #10 │ │ │ │ adceq fp, r7, r8, lsl #24 │ │ │ │ ldrdeq fp, [r7], ip @ │ │ │ │ │ │ │ │ 00327094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -216784,15 +216784,15 @@ │ │ │ │ strd r2, [r5, #240] @ 0xf0 │ │ │ │ strd r2, [r4], #208 @ 0xd0 │ │ │ │ ldr r3, [fp, r0] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afd98 │ │ │ │ ldr r3, [pc, #244] @ 327290 │ │ │ │ ldr r2, [pc, #244] @ 327294 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #236] @ 327298 │ │ │ │ ldr r3, [pc, #236] @ 32729c │ │ │ │ mov r0, r4 │ │ │ │ @@ -216800,33 +216800,33 @@ │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ ldr r3, [pc, #196] @ 3272a0 │ │ │ │ ldr r2, [pc, #196] @ 3272a4 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r5, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d6e0 │ │ │ │ + bl 70d700 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -216842,31 +216842,31 @@ │ │ │ │ orrs r0, r6, r1 │ │ │ │ beq 327270 │ │ │ │ adds ip, r4, #8 │ │ │ │ adc r0, r3, #0 │ │ │ │ b 3270f0 │ │ │ │ ldr r0, [pc, #52] @ 3272ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ addseq r3, r8, r8, ror #26 │ │ │ │ adceq fp, r7, r4, asr fp │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ - rsbeq r9, ip, r4, lsl #7 │ │ │ │ + rsbeq r9, ip, r4, lsr #7 │ │ │ │ addeq r7, sl, r8, lsl ip │ │ │ │ adceq fp, r7, r0, ror #19 │ │ │ │ - rsbeq r9, ip, r8, asr #5 │ │ │ │ + rsbeq r9, ip, r8, ror #5 │ │ │ │ ldr r0, [pc, #4] @ 3272bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r7, sl, r4, lsl #23 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 3272d0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33f074 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -216887,15 +216887,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #1044] @ 32774c │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -216987,15 +216987,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327428 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -217010,15 +217010,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327428 │ │ │ │ ldr r3, [pc, #588] @ 327774 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -217033,15 +217033,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327428 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -217070,28 +217070,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327428 │ │ │ │ ldr r3, [pc, #376] @ 327790 │ │ │ │ ldr ip, [pc, #376] @ 327794 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 327798 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327428 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32747c │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -217103,28 +217103,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 3277a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327428 │ │ │ │ ldr r3, [pc, #264] @ 3277a4 │ │ │ │ ldr ip, [pc, #264] @ 3277a8 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 3277ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327428 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -217143,110 +217143,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 3277b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327428 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r0, ip, ror sp │ │ │ │ + umulleq r4, r0, ip, sp │ │ │ │ addseq r3, r8, r0, lsr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ + @ instruction: 0x006c9298 │ │ │ │ rsbeq r9, ip, r8, ror r2 │ │ │ │ - rsbeq r9, ip, r8, asr r2 │ │ │ │ addseq r3, r8, ip, ror #21 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r8, ror #14 │ │ │ │ @ instruction: 0x009839f4 │ │ │ │ - ldrdeq r4, [r0], r0 │ │ │ │ - rsbeq r9, ip, ip, lsl r1 │ │ │ │ - strdeq r9, [ip], #-8 @ │ │ │ │ - addeq r4, r0, r4, ror fp │ │ │ │ - rsbeq r9, ip, r0, lsl #2 │ │ │ │ - @ instruction: 0x006c909c │ │ │ │ + strdeq r4, [r0], r0 │ │ │ │ + rsbeq r9, ip, ip, lsr r1 │ │ │ │ + rsbeq r9, ip, r8, lsl r1 │ │ │ │ + umulleq r4, r0, r4, fp │ │ │ │ + rsbeq r9, ip, r0, lsr #2 │ │ │ │ + strheq r9, [ip], #-12 @ │ │ │ │ andeq r1, r0, r0, ror #16 │ │ │ │ - addeq r4, r0, r8, lsl fp │ │ │ │ - rsbeq r9, ip, r8, ror #1 │ │ │ │ + addeq r4, r0, r8, lsr fp │ │ │ │ + rsbeq r9, ip, r8, lsl #2 │ │ │ │ + rsbeq r9, ip, r0, rrx │ │ │ │ + addeq r4, r0, r4, lsr #21 │ │ │ │ + rsbeq r9, ip, r0, lsr #1 │ │ │ │ + rsbeq r8, ip, ip, asr #31 │ │ │ │ + addeq r4, r0, r0, ror sl │ │ │ │ + rsbeq r9, ip, r8, lsl r1 │ │ │ │ + @ instruction: 0x006c8f98 │ │ │ │ rsbeq r9, ip, r0, asr #32 │ │ │ │ - addeq r4, r0, r4, lsl #21 │ │ │ │ - rsbeq r9, ip, r0, lsl #1 │ │ │ │ - rsbeq r8, ip, ip, lsr #31 │ │ │ │ - addeq r4, r0, r0, asr sl │ │ │ │ - strdeq r9, [ip], #-8 @ │ │ │ │ - rsbeq r8, ip, r8, ror pc │ │ │ │ - rsbeq r9, ip, r0, lsr #32 │ │ │ │ - rsbeq r8, ip, r8, lsr #30 │ │ │ │ - addeq r4, r0, ip, asr #19 │ │ │ │ - rsbeq r9, ip, ip, asr #32 │ │ │ │ - strdeq r8, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - strheq r8, [ip], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r8, ip, r8, lsl #29 │ │ │ │ + rsbeq r8, ip, r8, asr #30 │ │ │ │ + addeq r4, r0, ip, ror #19 │ │ │ │ + rsbeq r9, ip, ip, rrx │ │ │ │ + rsbeq r8, ip, r4, lsl pc │ │ │ │ + ldrdeq r8, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r8, ip, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 327858 │ │ │ │ ldr r2, [pc, #136] @ 32785c │ │ │ │ ldr r1, [pc, #136] @ 327860 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr ip, [pc, #104] @ 327864 │ │ │ │ ldr r3, [pc, #104] @ 327868 │ │ │ │ ldr r1, [pc, #104] @ 32786c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 327870 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r4, r0, r0, lsr #17 │ │ │ │ - ldrdeq r2, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sl, pc, r8, lsl pc @ │ │ │ │ + addeq r4, r0, r0, asr #17 │ │ │ │ + strdeq r2, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, pc, r8, lsr pc @ │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0x0095fcd8 │ │ │ │ - rsbeq r8, ip, ip, lsl #30 │ │ │ │ + rsbeq r8, ip, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 3279a8 │ │ │ │ ldr r2, [pc, #284] @ 3279ac │ │ │ │ ldr r1, [pc, #284] @ 3279b0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 327964 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 327944 │ │ │ │ @@ -217263,28 +217263,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -217302,23 +217302,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 3279bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r4, r0, r0, ror #15 │ │ │ │ - ldrdeq r8, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r4, r0, r0, lsl #16 │ │ │ │ strdeq r8, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - addeq r4, r0, r4, ror #13 │ │ │ │ - rsbeq r8, ip, ip, lsl #24 │ │ │ │ - strheq r8, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r8, ip, r8, lsl sp │ │ │ │ + addeq r4, r0, r4, lsl #14 │ │ │ │ + rsbeq r8, ip, ip, lsr #24 │ │ │ │ + ldrdeq r8, [ip], #-208 @ 0xffffff30 @ │ │ │ │ ldr r0, [pc, #4] @ 3279cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r7, sl, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 327e08 │ │ │ │ ldr lr, [pc, #1056] @ 327e0c │ │ │ │ @@ -217333,15 +217333,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [pc, #1004] @ 327e1c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 327c2c │ │ │ │ @@ -217359,24 +217359,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 32d42c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 327cf8 │ │ │ │ ldr r9, [pc, #916] @ 327e24 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 327e28 │ │ │ │ ldr r1, [pc, #908] @ 327e2c │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 327e30 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2533b4 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -217445,15 +217445,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 327e48 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #604] @ 327e4c │ │ │ │ ldr r3, [pc, #540] @ 327e10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -217480,15 +217480,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 327e54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 327a58 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 327bb8 │ │ │ │ @@ -217512,168 +217512,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327bb8 │ │ │ │ ldr r3, [pc, #360] @ 327e68 │ │ │ │ ldr ip, [pc, #360] @ 327e6c │ │ │ │ ldr r1, [pc, #360] @ 327e70 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327be8 │ │ │ │ ldr r3, [pc, #320] @ 327e74 │ │ │ │ ldr ip, [pc, #320] @ 327e78 │ │ │ │ ldr r1, [pc, #320] @ 327e7c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327be8 │ │ │ │ ldr ip, [pc, #284] @ 327e80 │ │ │ │ ldr r1, [pc, #284] @ 327e84 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327bb8 │ │ │ │ ldr ip, [pc, #252] @ 327e88 │ │ │ │ ldr r1, [pc, #252] @ 327e8c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327bb8 │ │ │ │ ldr ip, [pc, #216] @ 327e90 │ │ │ │ ldr r1, [pc, #216] @ 327e94 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327be8 │ │ │ │ ldr ip, [pc, #184] @ 327e98 │ │ │ │ ldr r1, [pc, #184] @ 327e9c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 327bb8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r0, ip, asr #13 │ │ │ │ + addeq r4, r0, ip, ror #13 │ │ │ │ addseq r3, r8, r4, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, ip, r4, lsl #27 │ │ │ │ - @ instruction: 0x006c8d98 │ │ │ │ + rsbeq r8, ip, r4, lsr #27 │ │ │ │ + strheq r8, [ip], #-216 @ 0xffffff28 @ │ │ │ │ @ instruction: 0x009833f8 │ │ │ │ andeq r2, r0, r8, ror #14 │ │ │ │ - addeq r4, r0, r4, lsr r6 │ │ │ │ - strdeq r2, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r2, fp, r0, asr pc │ │ │ │ - rsbeq r8, ip, r4, asr #27 │ │ │ │ - rsbeq r6, sp, r8, lsr r4 │ │ │ │ + addeq r4, r0, r4, asr r6 │ │ │ │ + rsbeq r2, fp, ip, lsl sl │ │ │ │ + rsbeq r2, fp, r0, ror pc │ │ │ │ + rsbeq r8, ip, r4, ror #27 │ │ │ │ + rsbeq r6, sp, r8, asr r4 │ │ │ │ addseq r2, r9, ip, lsr #2 │ │ │ │ - rsbeq r8, ip, r4, ror #26 │ │ │ │ - rsbeq r8, ip, r8, asr sp │ │ │ │ - rsbeq r8, ip, r4, lsl #24 │ │ │ │ - rsbeq r8, ip, r8, ror #23 │ │ │ │ + rsbeq r8, ip, r4, lsl #27 │ │ │ │ + rsbeq r8, ip, r8, ror sp │ │ │ │ + rsbeq r8, ip, r4, lsr #24 │ │ │ │ + rsbeq r8, ip, r8, lsl #24 │ │ │ │ addseq r3, r8, r4, lsr r2 │ │ │ │ - rsbeq r8, ip, r4, lsl #24 │ │ │ │ - rsbeq r8, ip, r4, asr fp │ │ │ │ + rsbeq r8, ip, r4, lsr #24 │ │ │ │ + rsbeq r8, ip, r4, ror fp │ │ │ │ @ instruction: 0x00991ff4 │ │ │ │ - rsbeq r8, ip, r8, lsr #24 │ │ │ │ - strdeq r8, [ip], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r8, ip, r0, ror #21 │ │ │ │ - @ instruction: 0x008043bc │ │ │ │ - rsbeq r8, ip, r4, lsl sl │ │ │ │ - rsbeq r8, ip, ip, lsr #21 │ │ │ │ - addeq r4, r0, r8, lsl #7 │ │ │ │ - strdeq r8, [ip], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r8, ip, r8, ror sl │ │ │ │ - rsbeq r8, ip, r8, lsr fp │ │ │ │ - rsbeq r8, ip, r0, asr sl │ │ │ │ - rsbeq r8, ip, r4, asr #22 │ │ │ │ - rsbeq r8, ip, r8, lsr #20 │ │ │ │ - rsbeq r8, ip, ip, asr #20 │ │ │ │ - strdeq r8, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r8, ip, ip, lsl #22 │ │ │ │ - ldrdeq r8, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r8, ip, r8, asr #24 │ │ │ │ + rsbeq r8, ip, ip, lsl ip │ │ │ │ + rsbeq r8, ip, r0, lsl #22 │ │ │ │ + ldrdeq r4, [r0], ip │ │ │ │ + rsbeq r8, ip, r4, lsr sl │ │ │ │ + rsbeq r8, ip, ip, asr #21 │ │ │ │ + addeq r4, r0, r8, lsr #7 │ │ │ │ + rsbeq r8, ip, r8, lsl fp │ │ │ │ + @ instruction: 0x006c8a98 │ │ │ │ + rsbeq r8, ip, r8, asr fp │ │ │ │ + rsbeq r8, ip, r0, ror sl │ │ │ │ + rsbeq r8, ip, r4, ror #22 │ │ │ │ + rsbeq r8, ip, r8, asr #20 │ │ │ │ + rsbeq r8, ip, ip, ror #20 │ │ │ │ + rsbeq r8, ip, ip, lsl sl │ │ │ │ + rsbeq r8, ip, ip, lsr #22 │ │ │ │ + strdeq r8, [ip], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 327f34 │ │ │ │ ldr r2, [pc, #124] @ 327f38 │ │ │ │ ldr r1, [pc, #124] @ 327f3c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #92] @ 327f40 │ │ │ │ ldr r1, [pc, #92] @ 327f44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 327f48 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r2, fp, ip, ror #11 │ │ │ │ - rsbeq sl, pc, r0, lsr r8 @ │ │ │ │ + addeq r4, r0, r8, lsr #4 │ │ │ │ + rsbeq r2, fp, ip, lsl #12 │ │ │ │ + rsbeq sl, pc, r0, asr r8 @ │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ addseq pc, r5, r8, asr #14 │ │ │ │ - rsbeq r8, ip, r0, lsl #20 │ │ │ │ + rsbeq r8, ip, r0, lsr #20 │ │ │ │ ldr r0, [pc, #4] @ 327f58 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r6, sl, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -217703,15 +217703,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 327ff0 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 327fcc │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl 998d48 │ │ │ │ + bl 998d68 │ │ │ │ add r4, r4, #1 │ │ │ │ b 327f78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 32813c │ │ │ │ @@ -217720,36 +217720,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #268] @ 328148 │ │ │ │ ldr r1, [pc, #268] @ 32814c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #232] @ 328150 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 33feb0 │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -217787,20 +217787,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 255178 │ │ │ │ b 328104 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 3280fc │ │ │ │ - addeq r4, r0, r8, lsl #2 │ │ │ │ - rsbeq r5, ip, r8, ror r6 │ │ │ │ - rsbeq r5, ip, ip, lsl #13 │ │ │ │ - rsbeq r8, ip, ip, lsl r9 │ │ │ │ - rsbeq r8, ip, r4, lsr r9 │ │ │ │ - rsbeq r8, ip, r4, lsr #18 │ │ │ │ + addeq r4, r0, r8, lsr #2 │ │ │ │ + @ instruction: 0x006c5698 │ │ │ │ + rsbeq r5, ip, ip, lsr #13 │ │ │ │ + rsbeq r8, ip, ip, lsr r9 │ │ │ │ + rsbeq r8, ip, r4, asr r9 │ │ │ │ + rsbeq r8, ip, r4, asr #18 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3281b8 │ │ │ │ ldr r2, [pc, #72] @ 3281bc │ │ │ │ @@ -217808,27 +217808,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #40] @ 3281c4 │ │ │ │ ldr r1, [pc, #40] @ 3281c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f728 │ │ │ │ - addeq r3, r0, ip, lsr #31 │ │ │ │ - rsbeq r2, fp, r8, lsr r3 │ │ │ │ - rsbeq sl, pc, ip, ror r5 @ │ │ │ │ + b 74f748 │ │ │ │ + addeq r3, r0, ip, asr #31 │ │ │ │ + rsbeq r2, fp, r8, asr r3 │ │ │ │ + @ instruction: 0x006fa59c │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ addseq pc, r5, r0, asr r5 @ │ │ │ │ │ │ │ │ 003281cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -217871,25 +217871,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 33ff34 │ │ │ │ ldr r6, [pc, #120] @ 3282f0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 70dc5c │ │ │ │ + bl 70dc7c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3282b4 │ │ │ │ ldr r3, [pc, #100] @ 3282f4 │ │ │ │ ldr r1, [pc, #100] @ 3282f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75c39c │ │ │ │ + bl 75c3bc │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 3282d4 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -217899,19 +217899,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 3282fc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75ab94 │ │ │ │ + b 75abb4 │ │ │ │ @ instruction: 0x00982bb0 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - @ instruction: 0x007ba190 │ │ │ │ - ldrheq sl, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq sl, [fp], #-16 @ │ │ │ │ + ldrsbeq sl, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 00328300 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 328548 │ │ │ │ @@ -217932,15 +217932,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 33fa04 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 3283a4 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9999a4 │ │ │ │ + bl 9999c4 │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 328530 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -217964,19 +217964,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3284ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 33ff34 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 70720c │ │ │ │ + bl 70722c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 70dc5c │ │ │ │ + bl 70dc7c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3284c0 │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3284d0 │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -217996,45 +217996,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 328484 │ │ │ │ - bl 7071ec │ │ │ │ + bl 70720c │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 3284d0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 70dc88 │ │ │ │ + bl 70dca8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 328468 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 3283c0 │ │ │ │ ldr r0, [pc, #120] @ 328550 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r2, [pc, #96] @ 328554 │ │ │ │ ldr r3, [pc, #84] @ 32854c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -218048,23 +218048,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 328558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r8, r8, lsl #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, ip, r8, ror #9 │ │ │ │ + rsbeq r8, ip, r8, lsl #10 │ │ │ │ addseq r2, r8, r0, lsr r9 │ │ │ │ - rsbeq r8, ip, r8, ror #8 │ │ │ │ + rsbeq r8, ip, r8, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -218150,15 +218150,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 328914 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3288ec │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -218201,15 +218201,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 328604 │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 32869c │ │ │ │ @@ -218273,15 +218273,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 328758 │ │ │ │ ldr r0, [pc, #116] @ 328928 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r1, [pc, #96] @ 328928 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -218297,19 +218297,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253090 │ │ │ │ b 3286cc │ │ │ │ addseq r2, r8, ip, lsl #17 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strheq r8, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq r8, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ @ instruction: 0x00004ebc │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r8, ip, r0, lsr #2 │ │ │ │ + rsbeq r8, ip, r0, asr #2 │ │ │ │ │ │ │ │ 00328930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -218327,15 +218327,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -218385,15 +218385,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 328a7c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 328be0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 328b74 │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -218425,15 +218425,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 328b0c │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3289c8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -218462,15 +218462,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ b 328b18 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 328ab4 │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -218507,17 +218507,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328c5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 328c60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r0, r8, lsl r5 │ │ │ │ - rsbeq r7, ip, r4, lsl #28 │ │ │ │ - rsbeq r7, ip, r8, lsr #28 │ │ │ │ + addeq r3, r0, r8, lsr r5 │ │ │ │ + rsbeq r7, ip, r4, lsr #28 │ │ │ │ + rsbeq r7, ip, r8, asr #28 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00328c64 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 328d70 │ │ │ │ @@ -218583,18 +218583,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009821b0 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - ldrdeq r7, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - strdeq r3, [r0], ip │ │ │ │ - rsbeq r7, ip, r8, ror #25 │ │ │ │ - rsbeq r7, ip, ip, lsl #26 │ │ │ │ + strdeq r7, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r3, r0, ip, lsl r4 │ │ │ │ + rsbeq r7, ip, r8, lsl #26 │ │ │ │ + rsbeq r7, ip, ip, lsr #26 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00328d90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218608,15 +218608,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 328930 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -218628,17 +218628,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328e30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r0, r4, asr #6 │ │ │ │ - rsbeq r7, ip, r4, lsr ip │ │ │ │ - rsbeq r7, ip, r8, asr ip │ │ │ │ + addeq r3, r0, r4, ror #6 │ │ │ │ + rsbeq r7, ip, r4, asr ip │ │ │ │ + rsbeq r7, ip, r8, ror ip │ │ │ │ │ │ │ │ 00328e34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -218669,17 +218669,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328ecc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 328ed0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - addeq r3, r0, r8, lsr #5 │ │ │ │ - @ instruction: 0x006c7b94 │ │ │ │ - strheq r7, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r3, r0, r8, asr #5 │ │ │ │ + strheq r7, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + ldrdeq r7, [ip], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 00328ed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218715,17 +218715,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328f7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - strdeq r3, [r0], r8 │ │ │ │ - rsbeq r7, ip, r8, ror #21 │ │ │ │ - rsbeq r7, ip, ip, lsl #22 │ │ │ │ + addeq r3, r0, r8, lsl r2 │ │ │ │ + rsbeq r7, ip, r8, lsl #22 │ │ │ │ + rsbeq r7, ip, ip, lsr #22 │ │ │ │ │ │ │ │ 00328f80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -218735,21 +218735,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 328930 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -218767,17 +218767,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9db838 <__bss_end__@@Base+0xfdc12be8> │ │ │ │ ... │ │ │ │ blcc fe9db844 <__bss_end__@@Base+0xfdc12bf4> │ │ │ │ - addeq r3, r0, r0, asr #2 │ │ │ │ - rsbeq r7, ip, ip, lsr #20 │ │ │ │ - rsbeq r7, ip, r0, asr sl │ │ │ │ + addeq r3, r0, r0, ror #2 │ │ │ │ + rsbeq r7, ip, ip, asr #20 │ │ │ │ + rsbeq r7, ip, r0, ror sl │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00329050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218807,17 +218807,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3290e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umulleq r3, r0, r4, r0 │ │ │ │ - rsbeq r7, ip, r4, lsl #19 │ │ │ │ - rsbeq r7, ip, r8, lsr #19 │ │ │ │ + strheq r3, [r0], r4 │ │ │ │ + rsbeq r7, ip, r4, lsr #19 │ │ │ │ + rsbeq r7, ip, r8, asr #19 │ │ │ │ │ │ │ │ 003290e4 : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003290ec : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -218847,15 +218847,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 329194 │ │ │ │ mov r5, #0 │ │ │ │ b 329188 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 328560 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -218877,17 +218877,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3291e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3291e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umulleq r2, r0, r4, pc @ │ │ │ │ - rsbeq r7, ip, r0, lsl #17 │ │ │ │ - rsbeq r7, ip, r4, lsr #17 │ │ │ │ + @ instruction: 0x00802fb4 │ │ │ │ + rsbeq r7, ip, r0, lsr #17 │ │ │ │ + rsbeq r7, ip, r4, asr #17 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218955,15 +218955,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 329390 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 32936c │ │ │ │ @@ -218990,95 +218990,95 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - addeq r2, r0, r0, lsl #28 │ │ │ │ - rsbeq r7, ip, ip, ror #13 │ │ │ │ - rsbeq r7, ip, r4, lsr #14 │ │ │ │ + addeq r2, r0, r0, lsr #28 │ │ │ │ + rsbeq r7, ip, ip, lsl #14 │ │ │ │ + rsbeq r7, ip, r4, asr #14 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - ldrdeq r2, [r0], ip │ │ │ │ - rsbeq r7, ip, ip, asr #13 │ │ │ │ - rsbeq r7, ip, r0, lsl r7 │ │ │ │ + strdeq r2, [r0], ip │ │ │ │ + rsbeq r7, ip, ip, ror #13 │ │ │ │ + rsbeq r7, ip, r0, lsr r7 │ │ │ │ │ │ │ │ 003293b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3293e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253648 │ │ │ │ ldr r0, [pc, #4] @ 3293f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r5, sl, r8, lsl fp │ │ │ │ │ │ │ │ 003293fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #64] @ 32946c │ │ │ │ ldr r2, [pc, #64] @ 329470 │ │ │ │ ldr r1, [pc, #64] @ 329474 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - addeq r2, r0, ip, ror #27 │ │ │ │ - rsbeq r7, ip, r0, lsl #14 │ │ │ │ - rsbeq r7, ip, r4, lsl r7 │ │ │ │ + addeq r2, r0, ip, lsl #28 │ │ │ │ + rsbeq r7, ip, r0, lsr #14 │ │ │ │ + rsbeq r7, ip, r4, lsr r7 │ │ │ │ │ │ │ │ 00329478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #96] @ 329504 │ │ │ │ ldr r2, [pc, #96] @ 329508 │ │ │ │ ldr r1, [pc, #96] @ 32950c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3294e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -219088,17 +219088,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, r0, r4, ror sp │ │ │ │ - rsbeq r7, ip, r8, lsl #13 │ │ │ │ - @ instruction: 0x006c769c │ │ │ │ + umulleq r2, r0, r4, sp │ │ │ │ + rsbeq r7, ip, r8, lsr #13 │ │ │ │ + strheq r7, [ip], #-108 @ 0xffffff94 @ │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #284] @ 32964c │ │ │ │ @@ -219172,19 +219172,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r8, r0, ror #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ + rsbeq r7, ip, r4, lsl r6 │ │ │ │ + rsbeq r7, ip, ip, lsl #12 │ │ │ │ strdeq r7, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r7, ip, ip, ror #11 │ │ │ │ - ldrdeq r7, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r7, ip, r8, lsr r3 │ │ │ │ - rsbeq r4, sp, r8, lsr #19 │ │ │ │ + rsbeq r7, ip, r8, asr r3 │ │ │ │ + rsbeq r4, sp, r8, asr #19 │ │ │ │ addseq r1, r8, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 32979c │ │ │ │ mov r3, r1 │ │ │ │ @@ -219256,18 +219256,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq r1, r8, r8, r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, ip, ip, lsr #9 │ │ │ │ - @ instruction: 0x006c749c │ │ │ │ - rsbeq r7, ip, r0, ror #3 │ │ │ │ - rsbeq r4, sp, r0, asr #16 │ │ │ │ + rsbeq r7, ip, ip, asr #9 │ │ │ │ + strheq r7, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r7, ip, r0, lsl #4 │ │ │ │ + rsbeq r4, sp, r0, ror #16 │ │ │ │ addseq r1, r8, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 3298f4 │ │ │ │ @@ -219310,15 +219310,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32987c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 3298e0 │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3298e8 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 329840 │ │ │ │ @@ -219335,15 +219335,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 99afb8 │ │ │ │ + bl 99afd8 │ │ │ │ b 329880 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r8, ip, asr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r8, r0, lsl #11 │ │ │ │ @@ -219442,42 +219442,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 329af0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 329af4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #60] @ 329af8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ addseq r1, r8, r4, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009814d0 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r6, ip, r8, lsr #30 │ │ │ │ - rsbeq r7, ip, r4, asr #4 │ │ │ │ + rsbeq r6, ip, r8, asr #30 │ │ │ │ + rsbeq r7, ip, r4, ror #4 │ │ │ │ umullseq r0, r9, r4, r2 │ │ │ │ - rsbeq r7, ip, r8, lsr #4 │ │ │ │ + rsbeq r7, ip, r8, asr #4 │ │ │ │ addseq r1, r8, r0, ror #7 │ │ │ │ - rsbeq r7, ip, r4, lsr #2 │ │ │ │ - rsbeq r7, ip, r0, lsl #3 │ │ │ │ - rsbeq r7, ip, r8, lsr #2 │ │ │ │ + rsbeq r7, ip, r4, asr #2 │ │ │ │ + rsbeq r7, ip, r0, lsr #3 │ │ │ │ + rsbeq r7, ip, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 32a040 │ │ │ │ ldr r3, [pc, #1324] @ 32a044 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -219493,15 +219493,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 32a054 │ │ │ │ @@ -219657,15 +219657,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 70720c │ │ │ │ + bl 70722c │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -219768,87 +219768,87 @@ │ │ │ │ bl 255cf4 │ │ │ │ ldr r1, [pc, #232] @ 32a07c │ │ │ │ ldr r0, [pc, #232] @ 32a080 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ mov r3, #0 │ │ │ │ b 329e14 │ │ │ │ ldr r0, [pc, #196] @ 32a084 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #168] @ 32a088 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 32a08c │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r1, [pc, #124] @ 32a090 │ │ │ │ ldr r0, [pc, #124] @ 32a094 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ addseq r1, r8, r0, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r0, r0, lsl #14 │ │ │ │ + addeq r2, r0, r0, lsr #14 │ │ │ │ + rsbeq r7, ip, r0, asr r1 │ │ │ │ rsbeq r7, ip, r0, lsr r1 │ │ │ │ - rsbeq r7, ip, r0, lsl r1 │ │ │ │ addseq r1, r8, ip, lsr #5 │ │ │ │ - rsbeq r9, ip, r8, lsr #24 │ │ │ │ - rsbeq r7, ip, r8, asr #1 │ │ │ │ - andeq r3, r0, r4, asr r8 │ │ │ │ + rsbeq r9, ip, r8, asr #24 │ │ │ │ rsbeq r7, ip, r8, ror #1 │ │ │ │ - rsbeq r6, ip, r4, ror #28 │ │ │ │ + andeq r3, r0, r4, asr r8 │ │ │ │ + rsbeq r7, ip, r8, lsl #2 │ │ │ │ + rsbeq r6, ip, r4, lsl #29 │ │ │ │ addseq pc, r8, ip, ror #30 │ │ │ │ - rsbeq r4, sp, r4, asr r1 │ │ │ │ - ldrsheq lr, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r4, sp, r4, ror r1 │ │ │ │ + rsbseq lr, r9, r8, lsl pc │ │ │ │ @ instruction: 0x00980ed8 │ │ │ │ - addeq r2, r0, r0, lsr #5 │ │ │ │ - strdeq r6, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r6, ip, r0, lsr #26 │ │ │ │ - rsbeq r6, ip, ip, asr sp │ │ │ │ - rsbeq r6, ip, ip, lsl #26 │ │ │ │ - addeq r2, r0, r0, lsr #4 │ │ │ │ - @ instruction: 0x006c6c9c │ │ │ │ + addeq r2, r0, r0, asr #5 │ │ │ │ + rsbeq r6, ip, r8, lsl sp │ │ │ │ + rsbeq r6, ip, r0, asr #26 │ │ │ │ + rsbeq r6, ip, ip, ror sp │ │ │ │ + rsbeq r6, ip, ip, lsr #26 │ │ │ │ + addeq r2, r0, r0, asr #4 │ │ │ │ + strheq r6, [ip], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 32a1b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r1, [r4] │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ bne 32a0f8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32a150 │ │ │ │ @@ -219867,20 +219867,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ bl 33ba14 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 32a1c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r3, [pc, #116] @ 32a1cc │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -219902,22 +219902,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 32a1dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addeq r4, sl, ip, lsl #29 │ │ │ │ - addeq r2, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x006b039c │ │ │ │ - rsbeq r8, pc, r0, ror #11 │ │ │ │ - rsbeq r6, ip, r0, asr #24 │ │ │ │ + addeq r2, r0, r0, asr #2 │ │ │ │ + strheq r0, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r8, pc, r0, lsl #12 │ │ │ │ + rsbeq r6, ip, r0, ror #24 │ │ │ │ addeq r4, sl, r4, ror #27 │ │ │ │ - umulleq r2, r0, r4, r0 │ │ │ │ - rsbeq r6, ip, r0, asr #23 │ │ │ │ - rsbeq sp, fp, r0, lsl #7 │ │ │ │ + strheq r2, [r0], r4 │ │ │ │ + rsbeq r6, ip, r0, ror #23 │ │ │ │ + rsbeq sp, fp, r0, lsr #7 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 32a2a4 │ │ │ │ ldr r2, [pc, #172] @ 32a2a8 │ │ │ │ @@ -219925,15 +219925,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 32a2ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32a284 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 32a250 │ │ │ │ mov r0, r4 │ │ │ │ @@ -219960,17 +219960,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, r0, r0, lsr r0 │ │ │ │ - rsbeq r6, ip, ip, asr #20 │ │ │ │ + addeq r2, r0, r0, asr r0 │ │ │ │ rsbeq r6, ip, ip, ror #20 │ │ │ │ + rsbeq r6, ip, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 32a510 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -219982,15 +219982,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 328248 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -220042,15 +220042,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 70720c │ │ │ │ + bl 70722c │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -220115,23 +220115,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r1, r0, r8, asr pc │ │ │ │ - rsbeq r6, ip, r0, ror r9 │ │ │ │ - rsbeq r6, ip, ip, lsl #19 │ │ │ │ - rsbeq r6, ip, r0, asr #16 │ │ │ │ - rsbeq r6, ip, r0, lsl #11 │ │ │ │ - ldrheq r2, [r5], #-12 @ │ │ │ │ - rsbeq r6, ip, ip, lsr #20 │ │ │ │ - rsbeq r3, sp, r0, asr fp │ │ │ │ - rsbseq lr, r9, ip, lsr r9 │ │ │ │ + addeq r1, r0, r8, ror pc │ │ │ │ + @ instruction: 0x006c6990 │ │ │ │ + rsbeq r6, ip, ip, lsr #19 │ │ │ │ + rsbeq r6, ip, r0, ror #16 │ │ │ │ + rsbeq r6, ip, r0, lsr #11 │ │ │ │ + ldrsbeq r2, [r5], #-12 @ │ │ │ │ + rsbeq r6, ip, ip, asr #20 │ │ │ │ + rsbeq r3, sp, r0, ror fp │ │ │ │ + rsbseq lr, r9, ip, asr r9 │ │ │ │ │ │ │ │ 0032a534 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -220227,21 +220227,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 52f6f4 │ │ │ │ bl 340444 │ │ │ │ mov r1, r6 │ │ │ │ - bl 75115c │ │ │ │ + bl 75117c │ │ │ │ ldr r2, [pc, #204] @ 32a7a0 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 32a7a4 │ │ │ │ @@ -220272,28 +220272,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 32a7b0 │ │ │ │ ldr r2, [pc, #72] @ 32a7b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r0, r8, r8, asr #17 │ │ │ │ - ldrdeq r1, [r0], r0 │ │ │ │ + strdeq r1, [r0], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, ip, r4, lsl r8 │ │ │ │ - rsbeq r6, ip, r8, lsl #6 │ │ │ │ - ldrdeq r6, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r6, ip, r4, asr #15 │ │ │ │ - ldrsheq r1, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r6, ip, r4, asr #5 │ │ │ │ - rsbeq r6, ip, r8, asr #14 │ │ │ │ - rsbeq r6, ip, r8, lsl #5 │ │ │ │ + rsbeq r6, ip, r4, lsr r8 │ │ │ │ + rsbeq r6, ip, r8, lsr #6 │ │ │ │ + strdeq r6, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r6, ip, r4, ror #15 │ │ │ │ + rsbseq r1, fp, ip, lsl sl │ │ │ │ + rsbeq r6, ip, r4, ror #5 │ │ │ │ + rsbeq r6, ip, r8, ror #14 │ │ │ │ + rsbeq r6, ip, r8, lsr #5 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ addseq r0, r8, r8, lsl #14 │ │ │ │ - rsbeq r6, ip, r0, lsl #12 │ │ │ │ - rsbeq r6, ip, r4, asr r6 │ │ │ │ + rsbeq r6, ip, r0, lsr #12 │ │ │ │ + rsbeq r6, ip, r4, ror r6 │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -220339,17 +220339,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 73a828 │ │ │ │ + bl 73a848 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733ae0 │ │ │ │ + bl 733b00 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r0, r8, r4, ror #11 │ │ │ │ @@ -220394,26 +220394,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 32a978 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r6, ip, ip, asr #12 │ │ │ │ - addeq r1, r0, ip, lsl #19 │ │ │ │ - rsbeq r6, ip, r8, lsl r6 │ │ │ │ + rsbeq r6, ip, ip, ror #12 │ │ │ │ + addeq r1, r0, ip, lsr #19 │ │ │ │ + rsbeq r6, ip, r8, lsr r6 │ │ │ │ │ │ │ │ 0032a97c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -220527,17 +220527,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32ab50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - umulleq r1, r0, ip, r7 │ │ │ │ - rsbeq r6, ip, ip, lsr #8 │ │ │ │ - rsbeq r6, ip, r8, ror r4 │ │ │ │ + @ instruction: 0x008017bc │ │ │ │ + rsbeq r6, ip, ip, asr #8 │ │ │ │ + @ instruction: 0x006c6498 │ │ │ │ │ │ │ │ 0032ab54 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ab6c │ │ │ │ @@ -220600,15 +220600,15 @@ │ │ │ │ 0032ac2c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ac44 │ │ │ │ bx r3 │ │ │ │ - b 700620 │ │ │ │ + b 700640 │ │ │ │ │ │ │ │ 0032ac48 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ac60 │ │ │ │ @@ -220626,24 +220626,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 32acb8 │ │ │ │ ldr r2, [pc, #48] @ 32acbc │ │ │ │ ldr r1, [pc, #48] @ 32acc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75cc20 │ │ │ │ + bl 75cc40 │ │ │ │ ldr r1, [pc, #28] @ 32acc4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 74f728 │ │ │ │ + b 74f748 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq r6, ip, r0, asr #6 │ │ │ │ + rsbeq r6, ip, r0, ror #6 │ │ │ │ addseq ip, r5, r0, lsr #25 │ │ │ │ │ │ │ │ 0032acc8 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -220662,28 +220662,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ - addeq r1, r0, r4, asr #11 │ │ │ │ - ldrdeq r6, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r6, ip, r0, asr r2 │ │ │ │ + addeq r1, r0, r4, ror #11 │ │ │ │ + strdeq r6, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r6, ip, r0, ror r2 │ │ │ │ │ │ │ │ 0032ad30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 718598 │ │ │ │ + bl 7185b8 │ │ │ │ str r0, [r4, #608] @ 0x260 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7586b4 │ │ │ │ + b 7586d4 │ │ │ │ │ │ │ │ 0032ad54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 32ae1c │ │ │ │ @@ -220693,16 +220693,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ - bl 75067c │ │ │ │ + bl 757b9c │ │ │ │ + bl 75069c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 32adf4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 32add4 │ │ │ │ @@ -220728,17 +220728,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 56848c │ │ │ │ b 32ada0 │ │ │ │ - addeq r1, r0, ip, asr r5 │ │ │ │ - rsbeq pc, sl, r8, lsr r7 @ │ │ │ │ - rsbeq r7, pc, r4, lsl #19 │ │ │ │ + addeq r1, r0, ip, ror r5 │ │ │ │ + rsbeq pc, sl, r8, asr r7 @ │ │ │ │ + rsbeq r7, pc, r4, lsr #19 │ │ │ │ addeq r4, sl, r4, lsr #3 │ │ │ │ │ │ │ │ 0032ae2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -220758,16 +220758,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ - bl 75067c │ │ │ │ + bl 757b9c │ │ │ │ + bl 75069c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32aebc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -220776,93 +220776,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 32aee0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 568778 │ │ │ │ - addeq r1, r0, ip, asr r4 │ │ │ │ - rsbeq pc, sl, r0, asr #12 │ │ │ │ - rsbeq r7, pc, r4, lsl #17 │ │ │ │ + addeq r1, r0, ip, ror r4 │ │ │ │ + rsbeq pc, sl, r0, ror #12 │ │ │ │ + rsbeq r7, pc, r4, lsr #17 │ │ │ │ addeq r4, sl, r8, ror #1 │ │ │ │ ldr r0, [pc, #4] @ 32aef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r4, sl, ip, ror #2 │ │ │ │ │ │ │ │ 0032aef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #56] @ 32af58 │ │ │ │ ldr r2, [pc, #56] @ 32af5c │ │ │ │ ldr r1, [pc, #56] @ 32af60 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - strdeq r1, [r0], ip │ │ │ │ - rsbeq r6, ip, r8, ror #2 │ │ │ │ - rsbeq r6, ip, r4, lsl #3 │ │ │ │ + addeq r1, r0, ip, lsl r4 │ │ │ │ + rsbeq r6, ip, r8, lsl #3 │ │ │ │ + rsbeq r6, ip, r4, lsr #3 │ │ │ │ │ │ │ │ 0032af64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 32aff4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32afd8 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #84] @ 32aff8 │ │ │ │ ldr r2, [pc, #84] @ 32affc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r6, ip, r4, lsr r1 │ │ │ │ - addeq r1, r0, ip, ror r3 │ │ │ │ - rsbeq r6, ip, r0, ror #1 │ │ │ │ + rsbeq r6, ip, r4, asr r1 │ │ │ │ + umulleq r1, r0, ip, r3 │ │ │ │ + rsbeq r6, ip, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -220923,15 +220923,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 32b1a4 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 753a54 │ │ │ │ + bl 753a74 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 32b198 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 32b174 │ │ │ │ @@ -220943,15 +220943,15 @@ │ │ │ │ bl 2533b4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75b6cc │ │ │ │ + bl 75b6ec │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 32b130 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -220971,19 +220971,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 32b1d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - strdeq r5, [ip], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r5, ip, r8, asr pc │ │ │ │ - addeq r1, r0, ip, lsl #3 │ │ │ │ - rsbeq r5, ip, r0, lsl pc │ │ │ │ - rsbeq r5, ip, ip, asr #30 │ │ │ │ + rsbeq r6, ip, ip, lsl r0 │ │ │ │ + rsbeq r5, ip, r8, ror pc │ │ │ │ + addeq r1, r0, ip, lsr #3 │ │ │ │ + rsbeq r5, ip, r0, lsr pc │ │ │ │ + rsbeq r5, ip, ip, ror #30 │ │ │ │ │ │ │ │ 0032b1dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -221049,15 +221049,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 75b6f8 │ │ │ │ + bl 75b718 │ │ │ │ mov r0, sl │ │ │ │ bl 253648 │ │ │ │ cmp r7, r4 │ │ │ │ bne 32b2b8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -221080,22 +221080,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0097fbd0 │ │ │ │ - strheq r5, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq r5, [ip], #-236 @ 0xffffff14 @ │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ - rsbeq r5, ip, r4, lsl #29 │ │ │ │ - rsbseq sl, r5, ip, lsr #14 │ │ │ │ - strdeq r5, [ip], #-212 @ 0xffffff2c @ │ │ │ │ - addeq r0, r0, ip, ror #31 │ │ │ │ - rsbeq r5, ip, r0, ror sp │ │ │ │ - rsbeq r5, ip, ip, ror #27 │ │ │ │ + rsbeq r5, ip, r4, lsr #29 │ │ │ │ + rsbseq sl, r5, ip, asr #14 │ │ │ │ + rsbeq r5, ip, r4, lsl lr │ │ │ │ + addeq r1, r0, ip │ │ │ │ + @ instruction: 0x006c5d90 │ │ │ │ + rsbeq r5, ip, ip, lsl #28 │ │ │ │ │ │ │ │ 0032b38c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 32b224 │ │ │ │ │ │ │ │ 0032b398 : │ │ │ │ @@ -221165,36 +221165,36 @@ │ │ │ │ beq 32b4c0 │ │ │ │ ldr r3, [pc, #88] @ 32b4e8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75baa0 │ │ │ │ + bl 75bac0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 253648 │ │ │ │ ldr r1, [pc, #48] @ 32b4ec │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b464 │ │ │ │ ldr r0, [pc, #40] @ 32b4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7515fc │ │ │ │ + bl 75161c │ │ │ │ ldr r1, [pc, #32] @ 32b4f4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75b6cc │ │ │ │ + bl 75b6ec │ │ │ │ b 32b488 │ │ │ │ @ instruction: 0x0097f9d0 │ │ │ │ - strdeq r5, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r5, ip, ip, lsl sp │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r5, ip, r8, ror ip │ │ │ │ - rsbeq r5, ip, r8, lsr #25 │ │ │ │ - rsbeq r5, ip, r4, lsr #25 │ │ │ │ + @ instruction: 0x006c5c98 │ │ │ │ + rsbeq r5, ip, r8, asr #25 │ │ │ │ + rsbeq r5, ip, r4, asr #25 │ │ │ │ │ │ │ │ 0032b4f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -221203,29 +221203,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 32b564 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2533b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75c39c │ │ │ │ + bl 75c3bc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 32b568 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b514 │ │ │ │ - rsbeq r5, ip, ip, asr #24 │ │ │ │ - ldrdeq r5, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r5, ip, ip, ror #24 │ │ │ │ + strdeq r5, [ip], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 0032b56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -221238,22 +221238,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2533b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c39c │ │ │ │ + bl 75c3bc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 32b5d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75baa0 │ │ │ │ + bl 75bac0 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 32b438 │ │ │ │ @@ -221263,16 +221263,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 32b61c │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b594 │ │ │ │ - rsbeq r5, ip, r8, asr #23 │ │ │ │ - rsbeq r5, ip, r0, lsr #22 │ │ │ │ + rsbeq r5, ip, r8, ror #23 │ │ │ │ + rsbeq r5, ip, r0, asr #22 │ │ │ │ │ │ │ │ 0032b620 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 32b438 │ │ │ │ │ │ │ │ @@ -221302,15 +221302,15 @@ │ │ │ │ bl 2533b4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75d42c │ │ │ │ + bl 75d44c │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 32b674 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -221328,15 +221328,15 @@ │ │ │ │ bl 2533b4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75d42c │ │ │ │ + bl 75d44c │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 32b6dc │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -221358,42 +221358,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r5, ip, ip, lsl #21 │ │ │ │ - strdeq r5, [ip], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r5, ip, r0, ror #20 │ │ │ │ - @ instruction: 0x006c5a90 │ │ │ │ + rsbeq r5, ip, ip, lsr #21 │ │ │ │ + rsbeq r5, ip, r8, lsl fp │ │ │ │ + rsbeq r5, ip, r0, lsl #21 │ │ │ │ + strheq r5, [ip], #-160 @ 0xffffff60 @ │ │ │ │ ldr r0, [pc, #4] @ 32b7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ strdeq r3, [sl], r0 │ │ │ │ │ │ │ │ 0032b7a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #96] @ 32b830 │ │ │ │ ldr r2, [pc, #96] @ 32b834 │ │ │ │ ldr r1, [pc, #96] @ 32b838 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b810 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221403,37 +221403,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r0, r0, asr #23 │ │ │ │ - strheq r5, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r5, ip, r4, asr #19 │ │ │ │ + addeq r0, r0, r0, ror #23 │ │ │ │ + ldrdeq r5, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r5, ip, r4, ror #19 │ │ │ │ │ │ │ │ 0032b83c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #96] @ 32b8c8 │ │ │ │ ldr r2, [pc, #96] @ 32b8cc │ │ │ │ ldr r1, [pc, #96] @ 32b8d0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b8a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221443,37 +221443,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r0, r8, lsr #22 │ │ │ │ - rsbeq r5, ip, r8, lsl r9 │ │ │ │ - rsbeq r5, ip, ip, lsr #18 │ │ │ │ + addeq r0, r0, r8, asr #22 │ │ │ │ + rsbeq r5, ip, r8, lsr r9 │ │ │ │ + rsbeq r5, ip, ip, asr #18 │ │ │ │ │ │ │ │ 0032b8d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #96] @ 32b960 │ │ │ │ ldr r2, [pc, #96] @ 32b964 │ │ │ │ ldr r1, [pc, #96] @ 32b968 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b940 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221483,37 +221483,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r0, r0, r0, sl @ │ │ │ │ - rsbeq r5, ip, r0, lsl #17 │ │ │ │ - @ instruction: 0x006c5894 │ │ │ │ + @ instruction: 0x00800ab0 │ │ │ │ + rsbeq r5, ip, r0, lsr #17 │ │ │ │ + strheq r5, [ip], #-132 @ 0xffffff7c @ │ │ │ │ │ │ │ │ 0032b96c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #96] @ 32b9f8 │ │ │ │ ldr r2, [pc, #96] @ 32b9fc │ │ │ │ ldr r1, [pc, #96] @ 32ba00 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b9d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221523,17 +221523,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r0, [r0], r8 │ │ │ │ - rsbeq r5, ip, r8, ror #15 │ │ │ │ - strdeq r5, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + addeq r0, r0, r8, lsl sl │ │ │ │ + rsbeq r5, ip, r8, lsl #16 │ │ │ │ + rsbeq r5, ip, ip, lsl r8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32ba9c │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -221571,16 +221571,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 32babc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, r5, r4, asr #19 │ │ │ │ - @ instruction: 0x0075099c │ │ │ │ + rsbseq r0, r5, r4, ror #19 │ │ │ │ + ldrheq r0, [r5], #-156 @ 0xffffff64 @ │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 32bae8 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -221638,16 +221638,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 32bbc8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r0, [r5], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x00750890 │ │ │ │ + ldrsbeq r0, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + ldrheq r0, [r5], #-128 @ 0xffffff80 @ │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -221975,15 +221975,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 513f34 │ │ │ │ adceq r6, r7, ip, asr ip │ │ │ │ addseq lr, r7, ip, lsr #28 │ │ │ │ addseq sp, r8, r0, lsl sp │ │ │ │ addseq sp, r8, r0, lsl #25 │ │ │ │ @ instruction: 0x000023b0 │ │ │ │ - rsbeq r5, ip, r8, asr #1 │ │ │ │ + rsbeq r5, ip, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -222005,22 +222005,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 32c208 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 70685c │ │ │ │ + bl 70687c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70c888 │ │ │ │ + bl 70c8a8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 56f2fc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ mov r5, r0 │ │ │ │ bl 545178 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c1d0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222121,15 +222121,15 @@ │ │ │ │ bne 32c490 │ │ │ │ cmp ip, #0 │ │ │ │ beq 32c30c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 32c4e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 254134 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -222138,15 +222138,15 @@ │ │ │ │ bl 255178 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c4c4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 719708 │ │ │ │ + bl 719728 │ │ │ │ ldr r3, [pc, #556] @ 32c5cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c30c │ │ │ │ ldr r3, [pc, #540] @ 32c5d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -222172,26 +222172,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 32c5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 32c30c │ │ │ │ ldr r2, [pc, #392] @ 32c5e0 │ │ │ │ ldr r3, [pc, #360] @ 32c5c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -222237,15 +222237,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 71935c │ │ │ │ + bl 71937c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -222257,15 +222257,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 718f6c │ │ │ │ + bl 718f8c │ │ │ │ b 32c37c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 253648 │ │ │ │ b 32c4dc │ │ │ │ mov r0, ip │ │ │ │ bl 253648 │ │ │ │ b 32c4b8 │ │ │ │ @@ -222273,28 +222273,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 32c30c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r8, r4, asr sl │ │ │ │ addseq lr, r7, r8, asr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r7, r4, lsr fp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006c4d98 │ │ │ │ + strheq r4, [ip], #-216 @ 0xffffff28 @ │ │ │ │ addseq lr, r7, ip, asr #19 │ │ │ │ - rsbeq r4, ip, r8, ror ip │ │ │ │ + @ instruction: 0x006c4c98 │ │ │ │ │ │ │ │ 0032c5e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222389,22 +222389,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 32c784 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrsbeq pc, [pc], #-192 @ │ │ │ │ - rsbeq r4, ip, r4, asr fp │ │ │ │ - rsbeq r4, ip, r0, asr fp │ │ │ │ - rsbeq r4, ip, r4, asr fp │ │ │ │ - rsbeq r4, ip, ip, lsr #23 │ │ │ │ - rsbeq r4, ip, r8, ror fp │ │ │ │ - rsbeq r4, ip, ip, lsr fp │ │ │ │ - rsbeq r4, ip, r4, lsr #23 │ │ │ │ + ldrsheq pc, [pc], #-192 @ │ │ │ │ + rsbeq r4, ip, r4, ror fp │ │ │ │ + rsbeq r4, ip, r0, ror fp │ │ │ │ + rsbeq r4, ip, r4, ror fp │ │ │ │ + rsbeq r4, ip, ip, asr #23 │ │ │ │ + @ instruction: 0x006c4b98 │ │ │ │ + rsbeq r4, ip, ip, asr fp │ │ │ │ + rsbeq r4, ip, r4, asr #23 │ │ │ │ │ │ │ │ 0032c788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -222447,15 +222447,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 32c9ec │ │ │ │ ldr r2, [pc, #432] @ 32c9f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r4 │ │ │ │ bl 254080 │ │ │ │ ldr r2, [pc, #408] @ 32c9f4 │ │ │ │ ldr r3, [pc, #384] @ 32c9e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -222480,15 +222480,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ b 32c84c │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 32c824 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 32c824 │ │ │ │ @@ -222525,57 +222525,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ b 32c854 │ │ │ │ ldr r2, [pc, #128] @ 32ca10 │ │ │ │ ldr r3, [pc, #128] @ 32ca14 │ │ │ │ ldr r1, [pc, #128] @ 32ca18 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 32ca1c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 32c84c │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 32ca20 │ │ │ │ ldr r3, [pc, #96] @ 32ca24 │ │ │ │ ldr r1, [pc, #96] @ 32ca28 │ │ │ │ ldr r2, [pc, #96] @ 32ca2c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32c8b8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, ip, ror r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, ip, r8, lsr #22 │ │ │ │ - rsbseq pc, pc, r0, lsl #23 │ │ │ │ - rsbeq r4, ip, ip, asr #21 │ │ │ │ + rsbeq r4, ip, r8, asr #22 │ │ │ │ + rsbseq pc, pc, r0, lsr #23 │ │ │ │ + rsbeq r4, ip, ip, ror #21 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ addseq lr, r7, r8, asr #11 │ │ │ │ - @ instruction: 0x006c4a94 │ │ │ │ - rsbseq pc, pc, r0, lsl fp @ │ │ │ │ - rsbeq r4, ip, r0, ror #20 │ │ │ │ - rsbeq r4, ip, ip, asr #19 │ │ │ │ - rsbseq pc, pc, r4, asr sl @ │ │ │ │ - rsbeq r4, ip, r4, lsr #19 │ │ │ │ - ldrdeq r4, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq pc, pc, r0, lsr #20 │ │ │ │ - rsbeq r4, ip, r8, ror #18 │ │ │ │ + strheq r4, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq pc, pc, r0, lsr fp @ │ │ │ │ + rsbeq r4, ip, r0, lsl #21 │ │ │ │ + rsbeq r4, ip, ip, ror #19 │ │ │ │ + rsbseq pc, pc, r4, ror sl @ │ │ │ │ + rsbeq r4, ip, r4, asr #19 │ │ │ │ + strdeq r4, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq pc, pc, r0, asr #20 │ │ │ │ + rsbeq r4, ip, r8, lsl #19 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - rsbeq r4, ip, r4, ror r9 │ │ │ │ - ldrsheq pc, [pc], #-144 @ │ │ │ │ - rsbeq r4, ip, r0, asr #18 │ │ │ │ + @ instruction: 0x006c4994 │ │ │ │ + rsbseq pc, pc, r0, lsl sl @ │ │ │ │ + rsbeq r4, ip, r0, ror #18 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 0032ca30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -222712,21 +222712,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 255400 <__printf_chk@plt> │ │ │ │ b 32cc04 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097e3d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - rsbeq r9, fp, r0, lsl r9 │ │ │ │ + rsbeq r9, fp, r0, lsr r9 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ umullseq lr, r7, r0, r2 │ │ │ │ - ldrdeq r4, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r4, ip, r8, ror #14 │ │ │ │ - @ instruction: 0x006c4794 │ │ │ │ - rsbeq r4, ip, r0, asr r7 │ │ │ │ + strdeq r4, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, ip, r8, lsl #15 │ │ │ │ + strheq r4, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r4, ip, r0, ror r7 │ │ │ │ │ │ │ │ 0032cc80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -222818,15 +222818,15 @@ │ │ │ │ b 32cd58 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r4, lsl #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r7, r0, asr #2 │ │ │ │ ldrheq lr, [r7], r4 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r4, ip, r4, lsr r6 │ │ │ │ + rsbeq r4, ip, r4, asr r6 │ │ │ │ │ │ │ │ 0032ce08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 32d038 │ │ │ │ @@ -222965,19 +222965,19 @@ │ │ │ │ bl 253648 │ │ │ │ b 32cfd8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r7, ip, ror #31 │ │ │ │ @ instruction: 0x0097dfb8 │ │ │ │ - rsbeq r4, ip, r4, lsr #10 │ │ │ │ + rsbeq r4, ip, r4, asr #10 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r4, ip, r4, asr #9 │ │ │ │ - rsbeq r4, ip, r0, ror #8 │ │ │ │ - @ instruction: 0x006c4494 │ │ │ │ + rsbeq r4, ip, r4, ror #9 │ │ │ │ + rsbeq r4, ip, r0, lsl #9 │ │ │ │ + strheq r4, [ip], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 0032d05c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -222995,26 +222995,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 32d3f0 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 75159c │ │ │ │ - bl 758080 │ │ │ │ + bl 7515bc │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #812] @ 32d3f4 │ │ │ │ ldr r2, [pc, #812] @ 32d3f8 │ │ │ │ ldr r1, [pc, #812] @ 32d3fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -223202,28 +223202,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 32c24c │ │ │ │ b 32d3a0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r7, r0, lsr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r7, ip, ror sp │ │ │ │ - ldrsheq pc, [pc], #-32 @ │ │ │ │ - rsbeq sp, sl, ip, asr #7 │ │ │ │ - rsbeq sp, sl, r8, lsl r9 │ │ │ │ + rsbseq pc, pc, r0, lsl r3 @ │ │ │ │ + rsbeq sp, sl, ip, ror #7 │ │ │ │ + rsbeq sp, sl, r8, lsr r9 │ │ │ │ umlaleq r5, r7, r0, sl │ │ │ │ - ldrsheq sp, [r5], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r4, ip, r4, lsr #6 │ │ │ │ + rsbseq sp, r5, r4, lsl lr │ │ │ │ + rsbeq r4, ip, r4, asr #6 │ │ │ │ adceq r5, r7, r4, ror #19 │ │ │ │ - rsbeq r4, ip, r0, asr #5 │ │ │ │ + rsbeq r4, ip, r0, ror #5 │ │ │ │ addseq sp, r7, r4, asr fp │ │ │ │ adceq r5, r7, r4, lsr #18 │ │ │ │ - strdeq r4, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r4, ip, r8, lsl r2 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r4, ip, r0, asr r1 │ │ │ │ - rsbeq r4, ip, r8, ror #2 │ │ │ │ + rsbeq r4, ip, r0, ror r1 │ │ │ │ + rsbeq r4, ip, r8, lsl #3 │ │ │ │ │ │ │ │ 0032d42c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -223302,15 +223302,15 @@ │ │ │ │ bl 2558b0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 254080 │ │ │ │ cmp r4, #0 │ │ │ │ blt 32d5bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 70720c │ │ │ │ + bl 70722c │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 32d5bc │ │ │ │ cmp r4, #0 │ │ │ │ bne 32d5f0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -223329,15 +223329,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 70963c │ │ │ │ + bl 70965c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32d534 │ │ │ │ b 32d5bc │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -223432,25 +223432,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 75159c │ │ │ │ - bl 758080 │ │ │ │ + bl 7515bc │ │ │ │ + bl 7580a0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 32d950 │ │ │ │ ldr r1, [pc, #464] @ 32d954 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 25333c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2558f8 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -223552,25 +223552,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 253354 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097d6f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, pc, r8, asr #24 │ │ │ │ - rsbeq ip, sl, ip, lsl sp │ │ │ │ - rsbeq sp, sl, r8, ror #4 │ │ │ │ + rsbseq lr, pc, r8, ror #24 │ │ │ │ + rsbeq ip, sl, ip, lsr sp │ │ │ │ + rsbeq sp, sl, r8, lsl #5 │ │ │ │ adceq r5, r7, r8, lsr r4 │ │ │ │ - rsbeq r3, ip, ip, lsr sp │ │ │ │ + rsbeq r3, ip, ip, asr sp │ │ │ │ @ instruction: 0x00a753b8 │ │ │ │ addseq sp, r7, r4, ror r5 │ │ │ │ - rsbeq r3, ip, r8, asr ip │ │ │ │ + rsbeq r3, ip, r8, ror ip │ │ │ │ adceq r5, r7, r8, asr #6 │ │ │ │ - rsbeq r3, ip, ip, lsr ip │ │ │ │ - rsbeq r3, ip, r4, ror #19 │ │ │ │ + rsbeq r3, ip, ip, asr ip │ │ │ │ + rsbeq r3, ip, r4, lsl #20 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 0032d97c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -223609,15 +223609,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strheq sp, [pc], #-68 @ │ │ │ │ + ldrdeq sp, [pc], #-68 @ │ │ │ │ │ │ │ │ 0032da2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -224138,20 +224138,20 @@ │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r7, r8, lsr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0097cfd0 │ │ │ │ umullseq ip, r7, r0, pc @ │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - ldrdeq r3, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r3, ip, r4, asr #11 │ │ │ │ - ldrdeq r3, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r3, ip, r0, asr r4 │ │ │ │ + strdeq r3, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r3, ip, r4, ror #11 │ │ │ │ + strdeq r3, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r3, ip, r0, ror r4 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - rsbeq r3, ip, r0, ror r3 │ │ │ │ + @ instruction: 0x006c3390 │ │ │ │ │ │ │ │ 0032e27c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -224930,15 +224930,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 718c90 │ │ │ │ + bl 718cb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32f2ac │ │ │ │ cmp r7, fp │ │ │ │ bcc 32f25c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -225149,20 +225149,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 32ef08 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 32f1e4 │ │ │ │ b 32ef1c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -225189,15 +225189,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 718f6c │ │ │ │ + bl 718f8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32eea8 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 255b68 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 253648 │ │ │ │ @@ -225296,29 +225296,29 @@ │ │ │ │ addseq ip, r7, r8, lsr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r7, r0, lsl r9 │ │ │ │ addseq ip, r7, ip, ror r8 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r4, r0, ip │ │ │ │ - rsbeq r2, ip, r8, ror fp │ │ │ │ - rsbeq r2, ip, r0, lsr #22 │ │ │ │ - rsbseq sp, pc, r4, ror r4 @ │ │ │ │ - rsbeq r2, ip, r0, asr #14 │ │ │ │ - rsbeq r2, ip, ip, ror r7 │ │ │ │ + @ instruction: 0x006c2b98 │ │ │ │ + rsbeq r2, ip, r0, asr #22 │ │ │ │ + @ instruction: 0x007fd494 │ │ │ │ + rsbeq r2, ip, r0, ror #14 │ │ │ │ + @ instruction: 0x006c279c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x000023b0 │ │ │ │ - rsbeq r1, ip, r4, asr #28 │ │ │ │ + rsbeq r1, ip, r4, ror #28 │ │ │ │ bge fedd9f1c <__bss_end__@@Base+0xfe0112cc> │ │ │ │ bge fedd9f24 <__bss_end__@@Base+0xfe0112d4> │ │ │ │ - rsbseq ip, pc, r4, lsr r6 @ │ │ │ │ - rsbeq r1, ip, r0, lsl #18 │ │ │ │ - rsbeq r1, ip, ip, lsr r9 │ │ │ │ + rsbseq ip, pc, r4, asr r6 @ │ │ │ │ + rsbeq r1, ip, r0, lsr #18 │ │ │ │ + rsbeq r1, ip, ip, asr r9 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r1, ip, r8, lsr #14 │ │ │ │ + rsbeq r1, ip, r8, asr #14 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 32f61c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 32f48c │ │ │ │ @@ -225800,15 +225800,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 718c90 │ │ │ │ + bl 718cb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 330214 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 3301b4 │ │ │ │ @@ -226125,23 +226125,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 32fcb8 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -226175,15 +226175,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 718f6c │ │ │ │ + bl 718f8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fc4c │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 255b68 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 253648 │ │ │ │ @@ -226569,19 +226569,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 254ef0 │ │ │ │ mvn fp, #0 │ │ │ │ b 32e5a0 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r4, r0, ip │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - rsbseq fp, pc, r4, lsr #24 │ │ │ │ - rsbeq r0, ip, ip, ror #29 │ │ │ │ + rsbseq fp, pc, r4, asr #24 │ │ │ │ + rsbeq r0, ip, ip, lsl #30 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - rsbseq fp, pc, r4, asr #23 │ │ │ │ - rsbeq r0, ip, r8, lsl #29 │ │ │ │ + rsbseq fp, pc, r4, ror #23 │ │ │ │ + rsbeq r0, ip, r8, lsr #29 │ │ │ │ │ │ │ │ 00330844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -226672,15 +226672,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, ip, r4, ror #26 │ │ │ │ + rsbeq r0, ip, r4, lsl #27 │ │ │ │ │ │ │ │ 003309b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -226698,15 +226698,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, ip, ip, lsl #26 │ │ │ │ + rsbeq r0, ip, ip, lsr #26 │ │ │ │ │ │ │ │ 00330a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 330c98 │ │ │ │ @@ -226739,29 +226739,29 @@ │ │ │ │ bne 330a80 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 330b64 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 70dc88 │ │ │ │ + bl 70dca8 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 330ae4 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 7071ec │ │ │ │ + bl 70720c │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 330a8c │ │ │ │ cmp r9, #0 │ │ │ │ bne 330c8c │ │ │ │ ldr r0, [pc, #412] @ 330ca4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -226790,15 +226790,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 330b7c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 330b8c │ │ │ │ - bl 718598 │ │ │ │ + bl 7185b8 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 330aa4 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -226814,49 +226814,49 @@ │ │ │ │ beq 330c74 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 330c80 │ │ │ │ ldr r0, [pc, #216] @ 330cb0 │ │ │ │ ldr r9, [pc, #216] @ 330cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b190 │ │ │ │ + bl 99b1b0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 99b190 │ │ │ │ + bl 99b1b0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 99b190 │ │ │ │ + bl 99b1b0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 330aa4 │ │ │ │ mov r9, #1 │ │ │ │ b 330b7c │ │ │ │ ldr r0, [pc, #96] @ 330cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r0, [pc, #88] @ 330cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b190 │ │ │ │ + bl 99b1b0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 330bc4 │ │ │ │ ldr r1, [pc, #68] @ 330cc0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 330bd0 │ │ │ │ ldr r1, [pc, #60] @ 330cc4 │ │ │ │ @@ -226867,20 +226867,20 @@ │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097a3f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r8, r4, asr #5 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ adceq r2, r7, r0, lsr r1 │ │ │ │ @ instruction: 0x0097a2f8 │ │ │ │ - rsbeq r0, ip, r0, lsl #25 │ │ │ │ - rsbeq r0, ip, r4, lsr #25 │ │ │ │ - strheq r0, [ip], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r0, ip, r8, asr #21 │ │ │ │ - rsbeq r0, ip, r0, lsl #21 │ │ │ │ - rsbeq r0, ip, r4, ror sl │ │ │ │ + rsbeq r0, ip, r0, lsr #25 │ │ │ │ + rsbeq r0, ip, r4, asr #25 │ │ │ │ + ldrdeq r0, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r0, ip, r8, ror #21 │ │ │ │ + rsbeq r0, ip, r0, lsr #21 │ │ │ │ + @ instruction: 0x006c0a94 │ │ │ │ │ │ │ │ 00330cc8 : │ │ │ │ ldr r3, [pc, #16] @ 330ce0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227347,15 +227347,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 330fec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r7, r4, lsr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r8, r4, ror #27 │ │ │ │ @ instruction: 0x00979edc │ │ │ │ - rsbseq fp, pc, sl, lsr #8 │ │ │ │ + rsbseq fp, pc, sl, asr #8 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ addseq r9, r7, r0, lsr #28 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 00331418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -227783,17 +227783,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 331ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 331ac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq sl, pc, ip, lsl r9 @ │ │ │ │ - rsbeq pc, fp, r8, lsl lr @ │ │ │ │ - rsbeq pc, fp, ip, lsr #28 │ │ │ │ + rsbseq sl, pc, ip, lsr r9 @ │ │ │ │ + rsbeq pc, fp, r8, lsr lr @ │ │ │ │ + rsbeq pc, fp, ip, asr #28 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 00331ac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -227839,15 +227839,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9a1f50 │ │ │ │ + bl 9a1f70 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 331c84 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -227864,55 +227864,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 714c94 │ │ │ │ + bl 714cb4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 331c28 │ │ │ │ ldr r1, [pc, #196] @ 331cd4 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 70583c │ │ │ │ + bl 70585c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 9a1f50 │ │ │ │ + bl 9a1f70 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 331ca0 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 331b4c │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r5, [r6] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 331b4c │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 331cd8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 993bdc │ │ │ │ + bl 993bfc │ │ │ │ b 331b4c │ │ │ │ ldr r3, [pc, #80] @ 331cdc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ b 331bac │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 331ce0 │ │ │ │ ldr r1, [pc, #56] @ 331ce4 │ │ │ │ ldr r0, [pc, #56] @ 331ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -227923,17 +227923,17 @@ │ │ │ │ addseq r9, r7, ip, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r7, r4, ror #5 │ │ │ │ @ instruction: 0x009792d0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - rsbseq sl, pc, r0, lsl r7 @ │ │ │ │ - rsbeq r5, fp, r8, lsl #21 │ │ │ │ - @ instruction: 0x006b5a9c │ │ │ │ + rsbseq sl, pc, r0, lsr r7 @ │ │ │ │ + rsbeq r5, fp, r8, lsr #21 │ │ │ │ + strheq r5, [fp], #-172 @ 0xffffff54 @ │ │ │ │ │ │ │ │ 00331cec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 331e24 │ │ │ │ @@ -227949,15 +227949,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 331e2c │ │ │ │ ldr r8, [pc, #256] @ 331e30 │ │ │ │ ldr r6, [pc, #256] @ 331e34 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 331d6c │ │ │ │ - bl 70728c │ │ │ │ + bl 7072ac │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 253dd4 │ │ │ │ @@ -227977,15 +227977,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 253dd4 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 331d6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 981980 │ │ │ │ + bl 9819a0 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 331dcc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2531ec │ │ │ │ mov r0, r4 │ │ │ │ @@ -228006,21 +228006,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 253dd4 │ │ │ │ b 331d60 │ │ │ │ - rsbseq sl, r4, r8, lsr r7 │ │ │ │ + rsbseq sl, r4, r8, asr r7 │ │ │ │ addseq r8, r8, r4, lsl r0 │ │ │ │ - strdeq pc, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq pc, fp, r8, lsl ip @ │ │ │ │ + rsbeq pc, fp, r8, ror #23 │ │ │ │ rsbeq pc, fp, r8, asr #23 │ │ │ │ - rsbeq pc, fp, r8, lsr #23 │ │ │ │ - rsbseq r1, r5, r4, ror #8 │ │ │ │ - rsbeq r4, sp, r4, ror #6 │ │ │ │ + rsbseq r1, r5, r4, lsl #9 │ │ │ │ + rsbeq r4, sp, r4, lsl #7 │ │ │ │ │ │ │ │ 00331e40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -228090,40 +228090,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 331fc8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 72ac18 │ │ │ │ + bl 72ac38 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 331f58 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 913758 │ │ │ │ - rsbeq pc, fp, r0, lsl #20 │ │ │ │ - rsbeq pc, fp, ip, lsl #20 │ │ │ │ + b 913778 │ │ │ │ + rsbeq pc, fp, r0, lsr #20 │ │ │ │ + rsbeq pc, fp, ip, lsr #20 │ │ │ │ │ │ │ │ 00331fcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 3322a8 │ │ │ │ @@ -228161,15 +228161,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 3322b4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ cmp r7, #0 │ │ │ │ beq 332298 │ │ │ │ ldr r9, [pc, #556] @ 3322b8 │ │ │ │ ldr r8, [pc, #556] @ 3322bc │ │ │ │ ldr sl, [pc, #556] @ 3322c0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -228203,129 +228203,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 332298 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 332158 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 3322c4 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3320a4 │ │ │ │ ldr r1, [pc, #328] @ 3322c8 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3320b0 │ │ │ │ ldr r1, [pc, #300] @ 3322cc │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3320bc │ │ │ │ ldr r1, [pc, #272] @ 3322d0 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3320c8 │ │ │ │ ldr r1, [pc, #244] @ 3322d4 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3320d4 │ │ │ │ ldr r1, [pc, #216] @ 3322d8 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3320e0 │ │ │ │ ldr r1, [pc, #188] @ 3322dc │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3320ec │ │ │ │ ldr r1, [pc, #160] @ 3322e0 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3320f8 │ │ │ │ ldr r1, [pc, #132] @ 3322e4 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332104 │ │ │ │ ldr r1, [pc, #104] @ 3322e8 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 332110 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9140b0 │ │ │ │ + bl 9140d0 │ │ │ │ b 332028 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00978df4 │ │ │ │ - strdeq pc, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - strdeq pc, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq pc, fp, r0, lsl #18 │ │ │ │ + rsbeq pc, fp, ip, lsl r9 @ │ │ │ │ rsbeq pc, fp, r4, lsl r9 @ │ │ │ │ - rsbeq pc, fp, r0, ror #16 │ │ │ │ + rsbeq pc, fp, r0, lsr #18 │ │ │ │ + rsbeq pc, fp, r4, lsr r9 @ │ │ │ │ + rsbeq pc, fp, r0, lsl #17 │ │ │ │ + rsbeq pc, fp, ip, ror r8 @ │ │ │ │ + rsbeq pc, fp, r4, ror r8 @ │ │ │ │ + rsbeq pc, fp, ip, ror #16 │ │ │ │ + rsbeq pc, fp, r4, ror #16 │ │ │ │ rsbeq pc, fp, ip, asr r8 @ │ │ │ │ - rsbeq pc, fp, r4, asr r8 @ │ │ │ │ - rsbeq pc, fp, ip, asr #16 │ │ │ │ - rsbeq pc, fp, r4, asr #16 │ │ │ │ - rsbeq pc, fp, ip, lsr r8 @ │ │ │ │ - rsbeq pc, fp, r0, lsr r8 @ │ │ │ │ - rsbeq pc, fp, r8, lsr #16 │ │ │ │ - rsbeq pc, fp, r0, lsr #16 │ │ │ │ - rsbeq pc, fp, r8, lsl r8 @ │ │ │ │ + rsbeq pc, fp, r0, asr r8 @ │ │ │ │ + rsbeq pc, fp, r8, asr #16 │ │ │ │ + rsbeq pc, fp, r0, asr #16 │ │ │ │ + rsbeq pc, fp, r8, lsr r8 @ │ │ │ │ │ │ │ │ 003322ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 33259c │ │ │ │ @@ -228359,101 +228359,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 332498 │ │ │ │ ldr r2, [pc, #572] @ 3325b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 3325bc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332500 │ │ │ │ ldr r2, [pc, #540] @ 3325c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 3325c4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332518 │ │ │ │ ldr r2, [pc, #508] @ 3325c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 3325cc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33250c │ │ │ │ ldr r2, [pc, #476] @ 3325d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 3325d4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33243c │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332524 │ │ │ │ ldr r2, [pc, #432] @ 3325d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 3325dc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r1, [pc, #400] @ 3325e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979300 │ │ │ │ + bl 979320 │ │ │ │ ldr r1, [pc, #372] @ 3325e4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 253648 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979510 │ │ │ │ + bl 979530 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 332530 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 98183c │ │ │ │ + bl 98185c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8c4690 │ │ │ │ + bl 8c46b0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 332374 │ │ │ │ ldr r2, [pc, #236] @ 3325e8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33237c │ │ │ │ @@ -228468,17 +228468,17 @@ │ │ │ │ b 3323cc │ │ │ │ ldr r2, [pc, #204] @ 3325f8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332428 │ │ │ │ ldr r1, [pc, #196] @ 3325fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 913f9c │ │ │ │ + bl 913fbc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 580f30 │ │ │ │ ldr r2, [pc, #164] @ 332600 │ │ │ │ ldr r3, [pc, #64] @ 3325a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228496,99 +228496,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r7, ip, ror #21 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq pc, fp, r8, asr #14 │ │ │ │ - rsbeq pc, fp, r8, asr r7 @ │ │ │ │ + rsbeq pc, fp, r8, ror #14 │ │ │ │ + rsbeq pc, fp, r8, ror r7 @ │ │ │ │ andeq r1, r0, ip, asr ip │ │ │ │ - rsbseq ip, r6, ip, asr #11 │ │ │ │ - rsbeq pc, fp, r0, asr r7 @ │ │ │ │ - rsbseq ip, r6, r4, lsr #11 │ │ │ │ - rsbeq pc, fp, r8, lsr r7 @ │ │ │ │ - rsbseq ip, r6, ip, ror r5 │ │ │ │ - rsbeq pc, fp, ip, lsl r7 @ │ │ │ │ - rsbseq ip, r6, r4, asr r5 │ │ │ │ - rsbeq pc, fp, r4, lsl #14 │ │ │ │ - rsbseq ip, r6, r0, lsr #10 │ │ │ │ + rsbseq ip, r6, ip, ror #11 │ │ │ │ + rsbeq pc, fp, r0, ror r7 @ │ │ │ │ + rsbseq ip, r6, r4, asr #11 │ │ │ │ + rsbeq pc, fp, r8, asr r7 @ │ │ │ │ + @ instruction: 0x0076c59c │ │ │ │ + rsbeq pc, fp, ip, lsr r7 @ │ │ │ │ + rsbseq ip, r6, r4, ror r5 │ │ │ │ + rsbeq pc, fp, r4, lsr #14 │ │ │ │ + rsbseq ip, r6, r0, asr #10 │ │ │ │ + rsbeq pc, fp, r0, lsl #14 │ │ │ │ + strdeq pc, [fp], #-100 @ 0xffffff9c @ │ │ │ │ rsbeq pc, fp, r0, ror #13 │ │ │ │ - ldrdeq pc, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq pc, fp, r0, asr #13 │ │ │ │ - @ instruction: 0x006b0e9c │ │ │ │ - @ instruction: 0x006b0e90 │ │ │ │ - rsbeq r0, fp, r4, lsl #29 │ │ │ │ - rsbeq r0, fp, r8, ror lr │ │ │ │ - rsbeq r0, fp, ip, ror #28 │ │ │ │ - ldrheq ip, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq r0, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + strheq r0, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r0, fp, r4, lsr #29 │ │ │ │ + @ instruction: 0x006b0e98 │ │ │ │ + rsbeq r0, fp, ip, lsl #29 │ │ │ │ + ldrsbeq ip, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ addseq r8, r7, r8, asr #17 │ │ │ │ │ │ │ │ 00332604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 334270 │ │ │ │ ldr r1, [pc, #112] @ 332698 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33267c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 332670 │ │ │ │ ldr r2, [pc, #72] @ 33269c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 3326a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 913a94 │ │ │ │ + b 913ab4 │ │ │ │ ldr r2, [pc, #44] @ 3326a4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332654 │ │ │ │ ldr r1, [pc, #36] @ 3326a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 913a94 │ │ │ │ - rsbeq pc, fp, r0, lsr #10 │ │ │ │ - rsbeq r3, fp, r0, ror #1 │ │ │ │ - rsbseq r5, r0, r4, lsr lr │ │ │ │ - ldrsheq pc, [r7], #-228 @ 0xffffff1c @ │ │ │ │ - ldrdeq pc, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + b 913ab4 │ │ │ │ + rsbeq pc, fp, r0, asr #10 │ │ │ │ + rsbeq r3, fp, r0, lsl #2 │ │ │ │ + rsbseq r5, r0, r4, asr lr │ │ │ │ + rsbseq pc, r7, r4, lsl pc @ │ │ │ │ + strdeq pc, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 003326ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 3342dc │ │ │ │ ldr r1, [pc, #28] @ 3326ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9139dc │ │ │ │ - rsbseq r5, r0, r4, asr #27 │ │ │ │ + b 9139fc │ │ │ │ + rsbseq r5, r0, r4, ror #27 │ │ │ │ │ │ │ │ 003326f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 3327bc │ │ │ │ @@ -228613,17 +228613,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 3327c4 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ mov r0, r5 │ │ │ │ - bl 91410c │ │ │ │ + bl 91412c │ │ │ │ ldr r2, [pc, #76] @ 3327c8 │ │ │ │ ldr r3, [pc, #64] @ 3327c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -228636,15 +228636,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, ip, lsl r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, fp, r0, lsl #8 │ │ │ │ + rsbeq pc, fp, r0, lsr #8 │ │ │ │ addseq r8, r7, r8, lsr #13 │ │ │ │ │ │ │ │ 003327cc : │ │ │ │ mov r0, #0 │ │ │ │ b 33433c │ │ │ │ │ │ │ │ 003327d4 : │ │ │ │ @@ -228665,31 +228665,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983b14 │ │ │ │ + bl 983b34 │ │ │ │ ldr r1, [pc, #232] @ 332914 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #212] @ 332918 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983b14 │ │ │ │ + bl 983b34 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72ac18 │ │ │ │ + bl 72ac38 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 3328f0 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -228720,24 +228720,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 332920 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3328ac │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq r5, [r4], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r5, r1, r0, lsr #24 │ │ │ │ - rsbseq ip, r2, ip, lsr #18 │ │ │ │ + ldrsbeq r5, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r5, r1, r0, asr #24 │ │ │ │ + rsbseq ip, r2, ip, asr #18 │ │ │ │ addseq r8, r7, r0, ror r5 │ │ │ │ - rsbeq pc, fp, r4, lsl #5 │ │ │ │ + rsbeq pc, fp, r4, lsr #5 │ │ │ │ │ │ │ │ 00332924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 332a04 │ │ │ │ @@ -228749,25 +228749,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983b14 │ │ │ │ + bl 983b34 │ │ │ │ ldr r1, [pc, #156] @ 332a10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #140] @ 332a14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983b14 │ │ │ │ + bl 983b34 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 515c38 │ │ │ │ @@ -228790,17 +228790,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r8, ror #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r4, r0, ror sl │ │ │ │ - ldrsbeq r5, [r1], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq ip, r2, r8, ror #15 │ │ │ │ + @ instruction: 0x00745a90 │ │ │ │ + ldrsheq r5, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq ip, r2, r8, lsl #16 │ │ │ │ addseq r8, r7, r0, ror #8 │ │ │ │ │ │ │ │ 00332a1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228899,15 +228899,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 332c18 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983b14 │ │ │ │ + bl 983b34 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 512a28 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 580f30 │ │ │ │ @@ -228927,15 +228927,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq r8, r7, ip, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, r2, r0, lsl #2 │ │ │ │ + rsbseq lr, r2, r0, lsr #2 │ │ │ │ addseq r8, r7, r4, asr r2 │ │ │ │ │ │ │ │ 00332c20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -228973,71 +228973,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 3330f0 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333090 │ │ │ │ ldr r1, [pc, #1040] @ 3330f4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #1028] @ 3330f8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #1012] @ 3330fc │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #996] @ 333100 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #980] @ 333104 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #964] @ 333108 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 333054 │ │ │ │ ldr r2, [pc, #936] @ 33310c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 333110 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 333048 │ │ │ │ ldr r2, [pc, #908] @ 333114 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 333118 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 332c90 │ │ │ │ mov r0, r8 │ │ │ │ - bl 914728 │ │ │ │ + bl 914748 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 580f30 │ │ │ │ ldr r2, [pc, #860] @ 33311c │ │ │ │ ldr r3, [pc, #792] @ 3330dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229056,166 +229056,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 3330f0 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333078 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333060 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 332d98 │ │ │ │ ldr r1, [pc, #700] @ 333120 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 332d98 │ │ │ │ ldr r2, [pc, #632] @ 3330f0 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333084 │ │ │ │ ldr r1, [pc, #640] @ 333124 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #628] @ 333128 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #612] @ 33312c │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #596] @ 333130 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #580] @ 333134 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #564] @ 333138 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #548] @ 33313c │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #532] @ 333140 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 332d98 │ │ │ │ ldr r2, [pc, #428] @ 3330f0 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 33309c │ │ │ │ ldr r1, [pc, #468] @ 333144 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #456] @ 333148 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #440] @ 33314c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #424] @ 333150 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 332d98 │ │ │ │ ldr r2, [pc, #304] @ 3330f0 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 3330a8 │ │ │ │ ldr r1, [pc, #360] @ 333154 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #348] @ 333158 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #332] @ 33315c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #316] @ 333160 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #300] @ 333164 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 332d98 │ │ │ │ ldr r2, [pc, #280] @ 333168 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332d88 │ │ │ │ ldr r2, [pc, #272] @ 33316c │ │ │ │ add r2, pc, r2 │ │ │ │ b 332d64 │ │ │ │ ldr r1, [pc, #264] @ 333170 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 332e40 │ │ │ │ ldr r3, [pc, #244] @ 333174 │ │ │ │ add r3, pc, r3 │ │ │ │ b 332e28 │ │ │ │ ldr r3, [pc, #236] @ 333178 │ │ │ │ add r3, pc, r3 │ │ │ │ b 332e9c │ │ │ │ @@ -229236,57 +229236,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ addseq r8, r7, ip, ror #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009781bc │ │ │ │ - rsbseq r9, pc, r0, asr #15 │ │ │ │ - rsbeq lr, fp, ip, lsl #30 │ │ │ │ - rsbeq lr, fp, r4, asr #31 │ │ │ │ + rsbseq r9, pc, r0, ror #15 │ │ │ │ + rsbeq lr, fp, ip, lsr #30 │ │ │ │ + rsbeq lr, fp, r4, ror #31 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - rsbeq lr, fp, ip, lsr #29 │ │ │ │ - strheq lr, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - strheq lr, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq lr, fp, ip, asr #29 │ │ │ │ + ldrdeq lr, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + ldrdeq lr, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq lr, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq lr, fp, ip, asr #29 │ │ │ │ + rsbeq lr, fp, r8, asr #29 │ │ │ │ + rsbseq fp, r6, r4, lsl #24 │ │ │ │ strheq lr, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq lr, fp, ip, lsr #29 │ │ │ │ - rsbeq lr, fp, r8, lsr #29 │ │ │ │ - rsbseq fp, r6, r4, ror #23 │ │ │ │ - @ instruction: 0x006bee90 │ │ │ │ - rsbseq fp, r6, r0, asr #23 │ │ │ │ - rsbeq lr, fp, r0, lsl #29 │ │ │ │ + rsbseq fp, r6, r0, ror #23 │ │ │ │ + rsbeq lr, fp, r0, lsr #29 │ │ │ │ addseq r8, r7, r4, rrx │ │ │ │ - rsbeq lr, fp, r8, lsl #27 │ │ │ │ - rsbeq lr, fp, ip, ror #25 │ │ │ │ - rsbeq lr, fp, r0, ror sp │ │ │ │ - rsbeq lr, fp, r4, lsl #26 │ │ │ │ - rsbeq lr, fp, ip, asr sp │ │ │ │ - rsbeq lr, fp, ip, ror #25 │ │ │ │ - rsbeq lr, fp, ip, asr #26 │ │ │ │ - rsbeq lr, fp, ip, asr #26 │ │ │ │ - rsbeq lr, fp, r0, asr #25 │ │ │ │ - rsbeq lr, fp, r0, lsr #24 │ │ │ │ - rsbeq lr, fp, r4, lsr #25 │ │ │ │ + rsbeq lr, fp, r8, lsr #27 │ │ │ │ + rsbeq lr, fp, ip, lsl #26 │ │ │ │ + @ instruction: 0x006bed90 │ │ │ │ + rsbeq lr, fp, r4, lsr #26 │ │ │ │ + rsbeq lr, fp, ip, ror sp │ │ │ │ + rsbeq lr, fp, ip, lsl #26 │ │ │ │ + rsbeq lr, fp, ip, ror #26 │ │ │ │ + rsbeq lr, fp, ip, ror #26 │ │ │ │ + rsbeq lr, fp, r0, ror #25 │ │ │ │ + rsbeq lr, fp, r0, asr #24 │ │ │ │ + rsbeq lr, fp, r4, asr #25 │ │ │ │ + rsbeq lr, fp, r8, ror #24 │ │ │ │ + rsbeq lr, fp, r4, ror #24 │ │ │ │ + rsbeq lr, fp, r4, asr #23 │ │ │ │ rsbeq lr, fp, r8, asr #24 │ │ │ │ - rsbeq lr, fp, r4, asr #24 │ │ │ │ - rsbeq lr, fp, r4, lsr #23 │ │ │ │ - rsbeq lr, fp, r8, lsr #24 │ │ │ │ + rsbeq lr, fp, ip, ror #23 │ │ │ │ + rsbeq lr, fp, r8, asr #23 │ │ │ │ + ldrdeq lr, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r0, fp, r8, ror #6 │ │ │ │ + rsbeq r0, fp, ip, asr r3 │ │ │ │ + ldrdeq lr, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r9, r4, r0, ror #7 │ │ │ │ + ldrsbeq r9, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r9, r4, r8, asr #7 │ │ │ │ + ldrheq r9, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrheq r9, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r9, pc, r0, lsr #7 │ │ │ │ rsbeq lr, fp, ip, asr #23 │ │ │ │ - rsbeq lr, fp, r8, lsr #23 │ │ │ │ - strheq lr, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r0, fp, r8, asr #6 │ │ │ │ - rsbeq r0, fp, ip, lsr r3 │ │ │ │ - strheq lr, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r9, r4, r0, asr #7 │ │ │ │ - ldrheq r9, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r9, r4, r8, lsr #7 │ │ │ │ - @ instruction: 0x0074939c │ │ │ │ - @ instruction: 0x00749390 │ │ │ │ - rsbseq r9, pc, r0, lsl #7 │ │ │ │ - rsbeq lr, fp, ip, lsr #23 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 00333194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229305,20 +229305,20 @@ │ │ │ │ bl 3345ac │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3331f4 │ │ │ │ ldr r1, [pc, #112] @ 333258 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 580f30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 913a38 │ │ │ │ + bl 913a58 │ │ │ │ ldr r2, [pc, #76] @ 33325c │ │ │ │ ldr r3, [pc, #64] @ 333254 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -229331,15 +229331,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r8, ror ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r0, r8, lsr #5 │ │ │ │ + rsbseq r5, r0, r8, asr #5 │ │ │ │ addseq r7, r7, r4, lsl ip │ │ │ │ │ │ │ │ 00333260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229358,20 +229358,20 @@ │ │ │ │ bl 3343dc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3332d4 │ │ │ │ ldr r1, [pc, #148] @ 333348 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333324 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9141c4 │ │ │ │ + bl 9141e4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 580f30 │ │ │ │ ldr r2, [pc, #100] @ 33334c │ │ │ │ ldr r3, [pc, #88] @ 333344 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229388,22 +229388,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 333350 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3332cc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, ip, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r0, ror #19 │ │ │ │ + rsbeq lr, fp, r0, lsl #20 │ │ │ │ addseq r7, r7, ip, lsr fp │ │ │ │ - rsbeq lr, fp, ip, ror r9 │ │ │ │ + @ instruction: 0x006be99c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 333588 │ │ │ │ @@ -229414,94 +229414,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 333590 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ ldr r6, [pc, #492] @ 333594 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 333514 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b834 │ │ │ │ + bl 75b854 │ │ │ │ bl 2558f8 │ │ │ │ ldr r3, [pc, #456] @ 333598 │ │ │ │ ldr r1, [pc, #456] @ 33359c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75ab94 │ │ │ │ + bl 75abb4 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 3335a0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75a374 │ │ │ │ + bl 75a394 │ │ │ │ ldr r1, [pc, #412] @ 3335a4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a374 │ │ │ │ + bl 75a394 │ │ │ │ ldr r1, [pc, #392] @ 3335a8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a374 │ │ │ │ + bl 75a394 │ │ │ │ ldr r1, [pc, #372] @ 3335ac │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a374 │ │ │ │ + bl 75a394 │ │ │ │ ldr r1, [pc, #352] @ 3335b0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a374 │ │ │ │ + bl 75a394 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 333480 │ │ │ │ mov r0, sp │ │ │ │ - bl 99b004 │ │ │ │ + bl 99b024 │ │ │ │ ldr r2, [pc, #300] @ 3335b4 │ │ │ │ ldr r1, [pc, #300] @ 3335b8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ad0c │ │ │ │ + bl 75ad2c │ │ │ │ ldr r1, [pc, #280] @ 3335bc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75e8a4 │ │ │ │ + bl 75e8c4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 97ea24 │ │ │ │ + bl 97ea44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 8c4690 │ │ │ │ + bl 8c46b0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 979510 │ │ │ │ + bl 979530 │ │ │ │ cmp r4, #0 │ │ │ │ beq 333500 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 333568 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -229526,43 +229526,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9859bc │ │ │ │ + bl 9859dc │ │ │ │ b 333500 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 3335c4 │ │ │ │ ldr r1, [pc, #84] @ 3335c8 │ │ │ │ ldr r0, [pc, #84] @ 3335cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r7, r7, ip, lsr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r7, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq r7, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ addseq r7, r7, r0, lsl #21 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - ldrsheq r4, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - strdeq lr, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r5, r2, r8, lsr sp │ │ │ │ - rsbseq r3, r1, r4, lsl #20 │ │ │ │ - strdeq lr, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - strdeq r0, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq lr, fp, r4, lsr r8 │ │ │ │ - rsbseq r1, r5, r0, lsr r1 │ │ │ │ - rsbeq lr, fp, ip, lsr #16 │ │ │ │ + rsbseq r5, r4, r4, lsl r0 │ │ │ │ + rsbeq lr, fp, ip, lsl sp │ │ │ │ + rsbseq r5, r2, r8, asr sp │ │ │ │ + rsbseq r3, r1, r4, lsr #20 │ │ │ │ + rsbeq lr, fp, r0, lsl sp │ │ │ │ + rsbeq r0, lr, r0, lsl r7 │ │ │ │ + rsbeq lr, fp, r4, asr r8 │ │ │ │ + rsbseq r1, r5, r0, asr r1 │ │ │ │ + rsbeq lr, fp, ip, asr #16 │ │ │ │ addseq r7, r7, r8, lsl #18 │ │ │ │ - rsbseq r8, pc, ip, ror #29 │ │ │ │ - ldrdeq ip, [sl], #-140 @ 0xffffff74 @ │ │ │ │ - strdeq ip, [sl], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r8, pc, ip, lsl #30 │ │ │ │ + strdeq ip, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq ip, sl, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 33378c │ │ │ │ ldr r4, [pc, #420] @ 333790 │ │ │ │ ldr r3, [pc, #420] @ 333794 │ │ │ │ @@ -229572,37 +229572,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3336ac │ │ │ │ ldr r7, [pc, #368] @ 333798 │ │ │ │ ldr r2, [pc, #368] @ 33379c │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 3337a0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #324] @ 3337a4 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 3336f0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -229628,23 +229628,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r1, [pc, #172] @ 3337ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253dd4 │ │ │ │ b 3336ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r1, [pc, #144] @ 3337b0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253dd4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -229667,57 +229667,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 253dd4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 333744 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r8, lsr r8 │ │ │ │ - rsbeq lr, fp, r8, ror #13 │ │ │ │ + rsbeq lr, fp, r8, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, pc, r8, lsr lr @ │ │ │ │ - strheq lr, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r8, pc, r8, asr lr @ │ │ │ │ + ldrdeq lr, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - @ instruction: 0x006be69c │ │ │ │ + strheq lr, [fp], #-108 @ 0xffffff94 @ │ │ │ │ addseq r7, r7, r0, ror r7 │ │ │ │ - rsbeq lr, fp, r4, asr #12 │ │ │ │ - rsbeq lr, fp, r0, lsl #12 │ │ │ │ - strdeq lr, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq lr, fp, r4, ror #12 │ │ │ │ + rsbeq lr, fp, r0, lsr #12 │ │ │ │ + rsbeq lr, fp, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 333894 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 333854 │ │ │ │ ldr r5, [pc, #164] @ 333898 │ │ │ │ ldr r2, [pc, #164] @ 33389c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #116] @ 3338a0 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 333874 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -229725,26 +229725,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r1, [pc, #32] @ 3338a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 253dd4 │ │ │ │ b 333854 │ │ │ │ - rsbeq lr, fp, ip, lsl #10 │ │ │ │ - rsbseq r8, pc, ip, ror #24 │ │ │ │ - rsbeq lr, fp, r8, ror #9 │ │ │ │ - ldrdeq lr, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq lr, fp, r8, ror #9 │ │ │ │ + rsbeq lr, fp, ip, lsr #10 │ │ │ │ + rsbseq r8, pc, ip, lsl #25 │ │ │ │ + rsbeq lr, fp, r8, lsl #10 │ │ │ │ + strdeq lr, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq lr, fp, r8, lsl #10 │ │ │ │ │ │ │ │ 003338a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 333a90 │ │ │ │ @@ -229757,46 +229757,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 333aa4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 700628 │ │ │ │ + bl 700648 │ │ │ │ ldr ip, [pc, #348] @ 333aa8 │ │ │ │ ldr r3, [pc, #348] @ 333aac │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 978b90 │ │ │ │ + bl 978bb0 │ │ │ │ ldr r3, [pc, #312] @ 333ab0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 333a48 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -229805,15 +229805,15 @@ │ │ │ │ bl 25333c │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 75b974 │ │ │ │ + bl 75b994 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -229863,17 +229863,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r4, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, pc, r8, lsl #23 │ │ │ │ - strheq r6, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r7, sl, r4, lsl #2 │ │ │ │ + rsbseq r8, pc, r8, lsr #23 │ │ │ │ + ldrdeq r6, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, sl, r4, lsr #2 │ │ │ │ addseq r7, r7, r0, lsl r5 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ andeq r4, r0, r0, lsr r7 │ │ │ │ andeq r1, r0, r0, ror #16 │ │ │ │ @ instruction: 0x009773d4 │ │ │ │ │ │ │ │ 00333ab8 : │ │ │ │ @@ -229882,15 +229882,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 333cd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7584cc │ │ │ │ + bl 7584ec │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 333cc8 │ │ │ │ ldr r9, [pc, #484] @ 333cd4 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -229936,15 +229936,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 75927c │ │ │ │ + bl 75929c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 333bd8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ @@ -230007,16 +230007,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 333ca0 │ │ │ │ - rsbeq r6, sl, ip, lsl pc │ │ │ │ - strdeq r6, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r6, sl, ip, lsr pc │ │ │ │ + rsbeq r6, fp, r0, lsl r7 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 00333cdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -230037,26 +230037,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 25333c │ │ │ │ ldr r5, [pc, #88] @ 333d8c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 700628 │ │ │ │ + bl 700648 │ │ │ │ ldr ip, [pc, #76] @ 333d90 │ │ │ │ ldr r3, [pc, #76] @ 333d94 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 978b90 │ │ │ │ + bl 978bb0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230075,29 +230075,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 333e68 │ │ │ │ ldr r4, [pc, #180] @ 333e6c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 333e20 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33784c │ │ │ │ @@ -230105,52 +230105,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 333e74 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r8, pc, r8, lsr #13 │ │ │ │ - rsbeq r6, sl, r0, ror #13 │ │ │ │ - rsbeq r6, sl, r4, lsr ip │ │ │ │ - rsbeq sp, fp, r8, ror pc │ │ │ │ - strheq sp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r8, pc, r8, asr #13 │ │ │ │ + rsbeq r6, sl, r0, lsl #14 │ │ │ │ + rsbeq r6, sl, r4, asr ip │ │ │ │ + @ instruction: 0x006bdf98 │ │ │ │ + ldrdeq sp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 00333e78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 751e88 │ │ │ │ + bl 751ea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 333ee4 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ ldr ip, [pc, #128] @ 333f30 │ │ │ │ ldr r2, [pc, #128] @ 333f34 │ │ │ │ ldr r1, [pc, #128] @ 333f38 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 33a780 │ │ │ │ ldr r3, [pc, #80] @ 333f3c │ │ │ │ ldr ip, [pc, #80] @ 333f40 │ │ │ │ @@ -230158,50 +230158,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, pc, ip, lsr #11 │ │ │ │ - rsbeq r6, sl, r4, ror #11 │ │ │ │ - rsbeq r6, sl, ip, lsr #22 │ │ │ │ - rsbseq r8, pc, ip, ror #10 │ │ │ │ - ldrdeq sp, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq sp, fp, ip, ror #27 │ │ │ │ + rsbseq r8, pc, ip, asr #11 │ │ │ │ + rsbeq r6, sl, r4, lsl #12 │ │ │ │ + rsbeq r6, sl, ip, asr #22 │ │ │ │ + rsbseq r8, pc, ip, lsl #11 │ │ │ │ + strdeq sp, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sp, fp, ip, lsl #28 │ │ │ │ │ │ │ │ 00333f48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 333fdc │ │ │ │ ldr r3, [pc, #124] @ 333fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 75c0b0 │ │ │ │ + bl 75c0d0 │ │ │ │ ldr r1, [pc, #96] @ 333fe4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7584b4 │ │ │ │ + bl 7584d4 │ │ │ │ ldr r2, [pc, #76] @ 333fe8 │ │ │ │ ldr r3, [pc, #64] @ 333fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -230229,25 +230229,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 33423c │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253aec │ │ │ │ ldr r4, [pc, #556] @ 334240 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ ldr ip, [pc, #544] @ 334244 │ │ │ │ ldr r2, [pc, #544] @ 334248 │ │ │ │ ldr r1, [pc, #544] @ 33424c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 334228 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 334250 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -230337,19 +230337,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 3340e4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 913758 │ │ │ │ + bl 913778 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ - bl 981980 │ │ │ │ + bl 9819a0 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3341f4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2531ec │ │ │ │ mov r0, r4 │ │ │ │ @@ -230366,27 +230366,27 @@ │ │ │ │ bl 253dd4 │ │ │ │ b 334130 │ │ │ │ ldr r1, [pc, #60] @ 33426c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253dd4 │ │ │ │ b 3341d4 │ │ │ │ - rsbseq r8, r4, r8, lsr r4 │ │ │ │ + rsbseq r8, r4, r8, asr r4 │ │ │ │ addseq r6, r7, r4, lsl lr │ │ │ │ - rsbseq r8, pc, r8, lsr r4 @ │ │ │ │ - rsbeq r6, sl, r0, ror r4 │ │ │ │ - strheq r6, [sl], #-152 @ 0xffffff68 @ │ │ │ │ - strheq sp, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r8, pc, r8, asr r4 @ │ │ │ │ + @ instruction: 0x006a6490 │ │ │ │ + ldrdeq r6, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq sp, [fp], #-208 @ 0xffffff30 @ │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq sp, fp, r8, ror #26 │ │ │ │ - rsbeq sp, fp, r8, ror #26 │ │ │ │ - rsbseq sl, sl, r4, lsl r8 │ │ │ │ - ldrdeq sp, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - strheq sp, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sp, fp, r0, ror #23 │ │ │ │ + rsbeq sp, fp, r8, lsl #27 │ │ │ │ + rsbeq sp, fp, r8, lsl #27 │ │ │ │ + rsbseq sl, sl, r4, lsr r8 │ │ │ │ + strdeq sp, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq sp, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq sp, fp, r0, lsl #24 │ │ │ │ │ │ │ │ 00334270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -230396,26 +230396,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 3342d8 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72fa00 │ │ │ │ + bl 72fa20 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ umullseq r6, r7, r4, fp │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ - rsbseq r2, r1, ip, ror r0 │ │ │ │ + @ instruction: 0x0071209c │ │ │ │ │ │ │ │ 003342dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -230424,15 +230424,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 334334 │ │ │ │ ldr r3, [pc, #52] @ 334338 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9a17a4 │ │ │ │ + bl 9a17c4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -230467,50 +230467,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r8, [pc], #-0 @ │ │ │ │ - ldrdeq sp, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq sp, fp, r0, asr r9 │ │ │ │ + ldrsheq r8, [pc], #-0 @ │ │ │ │ + strdeq sp, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sp, fp, r0, ror r9 │ │ │ │ │ │ │ │ 003343d8 : │ │ │ │ b 393644 │ │ │ │ │ │ │ │ 003343dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 25333c │ │ │ │ mov r4, r0 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ ldr ip, [pc, #104] @ 334470 │ │ │ │ ldr r2, [pc, #104] @ 334474 │ │ │ │ ldr r1, [pc, #104] @ 334478 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 39364c │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -230521,26 +230521,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, pc, r4, asr r0 @ │ │ │ │ - rsbeq r6, sl, r8, lsl #1 │ │ │ │ - ldrdeq r6, [sl], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r8, pc, r4, ror r0 @ │ │ │ │ + rsbeq r6, sl, r8, lsr #1 │ │ │ │ + strdeq r6, [sl], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 0033447c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 716218 │ │ │ │ + bl 716238 │ │ │ │ mov r4, r0 │ │ │ │ - bl 981980 │ │ │ │ + bl 9819a0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3344b0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2531ec │ │ │ │ mov r0, r5 │ │ │ │ @@ -230554,65 +230554,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 334530 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253aec │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b01c │ │ │ │ + bl 75b03c │ │ │ │ ldr r1, [pc, #68] @ 334534 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7584c0 │ │ │ │ + bl 7584e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981980 │ │ │ │ + bl 9819a0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 334518 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2531ec │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r4, r4, ror #30 │ │ │ │ + rsbseq r7, r4, r4, lsl #31 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 00334538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 3345a4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253aec │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b01c │ │ │ │ + bl 75b03c │ │ │ │ ldr r1, [pc, #68] @ 3345a8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7584c0 │ │ │ │ + bl 7584e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981980 │ │ │ │ + bl 9819a0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 33458c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2531ec │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r7, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r7, r4, r0, lsl pc │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 003345ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230620,32 +230620,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 33467c │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 75c17c │ │ │ │ + bl 75c19c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 334648 │ │ │ │ ldr ip, [pc, #144] @ 334680 │ │ │ │ ldr r2, [pc, #144] @ 334684 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 25333c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 9a17a4 │ │ │ │ + bl 9a17c4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230657,28 +230657,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 334690 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 334694 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 334628 │ │ │ │ - ldrdeq sp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r7, r4, r8, ror #28 │ │ │ │ - rsbseq r7, pc, r0, ror lr @ │ │ │ │ - ldrdeq sp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq sp, fp, r4, asr r8 │ │ │ │ - rsbseq r7, pc, r4, lsl #28 │ │ │ │ - rsbeq sp, fp, r8, ror r6 │ │ │ │ + strdeq sp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r7, r4, r8, lsl #29 │ │ │ │ + @ instruction: 0x007f7e90 │ │ │ │ + strdeq sp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sp, fp, r4, ror r8 │ │ │ │ + rsbseq r7, pc, r4, lsr #28 │ │ │ │ + @ instruction: 0x006bd698 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3346a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq sl, r9, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1424] @ 334c54 │ │ │ │ ldr r2, [pc, #1424] @ 334c58 │ │ │ │ @@ -230686,15 +230686,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1388] @ 334c60 │ │ │ │ ldr r9, [pc, #1388] @ 334c64 │ │ │ │ ldr r2, [pc, #1388] @ 334c68 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -230712,517 +230712,517 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1336] @ 334c78 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r2, [pc, #1316] @ 334c7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1304] @ 334c80 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #1300] @ 334c84 │ │ │ │ ldr r2, [pc, #1300] @ 334c88 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r2, [pc, #1276] @ 334c8c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1264] @ 334c90 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #1260] @ 334c94 │ │ │ │ ldr r2, [pc, #1260] @ 334c98 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r2, [pc, #1236] @ 334c9c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1224] @ 334ca0 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #1220] @ 334ca4 │ │ │ │ ldr r2, [pc, #1220] @ 334ca8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r2, [pc, #1196] @ 334cac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1184] @ 334cb0 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #1180] @ 334cb4 │ │ │ │ ldr r2, [pc, #1180] @ 334cb8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r2, [pc, #1156] @ 334cbc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1144] @ 334cc0 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #1140] @ 334cc4 │ │ │ │ ldr r2, [pc, #1140] @ 334cc8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r2, [pc, #1116] @ 334ccc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #1100] @ 334cd0 │ │ │ │ ldr r2, [pc, #1100] @ 334cd4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1092] @ 334cd8 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 759304 │ │ │ │ + bl 759324 │ │ │ │ ldr r2, [pc, #1060] @ 334cdc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #1044] @ 334ce0 │ │ │ │ ldr r6, [pc, #1044] @ 334ce4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1036] @ 334ce8 │ │ │ │ ldr r3, [pc, #1036] @ 334cec │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 759304 │ │ │ │ + bl 759324 │ │ │ │ ldr r2, [pc, #1004] @ 334cf0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #988] @ 334cf4 │ │ │ │ ldr r6, [pc, #988] @ 334cf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #980] @ 334cfc │ │ │ │ ldr r3, [pc, #980] @ 334d00 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 759304 │ │ │ │ + bl 759324 │ │ │ │ ldr r2, [pc, #948] @ 334d04 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #932] @ 334d08 │ │ │ │ ldr r6, [pc, #932] @ 334d0c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #924] @ 334d10 │ │ │ │ ldr r3, [pc, #924] @ 334d14 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 759304 │ │ │ │ + bl 759324 │ │ │ │ ldr r2, [pc, #892] @ 334d18 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #880] @ 334d1c │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #876] @ 334d20 │ │ │ │ ldr r2, [pc, #876] @ 334d24 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r2, [pc, #852] @ 334d28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #840] @ 334d2c │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #836] @ 334d30 │ │ │ │ ldr r2, [pc, #836] @ 334d34 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc20 │ │ │ │ + bl 75cc40 │ │ │ │ ldr r2, [pc, #812] @ 334d38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #800] @ 334d3c │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #796] @ 334d40 │ │ │ │ ldr r2, [pc, #796] @ 334d44 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc20 │ │ │ │ + bl 75cc40 │ │ │ │ ldr r2, [pc, #772] @ 334d48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #756] @ 334d4c │ │ │ │ ldr r2, [pc, #756] @ 334d50 │ │ │ │ ldr r1, [pc, #756] @ 334d54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #740] @ 334d58 │ │ │ │ - bl 75cc20 │ │ │ │ + bl 75cc40 │ │ │ │ ldr r3, [pc, #736] @ 334d5c │ │ │ │ ldr r2, [pc, #736] @ 334d60 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc20 │ │ │ │ + bl 75cc40 │ │ │ │ ldr r2, [pc, #712] @ 334d64 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #700] @ 334d68 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #696] @ 334d6c │ │ │ │ ldr r2, [pc, #696] @ 334d70 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc20 │ │ │ │ + bl 75cc40 │ │ │ │ ldr r2, [pc, #672] @ 334d74 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #660] @ 334d78 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #656] @ 334d7c │ │ │ │ ldr r2, [pc, #656] @ 334d80 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r2, [pc, #632] @ 334d84 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #620] @ 334d88 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #616] @ 334d8c │ │ │ │ ldr r2, [pc, #616] @ 334d90 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75cc20 │ │ │ │ + bl 75cc40 │ │ │ │ ldr r2, [pc, #592] @ 334d94 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r6, [pc, #576] @ 334d98 │ │ │ │ ldr r3, [pc, #576] @ 334d9c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 75b6fc │ │ │ │ + bl 75b71c │ │ │ │ ldr r2, [pc, #544] @ 334da0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #532] @ 334da4 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r3, [pc, #528] @ 334da8 │ │ │ │ ldr r2, [pc, #528] @ 334dac │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r2, [pc, #504] @ 334db0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r6, [pc, #488] @ 334db4 │ │ │ │ ldr r0, [pc, #488] @ 334db8 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b6fc │ │ │ │ + bl 75b71c │ │ │ │ ldr r2, [pc, #452] @ 334dbc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d58c │ │ │ │ + bl 75d5ac │ │ │ │ ldr r6, [pc, #436] @ 334dc0 │ │ │ │ ldr r0, [pc, #436] @ 334dc4 │ │ │ │ ldr r3, [pc, #436] @ 334dc8 │ │ │ │ ldr r2, [pc, #436] @ 334dcc │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 759304 │ │ │ │ + bl 759324 │ │ │ │ ldr r2, [pc, #400] @ 334dd0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 75d58c │ │ │ │ - rsbseq r7, pc, r4, lsl #29 │ │ │ │ - rsbeq r5, sl, ip, asr #27 │ │ │ │ - rsbeq r6, sl, r8, lsl r3 │ │ │ │ - @ instruction: 0x00720094 │ │ │ │ + b 75d5ac │ │ │ │ + rsbseq r7, pc, r4, lsr #29 │ │ │ │ + rsbeq r5, sl, ip, ror #27 │ │ │ │ + rsbeq r6, sl, r8, lsr r3 │ │ │ │ + ldrheq r0, [r2], #-4 @ │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r4, ror #17 │ │ │ │ - @ instruction: 0x006bd898 │ │ │ │ + strheq sp, [fp], #-136 @ 0xffffff78 @ │ │ │ │ addseq r6, r7, ip, lsl #14 │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - rsbeq sp, fp, r8, lsl #15 │ │ │ │ - rsbeq sp, fp, ip, lsl #15 │ │ │ │ + rsbeq sp, fp, r8, lsr #15 │ │ │ │ + rsbeq sp, fp, ip, lsr #15 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r1, r0, r8, lsl r8 │ │ │ │ - rsbeq sp, fp, r0, ror r7 │ │ │ │ - rsbeq ip, fp, ip, lsr #3 │ │ │ │ + @ instruction: 0x006bd790 │ │ │ │ + rsbeq ip, fp, ip, asr #3 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - rsbeq sp, fp, r8, asr #14 │ │ │ │ - ldrheq pc, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sp, fp, r8, ror #14 │ │ │ │ + ldrsbeq pc, [r4], #-108 @ 0xffffff94 @ │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq sp, fp, ip, lsr #14 │ │ │ │ - rsbeq sp, fp, r8, asr r7 │ │ │ │ + rsbeq sp, fp, ip, asr #14 │ │ │ │ + rsbeq sp, fp, r8, ror r7 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - rsbeq sp, fp, r0, lsl r7 │ │ │ │ - rsbeq sp, fp, ip, lsl r7 │ │ │ │ + rsbeq sp, fp, r0, lsr r7 │ │ │ │ + rsbeq sp, fp, ip, lsr r7 │ │ │ │ andeq r1, r0, ip, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq sp, fp, r0, lsl #14 │ │ │ │ + rsbeq sp, fp, r0, lsr #14 │ │ │ │ andeq r2, r0, r4, lsl r3 │ │ │ │ - strdeq sp, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sp, fp, ip, lsl r7 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - strdeq sp, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq sp, fp, r8, lsl r7 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ + rsbeq sp, fp, r0, lsr #14 │ │ │ │ rsbeq sp, fp, r0, lsl #14 │ │ │ │ - rsbeq sp, fp, r0, ror #13 │ │ │ │ andeq r2, r0, r4, asr r4 │ │ │ │ - strheq r5, [sl], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r5, [sl], #-220 @ 0xffffff24 @ │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - ldrdeq sp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sp, fp, ip, lsr #13 │ │ │ │ + strdeq sp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sp, fp, ip, asr #13 │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ - strheq sp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq sp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - strheq sp, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - ldrsheq fp, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq sp, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq fp, r5, r8, lsl r2 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ - rsbeq sp, fp, r0, lsr #13 │ │ │ │ rsbeq sp, fp, r0, asr #13 │ │ │ │ + rsbeq sp, fp, r0, ror #13 │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r1, r0, ip, lsl r4 │ │ │ │ - rsbeq sp, fp, ip, lsr #13 │ │ │ │ - ldrdeq sp, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sp, fp, ip, asr #13 │ │ │ │ + strdeq sp, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ - strheq sp, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq sp, fp, ip, asr #13 │ │ │ │ + ldrdeq sp, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sp, fp, ip, ror #13 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - strheq sp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq sp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - strheq sp, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r0, r5, r4, lsl #30 │ │ │ │ + ldrdeq sp, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r0, r5, r4, lsr #30 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ - @ instruction: 0x006bd690 │ │ │ │ - rsbeq sp, fp, r0, lsr #13 │ │ │ │ + strheq sp, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sp, fp, r0, asr #13 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq sp, fp, r8, lsl #13 │ │ │ │ - rsbeq sp, fp, r4, lsr #13 │ │ │ │ + rsbeq sp, fp, r8, lsr #13 │ │ │ │ + rsbeq sp, fp, r4, asr #13 │ │ │ │ andeq r1, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - rsbeq sp, fp, ip, lsl #13 │ │ │ │ - rsbeq sp, fp, r8, lsl #13 │ │ │ │ + rsbeq sp, fp, ip, lsr #13 │ │ │ │ + rsbeq sp, fp, r8, lsr #13 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - rsbeq sp, fp, r4, ror r6 │ │ │ │ - @ instruction: 0x006bd690 │ │ │ │ + @ instruction: 0x006bd694 │ │ │ │ + strheq sp, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - rsbeq sp, fp, r0, lsl #13 │ │ │ │ - @ instruction: 0x006bd698 │ │ │ │ + rsbeq sp, fp, r0, lsr #13 │ │ │ │ + strheq sp, [fp], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq sp, fp, r8, lsl #13 │ │ │ │ - rsbeq r5, fp, ip, ror #28 │ │ │ │ + rsbeq sp, fp, r8, lsr #13 │ │ │ │ + rsbeq r5, fp, ip, lsl #29 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ - rsbeq sp, fp, ip, ror #12 │ │ │ │ - rsbeq ip, sp, ip, asr ip │ │ │ │ + rsbeq sp, fp, ip, lsl #13 │ │ │ │ + rsbeq ip, sp, ip, ror ip │ │ │ │ andeq r2, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - rsbeq sp, fp, ip, ror r6 │ │ │ │ - rsbeq sp, fp, ip, ror r6 │ │ │ │ + @ instruction: 0x006bd69c │ │ │ │ + @ instruction: 0x006bd69c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75c0b0 │ │ │ │ + bl 75c0d0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 75bd64 │ │ │ │ + bl 75bd84 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 334e24 │ │ │ │ ldr r1, [pc, #100] @ 334e74 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75baa0 │ │ │ │ + b 75bac0 │ │ │ │ ldr r3, [pc, #76] @ 334e78 │ │ │ │ ldr ip, [pc, #76] @ 334e7c │ │ │ │ ldr r1, [pc, #76] @ 334e80 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq sp, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r7, pc, ip, lsl r7 @ │ │ │ │ - strheq sp, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq sp, fp, r0, lsr #9 │ │ │ │ + strdeq sp, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r7, pc, ip, lsr r7 @ │ │ │ │ + ldrdeq sp, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sp, fp, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 334fdc │ │ │ │ ldr r2, [pc, #320] @ 334fe0 │ │ │ │ ldr r1, [pc, #320] @ 334fe4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758088 │ │ │ │ + bl 7580a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 334f20 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 758098 │ │ │ │ + bl 7580b8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 334f94 │ │ │ │ bl 2549a4 │ │ │ │ cmp r0, #7 │ │ │ │ bls 334fb8 │ │ │ │ ldr r1, [pc, #164] @ 334fe8 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -231260,41 +231260,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 334ff8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 334ffc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r7, pc, ip, lsr #13 │ │ │ │ - strdeq r5, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r5, sl, r4, asr #22 │ │ │ │ - rsbseq sp, r2, r4, lsl #6 │ │ │ │ - ldrheq sp, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r7, pc, ip, lsl #11 │ │ │ │ - rsbeq sp, fp, ip, lsl #6 │ │ │ │ - rsbeq sp, fp, r4, asr #6 │ │ │ │ + rsbseq r7, pc, ip, asr #13 │ │ │ │ + rsbeq r5, sl, r8, lsl r6 │ │ │ │ + rsbeq r5, sl, r4, ror #22 │ │ │ │ + rsbseq sp, r2, r4, lsr #6 │ │ │ │ + ldrsbeq sp, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r7, pc, ip, lsr #11 │ │ │ │ + rsbeq sp, fp, ip, lsr #6 │ │ │ │ + rsbeq sp, fp, r4, ror #6 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #184] @ 3350e0 │ │ │ │ ldr r2, [pc, #184] @ 3350e4 │ │ │ │ ldr r1, [pc, #184] @ 3350e8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 253648 │ │ │ │ @@ -231325,17 +231325,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, pc, r4, lsr #10 │ │ │ │ - rsbeq r5, sl, ip, ror #8 │ │ │ │ - strheq r5, [sl], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r7, pc, r4, asr #10 │ │ │ │ + rsbeq r5, sl, ip, lsl #9 │ │ │ │ + ldrdeq r5, [sl], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335150 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 335154 │ │ │ │ @@ -231343,27 +231343,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, pc, r4, asr #8 │ │ │ │ - rsbeq r5, sl, r8, lsl #7 │ │ │ │ - ldrdeq r5, [sl], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r7, pc, r4, ror #8 │ │ │ │ + rsbeq r5, sl, r8, lsr #7 │ │ │ │ + strdeq r5, [sl], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3351c0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3351c4 │ │ │ │ @@ -231371,53 +231371,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r7, [pc], #-52 @ │ │ │ │ - rsbeq r5, sl, r8, lsl r3 │ │ │ │ - rsbeq r5, sl, r4, ror #16 │ │ │ │ + ldrsheq r7, [pc], #-52 @ │ │ │ │ + rsbeq r5, sl, r8, lsr r3 │ │ │ │ + rsbeq r5, sl, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335228 │ │ │ │ ldr r2, [pc, #68] @ 33522c │ │ │ │ ldr r1, [pc, #68] @ 335230 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, pc, r8, ror #6 │ │ │ │ - rsbeq r5, sl, ip, lsr #5 │ │ │ │ - strdeq r5, [sl], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r7, pc, r8, lsl #7 │ │ │ │ + rsbeq r5, sl, ip, asr #5 │ │ │ │ + rsbeq r5, sl, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335298 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 33529c │ │ │ │ @@ -231425,79 +231425,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r7, [pc], #-44 @ │ │ │ │ - rsbeq r5, sl, r0, asr #4 │ │ │ │ - rsbeq r5, sl, ip, lsl #15 │ │ │ │ + rsbseq r7, pc, ip, lsl r3 @ │ │ │ │ + rsbeq r5, sl, r0, ror #4 │ │ │ │ + rsbeq r5, sl, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335300 │ │ │ │ ldr r2, [pc, #68] @ 335304 │ │ │ │ ldr r1, [pc, #68] @ 335308 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007f7290 │ │ │ │ - ldrdeq r5, [sl], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r5, sl, r0, lsr #14 │ │ │ │ + ldrheq r7, [pc], #-32 @ │ │ │ │ + strdeq r5, [sl], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r5, sl, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335368 │ │ │ │ ldr r2, [pc, #68] @ 33536c │ │ │ │ ldr r1, [pc, #68] @ 335370 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, pc, r8, lsr #4 │ │ │ │ - rsbeq r5, sl, ip, ror #2 │ │ │ │ - strheq r5, [sl], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r7, pc, r8, asr #4 │ │ │ │ + rsbeq r5, sl, ip, lsl #3 │ │ │ │ + ldrdeq r5, [sl], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3353d8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3353dc │ │ │ │ @@ -231505,79 +231505,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r7, [pc], #-28 @ │ │ │ │ - rsbeq r5, sl, r0, lsl #2 │ │ │ │ - rsbeq r5, sl, ip, asr #12 │ │ │ │ + ldrsbeq r7, [pc], #-28 @ │ │ │ │ + rsbeq r5, sl, r0, lsr #2 │ │ │ │ + rsbeq r5, sl, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335440 │ │ │ │ ldr r2, [pc, #68] @ 335444 │ │ │ │ ldr r1, [pc, #68] @ 335448 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, pc, r0, asr r1 @ │ │ │ │ - @ instruction: 0x006a5094 │ │ │ │ - rsbeq r5, sl, r0, ror #11 │ │ │ │ + rsbseq r7, pc, r0, ror r1 @ │ │ │ │ + strheq r5, [sl], #-4 @ │ │ │ │ + rsbeq r5, sl, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3354a8 │ │ │ │ ldr r2, [pc, #68] @ 3354ac │ │ │ │ ldr r1, [pc, #68] @ 3354b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, pc, r8, ror #1 │ │ │ │ - rsbeq r5, sl, ip, lsr #32 │ │ │ │ - rsbeq r5, sl, r8, ror r5 │ │ │ │ + rsbseq r7, pc, r8, lsl #2 │ │ │ │ + rsbeq r5, sl, ip, asr #32 │ │ │ │ + @ instruction: 0x006a5598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335518 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 33551c │ │ │ │ @@ -231585,160 +231585,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, pc, ip, ror r0 @ │ │ │ │ - rsbeq r4, sl, r0, asr #31 │ │ │ │ - rsbeq r5, sl, ip, lsl #10 │ │ │ │ + @ instruction: 0x007f709c │ │ │ │ + rsbeq r4, sl, r0, ror #31 │ │ │ │ + rsbeq r5, sl, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335580 │ │ │ │ ldr r2, [pc, #68] @ 335584 │ │ │ │ ldr r1, [pc, #68] @ 335588 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, pc, r0, lsl r0 @ │ │ │ │ - rsbeq r4, sl, r4, asr pc │ │ │ │ - rsbeq r5, sl, r0, lsr #9 │ │ │ │ + rsbseq r7, pc, r0, lsr r0 @ │ │ │ │ + rsbeq r4, sl, r4, ror pc │ │ │ │ + rsbeq r5, sl, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #332] @ 335704 │ │ │ │ ldr r2, [pc, #332] @ 335708 │ │ │ │ ldr r1, [pc, #332] @ 33570c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 335694 │ │ │ │ ldr r0, [pc, #292] @ 335710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr r1, [pc, #284] @ 335714 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75a10c │ │ │ │ + bl 75a12c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 335634 │ │ │ │ ldr r1, [pc, #256] @ 335718 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75a4bc │ │ │ │ + bl 75a4dc │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33565c │ │ │ │ mov r0, r5 │ │ │ │ - bl 758844 │ │ │ │ + bl 758864 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 75c0b0 │ │ │ │ + bl 75c0d0 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 75b6cc │ │ │ │ + bl 75b6ec │ │ │ │ ldr r1, [pc, #168] @ 33571c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75a2c8 │ │ │ │ + bl 75a2e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3356a8 │ │ │ │ mov r4, #0 │ │ │ │ b 335634 │ │ │ │ ldr r0, [pc, #132] @ 335720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ mov r5, r0 │ │ │ │ b 335610 │ │ │ │ ldr r2, [pc, #116] @ 335724 │ │ │ │ ldr r1, [pc, #116] @ 335728 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 33572c │ │ │ │ ldr r3, [pc, #104] @ 335730 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r6 │ │ │ │ - bl 75d6f0 │ │ │ │ + bl 75d710 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33568c │ │ │ │ ldr r1, [pc, #72] @ 335734 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75baa0 │ │ │ │ + bl 75bac0 │ │ │ │ mov r4, r0 │ │ │ │ b 335634 │ │ │ │ - @ instruction: 0x007f6f94 │ │ │ │ - ldrdeq r4, [sl], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r5, sl, r8, lsr #8 │ │ │ │ - rsbeq ip, fp, ip, asr sp │ │ │ │ - rsbeq ip, fp, r0, ror #26 │ │ │ │ - rsbseq r2, r4, ip, lsr #27 │ │ │ │ - rsbeq ip, fp, r0, lsl #26 │ │ │ │ - rsbeq ip, fp, ip, asr #25 │ │ │ │ - rsbseq r6, pc, r0, lsr #29 │ │ │ │ - rsbeq sl, sl, ip, lsl #16 │ │ │ │ - rsbeq ip, fp, r4, lsl ip │ │ │ │ + ldrheq r6, [pc], #-244 @ │ │ │ │ + strdeq r4, [sl], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r5, sl, r8, asr #8 │ │ │ │ + rsbeq ip, fp, ip, ror sp │ │ │ │ + rsbeq ip, fp, r0, lsl #27 │ │ │ │ + rsbseq r2, r4, ip, asr #27 │ │ │ │ + rsbeq ip, fp, r0, lsr #26 │ │ │ │ + rsbeq ip, fp, ip, ror #25 │ │ │ │ + rsbseq r6, pc, r0, asr #29 │ │ │ │ + rsbeq sl, sl, ip, lsr #16 │ │ │ │ + rsbeq ip, fp, r4, lsr ip │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - rsbeq r5, fp, ip, asr #6 │ │ │ │ + rsbeq r5, fp, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3357a0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 3357a4 │ │ │ │ @@ -231746,55 +231746,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r6, [pc], #-216 @ │ │ │ │ - rsbeq r4, sl, ip, lsr sp │ │ │ │ - rsbeq r5, sl, r8, lsl #5 │ │ │ │ + rsbseq r6, pc, r8, lsl lr @ │ │ │ │ + rsbeq r4, sl, ip, asr sp │ │ │ │ + rsbeq r5, sl, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 33580c │ │ │ │ ldr r2, [pc, #72] @ 335810 │ │ │ │ ldr r1, [pc, #72] @ 335814 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r8, lsl #27 │ │ │ │ - rsbeq r4, sl, ip, asr #25 │ │ │ │ - rsbeq r5, sl, r8, lsl r2 │ │ │ │ + rsbseq r6, pc, r8, lsr #27 │ │ │ │ + rsbeq r4, sl, ip, ror #25 │ │ │ │ + rsbeq r5, sl, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 335880 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 335884 │ │ │ │ @@ -231802,55 +231802,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, pc, r8, lsl sp @ │ │ │ │ - rsbeq r4, sl, ip, asr ip │ │ │ │ - rsbeq r5, sl, r8, lsr #3 │ │ │ │ + rsbseq r6, pc, r8, lsr sp @ │ │ │ │ + rsbeq r4, sl, ip, ror ip │ │ │ │ + rsbeq r5, sl, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3358ec │ │ │ │ ldr r2, [pc, #72] @ 3358f0 │ │ │ │ ldr r1, [pc, #72] @ 3358f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r8, lsr #25 │ │ │ │ - rsbeq r4, sl, ip, ror #23 │ │ │ │ - rsbeq r5, sl, r8, lsr r1 │ │ │ │ + rsbseq r6, pc, r8, asr #25 │ │ │ │ + rsbeq r4, sl, ip, lsl #24 │ │ │ │ + rsbeq r5, sl, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 335964 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 335968 │ │ │ │ @@ -231858,29 +231858,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, pc, r8, lsr ip @ │ │ │ │ - rsbeq r4, sl, ip, ror fp │ │ │ │ - rsbeq r5, sl, r8, asr #1 │ │ │ │ + rsbseq r6, pc, r8, asr ip @ │ │ │ │ + @ instruction: 0x006a4b9c │ │ │ │ + rsbeq r5, sl, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 335a40 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -231896,26 +231896,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r4, [pc, #124] @ 335a54 │ │ │ │ ldr r3, [pc, #124] @ 335a58 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91b7e4 │ │ │ │ + bl 91b804 │ │ │ │ ldr r2, [pc, #88] @ 335a5c │ │ │ │ ldr r3, [pc, #64] @ 335a48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231925,19 +231925,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, r8, asr #23 │ │ │ │ + rsbseq r6, pc, r8, ror #23 │ │ │ │ addseq r5, r7, r8, lsl #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, sl, ip, lsr r0 │ │ │ │ - rsbeq r4, sl, r8, ror #21 │ │ │ │ + rsbeq r5, sl, ip, asr r0 │ │ │ │ + rsbeq r4, sl, r8, lsl #22 │ │ │ │ addseq r5, r7, ip, asr #8 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ addseq r5, r7, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -231957,24 +231957,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97ac84 │ │ │ │ + bl 97aca4 │ │ │ │ ldr r2, [pc, #80] @ 335b40 │ │ │ │ ldr r3, [pc, #64] @ 335b34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231984,19 +231984,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r6, [pc], #-168 @ │ │ │ │ + ldrsheq r6, [pc], #-168 @ │ │ │ │ umullseq r5, r7, r8, r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, ip, asr #30 │ │ │ │ - strdeq r4, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r4, sl, ip, ror #30 │ │ │ │ + rsbeq r4, sl, r8, lsl sl │ │ │ │ addseq r5, r7, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 335c1c │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -232014,24 +232014,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ac84 │ │ │ │ + bl 97aca4 │ │ │ │ ldr r2, [pc, #92] @ 335c30 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 335c24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232044,19 +232044,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r6, [pc], #-148 @ │ │ │ │ + rsbseq r6, pc, r4, lsl sl @ │ │ │ │ @ instruction: 0x009752b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, r8, ror #28 │ │ │ │ - rsbeq r4, sl, r4, lsl r9 │ │ │ │ + rsbeq r4, sl, r8, lsl #29 │ │ │ │ + rsbeq r4, sl, r4, lsr r9 │ │ │ │ addseq r5, r7, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 335d1c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -232074,31 +232074,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 913448 │ │ │ │ + bl 913468 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335cd8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 25df0c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 912f00 │ │ │ │ + bl 912f20 │ │ │ │ ldr r2, [pc, #80] @ 335d30 │ │ │ │ ldr r3, [pc, #64] @ 335d24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232108,19 +232108,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, r4, lsl #18 │ │ │ │ + rsbseq r6, pc, r4, lsr #18 │ │ │ │ addseq r5, r7, r4, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, r8, ror sp │ │ │ │ - rsbeq r4, sl, r4, lsr #16 │ │ │ │ + @ instruction: 0x006a4d98 │ │ │ │ + rsbeq r4, sl, r4, asr #16 │ │ │ │ addseq r5, r7, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335d80 │ │ │ │ ldr r2, [pc, #52] @ 335d84 │ │ │ │ @@ -232128,221 +232128,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - rsbseq r6, pc, r0, lsl #16 │ │ │ │ - rsbeq r4, sl, r4, asr #14 │ │ │ │ - @ instruction: 0x006a4c90 │ │ │ │ + rsbseq r6, pc, r0, lsr #16 │ │ │ │ + rsbeq r4, sl, r4, ror #14 │ │ │ │ + strheq r4, [sl], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335dd8 │ │ │ │ ldr r2, [pc, #52] @ 335ddc │ │ │ │ ldr r1, [pc, #52] @ 335de0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - rsbseq r6, pc, r8, lsr #15 │ │ │ │ - rsbeq r4, sl, ip, ror #13 │ │ │ │ - rsbeq r4, sl, r8, lsr ip │ │ │ │ + rsbseq r6, pc, r8, asr #15 │ │ │ │ + rsbeq r4, sl, ip, lsl #14 │ │ │ │ + rsbeq r4, sl, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335e30 │ │ │ │ ldr r2, [pc, #52] @ 335e34 │ │ │ │ ldr r1, [pc, #52] @ 335e38 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - rsbseq r6, pc, r0, asr r7 @ │ │ │ │ - @ instruction: 0x006a4694 │ │ │ │ - rsbeq r4, sl, r0, ror #23 │ │ │ │ + rsbseq r6, pc, r0, ror r7 @ │ │ │ │ + strheq r4, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, sl, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335e88 │ │ │ │ ldr r2, [pc, #52] @ 335e8c │ │ │ │ ldr r1, [pc, #52] @ 335e90 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - ldrsheq r6, [pc], #-104 @ │ │ │ │ - rsbeq r4, sl, ip, lsr r6 │ │ │ │ - rsbeq r4, sl, r8, lsl #23 │ │ │ │ + rsbseq r6, pc, r8, lsl r7 @ │ │ │ │ + rsbeq r4, sl, ip, asr r6 │ │ │ │ + rsbeq r4, sl, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335ee0 │ │ │ │ ldr r2, [pc, #52] @ 335ee4 │ │ │ │ ldr r1, [pc, #52] @ 335ee8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - rsbseq r6, pc, r0, lsr #13 │ │ │ │ - rsbeq r4, sl, r4, ror #11 │ │ │ │ - rsbeq r4, sl, r0, lsr fp │ │ │ │ + rsbseq r6, pc, r0, asr #13 │ │ │ │ + rsbeq r4, sl, r4, lsl #12 │ │ │ │ + rsbeq r4, sl, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335f38 │ │ │ │ ldr r2, [pc, #52] @ 335f3c │ │ │ │ ldr r1, [pc, #52] @ 335f40 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - rsbseq r6, pc, r8, asr #12 │ │ │ │ - rsbeq r4, sl, ip, lsl #11 │ │ │ │ - ldrdeq r4, [sl], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r6, pc, r8, ror #12 │ │ │ │ + rsbeq r4, sl, ip, lsr #11 │ │ │ │ + strdeq r4, [sl], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335f90 │ │ │ │ ldr r2, [pc, #52] @ 335f94 │ │ │ │ ldr r1, [pc, #52] @ 335f98 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - ldrsheq r6, [pc], #-80 @ │ │ │ │ - rsbeq r4, sl, r4, lsr r5 │ │ │ │ - rsbeq r4, sl, r0, lsl #21 │ │ │ │ + rsbseq r6, pc, r0, lsl r6 @ │ │ │ │ + rsbeq r4, sl, r4, asr r5 │ │ │ │ + rsbeq r4, sl, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335fe8 │ │ │ │ ldr r2, [pc, #52] @ 335fec │ │ │ │ ldr r1, [pc, #52] @ 335ff0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - @ instruction: 0x007f6598 │ │ │ │ - ldrdeq r4, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r4, sl, r8, lsr #20 │ │ │ │ + ldrheq r6, [pc], #-88 @ │ │ │ │ + strdeq r4, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r4, sl, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 336040 │ │ │ │ ldr r2, [pc, #52] @ 336044 │ │ │ │ ldr r1, [pc, #52] @ 336048 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - rsbseq r6, pc, r0, asr #10 │ │ │ │ - rsbeq r4, sl, r4, lsl #9 │ │ │ │ - ldrdeq r4, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r6, pc, r0, ror #10 │ │ │ │ + rsbeq r4, sl, r4, lsr #9 │ │ │ │ + strdeq r4, [sl], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 33609c │ │ │ │ ldr r2, [pc, #56] @ 3360a0 │ │ │ │ ldr r1, [pc, #56] @ 3360a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ - rsbseq r6, pc, r8, ror #9 │ │ │ │ - rsbeq r4, sl, ip, lsr #8 │ │ │ │ - rsbeq r4, sl, r8, ror r9 │ │ │ │ + rsbseq r6, pc, r8, lsl #10 │ │ │ │ + rsbeq r4, sl, ip, asr #8 │ │ │ │ + @ instruction: 0x006a4998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 3361ac │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -232359,30 +232359,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 91bbf8 │ │ │ │ + bl 91bc18 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 336188 │ │ │ │ cmp r1, #0 │ │ │ │ beq 336148 │ │ │ │ mov r0, r1 │ │ │ │ - bl 9147e0 │ │ │ │ + bl 914800 │ │ │ │ ldr r2, [pc, #112] @ 3361c0 │ │ │ │ ldr r3, [pc, #96] @ 3361b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232397,22 +232397,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 25d5e8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 336148 │ │ │ │ - bl 9147e0 │ │ │ │ + bl 914800 │ │ │ │ b 336148 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x007f6490 │ │ │ │ + ldrheq r6, [pc], #-64 @ │ │ │ │ addseq r4, r7, r0, asr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, r4, lsl #18 │ │ │ │ - strheq r4, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r4, sl, r4, lsr #18 │ │ │ │ + ldrdeq r4, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0x00974cd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 33632c │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -232429,15 +232429,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r4, [pc, #276] @ 336340 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -232478,15 +232478,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91bf04 │ │ │ │ + bl 91bf24 │ │ │ │ ldr r2, [pc, #88] @ 336348 │ │ │ │ ldr r3, [pc, #64] @ 336334 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232496,19 +232496,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, r4, ror r3 @ │ │ │ │ + @ instruction: 0x007f6394 │ │ │ │ addseq r4, r7, r4, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, r8, ror #15 │ │ │ │ - @ instruction: 0x006a4294 │ │ │ │ + rsbeq r4, sl, r8, lsl #16 │ │ │ │ + strheq r4, [sl], #-36 @ 0xffffffdc @ │ │ │ │ @ instruction: 0x00974bf8 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ addseq r4, r7, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -232528,15 +232528,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -232554,17 +232554,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 3363c8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 913448 │ │ │ │ + bl 913468 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 912f00 │ │ │ │ + bl 912f20 │ │ │ │ ldr r2, [pc, #84] @ 33647c │ │ │ │ ldr r3, [pc, #68] @ 336470 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232575,19 +232575,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, ip, ror #3 │ │ │ │ + rsbseq r6, pc, ip, lsl #4 │ │ │ │ addseq r4, r7, ip, lsr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, ip, asr r6 │ │ │ │ - rsbeq r4, sl, r8, lsl #2 │ │ │ │ + rsbeq r4, sl, ip, ror r6 │ │ │ │ + rsbeq r4, sl, r8, lsr #2 │ │ │ │ @ instruction: 0x009749fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3364f4 │ │ │ │ ldr r2, [pc, #92] @ 3364f8 │ │ │ │ @@ -232595,32 +232595,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3364d8 │ │ │ │ - bl 75b834 │ │ │ │ + bl 75b854 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2558f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq r6, [pc], #-4 @ │ │ │ │ - strdeq r3, [sl], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r4, sl, r4, asr #10 │ │ │ │ + ldrsbeq r6, [pc], #-4 @ │ │ │ │ + rsbeq r4, sl, r8, lsl r0 │ │ │ │ + rsbeq r4, sl, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336578 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 33657c │ │ │ │ @@ -232628,32 +232628,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, pc, r0, lsr r0 @ │ │ │ │ - rsbeq r3, sl, r4, ror pc │ │ │ │ - rsbeq r4, sl, r0, asr #9 │ │ │ │ + rsbseq r6, pc, r0, asr r0 @ │ │ │ │ + @ instruction: 0x006a3f94 │ │ │ │ + rsbeq r4, sl, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3365fc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336600 │ │ │ │ @@ -232661,32 +232661,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, ip, lsr #31 │ │ │ │ - strdeq r3, [sl], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r4, sl, ip, lsr r4 │ │ │ │ + rsbseq r5, pc, ip, asr #31 │ │ │ │ + rsbeq r3, sl, r0, lsl pc │ │ │ │ + rsbeq r4, sl, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336680 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336684 │ │ │ │ @@ -232694,32 +232694,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r8, lsr #30 │ │ │ │ - rsbeq r3, sl, ip, ror #28 │ │ │ │ - strheq r4, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r5, pc, r8, asr #30 │ │ │ │ + rsbeq r3, sl, ip, lsl #29 │ │ │ │ + ldrdeq r4, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336704 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336708 │ │ │ │ @@ -232727,32 +232727,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r4, lsr #29 │ │ │ │ - rsbeq r3, sl, r8, ror #27 │ │ │ │ - rsbeq r4, sl, r4, lsr r3 │ │ │ │ + rsbseq r5, pc, r4, asr #29 │ │ │ │ + rsbeq r3, sl, r8, lsl #28 │ │ │ │ + rsbeq r4, sl, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336788 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 33678c │ │ │ │ @@ -232760,32 +232760,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r0, lsr #28 │ │ │ │ - rsbeq r3, sl, r4, ror #26 │ │ │ │ - strheq r4, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r5, pc, r0, asr #28 │ │ │ │ + rsbeq r3, sl, r4, lsl #27 │ │ │ │ + ldrdeq r4, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 33680c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336810 │ │ │ │ @@ -232793,32 +232793,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007f5d9c │ │ │ │ - rsbeq r3, sl, r0, ror #25 │ │ │ │ - rsbeq r4, sl, ip, lsr #4 │ │ │ │ + ldrheq r5, [pc], #-220 @ │ │ │ │ + rsbeq r3, sl, r0, lsl #26 │ │ │ │ + rsbeq r4, sl, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336890 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336894 │ │ │ │ @@ -232826,32 +232826,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r8, lsl sp @ │ │ │ │ - rsbeq r3, sl, ip, asr ip │ │ │ │ - rsbeq r4, sl, r8, lsr #3 │ │ │ │ + rsbseq r5, pc, r8, lsr sp @ │ │ │ │ + rsbeq r3, sl, ip, ror ip │ │ │ │ + rsbeq r4, sl, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336914 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336918 │ │ │ │ @@ -232859,32 +232859,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007f5c94 │ │ │ │ - ldrdeq r3, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r4, sl, r4, lsr #2 │ │ │ │ + ldrheq r5, [pc], #-196 @ │ │ │ │ + strdeq r3, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r4, sl, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3369b0 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -232893,15 +232893,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 501d60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336990 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -232913,32 +232913,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, pc, ip, lsl #24 │ │ │ │ - @ instruction: 0x006a4098 │ │ │ │ - rsbeq r3, sl, ip, asr #22 │ │ │ │ + rsbseq r5, pc, ip, lsr #24 │ │ │ │ + strheq r4, [sl], #-8 @ │ │ │ │ + rsbeq r3, sl, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 336a74 │ │ │ │ ldr r2, [pc, #160] @ 336a78 │ │ │ │ ldr r1, [pc, #160] @ 336a7c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 253648 │ │ │ │ @@ -232962,17 +232962,17 @@ │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253648 │ │ │ │ - rsbseq r5, pc, r8, ror fp @ │ │ │ │ - strheq r3, [sl], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r4, sl, r8 │ │ │ │ + @ instruction: 0x007f5b98 │ │ │ │ + ldrdeq r3, [sl], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r4, sl, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 336b84 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -232981,15 +232981,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 336b8c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #196] @ 336b90 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ beq 336b34 │ │ │ │ @@ -233021,30 +233021,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq r5, [pc], #-168 @ │ │ │ │ - rsbeq r3, sl, ip, lsr pc │ │ │ │ - strdeq r3, [sl], #-144 @ 0xffffff70 @ │ │ │ │ - strheq ip, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq fp, fp, r8, ror #18 │ │ │ │ - rsbeq fp, fp, ip, asr r8 │ │ │ │ - @ instruction: 0x006bb790 │ │ │ │ + ldrsbeq r5, [pc], #-168 @ │ │ │ │ + rsbeq r3, sl, ip, asr pc │ │ │ │ + rsbeq r3, sl, r0, lsl sl │ │ │ │ + ldrdeq ip, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq fp, fp, r8, lsl #19 │ │ │ │ + rsbeq fp, fp, ip, ror r8 │ │ │ │ + strheq fp, [fp], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 336d1c │ │ │ │ ldr ip, [pc, #356] @ 336d20 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -233071,39 +233071,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 91b7e4 │ │ │ │ + bl 91b804 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336cc8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 336c94 │ │ │ │ mov r1, r4 │ │ │ │ bl 512e04 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336c90 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 914784 │ │ │ │ + bl 9147a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 336cd4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 336cb8 │ │ │ │ mov r1, r4 │ │ │ │ bl 512e04 │ │ │ │ @@ -233113,15 +233113,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 335000 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 254038 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #92] @ 336d38 │ │ │ │ ldr r3, [pc, #64] @ 336d20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233136,17 +233136,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, ip, ror #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r7, r4, asr #4 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r3, sl, ip, lsl #17 │ │ │ │ - rsbseq r5, pc, r4, asr #18 │ │ │ │ - ldrdeq r3, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r3, sl, ip, lsr #17 │ │ │ │ + rsbseq r5, pc, r4, ror #18 │ │ │ │ + strdeq r3, [sl], #-216 @ 0xffffff28 @ │ │ │ │ addseq r4, r7, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 336fd0 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -233163,15 +233163,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -233287,15 +233287,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91bbf8 │ │ │ │ + bl 91bc18 │ │ │ │ ldr r2, [pc, #88] @ 336fec │ │ │ │ ldr r3, [pc, #64] @ 336fd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233305,19 +233305,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r5, [pc], #-124 @ │ │ │ │ + rsbseq r5, pc, ip, lsl r8 @ │ │ │ │ ldrheq r4, [r7], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, sl, r0, ror ip │ │ │ │ - rsbeq r3, sl, ip, lsl r7 │ │ │ │ + @ instruction: 0x006a3c90 │ │ │ │ + rsbeq r3, sl, ip, lsr r7 │ │ │ │ addseq r4, r7, r8, lsr r0 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ umullseq r3, r7, r0, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -233337,24 +233337,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 337268 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 255b08 │ │ │ │ @@ -233380,20 +233380,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 337278 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75cb54 │ │ │ │ + bl 75cb74 │ │ │ │ ldr r2, [pc, #372] @ 33727c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75d3b8 │ │ │ │ + bl 75d3d8 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -233444,56 +233444,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 33728c │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 75cb54 │ │ │ │ + bl 75cb74 │ │ │ │ ldr r2, [pc, #136] @ 337290 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 337294 │ │ │ │ - bl 75d3b8 │ │ │ │ + bl 75d3d8 │ │ │ │ ldr r3, [pc, #120] @ 337298 │ │ │ │ ldr r2, [pc, #120] @ 33729c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75c9e0 │ │ │ │ + bl 75ca00 │ │ │ │ ldr r2, [pc, #96] @ 3372a0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75d3b8 │ │ │ │ + bl 75d3d8 │ │ │ │ b 3370b8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, r8, asr #10 │ │ │ │ + rsbseq r5, pc, r8, ror #10 │ │ │ │ addseq r3, r7, r8, lsl #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, sl, r4, ror r4 │ │ │ │ - rsbeq r3, sl, r0, asr #19 │ │ │ │ + @ instruction: 0x006a3494 │ │ │ │ + rsbeq r3, sl, r0, ror #19 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - rsbeq fp, fp, r8, ror r3 │ │ │ │ + @ instruction: 0x006bb398 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - rsbeq fp, fp, ip, asr r3 │ │ │ │ + rsbeq fp, fp, ip, ror r3 │ │ │ │ umullseq r3, r7, r0, ip │ │ │ │ - strdeq fp, [fp], #-16 @ │ │ │ │ + rsbeq fp, fp, r0, lsl r2 │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - ldrdeq fp, [fp], #-16 @ │ │ │ │ strdeq fp, [fp], #-16 @ │ │ │ │ + rsbeq fp, fp, r0, lsl r2 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - rsbeq fp, fp, r4, ror #3 │ │ │ │ + rsbeq fp, fp, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 337650 │ │ │ │ ldr ip, [pc, #916] @ 337654 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -233523,32 +233523,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 91bf04 │ │ │ │ + bl 91bf24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 337444 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 33766c │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -233589,18 +233589,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 33743c │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 91483c │ │ │ │ + bl 91485c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #536] @ 337670 │ │ │ │ ldr r3, [pc, #504] @ 337654 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233652,15 +233652,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 337680 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 337440 │ │ │ │ ldr r1, [pc, #308] @ 337684 │ │ │ │ ldr r3, [pc, #308] @ 337688 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 33768c │ │ │ │ @@ -233670,28 +233670,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 337690 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 337440 │ │ │ │ ldr r3, [pc, #252] @ 337694 │ │ │ │ ldr ip, [pc, #252] @ 337698 │ │ │ │ ldr r1, [pc, #252] @ 33769c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 3376a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 337440 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 3376a4 │ │ │ │ ldr r1, [pc, #212] @ 3376a8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -233700,15 +233700,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 3376b0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 337440 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 3376b4 │ │ │ │ ldr r1, [pc, #160] @ 3376b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -233717,46 +233717,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 3376c0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 337440 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r8, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r7, r0, asr #22 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq r5, pc, r8, asr #4 │ │ │ │ - rsbeq r3, sl, ip, lsl #3 │ │ │ │ - ldrdeq r3, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r5, pc, r8, ror #4 │ │ │ │ + rsbeq r3, sl, ip, lsr #3 │ │ │ │ + strdeq r3, [sl], #-100 @ 0xffffff9c @ │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ addseq r3, r7, ip, asr #19 │ │ │ │ - rsbeq sl, fp, r0, lsr #31 │ │ │ │ - rsbseq r5, pc, r8, lsr r0 @ │ │ │ │ - rsbeq sl, fp, r8, lsr #27 │ │ │ │ + rsbeq sl, fp, r0, asr #31 │ │ │ │ + rsbseq r5, pc, r8, asr r0 @ │ │ │ │ + rsbeq sl, fp, r8, asr #27 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - rsbeq sl, fp, r4, ror #30 │ │ │ │ - ldrsheq r4, [pc], #-244 @ │ │ │ │ - rsbeq sl, fp, r0, ror #26 │ │ │ │ + rsbeq sl, fp, r4, lsl #31 │ │ │ │ + rsbseq r5, pc, r4, lsl r0 @ │ │ │ │ + rsbeq sl, fp, r0, lsl #27 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - ldrheq r4, [pc], #-240 @ │ │ │ │ - rsbeq fp, fp, r4, lsr r0 │ │ │ │ - rsbeq sl, fp, ip, lsr #26 │ │ │ │ + ldrsbeq r4, [pc], #-240 @ │ │ │ │ + rsbeq fp, fp, r4, asr r0 │ │ │ │ + rsbeq sl, fp, ip, asr #26 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbeq sl, fp, r4, lsl pc │ │ │ │ - strdeq sl, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r4, pc, r0, ror pc @ │ │ │ │ + rsbeq sl, fp, r4, lsr pc │ │ │ │ + rsbeq sl, fp, r0, lsl sp │ │ │ │ + @ instruction: 0x007f4f90 │ │ │ │ muleq r0, r3, r2 │ │ │ │ - rsbeq sl, fp, r8, lsr pc │ │ │ │ - rsbeq sl, fp, ip, lsr #25 │ │ │ │ - rsbseq r4, pc, ip, lsr #30 │ │ │ │ + rsbeq sl, fp, r8, asr pc │ │ │ │ + rsbeq sl, fp, ip, asr #25 │ │ │ │ + rsbseq r4, pc, ip, asr #30 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 003376c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233784,27 +233784,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 3377c0 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3377a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75806c │ │ │ │ - bl 7580a8 │ │ │ │ + bl 75808c │ │ │ │ + bl 7580c8 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3377a8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757890 │ │ │ │ + bl 7578b0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 337764 │ │ │ │ @@ -233817,31 +233817,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, fp, r8, ror pc │ │ │ │ + @ instruction: 0x006b5f98 │ │ │ │ │ │ │ │ 003377c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 7580a8 │ │ │ │ + bl 7580c8 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 337834 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757890 │ │ │ │ + bl 7578b0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3377f0 │ │ │ │ @@ -233862,25 +233862,25 @@ │ │ │ │ 0033784c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #300] @ 33799c │ │ │ │ ldr r2, [pc, #300] @ 3379a0 │ │ │ │ ldr r1, [pc, #300] @ 3379a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 337978 │ │ │ │ @@ -233909,15 +233909,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 255928 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 337928 │ │ │ │ - bl 75b974 │ │ │ │ + bl 75b994 │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 255b08 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -233940,38 +233940,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsbeq r4, [pc], #-204 @ │ │ │ │ - rsbeq r2, sl, r4, lsr #24 │ │ │ │ - rsbeq r3, sl, r0, ror r1 │ │ │ │ + ldrsheq r4, [pc], #-204 @ │ │ │ │ + rsbeq r2, sl, r4, asr #24 │ │ │ │ + @ instruction: 0x006a3190 │ │ │ │ │ │ │ │ 003379a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 338008 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #1584] @ 33800c │ │ │ │ ldr r1, [pc, #1584] @ 338010 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 337f88 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 337fec │ │ │ │ @@ -234187,40 +234187,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 338020 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 337d10 │ │ │ │ ldr r3, [pc, #676] @ 338024 │ │ │ │ ldr ip, [pc, #676] @ 338028 │ │ │ │ ldr r1, [pc, #676] @ 33802c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 338030 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 337d10 │ │ │ │ ldr r3, [pc, #644] @ 338034 │ │ │ │ ldr ip, [pc, #644] @ 338038 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 33803c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234232,15 +234232,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 33804c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234252,15 +234252,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 33805c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234272,15 +234272,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 33806c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234292,15 +234292,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234312,15 +234312,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 338088 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234329,80 +234329,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 338090 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 338094 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 337d10 │ │ │ │ ldr r3, [pc, #224] @ 338098 │ │ │ │ ldr r4, [pc, #224] @ 33809c │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 3380a0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 3380a4 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 337d10 │ │ │ │ ldr r1, [pc, #180] @ 3380a8 │ │ │ │ ldr r0, [pc, #180] @ 3380ac │ │ │ │ ldr r2, [pc, #180] @ 3380b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r4, pc, r4, lsl #23 │ │ │ │ - strheq r2, [sl], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r3, sl, r4 │ │ │ │ - rsbseq r4, pc, r0, lsl #16 │ │ │ │ - rsbeq sl, fp, r8, asr #19 │ │ │ │ - rsbeq sl, fp, r4, ror r5 │ │ │ │ + rsbseq r4, pc, r4, lsr #23 │ │ │ │ + ldrdeq r2, [sl], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r3, sl, r4, lsr #32 │ │ │ │ + rsbseq r4, pc, r0, lsr #16 │ │ │ │ + rsbeq sl, fp, r8, ror #19 │ │ │ │ + @ instruction: 0x006ba594 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - rsbseq r4, pc, r8, asr #15 │ │ │ │ - strheq sl, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq sl, fp, r8, asr #10 │ │ │ │ + rsbseq r4, pc, r8, ror #15 │ │ │ │ + ldrdeq sl, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sl, fp, r8, ror #10 │ │ │ │ muleq r0, sp, r3 │ │ │ │ - @ instruction: 0x007f4794 │ │ │ │ - rsbeq sl, fp, ip, lsl #17 │ │ │ │ - rsbeq sl, fp, r8, lsl r5 │ │ │ │ - rsbseq r4, pc, r4, asr #14 │ │ │ │ - rsbeq sl, fp, r8, asr r8 │ │ │ │ - rsbeq sl, fp, r4, asr #9 │ │ │ │ + ldrheq r4, [pc], #-116 @ │ │ │ │ + rsbeq sl, fp, ip, lsr #17 │ │ │ │ + rsbeq sl, fp, r8, lsr r5 │ │ │ │ + rsbseq r4, pc, r4, ror #14 │ │ │ │ + rsbeq sl, fp, r8, ror r8 │ │ │ │ + rsbeq sl, fp, r4, ror #9 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - ldrsheq r4, [pc], #-100 @ │ │ │ │ - rsbeq sl, fp, r4, lsr #16 │ │ │ │ - rsbeq sl, fp, r4, ror r4 │ │ │ │ + rsbseq r4, pc, r4, lsl r7 @ │ │ │ │ + rsbeq sl, fp, r4, asr #16 │ │ │ │ + @ instruction: 0x006ba494 │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - rsbseq r4, pc, r4, lsr #13 │ │ │ │ - strdeq sl, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq sl, fp, r4, lsr #8 │ │ │ │ + rsbseq r4, pc, r4, asr #13 │ │ │ │ + rsbeq sl, fp, r0, lsl r8 │ │ │ │ + rsbeq sl, fp, r4, asr #8 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - rsbseq r4, pc, r4, asr r6 @ │ │ │ │ - strheq sl, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - ldrdeq sl, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r4, pc, r4, lsl #12 │ │ │ │ - rsbeq sl, fp, r8, lsl #15 │ │ │ │ - rsbeq sl, fp, r4, lsl #7 │ │ │ │ + rsbseq r4, pc, r4, ror r6 @ │ │ │ │ + ldrdeq sl, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq sl, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r4, pc, r4, lsr #12 │ │ │ │ + rsbeq sl, fp, r8, lsr #15 │ │ │ │ + rsbeq sl, fp, r4, lsr #7 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - rsbeq sl, fp, r0, ror #12 │ │ │ │ - rsbeq sl, fp, r0, asr #6 │ │ │ │ + rsbeq sl, fp, r0, lsl #13 │ │ │ │ + rsbeq sl, fp, r0, ror #6 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - rsbseq r4, pc, ip, lsl #11 │ │ │ │ - rsbeq sl, fp, r8, lsr #14 │ │ │ │ - rsbeq sl, fp, r4, lsl #6 │ │ │ │ + rsbseq r4, pc, ip, lsr #11 │ │ │ │ + rsbeq sl, fp, r8, asr #14 │ │ │ │ + rsbeq sl, fp, r4, lsr #6 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - rsbeq sl, fp, r0, ror #5 │ │ │ │ - rsbeq sl, fp, r4, lsr #12 │ │ │ │ + rsbeq sl, fp, r0, lsl #6 │ │ │ │ + rsbeq sl, fp, r4, asr #12 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 003380b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -234410,25 +234410,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 338104 │ │ │ │ ldr r2, [pc, #52] @ 338108 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75caac │ │ │ │ + bl 75cacc │ │ │ │ ldr r2, [pc, #28] @ 33810c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75d58c │ │ │ │ - ldrdeq lr, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ + b 75d5ac │ │ │ │ + strdeq lr, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - rsbeq sl, fp, r0, ror #12 │ │ │ │ + rsbeq sl, fp, r0, lsl #13 │ │ │ │ │ │ │ │ 00338110 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00338118 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -234468,22 +234468,22 @@ │ │ │ │ bl 56f2fc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b834 │ │ │ │ + bl 75b854 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 3381b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ - ldrdeq sl, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + strdeq sl, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ │ │ │ │ 003381bc : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3381d4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -234522,23 +234522,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #2840] @ 338d88 │ │ │ │ ldr r1, [pc, #2840] @ 338d8c │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 5a9854 │ │ │ │ ldr r3, [pc, #2804] @ 338d90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -234552,15 +234552,15 @@ │ │ │ │ beq 338520 │ │ │ │ ldr r3, [pc, #2764] @ 338d98 │ │ │ │ ldr r1, [pc, #2764] @ 338d9c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 75ab94 │ │ │ │ + bl 75abb4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 3385cc │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 338310 │ │ │ │ mov r0, r4 │ │ │ │ @@ -234573,42 +234573,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 33857c │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 338408 │ │ │ │ ldr r7, [pc, #2672] @ 338da0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 338da4 │ │ │ │ ldr r1, [pc, #2660] @ 338da8 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 7580a8 │ │ │ │ + bl 7580c8 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 3383b8 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 338398 │ │ │ │ b 338d3c │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 338b14 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757890 │ │ │ │ + bl 7578b0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338388 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 338b14 │ │ │ │ ldr r5, [pc, #2540] @ 338dac │ │ │ │ @@ -234617,77 +234617,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338d58 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 338408 │ │ │ │ ldr r0, [pc, #2488] @ 338db8 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 338488 │ │ │ │ ldr r0, [pc, #2464] @ 338dbc │ │ │ │ ldr r2, [pc, #2464] @ 338dc0 │ │ │ │ ldr r1, [pc, #2464] @ 338dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 338dc8 │ │ │ │ ldr r1, [pc, #2428] @ 338dcc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 338dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 757564 │ │ │ │ + bl 757584 │ │ │ │ ldr r1, [pc, #2400] @ 338dd4 │ │ │ │ ldr r0, [pc, #2400] @ 338dd8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 757564 │ │ │ │ + bl 757584 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #2372] @ 338ddc │ │ │ │ ldr r2, [pc, #2372] @ 338de0 │ │ │ │ ldr r1, [pc, #2372] @ 338de4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 338de8 │ │ │ │ - bl 757dd8 │ │ │ │ - bl 72fb00 │ │ │ │ + bl 757df8 │ │ │ │ + bl 72fb20 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 751eac │ │ │ │ + bl 751ecc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #2312] @ 338dec │ │ │ │ ldr r3, [pc, #2192] @ 338d78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -234706,17 +234706,17 @@ │ │ │ │ beq 3382ec │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3382ec │ │ │ │ bl 339a34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3382ec │ │ │ │ - bl 75c0b0 │ │ │ │ + bl 75c0d0 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 75945c │ │ │ │ + bl 75947c │ │ │ │ cmp r0, #0 │ │ │ │ bne 338c00 │ │ │ │ ldr r3, [pc, #2192] @ 338df0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -234735,46 +234735,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 338df8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 338dfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 3384dc │ │ │ │ ldr r3, [pc, #2092] @ 338e00 │ │ │ │ ldr ip, [pc, #2092] @ 338e04 │ │ │ │ ldr r1, [pc, #2092] @ 338e08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 338e0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3385bc │ │ │ │ mov r0, #0 │ │ │ │ bl 253aec │ │ │ │ ldr r7, [pc, #2052] @ 338e10 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #2036] @ 338e14 │ │ │ │ ldr r1, [pc, #2036] @ 338e18 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -234937,25 +234937,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 2531ec │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 338310 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #1364] @ 338e40 │ │ │ │ ldr r2, [pc, #1364] @ 338e44 │ │ │ │ ldr r1, [pc, #1364] @ 338e48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 338e3c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -235020,18 +235020,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253dd4 │ │ │ │ b 338780 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 338e50 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ ldr r0, [pc, #1052] @ 338e54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ b 3388c4 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 3388a0 │ │ │ │ mov r1, #0 │ │ │ │ b 338a74 │ │ │ │ @@ -235050,15 +235050,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 338a58 │ │ │ │ ldr r0, [pc, #952] @ 338e58 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r1, [pc, #932] @ 338e5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253dd4 │ │ │ │ b 338848 │ │ │ │ @@ -235079,69 +235079,69 @@ │ │ │ │ b 3387c4 │ │ │ │ ldr r1, [pc, #868] @ 338e6c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253dd4 │ │ │ │ b 338798 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 7000b4 │ │ │ │ + bl 7000d4 │ │ │ │ ldr r3, [pc, #844] @ 338e70 │ │ │ │ ldr ip, [pc, #844] @ 338e74 │ │ │ │ ldr r1, [pc, #844] @ 338e78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 338e7c │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 338c4c │ │ │ │ ldr r1, [pc, #792] @ 338e80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a594 │ │ │ │ + bl 99a5b4 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 338be4 │ │ │ │ ldr sl, [pc, #764] @ 338e84 │ │ │ │ ldr r9, [pc, #764] @ 338e88 │ │ │ │ ldr r7, [pc, #764] @ 338e8c │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 7000b4 │ │ │ │ + bl 7000d4 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a594 │ │ │ │ + bl 99a5b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 338b9c │ │ │ │ ldr r1, [pc, #676] @ 338e90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a594 │ │ │ │ + bl 99a5b4 │ │ │ │ mov r0, fp │ │ │ │ bl 253648 │ │ │ │ b 3385bc │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 338e94 │ │ │ │ ldr r2, [pc, #648] @ 338e98 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -235149,29 +235149,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 338ea0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r1, [pc, #616] @ 338ea4 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a594 │ │ │ │ + bl 99a5b4 │ │ │ │ b 3385bc │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7000b4 │ │ │ │ + bl 7000d4 │ │ │ │ ldr r1, [pc, #588] @ 338ea8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a594 │ │ │ │ + bl 99a5b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ b 338bf4 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -235199,22 +235199,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3389dc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 338eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r1, [pc, #396] @ 338eb4 │ │ │ │ ldr r0, [pc, #396] @ 338eb8 │ │ │ │ ldr r2, [pc, #396] @ 338ebc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -235234,113 +235234,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r2, r7, r4, lsl ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r7, ip, ror #23 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - ldrsheq r4, [pc], #-32 @ │ │ │ │ - rsbeq r2, sl, ip, lsr #4 │ │ │ │ - rsbeq r2, sl, r8, ror r7 │ │ │ │ + rsbseq r4, pc, r0, lsl r3 @ │ │ │ │ + rsbeq r2, sl, ip, asr #4 │ │ │ │ + @ instruction: 0x006a2798 │ │ │ │ andeq r1, r0, r0, lsl #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - ldrsheq r0, [r4], #-4 @ │ │ │ │ - rsbseq r4, pc, ip, lsl r2 @ │ │ │ │ - rsbeq r2, sl, ip, asr r1 │ │ │ │ - rsbeq r2, sl, r8, lsr #13 │ │ │ │ - rsbseq r4, pc, ip, lsl #3 │ │ │ │ - rsbeq r2, sl, r4, lsr #2 │ │ │ │ - rsbeq fp, fp, r0, lsr #3 │ │ │ │ - strdeq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r4, pc, r0, lsr r1 @ │ │ │ │ - rsbeq r2, sl, r8, ror r0 │ │ │ │ - rsbeq r2, sl, r4, asr #11 │ │ │ │ - rsbseq ip, r3, ip, lsr #22 │ │ │ │ - rsbeq sl, fp, r4, asr #15 │ │ │ │ - strdeq r4, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sl, fp, ip, lsr #15 │ │ │ │ - rsbeq r4, fp, r8, lsl #4 │ │ │ │ - ldrheq r4, [pc], #-4 @ │ │ │ │ - rsbeq r9, fp, r0, lsr lr │ │ │ │ - ldrsheq r6, [r4], #-12 @ │ │ │ │ + rsbseq r0, r4, r4, lsl r1 │ │ │ │ + rsbseq r4, pc, ip, lsr r2 @ │ │ │ │ + rsbeq r2, sl, ip, ror r1 │ │ │ │ + rsbeq r2, sl, r8, asr #13 │ │ │ │ + rsbseq r4, pc, ip, lsr #3 │ │ │ │ + rsbeq r2, sl, r4, asr #2 │ │ │ │ + rsbeq fp, fp, r0, asr #3 │ │ │ │ + rsbeq sl, fp, r4, lsl r8 │ │ │ │ + rsbseq r4, pc, r0, asr r1 @ │ │ │ │ + @ instruction: 0x006a2098 │ │ │ │ + rsbeq r2, sl, r4, ror #11 │ │ │ │ + rsbseq ip, r3, ip, asr #22 │ │ │ │ + rsbeq sl, fp, r4, ror #15 │ │ │ │ + rsbeq r4, fp, r4, lsl ip │ │ │ │ + rsbeq sl, fp, ip, asr #15 │ │ │ │ + rsbeq r4, fp, r8, lsr #4 │ │ │ │ + ldrsbeq r4, [pc], #-4 @ │ │ │ │ + rsbeq r9, fp, r0, asr lr │ │ │ │ + rsbseq r6, r4, ip, lsl r1 │ │ │ │ muleq r0, r1, r6 │ │ │ │ addseq r2, r7, r0, asr #18 │ │ │ │ strdeq sl, [r6], r0 @ │ │ │ │ - rsbeq sl, fp, r0, lsl r2 │ │ │ │ - rsbeq r9, fp, r0, lsr sp │ │ │ │ + rsbeq sl, fp, r0, lsr r2 │ │ │ │ + rsbeq r9, fp, r0, asr sp │ │ │ │ andeq r0, r0, r9, asr #12 │ │ │ │ - rsbseq r3, pc, r4, ror pc @ │ │ │ │ - rsbeq sl, fp, r0, lsl #4 │ │ │ │ - strdeq r9, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x007f3f94 │ │ │ │ + rsbeq sl, fp, r0, lsr #4 │ │ │ │ + rsbeq r9, fp, r4, lsl sp │ │ │ │ andeq r0, r0, r2, asr r6 │ │ │ │ - rsbseq r3, pc, r8, asr #30 │ │ │ │ - rsbeq r1, sl, ip, ror lr │ │ │ │ - rsbeq r2, sl, r8, asr #7 │ │ │ │ - strdeq sl, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r3, r4, ip, lsl #27 │ │ │ │ - rsbeq pc, sl, r4, lsl fp @ │ │ │ │ - rsbeq sl, fp, r8, lsr #3 │ │ │ │ - rsbeq sl, fp, ip, lsl #3 │ │ │ │ - rsbeq sl, fp, r4, ror r1 │ │ │ │ - rsbeq sl, fp, r8, asr r1 │ │ │ │ - rsbeq sl, fp, ip, lsr r1 │ │ │ │ + rsbseq r3, pc, r8, ror #30 │ │ │ │ + @ instruction: 0x006a1e9c │ │ │ │ + rsbeq r2, sl, r8, ror #7 │ │ │ │ + rsbeq sl, fp, ip, lsl r3 │ │ │ │ + rsbseq r3, r4, ip, lsr #27 │ │ │ │ + rsbeq pc, sl, r4, lsr fp @ │ │ │ │ + rsbeq sl, fp, r8, asr #3 │ │ │ │ + rsbeq sl, fp, ip, lsr #3 │ │ │ │ + @ instruction: 0x006ba194 │ │ │ │ + rsbeq sl, fp, r8, ror r1 │ │ │ │ + rsbeq sl, fp, ip, asr r1 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ - rsbseq r3, pc, r0, ror #24 │ │ │ │ - rsbeq r1, sl, r8, lsr #23 │ │ │ │ - strdeq r2, [sl], #-4 @ │ │ │ │ - rsbeq r9, fp, r8, lsr #30 │ │ │ │ - strdeq r9, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r3, pc, r0, lsl #25 │ │ │ │ + rsbeq r1, sl, r8, asr #23 │ │ │ │ + rsbeq r2, sl, r4, lsl r1 │ │ │ │ + rsbeq r9, fp, r8, asr #30 │ │ │ │ rsbeq sl, fp, r8, lsl r0 │ │ │ │ - rsbeq r9, fp, ip, lsl #30 │ │ │ │ - rsbeq pc, sl, ip, lsr #14 │ │ │ │ - rsbeq pc, sl, r8, lsl r7 @ │ │ │ │ - rsbeq pc, sl, r4, lsl #14 │ │ │ │ - strdeq pc, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrdeq pc, [sl], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r3, pc, r4, lsr #20 │ │ │ │ - rsbeq sl, fp, r4, ror r0 │ │ │ │ - rsbeq r9, fp, r0, lsr #15 │ │ │ │ + rsbeq sl, fp, r8, lsr r0 │ │ │ │ + rsbeq r9, fp, ip, lsr #30 │ │ │ │ + rsbeq pc, sl, ip, asr #14 │ │ │ │ + rsbeq pc, sl, r8, lsr r7 @ │ │ │ │ + rsbeq pc, sl, r4, lsr #14 │ │ │ │ + rsbeq pc, sl, r0, lsl r7 @ │ │ │ │ + strdeq pc, [sl], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r3, pc, r4, asr #20 │ │ │ │ + @ instruction: 0x006ba094 │ │ │ │ + rsbeq r9, fp, r0, asr #15 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbeq sl, fp, r8, rrx │ │ │ │ - rsbseq r3, r4, ip, lsr #17 │ │ │ │ - rsbeq pc, sl, r0, asr r6 @ │ │ │ │ - rsbseq r4, r2, r0, lsl #29 │ │ │ │ - ldrsheq r5, [sl], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r3, pc, r8, lsr r9 @ │ │ │ │ - rsbeq r9, fp, r8, lsl #24 │ │ │ │ - rsbeq r9, fp, ip, lsr #13 │ │ │ │ + rsbeq sl, fp, r8, lsl #1 │ │ │ │ + rsbseq r3, r4, ip, asr #17 │ │ │ │ + rsbeq pc, sl, r0, ror r6 @ │ │ │ │ + rsbseq r4, r2, r0, lsr #29 │ │ │ │ + rsbseq r5, sl, ip, lsl sp │ │ │ │ + rsbseq r3, pc, r8, asr r9 @ │ │ │ │ + rsbeq r9, fp, r8, lsr #24 │ │ │ │ + rsbeq r9, fp, ip, asr #13 │ │ │ │ andeq r0, r0, r9, asr r6 │ │ │ │ - rsbeq r9, fp, r4, asr #24 │ │ │ │ - rsbeq r9, fp, ip, asr pc │ │ │ │ - rsbeq r9, fp, r0, lsl #28 │ │ │ │ - rsbeq r9, fp, r4, ror #25 │ │ │ │ - rsbeq r9, fp, ip, lsr #11 │ │ │ │ - rsbeq r9, fp, r8, ror #23 │ │ │ │ + rsbeq r9, fp, r4, ror #24 │ │ │ │ + rsbeq r9, fp, ip, ror pc │ │ │ │ + rsbeq r9, fp, r0, lsr #28 │ │ │ │ + rsbeq r9, fp, r4, lsl #26 │ │ │ │ + rsbeq r9, fp, ip, asr #11 │ │ │ │ + rsbeq r9, fp, r8, lsl #24 │ │ │ │ muleq r0, r7, r5 │ │ │ │ - @ instruction: 0x006b9590 │ │ │ │ - rsbeq r9, fp, r0, lsr lr │ │ │ │ + strheq r9, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r9, fp, r0, asr lr │ │ │ │ andeq r0, r0, r2, lsl r6 │ │ │ │ - rsbeq r9, fp, r4, ror r5 │ │ │ │ - rsbeq r9, fp, r0, lsl #29 │ │ │ │ + @ instruction: 0x006b9594 │ │ │ │ + rsbeq r9, fp, r0, lsr #29 │ │ │ │ andeq r0, r0, r3, lsr r6 │ │ │ │ │ │ │ │ 00338ed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 338f38 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 99d0d0 │ │ │ │ + bl 99d0f0 │ │ │ │ mov r0, #5 │ │ │ │ - bl 751e88 │ │ │ │ + bl 751ea8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -235348,15 +235348,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ adceq r9, r6, r0, ror #26 │ │ │ │ │ │ │ │ 00338f3c : │ │ │ │ - b 99d100 │ │ │ │ + b 99d120 │ │ │ │ │ │ │ │ 00338f40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 339038 │ │ │ │ @@ -235381,22 +235381,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 33eeb4 │ │ │ │ ldr r4, [pc, #144] @ 339048 │ │ │ │ mov r0, #5 │ │ │ │ - bl 751eac │ │ │ │ + bl 751ecc │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 750fa4 │ │ │ │ + bl 750fc4 │ │ │ │ bl 340444 │ │ │ │ bl 33f26c │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 99d13c │ │ │ │ + bl 99d15c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 339004 │ │ │ │ ldr r3, [pc, #80] @ 339040 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -235428,58 +235428,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 339108 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3390cc │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #128] @ 33910c │ │ │ │ ldr r2, [pc, #128] @ 339110 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 339100 │ │ │ │ ldr r1, [pc, #64] @ 339114 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7584b4 │ │ │ │ + bl 7584d4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 3390e4 │ │ │ │ - ldrsbeq r0, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ - @ instruction: 0x007f3690 │ │ │ │ - rsbeq sl, fp, r0, ror #12 │ │ │ │ + ldrsheq r0, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrheq r3, [pc], #-96 @ │ │ │ │ + rsbeq sl, fp, r0, lsl #13 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 339124 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ ldrdeq r5, [r9], r4 │ │ │ │ │ │ │ │ 00339128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -235492,25 +235492,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 75b01c │ │ │ │ + bl 75b03c │ │ │ │ ldr r1, [pc, #160] @ 339218 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7584b4 │ │ │ │ + bl 7584d4 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3391dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #124] @ 33921c │ │ │ │ ldr r3, [pc, #112] @ 339214 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235530,42 +235530,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339198 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r7, r0, ror #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ addseq r1, r7, r4, lsl #25 │ │ │ │ - rsbseq r3, pc, r0, lsr r5 @ │ │ │ │ - rsbeq sl, fp, r0, lsr r5 │ │ │ │ - rsbeq sl, fp, r8, lsl r5 │ │ │ │ + rsbseq r3, pc, r0, asr r5 @ │ │ │ │ + rsbeq sl, fp, r0, asr r5 │ │ │ │ + rsbeq sl, fp, r8, lsr r5 │ │ │ │ ldr r0, [pc, #4] @ 339238 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ strdeq r5, [r9], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3392d4 │ │ │ │ ldr r2, [pc, #128] @ 3392d8 │ │ │ │ ldr r1, [pc, #128] @ 3392dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #100] @ 3392e0 │ │ │ │ ldr r1, [pc, #100] @ 3392e4 │ │ │ │ ldr ip, [pc, #100] @ 3392e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -235582,20 +235582,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r3, pc, r4, ror #9 │ │ │ │ - rsbeq r1, sl, ip, lsr r2 │ │ │ │ - rsbeq r1, sl, r8, lsl #15 │ │ │ │ + rsbseq r3, pc, r4, lsl #10 │ │ │ │ + rsbeq r1, sl, ip, asr r2 │ │ │ │ + rsbeq r1, sl, r8, lsr #15 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strheq sl, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - ldrsbeq r9, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq sl, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsheq r9, [r4], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -235603,42 +235603,42 @@ │ │ │ │ beq 33931c │ │ │ │ bl 25cf18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33937c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 339340 │ │ │ │ - bl 718598 │ │ │ │ + bl 7185b8 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 339368 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 339390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #16] @ 339394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ - strdeq sl, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sl, fp, r8, asr #7 │ │ │ │ + rsbeq sl, fp, r8, lsl r4 │ │ │ │ + rsbeq sl, fp, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 3398c0 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -235652,24 +235652,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #1236] @ 3398cc │ │ │ │ ldr r2, [pc, #1236] @ 3398d0 │ │ │ │ ldr r1, [pc, #1236] @ 3398d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -235737,15 +235737,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3395a4 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3397fc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -235761,15 +235761,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #836] @ 3398f0 │ │ │ │ ldr r3, [pc, #792] @ 3398c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235808,38 +235808,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3396c4 │ │ │ │ ldr r7, [pc, #680] @ 3398fc │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 75c17c │ │ │ │ + bl 75c19c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 339840 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7586b4 │ │ │ │ + bl 7586d4 │ │ │ │ ldr r1, [pc, #644] @ 339900 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75ab94 │ │ │ │ + bl 75abb4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 339904 │ │ │ │ ldr r2, [pc, #616] @ 339908 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 33990c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235850,28 +235850,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 3395a4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 3395a4 │ │ │ │ ldr r3, [pc, #508] @ 339910 │ │ │ │ ldr ip, [pc, #508] @ 339914 │ │ │ │ ldr r1, [pc, #508] @ 339918 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3395a4 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 339798 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -235883,15 +235883,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3395a4 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 339760 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -235909,118 +235909,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 339638 │ │ │ │ ldr r0, [pc, #320] @ 33992c │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 339638 │ │ │ │ ldr r3, [pc, #300] @ 339930 │ │ │ │ ldr ip, [pc, #300] @ 339934 │ │ │ │ ldr r1, [pc, #300] @ 339938 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3395a4 │ │ │ │ ldr r0, [pc, #264] @ 33993c │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 3395a4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 339940 │ │ │ │ ldr ip, [pc, #244] @ 339944 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 339948 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3395a4 │ │ │ │ ldr r3, [pc, #204] @ 33994c │ │ │ │ ldr r0, [pc, #204] @ 339950 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 339954 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r1, [pc, #168] @ 339958 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a594 │ │ │ │ + bl 99a5b4 │ │ │ │ b 3395a4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r7, r0, ror sl │ │ │ │ addseq r1, r7, r0, ror #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r3, pc, r0, ror #6 │ │ │ │ - rsbeq r1, sl, r0, lsr #1 │ │ │ │ - rsbeq r1, sl, r8, ror #11 │ │ │ │ - rsbseq r3, pc, r8, lsr r2 @ │ │ │ │ - strheq sl, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x006ba294 │ │ │ │ - ldrsbeq r3, [pc], #-28 @ │ │ │ │ - rsbeq sl, fp, r4, asr r2 │ │ │ │ - rsbeq sl, fp, ip, lsr r2 │ │ │ │ + rsbseq r3, pc, r0, lsl #7 │ │ │ │ + rsbeq r1, sl, r0, asr #1 │ │ │ │ + rsbeq r1, sl, r8, lsl #12 │ │ │ │ + rsbseq r3, pc, r8, asr r2 @ │ │ │ │ + ldrdeq sl, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + strheq sl, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsheq r3, [pc], #-28 @ │ │ │ │ + rsbeq sl, fp, r4, ror r2 │ │ │ │ + rsbeq sl, fp, ip, asr r2 │ │ │ │ addseq r1, r7, r8, ror r8 │ │ │ │ adceq r9, r6, ip, ror #12 │ │ │ │ adceq r9, r6, r0, asr #12 │ │ │ │ - rsbeq r1, fp, r4, ror #7 │ │ │ │ - rsbseq lr, r3, r8, asr #26 │ │ │ │ - rsbseq r3, pc, r0, asr #1 │ │ │ │ - rsbeq sl, fp, ip, ror #6 │ │ │ │ + rsbeq r1, fp, r4, lsl #8 │ │ │ │ + rsbseq lr, r3, r8, ror #26 │ │ │ │ + rsbseq r3, pc, r0, ror #1 │ │ │ │ + rsbeq sl, fp, ip, lsl #7 │ │ │ │ adceq r9, r6, ip, lsl #11 │ │ │ │ - rsbseq r3, pc, r0, asr #32 │ │ │ │ - rsbeq sl, fp, r8, ror #1 │ │ │ │ - rsbeq sl, fp, r4, lsr #1 │ │ │ │ - rsbseq r2, pc, ip, ror #31 │ │ │ │ - rsbeq sl, fp, r4, lsr #3 │ │ │ │ - rsbeq sl, fp, r0, asr r0 │ │ │ │ + rsbseq r3, pc, r0, rrx │ │ │ │ + rsbeq sl, fp, r8, lsl #2 │ │ │ │ + rsbeq sl, fp, r4, asr #1 │ │ │ │ + rsbseq r3, pc, ip │ │ │ │ + rsbeq sl, fp, r4, asr #3 │ │ │ │ + rsbeq sl, fp, r0, ror r0 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ + strdeq sl, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r2, pc, r0, ror pc @ │ │ │ │ + rsbeq sl, fp, r4, lsr r0 │ │ │ │ + ldrdeq r9, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x006ba090 │ │ │ │ + rsbseq r2, pc, r4, lsr #30 │ │ │ │ ldrdeq sl, [fp], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r2, pc, r0, asr pc @ │ │ │ │ - rsbeq sl, fp, r4, lsl r0 │ │ │ │ - strheq r9, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sl, fp, r0, ror r0 │ │ │ │ - rsbseq r2, pc, r4, lsl #30 │ │ │ │ - strheq sl, [fp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r9, fp, r8, ror #30 │ │ │ │ - ldrsbeq r2, [pc], #-224 @ │ │ │ │ - ldrdeq sl, [fp], #-8 @ │ │ │ │ - rsbeq r9, fp, r4, lsr pc │ │ │ │ - strdeq sl, [fp], #-0 @ │ │ │ │ + rsbeq r9, fp, r8, lsl #31 │ │ │ │ + ldrsheq r2, [pc], #-224 @ │ │ │ │ + strdeq sl, [fp], #-8 @ │ │ │ │ + rsbeq r9, fp, r4, asr pc │ │ │ │ + rsbeq sl, fp, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7165c8 │ │ │ │ + bl 7165e8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7165c0 │ │ │ │ + bl 7165e0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7165b0 │ │ │ │ + bl 7165d0 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3399ac │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -236033,21 +236033,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7165c8 │ │ │ │ + bl 7165e8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7165c0 │ │ │ │ + bl 7165e0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7165b0 │ │ │ │ + bl 7165d0 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 339a18 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -236167,15 +236167,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 33a2a8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339cd8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33a10c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -236212,29 +236212,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339cd8 │ │ │ │ ldr r3, [pc, #1548] @ 33a2b8 │ │ │ │ ldr lr, [pc, #1548] @ 33a2bc │ │ │ │ ldr r1, [pc, #1548] @ 33a2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #1508] @ 33a2c4 │ │ │ │ ldr r3, [pc, #1460] @ 33a298 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236253,42 +236253,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339cd8 │ │ │ │ ldr r3, [pc, #1412] @ 33a2d4 │ │ │ │ ldr lr, [pc, #1412] @ 33a2d8 │ │ │ │ ldr r1, [pc, #1412] @ 33a2dc │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339cd8 │ │ │ │ ldr r3, [pc, #1372] @ 33a2e0 │ │ │ │ ldr ip, [pc, #1372] @ 33a2e4 │ │ │ │ ldr r1, [pc, #1372] @ 33a2e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339cd8 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -236370,15 +236370,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 33a2fc │ │ │ │ movcc r3, r1 │ │ │ │ @@ -236422,15 +236422,15 @@ │ │ │ │ beq 339f80 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d90d4 │ │ │ │ + bl 9d90f4 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 33a300 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -236494,54 +236494,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339cd8 │ │ │ │ ldr r3, [pc, #508] @ 33a310 │ │ │ │ ldr ip, [pc, #508] @ 33a314 │ │ │ │ ldr r1, [pc, #508] @ 33a318 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 33a31c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339cd8 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 339ef0 │ │ │ │ ldr r3, [pc, #464] @ 33a320 │ │ │ │ ldr ip, [pc, #464] @ 33a324 │ │ │ │ ldr r1, [pc, #464] @ 33a328 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339cd8 │ │ │ │ ldr r3, [pc, #428] @ 33a32c │ │ │ │ ldr ip, [pc, #428] @ 33a330 │ │ │ │ ldr r1, [pc, #428] @ 33a334 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 33a338 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339cd8 │ │ │ │ ldr r3, [pc, #396] @ 33a33c │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 33a340 │ │ │ │ ldr r1, [pc, #384] @ 33a344 │ │ │ │ @@ -236549,15 +236549,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339cd8 │ │ │ │ ldr r2, [pc, #268] @ 33a2fc │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 33a348 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -236570,15 +236570,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 33a354 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339cd8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 33a358 │ │ │ │ @@ -236591,69 +236591,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 33a364 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 339cd8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009713b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x007f2b90 │ │ │ │ - @ instruction: 0x006b9f9c │ │ │ │ - rsbeq r9, fp, r8, ror #23 │ │ │ │ + ldrheq r2, [pc], #-176 @ │ │ │ │ + strheq r9, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r9, fp, r8, lsl #24 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - ldrsbeq r2, [pc], #-172 @ │ │ │ │ - rsbeq sl, fp, ip, asr #32 │ │ │ │ - rsbeq r9, fp, r8, lsr fp │ │ │ │ - rsbseq r2, pc, ip, lsr #21 │ │ │ │ - rsbeq r9, fp, r8, lsl #27 │ │ │ │ - rsbeq r9, fp, r4, lsl #22 │ │ │ │ + ldrsheq r2, [pc], #-172 @ │ │ │ │ + rsbeq sl, fp, ip, rrx │ │ │ │ + rsbeq r9, fp, r8, asr fp │ │ │ │ + rsbseq r2, pc, ip, asr #21 │ │ │ │ + rsbeq r9, fp, r8, lsr #27 │ │ │ │ + rsbeq r9, fp, r4, lsr #22 │ │ │ │ addseq r1, r7, r4, asr #2 │ │ │ │ - rsbseq r2, pc, r4, lsr sl @ │ │ │ │ - strheq r9, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x006b9a9c │ │ │ │ - rsbseq r2, pc, r4, lsl #20 │ │ │ │ - rsbeq r9, fp, r8, asr #26 │ │ │ │ - rsbeq r9, fp, ip, ror #20 │ │ │ │ - ldrsbeq r2, [pc], #-144 @ │ │ │ │ - rsbeq r9, fp, r4, ror #25 │ │ │ │ - rsbeq r9, fp, ip, lsr #20 │ │ │ │ + rsbseq r2, pc, r4, asr sl @ │ │ │ │ + ldrdeq r9, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + strheq r9, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r2, pc, r4, lsr #20 │ │ │ │ + rsbeq r9, fp, r8, ror #26 │ │ │ │ + rsbeq r9, fp, ip, lsl #21 │ │ │ │ + ldrsheq r2, [pc], #-144 @ │ │ │ │ + rsbeq r9, fp, r4, lsl #26 │ │ │ │ + rsbeq r9, fp, ip, asr #20 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r2, pc, r0, ror r6 @ │ │ │ │ - rsbeq r9, fp, r4, lsr #20 │ │ │ │ - ldrdeq r9, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r2, pc, r0, asr #12 │ │ │ │ - rsbeq r9, fp, r0, lsl fp │ │ │ │ - rsbeq r9, fp, r4, lsr #13 │ │ │ │ + @ instruction: 0x007f2690 │ │ │ │ + rsbeq r9, fp, r4, asr #20 │ │ │ │ + strdeq r9, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r2, pc, r0, ror #12 │ │ │ │ + rsbeq r9, fp, r0, lsr fp │ │ │ │ + rsbeq r9, fp, r4, asr #13 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - rsbseq r2, pc, r4, lsl #12 │ │ │ │ - ldrdeq r9, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r9, fp, ip, ror #12 │ │ │ │ - ldrsbeq r2, [pc], #-84 @ │ │ │ │ - rsbeq r9, fp, r0, asr #21 │ │ │ │ - rsbeq r9, fp, r8, lsr r6 │ │ │ │ + rsbseq r2, pc, r4, lsr #12 │ │ │ │ + strdeq r9, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, fp, ip, lsl #13 │ │ │ │ + ldrsheq r2, [pc], #-84 @ │ │ │ │ + rsbeq r9, fp, r0, ror #21 │ │ │ │ + rsbeq r9, fp, r8, asr r6 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrdeq r9, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - @ instruction: 0x007f259c │ │ │ │ - strdeq r9, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r2, pc, r8, asr #10 │ │ │ │ - rsbeq r9, fp, r0, lsl #22 │ │ │ │ - rsbeq r9, fp, r0, lsr #11 │ │ │ │ + strdeq r9, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + ldrheq r2, [pc], #-92 @ │ │ │ │ + rsbeq r9, fp, ip, lsl r6 │ │ │ │ + rsbseq r2, pc, r8, ror #10 │ │ │ │ + rsbeq r9, fp, r0, lsr #22 │ │ │ │ + rsbeq r9, fp, r0, asr #11 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbeq r9, fp, r4, asr r9 │ │ │ │ - rsbeq r9, fp, r0, asr r5 │ │ │ │ - ldrsheq r2, [pc], #-68 @ │ │ │ │ + rsbeq r9, fp, r4, ror r9 │ │ │ │ + rsbeq r9, fp, r0, ror r5 │ │ │ │ + rsbseq r2, pc, r4, lsl r5 @ │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0033a368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -236749,15 +236749,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 33a700 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 33a704 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -236767,15 +236767,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 33a710 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 33a714 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236786,15 +236786,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 33a724 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236805,15 +236805,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 33a730 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 33a734 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236829,15 +236829,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 33a744 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33a4fc │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 33a748 │ │ │ │ ldr r3, [pc, #248] @ 33a74c │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 33a750 │ │ │ │ @@ -236846,26 +236846,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33a4fc │ │ │ │ ldr r1, [pc, #200] @ 33a754 │ │ │ │ ldr r3, [pc, #200] @ 33a758 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 33a75c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 33a760 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33a4fc │ │ │ │ ldr r3, [pc, #172] @ 33a764 │ │ │ │ ldr r1, [pc, #172] @ 33a768 │ │ │ │ ldr r0, [pc, #172] @ 33a76c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 33a770 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -236877,48 +236877,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 33a77c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r2, pc, ip, ror r2 @ │ │ │ │ - ldrdeq r9, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - ldrdeq r9, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x007f229c │ │ │ │ + strdeq r9, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + strdeq r9, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ muleq r0, r3, r1 │ │ │ │ - rsbseq r2, pc, r0, lsr r2 @ │ │ │ │ - rsbeq r9, fp, ip, asr r8 │ │ │ │ - @ instruction: 0x006b9290 │ │ │ │ + rsbseq r2, pc, r0, asr r2 @ │ │ │ │ + rsbeq r9, fp, ip, ror r8 │ │ │ │ + strheq r9, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - rsbseq r2, pc, r8, ror #3 │ │ │ │ - strheq r9, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r9, fp, r4, asr #4 │ │ │ │ + rsbseq r2, pc, r8, lsl #4 │ │ │ │ + ldrdeq r9, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r9, fp, r4, ror #4 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - @ instruction: 0x007f2198 │ │ │ │ - rsbeq r9, fp, ip, lsl #18 │ │ │ │ - strdeq r9, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrheq r2, [pc], #-24 @ │ │ │ │ + rsbeq r9, fp, ip, lsr #18 │ │ │ │ + rsbeq r9, fp, r8, lsl r2 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - rsbeq r9, fp, r8, lsr r9 │ │ │ │ - rsbseq r2, pc, r8, asr #2 │ │ │ │ - rsbeq r9, fp, ip, lsr #3 │ │ │ │ + rsbeq r9, fp, r8, asr r9 │ │ │ │ + rsbseq r2, pc, r8, ror #2 │ │ │ │ + rsbeq r9, fp, ip, asr #3 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - rsbeq r9, fp, r0, asr #18 │ │ │ │ - rsbseq r2, pc, r0, lsl #2 │ │ │ │ - rsbeq r9, fp, r4, ror #2 │ │ │ │ - rsbeq r9, fp, r8, lsl #17 │ │ │ │ - rsbseq r2, pc, r4, asr #1 │ │ │ │ - rsbeq r9, fp, r4, lsr #2 │ │ │ │ + rsbeq r9, fp, r0, ror #18 │ │ │ │ + rsbseq r2, pc, r0, lsr #2 │ │ │ │ + rsbeq r9, fp, r4, lsl #3 │ │ │ │ + rsbeq r9, fp, r8, lsr #17 │ │ │ │ + rsbseq r2, pc, r4, ror #1 │ │ │ │ + rsbeq r9, fp, r4, asr #2 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - rsbseq r2, pc, r0, lsr #1 │ │ │ │ - rsbeq r9, fp, r4, lsl #2 │ │ │ │ - ldrdeq r9, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r2, pc, r0, asr #1 │ │ │ │ + rsbeq r9, fp, r4, lsr #2 │ │ │ │ + strdeq r9, [fp], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - rsbseq r2, pc, ip, ror r0 @ │ │ │ │ - rsbeq r9, fp, r4, ror #1 │ │ │ │ - rsbeq r9, fp, r4, lsl #15 │ │ │ │ + @ instruction: 0x007f209c │ │ │ │ + rsbeq r9, fp, r4, lsl #2 │ │ │ │ + rsbeq r9, fp, r4, lsr #15 │ │ │ │ │ │ │ │ 0033a780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -237012,15 +237012,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 33ab04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -237030,27 +237030,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33a910 │ │ │ │ ldr r3, [pc, #432] @ 33ab14 │ │ │ │ ldr ip, [pc, #432] @ 33ab18 │ │ │ │ ldr r1, [pc, #432] @ 33ab1c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 33ab20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33a910 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 33aa08 │ │ │ │ ldr r4, [pc, #392] @ 33ab24 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 33ab28 │ │ │ │ ldr ip, [pc, #388] @ 33ab2c │ │ │ │ @@ -237061,27 +237061,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33a910 │ │ │ │ ldr r3, [pc, #340] @ 33ab34 │ │ │ │ ldr ip, [pc, #340] @ 33ab38 │ │ │ │ ldr r1, [pc, #340] @ 33ab3c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33a910 │ │ │ │ ldr r4, [pc, #304] @ 33ab40 │ │ │ │ add r4, pc, r4 │ │ │ │ b 33a99c │ │ │ │ ldr r3, [pc, #296] @ 33ab44 │ │ │ │ ldr r4, [pc, #296] @ 33ab48 │ │ │ │ ldr r1, [pc, #296] @ 33ab4c │ │ │ │ @@ -237090,92 +237090,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33a910 │ │ │ │ ldr r3, [pc, #252] @ 33ab50 │ │ │ │ ldr ip, [pc, #252] @ 33ab54 │ │ │ │ ldr r1, [pc, #252] @ 33ab58 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 33ab5c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33a910 │ │ │ │ ldr r3, [pc, #212] @ 33ab60 │ │ │ │ ldr ip, [pc, #212] @ 33ab64 │ │ │ │ ldr r1, [pc, #212] @ 33ab68 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 33ab6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33a910 │ │ │ │ ldr r3, [pc, #180] @ 33ab70 │ │ │ │ ldr ip, [pc, #180] @ 33ab74 │ │ │ │ ldr r1, [pc, #180] @ 33ab78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33a910 │ │ │ │ bl 255568 │ │ │ │ - rsbseq r1, pc, r4, lsr #31 │ │ │ │ - rsbseq r1, pc, ip, ror #28 │ │ │ │ - strdeq r9, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r8, fp, ip, asr #29 │ │ │ │ + rsbseq r1, pc, r4, asr #31 │ │ │ │ + rsbseq r1, pc, ip, lsl #29 │ │ │ │ + rsbeq r9, fp, ip, lsl r7 │ │ │ │ + rsbeq r8, fp, ip, ror #29 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - rsbseq r1, pc, r0, lsr #28 │ │ │ │ - rsbeq r8, fp, r4, ror #29 │ │ │ │ - rsbeq r8, fp, r8, lsl #29 │ │ │ │ - ldrsheq r1, [pc], #-208 @ │ │ │ │ - strheq r8, [fp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r8, fp, r4, asr lr │ │ │ │ + rsbseq r1, pc, r0, asr #28 │ │ │ │ + rsbeq r8, fp, r4, lsl #30 │ │ │ │ + rsbeq r8, fp, r8, lsr #29 │ │ │ │ + rsbseq r1, pc, r0, lsl lr @ │ │ │ │ + ldrdeq r8, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r8, fp, r4, ror lr │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - rsbseq sl, r4, ip, asr r6 │ │ │ │ - rsbseq r1, pc, ip, lsr #27 │ │ │ │ - rsbeq r9, fp, r4, ror r6 │ │ │ │ - rsbeq r8, fp, r8, lsl #28 │ │ │ │ - rsbseq r1, pc, r4, ror sp @ │ │ │ │ - rsbeq r9, fp, ip, ror #12 │ │ │ │ - ldrdeq r8, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsheq sl, [r4], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r1, pc, r4, lsr sp @ │ │ │ │ - @ instruction: 0x006b9690 │ │ │ │ - @ instruction: 0x006b8d90 │ │ │ │ - rsbseq r1, pc, r0, lsl #26 │ │ │ │ - rsbeq r9, fp, r4, ror #13 │ │ │ │ - rsbeq r8, fp, r8, asr sp │ │ │ │ + rsbseq sl, r4, ip, ror r6 │ │ │ │ + rsbseq r1, pc, ip, asr #27 │ │ │ │ + @ instruction: 0x006b9694 │ │ │ │ + rsbeq r8, fp, r8, lsr #28 │ │ │ │ + @ instruction: 0x007f1d94 │ │ │ │ + rsbeq r9, fp, ip, lsl #13 │ │ │ │ + strdeq r8, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq sl, r4, r4, lsl r6 │ │ │ │ + rsbseq r1, pc, r4, asr sp @ │ │ │ │ + strheq r9, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + strheq r8, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r1, pc, r0, lsr #26 │ │ │ │ + rsbeq r9, fp, r4, lsl #14 │ │ │ │ + rsbeq r8, fp, r8, ror sp │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - rsbseq r1, pc, r8, asr #25 │ │ │ │ - rsbeq r9, fp, r8, lsl #13 │ │ │ │ - rsbeq r8, fp, ip, lsr #26 │ │ │ │ + rsbseq r1, pc, r8, ror #25 │ │ │ │ + rsbeq r9, fp, r8, lsr #13 │ │ │ │ + rsbeq r8, fp, ip, asr #26 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - @ instruction: 0x007f1c94 │ │ │ │ - rsbeq r9, fp, r0, lsr r6 │ │ │ │ - strdeq r8, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + ldrheq r1, [pc], #-196 @ │ │ │ │ + rsbeq r9, fp, r0, asr r6 │ │ │ │ + rsbeq r8, fp, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 33ad30 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -237193,36 +237193,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 977190 │ │ │ │ + bl 9771b0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9183b4 │ │ │ │ + bl 9183d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979510 │ │ │ │ + bl 979530 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 33ad24 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 33ac84 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33accc │ │ │ │ - bl 913af0 │ │ │ │ + bl 913b10 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 33ad18 │ │ │ │ ldr r2, [pc, #248] @ 33ad44 │ │ │ │ ldr r3, [pc, #232] @ 33ad38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237240,20 +237240,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 33ac28 │ │ │ │ ldr r1, [pc, #176] @ 33ad48 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e6a8 │ │ │ │ + bl 99e6c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98c59c │ │ │ │ + bl 98c5bc │ │ │ │ cmp r0, #0 │ │ │ │ blt 33ace4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33ac34 │ │ │ │ mov r1, r0 │ │ │ │ @@ -237269,31 +237269,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ b 33acbc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ mvn r0, #0 │ │ │ │ b 33ac44 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r1, pc, r8, asr #23 │ │ │ │ + rsbseq r1, pc, r8, ror #23 │ │ │ │ addseq r0, r7, r8, ror r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, r9, ip, lsl lr @ │ │ │ │ - ldrdeq pc, [r9], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq pc, r9, ip, lsr lr @ │ │ │ │ + strdeq pc, [r9], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x009701d8 │ │ │ │ - rsbeq sl, ip, r0, asr #19 │ │ │ │ - rsbeq r9, fp, r4, asr #9 │ │ │ │ - rsbeq r8, fp, ip, asr #21 │ │ │ │ + rsbeq sl, ip, r0, ror #19 │ │ │ │ + rsbeq r9, fp, r4, ror #9 │ │ │ │ + rsbeq r8, fp, ip, ror #21 │ │ │ │ │ │ │ │ 0033ad54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 33b224 │ │ │ │ @@ -237301,24 +237301,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #1176] @ 33b22c │ │ │ │ ldr r2, [pc, #1176] @ 33b230 │ │ │ │ ldr r1, [pc, #1176] @ 33b234 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 33b238 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 33ae20 │ │ │ │ @@ -237398,15 +237398,15 @@ │ │ │ │ bl 255b08 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 33b0f0 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -237420,15 +237420,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 338140 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -237553,37 +237553,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b0f0 │ │ │ │ b 33afa0 │ │ │ │ ldr r0, [pc, #216] @ 33b24c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #196] @ 33b250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #180] @ 33b254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 33b258 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r0, [pc, #140] @ 33b25c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ ldr r3, [pc, #124] @ 33b260 │ │ │ │ ldr r1, [pc, #124] @ 33b264 │ │ │ │ ldr r0, [pc, #124] @ 33b268 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 33b26c │ │ │ │ @@ -237598,58 +237598,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 33b27c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ ldrheq r0, [r7], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, pc, r4, asr #19 │ │ │ │ - rsbeq pc, r9, r0, lsl #14 │ │ │ │ - rsbeq pc, r9, ip, asr #24 │ │ │ │ + rsbseq r1, pc, r4, ror #19 │ │ │ │ + rsbeq pc, r9, r0, lsr #14 │ │ │ │ + rsbeq pc, r9, ip, ror #24 │ │ │ │ addseq r0, r7, r8, rrx │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ adceq r7, r6, r4, lsr lr │ │ │ │ umlaleq r7, r6, r4, sp │ │ │ │ addseq pc, r6, ip, lsr #26 │ │ │ │ - rsbeq r9, fp, r4, ror #2 │ │ │ │ - rsbeq r9, fp, r0, ror r0 │ │ │ │ - strheq r9, [fp], #-16 @ │ │ │ │ - rsbeq r9, fp, ip, lsl #1 │ │ │ │ - strheq r9, [fp], #-12 @ │ │ │ │ - rsbseq r1, pc, r4, ror r5 @ │ │ │ │ - ldrdeq r8, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r8, fp, r4, ror #31 │ │ │ │ + rsbeq r9, fp, r4, lsl #3 │ │ │ │ + @ instruction: 0x006b9090 │ │ │ │ + ldrdeq r9, [fp], #-16 @ │ │ │ │ + rsbeq r9, fp, ip, lsr #1 │ │ │ │ + ldrdeq r9, [fp], #-12 @ │ │ │ │ + @ instruction: 0x007f1594 │ │ │ │ + strdeq r8, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r9, fp, r4 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbseq r1, pc, r0, asr r5 @ │ │ │ │ - strheq r8, [fp], #-84 @ 0xffffffac @ │ │ │ │ - strdeq r8, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r1, pc, r0, ror r5 @ │ │ │ │ + ldrdeq r8, [fp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r9, fp, ip, lsl r0 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 0033b280 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 33b2d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c7f0 │ │ │ │ + bl 99c810 │ │ │ │ ldr r4, [pc, #40] @ 33b2d4 │ │ │ │ ldr r3, [pc, #40] @ 33b2d8 │ │ │ │ ldr r1, [pc, #40] @ 33b2dc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a0058 │ │ │ │ - rsbseq sl, r4, r4, lsr #14 │ │ │ │ + b 9a0078 │ │ │ │ + rsbseq sl, r4, r4, asr #14 │ │ │ │ addseq pc, r6, r4, ror fp @ │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 0033b2e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -237665,15 +237665,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 75a56c │ │ │ │ + bl 75a58c │ │ │ │ cmn r0, #1 │ │ │ │ beq 33b3c0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237694,15 +237694,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 33b418 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -237710,29 +237710,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b34c │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75a4bc │ │ │ │ + bl 75a4dc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq pc, r6, ip, lsr #22 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r9, fp, r0, asr #1 │ │ │ │ - ldrsbeq r1, [pc], #-60 @ │ │ │ │ - rsbeq r9, fp, r0, asr r0 │ │ │ │ - rsbeq r8, fp, r4, lsr r4 │ │ │ │ + rsbeq r9, fp, r0, ror #1 │ │ │ │ + ldrsheq r1, [pc], #-60 @ │ │ │ │ + rsbeq r9, fp, r0, ror r0 │ │ │ │ + rsbeq r8, fp, r4, asr r4 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0033b41c : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -237787,15 +237787,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33b484 │ │ │ │ - bl 914728 │ │ │ │ + bl 914748 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 33b564 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -237875,17 +237875,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 33b674 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - ldrsbeq r1, [pc], #-45 @ │ │ │ │ - rsbseq r1, pc, r0, lsl r1 @ │ │ │ │ - rsbeq r8, fp, r0, ror r1 │ │ │ │ + ldrsheq r1, [pc], #-45 @ │ │ │ │ + rsbseq r1, pc, r0, lsr r1 @ │ │ │ │ + @ instruction: 0x006b8190 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0033b678 : │ │ │ │ ldr r2, [pc, #80] @ 33b6d0 │ │ │ │ ldr r3, [pc, #80] @ 33b6d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237902,15 +237902,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 33b6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71e9a0 │ │ │ │ + b 71e9c0 │ │ │ │ addseq pc, r6, r4, lsr #15 │ │ │ │ andeq r1, r0, ip │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 0033b6dc : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -237928,15 +237928,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 33b730 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71e9a0 │ │ │ │ + b 71e9c0 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 0033b734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -238096,74 +238096,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 33b970 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #68] @ 33ba04 │ │ │ │ ldr r2, [pc, #68] @ 33ba08 │ │ │ │ ldr r1, [pc, #68] @ 33ba0c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 33ba10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b984 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 33b938 │ │ │ │ b 33b984 │ │ │ │ - rsbseq sl, r5, r8, asr #9 │ │ │ │ - ldrsheq r7, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - @ instruction: 0x007f0e98 │ │ │ │ - rsbeq lr, r9, ip, ror #21 │ │ │ │ - rsbeq r6, lr, r4, lsr #19 │ │ │ │ + rsbseq sl, r5, r8, ror #9 │ │ │ │ + rsbseq r7, r6, ip, lsl r2 │ │ │ │ + ldrheq r0, [pc], #-232 @ │ │ │ │ + rsbeq lr, r9, ip, lsl #22 │ │ │ │ + rsbeq r6, lr, r4, asr #19 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0033ba14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #88] @ 33ba90 │ │ │ │ ldr r2, [pc, #88] @ 33ba94 │ │ │ │ ldr r1, [pc, #88] @ 33ba98 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33ba80 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75806c │ │ │ │ - rsbseq r0, pc, r0, lsr #28 │ │ │ │ - rsbeq lr, r9, r4, ror sl │ │ │ │ - strheq r6, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + b 75808c │ │ │ │ + rsbseq r0, pc, r0, asr #28 │ │ │ │ + @ instruction: 0x0069ea94 │ │ │ │ + ldrdeq r6, [lr], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 0033ba9c : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 32af64 │ │ │ │ │ │ │ │ @@ -238218,40 +238218,40 @@ │ │ │ │ 0033bb64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ ldr r7, [pc, #156] @ 33bc24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33bc04 │ │ │ │ ldr r4, [pc, #132] @ 33bc28 │ │ │ │ ldr r2, [pc, #132] @ 33bc2c │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bc04 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -238260,54 +238260,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq lr, r9, ip, ror #28 │ │ │ │ - ldrsbeq r0, [pc], #-204 @ │ │ │ │ - strdeq lr, [r9], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, r9, ip, lsl #29 │ │ │ │ + ldrsheq r0, [pc], #-204 @ │ │ │ │ + rsbeq lr, r9, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 33bd9c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #316] @ 33bda0 │ │ │ │ ldr r1, [pc, #316] @ 33bda4 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33bd68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 33bd34 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 33bce4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #252] @ 33bda8 │ │ │ │ ldr r1, [pc, #252] @ 33bdac │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bd18 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -238319,72 +238319,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 33bb64 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33bd18 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr ip, [pc, #104] @ 33bdbc │ │ │ │ ldr r1, [pc, #104] @ 33bdc0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 33bd88 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr ip, [pc, #76] @ 33bdc4 │ │ │ │ ldr r1, [pc, #76] @ 33bdc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33bd14 │ │ │ │ - rsbseq r0, pc, ip, lsr #24 │ │ │ │ - rsbeq lr, r9, ip, asr #16 │ │ │ │ - @ instruction: 0x006e6a90 │ │ │ │ - ldrdeq r5, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r5, fp, ip, ror #9 │ │ │ │ - rsbseq r0, pc, ip, lsl #23 │ │ │ │ - rsbeq r8, fp, r8, lsr r7 │ │ │ │ - strdeq r8, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r8, fp, r4, lsl #14 │ │ │ │ - @ instruction: 0x006b8694 │ │ │ │ - rsbeq r8, fp, ip, lsl #13 │ │ │ │ - rsbeq r8, fp, r0, ror r6 │ │ │ │ + rsbseq r0, pc, ip, asr #24 │ │ │ │ + rsbeq lr, r9, ip, ror #16 │ │ │ │ + strheq r6, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + strdeq r5, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r5, fp, ip, lsl #10 │ │ │ │ + rsbseq r0, pc, ip, lsr #23 │ │ │ │ + rsbeq r8, fp, r8, asr r7 │ │ │ │ + rsbeq r8, fp, r0, lsl r7 │ │ │ │ + rsbeq r8, fp, r4, lsr #14 │ │ │ │ + strheq r8, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r8, fp, ip, lsr #13 │ │ │ │ + @ instruction: 0x006b8690 │ │ │ │ │ │ │ │ 0033bdcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33bc30 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33be2c │ │ │ │ @@ -238396,56 +238396,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 33beb4 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33be0c │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 33beb8 │ │ │ │ ldr r5, [pc, #100] @ 33bebc │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33be0c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - strheq lr, [r9], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r0, pc, ip, lsr #20 │ │ │ │ - rsbeq lr, r9, r8, asr #12 │ │ │ │ + ldrdeq lr, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r0, pc, ip, asr #20 │ │ │ │ + rsbeq lr, r9, r8, ror #12 │ │ │ │ │ │ │ │ 0033bec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 751480 │ │ │ │ + bl 7514a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33befc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238478,25 +238478,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0033bf60 : │ │ │ │ mov r0, r1 │ │ │ │ - b 750f6c │ │ │ │ + b 750f8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 74f374 │ │ │ │ + bl 74f394 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 33bff8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -238514,15 +238514,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 33c070 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238534,29 +238534,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r8, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r0, pc, r0, asr #18 │ │ │ │ - @ instruction: 0x006b849c │ │ │ │ - strheq r8, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - ldrsheq r0, [pc], #-136 @ │ │ │ │ - rsbeq r8, fp, r8, asr r4 │ │ │ │ + rsbeq r8, fp, r0, lsl r5 │ │ │ │ + rsbseq r0, pc, r0, ror #18 │ │ │ │ + strheq r8, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r8, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r0, pc, r8, lsl r9 @ │ │ │ │ + rsbeq r8, fp, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 33c3d4 │ │ │ │ mov r7, r3 │ │ │ │ @@ -238577,27 +238577,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ cmp r0, sl │ │ │ │ bne 33c170 │ │ │ │ ldr r2, [pc, #692] @ 33c3e8 │ │ │ │ ldr r3, [pc, #672] @ 33c3d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238623,94 +238623,94 @@ │ │ │ │ bl 33bf68 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 33c12c │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 33c1fc │ │ │ │ mov r0, r5 │ │ │ │ - bl 81692c │ │ │ │ + bl 81694c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e856c │ │ │ │ + bl 7e858c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 33c12c │ │ │ │ - bl 7ea2bc │ │ │ │ + bl 7ea2dc │ │ │ │ cmp r6, r0 │ │ │ │ beq 33c244 │ │ │ │ ldr ip, [pc, #528] @ 33c3ec │ │ │ │ ldr r1, [pc, #528] @ 33c3f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33c12c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 33c238 │ │ │ │ - bl 812bfc │ │ │ │ + bl 812c1c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33c258 │ │ │ │ mov r1, r8 │ │ │ │ - bl 813608 │ │ │ │ + bl 813628 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 33c338 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 253648 │ │ │ │ b 33c12c │ │ │ │ bl 253648 │ │ │ │ str sl, [r7] │ │ │ │ b 33c12c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813498 │ │ │ │ + bl 8134b8 │ │ │ │ b 33c12c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 7e856c │ │ │ │ + bl 7e858c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33c2dc │ │ │ │ - bl 7ea2bc │ │ │ │ + bl 7ea2dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c394 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 812808 │ │ │ │ + bl 812828 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8132fc │ │ │ │ + bl 81331c │ │ │ │ cmp r0, #0 │ │ │ │ blt 33c2d0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33c2e0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813608 │ │ │ │ + bl 813628 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 33c33c │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 817888 │ │ │ │ + bl 8178a8 │ │ │ │ b 33c22c │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r3, [pc, #260] @ 33c3f4 │ │ │ │ ldr r2, [pc, #260] @ 33c3f8 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -238719,21 +238719,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 33c3fc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ cmp r6, #0 │ │ │ │ bne 33c2d0 │ │ │ │ b 33c22c │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 8130a8 │ │ │ │ + bl 8130c8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c35c │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33c39c │ │ │ │ ldr r3, [pc, #156] @ 33c400 │ │ │ │ @@ -238743,50 +238743,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r5, sl │ │ │ │ b 33c32c │ │ │ │ - bl 9afdf0 │ │ │ │ + bl 9afe10 │ │ │ │ b 33c27c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 33c40c │ │ │ │ ldr r2, [pc, #100] @ 33c410 │ │ │ │ ldr r1, [pc, #100] @ 33c414 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33c38c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r4, lsl #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, pc, r0, ror r8 @ │ │ │ │ - rsbeq r6, lr, r8, lsr #12 │ │ │ │ - rsbeq lr, r9, r4, ror #7 │ │ │ │ + @ instruction: 0x007f0890 │ │ │ │ + rsbeq r6, lr, r8, asr #12 │ │ │ │ + rsbeq lr, r9, r4, lsl #8 │ │ │ │ @ instruction: 0x0096ecf0 │ │ │ │ - rsbeq r8, fp, r0, lsr r3 │ │ │ │ - rsbeq r8, fp, ip, lsr #5 │ │ │ │ - rsbseq r0, pc, ip, lsr #12 │ │ │ │ - rsbeq r8, fp, ip, asr #4 │ │ │ │ - rsbeq r8, fp, r8, ror #2 │ │ │ │ - ldrheq r0, [pc], #-84 @ │ │ │ │ - rsbeq r8, fp, r8, lsl #5 │ │ │ │ - rsbeq r8, fp, r8, lsl #2 │ │ │ │ - rsbseq r0, pc, r4, ror r5 @ │ │ │ │ - strheq r8, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r8, fp, r8, asr #1 │ │ │ │ + rsbeq r8, fp, r0, asr r3 │ │ │ │ + rsbeq r8, fp, ip, asr #5 │ │ │ │ + rsbseq r0, pc, ip, asr #12 │ │ │ │ + rsbeq r8, fp, ip, ror #4 │ │ │ │ + rsbeq r8, fp, r8, lsl #3 │ │ │ │ + ldrsbeq r0, [pc], #-84 @ │ │ │ │ + rsbeq r8, fp, r8, lsr #5 │ │ │ │ + rsbeq r8, fp, r8, lsr #2 │ │ │ │ + @ instruction: 0x007f0594 │ │ │ │ + ldrdeq r8, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r8, fp, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -238831,35 +238831,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 33c588 │ │ │ │ - bl 812be0 │ │ │ │ + bl 812c00 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c594 │ │ │ │ mov r0, r7 │ │ │ │ bl 2558f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253648 │ │ │ │ ldr r2, [pc, #112] @ 33c5bc │ │ │ │ ldr r3, [pc, #104] @ 33c5b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238875,25 +238875,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 33c5c0 │ │ │ │ add r7, pc, r7 │ │ │ │ b 33c518 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 812f3c │ │ │ │ + bl 812f5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c518 │ │ │ │ - bl 7e8870 │ │ │ │ + bl 7e8890 │ │ │ │ mov r7, r0 │ │ │ │ b 33c518 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r8, asr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0096e8d8 │ │ │ │ - ldrheq pc, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsbeq pc, [r3], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 33c6b0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -238902,15 +238902,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c6a0 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -238918,15 +238918,15 @@ │ │ │ │ bl 2558f8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253648 │ │ │ │ ldr r2, [pc, #96] @ 33c6b8 │ │ │ │ ldr r3, [pc, #88] @ 33c6b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238948,16 +238948,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 33c6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c628 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, ip, lsr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r6, ip, asr #15 │ │ │ │ - rsbseq pc, r3, r4, lsr #27 │ │ │ │ - @ instruction: 0x0073fd98 │ │ │ │ + rsbseq pc, r3, r4, asr #27 │ │ │ │ + ldrheq pc, [r3], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 33c794 │ │ │ │ mov r4, r1 │ │ │ │ @@ -238966,27 +238966,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c784 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 2558f8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253648 │ │ │ │ ldr r2, [pc, #84] @ 33c79c │ │ │ │ ldr r3, [pc, #76] @ 33c798 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239005,24 +239005,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 33c7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c718 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, ip, lsr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0096e6dc │ │ │ │ - ldrheq pc, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq pc, [r3], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 8b02f8 │ │ │ │ + b 8b0318 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 33c99c │ │ │ │ ldr ip, [pc, #444] @ 33c9a0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -239044,27 +239044,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ cmp r0, r8 │ │ │ │ bne 33c8b4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #308] @ 33c9ac │ │ │ │ ldr r3, [pc, #292] @ 33c9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239087,69 +239087,69 @@ │ │ │ │ bl 33bf68 │ │ │ │ cmp r0, r8 │ │ │ │ beq 33c864 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 33c960 │ │ │ │ - bl 8bbd84 │ │ │ │ + bl 8bbda4 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 33c920 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afd98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c96c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 253648 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 33c870 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r3, [pc, #128] @ 33c9b0 │ │ │ │ ldr ip, [pc, #128] @ 33c9b4 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 33c9b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 33c9bc │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33c908 │ │ │ │ bl 253648 │ │ │ │ str r7, [r9] │ │ │ │ b 33c864 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r1, [pc, #68] @ 33c9c0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a4f8 │ │ │ │ + bl 99a518 │ │ │ │ b 33c908 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r4, asr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r6, r4, lsl r6 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ addseq lr, r6, ip, lsr #11 │ │ │ │ - rsbseq pc, lr, r8, ror #31 │ │ │ │ - rsbeq r7, fp, r8, lsl #24 │ │ │ │ - rsbeq r7, fp, r4, asr #22 │ │ │ │ + rsbseq r0, pc, r8 │ │ │ │ + rsbeq r7, fp, r8, lsr #24 │ │ │ │ + rsbeq r7, fp, r4, ror #22 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - rsbeq r7, fp, r8, lsr #25 │ │ │ │ + rsbeq r7, fp, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 33cb5c │ │ │ │ mov r4, r1 │ │ │ │ @@ -239159,24 +239159,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ cmp r0, r6 │ │ │ │ beq 33cae0 │ │ │ │ bl 253594 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -239201,15 +239201,15 @@ │ │ │ │ beq 33cb24 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 33cb2c │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 98b574 │ │ │ │ + bl 98b594 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33cb50 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 33cb50 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -239237,15 +239237,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 33caa4 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74ee10 │ │ │ │ + bl 74ee30 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 253648 │ │ │ │ b 33cae0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 33cb2c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r8, lsr r4 │ │ │ │ @@ -239263,15 +239263,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 33cc78 │ │ │ │ @@ -239295,15 +239295,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 2550e8 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ ldr r2, [pc, #72] @ 33cc7c │ │ │ │ ldr r3, [pc, #60] @ 33cc74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239315,15 +239315,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq lr, r6, r8, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, fp, r4, lsl #21 │ │ │ │ + rsbeq r7, fp, r4, lsr #21 │ │ │ │ @ instruction: 0x0096e1f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -239342,29 +239342,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 255178 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ cmp r0, r5 │ │ │ │ bne 33cd78 │ │ │ │ ldr r2, [pc, #388] @ 33ceb4 │ │ │ │ ldr r3, [pc, #380] @ 33ceb0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239429,15 +239429,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74ee10 │ │ │ │ + bl 74ee30 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 253648 │ │ │ │ b 33cd28 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -239453,23 +239453,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 33cec4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33ce5c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r4, ror r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrsheq lr, [r6], r4 │ │ │ │ - strdeq r7, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - strdeq r7, [fp], #-84 @ 0xffffffac @ │ │ │ │ - @ instruction: 0x007efa9c │ │ │ │ + rsbeq r7, fp, r8, lsl r8 │ │ │ │ + rsbeq r7, fp, r4, lsl r6 │ │ │ │ + ldrheq pc, [lr], #-172 @ 0xffffff54 @ │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 33cf98 │ │ │ │ @@ -239479,23 +239479,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 33cf4c │ │ │ │ mov r1, r7 │ │ │ │ bl 501d60 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -239534,24 +239534,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ bl 501e74 │ │ │ │ bl 2558f8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 253648 │ │ │ │ ldr r2, [pc, #72] @ 33d064 │ │ │ │ ldr r3, [pc, #64] @ 33d060 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239583,15 +239583,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ ldr r3, [pc, #256] @ 33d1b4 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -239620,15 +239620,15 @@ │ │ │ │ bl 2550e8 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 33d188 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ ldr r2, [pc, #116] @ 33d1bc │ │ │ │ ldr r3, [pc, #100] @ 33d1b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239650,20 +239650,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ umullseq sp, r6, r8, sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, fp, r4, lsr #12 │ │ │ │ - rsbeq r7, fp, ip, lsr #11 │ │ │ │ + rsbeq r7, fp, r4, asr #12 │ │ │ │ + rsbeq r7, fp, ip, asr #11 │ │ │ │ @ instruction: 0x0096dcdc │ │ │ │ - @ instruction: 0x007ef790 │ │ │ │ - strdeq r7, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r7, fp, r0, lsr #10 │ │ │ │ + ldrheq pc, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r7, fp, r4, lsl r3 │ │ │ │ + rsbeq r7, fp, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 33d308 │ │ │ │ mov r4, r3 │ │ │ │ @@ -239673,25 +239673,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97c688 │ │ │ │ + bl 97c6a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d254 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 33d298 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 33d310 │ │ │ │ @@ -239708,50 +239708,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 33d314 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 33d318 │ │ │ │ ldr r1, [pc, #108] @ 33d31c │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #84] @ 33d320 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 33d250 │ │ │ │ ldr ip, [pc, #64] @ 33d324 │ │ │ │ ldr r1, [pc, #64] @ 33d328 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 33d32c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33d254 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r6, r8, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r6, r8, asr #23 │ │ │ │ - rsbseq pc, lr, r4, lsl #13 │ │ │ │ - strdeq sp, [r9], #-16 @ │ │ │ │ - rsbeq sp, r9, ip, lsr r7 │ │ │ │ - rsbeq r7, fp, r0, lsr #8 │ │ │ │ - rsbeq r7, fp, r0, lsl r4 │ │ │ │ - rsbeq r7, fp, r0, lsr #3 │ │ │ │ + rsbseq pc, lr, r4, lsr #13 │ │ │ │ + rsbeq sp, r9, r0, lsl r2 │ │ │ │ + rsbeq sp, r9, ip, asr r7 │ │ │ │ + rsbeq r7, fp, r0, asr #8 │ │ │ │ + rsbeq r7, fp, r0, lsr r4 │ │ │ │ + rsbeq r7, fp, r0, asr #3 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 33d404 │ │ │ │ @@ -239761,30 +239761,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 97bbc0 │ │ │ │ + bl 97bbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d3bc │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bf294 │ │ │ │ + bl 9bf2b4 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 33d40c │ │ │ │ ldr r3, [pc, #64] @ 33d408 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239817,28 +239817,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d4d4 │ │ │ │ ldr r2, [pc, #536] @ 33d6b0 │ │ │ │ ldr r3, [pc, #528] @ 33d6ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239855,15 +239855,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 98b950 │ │ │ │ + bl 98b970 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d5cc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 33d53c │ │ │ │ ldr r3, [pc, #424] @ 33d6b4 │ │ │ │ @@ -239872,23 +239872,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 33d6c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 253648 │ │ │ │ b 33d490 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 98b950 │ │ │ │ + bl 98b970 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d5fc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 33d504 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -239922,82 +239922,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 33d6d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 33d6dc │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33d530 │ │ │ │ ldr r3, [pc, #220] @ 33d6e0 │ │ │ │ ldr ip, [pc, #220] @ 33d6e4 │ │ │ │ ldr r1, [pc, #220] @ 33d6e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33d530 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 98b3a0 │ │ │ │ + bl 98b3c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d530 │ │ │ │ ldr r3, [pc, #152] @ 33d6ec │ │ │ │ ldr ip, [pc, #152] @ 33d6f0 │ │ │ │ ldr r1, [pc, #152] @ 33d6f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33d530 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 33d6f8 │ │ │ │ ldr r1, [pc, #108] @ 33d6fc │ │ │ │ ldr r0, [pc, #108] @ 33d700 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0096d9f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r6, ip, lsl #19 │ │ │ │ - rsbseq pc, lr, r4, lsl r4 @ │ │ │ │ - rsbeq r7, fp, r0, lsr #6 │ │ │ │ - rsbeq r6, fp, r0, ror pc │ │ │ │ + rsbseq pc, lr, r4, lsr r4 @ │ │ │ │ + rsbeq r7, fp, r0, asr #6 │ │ │ │ + @ instruction: 0x006b6f90 │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - rsbseq pc, lr, r0, ror r3 @ │ │ │ │ - ldrdeq r7, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r7, fp, ip, lsr #4 │ │ │ │ - rsbeq r7, fp, r8, asr r1 │ │ │ │ - rsbseq pc, lr, r4, asr #6 │ │ │ │ - @ instruction: 0x006b6e9c │ │ │ │ + @ instruction: 0x007ef390 │ │ │ │ + strdeq r7, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r7, fp, ip, asr #4 │ │ │ │ + rsbeq r7, fp, r8, ror r1 │ │ │ │ + rsbseq pc, lr, r4, ror #6 │ │ │ │ + strheq r6, [fp], #-236 @ 0xffffff14 @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq pc, lr, r8, lsl r3 @ │ │ │ │ - rsbeq r7, fp, r8, asr r1 │ │ │ │ - rsbeq r6, fp, ip, ror lr │ │ │ │ - rsbseq pc, lr, r8, asr #5 │ │ │ │ - rsbeq r7, fp, r8, lsr #3 │ │ │ │ - rsbeq r6, fp, ip, lsr #28 │ │ │ │ - @ instruction: 0x007ef294 │ │ │ │ - rsbeq r7, fp, r0, lsl #2 │ │ │ │ - rsbeq r7, fp, r4, lsl r1 │ │ │ │ + rsbseq pc, lr, r8, lsr r3 @ │ │ │ │ + rsbeq r7, fp, r8, ror r1 │ │ │ │ + @ instruction: 0x006b6e9c │ │ │ │ + rsbseq pc, lr, r8, ror #5 │ │ │ │ + rsbeq r7, fp, r8, asr #3 │ │ │ │ + rsbeq r6, fp, ip, asr #28 │ │ │ │ + ldrheq pc, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r7, fp, r0, lsr #2 │ │ │ │ + rsbeq r7, fp, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 33d998 │ │ │ │ mov r6, r1 │ │ │ │ @@ -240010,27 +240010,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97a2f8 │ │ │ │ + bl 97a318 │ │ │ │ cmp r0, r4 │ │ │ │ beq 33d7ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 33d8fc │ │ │ │ cmp r3, #3 │ │ │ │ @@ -240044,18 +240044,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 97a5a8 │ │ │ │ + bl 97a5c8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 253648 │ │ │ │ ldr r2, [pc, #424] @ 33d9ac │ │ │ │ ldr r3, [pc, #404] @ 33d99c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240073,15 +240073,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d7e0 │ │ │ │ ldr r1, [pc, #332] @ 33d9b0 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -240114,21 +240114,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 33d7e0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 74ee10 │ │ │ │ + bl 74ee30 │ │ │ │ b 33d7e0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97b864 │ │ │ │ + bl 97b884 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d7e0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 33d7e0 │ │ │ │ @@ -240144,39 +240144,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33d7e0 │ │ │ │ ldr r5, [pc, #76] @ 33d9c8 │ │ │ │ add r5, pc, r5 │ │ │ │ b 33d7b0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 33d8e0 │ │ │ │ ldr r5, [pc, #60] @ 33d9cc │ │ │ │ add r5, pc, r5 │ │ │ │ b 33d934 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0096d6fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, lr, r4, ror #2 │ │ │ │ - ldrdeq r7, [fp], #-8 @ │ │ │ │ - strheq r6, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq pc, lr, r4, lsl #3 │ │ │ │ + strdeq r7, [fp], #-8 @ │ │ │ │ + ldrdeq r6, [fp], #-200 @ 0xffffff38 @ │ │ │ │ addseq sp, r6, r0, lsr #12 │ │ │ │ - strdeq r6, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq r6, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r6, fp, ip, lsr pc │ │ │ │ - ldrsbeq lr, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r5, sl, r8, asr lr │ │ │ │ - rsbeq r6, fp, r8, lsr #22 │ │ │ │ - rsbseq sp, r4, r8, lsl pc │ │ │ │ - rsbseq sp, r4, r4, lsl #30 │ │ │ │ + rsbeq r7, fp, ip, lsl r0 │ │ │ │ + strdeq r6, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r6, fp, ip, asr pc │ │ │ │ + ldrsheq lr, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r5, sl, r8, ror lr │ │ │ │ + rsbeq r6, fp, r8, asr #22 │ │ │ │ + rsbseq sp, r4, r8, lsr pc │ │ │ │ + rsbseq sp, r4, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 33dbc8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -240186,24 +240186,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ cmp r0, r7 │ │ │ │ bne 33da88 │ │ │ │ ldr r2, [pc, #388] @ 33dbd0 │ │ │ │ ldr r3, [pc, #380] @ 33dbcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -240234,15 +240234,15 @@ │ │ │ │ beq 33dae4 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74ee10 │ │ │ │ + bl 74ee30 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 253648 │ │ │ │ b 33da44 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -240315,25 +240315,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97c688 │ │ │ │ + bl 97c6a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33dc74 │ │ │ │ ldr r2, [pc, #176] @ 33dd04 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 33dcf8 │ │ │ │ @@ -240374,15 +240374,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 33dc74 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 255568 │ │ │ │ addseq sp, r6, r0, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x007eec9c │ │ │ │ + ldrheq lr, [lr], #-204 @ 0xffffff34 @ │ │ │ │ addseq sp, r6, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 33de18 │ │ │ │ @@ -240393,15 +240393,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 33de20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -240413,15 +240413,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97c688 │ │ │ │ + bl 97c6a8 │ │ │ │ ldr r2, [pc, #120] @ 33de24 │ │ │ │ ldr r3, [pc, #108] @ 33de1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240445,15 +240445,15 @@ │ │ │ │ b 33dd84 │ │ │ │ mov ip, #4 │ │ │ │ b 33dd84 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 255568 │ │ │ │ ldrsheq sp, [r6], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x007eeb96 │ │ │ │ + ldrheq lr, [lr], #-182 @ 0xffffff4a @ │ │ │ │ addseq sp, r6, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 33df5c │ │ │ │ @@ -240464,25 +240464,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97c688 │ │ │ │ + bl 97c6a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33dec8 │ │ │ │ ldr r2, [pc, #188] @ 33df64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 33df58 │ │ │ │ @@ -240526,15 +240526,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 33dec8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 255568 │ │ │ │ @ instruction: 0x0096cfdc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, lr, r4, asr sl │ │ │ │ + rsbseq lr, lr, r4, ror sl │ │ │ │ addseq ip, r6, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 33e080 │ │ │ │ @@ -240545,15 +240545,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 33e088 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -240565,15 +240565,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97c688 │ │ │ │ + bl 97c6a8 │ │ │ │ ldr r2, [pc, #128] @ 33e08c │ │ │ │ ldr r3, [pc, #116] @ 33e084 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240599,15 +240599,15 @@ │ │ │ │ b 33dfe4 │ │ │ │ mov ip, #1 │ │ │ │ b 33dfe4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 255568 │ │ │ │ umullseq ip, r6, r8, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, lr, r3, asr #18 │ │ │ │ + rsbseq lr, lr, r3, ror #18 │ │ │ │ addseq ip, r6, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 33e1ac │ │ │ │ @@ -240618,35 +240618,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e138 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 33e1b4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e17c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a1858 │ │ │ │ + bl 9a1878 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33e188 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 253648 │ │ │ │ ldr r2, [pc, #120] @ 33e1b8 │ │ │ │ ldr r3, [pc, #108] @ 33e1b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240661,28 +240661,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9a156c │ │ │ │ + bl 9a158c │ │ │ │ b 33e130 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74ee10 │ │ │ │ + bl 74ee30 │ │ │ │ b 33e130 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r6, r0, ror sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, fp, r0, asr #15 │ │ │ │ + rsbeq r6, fp, r0, ror #15 │ │ │ │ addseq ip, r6, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 33e284 │ │ │ │ @@ -240692,30 +240692,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 255178 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a16cc │ │ │ │ + bl 9a16ec │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ ldr r2, [pc, #72] @ 33e28c │ │ │ │ ldr r3, [pc, #64] @ 33e288 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240731,25 +240731,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r6, r4, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r6, r0, ror #23 │ │ │ │ ldr r1, [pc, #4] @ 33e29c │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75a7b0 │ │ │ │ - rsbeq r6, fp, r8, lsr r6 │ │ │ │ + b 75a7d0 │ │ │ │ + rsbeq r6, fp, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 955530 │ │ │ │ + bl 955550 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -240767,27 +240767,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9579b0 │ │ │ │ + bl 9579d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e364 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 955530 │ │ │ │ + bl 955550 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 33e3b4 │ │ │ │ ldr r3, [pc, #64] @ 33e3b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -240811,29 +240811,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9579b0 │ │ │ │ + b 9579d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 33e468 │ │ │ │ ldr r2, [pc, #92] @ 33e484 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -240854,16 +240854,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 33e488 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 254e6c │ │ │ │ - strheq r6, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r6, fp, r4, ror #8 │ │ │ │ + ldrdeq r6, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r6, fp, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 33e528 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 33e52c │ │ │ │ @@ -240872,40 +240872,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e508 │ │ │ │ - bl 7d8548 │ │ │ │ + bl 7d8568 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 81817c │ │ │ │ + b 81819c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, lr, r8, ror r4 │ │ │ │ - rsbeq r4, lr, r4, asr #4 │ │ │ │ - rsbeq ip, r9, r0 │ │ │ │ + @ instruction: 0x007ee498 │ │ │ │ + rsbeq r4, lr, r4, ror #4 │ │ │ │ + rsbeq ip, r9, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 33e6a0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -240914,15 +240914,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 74edfc │ │ │ │ + bl 74ee1c │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 255178 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -240961,15 +240961,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 2550e8 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97bf30 │ │ │ │ + bl 97bf50 │ │ │ │ ldr r2, [pc, #124] @ 33e6b8 │ │ │ │ ldr r3, [pc, #100] @ 33e6a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240991,22 +240991,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq ip, r6, ip, asr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, lr, r4, asr r3 │ │ │ │ - rsbeq r6, fp, r0, asr #3 │ │ │ │ - rsbeq r6, fp, r0, lsl r2 │ │ │ │ - rsbeq r6, fp, r4, lsl #6 │ │ │ │ + rsbseq lr, lr, r4, ror r3 │ │ │ │ + rsbeq r6, fp, r0, ror #3 │ │ │ │ + rsbeq r6, fp, r0, lsr r2 │ │ │ │ + rsbeq r6, fp, r4, lsr #6 │ │ │ │ addseq ip, r6, r8, ror #15 │ │ │ │ - @ instruction: 0x007ee29c │ │ │ │ - rsbeq r6, fp, r8, lsl #2 │ │ │ │ - rsbeq r6, fp, ip, lsl r1 │ │ │ │ + ldrheq lr, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r6, fp, r8, lsr #2 │ │ │ │ + rsbeq r6, fp, ip, lsr r1 │ │ │ │ │ │ │ │ 0033e6c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -241055,15 +241055,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -241073,22 +241073,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 33e7a4 │ │ │ │ - rsbseq lr, lr, r8, lsr #3 │ │ │ │ - rsbeq r6, fp, r0, asr #3 │ │ │ │ - rsbeq r5, fp, r8, lsl #26 │ │ │ │ - rsbseq lr, lr, r4, asr r1 │ │ │ │ - rsbeq r6, fp, r4, asr #2 │ │ │ │ - strheq r5, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq lr, lr, r8, asr #3 │ │ │ │ + rsbeq r6, fp, r0, ror #3 │ │ │ │ + rsbeq r5, fp, r8, lsr #26 │ │ │ │ + rsbseq lr, lr, r4, ror r1 │ │ │ │ + rsbeq r6, fp, r4, ror #2 │ │ │ │ + ldrdeq r5, [fp], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 0033e808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -241132,15 +241132,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 33e928 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 75a10c │ │ │ │ + bl 75a12c │ │ │ │ ldr r2, [pc, #84] @ 33e92c │ │ │ │ ldr r3, [pc, #64] @ 33e91c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241153,15 +241153,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0096c5fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, fp, r0, asr #27 │ │ │ │ + rsbeq r5, fp, r0, ror #27 │ │ │ │ addseq ip, r6, r0, ror r5 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ addseq ip, r6, ip, asr #10 │ │ │ │ │ │ │ │ 0033e930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -241170,80 +241170,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 33e988 │ │ │ │ mov r0, r4 │ │ │ │ - bl 812be0 │ │ │ │ + bl 812c00 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33e994 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75a10c │ │ │ │ + b 75a12c │ │ │ │ ldr r2, [pc, #40] @ 33e9b8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33e970 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 812f3c │ │ │ │ + bl 812f5c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e970 │ │ │ │ - bl 7e8870 │ │ │ │ + bl 7e8890 │ │ │ │ mov r2, r0 │ │ │ │ b 33e970 │ │ │ │ - ldrheq sp, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsbeq sp, [r3], #-160 @ 0xffffff60 @ │ │ │ │ │ │ │ │ 0033e9bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 33ea50 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 33ea20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 812be0 │ │ │ │ + bl 812c00 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33ea2c │ │ │ │ ldr r3, [pc, #76] @ 33ea54 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75a10c │ │ │ │ + b 75a12c │ │ │ │ ldr r2, [pc, #48] @ 33ea58 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33ea00 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 812f3c │ │ │ │ + bl 812f5c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33ea00 │ │ │ │ - bl 7e8870 │ │ │ │ + bl 7e8890 │ │ │ │ mov r2, r0 │ │ │ │ b 33ea00 │ │ │ │ addseq ip, r6, ip, asr #8 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq sp, r3, r8, lsl sl │ │ │ │ + rsbseq sp, r3, r8, lsr sl │ │ │ │ │ │ │ │ 0033ea5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33ead4 │ │ │ │ @@ -241255,33 +241255,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 33eab0 │ │ │ │ ldr r3, [pc, #68] @ 33ead8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75a10c │ │ │ │ + b 75a12c │ │ │ │ ldr r2, [pc, #48] @ 33eadc │ │ │ │ add r2, pc, r2 │ │ │ │ b 33ea8c │ │ │ │ ldr r3, [pc, #40] @ 33eae0 │ │ │ │ ldr r1, [pc, #40] @ 33eae4 │ │ │ │ ldr r0, [pc, #40] @ 33eae8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 33eaec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq ip, r6, ip, lsr #7 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - @ instruction: 0x0073d994 │ │ │ │ - rsbseq sp, lr, r8, ror #28 │ │ │ │ - rsbeq r5, fp, r8, asr #19 │ │ │ │ - strheq r5, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + ldrheq sp, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq sp, lr, r8, lsl #29 │ │ │ │ + rsbeq r5, fp, r8, ror #19 │ │ │ │ + ldrdeq r5, [fp], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 0033eaf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241294,22 +241294,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 33eb44 │ │ │ │ ldr r3, [pc, #36] @ 33eb4c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75a10c │ │ │ │ + b 75a12c │ │ │ │ ldr r2, [pc, #16] @ 33eb50 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33eb20 │ │ │ │ bl 256148 │ │ │ │ addseq ip, r6, r8, lsl r3 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq sp, r3, r0, lsl #18 │ │ │ │ + rsbseq sp, r3, r0, lsr #18 │ │ │ │ │ │ │ │ 0033eb54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -241329,15 +241329,15 @@ │ │ │ │ beq 33ec44 │ │ │ │ ldr r3, [pc, #168] @ 33ec50 │ │ │ │ ldr r1, [pc, #168] @ 33ec54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75a10c │ │ │ │ + bl 75a12c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 33ebf0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -241347,94 +241347,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 33ec58 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 75945c │ │ │ │ + bl 75947c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33ebc8 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f004 │ │ │ │ + bl 74f024 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 256148 │ │ │ │ - rsbseq r1, r2, r8, ror r3 │ │ │ │ + @ instruction: 0x00721398 │ │ │ │ umullseq ip, r6, r8, r2 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r5, fp, r4, ror #27 │ │ │ │ - rsbeq r2, sp, ip, ror r8 │ │ │ │ + rsbeq r5, fp, r4, lsl #28 │ │ │ │ + @ instruction: 0x006d289c │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 33ec6c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r0, r9, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 33ece0 │ │ │ │ ldr r2, [pc, #88] @ 33ece4 │ │ │ │ ldr r1, [pc, #88] @ 33ece8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #60] @ 33ecec │ │ │ │ ldr r3, [pc, #60] @ 33ecf0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, lr, r4, asr #27 │ │ │ │ - rsbeq fp, r9, r0, asr #16 │ │ │ │ - rsbeq fp, r9, r8, asr r8 │ │ │ │ + rsbseq sp, lr, r4, ror #27 │ │ │ │ + rsbeq fp, r9, r0, ror #16 │ │ │ │ + rsbeq fp, r9, r8, ror r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 33eda8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ ldr ip, [pc, #136] @ 33edac │ │ │ │ ldr r2, [pc, #136] @ 33edb0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33ed58 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 33ed78 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -241453,17 +241453,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r6, fp, r4, lsl r2 │ │ │ │ - rsbseq sp, lr, r0, lsr sp │ │ │ │ - rsbeq r6, fp, r4, lsl #4 │ │ │ │ + rsbeq r6, fp, r4, lsr r2 │ │ │ │ + rsbseq sp, lr, r0, asr sp │ │ │ │ + rsbeq r6, fp, r4, lsr #4 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33ee14 │ │ │ │ ldr r2, [pc, #68] @ 33ee18 │ │ │ │ @@ -241471,26 +241471,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, lr, r0, lsl #25 │ │ │ │ - rsbeq r6, fp, r0, asr r1 │ │ │ │ - rsbeq r6, fp, ip, lsr r1 │ │ │ │ + rsbseq sp, lr, r0, lsr #25 │ │ │ │ + rsbeq r6, fp, r0, ror r1 │ │ │ │ + rsbeq r6, fp, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 33eea8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 33eeac │ │ │ │ @@ -241498,15 +241498,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r4, #1 │ │ │ │ beq 33ee7c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -241517,133 +241517,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, lr, r4, lsl ip │ │ │ │ - rsbeq r6, fp, r4, ror #1 │ │ │ │ - ldrdeq r6, [fp], #-0 @ │ │ │ │ + rsbseq sp, lr, r4, lsr ip │ │ │ │ + rsbeq r6, fp, r4, lsl #2 │ │ │ │ + strdeq r6, [fp], #-0 @ │ │ │ │ │ │ │ │ 0033eeb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 33ef78 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr r8, [pc, #148] @ 33ef7c │ │ │ │ ldr r2, [pc, #148] @ 33ef80 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 33ef84 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 33ef38 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75217c │ │ │ │ + b 75219c │ │ │ │ ldr r6, [pc, #72] @ 33ef88 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr r2, [pc, #56] @ 33ef8c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75217c │ │ │ │ - rsbeq r6, fp, r4, asr r0 │ │ │ │ - rsbseq sp, lr, ip, ror #22 │ │ │ │ - rsbeq r6, fp, r8, lsr r0 │ │ │ │ + b 75219c │ │ │ │ + rsbeq r6, fp, r4, ror r0 │ │ │ │ + rsbseq sp, lr, ip, lsl #23 │ │ │ │ + rsbeq r6, fp, r8, asr r0 │ │ │ │ adceq r3, r6, r0, ror #26 │ │ │ │ - rsbeq r6, fp, r0 │ │ │ │ - rsbeq r6, fp, r4 │ │ │ │ + rsbeq r6, fp, r0, lsr #32 │ │ │ │ + rsbeq r6, fp, r4, lsr #32 │ │ │ │ │ │ │ │ 0033ef90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 33f05c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr r8, [pc, #156] @ 33f060 │ │ │ │ ldr r2, [pc, #156] @ 33f064 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 33f068 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 33f01c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75217c │ │ │ │ + b 75219c │ │ │ │ ldr r6, [pc, #72] @ 33f06c │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr r2, [pc, #56] @ 33f070 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75217c │ │ │ │ - rsbeq r5, fp, r8, ror pc │ │ │ │ - @ instruction: 0x007eda90 │ │ │ │ - rsbeq r5, fp, r4, ror #30 │ │ │ │ + b 75219c │ │ │ │ + @ instruction: 0x006b5f98 │ │ │ │ + ldrheq sp, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r5, fp, r4, lsl #31 │ │ │ │ adceq r3, r6, r4, lsl #25 │ │ │ │ - rsbeq r5, fp, ip, lsl pc │ │ │ │ - rsbeq r5, fp, r0, lsr #30 │ │ │ │ + rsbeq r5, fp, ip, lsr pc │ │ │ │ + rsbeq r5, fp, r0, asr #30 │ │ │ │ │ │ │ │ 0033f074 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 33f230 │ │ │ │ @@ -241659,24 +241659,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 33f1ec │ │ │ │ ldr r7, [pc, #372] @ 33f23c │ │ │ │ mov r0, r4 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 33f240 │ │ │ │ ldr r1, [pc, #360] @ 33f244 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #336] @ 33f248 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -241688,28 +241688,28 @@ │ │ │ │ beq 33f174 │ │ │ │ ldr r5, [pc, #288] @ 33f24c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f1b8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7521e4 │ │ │ │ + bl 752204 │ │ │ │ ldr r2, [pc, #264] @ 33f250 │ │ │ │ ldr r3, [pc, #236] @ 33f238 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 33f22c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 758844 │ │ │ │ + b 758864 │ │ │ │ ldr r2, [pc, #216] @ 33f254 │ │ │ │ ldr r3, [pc, #184] @ 33f238 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241723,55 +241723,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 33f258 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr r2, [pc, #136] @ 33f25c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ str r0, [r5] │ │ │ │ b 33f138 │ │ │ │ ldr r4, [pc, #108] @ 33f260 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr r3, [pc, #96] @ 33f264 │ │ │ │ ldr r2, [pc, #96] @ 33f268 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 33f0c0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r6], r4 @ │ │ │ │ umullseq fp, r6, r0, sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, lr, r8, lsl #19 │ │ │ │ - strdeq fp, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq fp, r9, r0, lsl r4 │ │ │ │ + rsbseq sp, lr, r8, lsr #19 │ │ │ │ + rsbeq fp, r9, r8, lsl r4 │ │ │ │ + rsbeq fp, r9, r0, lsr r4 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ adceq r3, r6, ip, lsr fp │ │ │ │ @ instruction: 0x0096bcdc │ │ │ │ addseq fp, r6, r8, lsr #25 │ │ │ │ - rsbeq r5, fp, r0, lsl #27 │ │ │ │ - rsbeq r5, fp, r4, lsl #27 │ │ │ │ - rsbeq r5, fp, r0, asr sp │ │ │ │ - rsbseq sp, lr, r0, asr r8 │ │ │ │ - rsbeq r5, fp, r4, asr #26 │ │ │ │ + rsbeq r5, fp, r0, lsr #27 │ │ │ │ + rsbeq r5, fp, r4, lsr #27 │ │ │ │ + rsbeq r5, fp, r0, ror sp │ │ │ │ + rsbseq sp, lr, r0, ror r8 │ │ │ │ + rsbeq r5, fp, r4, ror #26 │ │ │ │ │ │ │ │ 0033f26c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f2f0 │ │ │ │ @@ -241780,37 +241780,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f2a8 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75217c │ │ │ │ + b 75219c │ │ │ │ ldr r6, [pc, #68] @ 33f2f4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr ip, [pc, #56] @ 33f2f8 │ │ │ │ ldr r2, [pc, #56] @ 33f2fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75217c │ │ │ │ + b 75219c │ │ │ │ adceq r3, r6, r0, ror #19 │ │ │ │ - @ instruction: 0x006b5c94 │ │ │ │ - @ instruction: 0x007ed794 │ │ │ │ - rsbeq r5, fp, ip, lsl #25 │ │ │ │ + strheq r5, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + ldrheq sp, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r5, fp, ip, lsr #25 │ │ │ │ │ │ │ │ 0033f300 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f384 │ │ │ │ @@ -241819,37 +241819,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f33c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7521e4 │ │ │ │ + b 752204 │ │ │ │ ldr r6, [pc, #68] @ 33f388 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr ip, [pc, #56] @ 33f38c │ │ │ │ ldr r2, [pc, #56] @ 33f390 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7521e4 │ │ │ │ + b 752204 │ │ │ │ adceq r3, r6, ip, asr #18 │ │ │ │ - rsbeq r5, fp, r0, lsl #24 │ │ │ │ - rsbseq sp, lr, r0, lsl #14 │ │ │ │ - strdeq r5, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, fp, r0, lsr #24 │ │ │ │ + rsbseq sp, lr, r0, lsr #14 │ │ │ │ + rsbeq r5, fp, r8, lsl ip │ │ │ │ │ │ │ │ 0033f394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f418 │ │ │ │ @@ -241858,52 +241858,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f3d0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7533d4 │ │ │ │ + b 7533f4 │ │ │ │ ldr r6, [pc, #68] @ 33f41c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7590ac │ │ │ │ + bl 7590cc │ │ │ │ ldr ip, [pc, #56] @ 33f420 │ │ │ │ ldr r2, [pc, #56] @ 33f424 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7533d4 │ │ │ │ + b 7533f4 │ │ │ │ @ instruction: 0x00a638b8 │ │ │ │ - rsbeq r5, fp, ip, ror #22 │ │ │ │ - rsbseq sp, lr, ip, ror #12 │ │ │ │ - rsbeq r5, fp, r4, ror #22 │ │ │ │ + rsbeq r5, fp, ip, lsl #23 │ │ │ │ + rsbseq sp, lr, ip, lsl #13 │ │ │ │ + rsbeq r5, fp, r4, lsl #23 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33f4a4 │ │ │ │ ldr r2, [pc, #96] @ 33f4a8 │ │ │ │ ldr r1, [pc, #96] @ 33f4ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #68] @ 33f4b0 │ │ │ │ ldr r3, [pc, #68] @ 33f4b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -241912,58 +241912,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, lr, ip, asr r6 │ │ │ │ - rsbeq fp, r9, r8, rrx │ │ │ │ - rsbeq r3, lr, ip, lsr #5 │ │ │ │ + rsbseq sp, lr, ip, ror r6 │ │ │ │ + rsbeq fp, r9, r8, lsl #1 │ │ │ │ + rsbeq r3, lr, ip, asr #5 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rsbeq r5, fp, ip, lsl #22 │ │ │ │ + rsbeq r5, fp, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 33f52c │ │ │ │ ldr r2, [pc, #92] @ 33f530 │ │ │ │ ldr r1, [pc, #92] @ 33f534 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 33f538 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #64] @ 33f53c │ │ │ │ ldr r3, [pc, #64] @ 33f540 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq sp, [lr], #-84 @ 0xffffffac @ │ │ │ │ - ldrdeq sl, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r2, lr, ip, lsl #29 │ │ │ │ + ldrsheq sp, [lr], #-84 @ 0xffffffac @ │ │ │ │ + strdeq sl, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r2, lr, ip, lsr #29 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 33f554 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574f8 │ │ │ │ + b 757518 │ │ │ │ ldrdeq pc, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 33f694 │ │ │ │ ldr r6, [pc, #292] @ 33f698 │ │ │ │ @@ -241974,23 +241974,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 33f5dc │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33f608 │ │ │ │ @@ -242036,29 +242036,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 33f6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2533b4 │ │ │ │ - rsbseq sp, lr, r4, lsr r5 │ │ │ │ - rsbeq lr, sl, r4, lsl r1 │ │ │ │ - rsbeq lr, sl, r8, lsr #2 │ │ │ │ - rsbeq r1, fp, ip, ror #12 │ │ │ │ - rsbeq r5, fp, r0, lsr r9 │ │ │ │ - rsbeq r5, fp, r0, lsl #18 │ │ │ │ + rsbseq sp, lr, r4, asr r5 │ │ │ │ + rsbeq lr, sl, r4, lsr r1 │ │ │ │ + rsbeq lr, sl, r8, asr #2 │ │ │ │ + rsbeq r1, fp, ip, lsl #13 │ │ │ │ + rsbeq r5, fp, r0, asr r9 │ │ │ │ + rsbeq r5, fp, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 33f714 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f6fc │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -242067,44 +242067,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 33f718 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7584b4 │ │ │ │ - rsbeq sp, sl, r4, ror #31 │ │ │ │ + b 7584d4 │ │ │ │ + rsbeq lr, sl, r4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 33f77c │ │ │ │ ldr r2, [pc, #72] @ 33f780 │ │ │ │ ldr r1, [pc, #72] @ 33f784 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, lr, ip, ror #6 │ │ │ │ - rsbeq sl, r9, r8, ror sp │ │ │ │ - strheq r2, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq sp, lr, ip, lsl #7 │ │ │ │ + @ instruction: 0x0069ad98 │ │ │ │ + ldrdeq r2, [lr], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 33f858 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -242114,54 +242114,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 33f860 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 33f838 │ │ │ │ ldr r3, [pc, #128] @ 33f864 │ │ │ │ ldr r9, [pc, #128] @ 33f868 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 70720c │ │ │ │ + bl 70722c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 33f7fc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq sp, lr, r8, lsl #6 │ │ │ │ - rsbeq sp, sl, r8, ror #29 │ │ │ │ - ldrdeq sp, [sl], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq ip, r3, r8, asr ip │ │ │ │ - rsbeq r5, fp, r8, lsr #15 │ │ │ │ + rsbseq sp, lr, r8, lsr #6 │ │ │ │ + rsbeq sp, sl, r8, lsl #30 │ │ │ │ + strdeq sp, [sl], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq ip, r3, r8, ror ip │ │ │ │ + rsbeq r5, fp, r8, asr #15 │ │ │ │ │ │ │ │ 0033f86c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 33f974 │ │ │ │ @@ -242172,30 +242172,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 7515fc │ │ │ │ + bl 75161c │ │ │ │ ldr r1, [pc, #200] @ 33f980 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f940 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 33f984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7515fc │ │ │ │ + bl 75161c │ │ │ │ ldr r1, [pc, #164] @ 33f988 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f958 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 33f98c │ │ │ │ ldr r3, [pc, #112] @ 33f978 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -242213,29 +242213,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 33f990 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7584b4 │ │ │ │ + bl 7584d4 │ │ │ │ b 33f8d0 │ │ │ │ ldr r1, [pc, #52] @ 33f994 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7584b4 │ │ │ │ + bl 7584d4 │ │ │ │ b 33f8fc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq fp, r6, ip, r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq lr, sl, r0, lsl #20 │ │ │ │ - strdeq sp, [sl], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r5, fp, r4, ror #13 │ │ │ │ - rsbeq sp, sl, ip, asr #27 │ │ │ │ + rsbeq lr, sl, r0, lsr #20 │ │ │ │ + rsbeq sp, sl, r8, lsl lr │ │ │ │ + rsbeq r5, fp, r4, lsl #14 │ │ │ │ + rsbeq sp, sl, ip, ror #27 │ │ │ │ addseq fp, r6, r0, lsr #10 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 0033f998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -242247,27 +242247,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 33fa00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2533b4 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75945c │ │ │ │ + bl 75947c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, fp, r0, lsl r6 │ │ │ │ - rsbeq r1, fp, r8, lsr #15 │ │ │ │ + rsbeq r5, fp, r0, lsr r6 │ │ │ │ + rsbeq r1, fp, r8, asr #15 │ │ │ │ │ │ │ │ 0033fa04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 33fa78 │ │ │ │ @@ -242277,32 +242277,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #56] @ 33fa84 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b4f8 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, lr, r4, lsl #1 │ │ │ │ - rsbeq sl, r9, r0, lsl #21 │ │ │ │ - rsbeq r2, lr, r4, asr #25 │ │ │ │ - rsbeq r5, fp, ip, ror r5 │ │ │ │ + rsbseq sp, lr, r4, lsr #1 │ │ │ │ + rsbeq sl, r9, r0, lsr #21 │ │ │ │ + rsbeq r2, lr, r4, ror #25 │ │ │ │ + @ instruction: 0x006b559c │ │ │ │ │ │ │ │ 0033fa88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 33fae0 │ │ │ │ @@ -242312,56 +242312,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #28] @ 33faec │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 32b4f8 │ │ │ │ - rsbseq sp, lr, r0 │ │ │ │ - rsbeq sl, r9, r4, lsl #20 │ │ │ │ - rsbeq r2, lr, r8, asr #24 │ │ │ │ - strdeq r5, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq sp, lr, r0, lsr #32 │ │ │ │ + rsbeq sl, r9, r4, lsr #20 │ │ │ │ + rsbeq r2, lr, r8, ror #24 │ │ │ │ + rsbeq r5, fp, r8, lsl r5 │ │ │ │ │ │ │ │ 0033faf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 33fbb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #152] @ 33fbbc │ │ │ │ ldr r1, [pc, #152] @ 33fbc0 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #128] @ 33fbc4 │ │ │ │ ldr r1, [pc, #128] @ 33fbc8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #96] @ 33fbcc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b438 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242375,20 +242375,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x007ecf94 │ │ │ │ - rsbeq sp, sl, ip, ror #22 │ │ │ │ - rsbeq sp, sl, r0, lsl #23 │ │ │ │ - rsbeq sl, r9, r0, ror r9 │ │ │ │ - strheq r2, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r5, fp, r8, asr r4 │ │ │ │ + ldrheq ip, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq sp, sl, ip, lsl #23 │ │ │ │ + rsbeq sp, sl, r0, lsr #23 │ │ │ │ + @ instruction: 0x0069a990 │ │ │ │ + ldrdeq r2, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r5, fp, r8, ror r4 │ │ │ │ │ │ │ │ 0033fbd0 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -242417,44 +242417,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 33fc84 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 718598 │ │ │ │ + bl 7185b8 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 718598 │ │ │ │ + bl 7185b8 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70d6ec │ │ │ │ + bl 70d70c │ │ │ │ b 33fc44 │ │ │ │ ldr r3, [pc, #28] @ 33fcbc │ │ │ │ ldr r1, [pc, #28] @ 33fcc0 │ │ │ │ ldr r0, [pc, #28] @ 33fcc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq ip, lr, r4, lsl #28 │ │ │ │ - rsbeq r5, fp, ip, lsr #6 │ │ │ │ - rsbeq r5, fp, ip, lsr r3 │ │ │ │ + rsbseq ip, lr, r4, lsr #28 │ │ │ │ + rsbeq r5, fp, ip, asr #6 │ │ │ │ + rsbeq r5, fp, ip, asr r3 │ │ │ │ │ │ │ │ 0033fcc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -242475,46 +242475,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 33fd6c │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 718598 │ │ │ │ + bl 7185b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d6e0 │ │ │ │ + bl 70d700 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 718598 │ │ │ │ + bl 7185b8 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70d6ec │ │ │ │ + bl 70d70c │ │ │ │ b 33fd24 │ │ │ │ ldr r3, [pc, #28] @ 33fda4 │ │ │ │ ldr r1, [pc, #28] @ 33fda8 │ │ │ │ ldr r0, [pc, #28] @ 33fdac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq ip, lr, ip, lsl sp │ │ │ │ - rsbeq r5, fp, r4, asr #4 │ │ │ │ - rsbeq r5, fp, r4, asr r2 │ │ │ │ + rsbseq ip, lr, ip, lsr sp │ │ │ │ + rsbeq r5, fp, r4, ror #4 │ │ │ │ + rsbeq r5, fp, r4, ror r2 │ │ │ │ │ │ │ │ 0033fdb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33fe0c │ │ │ │ @@ -242524,26 +242524,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #32] @ 33fe18 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 32b224 │ │ │ │ - ldrsbeq ip, [lr], #-200 @ 0xffffff38 @ │ │ │ │ - ldrdeq sl, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r2, lr, r0, lsr #18 │ │ │ │ - ldrdeq r5, [fp], #-16 @ │ │ │ │ + ldrsheq ip, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq sl, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r2, lr, r0, asr #18 │ │ │ │ + strdeq r5, [fp], #-16 @ │ │ │ │ │ │ │ │ 0033fe1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 33fea0 │ │ │ │ @@ -242556,33 +242556,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #32] @ 33feac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32b630 │ │ │ │ - rsbseq ip, lr, r0, ror ip │ │ │ │ - rsbeq sl, r9, r8, ror r6 │ │ │ │ - strheq r2, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r5, fp, r0, asr #2 │ │ │ │ + @ instruction: 0x007ecc90 │ │ │ │ + @ instruction: 0x0069a698 │ │ │ │ + ldrdeq r2, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r5, fp, r0, ror #2 │ │ │ │ │ │ │ │ 0033feb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -242607,17 +242607,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 33ff30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x007ecb98 │ │ │ │ - rsbeq r5, fp, r0, asr #1 │ │ │ │ - rsbeq r5, fp, ip, ror #1 │ │ │ │ + ldrheq ip, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, fp, r0, ror #1 │ │ │ │ + rsbeq r5, fp, ip, lsl #2 │ │ │ │ │ │ │ │ 0033ff34 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 33ff58 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -242634,17 +242634,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 33ff94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq ip, lr, r4, lsr fp │ │ │ │ - rsbeq r5, fp, ip, asr r0 │ │ │ │ - rsbeq r5, fp, r8, lsr #1 │ │ │ │ + rsbseq ip, lr, r4, asr fp │ │ │ │ + rsbeq r5, fp, ip, ror r0 │ │ │ │ + rsbeq r5, fp, r8, asr #1 │ │ │ │ │ │ │ │ 0033ff98 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -242670,17 +242670,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34001c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq ip, lr, ip, lsr #21 │ │ │ │ - ldrdeq r4, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r5, fp, ip, lsr r0 │ │ │ │ + rsbseq ip, lr, ip, asr #21 │ │ │ │ + strdeq r4, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r5, fp, ip, asr r0 │ │ │ │ │ │ │ │ 00340020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -242692,15 +242692,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r4, [pc, #480] @ 340250 │ │ │ │ ldr r2, [pc, #480] @ 340254 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 340258 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -242708,33 +242708,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 34025c │ │ │ │ ldr r9, [pc, #452] @ 340260 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #436] @ 340264 │ │ │ │ ldr r1, [pc, #436] @ 340268 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3401d8 │ │ │ │ ldr r3, [pc, #396] @ 34026c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 750f30 │ │ │ │ + bl 750f50 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 34017c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -242774,38 +242774,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 3400fc │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 3401c8 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 718598 │ │ │ │ + bl 7185b8 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ b 3400fc │ │ │ │ - bl 718598 │ │ │ │ + bl 7185b8 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 70d6ec │ │ │ │ + bl 70d70c │ │ │ │ b 3401a4 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 25333c │ │ │ │ ldr r2, [pc, #136] @ 340274 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 340278 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d658 │ │ │ │ + bl 74d678 │ │ │ │ ldr r3, [pc, #104] @ 34027c │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3400d8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 340280 │ │ │ │ @@ -242815,29 +242815,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq sl, r6, r8, ror #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, lr, r8, lsr sl │ │ │ │ - rsbeq sp, sl, r8, lsl r6 │ │ │ │ - rsbeq sp, sl, ip, lsr #12 │ │ │ │ + rsbseq ip, lr, r8, asr sl │ │ │ │ + rsbeq sp, sl, r8, lsr r6 │ │ │ │ + rsbeq sp, sl, ip, asr #12 │ │ │ │ ldrdeq r2, [r6], r0 @ │ │ │ │ addseq sl, r6, r8, lsl #27 │ │ │ │ - rsbeq sl, r9, r0, lsl #8 │ │ │ │ - rsbeq r2, lr, ip, asr #12 │ │ │ │ + rsbeq sl, r9, r0, lsr #8 │ │ │ │ + rsbeq r2, lr, ip, ror #12 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ addseq sl, r6, r8, ror #25 │ │ │ │ - rsbeq r4, fp, r0, ror lr │ │ │ │ - rsbeq r4, fp, r8, ror sp │ │ │ │ + @ instruction: 0x006b4e90 │ │ │ │ + @ instruction: 0x006b4d98 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbseq ip, lr, r8, ror r8 │ │ │ │ - rsbeq r4, fp, r0, lsr #27 │ │ │ │ - strheq r4, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x007ec898 │ │ │ │ + rsbeq r4, fp, r0, asr #27 │ │ │ │ + ldrdeq r4, [fp], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 0034028c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 340348 │ │ │ │ @@ -242847,53 +242847,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 340350 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [pc, #128] @ 340354 │ │ │ │ ldr r7, [pc, #128] @ 340358 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 340300 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750e08 │ │ │ │ + b 750e28 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 25333c │ │ │ │ ldr r2, [pc, #72] @ 34035c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 340360 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d658 │ │ │ │ + bl 74d678 │ │ │ │ ldr r3, [pc, #40] @ 340364 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3402ec │ │ │ │ - rsbseq ip, lr, r4, lsl #16 │ │ │ │ - strdeq sl, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r2, lr, r8, asr #8 │ │ │ │ + rsbseq ip, lr, r4, lsr #16 │ │ │ │ + rsbeq sl, r9, ip, lsl r2 │ │ │ │ + rsbeq r2, lr, r8, ror #8 │ │ │ │ umlaleq r2, r6, r4, r9 │ │ │ │ addseq sl, r6, r8, asr #22 │ │ │ │ - rsbeq r4, fp, r8, asr #26 │ │ │ │ - rsbeq r4, fp, r0, asr ip │ │ │ │ + rsbeq r4, fp, r8, ror #26 │ │ │ │ + rsbeq r4, fp, r0, ror ip │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 00340368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242904,53 +242904,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 34042c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [pc, #128] @ 340430 │ │ │ │ ldr r7, [pc, #128] @ 340434 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3403dc │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750f30 │ │ │ │ + b 750f50 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 25333c │ │ │ │ ldr r2, [pc, #72] @ 340438 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 34043c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d658 │ │ │ │ + bl 74d678 │ │ │ │ ldr r3, [pc, #40] @ 340440 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3403c8 │ │ │ │ - rsbseq ip, lr, r8, lsr #14 │ │ │ │ - rsbeq sl, r9, r0, lsr #2 │ │ │ │ - rsbeq r2, lr, ip, ror #6 │ │ │ │ + rsbseq ip, lr, r8, asr #14 │ │ │ │ + rsbeq sl, r9, r0, asr #2 │ │ │ │ + rsbeq r2, lr, ip, lsl #7 │ │ │ │ @ instruction: 0x00a628b8 │ │ │ │ addseq sl, r6, ip, ror #20 │ │ │ │ - rsbeq r4, fp, ip, ror #24 │ │ │ │ - rsbeq r4, fp, r4, ror fp │ │ │ │ + rsbeq r4, fp, ip, lsl #25 │ │ │ │ + @ instruction: 0x006b4b94 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 00340444 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -242975,31 +242975,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 3404f8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 74d658 │ │ │ │ + bl 74d678 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 3404fc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r2, r6, ip, lsl #16 │ │ │ │ addseq sl, r6, r0, asr #19 │ │ │ │ - strheq r4, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - ldrdeq r4, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r4, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq r4, [fp], #-164 @ 0xffffff5c @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 00340500 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 340538 │ │ │ │ mov r3, #0 │ │ │ │ @@ -243050,15 +243050,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3405d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq lr, r8, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 3406f4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243075,24 +243075,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 340704 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 97ac84 │ │ │ │ + bl 97aca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34067c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 3406c0 │ │ │ │ @@ -243119,25 +243119,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 34067c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, lr, r8, asr #10 │ │ │ │ + rsbseq ip, lr, r8, ror #10 │ │ │ │ addseq sl, r6, r0, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, fp, r8, lsl #21 │ │ │ │ - rsbeq r4, fp, r4, ror sl │ │ │ │ + rsbeq r4, fp, r8, lsr #21 │ │ │ │ + @ instruction: 0x006b4a94 │ │ │ │ addseq sl, r6, r0, lsr #15 │ │ │ │ + rsbeq r4, fp, r8, lsr #20 │ │ │ │ rsbeq r4, fp, r8, lsl #20 │ │ │ │ - rsbeq r4, fp, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3407e8 │ │ │ │ ldr r2, [pc, #188] @ 3407ec │ │ │ │ ldr r1, [pc, #188] @ 3407f0 │ │ │ │ @@ -243145,15 +243145,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r6, [pc, #152] @ 3407f4 │ │ │ │ ldr r1, [pc, #152] @ 3407f8 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243162,59 +243162,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 3407fc │ │ │ │ ldr r3, [pc, #124] @ 340800 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 759304 │ │ │ │ + bl 759324 │ │ │ │ ldr ip, [pc, #100] @ 340804 │ │ │ │ ldr r3, [pc, #100] @ 340808 │ │ │ │ ldr r1, [pc, #100] @ 34080c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 759304 │ │ │ │ + bl 759324 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, lr, r0, lsr #8 │ │ │ │ - rsbeq r9, r9, r8, ror sp │ │ │ │ - strheq r1, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq pc, r4, r8, lsl r4 @ │ │ │ │ - rsbeq r4, fp, r4, lsl #19 │ │ │ │ + rsbseq ip, lr, r0, asr #8 │ │ │ │ + @ instruction: 0x00699d98 │ │ │ │ + ldrdeq r1, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq pc, r4, r8, lsr r4 @ │ │ │ │ + rsbeq r4, fp, r4, lsr #19 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rsbeq r4, fp, r8, asr #18 │ │ │ │ + rsbeq r4, fp, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 340888 │ │ │ │ ldr r2, [pc, #96] @ 34088c │ │ │ │ ldr r1, [pc, #96] @ 340890 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r4, [pc, #68] @ 340894 │ │ │ │ ldr r3, [pc, #68] @ 340898 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -243223,17 +243223,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq ip, lr, r0, lsr #6 │ │ │ │ - rsbeq r4, fp, ip, ror #16 │ │ │ │ - rsbeq r4, fp, r0, lsl #17 │ │ │ │ + rsbseq ip, lr, r0, asr #6 │ │ │ │ + rsbeq r4, fp, ip, lsl #17 │ │ │ │ + rsbeq r4, fp, r0, lsr #17 │ │ │ │ @ instruction: 0x0096a5d4 │ │ │ │ andeq r2, r0, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 340964 │ │ │ │ @@ -243251,24 +243251,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97ac84 │ │ │ │ + bl 97aca4 │ │ │ │ ldr r2, [pc, #80] @ 340978 │ │ │ │ ldr r3, [pc, #64] @ 34096c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243278,19 +243278,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x007ec29c │ │ │ │ + ldrheq ip, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ addseq sl, r6, r0, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r4, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r4, fp, r0, asr #15 │ │ │ │ + strdeq r4, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, fp, r0, ror #15 │ │ │ │ @ instruction: 0x0096a4fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 340a44 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -243307,24 +243307,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97ac84 │ │ │ │ + bl 97aca4 │ │ │ │ ldr r2, [pc, #80] @ 340a58 │ │ │ │ ldr r3, [pc, #64] @ 340a4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243334,19 +243334,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrheq ip, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsbeq ip, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ addseq sl, r6, r0, lsl #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r4, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r4, fp, r0, ror #13 │ │ │ │ + rsbeq r4, fp, ip, lsl r7 │ │ │ │ + rsbeq r4, fp, r0, lsl #14 │ │ │ │ addseq sl, r6, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 340b30 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -243363,24 +243363,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ac84 │ │ │ │ + bl 97aca4 │ │ │ │ ldr r2, [pc, #92] @ 340b44 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 340b38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243393,82 +243393,82 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq ip, [lr], #-12 @ │ │ │ │ + ldrsheq ip, [lr], #-12 @ │ │ │ │ addseq sl, r6, r0, lsr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, fp, ip, lsl r6 │ │ │ │ - rsbeq r4, fp, r0, lsl #12 │ │ │ │ + rsbeq r4, fp, ip, lsr r6 │ │ │ │ + rsbeq r4, fp, r0, lsr #12 │ │ │ │ addseq sl, r6, r0, asr #6 │ │ │ │ ldr r0, [pc, #4] @ 340b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq lr, r8, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ 340bb0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 340b98 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r3, [r0, #716] @ 0x2cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r2, fp, ip, lsl #20 │ │ │ │ + rsbeq r2, fp, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 340c34 │ │ │ │ ldr r2, [pc, #104] @ 340c38 │ │ │ │ ldr r1, [pc, #104] @ 340c3c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #76] @ 340c40 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #60] @ 340c44 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq fp, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - ldrdeq r9, [r9], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r1, lr, ip, lsl fp │ │ │ │ + ldrsbeq fp, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + strdeq r9, [r9], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r1, lr, ip, lsr fp │ │ │ │ addseq r7, r4, r4, lsr #5 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #268] @ 340d6c │ │ │ │ @@ -243486,26 +243486,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #228] @ 340d7c │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r2, #254 @ 0xfe │ │ │ │ bhi 340d20 │ │ │ │ ldr r1, [pc, #184] @ 340d80 │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7584c0 │ │ │ │ + bl 7584e0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble 340d50 │ │ │ │ ldr r2, [pc, #156] @ 340d84 │ │ │ │ ldr r3, [pc, #136] @ 340d74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243526,47 +243526,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 340ce0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ 340d90 │ │ │ │ ldr r0, [pc, #56] @ 340d94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq fp, lr, ip, lsl pc │ │ │ │ + rsbseq fp, lr, ip, lsr pc │ │ │ │ @ instruction: 0x0096a1b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, fp, r0, lsl #9 │ │ │ │ - rsbeq r4, fp, r8, ror #8 │ │ │ │ + rsbeq r4, fp, r0, lsr #9 │ │ │ │ + rsbeq r4, fp, r8, lsl #9 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ addseq sl, r6, ip, lsr r1 │ │ │ │ - rsbeq r4, fp, r4, lsl r4 │ │ │ │ - strdeq r4, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq r4, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r4, fp, r0, lsl #8 │ │ │ │ + rsbeq r4, fp, r4, lsr r4 │ │ │ │ + rsbeq r4, fp, r8, lsl r4 │ │ │ │ + strdeq r4, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r4, fp, r0, lsr #8 │ │ │ │ │ │ │ │ 00340d98 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00340d9c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00340da0 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 340db0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq lr, r8, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 340e30 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243574,15 +243574,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 340e38 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -243591,17 +243591,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, lr, r0, lsr #28 │ │ │ │ - rsbeq r4, fp, r4, lsr #7 │ │ │ │ - rsbeq r4, fp, r0, asr #7 │ │ │ │ + rsbseq fp, lr, r0, asr #28 │ │ │ │ + rsbeq r4, fp, r4, asr #7 │ │ │ │ + rsbeq r4, fp, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 340f20 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -243609,39 +243609,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 340f24 │ │ │ │ ldr r1, [pc, #188] @ 340f28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #168] @ 340f2c │ │ │ │ ldr r1, [pc, #168] @ 340f30 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #136] @ 340f34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [pc, #120] @ 340f38 │ │ │ │ ldr r1, [pc, #120] @ 340f3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r1, [pc, #92] @ 340f40 │ │ │ │ ldr r2, [pc, #92] @ 340f44 │ │ │ │ ldr r3, [pc, #92] @ 340f48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -243651,19 +243651,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, lr, r4, lsr #27 │ │ │ │ - rsbeq r9, r9, r0, asr r6 │ │ │ │ - @ instruction: 0x006e1890 │ │ │ │ - rsbeq r4, fp, r0, lsr #6 │ │ │ │ - rsbeq r4, fp, ip, lsr #6 │ │ │ │ + rsbseq fp, lr, r4, asr #27 │ │ │ │ + rsbeq r9, r9, r0, ror r6 │ │ │ │ + strheq r1, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r4, fp, r0, asr #6 │ │ │ │ + rsbeq r4, fp, ip, asr #6 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrdeq lr, [r8], r0 │ │ │ │ @ instruction: 0x00946ffc │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -243675,110 +243675,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 340fb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, lr, ip, lsl #25 │ │ │ │ - rsbeq r4, fp, r0, lsl r2 │ │ │ │ - rsbeq r4, fp, ip, lsr #4 │ │ │ │ + rsbseq fp, lr, ip, lsr #25 │ │ │ │ + rsbeq r4, fp, r0, lsr r2 │ │ │ │ + rsbeq r4, fp, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 34101c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 341020 │ │ │ │ ldr r1, [pc, #72] @ 341024 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, lr, ip, lsl ip │ │ │ │ - rsbeq r4, fp, r0, lsr #3 │ │ │ │ - strheq r4, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq fp, lr, ip, lsr ip │ │ │ │ + rsbeq r4, fp, r0, asr #3 │ │ │ │ + ldrdeq r4, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 341078 │ │ │ │ ldr r2, [pc, #56] @ 34107c │ │ │ │ ldr r1, [pc, #56] @ 341080 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3411d8 │ │ │ │ - ldrheq fp, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r4, fp, r4, lsr r1 │ │ │ │ - rsbeq r4, fp, r0, asr r1 │ │ │ │ + ldrsbeq fp, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r4, fp, r4, asr r1 │ │ │ │ + rsbeq r4, fp, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3410f4 │ │ │ │ ldr r2, [pc, #88] @ 3410f8 │ │ │ │ ldr r1, [pc, #88] @ 3410fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, lr, r4, asr fp │ │ │ │ - ldrdeq r4, [fp], #-8 @ │ │ │ │ - strdeq r4, [fp], #-4 @ │ │ │ │ + rsbseq fp, lr, r4, ror fp │ │ │ │ + strdeq r4, [fp], #-8 @ │ │ │ │ + rsbeq r4, fp, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ strb r3, [r0] │ │ │ │ @@ -243819,15 +243819,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 3411d4 │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -243912,15 +243912,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r3, [pc, #964] @ 3416f4 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -244153,24 +244153,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 341654 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ addseq r9, r6, ip, lsl #24 │ │ │ │ - rsbeq r3, fp, r0, asr #31 │ │ │ │ + rsbeq r3, fp, r0, ror #31 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbseq fp, lr, r8, lsl #12 │ │ │ │ + rsbseq fp, lr, r8, lsr #12 │ │ │ │ addseq r9, r6, r4, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, fp, r4, asr #9 │ │ │ │ + rsbeq r3, fp, r4, ror #9 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 341760 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 341710 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -244631,23 +244631,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 341e74 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq r1, [fp], #-16 @ │ │ │ │ + ldrdeq r1, [fp], #-16 @ │ │ │ │ @ instruction: 0x0088d6b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -244716,15 +244716,15 @@ │ │ │ │ bic r0, r0, #65280 @ 0xff00 │ │ │ │ eor r1, r3, r9, ror #8 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #28] │ │ │ │ eor r0, r0, fp, ror #8 │ │ │ │ add r2, sp, #24 │ │ │ │ - bl 71a6f0 │ │ │ │ + bl 71a710 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ ldr ip, [sp, #20] │ │ │ │ cmp ip, r3 │ │ │ │ cmpeq r7, r2 │ │ │ │ bne 342044 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ @@ -244760,15 +244760,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str sl, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a768 │ │ │ │ + bl 71a788 │ │ │ │ b 342000 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r6, r8, ror #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ addseq r8, r6, ip, lsl lr │ │ │ │ @@ -244805,15 +244805,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mul r2, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a768 │ │ │ │ + bl 71a788 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -244890,33 +244890,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 342288 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r3, fp, ip, lsl #1 │ │ │ │ + rsbeq r3, fp, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - rsbeq r3, fp, r8, ror r0 │ │ │ │ + @ instruction: 0x006b3098 │ │ │ │ + rsbeq r3, fp, ip, lsl r0 │ │ │ │ + rsbseq sl, lr, r4, lsl ip │ │ │ │ strdeq r2, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsheq sl, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - ldrdeq r2, [fp], #-252 @ 0xffffff04 @ │ │ │ │ ldr r0, [pc, #4] @ 342298 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq sp, r8, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 34232c │ │ │ │ mov r5, r1 │ │ │ │ @@ -244925,15 +244925,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #84] @ 342338 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -244946,17 +244946,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, lr, ip, ror fp │ │ │ │ - strheq r2, [fp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r2, fp, r0, lsr #31 │ │ │ │ + @ instruction: 0x007eab9c │ │ │ │ + ldrdeq r2, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r2, fp, r0, asr #31 │ │ │ │ addeq sp, r8, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3423c4 │ │ │ │ ldr r2, [pc, #112] @ 3423c8 │ │ │ │ @@ -244964,15 +244964,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #80] @ 3423d0 │ │ │ │ ldr lr, [pc, #80] @ 3423d4 │ │ │ │ ldr ip, [pc, #80] @ 3423d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ @@ -244983,69 +244983,69 @@ │ │ │ │ ldr r1, [pc, #48] @ 3423dc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f728 │ │ │ │ - rsbseq sl, lr, r4, ror #21 │ │ │ │ - rsbeq r8, r9, r0, asr r1 │ │ │ │ - @ instruction: 0x006e0394 │ │ │ │ + b 74f748 │ │ │ │ + rsbseq sl, lr, r4, lsl #22 │ │ │ │ + rsbeq r8, r9, r0, ror r1 │ │ │ │ + strheq r0, [lr], #-52 @ 0xffffffcc @ │ │ │ │ ldrdeq sp, [r8], r8 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rsbeq r2, fp, r8, lsl #30 │ │ │ │ + rsbeq r2, fp, r8, lsr #30 │ │ │ │ addseq r5, r4, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 342438 │ │ │ │ ldr r2, [pc, #64] @ 34243c │ │ │ │ ldr r1, [pc, #64] @ 342440 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, lr, ip, lsr sl │ │ │ │ - rsbeq r2, fp, r4, ror lr │ │ │ │ - rsbeq r2, fp, r8, ror #28 │ │ │ │ + rsbseq sl, lr, ip, asr sl │ │ │ │ + @ instruction: 0x006b2e94 │ │ │ │ + rsbeq r2, fp, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 342490 │ │ │ │ ldr r2, [pc, #52] @ 342494 │ │ │ │ ldr r1, [pc, #52] @ 342498 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r0, #756] @ 0x2f4 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 342128 │ │ │ │ - ldrsbeq sl, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r2, fp, r0, lsl lr │ │ │ │ - rsbeq r2, fp, r4, lsl #28 │ │ │ │ + ldrsheq sl, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r2, fp, r0, lsr lr │ │ │ │ + rsbeq r2, fp, r4, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -253550,23 +253550,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 34a9c0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70d94c │ │ │ │ + bl 70d96c │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70db2c │ │ │ │ + b 70db4c │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 34a998 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 34a994 │ │ │ │ @@ -253576,15 +253576,15 @@ │ │ │ │ b 34a998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 7065b0 │ │ │ │ + bl 7065d0 │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 34aa2c │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -253592,21 +253592,21 @@ │ │ │ │ beq 34aa60 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 34aac4 │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70d94c │ │ │ │ + bl 70d96c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 70d94c │ │ │ │ + bl 70d96c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70a950 │ │ │ │ + b 70a970 │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 34aa2c │ │ │ │ tst r1, #2 │ │ │ │ bne 34aa2c │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -253623,40 +253623,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 34a954 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 34a954 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70a950 │ │ │ │ + b 70a970 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 34aa38 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 70d6ec │ │ │ │ + bl 70d70c │ │ │ │ b 34aa38 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 34aaa0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d6e0 │ │ │ │ + bl 70d700 │ │ │ │ b 34aaa0 │ │ │ │ ldr r3, [pc, #100] @ 34ab98 │ │ │ │ ldr r2, [pc, #100] @ 34ab9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -253669,25 +253669,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 34aba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x009602f0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq sl, sl, r4, asr r7 │ │ │ │ + rsbeq sl, sl, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -253701,15 +253701,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 34ac08 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70c1e8 │ │ │ │ + bl 70c208 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 34ac74 │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -253720,23 +253720,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 34abe8 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70c1e8 │ │ │ │ + bl 70c208 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70c1e8 │ │ │ │ + bl 70c208 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 34ac08 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -253771,15 +253771,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 34accc │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70c1e8 │ │ │ │ + bl 70c208 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -253818,26 +253818,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 34ad78 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70c1e8 │ │ │ │ + bl 70c208 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 34adfc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r4, r8, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 34aef0 │ │ │ │ ldr r2, [pc, #216] @ 34aef4 │ │ │ │ @@ -253845,25 +253845,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #184] @ 34aefc │ │ │ │ ldr r1, [pc, #184] @ 34af00 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #152] @ 34af04 │ │ │ │ ldr r2, [pc, #152] @ 34af08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 34af0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 34af10 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -253880,34 +253880,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, lr, r8, lsr r3 │ │ │ │ - @ instruction: 0x0068f690 │ │ │ │ - ldrdeq r7, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq pc, r9, ip, asr r9 @ │ │ │ │ - rsbeq r8, r9, r4, lsr fp │ │ │ │ - rsbeq sl, sl, r8, lsl #9 │ │ │ │ + rsbseq r2, lr, r8, asr r3 │ │ │ │ + strheq pc, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq r7, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq pc, r9, ip, ror r9 @ │ │ │ │ + rsbeq r8, r9, r4, asr fp │ │ │ │ + rsbeq sl, sl, r8, lsr #9 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - rsbeq sl, sl, ip, lsl #9 │ │ │ │ + rsbeq sl, sl, ip, lsr #9 │ │ │ │ addeq r4, r8, r8, asr #14 │ │ │ │ @ instruction: 0x0093d2bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -253987,22 +253987,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 34b44c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 34af90 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34af7c │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -254101,15 +254101,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 34b444 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34af70 │ │ │ │ ldr r0, [pc, #548] @ 34b45c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 34af70 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -254173,15 +254173,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 34b444 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34af70 │ │ │ │ ldr r0, [pc, #264] @ 34b460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 34af70 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 34b398 │ │ │ │ bhi 34b208 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 34b398 │ │ │ │ bhi 34b418 │ │ │ │ @@ -254201,55 +254201,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34af7c │ │ │ │ ldr r0, [pc, #164] @ 34b464 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 34af90 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34af7c │ │ │ │ ldr r3, [pc, #88] @ 34b444 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34af70 │ │ │ │ ldr r0, [pc, #104] @ 34b468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 34af70 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 34af7c │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 34b388 │ │ │ │ b 34b21c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r5, r8, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r5, r0, asr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r5, ip, lsl #29 │ │ │ │ - rsbseq r1, lr, r8, asr lr │ │ │ │ + rsbseq r1, lr, r8, ror lr │ │ │ │ andeq r2, r0, ip, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq sl, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq sl, sl, r8, lsl r3 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - rsbseq r1, lr, r2, lsr sp │ │ │ │ - ldrheq r1, [lr], #-203 @ 0xffffff35 @ │ │ │ │ - rsbeq sl, sl, ip, ror #1 │ │ │ │ - rsbeq r9, sl, ip, ror #31 │ │ │ │ - strdeq r9, [sl], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r9, sl, r4, ror #30 │ │ │ │ + rsbseq r1, lr, r2, asr sp │ │ │ │ + ldrsbeq r1, [lr], #-203 @ 0xffffff35 @ │ │ │ │ + rsbeq sl, sl, ip, lsl #2 │ │ │ │ + rsbeq sl, sl, ip │ │ │ │ + rsbeq sl, sl, r8, lsl r0 │ │ │ │ + rsbeq r9, sl, r4, lsl #31 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -255155,20 +255155,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 34c2c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r0, lr, r4, ror #29 │ │ │ │ - rsbeq r9, sl, r8, ror #2 │ │ │ │ - rsbeq r9, sl, ip, ror r1 │ │ │ │ - rsbseq r0, lr, r0, asr #29 │ │ │ │ - rsbeq r9, sl, r4, asr #2 │ │ │ │ - rsbeq r9, sl, r0, ror r1 │ │ │ │ + rsbseq r0, lr, r4, lsl #30 │ │ │ │ + rsbeq r9, sl, r8, lsl #3 │ │ │ │ + @ instruction: 0x006a919c │ │ │ │ + rsbseq r0, lr, r0, ror #29 │ │ │ │ + rsbeq r9, sl, r4, ror #2 │ │ │ │ + @ instruction: 0x006a9190 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -258904,18 +258904,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 34fdb4 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 70d94c │ │ │ │ + bl 70d96c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 70d94c │ │ │ │ + bl 70d96c │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 34fddc │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -258940,15 +258940,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 34fd38 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 70d6ec │ │ │ │ + bl 70d70c │ │ │ │ b 34fd38 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -261427,15 +261427,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 352540 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3524b4 │ │ │ │ ldr r0, [pc, #148] @ 352544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -261447,33 +261447,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 352540 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3524b4 │ │ │ │ ldr r0, [pc, #72] @ 352548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3524b4 │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r8, r5, ip, lsl sl │ │ │ │ - rsbseq sl, sp, r5, lsl #22 │ │ │ │ + rsbseq sl, sp, r5, lsr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r2, sl, r0, lsl #31 │ │ │ │ - rsbeq r2, sl, r0, lsr pc │ │ │ │ + rsbeq r2, sl, r0, lsr #31 │ │ │ │ + rsbeq r2, sl, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 3526bc │ │ │ │ mov r8, r3 │ │ │ │ @@ -284064,47 +284064,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3686dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 368450 │ │ │ │ ldr r0, [pc, #80] @ 3686e0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 368450 │ │ │ │ ldr r0, [pc, #60] @ 3686e4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 368434 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r4, r0, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, ip, ip, lsr #22 │ │ │ │ + rsbseq r4, ip, ip, asr #22 │ │ │ │ addseq r2, r4, r8, lsr #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r4, ip, asr #19 │ │ │ │ andeq r3, r0, r8, lsl lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r8, r0, lsl #28 │ │ │ │ - rsbeq ip, r8, r8, lsr #28 │ │ │ │ - strheq ip, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq ip, r8, r0, lsr #28 │ │ │ │ + rsbeq ip, r8, r8, asr #28 │ │ │ │ + ldrdeq ip, [r8], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -284219,22 +284219,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3688e8 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 368880 │ │ │ │ ldr r0, [pc, #28] @ 3688ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 368880 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 3683c8 │ │ │ │ b 368884 │ │ │ │ addseq r2, r4, r8, asr r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq ip, r8, r8, lsl ip │ │ │ │ + rsbeq ip, r8, r8, lsr ip │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 368b30 │ │ │ │ mov lr, ip │ │ │ │ @@ -285126,22 +285126,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 36977c │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 70c1e8 │ │ │ │ + bl 70c208 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70c1e8 │ │ │ │ + bl 70c208 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -285186,15 +285186,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 3696f8 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70c1e8 │ │ │ │ + bl 70c208 │ │ │ │ b 36971c │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 369844 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -285425,15 +285425,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 36a7cc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3699c8 │ │ │ │ ldr r0, [pc, #3112] @ 36a7d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3699c8 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 3699ec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 36a7d4 │ │ │ │ @@ -285494,15 +285494,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -285528,15 +285528,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 36a7cc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3699c8 │ │ │ │ ldr r0, [pc, #2720] @ 36a7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3699c8 │ │ │ │ mov r7, #3 │ │ │ │ b 369b00 │ │ │ │ tst r8, #8 │ │ │ │ bne 369fbc │ │ │ │ ldr r3, [pc, #2692] @ 36a7e8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -285594,41 +285594,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 369ee4 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -285684,15 +285684,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 36a7cc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3699c8 │ │ │ │ ldr r0, [pc, #2120] @ 36a7fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3699c8 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 36a3d4 │ │ │ │ ldr r3, [pc, #2100] @ 36a800 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -285863,15 +285863,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -285884,15 +285884,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 36a820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 369ae4 │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 36a5b8 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -285955,15 +285955,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 36a7cc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3699c8 │ │ │ │ ldr r0, [pc, #1088] @ 36a830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3699c8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 36a834 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -286100,22 +286100,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 369ae4 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 369ef8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -286137,15 +286137,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 369f20 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2b37d0 │ │ │ │ @@ -286203,45 +286203,45 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r4, r4, ror r4 │ │ │ │ addseq r1, r4, r0, lsr #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r9, r3, ip, lsl r1 │ │ │ │ addeq r5, r6, r4, ror sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq fp, r8, r0, asr fp │ │ │ │ + rsbeq fp, r8, r0, ror fp │ │ │ │ addseq r1, r4, r8, asr r2 │ │ │ │ adceq r9, r3, r0, lsl r0 │ │ │ │ addeq r5, r6, r4, ror r9 │ │ │ │ addseq r1, r4, r0, lsr r1 │ │ │ │ - rsbeq fp, r8, r4, ror #17 │ │ │ │ + rsbeq fp, r8, r4, lsl #18 │ │ │ │ adceq r8, r3, r8, lsl #30 │ │ │ │ addeq r5, r6, r0, ror #16 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ addseq r0, r4, ip, lsr #29 │ │ │ │ - rsbeq fp, r8, r0, lsr #13 │ │ │ │ + rsbeq fp, r8, r0, asr #13 │ │ │ │ adceq r8, r3, r0, lsr #25 │ │ │ │ strdeq r5, [r6], r0 │ │ │ │ ldrdeq r8, [r3], r0 @ │ │ │ │ addeq r5, r6, r4, lsr r5 │ │ │ │ @ instruction: 0x00940cf8 │ │ │ │ addeq r5, r6, r4, lsr #8 │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r8, r4, lsr r2 │ │ │ │ + rsbeq fp, r8, r4, asr r2 │ │ │ │ adceq r8, r3, r0, lsr #18 │ │ │ │ addeq r5, r6, r4, lsl #5 │ │ │ │ addeq r5, r6, r0, ror #4 │ │ │ │ - @ instruction: 0x0068b298 │ │ │ │ + strheq fp, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ addeq r5, r6, r0, ror #3 │ │ │ │ addeq r5, r6, r8, lsl r1 │ │ │ │ - rsbeq sl, r8, r8, ror pc │ │ │ │ - rsbseq r2, ip, r0, asr #19 │ │ │ │ - rsbeq sl, r8, r0, asr #24 │ │ │ │ - rsbeq sl, r8, r4, lsr #30 │ │ │ │ + @ instruction: 0x0068af98 │ │ │ │ + rsbseq r2, ip, r0, ror #19 │ │ │ │ + rsbeq sl, r8, r0, ror #24 │ │ │ │ + rsbeq sl, r8, r4, asr #30 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 36ac84 │ │ │ │ ldr r3, [pc, #1052] @ 36ac88 │ │ │ │ @@ -286322,15 +286322,15 @@ │ │ │ │ bne 36abe4 │ │ │ │ ldr r0, [pc, #780] @ 36aca8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r3, [pc, #756] @ 36acac │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 36acb0 │ │ │ │ @@ -286428,22 +286428,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 36acc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 36a8ac │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 36abe8 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 36abe8 │ │ │ │ @@ -286489,15 +286489,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 36a9c8 │ │ │ │ ldr r0, [pc, #144] @ 36acd4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 36a8ac │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 36abb0 │ │ │ │ b 36a9c8 │ │ │ │ ldr r3, [pc, #64] @ 36acac │ │ │ │ @@ -286508,31 +286508,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 36a9c8 │ │ │ │ @ instruction: 0x009405bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r0, r4, ip, r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r2, ip, r9, lsr #13 │ │ │ │ + rsbseq r2, ip, r9, asr #13 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r0, r4, ip, lsr #9 │ │ │ │ - strdeq sl, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sl, r8, ip, lsl lr │ │ │ │ andeq r2, r0, r4, lsr r7 │ │ │ │ addseq r0, r4, r4, asr r4 │ │ │ │ @ instruction: 0x009403f4 │ │ │ │ @ instruction: 0x009403b4 │ │ │ │ addseq r0, r4, r8, asr #6 │ │ │ │ andeq r3, r0, r0, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq sl, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq sl, [r8], #-188 @ 0xffffff44 @ │ │ │ │ addseq r0, r4, ip, asr r2 │ │ │ │ addseq r0, r4, r4, lsr #4 │ │ │ │ - rsbeq sl, r8, r4, lsr #22 │ │ │ │ + rsbeq sl, r8, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 36b44c │ │ │ │ ldr r3, [pc, #1884] @ 36b450 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -286593,22 +286593,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 36b470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 36ad30 │ │ │ │ ldr r3, [pc, #1620] @ 36b468 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 36ad50 │ │ │ │ ldr r2, [pc, #1612] @ 36b474 │ │ │ │ @@ -286622,15 +286622,15 @@ │ │ │ │ bne 36aec8 │ │ │ │ ldr r0, [pc, #1580] @ 36b478 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r2, [pc, #1556] @ 36b47c │ │ │ │ ldr r3, [pc, #1508] @ 36b450 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -287000,28 +287000,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 36ae8c │ │ │ │ b 36aec8 │ │ │ │ ldr r0, [pc, #180] @ 36b4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 36ad30 │ │ │ │ addseq r0, r4, r4, lsr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r4, r4, lsl r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r2, ip, ip, lsr r2 │ │ │ │ + rsbseq r2, ip, ip, asr r2 │ │ │ │ addseq r0, r4, ip, asr #1 │ │ │ │ andeq r3, r0, r8, lsl lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r8, ip, ror r6 │ │ │ │ + @ instruction: 0x0068a69c │ │ │ │ @ instruction: 0x0093fffc │ │ │ │ - rsbeq sl, r8, r0, lsl #19 │ │ │ │ + rsbeq sl, r8, r0, lsr #19 │ │ │ │ @ instruction: 0x0093ffbc │ │ │ │ addseq pc, r3, r0, lsl #31 │ │ │ │ addseq pc, r3, r0, asr pc @ │ │ │ │ addseq pc, r3, r0, lsr #30 │ │ │ │ @ instruction: 0x0093fef0 │ │ │ │ addseq pc, r3, r0, asr #29 │ │ │ │ umullseq pc, r3, r0, lr @ │ │ │ │ @@ -287045,15 +287045,15 @@ │ │ │ │ addseq pc, r3, r0, lsr fp @ │ │ │ │ addseq pc, r3, r0, lsl #22 │ │ │ │ @ instruction: 0x0093fad0 │ │ │ │ addseq pc, r3, r0, lsr #21 │ │ │ │ addseq pc, r3, r0, ror sl @ │ │ │ │ addseq pc, r3, r0, asr #20 │ │ │ │ addseq pc, r3, r0, lsl sl @ │ │ │ │ - rsbeq sl, r8, r8, ror r0 │ │ │ │ + @ instruction: 0x0068a098 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -287110,15 +287110,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 70c1e8 │ │ │ │ + b 70c208 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 36b5d8 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 34ad34 │ │ │ │ @@ -287188,15 +287188,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 36b7fc │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -287226,27 +287226,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70c1e8 │ │ │ │ + b 70c208 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 36b7ac │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34ad34 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34ac90 │ │ │ │ addseq pc, r3, r8, ror #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrdeq sl, [r8], #-4 @ │ │ │ │ + strdeq sl, [r8], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 36bdf4 │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -287469,15 +287469,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 36bb04 │ │ │ │ ldr r0, [pc, #676] @ 36be30 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 34a9ec │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 36b858 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -287590,28 +287590,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 36be50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 36b8b0 │ │ │ │ ldr r0, [pc, #172] @ 36be54 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 36b8b0 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 254134 │ │ │ │ @@ -287625,34 +287625,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 36b858 │ │ │ │ addseq pc, r3, r4, lsl #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0093f5d8 │ │ │ │ addseq pc, r3, r4, asr #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r1, ip, sl, lsr #14 │ │ │ │ - rsbseq r1, ip, r0, asr #14 │ │ │ │ + rsbseq r1, ip, sl, asr #14 │ │ │ │ + rsbseq r1, ip, r0, ror #14 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq pc, r3, r8, asr #9 │ │ │ │ - rsbseq r1, ip, r0, ror #13 │ │ │ │ + rsbseq r1, ip, r0, lsl #14 │ │ │ │ addseq pc, r3, r4, lsr r4 @ │ │ │ │ addseq pc, r3, r4, asr #6 │ │ │ │ - rsbseq r1, ip, sp, lsl #11 │ │ │ │ + rsbseq r1, ip, sp, lsr #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x0093f2bc │ │ │ │ - rsbeq r9, r8, r0, lsl sp │ │ │ │ + rsbeq r9, r8, r0, lsr sp │ │ │ │ addseq pc, r3, r8, asr #4 │ │ │ │ - ldrdeq r9, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r9, [r8], #-192 @ 0xffffff40 @ │ │ │ │ muleq r0, ip, r6 │ │ │ │ addseq pc, r3, r8, asr #3 │ │ │ │ addseq pc, r3, ip, lsr r1 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r8, r0, lsr #21 │ │ │ │ - rsbeq r9, r8, r4, asr #21 │ │ │ │ + rsbeq r9, r8, r0, asr #21 │ │ │ │ + rsbeq r9, r8, r4, ror #21 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 36be78 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -287735,153 +287735,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, fp │ │ │ │ - bl 70d248 │ │ │ │ + bl 70d268 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 36c294 │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ ldr r3, [pc, #656] @ 36c298 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 36c29c │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 706e9c │ │ │ │ + bl 706ebc │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70d94c │ │ │ │ + bl 70d96c │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70d6e0 │ │ │ │ + bl 70d700 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 36c2a0 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 706e9c │ │ │ │ + bl 706ebc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70d94c │ │ │ │ + bl 70d96c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70d6e0 │ │ │ │ + bl 70d700 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d6e0 │ │ │ │ + bl 70d700 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 70d0f0 │ │ │ │ + bl 70d110 │ │ │ │ ldr r3, [pc, #372] @ 36c2a4 │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, r8 │ │ │ │ - bl 70d248 │ │ │ │ + bl 70d268 │ │ │ │ ldr r3, [pc, #308] @ 36c2a8 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, fp │ │ │ │ - bl 70d248 │ │ │ │ + bl 70d268 │ │ │ │ ldr r3, [pc, #252] @ 36c2ac │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, sl │ │ │ │ - bl 70d248 │ │ │ │ + bl 70d268 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 36c264 │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -287917,22 +287917,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ ldrdeq r6, [r3], r0 @ │ │ │ │ addeq r3, r6, r0, ror #12 │ │ │ │ - rsbeq r9, r8, r8, ror r9 │ │ │ │ - rsbeq r9, r8, r8, lsl r9 │ │ │ │ - rsbeq r9, r8, ip, lsl r9 │ │ │ │ - rsbeq r9, r8, ip, asr #17 │ │ │ │ - rsbeq r9, r8, r4, ror r8 │ │ │ │ - rsbeq r9, r8, r0, lsr #16 │ │ │ │ - strdeq r9, [r8], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r9, r8, r8, asr #15 │ │ │ │ + @ instruction: 0x00689998 │ │ │ │ + rsbeq r9, r8, r8, lsr r9 │ │ │ │ + rsbeq r9, r8, ip, lsr r9 │ │ │ │ + rsbeq r9, r8, ip, ror #17 │ │ │ │ + @ instruction: 0x00689894 │ │ │ │ + rsbeq r9, r8, r0, asr #16 │ │ │ │ + rsbeq r9, r8, r0, lsl r8 │ │ │ │ + rsbeq r9, r8, r8, ror #15 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -287948,27 +287948,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #456] @ 36c4f0 │ │ │ │ ldr r1, [pc, #456] @ 36c4f4 │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -288008,41 +288008,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 36c4f8 │ │ │ │ ldr r1, [pc, #272] @ 36c4fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2b3970 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 36c500 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 41d2c4 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 36c37c │ │ │ │ @@ -288057,32 +288057,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 36c508 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r0, ip, r8, ror lr │ │ │ │ - rsbeq r9, r8, ip, ror #1 │ │ │ │ - rsbeq r6, r8, r0, lsr #22 │ │ │ │ - rsbeq lr, r7, r8, ror r4 │ │ │ │ - rsbeq r7, r7, ip, asr #12 │ │ │ │ - ldrdeq lr, [r6], #-0 @ │ │ │ │ - rsbeq r6, fp, r4, lsl r3 │ │ │ │ - rsbeq r9, r8, r4, lsl #11 │ │ │ │ - ldrdeq r9, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x007c0e98 │ │ │ │ + rsbeq r9, r8, ip, lsl #2 │ │ │ │ + rsbeq r6, r8, r0, asr #22 │ │ │ │ + @ instruction: 0x0067e498 │ │ │ │ + rsbeq r7, r7, ip, ror #12 │ │ │ │ + strdeq lr, [r6], #-0 @ │ │ │ │ + rsbeq r6, fp, r4, lsr r3 │ │ │ │ + rsbeq r9, r8, r4, lsr #11 │ │ │ │ + strdeq r9, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 36c558 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 36c538 │ │ │ │ @@ -288149,20 +288149,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 36c648 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r3, r6, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 36c730 │ │ │ │ ldr r2, [pc, #204] @ 36c734 │ │ │ │ @@ -288170,37 +288170,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #172] @ 36c73c │ │ │ │ ldr r1, [pc, #172] @ 36c740 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 36c744 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #136] @ 36c748 │ │ │ │ ldr r1, [pc, #136] @ 36c74c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #104] @ 36c750 │ │ │ │ ldr r1, [pc, #104] @ 36c754 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -288213,35 +288213,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r0, ip, r4, lsl #23 │ │ │ │ - rsbeq sp, r6, r0, asr #28 │ │ │ │ - rsbeq r6, fp, r4, lsl #1 │ │ │ │ - rsbeq lr, r7, r4, lsl r1 │ │ │ │ - rsbeq r7, r7, ip, ror #5 │ │ │ │ + rsbseq r0, ip, r4, lsr #23 │ │ │ │ + rsbeq sp, r6, r0, ror #28 │ │ │ │ + rsbeq r6, fp, r4, lsr #1 │ │ │ │ + rsbeq lr, r7, r4, lsr r1 │ │ │ │ + rsbeq r7, r7, ip, lsl #6 │ │ │ │ addseq lr, r3, r4, lsl #15 │ │ │ │ - rsbeq sp, r7, r8, ror r1 │ │ │ │ - rsbeq sp, r7, ip, asr r1 │ │ │ │ + @ instruction: 0x0067d198 │ │ │ │ + rsbeq sp, r7, ip, ror r1 │ │ │ │ addeq r3, r6, r4, lsl #16 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ muleq r0, r4, r7 │ │ │ │ ldr r3, [pc, #20] @ 36c778 │ │ │ │ ldr r2, [pc, #20] @ 36c77c │ │ │ │ ldr r1, [pc, #20] @ 36c780 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75cb54 │ │ │ │ + b 75cb74 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - strdeq r9, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r9, r8, r8, lsl r4 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 36c7f8 │ │ │ │ @@ -288340,49 +288340,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #120] @ 36c9b0 │ │ │ │ ldr r1, [pc, #120] @ 36c9b4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #88] @ 36c9b8 │ │ │ │ ldr r3, [pc, #88] @ 36c9bc │ │ │ │ ldr r1, [pc, #88] @ 36c9c0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r1, [pc, #48] @ 36c9c4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7514cc │ │ │ │ - ldrsbeq r0, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - @ instruction: 0x0066db9c │ │ │ │ - rsbeq r5, fp, r0, ror #27 │ │ │ │ - rsbeq sp, r7, r8, ror #28 │ │ │ │ - rsbeq r7, r7, r0, asr #32 │ │ │ │ + b 7514ec │ │ │ │ + ldrsheq r0, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + strheq sp, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r5, fp, r0, lsl #28 │ │ │ │ + rsbeq sp, r7, r8, lsl #29 │ │ │ │ + rsbeq r7, r7, r0, rrx │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ addseq fp, r1, r8, asr pc │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -288393,62 +288393,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #148] @ 36caa0 │ │ │ │ ldr r1, [pc, #148] @ 36caa4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #116] @ 36caa8 │ │ │ │ ldr r1, [pc, #116] @ 36caac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 36cab0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #72] @ 36cab4 │ │ │ │ ldr r2, [pc, #72] @ 36cab8 │ │ │ │ ldr r1, [pc, #72] @ 36cabc │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75cc20 │ │ │ │ - rsbseq r0, ip, r8, lsl #16 │ │ │ │ - rsbeq sp, r6, r8, asr #21 │ │ │ │ - rsbeq r5, fp, ip, lsl #26 │ │ │ │ - @ instruction: 0x0067dd94 │ │ │ │ - rsbeq r6, r7, ip, ror #30 │ │ │ │ + b 75cc40 │ │ │ │ + rsbseq r0, ip, r8, lsr #16 │ │ │ │ + rsbeq sp, r6, r8, ror #21 │ │ │ │ + rsbeq r5, fp, ip, lsr #26 │ │ │ │ + strheq sp, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r6, r7, ip, lsl #31 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ umullseq fp, r1, r0, lr │ │ │ │ - rsbeq r9, r8, r4, lsr r1 │ │ │ │ + rsbeq r9, r8, r4, asr r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r9, r8, ip, ror #1 │ │ │ │ + rsbeq r9, r8, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 36cb48 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -288456,135 +288456,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 36cb50 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #76] @ 36cb54 │ │ │ │ ldr r1, [pc, #76] @ 36cb58 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r0, ip, r8, lsl r7 │ │ │ │ - strheq sp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r6, r7, r8, lsl #29 │ │ │ │ - rsbeq r9, r8, r8, lsl #1 │ │ │ │ - @ instruction: 0x0068909c │ │ │ │ + rsbseq r0, ip, r8, lsr r7 │ │ │ │ + ldrdeq sp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r6, r7, r8, lsr #29 │ │ │ │ + rsbeq r9, r8, r8, lsr #1 │ │ │ │ + strheq r9, [r8], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 36cbdc │ │ │ │ ldr r2, [pc, #104] @ 36cbe0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 36cbe4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #72] @ 36cbe8 │ │ │ │ ldr r1, [pc, #72] @ 36cbec │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r0, ip, ip, ror r6 │ │ │ │ - rsbeq sp, r7, ip, lsl ip │ │ │ │ - strdeq r6, [r7], #-212 @ 0xffffff2c @ │ │ │ │ - strdeq r8, [r8], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r9, r8, r4 │ │ │ │ + @ instruction: 0x007c069c │ │ │ │ + rsbeq sp, r7, ip, lsr ip │ │ │ │ + rsbeq r6, r7, r4, lsl lr │ │ │ │ + rsbeq r9, r8, r0, lsl r0 │ │ │ │ + rsbeq r9, r8, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 36cc5c │ │ │ │ ldr r2, [pc, #84] @ 36cc60 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 36cc64 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #52] @ 36cc68 │ │ │ │ ldr r1, [pc, #52] @ 36cc6c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 372800 │ │ │ │ - rsbseq r0, ip, r8, ror #11 │ │ │ │ - rsbeq sp, r7, r8, lsl #23 │ │ │ │ - rsbeq r6, r7, r0, ror #26 │ │ │ │ - rsbeq r8, r8, ip, asr pc │ │ │ │ - rsbeq r8, r8, r0, ror pc │ │ │ │ + rsbseq r0, ip, r8, lsl #12 │ │ │ │ + rsbeq sp, r7, r8, lsr #23 │ │ │ │ + rsbeq r6, r7, r0, lsl #27 │ │ │ │ + rsbeq r8, r8, ip, ror pc │ │ │ │ + @ instruction: 0x00688f90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 36cd40 │ │ │ │ ldr r2, [pc, #184] @ 36cd44 │ │ │ │ ldr r1, [pc, #184] @ 36cd48 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2b3d1c │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d6ec │ │ │ │ + bl 70d70c │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d6ec │ │ │ │ + bl 70d70c │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 36cd14 │ │ │ │ tst r3, #8 │ │ │ │ bne 36cd2c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -288592,26 +288592,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d6ec │ │ │ │ + bl 70d70c │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 36ccf4 │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70d6ec │ │ │ │ - rsbseq r0, ip, r4, ror #10 │ │ │ │ - strdeq r8, [r8], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r8, r8, r8, lsl #30 │ │ │ │ + b 70d70c │ │ │ │ + rsbseq r0, ip, r4, lsl #11 │ │ │ │ + rsbeq r8, r8, r8, lsl pc │ │ │ │ + rsbeq r8, r8, r8, lsr #30 │ │ │ │ │ │ │ │ 0036cd4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 36cedc │ │ │ │ @@ -288629,38 +288629,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr r3, [pc, #284] @ 36cee4 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ cmp fp, #0 │ │ │ │ bne 36ce3c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36ce8c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -288677,20 +288677,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ce1c │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -288705,19 +288705,19 @@ │ │ │ │ bl 341e14 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70d6d0 │ │ │ │ + b 70d6f0 │ │ │ │ addeq r3, r6, r0, lsl #3 │ │ │ │ - rsbeq r8, r8, r4, asr #28 │ │ │ │ - rsbeq r8, r8, r4, lsl #28 │ │ │ │ - rsbeq r8, r8, r0, lsr #27 │ │ │ │ + rsbeq r8, r8, r4, ror #28 │ │ │ │ + rsbeq r8, r8, r4, lsr #28 │ │ │ │ + rsbeq r8, r8, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 36d06c │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 36d070 │ │ │ │ @@ -288726,15 +288726,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 36d078 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -288753,15 +288753,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 36d080 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2b3970 │ │ │ │ ldr r3, [pc, #204] @ 36d084 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -288775,15 +288775,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 36d088 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -288806,22 +288806,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 41d2c4 │ │ │ │ - rsbseq r0, ip, r4, ror #5 │ │ │ │ - rsbeq r8, r8, ip, ror ip │ │ │ │ - @ instruction: 0x00688c90 │ │ │ │ + rsbseq r0, ip, r4, lsl #6 │ │ │ │ + @ instruction: 0x00688c9c │ │ │ │ + strheq r8, [r8], #-192 @ 0xffffff40 @ │ │ │ │ addseq sp, r3, r8, ror #29 │ │ │ │ - rsbeq sp, r6, r0, lsr r5 │ │ │ │ - rsbeq r5, fp, r4, ror r7 │ │ │ │ + rsbeq sp, r6, r0, asr r5 │ │ │ │ + @ instruction: 0x006b5794 │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ - rsbeq r8, r8, ip, lsl ip │ │ │ │ + rsbeq r8, r8, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 36d248 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 36d24c │ │ │ │ @@ -288830,15 +288830,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 36d254 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -288870,15 +288870,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 36d258 │ │ │ │ ldr r1, [pc, #256] @ 36d25c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2b3970 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -288900,15 +288900,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -288925,22 +288925,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d2c4 │ │ │ │ - rsbseq r0, ip, r4, asr #2 │ │ │ │ - ldrdeq r8, [r8], #-172 @ 0xffffff54 @ │ │ │ │ - strdeq r8, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r0, ip, r4, ror #2 │ │ │ │ + strdeq r8, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r8, r8, r0, lsl fp │ │ │ │ addseq sp, r3, r8, asr #26 │ │ │ │ - rsbeq sp, r6, r0, ror #6 │ │ │ │ - rsbeq r5, fp, r4, lsr #11 │ │ │ │ + rsbeq sp, r6, r0, lsl #7 │ │ │ │ + rsbeq r5, fp, r4, asr #11 │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ - rsbeq r8, r8, r4, lsr sl │ │ │ │ + rsbeq r8, r8, r4, asr sl │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 36d2c4 │ │ │ │ cmp r1, #10 │ │ │ │ beq 36d2a4 │ │ │ │ cmp r1, #9 │ │ │ │ bhi 36d2d4 │ │ │ │ @@ -289013,15 +289013,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 36d3ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r2, r6, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 36d6cc │ │ │ │ ldr r2, [pc, #772] @ 36d6d0 │ │ │ │ @@ -289101,28 +289101,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 70c734 │ │ │ │ + bl 70c754 │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70c818 │ │ │ │ + bl 70c838 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 36d584 │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -289176,15 +289176,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2b0fa4 │ │ │ │ @@ -289236,25 +289236,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #176] @ 36d7e0 │ │ │ │ ldr r1, [pc, #176] @ 36d7e4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #144] @ 36d7e8 │ │ │ │ ldr r1, [pc, #144] @ 36d7ec │ │ │ │ ldr r3, [pc, #144] @ 36d7f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -289268,35 +289268,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, fp, ip, lsr fp @ │ │ │ │ - rsbeq ip, r6, r4, lsr #27 │ │ │ │ - rsbeq r4, fp, r8, ror #31 │ │ │ │ - rsbeq sp, r7, r0, ror r0 │ │ │ │ - rsbeq r6, r7, r8, asr #4 │ │ │ │ + rsbseq pc, fp, ip, asr fp @ │ │ │ │ + rsbeq ip, r6, r4, asr #27 │ │ │ │ + rsbeq r5, fp, r8 │ │ │ │ + @ instruction: 0x0067d090 │ │ │ │ + rsbeq r6, r7, r8, ror #4 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ addeq r2, r6, ip, ror #17 │ │ │ │ - rsbeq r8, r8, r0, lsr #9 │ │ │ │ + rsbeq r8, r8, r0, asr #9 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ addseq fp, r1, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 36d890 │ │ │ │ @@ -289306,41 +289306,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #84] @ 36d89c │ │ │ │ ldr r2, [pc, #84] @ 36d8a0 │ │ │ │ ldr r1, [pc, #84] @ 36d8a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75cb54 │ │ │ │ + bl 75cb74 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, fp, ip, lsr #20 │ │ │ │ - rsbeq ip, r7, r8, ror pc │ │ │ │ - rsbeq r6, r7, r0, asr r1 │ │ │ │ + rsbseq pc, fp, ip, asr #20 │ │ │ │ + @ instruction: 0x0067cf98 │ │ │ │ + rsbeq r6, r7, r0, ror r1 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - rsbeq r8, r8, r4, lsl r3 │ │ │ │ + rsbeq r8, r8, r4, lsr r3 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 36d91c │ │ │ │ @@ -289381,15 +289381,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr fp, [pc, #832] @ 36dcb4 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 36dc20 │ │ │ │ @@ -289421,15 +289421,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2b3970 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 36dcc8 │ │ │ │ ldr r2, [pc, #672] @ 36dccc │ │ │ │ @@ -289438,67 +289438,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70f234 │ │ │ │ + bl 70f254 │ │ │ │ ldr r3, [pc, #632] @ 36dcd0 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #580] @ 36dcd4 │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #536] @ 36dcd8 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 36dcdc │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -289517,44 +289517,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 36dce8 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757b7c │ │ │ │ - bl 750ff0 │ │ │ │ + bl 757b9c │ │ │ │ + bl 751010 │ │ │ │ ldr r2, [pc, #340] @ 36dcec │ │ │ │ ldr r1, [pc, #340] @ 36dcf0 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ bl 41acfc │ │ │ │ cmp r0, #0 │ │ │ │ bne 36dc30 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70c108 │ │ │ │ + b 70c128 │ │ │ │ ldr ip, [pc, #268] @ 36dcf4 │ │ │ │ ldr r2, [pc, #268] @ 36dcf8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -289587,41 +289587,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 341e14 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ b 36db60 │ │ │ │ - rsbseq pc, fp, ip, lsl #18 │ │ │ │ - rsbeq r8, r8, r4, ror #5 │ │ │ │ - rsbeq r5, r8, r8, lsr #13 │ │ │ │ + rsbseq pc, fp, ip, lsr #18 │ │ │ │ + rsbeq r8, r8, r4, lsl #6 │ │ │ │ + rsbeq r5, r8, r8, asr #13 │ │ │ │ @ instruction: 0x0093d4b4 │ │ │ │ - rsbseq pc, fp, r0, ror #16 │ │ │ │ - rsbeq r4, fp, r4, lsl #26 │ │ │ │ - rsbeq ip, r6, r0, asr #21 │ │ │ │ + rsbseq pc, fp, r0, lsl #17 │ │ │ │ + rsbeq r4, fp, r4, lsr #26 │ │ │ │ + rsbeq ip, r6, r0, ror #21 │ │ │ │ addeq r2, r6, ip, asr r6 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r8, r8, r0, ror r2 │ │ │ │ + @ instruction: 0x00688290 │ │ │ │ + @ instruction: 0x00688194 │ │ │ │ rsbeq r8, r8, r4, ror r1 │ │ │ │ - rsbeq r8, r8, r4, asr r1 │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ - ldrdeq r8, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq pc, fp, r0, ror #13 │ │ │ │ - rsbeq ip, r6, r4, asr #18 │ │ │ │ - rsbeq r4, fp, r8, lsl #23 │ │ │ │ - rsbeq r5, r7, r0, asr #27 │ │ │ │ - rsbeq sl, r9, r4, asr #32 │ │ │ │ - @ instruction: 0x00688090 │ │ │ │ + strdeq r8, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq pc, fp, r0, lsl #14 │ │ │ │ + rsbeq ip, r6, r4, ror #18 │ │ │ │ + rsbeq r4, fp, r8, lsr #23 │ │ │ │ + rsbeq r5, r7, r0, ror #27 │ │ │ │ + rsbeq sl, r9, r4, rrx │ │ │ │ + strheq r8, [r8], #-0 @ │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - rsbeq r8, r8, r8, lsr #32 │ │ │ │ + rsbeq r8, r8, r8, asr #32 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r7, r8, r4, ror #31 │ │ │ │ - rsbeq r8, r8, r0, ror r0 │ │ │ │ + rsbeq r8, r8, r4 │ │ │ │ + @ instruction: 0x00688090 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 36dd74 │ │ │ │ mov r4, r1 │ │ │ │ @@ -289630,75 +289630,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, fp, r8, lsl r5 @ │ │ │ │ - strdeq r7, [r8], #-232 @ 0xffffff18 @ │ │ │ │ - strheq r5, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq pc, fp, r8, lsr r5 @ │ │ │ │ + rsbeq r7, r8, r8, lsl pc │ │ │ │ + ldrdeq r5, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 36dddc │ │ │ │ ldr r2, [pc, #68] @ 36dde0 │ │ │ │ ldr r1, [pc, #68] @ 36dde4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, fp, ip, lsr #9 │ │ │ │ - rsbeq r7, r8, ip, lsl #29 │ │ │ │ - rsbeq r5, r8, r0, asr r2 │ │ │ │ + rsbseq pc, fp, ip, asr #9 │ │ │ │ + rsbeq r7, r8, ip, lsr #29 │ │ │ │ + rsbeq r5, r8, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 36de34 │ │ │ │ ldr r2, [pc, #52] @ 36de38 │ │ │ │ ldr r1, [pc, #52] @ 36de3c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2b3d1c │ │ │ │ - rsbseq pc, fp, r4, asr #8 │ │ │ │ - rsbeq r7, r8, r4, lsr #28 │ │ │ │ - rsbeq r5, r8, r8, ror #3 │ │ │ │ + rsbseq pc, fp, r4, ror #8 │ │ │ │ + rsbeq r7, r8, r4, asr #28 │ │ │ │ + rsbeq r5, r8, r8, lsl #4 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #404] @ 36dff0 │ │ │ │ ldr r2, [pc, #404] @ 36dff4 │ │ │ │ @@ -289757,15 +289757,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 36dfc0 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ ldr r2, [pc, #168] @ 36dffc │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 36dff4 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -289789,27 +289789,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ b 36df4c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ blcc fea207f0 <__bss_end__@@Base+0xfdc57ba0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq ip, r3, r8, asr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, fp, r8, ror #9 │ │ │ │ + rsbseq pc, fp, r8, lsl #10 │ │ │ │ addseq ip, r3, r4, asr #29 │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -290378,22 +290378,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 36ea4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 36e84c │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -290454,28 +290454,28 @@ │ │ │ │ b 36e838 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 36e838 │ │ │ │ ldr r0, [pc, #60] @ 36ea50 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 36e84c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r3, ip, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r3, r0, asr #12 │ │ │ │ - ldrheq lr, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsbeq lr, [fp], #-168 @ 0xffffff58 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0093c5d0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r8, r0, lsl #8 │ │ │ │ - rsbeq r7, r8, r4, lsr #6 │ │ │ │ + rsbeq r7, r8, r0, lsr #8 │ │ │ │ + rsbeq r7, r8, r4, asr #6 │ │ │ │ │ │ │ │ 0036ea54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 36ebdc │ │ │ │ @@ -290552,41 +290552,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 36ec00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 36eaf0 │ │ │ │ ldr r0, [pc, #60] @ 36ec04 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 36eaf0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093c3b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq ip, r3, ip, r3 │ │ │ │ - rsbseq lr, fp, r8, lsr #17 │ │ │ │ + rsbseq lr, fp, r8, asr #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, r3, ip, lsr #6 │ │ │ │ andeq r4, r0, r8, ror r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r8, ip, lsr #3 │ │ │ │ - rsbeq r7, r8, r8, asr #3 │ │ │ │ + rsbeq r7, r8, ip, asr #3 │ │ │ │ + rsbeq r7, r8, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -290614,17 +290614,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 36ec58 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 36ecb8 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70d6ec │ │ │ │ + bl 70d70c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576f4 │ │ │ │ + bl 757714 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 36ec38 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -290649,30 +290649,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 36ee00 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 7071c4 │ │ │ │ + bl 7071e4 │ │ │ │ ldr r2, [pc, #248] @ 36ee24 │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 706e9c │ │ │ │ + bl 706ebc │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 70d6e0 │ │ │ │ + bl 70d700 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -290714,18 +290714,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 36ee30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - strheq r7, [r8], #-8 @ │ │ │ │ - rsbseq lr, fp, ip, asr r5 │ │ │ │ - rsbeq r6, r8, r4, lsr #31 │ │ │ │ - strheq r6, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq r7, [r8], #-8 @ │ │ │ │ + rsbseq lr, fp, ip, ror r5 │ │ │ │ + rsbeq r6, r8, r4, asr #31 │ │ │ │ + ldrdeq r6, [r8], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -290736,22 +290736,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 36eed0 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 36eed0 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -291079,15 +291079,15 @@ │ │ │ │ bgt 36f238 │ │ │ │ b 36f36c │ │ │ │ mov r0, #0 │ │ │ │ b 36f370 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r3, r8, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, fp, r4, asr r1 │ │ │ │ + rsbseq lr, fp, r4, ror r1 │ │ │ │ adceq r3, r3, r8, lsr #22 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq fp, r3, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -291123,15 +291123,15 @@ │ │ │ │ bls 36f55c │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 36f4b0 │ │ │ │ ldr r2, [pc, #244] @ 36f59c │ │ │ │ cmp r3, r2 │ │ │ │ @@ -291435,44 +291435,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36f9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36f788 │ │ │ │ ldr r0, [pc, #68] @ 36f9d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36f788 │ │ │ │ addseq fp, r3, r8, lsr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r3, r0, lsl #14 │ │ │ │ @ instruction: 0x0093b6f0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq sp, fp, r3, ror #22 │ │ │ │ + rsbseq sp, fp, r3, lsl #23 │ │ │ │ addseq fp, r3, r4, asr r6 │ │ │ │ @ instruction: 0x0093b5f8 │ │ │ │ addseq fp, r3, r4, asr #10 │ │ │ │ andeq r3, r0, ip, ror #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r8, ip, ror r4 │ │ │ │ - @ instruction: 0x00686498 │ │ │ │ + @ instruction: 0x0068649c │ │ │ │ + strheq r6, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 36fa28 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -291541,15 +291541,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 255178 │ │ │ │ - bl 7161b0 │ │ │ │ + bl 7161d0 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 36fc60 │ │ │ │ cmp r2, #2 │ │ │ │ beq 36fccc │ │ │ │ @@ -291693,15 +291693,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 36fdc4 │ │ │ │ cmp sl, #0 │ │ │ │ beq 36fc20 │ │ │ │ ldr r3, [pc, #828] @ 3700c8 │ │ │ │ @@ -291871,32 +291871,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 36ffe4 │ │ │ │ cmp r5, r0 │ │ │ │ blt 36fc20 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2b25dc │ │ │ │ b 36fc20 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d7dbc │ │ │ │ + bl 9d7ddc │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b2534 │ │ │ │ b 36fea8 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 36fddc │ │ │ │ @@ -291905,19 +291905,19 @@ │ │ │ │ bne 36fddc │ │ │ │ cmp sl, #0 │ │ │ │ beq 36fe2c │ │ │ │ b 36fe20 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r3, r4, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r8, r0, asr #6 │ │ │ │ + rsbeq r6, r8, r0, ror #6 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x0093b1fc │ │ │ │ - rsbeq r6, r8, r0, asr #3 │ │ │ │ - rsbeq r6, r8, r0, asr #1 │ │ │ │ + rsbeq r6, r8, r0, ror #3 │ │ │ │ + rsbeq r6, r8, r0, ror #1 │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 003700d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -292154,22 +292154,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 370574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 370140 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3701d0 │ │ │ │ bne 37016c │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -292192,35 +292192,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36f5a0 │ │ │ │ ldr r0, [pc, #88] @ 37057c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 370140 │ │ │ │ addseq sl, r3, r0, lsr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r3, ip, lsl sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrheq sp, [fp], #-17 @ 0xffffffef @ │ │ │ │ + ldrsbeq sp, [fp], #-17 @ 0xffffffef @ │ │ │ │ @ instruction: 0x0093acb0 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq sl, r3, r4, lsl ip │ │ │ │ - rsbseq sp, fp, r0, lsl r1 │ │ │ │ + rsbseq sp, fp, r0, lsr r1 │ │ │ │ umullseq sl, r3, r4, fp │ │ │ │ - rsbseq sp, fp, r4, asr #32 │ │ │ │ + rsbseq sp, fp, r4, rrx │ │ │ │ addseq sl, r3, r0, lsr #22 │ │ │ │ - rsbseq sp, fp, ip, lsr r0 │ │ │ │ + rsbseq sp, fp, ip, asr r0 │ │ │ │ andeq r1, r0, r4, lsr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r5, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r5, [r8], #-156 @ 0xffffff64 @ │ │ │ │ addseq sl, r3, r4, lsr r9 │ │ │ │ - @ instruction: 0x00685994 │ │ │ │ + strheq r5, [r8], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 370664 │ │ │ │ mov r5, r2 │ │ │ │ @@ -292461,15 +292461,15 @@ │ │ │ │ bgt 3707d8 │ │ │ │ b 3708f4 │ │ │ │ mov r0, #0 │ │ │ │ b 3708f8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq sl, r3, r8, r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq ip, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsbeq ip, [fp], #-180 @ 0xffffff4c @ │ │ │ │ umlaleq r2, r3, r0, r5 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -292588,15 +292588,15 @@ │ │ │ │ bgt 3709dc │ │ │ │ b 370af0 │ │ │ │ mov r0, #0 │ │ │ │ b 370af4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq sl, r3, r4, r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq ip, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsbeq ip, [fp], #-144 @ 0xffffff70 @ │ │ │ │ adceq r2, r3, r4, lsl #7 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -292725,15 +292725,15 @@ │ │ │ │ bgt 370bd8 │ │ │ │ b 370d14 │ │ │ │ mov r0, #0 │ │ │ │ b 370d18 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq sl, r3, r8, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq ip, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsbeq ip, [fp], #-116 @ 0xffffff8c @ │ │ │ │ umlaleq r2, r3, r0, r1 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, r4, lsl #2 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 370ee8 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -292832,15 +292832,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2b40bc │ │ │ │ mov r5, r0 │ │ │ │ - bl 7161b0 │ │ │ │ + bl 7161d0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 25390c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 25390c │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -292927,15 +292927,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 371680 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2b40bc │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -292999,15 +292999,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 371038 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 371038 │ │ │ │ @@ -293086,15 +293086,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 371ed0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -293227,31 +293227,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 370fa4 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 3713cc │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #2412] @ 371ed0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 371680 │ │ │ │ mov sl, #1 │ │ │ │ b 371094 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #2360] @ 371ed0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2b40bc │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -293736,23 +293736,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 70c818 │ │ │ │ + bl 70c838 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70c818 │ │ │ │ + bl 70c838 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 371da0 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -293827,34 +293827,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70c734 │ │ │ │ + bl 70c754 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 371b9c │ │ │ │ addseq r9, r3, r0, lsr #30 │ │ │ │ addseq r9, r3, ip, lsr #29 │ │ │ │ addseq r9, r3, r4, ror #27 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x009397d0 │ │ │ │ - ldrsheq fp, [fp], #-190 @ 0xffffff42 @ │ │ │ │ - rsbseq fp, fp, r8, lsr #21 │ │ │ │ + rsbseq fp, fp, lr, lsl ip │ │ │ │ + rsbseq fp, fp, r8, asr #21 │ │ │ │ strdeq lr, [r5], r4 │ │ │ │ ldrdeq lr, [r5], r8 │ │ │ │ umullseq r8, r3, r0, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - ldrsheq fp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - @ instruction: 0x007bb19c │ │ │ │ - rsbseq fp, fp, ip, asr #2 │ │ │ │ - @ instruction: 0x00683b94 │ │ │ │ - rsbeq r3, r8, r0, asr #25 │ │ │ │ + rsbseq fp, fp, ip, lsl r3 │ │ │ │ + ldrheq fp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq fp, fp, ip, ror #2 │ │ │ │ + strheq r3, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r3, r8, r0, ror #25 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 25345c │ │ │ │ mov r7, #1 │ │ │ │ @@ -293866,15 +293866,15 @@ │ │ │ │ b 371b9c │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70c818 │ │ │ │ + bl 70c838 │ │ │ │ mov r1, r0 │ │ │ │ b 371d7c │ │ │ │ cmp r8, #0 │ │ │ │ blt 371f84 │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -294183,15 +294183,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, fp, r4, ror pc │ │ │ │ + @ instruction: 0x007baf94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 37225c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -294308,15 +294308,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70c1e8 │ │ │ │ + bl 70c208 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -294376,29 +294376,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70c1e8 │ │ │ │ + bl 70c208 │ │ │ │ b 372628 │ │ │ │ ldr lr, [pc, #40] @ 37276c │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 3725ac │ │ │ │ - ldrsheq sl, [fp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq sl, fp, r0, ror sp │ │ │ │ - rsbseq sl, fp, r8, lsl #25 │ │ │ │ - rsbseq sl, fp, r4, lsr #24 │ │ │ │ + rsbseq sl, fp, r0, lsl lr │ │ │ │ + @ instruction: 0x007bad90 │ │ │ │ + rsbseq sl, fp, r8, lsr #25 │ │ │ │ + rsbseq sl, fp, r4, asr #24 │ │ │ │ b 372468 │ │ │ │ │ │ │ │ 00372774 : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -294426,21 +294426,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 003727e0 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70c108 │ │ │ │ + b 70c128 │ │ │ │ │ │ │ │ 003727f0 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70c108 │ │ │ │ + b 70c128 │ │ │ │ │ │ │ │ 00372800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -294658,41 +294658,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 372b84 │ │ │ │ ldr r0, [pc, #504] @ 372d6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 718068 │ │ │ │ + bl 718088 │ │ │ │ cmp r0, #0 │ │ │ │ bne 372d24 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 372d70 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 706810 │ │ │ │ + bl 706830 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 372ca8 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 372cf0 │ │ │ │ mov r0, r8 │ │ │ │ bl 56f260 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9cb5f8 │ │ │ │ + bl 9cb618 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ ldr r3, [pc, #396] @ 372d74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 372d78 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -294706,23 +294706,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 372cd4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 372cb8 │ │ │ │ - bl 700620 │ │ │ │ + bl 700640 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 70c108 │ │ │ │ + bl 70c128 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 372d88 │ │ │ │ ldr r3, [pc, #248] @ 372d60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -294736,15 +294736,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 372b38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ mov r0, #0 │ │ │ │ b 372c5c │ │ │ │ ldr r2, [pc, #204] @ 372d8c │ │ │ │ ldr r3, [pc, #204] @ 372d90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -294763,79 +294763,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r0 │ │ │ │ b 372bc8 │ │ │ │ ldr r3, [pc, #124] @ 372da8 │ │ │ │ ldr ip, [pc, #124] @ 372dac │ │ │ │ ldr r1, [pc, #124] @ 372db0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 372db4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 372cb0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r3, r4, ror r3 │ │ │ │ addseq r8, r3, r4, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009383f0 │ │ │ │ ldrdeq r0, [r3], r0 @ │ │ │ │ - rsbeq r3, r8, r4, lsl #7 │ │ │ │ - rsbeq r3, r8, r4, asr r3 │ │ │ │ + rsbeq r3, r8, r4, lsr #7 │ │ │ │ + rsbeq r3, r8, r4, ror r3 │ │ │ │ addeq sp, r5, ip, asr #10 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ andeq r1, r0, ip, lsl #9 │ │ │ │ addseq r8, r3, r0, asr #3 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - rsbseq sl, fp, ip, ror #12 │ │ │ │ - rsbeq r7, r6, r8, lsr #15 │ │ │ │ - strdeq pc, [sl], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq sl, fp, r4, lsr r6 │ │ │ │ - ldrdeq r3, [r8], #-16 @ │ │ │ │ - rsbeq r3, r8, r8, ror r0 │ │ │ │ + rsbseq sl, fp, ip, lsl #13 │ │ │ │ + rsbeq r7, r6, r8, asr #15 │ │ │ │ + rsbeq pc, sl, ip, lsl sl @ │ │ │ │ + rsbseq sl, fp, r4, asr r6 │ │ │ │ + strdeq r3, [r8], #-16 @ │ │ │ │ + @ instruction: 0x00683098 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 00372db8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75159c │ │ │ │ + bl 7515bc │ │ │ │ ldr r3, [pc, #192] @ 372ea8 │ │ │ │ ldr r2, [pc, #192] @ 372eac │ │ │ │ ldr r1, [pc, #192] @ 372eb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #164] @ 372eb4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 372e98 │ │ │ │ ldr r3, [pc, #148] @ 372eb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 372ebc │ │ │ │ @@ -294850,36 +294850,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, r4 │ │ │ │ - bl 70d248 │ │ │ │ + bl 70d268 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 372ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 372e28 │ │ │ │ - rsbseq sl, fp, ip, ror r5 │ │ │ │ - rsbeq r7, r6, ip, lsr #13 │ │ │ │ - strdeq r7, [r6], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq r1, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + @ instruction: 0x007ba59c │ │ │ │ + rsbeq r7, r6, ip, asr #13 │ │ │ │ + rsbeq r7, r6, r8, lsl ip │ │ │ │ + strdeq r1, [r8], #-140 @ 0xffffff74 @ │ │ │ │ addeq sp, r5, r0, lsl r3 │ │ │ │ strdeq sp, [r5], ip │ │ │ │ - rsbeq r3, r8, r8, ror #1 │ │ │ │ + rsbeq r3, r8, r8, lsl #2 │ │ │ │ umulleq sp, r5, r4, r2 │ │ │ │ │ │ │ │ 00372ec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -294911,45 +294911,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d6e0 │ │ │ │ + bl 70d700 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d0f0 │ │ │ │ + bl 70d110 │ │ │ │ cmp r9, #0 │ │ │ │ bne 373018 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 372fd4 │ │ │ │ ldr r0, [pc, #236] @ 37306c │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 701b6c │ │ │ │ + bl 701b8c │ │ │ │ ldr r2, [pc, #208] @ 373070 │ │ │ │ ldr r3, [pc, #192] @ 373064 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37305c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 373074 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 701c6c │ │ │ │ + b 701c8c │ │ │ │ ldr r2, [pc, #156] @ 373078 │ │ │ │ ldr r3, [pc, #132] @ 373064 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -294968,31 +294968,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 701b6c │ │ │ │ + bl 701b8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 701c00 │ │ │ │ + bl 701c20 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 701c6c │ │ │ │ + bl 701c8c │ │ │ │ b 372f6c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r3, r8, lsr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - rsbeq r2, r8, r0, asr #31 │ │ │ │ + rsbeq r2, r8, r0, ror #31 │ │ │ │ addseq r7, r3, r4, lsl #29 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ addseq r7, r3, r8, asr #28 │ │ │ │ - strdeq r3, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r3, sp, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 373154 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -295045,15 +295045,15 @@ │ │ │ │ adceq r0, r3, r8, ror #5 │ │ │ │ addseq r7, r3, ip, ror #26 │ │ │ │ adceq r0, r3, r8, lsr #5 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, asr r9 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ adceq r0, r3, r4, asr #4 │ │ │ │ - b 9a1698 │ │ │ │ + b 9a16b8 │ │ │ │ │ │ │ │ 00373174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -295181,17 +295181,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 373378 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ strheq r0, [r3], r4 @ │ │ │ │ - rsbseq sl, fp, r4, asr r1 │ │ │ │ - rsbeq r2, r8, r0, asr #24 │ │ │ │ - rsbeq r2, r8, r8, asr ip │ │ │ │ + rsbseq sl, fp, r4, ror r1 │ │ │ │ + rsbeq r2, r8, r0, ror #24 │ │ │ │ + rsbeq r2, r8, r8, ror ip │ │ │ │ │ │ │ │ 0037337c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 373438 │ │ │ │ @@ -295234,17 +295234,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ adceq pc, r2, ip, ror #31 │ │ │ │ - rsbseq sl, fp, ip, lsl #1 │ │ │ │ - rsbeq r2, r8, r8, ror fp │ │ │ │ - rsbeq r2, r8, ip, lsr #23 │ │ │ │ + rsbseq sl, fp, ip, lsr #1 │ │ │ │ + @ instruction: 0x00682b98 │ │ │ │ + rsbeq r2, r8, ip, asr #23 │ │ │ │ │ │ │ │ 00373448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3734c4 │ │ │ │ @@ -295299,15 +295299,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 3735fc │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757b4c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 373600 │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -295352,18 +295352,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2faa08 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2faa08 │ │ │ │ - strdeq pc, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - strheq r2, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r2, r8, r4, ror sl │ │ │ │ - rsbeq r2, r8, ip, lsr sl │ │ │ │ + rsbeq pc, r7, r4, lsl sl @ │ │ │ │ + ldrdeq r2, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x00682a94 │ │ │ │ + rsbeq r2, r8, ip, asr sl │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -295437,15 +295437,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 373754 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ ldrdeq ip, [r5], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -295532,15 +295532,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36f6e4 │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3739bc │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36e018 │ │ │ │ @@ -295579,15 +295579,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3738fc │ │ │ │ ldr r0, [pc, #120] @ 3739f8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 37381c │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 37381c │ │ │ │ mov fp, #16 │ │ │ │ @@ -295598,24 +295598,24 @@ │ │ │ │ b 37381c │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 36e018 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 36f6e4 │ │ │ │ b 3738dc │ │ │ │ addseq r7, r3, r4, lsr #13 │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r2, r8, ip, lsl #13 │ │ │ │ + rsbeq r2, r8, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 373b64 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -295787,35 +295787,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #188] @ 373d90 │ │ │ │ ldr r1, [pc, #188] @ 373d94 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #156] @ 373d98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r1, [pc, #140] @ 373d9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 373da0 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -295834,58 +295834,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, fp, r4, asr #28 │ │ │ │ - rsbeq r6, r6, r0, lsl #16 │ │ │ │ - rsbeq lr, sl, r4, asr #20 │ │ │ │ - rsbeq r6, r7, r8, asr #21 │ │ │ │ - @ instruction: 0x0066fc9c │ │ │ │ + rsbseq r9, fp, r4, ror #28 │ │ │ │ + rsbeq r6, r6, r0, lsr #16 │ │ │ │ + rsbeq lr, sl, r4, ror #20 │ │ │ │ + rsbeq r6, r7, r8, ror #21 │ │ │ │ + strheq pc, [r6], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ addseq r5, r1, r0, lsl #17 │ │ │ │ - ldrdeq r2, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + strdeq r2, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 373dc4 │ │ │ │ ldr r1, [pc, #12] @ 373dc8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75d3b8 │ │ │ │ - rsbeq r2, r8, r8, ror r2 │ │ │ │ + b 75d3d8 │ │ │ │ @ instruction: 0x00682298 │ │ │ │ + strheq r2, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 373e28 │ │ │ │ ldr r2, [pc, #68] @ 373e2c │ │ │ │ ldr r1, [pc, #68] @ 373e30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b3d1c │ │ │ │ - rsbseq r9, fp, ip, lsl #26 │ │ │ │ - rsbeq r2, r8, ip, ror #4 │ │ │ │ - rsbeq r2, r8, r0, lsl #5 │ │ │ │ + rsbseq r9, fp, ip, lsr #26 │ │ │ │ + rsbeq r2, r8, ip, lsl #5 │ │ │ │ + rsbeq r2, r8, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 374284 │ │ │ │ ldr lr, [pc, #1080] @ 374288 │ │ │ │ ldr ip, [pc, #1080] @ 37428c │ │ │ │ @@ -295901,15 +295901,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r8, [pc, #1020] @ 374298 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 37424c │ │ │ │ @@ -295924,15 +295924,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 3742a4 │ │ │ │ beq 374274 │ │ │ │ ldr r0, [pc, #956] @ 3742a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 3742ac │ │ │ │ ldr r1, [pc, #932] @ 3742a4 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -295992,15 +295992,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2b3970 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -296019,87 +296019,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #608] @ 3742d4 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37a418 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 37c174 │ │ │ │ ldr r0, [pc, #580] @ 3742d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r2, [pc, #572] @ 3742dc │ │ │ │ ldr r1, [pc, #572] @ 3742e0 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 37a4d4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #508] @ 3742e4 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 3742e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #472] @ 3742ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 750f30 │ │ │ │ + bl 750f50 │ │ │ │ ldr r2, [pc, #444] @ 3742f0 │ │ │ │ ldr r3, [pc, #444] @ 3742f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r2, [pc, #408] @ 3742f8 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 706e9c │ │ │ │ + bl 706ebc │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d2c4 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -296117,36 +296117,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ b 373f60 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 373f44 │ │ │ │ ldr r0, [pc, #244] @ 374300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 373f44 │ │ │ │ ldr r3, [pc, #224] @ 374304 │ │ │ │ ldr ip, [pc, #224] @ 374308 │ │ │ │ ldr r1, [pc, #224] @ 37430c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 373f60 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 3742a4 │ │ │ │ ldr r3, [pc, #76] @ 3742ac │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -296154,68 +296154,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 373f10 │ │ │ │ ldr r2, [pc, #52] @ 3742ac │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 373f18 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, fp, r4, lsr #25 │ │ │ │ + rsbseq r9, fp, r4, asr #25 │ │ │ │ addseq r6, r3, ip, asr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r2, r8, ip, ror #3 │ │ │ │ - rsbeq r2, r8, r0, lsl #4 │ │ │ │ + rsbeq r2, r8, ip, lsl #4 │ │ │ │ + rsbeq r2, r8, r0, lsr #4 │ │ │ │ addseq r6, r3, ip, lsl #31 │ │ │ │ - rsbeq r2, r8, r8, asr #3 │ │ │ │ - strheq r2, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r2, r8, r8, ror #3 │ │ │ │ + ldrdeq r2, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - rsbeq r2, r8, ip, lsr #3 │ │ │ │ + rsbeq r2, r8, ip, asr #3 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ @ instruction: 0x00936ebc │ │ │ │ - rsbseq r9, fp, r4, lsl fp │ │ │ │ - ldrdeq r6, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq lr, sl, r4, lsl r7 │ │ │ │ + rsbseq r9, fp, r4, lsr fp │ │ │ │ + strdeq r6, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq lr, sl, r4, lsr r7 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - ldrheq r9, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r6, r6, r0, ror r4 │ │ │ │ - rsbeq lr, sl, r8, lsr #13 │ │ │ │ - ldrdeq r2, [r8], #-0 @ │ │ │ │ - rsbeq r1, r8, r0, lsl r1 │ │ │ │ - rsbeq r1, r8, r0, lsl #2 │ │ │ │ - rsbeq r1, r8, r0, lsl r1 │ │ │ │ - rsbeq lr, sl, r4, lsl #5 │ │ │ │ + ldrsbeq r9, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x00666490 │ │ │ │ + rsbeq lr, sl, r8, asr #13 │ │ │ │ + strdeq r2, [r8], #-0 @ │ │ │ │ + rsbeq r1, r8, r0, lsr r1 │ │ │ │ + rsbeq r1, r8, r0, lsr #2 │ │ │ │ + rsbeq r1, r8, r0, lsr r1 │ │ │ │ + rsbeq lr, sl, r4, lsr #5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ strdeq ip, [r5], r4 │ │ │ │ - rsbeq r2, r8, r8, lsl r0 │ │ │ │ - ldrdeq r1, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r2, r8, r8, lsr r0 │ │ │ │ + strdeq r1, [r8], #-252 @ 0xffffff04 @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r1, r8, r4, lsl pc │ │ │ │ - rsbseq r9, fp, r8, asr #17 │ │ │ │ - strheq r1, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x00681e98 │ │ │ │ + rsbeq r1, r8, r4, lsr pc │ │ │ │ + rsbseq r9, fp, r8, ror #17 │ │ │ │ + ldrdeq r1, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + strheq r1, [r8], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 3743b0 │ │ │ │ ldr r2, [pc, #136] @ 3743b4 │ │ │ │ ldr r1, [pc, #136] @ 3743b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -296229,30 +296229,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, fp, r8, asr #15 │ │ │ │ - rsbeq r1, r8, r0, lsr #26 │ │ │ │ + rsbseq r9, fp, r8, ror #15 │ │ │ │ rsbeq r1, r8, r0, asr #26 │ │ │ │ + rsbeq r1, r8, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #60] @ 37441c │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -296342,28 +296342,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 3750a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37461c │ │ │ │ ldr r3, [pc, #2800] @ 3750a8 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 374e20 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -296565,15 +296565,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 37509c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3744f4 │ │ │ │ ldr r0, [pc, #2028] @ 3750dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3744f4 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 374854 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -296784,15 +296784,15 @@ │ │ │ │ b 3744fc │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 3744fc │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 70720c │ │ │ │ + bl 70722c │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 3744fc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -297012,15 +297012,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 375100 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37461c │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -297053,46 +297053,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009369dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r3, ip, asr #19 │ │ │ │ - rsbseq r9, fp, ip, lsl r0 │ │ │ │ + rsbseq r9, fp, ip, lsr r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r0, r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r8, r8, ror #23 │ │ │ │ + rsbeq r1, r8, r8, lsl #24 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ addseq r6, r3, r0, lsl #16 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq r8, fp, sl, lsr #29 │ │ │ │ - rsbseq r8, fp, ip, lsr #29 │ │ │ │ + rsbseq r8, fp, sl, asr #29 │ │ │ │ + rsbseq r8, fp, ip, asr #29 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - rsbseq r8, fp, ip, asr #29 │ │ │ │ + rsbseq r8, fp, ip, ror #29 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq r1, r8, r8, ror r8 │ │ │ │ + @ instruction: 0x00681898 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - rsbseq r8, fp, r8, lsl sl │ │ │ │ + rsbseq r8, fp, r8, lsr sl │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - ldrsbeq r8, [fp], #-138 @ 0xffffff76 @ │ │ │ │ - rsbseq r8, fp, r8, lsl ip │ │ │ │ - ldrdeq r8, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r1, r8, r0, ror #3 │ │ │ │ - rsbseq r8, fp, r8, lsl #21 │ │ │ │ - @ instruction: 0x0067839c │ │ │ │ - strheq r8, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsheq r8, [fp], #-138 @ 0xffffff76 @ │ │ │ │ + rsbseq r8, fp, r8, lsr ip │ │ │ │ + strdeq r8, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r1, r8, r0, lsl #4 │ │ │ │ + rsbseq r8, fp, r8, lsr #21 │ │ │ │ + strheq r8, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq r8, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 3760f8 │ │ │ │ @@ -298029,27 +298029,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3761a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3751e8 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 37518c │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -298090,15 +298090,15 @@ │ │ │ │ beq 3753a0 │ │ │ │ b 3757f8 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 37518c │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldr r2, [pc, #228] @ 3761b4 │ │ │ │ ldr r3, [pc, #40] @ 3760fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -298111,22 +298111,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, r3, r4, asr #25 │ │ │ │ umullseq r5, r3, r0, ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - rsbseq r8, fp, lr, asr #10 │ │ │ │ + rsbseq r8, fp, lr, ror #10 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq r8, fp, r8, asr r5 │ │ │ │ - ldrsheq r8, [fp], #-90 @ 0xffffffa6 @ │ │ │ │ - @ instruction: 0x007b869e │ │ │ │ + rsbseq r8, fp, r8, ror r5 │ │ │ │ + rsbseq r8, fp, sl, lsl r6 │ │ │ │ + ldrheq r8, [fp], #-110 @ 0xffffff92 @ │ │ │ │ addseq r5, r3, ip, lsr #21 │ │ │ │ - rsbseq r8, fp, r4, asr r6 │ │ │ │ + rsbseq r8, fp, r4, ror r6 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ addseq r5, r3, ip, lsl #19 │ │ │ │ @ instruction: 0x009358f0 │ │ │ │ addseq r5, r3, r0, asr #13 │ │ │ │ addseq r5, r3, ip, asr #12 │ │ │ │ @ instruction: 0x009355f8 │ │ │ │ @@ -298147,33 +298147,33 @@ │ │ │ │ addseq r5, r3, r4, asr r1 │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ umullseq r5, r3, r0, r0 │ │ │ │ addseq r4, r3, r8, ror #30 │ │ │ │ andeq r2, r0, ip, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r8, r8, ror #3 │ │ │ │ + rsbeq r0, r8, r8, lsl #4 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ addseq r4, r3, r0, lsr #27 │ │ │ │ addseq r4, r3, r4, asr sp │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ addseq r4, r3, r0, lsr #19 │ │ │ │ - ldrdeq pc, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq pc, [r7], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ addseq r4, r3, r8, lsr #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r4, r3, ip, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, r7, r8, lsl #22 │ │ │ │ - rsbseq r7, fp, r4, lsl #7 │ │ │ │ - rsbseq r7, fp, r8, lsl #6 │ │ │ │ - rsbeq r6, r7, r0, asr #27 │ │ │ │ - rsbseq r7, fp, r0, ror #5 │ │ │ │ - strdeq r6, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r6, r7, r8, lsl #24 │ │ │ │ + rsbeq pc, r7, r8, lsr #22 │ │ │ │ + rsbseq r7, fp, r4, lsr #7 │ │ │ │ + rsbseq r7, fp, r8, lsr #6 │ │ │ │ + rsbeq r6, r7, r0, ror #27 │ │ │ │ + rsbseq r7, fp, r0, lsl #6 │ │ │ │ + rsbeq r6, r7, r4, lsl ip │ │ │ │ + rsbeq r6, r7, r8, lsr #24 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 3761b8 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -298382,15 +298382,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 3761c0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3751e8 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 3761c4 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 3700d0 │ │ │ │ @@ -298506,15 +298506,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3757f8 │ │ │ │ ldr r0, [pc, #-1380] @ 3761d8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 37518c │ │ │ │ ldr r3, [pc, #-1416] @ 3761dc │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -298654,15 +298654,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3771dc │ │ │ │ ldr r0, [pc, #2204] @ 377220 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r3, [pc, #2176] @ 377218 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 376a44 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 376e80 │ │ │ │ @@ -298702,15 +298702,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3771dc │ │ │ │ ldr r0, [pc, #2028] @ 37722c │ │ │ │ add r0, pc, r0 │ │ │ │ b 376984 │ │ │ │ ldr r0, [pc, #2020] @ 377230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3769a4 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -298743,15 +298743,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 377238 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r3, [pc, #1820] @ 377218 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 3769a4 │ │ │ │ cmp sl, #0 │ │ │ │ bne 376a9c │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -299118,15 +299118,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70c1e8 │ │ │ │ + bl 70c208 │ │ │ │ b 376c30 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 25321c │ │ │ │ mov r9, r0 │ │ │ │ @@ -299136,15 +299136,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70c1e8 │ │ │ │ + bl 70c208 │ │ │ │ b 376e58 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -299199,51 +299199,51 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 253354 │ │ │ │ addseq r4, r3, r0, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r4, r3, r4, r5 │ │ │ │ - ldrheq r7, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq r7, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r4, r3, r4, asr #9 │ │ │ │ - rsbeq pc, r7, r4, asr #18 │ │ │ │ + rsbeq pc, r7, r4, ror #18 │ │ │ │ addseq r4, r3, r0, ror r4 │ │ │ │ addseq r4, r3, r8, lsl #8 │ │ │ │ - rsbeq pc, r7, r4, ror r8 @ │ │ │ │ - rsbeq pc, r7, ip, lsr r8 @ │ │ │ │ + @ instruction: 0x0067f894 │ │ │ │ + rsbeq pc, r7, ip, asr r8 @ │ │ │ │ addseq r4, r3, ip, ror #6 │ │ │ │ - rsbeq pc, r7, ip, lsl r8 @ │ │ │ │ + rsbeq pc, r7, ip, lsr r8 @ │ │ │ │ umullseq r3, r3, ip, pc @ │ │ │ │ - strdeq pc, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq pc, r7, r8, lsl r4 @ │ │ │ │ addseq r3, r3, r4, lsr #30 │ │ │ │ - rsbeq pc, r7, r8, asr #7 │ │ │ │ - @ instruction: 0x007b6990 │ │ │ │ - rsbeq r6, r7, r4, asr #7 │ │ │ │ + rsbeq pc, r7, r8, ror #7 │ │ │ │ + ldrheq r6, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r6, r7, r4, ror #7 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 00377258 : │ │ │ │ ldr r0, [pc, #4] @ 377264 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - rsbseq r5, r0, r0, ror #3 │ │ │ │ + rsbseq r5, r0, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 37729c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r9, r5, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 37730c │ │ │ │ mov r4, r1 │ │ │ │ @@ -299251,30 +299251,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 377314 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r6, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r9, r7, r0, ror r8 │ │ │ │ - rsbeq r9, r7, r4, lsl #17 │ │ │ │ + ldrsheq r6, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x00679890 │ │ │ │ + rsbeq r9, r7, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 3290ec │ │ │ │ @@ -299313,32 +299313,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #60] @ 377418 │ │ │ │ ldr r1, [pc, #60] @ 37741c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r1, [pc, #40] @ 377420 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f728 │ │ │ │ - rsbseq r6, fp, r4, ror #15 │ │ │ │ - strdeq r3, [r6], #-8 @ │ │ │ │ - rsbeq fp, sl, r8, lsr r3 │ │ │ │ + b 74f748 │ │ │ │ + rsbseq r6, fp, r4, lsl #16 │ │ │ │ + rsbeq r3, r6, r8, lsl r1 │ │ │ │ + rsbeq fp, sl, r8, asr r3 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ addseq r2, r1, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -299350,71 +299350,71 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #392] @ 3775f8 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ ldr r9, [pc, #368] @ 3775fc │ │ │ │ mov sl, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #348] @ 377600 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str r5, [sp] │ │ │ │ ldr r5, [pc, #332] @ 377604 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #312] @ 377608 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr fp, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, r8 │ │ │ │ str fp, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75b6f8 │ │ │ │ + bl 75b718 │ │ │ │ mov r2, r8 │ │ │ │ add r3, r6, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 75b6f8 │ │ │ │ + bl 75b718 │ │ │ │ ldr r3, [pc, #248] @ 37760c │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 75baa0 │ │ │ │ + bl 75bac0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #220] @ 377610 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 75baa0 │ │ │ │ + bl 75bac0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ str r4, [r4, #1072] @ 0x430 │ │ │ │ str r7, [r4, #1084] @ 0x43c │ │ │ │ mov r0, r6 │ │ │ │ bl 3292b4 │ │ │ │ add r5, r4, #16384 @ 0x4000 │ │ │ │ @@ -299444,29 +299444,29 @@ │ │ │ │ cmp r1, r7 │ │ │ │ beq 3775e0 │ │ │ │ ldr r2, [pc, #68] @ 377614 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70ecac │ │ │ │ - bl 718598 │ │ │ │ + b 70eccc │ │ │ │ + bl 7185b8 │ │ │ │ mov r1, r0 │ │ │ │ b 3775c8 │ │ │ │ - rsbseq r6, fp, r8, asr r7 │ │ │ │ - ldrdeq lr, [r7], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq lr, r7, r8, ror #29 │ │ │ │ - ldrdeq lr, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r6, fp, r8, ror r7 │ │ │ │ + strdeq lr, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq lr, r7, r8, lsl #30 │ │ │ │ + strdeq lr, [r7], #-228 @ 0xffffff1c @ │ │ │ │ umullseq r3, r3, r8, r9 @ │ │ │ │ - strheq lr, [r7], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r5, r5, r4, ror #20 │ │ │ │ + ldrdeq lr, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r5, r5, r4, lsl #21 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ - rsbseq r5, r5, r8, asr #18 │ │ │ │ + rsbseq r5, r5, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #272] @ 377740 │ │ │ │ adds r3, r2, r3 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -299550,15 +299550,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 3777e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r4, #20 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bne 3777c8 │ │ │ │ add r0, r0, #17664 @ 0x4500 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ @@ -299571,33 +299571,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ 3777e4 │ │ │ │ mov r1, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 513f34 │ │ │ │ - rsbseq r6, fp, ip, lsr r4 │ │ │ │ - rsbeq lr, r7, r4, lsr #23 │ │ │ │ - rsbeq lr, r7, r4, ror #23 │ │ │ │ - strheq lr, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r6, fp, ip, asr r4 │ │ │ │ + rsbeq lr, r7, r4, asr #23 │ │ │ │ + rsbeq lr, r7, r4, lsl #24 │ │ │ │ + ldrdeq lr, [r7], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 377868 │ │ │ │ ldr r2, [pc, #104] @ 37786c │ │ │ │ ldr r1, [pc, #104] @ 377870 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #65536 @ 0x10000 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ str r3, [r0, #1160] @ 0x488 │ │ │ │ str r1, [r0, #1156] @ 0x484 │ │ │ │ strb r3, [r0, #1088] @ 0x440 │ │ │ │ str r3, [r2, #1312] @ 0x520 │ │ │ │ @@ -299607,17 +299607,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007b6394 │ │ │ │ - rsbeq lr, r7, ip, lsl #22 │ │ │ │ - rsbeq lr, r7, r0, lsr #22 │ │ │ │ + ldrheq r6, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, r7, ip, lsr #22 │ │ │ │ + rsbeq lr, r7, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 377910 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -299626,15 +299626,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 377918 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ ldr r1, [r2, #1308] @ 0x51c │ │ │ │ tst r1, #1 │ │ │ │ beq 3778dc │ │ │ │ ldr r2, [r2, #1312] @ 0x520 │ │ │ │ tst r2, #3 │ │ │ │ @@ -299649,17 +299649,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, fp, ip, lsl #6 │ │ │ │ - @ instruction: 0x0067ea98 │ │ │ │ - rsbeq lr, r7, r4, ror sl │ │ │ │ + rsbseq r6, fp, ip, lsr #6 │ │ │ │ + strheq lr, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x0067ea94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #264] @ 377a3c │ │ │ │ ldr r7, [pc, #264] @ 377a40 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -299668,47 +299668,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #224] @ 377a48 │ │ │ │ ldr r1, [pc, #224] @ 377a4c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #96 @ 0x60 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #184] @ 377a50 │ │ │ │ ldr r1, [pc, #184] @ 377a54 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #1024 @ 0x400 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b42c │ │ │ │ + bl 75b44c │ │ │ │ ldr r2, [pc, #152] @ 377a58 │ │ │ │ ldr r1, [pc, #152] @ 377a5c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #1040 @ 0x410 │ │ │ │ mov r3, #24 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75b42c │ │ │ │ + bl 75b44c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 33fdb0 │ │ │ │ add r1, r4, #17408 @ 0x4400 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ @@ -299718,29 +299718,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33feb0 │ │ │ │ - rsbseq r6, fp, r4, ror #4 │ │ │ │ - strdeq lr, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq lr, r7, ip, asr #19 │ │ │ │ - rsbeq r5, r7, r4, lsr #26 │ │ │ │ - rsbeq r5, r7, r4, lsr sp │ │ │ │ - rsbeq lr, r7, ip, lsr #19 │ │ │ │ + rsbseq r6, fp, r4, lsl #5 │ │ │ │ rsbeq lr, r7, r4, lsl sl │ │ │ │ - rsbeq lr, r7, r0, lsr #19 │ │ │ │ - strdeq lr, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq lr, r7, ip, ror #19 │ │ │ │ + rsbeq r5, r7, r4, asr #26 │ │ │ │ + rsbeq r5, r7, r4, asr sp │ │ │ │ + rsbeq lr, r7, ip, asr #19 │ │ │ │ + rsbeq lr, r7, r4, lsr sl │ │ │ │ + rsbeq lr, r7, r0, asr #19 │ │ │ │ + rsbeq lr, r7, r8, lsl sl │ │ │ │ addeq r8, r5, r4, lsl #19 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ and r1, r2, #28672 @ 0x7000 │ │ │ │ orr r1, r1, #8192 @ 0x2000 │ │ │ │ lsr ip, r0, #16 │ │ │ │ @@ -299748,15 +299748,15 @@ │ │ │ │ and ip, ip, #255 @ 0xff │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #908] @ 377e48 │ │ │ │ mov r5, r3 │ │ │ │ @@ -299779,27 +299779,27 @@ │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [r9], #24 │ │ │ │ - bl 9a1f50 │ │ │ │ + bl 9a1f70 │ │ │ │ ldr r7, [pc, #812] @ 377e50 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 377b4c │ │ │ │ ldr r3, [pc, #788] @ 377e54 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr sl, [sl, #940] @ 0x3ac │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov lr, #0 │ │ │ │ @@ -299809,15 +299809,15 @@ │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ strd sl, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #8] │ │ │ │ - bl 714c94 │ │ │ │ + bl 714cb4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub r3, r1, #56 @ 0x38 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov sl, r0 │ │ │ │ beq 377c98 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -299830,17 +299830,17 @@ │ │ │ │ strd r8, [sp, #24] │ │ │ │ mov r8, #56 @ 0x38 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7186f4 │ │ │ │ + bl 718714 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9a1f50 │ │ │ │ + bl 9a1f70 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 377e24 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -299861,69 +299861,69 @@ │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r5, [r9] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 377c10 │ │ │ │ strb r5, [r9, #4] │ │ │ │ ldr r3, [pc, #468] @ 377e5c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 993bdc │ │ │ │ + bl 993bfc │ │ │ │ b 377c10 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377d28 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377d28 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl 717de8 │ │ │ │ + bl 717e08 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 254134 │ │ │ │ - bl 9a1f50 │ │ │ │ + bl 9a1f70 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 377e24 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 377c18 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 377c18 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #324] @ 377e5c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 993bdc │ │ │ │ + bl 993bfc │ │ │ │ b 377c18 │ │ │ │ ldrb r3, [sl, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377bac │ │ │ │ mov r0, sl │ │ │ │ - bl 70963c │ │ │ │ + bl 70965c │ │ │ │ cmp r0, #0 │ │ │ │ beq 377cb0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ b 377bac │ │ │ │ ldr r3, [pc, #264] @ 377e60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -299959,27 +299959,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 377e70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 377d64 │ │ │ │ ldr r0, [pc, #96] @ 377e74 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 377d64 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ 377e78 │ │ │ │ ldr r1, [pc, #76] @ 377e7c │ │ │ │ ldr r0, [pc, #76] @ 377e80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -299993,19 +299993,19 @@ │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ addseq r3, r3, r0, lsl #4 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r8, asr #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq lr, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq lr, r7, r8, lsl r6 │ │ │ │ - rsbseq r5, fp, r8, ror #26 │ │ │ │ - rsbeq pc, r6, r4, lsl #18 │ │ │ │ - rsbeq pc, r6, r8, lsl r9 @ │ │ │ │ + rsbeq lr, r7, r4, lsl r6 │ │ │ │ + rsbeq lr, r7, r8, lsr r6 │ │ │ │ + rsbseq r5, fp, r8, lsl #27 │ │ │ │ + rsbeq pc, r6, r4, lsr #18 │ │ │ │ + rsbeq pc, r6, r8, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #508] @ 378098 │ │ │ │ mov r8, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -300015,30 +300015,30 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r3 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr lr, [r0, #20] │ │ │ │ add r4, lr, #16384 @ 0x4000 │ │ │ │ ldr r1, [r4, #1308] @ 0x51c │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ ands fp, r1, #1 │ │ │ │ beq 377ef0 │ │ │ │ ands fp, r2, #3 │ │ │ │ movne fp, #0 │ │ │ │ beq 377f28 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ ldr r0, [r4, #1232] @ 0x4d0 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -300068,15 +300068,15 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ mov r3, #0 │ │ │ │ - bl 718c90 │ │ │ │ + bl 718cb0 │ │ │ │ ldr r2, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r4, #1324] @ 0x52c │ │ │ │ strb r7, [r4, #1240] @ 0x4d8 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [r4, #1248] @ 0x4e0 │ │ │ │ str r2, [r4, #1316] @ 0x524 │ │ │ │ beq 378088 │ │ │ │ @@ -300107,15 +300107,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ sub r6, r6, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r8, fp │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718c90 │ │ │ │ + bl 718cb0 │ │ │ │ cmp r7, #0 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 377f48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 377318 │ │ │ │ mov r2, #20 │ │ │ │ add r1, sl, #332 @ 0x14c │ │ │ │ @@ -300131,17 +300131,17 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 378070 │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ orr r2, r2, #2 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 378070 │ │ │ │ - ldrsheq r5, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq lr, r7, ip, lsl #9 │ │ │ │ - rsbeq lr, r7, r8, ror #8 │ │ │ │ + rsbseq r5, fp, ip, lsl sp │ │ │ │ + rsbeq lr, r7, ip, lsr #9 │ │ │ │ + rsbeq lr, r7, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr lr, [pc, #1008] @ 3784ac │ │ │ │ adds r1, r2, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -300223,15 +300223,15 @@ │ │ │ │ ldr r0, [r3, #1080] @ 0x438 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ add r1, r4, r4, lsl #7 │ │ │ │ add r1, r4, r1, lsl #3 │ │ │ │ add r1, r4, r1, lsl #1 │ │ │ │ add r1, fp, r1, lsl #3 │ │ │ │ ldr r0, [r1, #1160] @ 0x488 │ │ │ │ cmp r4, #0 │ │ │ │ bic r2, r0, #2 │ │ │ │ @@ -300299,15 +300299,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ - bl 718b68 │ │ │ │ + bl 718b88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ movhi r3, #0 │ │ │ │ andls r3, r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -300334,15 +300334,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [fp, #1124] @ 0x464 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718c90 │ │ │ │ + bl 718cb0 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ ldr r3, [fp, #1172] @ 0x494 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [fp, #1096] @ 0x448 │ │ │ │ str r2, [fp, #1164] @ 0x48c │ │ │ │ bne 37827c │ │ │ │ ldr r2, [fp, #1160] @ 0x488 │ │ │ │ @@ -300396,15 +300396,15 @@ │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ str r2, [fp, #1160] @ 0x488 │ │ │ │ b 3781d8 │ │ │ │ bge fee22f60 <__bss_end__@@Base+0xfe05a310> │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ ldr r0, [pc, #4] @ 3784c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r7, r5, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr r1, r2, #12 │ │ │ │ orr r1, r1, r3, lsl #20 │ │ │ │ @@ -300454,15 +300454,15 @@ │ │ │ │ ldr r1, [pc, #968] @ 378958 │ │ │ │ ldr r0, [pc, #968] @ 37895c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3785c0 │ │ │ │ ldr r3, [pc, #928] @ 378954 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3787bc │ │ │ │ mov r0, #0 │ │ │ │ @@ -300477,15 +300477,15 @@ │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ beq 3785c0 │ │ │ │ ldr r1, [pc, #876] @ 378960 │ │ │ │ ldr r0, [pc, #876] @ 378964 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3785c0 │ │ │ │ subs r2, r3, #260 @ 0x104 │ │ │ │ sbc r1, r1, r1 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 378574 │ │ │ │ subs r1, r3, #260 @ 0x104 │ │ │ │ @@ -300593,15 +300593,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #424] @ 37896c │ │ │ │ ldr r0, [pc, #424] @ 378970 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3785c0 │ │ │ │ add ip, ip, ip, lsl #3 │ │ │ │ add ip, r0, ip, lsl #3 │ │ │ │ ldr r0, [ip, #968] @ 0x3c8 │ │ │ │ ldr r1, [ip, #972] @ 0x3cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -300615,15 +300615,15 @@ │ │ │ │ ldr r1, [pc, #352] @ 378974 │ │ │ │ ldr r0, [pc, #352] @ 378978 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3785c0 │ │ │ │ ldr r2, [pc, #324] @ 37897c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #28 │ │ │ │ bhi 378574 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsh r2, [r2, r3] │ │ │ │ @@ -300691,24 +300691,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r2, r3, ip, lsr r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r5, fp, ip, lsl #14 │ │ │ │ - rsbeq sp, r7, ip, lsr pc │ │ │ │ - rsbseq r5, fp, r8, lsr #13 │ │ │ │ - rsbeq sp, r7, r4, lsl #30 │ │ │ │ - ldrsheq r5, [fp], #-84 @ 0xffffffac @ │ │ │ │ - ldrsbeq r5, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq sp, r7, r8, asr #25 │ │ │ │ - rsbseq r5, fp, r8, lsl #9 │ │ │ │ - @ instruction: 0x0067dc90 │ │ │ │ - rsbseq r5, fp, lr, lsl #8 │ │ │ │ + rsbseq r5, fp, ip, lsr #14 │ │ │ │ + rsbeq sp, r7, ip, asr pc │ │ │ │ + rsbseq r5, fp, r8, asr #13 │ │ │ │ + rsbeq sp, r7, r4, lsr #30 │ │ │ │ + rsbseq r5, fp, r4, lsl r6 │ │ │ │ + ldrsheq r5, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sp, r7, r8, ror #25 │ │ │ │ + rsbseq r5, fp, r8, lsr #9 │ │ │ │ + strheq sp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r5, fp, lr, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr ip, [pc, #1896] @ 379100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1892] @ 379104 │ │ │ │ @@ -300817,15 +300817,15 @@ │ │ │ │ ldr r0, [pc, #1516] @ 379128 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ subs r0, r2, #264 @ 0x108 │ │ │ │ sbc r6, r6, #0 │ │ │ │ cmp r0, #17 │ │ │ │ sbcs r6, r6, #0 │ │ │ │ bcs 378b78 │ │ │ │ ldr r1, [pc, #1468] @ 37912c │ │ │ │ lsr r1, r1, r0 │ │ │ │ @@ -300849,15 +300849,15 @@ │ │ │ │ ldr r0, [pc, #1404] @ 379138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ add r4, r4, r4, lsl #3 │ │ │ │ add r4, r5, r4, lsl #3 │ │ │ │ str r1, [r4, #976] @ 0x3d0 │ │ │ │ str lr, [r4, #980] @ 0x3d4 │ │ │ │ b 378ab8 │ │ │ │ subs r0, r2, #260 @ 0x104 │ │ │ │ sbc r1, r1, r1 │ │ │ │ @@ -300955,25 +300955,25 @@ │ │ │ │ ldr r3, [pc, #1004] @ 379150 │ │ │ │ add r6, r5, r4, lsl #3 │ │ │ │ bics r3, r3, r7 │ │ │ │ ldr r0, [r6, #920] @ 0x398 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ and r8, r7, #32768 @ 0x8000 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ beq 378d9c │ │ │ │ add r3, r9, r4 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ ldr r3, [r3, #952] @ 0x3b8 │ │ │ │ cmp r3, #0 │ │ │ │ blt 379040 │ │ │ │ mov r1, #0 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ add r3, r9, r4 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ b 378ab8 │ │ │ │ cmp r0, #0 │ │ │ │ str r1, [r3, #952] @ 0x3b8 │ │ │ │ @@ -301031,15 +301031,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ lsl sl, r3, sl │ │ │ │ asr fp, sl, #31 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r8, #1016] @ 0x3f8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str ip, [r8, #984] @ 0x3d8 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr lr, [sp, #32] │ │ │ │ bic r7, r7, #-1073741824 @ 0xc0000000 │ │ │ │ @@ -301071,20 +301071,20 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 719188 │ │ │ │ + bl 7191a8 │ │ │ │ mov ip, #1 │ │ │ │ ldrd r0, [r7] │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {sl, fp, ip} │ │ │ │ - bl 719188 │ │ │ │ + bl 7191a8 │ │ │ │ ldr r0, [r8, #1008] @ 0x3f0 │ │ │ │ ldr r1, [r8, #1012] @ 0x3f4 │ │ │ │ adds r0, sl, r0 │ │ │ │ adc r1, fp, r1 │ │ │ │ str r0, [r8, #1008] @ 0x3f0 │ │ │ │ str r1, [r8, #1012] @ 0x3f4 │ │ │ │ ldr r2, [r7] │ │ │ │ @@ -301134,39 +301134,39 @@ │ │ │ │ ldr r7, [r3, #952] @ 0x3b8 │ │ │ │ mov r2, #3 │ │ │ │ bic r7, r7, #2 │ │ │ │ orr r7, r7, #1073741824 @ 0x40000000 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ b 378e74 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 378da4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ mla r6, r4, r6, r5 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ mov sl, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r7, r6, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ ldrd r0, [r7] │ │ │ │ - bl 719188 │ │ │ │ + bl 7191a8 │ │ │ │ mov r3, #1 │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov sl, r8 │ │ │ │ add r8, r6, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ ldrd r0, [r8] │ │ │ │ - bl 719188 │ │ │ │ + bl 7191a8 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #1008] @ 0x3f0 │ │ │ │ ldr r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, r3, r0 │ │ │ │ adc r2, r2, sl │ │ │ │ str r3, [r6, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r6, #1000] @ 0x3e8 │ │ │ │ @@ -301186,29 +301186,29 @@ │ │ │ │ str r3, [r6, #996] @ 0x3e4 │ │ │ │ b 378fd4 │ │ │ │ addseq r2, r3, r8, lsl #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r3, ip, ror #8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x009323b8 │ │ │ │ - rsbseq r5, fp, ip, lsl #4 │ │ │ │ - rsbeq sp, r7, r0, asr #20 │ │ │ │ + rsbseq r5, fp, ip, lsr #4 │ │ │ │ + rsbeq sp, r7, r0, ror #20 │ │ │ │ addseq r2, r3, r4, ror #6 │ │ │ │ addseq r2, r3, r0, lsl r3 │ │ │ │ - rsbseq r5, fp, r4, ror #2 │ │ │ │ - rsbeq sp, r7, r4, ror #19 │ │ │ │ + rsbseq r5, fp, r4, lsl #3 │ │ │ │ + rsbeq sp, r7, r4, lsl #20 │ │ │ │ andeq r0, r1, r1, lsl #2 │ │ │ │ umullseq r2, r3, r0, r2 │ │ │ │ - rsbseq r5, fp, r4, ror #1 │ │ │ │ - strdeq sp, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r5, fp, r4, lsl #2 │ │ │ │ + rsbeq sp, r7, r0, lsl r9 │ │ │ │ tsteq r1, r1, lsl r1 │ │ │ │ - rsbseq r5, fp, r8, rrx │ │ │ │ + rsbseq r5, fp, r8, lsl #1 │ │ │ │ addseq r2, r3, r8, lsr #2 │ │ │ │ - rsbseq r4, fp, ip, ror pc │ │ │ │ - rsbeq sp, r7, ip, ror #14 │ │ │ │ + @ instruction: 0x007b4f9c │ │ │ │ + rsbeq sp, r7, ip, lsl #15 │ │ │ │ andmi r4, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3791c8 │ │ │ │ ldr r2, [pc, #92] @ 3791cc │ │ │ │ @@ -301216,33 +301216,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #60] @ 3791d4 │ │ │ │ ldr r3, [pc, #60] @ 3791d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, fp, ip, lsr #22 │ │ │ │ - rsbeq r1, r6, ip, lsr r3 │ │ │ │ - rsbeq r9, sl, r0, lsl #11 │ │ │ │ - rsbeq sp, r7, ip, lsr #7 │ │ │ │ + rsbseq r4, fp, ip, asr #22 │ │ │ │ + rsbeq r1, r6, ip, asr r3 │ │ │ │ + rsbeq r9, sl, r0, lsr #11 │ │ │ │ + rsbeq sp, r7, ip, asr #7 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #232] @ 3792dc │ │ │ │ ldr r8, [pc, #232] @ 3792e0 │ │ │ │ @@ -301252,15 +301252,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r6, #136 @ 0x88 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #456 @ 0x1c8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3792e8 │ │ │ │ mov r8, #1048576 @ 0x100000 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r9, [pc, #176] @ 3792ec │ │ │ │ ldr r8, [pc, #176] @ 3792f0 │ │ │ │ @@ -301270,118 +301270,118 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r4 │ │ │ │ bl 33feb0 │ │ │ │ add r4, r5, #920 @ 0x398 │ │ │ │ add r5, r5, #952 @ 0x3b8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #4 │ │ │ │ bl 33fdb0 │ │ │ │ cmp r4, r5 │ │ │ │ bne 379290 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r4, fp, r8, lsr #21 │ │ │ │ - rsbeq sp, r7, ip, ror r3 │ │ │ │ - rsbeq sp, r7, r8, asr r3 │ │ │ │ + rsbseq r4, fp, r8, asr #21 │ │ │ │ + @ instruction: 0x0067d39c │ │ │ │ + rsbeq sp, r7, r8, ror r3 │ │ │ │ addeq r7, r5, ip, lsl r2 │ │ │ │ - rsbeq r4, r7, ip, asr #8 │ │ │ │ - rsbeq r4, r7, r0, ror #8 │ │ │ │ + rsbeq r4, r7, ip, ror #8 │ │ │ │ + rsbeq r4, r7, r0, lsl #9 │ │ │ │ ldr r0, [pc, #4] @ 379300 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r7, r5, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3793a8 │ │ │ │ ldr r2, [pc, #140] @ 3793ac │ │ │ │ ldr r1, [pc, #140] @ 3793b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #112] @ 3793b4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #96] @ 3793b8 │ │ │ │ ldr r2, [pc, #96] @ 3793bc │ │ │ │ ldr r1, [pc, #96] @ 3793c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [pc, #64] @ 3793c4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r4, fp, r4, lsr #21 │ │ │ │ - rsbeq r1, r6, r8, lsl #3 │ │ │ │ - rsbeq r9, sl, ip, asr #7 │ │ │ │ + rsbseq r4, fp, r4, asr #21 │ │ │ │ + rsbeq r1, r6, r8, lsr #3 │ │ │ │ + rsbeq r9, sl, ip, ror #7 │ │ │ │ @ instruction: 0x009103fc │ │ │ │ addeq r7, r5, r0, ror #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsbeq sp, r7, r8, lsl #4 │ │ │ │ + rsbeq sp, r7, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #156] @ 37947c │ │ │ │ ldr r2, [pc, #156] @ 379480 │ │ │ │ ldr r1, [pc, #156] @ 379484 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r2, r0, #1248 @ 0x4e0 │ │ │ │ str r3, [r0, #1176] @ 0x498 │ │ │ │ str r3, [r0, #1180] @ 0x49c │ │ │ │ str r3, [r0, #1184] @ 0x4a0 │ │ │ │ @@ -301404,17 +301404,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r4, fp, r4, ror #19 │ │ │ │ - rsbeq sp, r7, r4, lsr #3 │ │ │ │ - rsbeq sp, r7, r0, asr #3 │ │ │ │ + rsbseq r4, fp, r4, lsl #20 │ │ │ │ + rsbeq sp, r7, r4, asr #3 │ │ │ │ + rsbeq sp, r7, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #336] @ 3795f0 │ │ │ │ ldr r5, [pc, #336] @ 3795f4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -301423,15 +301423,15 @@ │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ ldr r2, [pc, #292] @ 3795fc │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r9, [pc, #284] @ 379600 │ │ │ │ ldr sl, [pc, #284] @ 379604 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -301441,34 +301441,34 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ str r5, [sp] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r4 │ │ │ │ bl 33feb0 │ │ │ │ ldr r3, [r6, #1252] @ 0x4e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37957c │ │ │ │ add r5, r6, #920 @ 0x398 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r5 │ │ │ │ bl 33fdb0 │ │ │ │ ldr r3, [r6, #1252] @ 0x4e4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ bcc 379548 │ │ │ │ @@ -301480,40 +301480,40 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #92] @ 379614 │ │ │ │ ldr r2, [r6, #1252] @ 0x4e4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b1dc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r6, #1040 @ 0x410 │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r2, [r6, #1252] @ 0x4e4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 32b38c │ │ │ │ - rsbseq r4, fp, r8, lsr #18 │ │ │ │ - rsbeq sp, r7, r4, lsl #2 │ │ │ │ - rsbeq sp, r7, r0, ror #1 │ │ │ │ + rsbseq r4, fp, r8, asr #18 │ │ │ │ + rsbeq sp, r7, r4, lsr #2 │ │ │ │ + rsbeq sp, r7, r0, lsl #2 │ │ │ │ ldrdeq r6, [r5], r8 │ │ │ │ - rsbeq r4, r7, r4, lsr #3 │ │ │ │ - strheq r4, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r4, fp, r0, asr #16 │ │ │ │ - rsbeq r0, r6, ip, lsr #30 │ │ │ │ - rsbeq r9, sl, r0, ror r1 │ │ │ │ + rsbeq r4, r7, r4, asr #3 │ │ │ │ + ldrdeq r4, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r4, fp, r0, ror #16 │ │ │ │ + rsbeq r0, r6, ip, asr #30 │ │ │ │ + @ instruction: 0x006a9190 │ │ │ │ @ instruction: 0x000009b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #644] @ 3798b4 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ @@ -301531,15 +301531,15 @@ │ │ │ │ ldr r2, [pc, #604] @ 3798c0 │ │ │ │ ldr r1, [pc, #604] @ 3798c4 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #588] @ 3798c8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r4, #65 @ 0x41 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ bcc 3796ac │ │ │ │ ldr r3, [pc, #568] @ 3798cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -301645,59 +301645,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3798e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3796e4 │ │ │ │ ldr r1, [pc, #112] @ 3798e8 │ │ │ │ ldr r0, [pc, #112] @ 3798ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3796a0 │ │ │ │ ldr r0, [pc, #84] @ 3798f0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3796e4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x007b4798 │ │ │ │ + ldrheq r4, [fp], #-120 @ 0xffffff88 @ │ │ │ │ addseq r1, r3, r0, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq ip, r7, ip, lsr #30 │ │ │ │ - rsbeq ip, r7, r4, asr #30 │ │ │ │ + rsbeq ip, r7, ip, asr #30 │ │ │ │ + rsbeq ip, r7, r4, ror #30 │ │ │ │ addseq r1, r3, r0, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x007b4698 │ │ │ │ + ldrheq r4, [fp], #-104 @ 0xffffff98 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r1, r3, r8, lsr r7 │ │ │ │ andeq r2, r0, r0, asr r5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r7, ip, ror sp │ │ │ │ - rsbseq r4, fp, r0, asr r5 │ │ │ │ - rsbeq ip, r7, r0, asr #26 │ │ │ │ - rsbeq ip, r7, r0, lsl #27 │ │ │ │ + @ instruction: 0x0067cd9c │ │ │ │ + rsbseq r4, fp, r0, ror r5 │ │ │ │ + rsbeq ip, r7, r0, ror #26 │ │ │ │ + rsbeq ip, r7, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #920] @ 379ca4 │ │ │ │ ldr r3, [r0, #1252] @ 0x4e4 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -301725,15 +301725,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 379c5c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, r9, lsl #2] │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldr ip, [fp, #1220] @ 0x4c4 │ │ │ │ ldr r0, [fp, #1228] @ 0x4cc │ │ │ │ ldr r1, [fp, #1204] @ 0x4b4 │ │ │ │ ldr r2, [fp, #1212] @ 0x4bc │ │ │ │ ldr sl, [fp, #1176] @ 0x498 │ │ │ │ ldr r3, [fp, #1252] @ 0x4e4 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -301847,15 +301847,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r9, #1 │ │ │ │ ands r3, r4, r9, lsl r5 │ │ │ │ movne r8, #1 │ │ │ │ moveq r8, #0 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ mov r1, r8 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 379bcc │ │ │ │ ldr r3, [fp, #1252] @ 0x4e4 │ │ │ │ adds r5, r5, #1 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -301896,55 +301896,55 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 379cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 379b78 │ │ │ │ ldr r0, [pc, #100] @ 379cc8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 379974 │ │ │ │ cmp lr, #0 │ │ │ │ beq 3799a0 │ │ │ │ b 379974 │ │ │ │ ldr r0, [pc, #72] @ 379ccc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 379b78 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 2561d0 │ │ │ │ addseq r1, r3, r4, lsl r5 │ │ │ │ @ instruction: 0x009314fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r1, r3, r0, r2 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r7, ip, lsl sl │ │ │ │ - rsbeq ip, r7, r8, ror #19 │ │ │ │ - rsbeq ip, r7, ip, lsr #20 │ │ │ │ + rsbeq ip, r7, ip, lsr sl │ │ │ │ + rsbeq ip, r7, r8, lsl #20 │ │ │ │ + rsbeq ip, r7, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #580] @ 379f30 │ │ │ │ mov r6, r3 │ │ │ │ @@ -301961,15 +301961,15 @@ │ │ │ │ ldr r2, [pc, #548] @ 379f40 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #520] @ 379f44 │ │ │ │ ldr r3, [pc, #520] @ 379f48 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -302062,57 +302062,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 379f60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 379d54 │ │ │ │ ldr r1, [pc, #112] @ 379f64 │ │ │ │ ldr r0, [pc, #112] @ 379f68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 379d7c │ │ │ │ ldr r0, [pc, #84] @ 379f6c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 379d54 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r4, lsr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq r4, [fp], #-8 @ │ │ │ │ - rsbeq ip, r7, ip, lsl #17 │ │ │ │ - rsbeq ip, r7, r4, ror r8 │ │ │ │ + ldrsbeq r4, [fp], #-8 @ │ │ │ │ + rsbeq ip, r7, ip, lsr #17 │ │ │ │ + @ instruction: 0x0067c894 │ │ │ │ addseq r1, r3, r8, ror #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r1, r3, r0, lsr #1 │ │ │ │ - ldrsbeq r3, [fp], #-245 @ 0xffffff0b @ │ │ │ │ + ldrsheq r3, [fp], #-245 @ 0xffffff0b @ │ │ │ │ andeq r4, r0, ip, asr #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r7, r4, lsl #16 │ │ │ │ - ldrsbeq r3, [fp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq ip, r7, r8, asr r8 │ │ │ │ - rsbeq ip, r7, r8, lsl #16 │ │ │ │ + rsbeq ip, r7, r4, lsr #16 │ │ │ │ + ldrsheq r3, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq ip, r7, r8, ror r8 │ │ │ │ + rsbeq ip, r7, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #440] @ 37a140 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -302128,15 +302128,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #380] @ 37a154 │ │ │ │ ldr r3, [pc, #380] @ 37a158 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -302194,57 +302194,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r6, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 37a16c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 379ff0 │ │ │ │ ldr r0, [pc, #108] @ 37a170 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 379ff0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 37a174 │ │ │ │ ldr r1, [pc, #80] @ 37a178 │ │ │ │ ldr r0, [pc, #80] @ 37a17c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 37a180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r3, fp, r0, asr #28 │ │ │ │ + rsbseq r3, fp, r0, ror #28 │ │ │ │ addseq r0, r3, r8, lsl #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrdeq ip, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq ip, r7, ip, lsl r6 │ │ │ │ + strdeq ip, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ addseq r0, r3, ip, asr #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x00930ddc │ │ │ │ andeq r4, r0, r4, ror #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r7, r0, lsl #13 │ │ │ │ - @ instruction: 0x0067c69c │ │ │ │ - rsbseq r3, fp, r0, lsr #25 │ │ │ │ - @ instruction: 0x0067c69c │ │ │ │ - strheq ip, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq ip, r7, r0, lsr #13 │ │ │ │ + strheq ip, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r3, fp, r0, asr #25 │ │ │ │ + strheq ip, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq ip, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, r2, lsr #2 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 37a1b0 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ @@ -302267,24 +302267,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750ff0 │ │ │ │ + bl 757b9c │ │ │ │ + bl 751010 │ │ │ │ ldr r2, [pc, #132] @ 37a28c │ │ │ │ ldr r1, [pc, #132] @ 37a290 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 37a260 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -302301,30 +302301,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r3, fp, ip, ror #24 │ │ │ │ - ldrdeq r0, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r8, sl, r8, lsl r5 │ │ │ │ - @ instruction: 0x0067af9c │ │ │ │ - rsbeq ip, r7, ip, ror r6 │ │ │ │ + rsbseq r3, fp, ip, lsl #25 │ │ │ │ + strdeq r0, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r8, sl, r8, lsr r5 │ │ │ │ + strheq sl, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x0067c69c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 37a2c0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r6, r5, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 37a388 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -302333,54 +302333,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 37a38c │ │ │ │ ldr r1, [pc, #156] @ 37a390 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #136] @ 37a394 │ │ │ │ ldr r1, [pc, #136] @ 37a398 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 37a39c │ │ │ │ ldr r1, [pc, #100] @ 37a3a0 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #64] @ 37a3a4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, fp, r0, ror fp │ │ │ │ - rsbeq r0, r6, r8, asr #3 │ │ │ │ - rsbeq r8, sl, r8, lsl #8 │ │ │ │ - @ instruction: 0x0067ae94 │ │ │ │ - rsbeq sl, r7, r8, lsr #29 │ │ │ │ - rsbeq ip, r7, r8, asr r5 │ │ │ │ + @ instruction: 0x007b3b90 │ │ │ │ + rsbeq r0, r6, r8, ror #3 │ │ │ │ + rsbeq r8, sl, r8, lsr #8 │ │ │ │ + strheq sl, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sl, r7, r8, asr #29 │ │ │ │ + rsbeq ip, r7, r8, ror r5 │ │ │ │ addseq pc, r0, r4, asr r8 @ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -302415,24 +302415,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 37a4c4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d68c │ │ │ │ + bl 74d6ac │ │ │ │ ldr ip, [pc, #124] @ 37a4c8 │ │ │ │ ldr r2, [pc, #124] @ 37a4cc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #96] @ 37a4d0 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -302448,17 +302448,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq ip, r7, r0, ror #8 │ │ │ │ - rsbseq r3, fp, r0, lsl #20 │ │ │ │ - rsbeq sl, r7, ip, asr #26 │ │ │ │ + rsbeq ip, r7, r0, lsl #9 │ │ │ │ + rsbseq r3, fp, r0, lsr #20 │ │ │ │ + rsbeq sl, r7, ip, ror #26 │ │ │ │ addeq r6, r5, r4, ror #1 │ │ │ │ │ │ │ │ 0037a4d4 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -302496,23 +302496,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 37a60c │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -302534,17 +302534,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r3, fp, ip, lsl #18 │ │ │ │ - rsbeq sl, r7, r0, ror #24 │ │ │ │ - rsbeq sl, r7, r8, ror #24 │ │ │ │ + rsbseq r3, fp, ip, lsr #18 │ │ │ │ + rsbeq sl, r7, r0, lsl #25 │ │ │ │ + rsbeq sl, r7, r8, lsl #25 │ │ │ │ │ │ │ │ 0037a610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -302595,15 +302595,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9aeee0 │ │ │ │ + b 9aef00 │ │ │ │ │ │ │ │ 0037a6ec : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -302628,15 +302628,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9aeee0 │ │ │ │ + b 9aef00 │ │ │ │ │ │ │ │ 0037a768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 37a964 │ │ │ │ @@ -302661,20 +302661,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a828 │ │ │ │ ldr r2, [pc, #364] @ 37a97c │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -302736,51 +302736,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #120] @ 37a990 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 37a994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 37a81c │ │ │ │ ldr r1, [pc, #76] @ 37a998 │ │ │ │ ldr r0, [pc, #76] @ 37a99c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 37a81c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, r4, lsr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r3, ip, lsl #13 │ │ │ │ - @ instruction: 0x007b3690 │ │ │ │ - rsbeq sl, r7, r8, ror #19 │ │ │ │ - strdeq sl, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + ldrheq r3, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sl, r7, r8, lsl #20 │ │ │ │ + rsbeq sl, r7, ip, lsl sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009305b0 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r9, r4, r0, lsr r5 │ │ │ │ - rsbeq fp, r7, r4, ror #30 │ │ │ │ - ldrsheq r9, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq fp, r7, r0, ror pc │ │ │ │ + rsbseq r9, r4, r0, asr r5 │ │ │ │ + rsbeq fp, r7, r4, lsl #31 │ │ │ │ + rsbseq r9, r4, ip, lsl r5 │ │ │ │ + @ instruction: 0x0067bf90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 37abf4 │ │ │ │ ldr r3, [pc, #568] @ 37abf8 │ │ │ │ @@ -302827,20 +302827,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ab90 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 37ab48 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37aa64 │ │ │ │ ldr r2, [pc, #364] @ 37ac14 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -302866,25 +302866,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 37ac24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 37aa40 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 37ac28 │ │ │ │ ldr r3, [pc, #160] @ 37abf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -302918,33 +302918,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 37aa00 │ │ │ │ mov r5, #1 │ │ │ │ b 37ab4c │ │ │ │ ldr r0, [pc, #76] @ 37ac2c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 37aa40 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, r4, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r3, r4, lsr r4 │ │ │ │ - rsbeq fp, r7, r8, asr #29 │ │ │ │ - rsbseq r6, r6, r4, lsl #9 │ │ │ │ - rsbseq r3, fp, ip, lsr #8 │ │ │ │ - rsbeq sl, r7, ip, ror r7 │ │ │ │ - @ instruction: 0x0067a790 │ │ │ │ + rsbeq fp, r7, r8, ror #29 │ │ │ │ + rsbseq r6, r6, r4, lsr #9 │ │ │ │ + rsbseq r3, fp, ip, asr #8 │ │ │ │ + @ instruction: 0x0067a79c │ │ │ │ + strheq sl, [r7], #-112 @ 0xffffff90 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, r0, ror #26 │ │ │ │ + rsbeq fp, r7, r0, lsl #27 │ │ │ │ @ instruction: 0x009302d0 │ │ │ │ - rsbeq fp, r7, r0, ror #25 │ │ │ │ + rsbeq fp, r7, r0, lsl #26 │ │ │ │ │ │ │ │ 0037ac30 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 37a9a0 │ │ │ │ │ │ │ │ 0037ac38 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -302983,20 +302983,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 37ad24 │ │ │ │ ldr r3, [pc, #336] @ 37ae44 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -303053,48 +303053,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37ae58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37ad00 │ │ │ │ mov r0, r4 │ │ │ │ b 37ad3c │ │ │ │ ldr r0, [pc, #68] @ 37ae5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37ad00 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009301bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r3, r4, lsr #3 │ │ │ │ - rsbseq r3, fp, ip, lsr #3 │ │ │ │ - rsbeq sl, r7, r4, lsl #10 │ │ │ │ - rsbeq sl, r7, r8, lsl r5 │ │ │ │ + rsbseq r3, fp, ip, asr #3 │ │ │ │ + rsbeq sl, r7, r4, lsr #10 │ │ │ │ + rsbeq sl, r7, r8, lsr r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r3, r0, ror #1 │ │ │ │ andeq r5, r0, ip, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, ip, ror #21 │ │ │ │ - rsbeq fp, r7, r4, lsl #22 │ │ │ │ + rsbeq fp, r7, ip, lsl #22 │ │ │ │ + rsbeq fp, r7, r4, lsr #22 │ │ │ │ │ │ │ │ 0037ae60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -303105,25 +303105,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #340] @ 37b000 │ │ │ │ ldr r2, [pc, #340] @ 37b004 │ │ │ │ ldr r1, [pc, #340] @ 37b008 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r6, [pc, #312] @ 37b00c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37afec │ │ │ │ ldr r2, [pc, #296] @ 37b010 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -303170,48 +303170,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 37b024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 37aef4 │ │ │ │ ldr r0, [pc, #80] @ 37b028 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 37aef4 │ │ │ │ mvn r0, #0 │ │ │ │ b 37af04 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r4, lsr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x007b2f9c │ │ │ │ - rsbeq sl, r7, ip, ror #5 │ │ │ │ - rsbeq sl, r7, r0, lsl #6 │ │ │ │ + ldrheq r2, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sl, r7, ip, lsl #6 │ │ │ │ + rsbeq sl, r7, r0, lsr #6 │ │ │ │ addseq pc, r2, r4, asr pc @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r8, lsl pc @ │ │ │ │ andeq r2, r0, r8, ror #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, r8, lsl #19 │ │ │ │ - strheq fp, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, r7, r8, lsr #19 │ │ │ │ + ldrdeq fp, [r7], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 0037b02c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 37b1c8 │ │ │ │ @@ -303245,25 +303245,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #260] @ 37b1d8 │ │ │ │ ldr r2, [pc, #260] @ 37b1dc │ │ │ │ ldr r1, [pc, #260] @ 37b1e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b080 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -303292,44 +303292,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37b1f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37b084 │ │ │ │ ldr r0, [pc, #68] @ 37b1f8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37b084 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, ror #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r8, asr #27 │ │ │ │ umullseq pc, r2, r8, sp @ │ │ │ │ - rsbseq r2, fp, r4, ror sp │ │ │ │ - rsbeq sl, r7, r4, asr #1 │ │ │ │ - ldrdeq sl, [r7], #-8 @ │ │ │ │ + @ instruction: 0x007b2d94 │ │ │ │ + rsbeq sl, r7, r4, ror #1 │ │ │ │ + strdeq sl, [r7], #-8 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r8, lsl #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, r0, lsr #16 │ │ │ │ - rsbeq fp, r7, r4, asr #16 │ │ │ │ + rsbeq fp, r7, r0, asr #16 │ │ │ │ + rsbeq fp, r7, r4, ror #16 │ │ │ │ │ │ │ │ 0037b1fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 37b3b0 │ │ │ │ @@ -303349,20 +303349,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 37b3c0 │ │ │ │ ldr r7, [pc, #372] @ 37b3c4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b2a8 │ │ │ │ ldr r2, [pc, #312] @ 37b3c8 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -303409,53 +303409,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [pc, #128] @ 37b3dc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37b3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 37b2a0 │ │ │ │ ldr r1, [pc, #84] @ 37b3e4 │ │ │ │ ldr r0, [pc, #84] @ 37b3e8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 37b2a0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, lsl ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0092fbf8 │ │ │ │ - rsbseq r2, fp, r0, lsl #24 │ │ │ │ - rsbeq r9, r7, r8, asr pc │ │ │ │ - rsbeq r9, r7, ip, ror #30 │ │ │ │ + rsbseq r2, fp, r0, lsr #24 │ │ │ │ + rsbeq r9, r7, r8, ror pc │ │ │ │ + rsbeq r9, r7, ip, lsl #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r8, ror #22 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r2, r4, ip, asr #18 │ │ │ │ - rsbeq fp, r7, r4, lsr #10 │ │ │ │ - rsbseq r2, r4, r0, lsl r9 │ │ │ │ - rsbeq fp, r7, ip, lsr #10 │ │ │ │ + rsbseq r2, r4, ip, ror #18 │ │ │ │ + rsbeq fp, r7, r4, asr #10 │ │ │ │ + rsbseq r2, r4, r0, lsr r9 │ │ │ │ + rsbeq fp, r7, ip, asr #10 │ │ │ │ │ │ │ │ 0037b3ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 37b54c │ │ │ │ @@ -303484,15 +303484,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37b548 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9aeee0 │ │ │ │ + b 9aef00 │ │ │ │ ldr r2, [pc, #224] @ 37b560 │ │ │ │ ldr r3, [pc, #204] @ 37b550 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -303523,128 +303523,128 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37b570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 37b448 │ │ │ │ ldr r0, [pc, #56] @ 37b574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 37b448 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r4, lsl #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0092f9d4 │ │ │ │ addseq pc, r2, r4, lsr #19 │ │ │ │ andeq r3, r0, r4, lsr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq fp, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq fp, r7, r0, lsl #10 │ │ │ │ + rsbeq fp, r7, ip, lsl r5 │ │ │ │ + rsbeq fp, r7, r0, lsr #10 │ │ │ │ │ │ │ │ 0037b578 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r1, [pc, #84] @ 37b5f0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74ef54 │ │ │ │ + bl 74ef74 │ │ │ │ ldr ip, [pc, #68] @ 37b5f4 │ │ │ │ ldr r2, [pc, #68] @ 37b5f8 │ │ │ │ ldr r1, [pc, #68] @ 37b5fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq pc, sp, r8, asr #30 │ │ │ │ - @ instruction: 0x007b2898 │ │ │ │ - rsbeq r9, r7, ip, ror #23 │ │ │ │ - rsbeq r9, r7, r0, lsl #24 │ │ │ │ + rsbeq pc, sp, r8, ror #30 │ │ │ │ + ldrheq r2, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r9, r7, ip, lsl #24 │ │ │ │ + rsbeq r9, r7, r0, lsr #24 │ │ │ │ │ │ │ │ 0037b600 : │ │ │ │ - b 750f30 │ │ │ │ + b 750f50 │ │ │ │ │ │ │ │ 0037b604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r1, [pc, #124] @ 37b6ac │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 37b6b0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74ef54 │ │ │ │ + bl 74ef74 │ │ │ │ ldr ip, [pc, #104] @ 37b6b4 │ │ │ │ ldr r2, [pc, #104] @ 37b6b8 │ │ │ │ ldr r1, [pc, #104] @ 37b6bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #72] @ 37b6c0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 750f30 │ │ │ │ + bl 750f50 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strheq pc, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq pc, [sp], #-228 @ 0xffffff1c @ │ │ │ │ addseq pc, r2, ip, ror #15 │ │ │ │ - ldrsheq r2, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r9, r7, ip, asr #22 │ │ │ │ - rsbeq r9, r7, ip, asr fp │ │ │ │ + rsbseq r2, fp, ip, lsl r8 │ │ │ │ + rsbeq r9, r7, ip, ror #22 │ │ │ │ + rsbeq r9, r7, ip, ror fp │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 37b808 │ │ │ │ ldr r2, [pc, #300] @ 37b80c │ │ │ │ @@ -303703,41 +303703,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37b82c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37b718 │ │ │ │ ldr r0, [pc, #60] @ 37b830 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37b718 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r8, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r8, lsr #14 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r4, lsl #14 │ │ │ │ andeq r1, r0, r8, lsl #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ umulleq r4, r5, r8, lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, r8, lsl #5 │ │ │ │ - rsbeq fp, r7, r4, lsr #5 │ │ │ │ + rsbeq fp, r7, r8, lsr #5 │ │ │ │ + rsbeq fp, r7, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 37b98c │ │ │ │ ldr ip, [pc, #320] @ 37b990 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -303793,84 +303793,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b9ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 37b88c │ │ │ │ ldr r0, [pc, #68] @ 37b9b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 37b88c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092f5d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0092f5b8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq pc, r2, r0, r5 @ │ │ │ │ andeq r1, r0, r0, ror r5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, r8, ror #2 │ │ │ │ - rsbeq fp, r7, r4, lsl #3 │ │ │ │ + rsbeq fp, r7, r8, lsl #3 │ │ │ │ + rsbeq fp, r7, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 37b9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r4, r5, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 37ba38 │ │ │ │ ldr r2, [pc, #88] @ 37ba3c │ │ │ │ ldr r1, [pc, #88] @ 37ba40 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #60] @ 37ba44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r2, fp, r8, asr #9 │ │ │ │ - rsbeq lr, r5, ip, asr #21 │ │ │ │ - rsbeq r6, sl, r0, lsl sp │ │ │ │ - rsbeq fp, r7, r4, lsr #2 │ │ │ │ + rsbseq r2, fp, r8, ror #9 │ │ │ │ + rsbeq lr, r5, ip, ror #21 │ │ │ │ + rsbeq r6, sl, r0, lsr sp │ │ │ │ + rsbeq fp, r7, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 37bb04 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -303878,25 +303878,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 37bb08 │ │ │ │ ldr r1, [pc, #148] @ 37bb0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #128] @ 37bb10 │ │ │ │ ldr r1, [pc, #128] @ 37bb14 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #96] @ 37bb18 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 37a418 │ │ │ │ ldr r1, [pc, #76] @ 37bb1c │ │ │ │ @@ -303910,20 +303910,20 @@ │ │ │ │ bl 32b1dc │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 32b38c │ │ │ │ - rsbseq r2, fp, r0, asr r4 │ │ │ │ - rsbeq lr, r5, r4, asr #20 │ │ │ │ - rsbeq r6, sl, r4, lsl #25 │ │ │ │ - rsbeq fp, r7, ip, lsr #1 │ │ │ │ - strheq fp, [r7], #-12 @ │ │ │ │ - strheq fp, [r7], #-0 @ │ │ │ │ + rsbseq r2, fp, r0, ror r4 │ │ │ │ + rsbeq lr, r5, r4, ror #20 │ │ │ │ + rsbeq r6, sl, r4, lsr #25 │ │ │ │ + rsbeq fp, r7, ip, asr #1 │ │ │ │ + ldrdeq fp, [r7], #-12 @ │ │ │ │ + ldrdeq fp, [r7], #-0 @ │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 0037bb20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -304184,22 +304184,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 37c104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 37bc7c │ │ │ │ ldr r3, [pc, #400] @ 37c108 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -304217,22 +304217,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 37c10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bd3c │ │ │ │ ldr r3, [pc, #280] @ 37c110 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37be78 │ │ │ │ @@ -304249,69 +304249,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 37c114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 37be78 │ │ │ │ ldr r0, [pc, #160] @ 37c118 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bdb8 │ │ │ │ ldr r0, [pc, #140] @ 37c11c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bd3c │ │ │ │ ldr r0, [pc, #120] @ 37c120 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 37be78 │ │ │ │ bl 255568 │ │ │ │ addseq pc, r2, ip, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0092f2d8 │ │ │ │ addseq pc, r2, r4, ror #4 │ │ │ │ - rsbseq r2, fp, ip, lsl #5 │ │ │ │ + rsbseq r2, fp, ip, lsr #5 │ │ │ │ addseq pc, r2, ip, asr #3 │ │ │ │ addseq pc, r2, r8, lsl #3 │ │ │ │ addseq pc, r2, r8, asr r1 @ │ │ │ │ addseq pc, r2, ip, lsr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrheq pc, [r2], r4 @ │ │ │ │ addseq pc, r2, ip, asr #32 │ │ │ │ addseq pc, r2, r4, lsr #32 │ │ │ │ @ instruction: 0x0092eff0 │ │ │ │ addseq lr, r2, r8, asr pc │ │ │ │ andeq r3, r0, r0, lsl #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq sl, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq sl, [r7], #-200 @ 0xffffff38 @ │ │ │ │ andeq r3, r0, r8, asr #24 │ │ │ │ - rsbeq sl, r7, r0, ror #23 │ │ │ │ + rsbeq sl, r7, r0, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #6 │ │ │ │ - rsbeq sl, r7, ip, lsl #22 │ │ │ │ - rsbeq sl, r7, ip, asr #23 │ │ │ │ - rsbeq sl, r7, r0, ror #22 │ │ │ │ - strdeq sl, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sl, r7, ip, lsr #22 │ │ │ │ + rsbeq sl, r7, ip, ror #23 │ │ │ │ + rsbeq sl, r7, r0, lsl #23 │ │ │ │ + rsbeq sl, r7, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 37bb20 │ │ │ │ @@ -304323,15 +304323,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ │ │ │ │ 0037c174 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ @@ -304426,50 +304426,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37c38c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37c260 │ │ │ │ ldr r0, [pc, #72] @ 37c390 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37c260 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r8, lsl ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0092ebf8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0092ebbc │ │ │ │ andeq r2, r0, r8, lsl r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, ip, ror #20 │ │ │ │ - rsbeq sl, r7, r0, ror #21 │ │ │ │ + rsbeq sl, r7, ip, lsl #21 │ │ │ │ + rsbeq sl, r7, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 37c4d4 │ │ │ │ ldr lr, [pc, #296] @ 37c4d8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -304526,40 +304526,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37c4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37c3e8 │ │ │ │ ldr r0, [pc, #56] @ 37c4f8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37c3e8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r8, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r2, r8, asr sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r2, r4, lsr #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq sl, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sl, r7, r0, lsr #20 │ │ │ │ + rsbeq sl, r7, ip, lsl sl │ │ │ │ + rsbeq sl, r7, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -304609,15 +304609,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 37c690 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ cmp r2, #0 │ │ │ │ beq 37c664 │ │ │ │ ldr r3, [pc, #632] @ 37c86c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c664 │ │ │ │ @@ -304634,22 +304634,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 37c878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [pc, #528] @ 37c87c │ │ │ │ ldr r3, [pc, #492] @ 37c85c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304691,22 +304691,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37c888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37c5ac │ │ │ │ ldr r1, [pc, #300] @ 37c880 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37c804 │ │ │ │ ldr r1, [pc, #264] @ 37c870 │ │ │ │ @@ -304724,26 +304724,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 37c88c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c7f8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 37c5e4 │ │ │ │ @@ -304755,43 +304755,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 37c6d0 │ │ │ │ b 37c5ec │ │ │ │ ldr r0, [pc, #108] @ 37c890 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37c7dc │ │ │ │ ldr r0, [pc, #92] @ 37c894 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37c5ac │ │ │ │ ldr r0, [pc, #76] @ 37c898 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37c664 │ │ │ │ addseq lr, r2, r4, lsl #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r2, ip, ror #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r2, r0, ror r8 │ │ │ │ andeq r4, r0, ip, lsl #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, r8, lsr #18 │ │ │ │ + rsbeq sl, r7, r8, asr #18 │ │ │ │ @ instruction: 0x0092e7b8 │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, ror #17 │ │ │ │ - @ instruction: 0x0067a89c │ │ │ │ - rsbeq sl, r7, r4, lsr r7 │ │ │ │ - rsbeq sl, r7, r8, lsr #14 │ │ │ │ - ldrdeq sl, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq sl, r7, ip, ror #14 │ │ │ │ + strheq sl, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq sl, r7, r4, asr r7 │ │ │ │ + rsbeq sl, r7, r8, asr #14 │ │ │ │ + strdeq sl, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq sl, r7, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 37c980 │ │ │ │ mov r7, r1 │ │ │ │ @@ -304841,17 +304841,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2531ec │ │ │ │ - rsbeq sl, r7, ip, ror r7 │ │ │ │ - rsbeq sl, r7, r0, ror r7 │ │ │ │ - rsbeq sl, r7, r8, ror r7 │ │ │ │ + @ instruction: 0x0067a79c │ │ │ │ + @ instruction: 0x0067a790 │ │ │ │ + @ instruction: 0x0067a798 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 37cd94 │ │ │ │ ldr r3, [pc, #1008] @ 37cd98 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -304993,24 +304993,24 @@ │ │ │ │ beq 37cd24 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 37cdcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37cacc │ │ │ │ ldr r3, [pc, #444] @ 37cdd0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ca34 │ │ │ │ ldr r3, [pc, #412] @ 37cdc4 │ │ │ │ @@ -305027,25 +305027,25 @@ │ │ │ │ beq 37cd48 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37cdd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr ip, [r4] │ │ │ │ b 37ca34 │ │ │ │ ldr r3, [pc, #308] @ 37cdd8 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cb2c │ │ │ │ @@ -305063,75 +305063,75 @@ │ │ │ │ beq 37cd6c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 37cddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37cb2c │ │ │ │ ldr r0, [pc, #180] @ 37cde0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37cacc │ │ │ │ ldr r0, [pc, #148] @ 37cde4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr ip, [r4] │ │ │ │ b 37ca34 │ │ │ │ ldr r0, [pc, #116] @ 37cde8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37cb2c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, ip, ror r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r2, r4, ror #8 │ │ │ │ - rsbeq sl, r7, r8, ror r6 │ │ │ │ - rsbseq r1, fp, r8, asr r5 │ │ │ │ - rsbeq sl, r7, ip, asr r6 │ │ │ │ + @ instruction: 0x0067a698 │ │ │ │ + rsbseq r1, fp, r8, ror r5 │ │ │ │ + rsbeq sl, r7, ip, ror r6 │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r2, r8, asr #7 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r4, r0, r0, lsr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, r8, ror r4 │ │ │ │ + @ instruction: 0x0067a498 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq sl, r7, r0, ror #10 │ │ │ │ + rsbeq sl, r7, r0, lsl #11 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq sl, r7, ip, lsl r4 │ │ │ │ - rsbeq sl, r7, r8, lsr #7 │ │ │ │ - rsbeq sl, r7, r4, lsl #10 │ │ │ │ - rsbeq sl, r7, ip, lsl r4 │ │ │ │ + rsbeq sl, r7, ip, lsr r4 │ │ │ │ + rsbeq sl, r7, r8, asr #7 │ │ │ │ + rsbeq sl, r7, r4, lsr #10 │ │ │ │ + rsbeq sl, r7, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -305157,18 +305157,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37ce7c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ @ instruction: 0x0092dfdc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq sl, r7, r4, asr r4 │ │ │ │ + rsbeq sl, r7, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 37cff4 │ │ │ │ ldr ip, [pc, #348] @ 37cff8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -305228,51 +305228,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37d018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37cee4 │ │ │ │ ldr r0, [pc, #76] @ 37d01c │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37cee4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, ip, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, r4, ror pc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sp, r2, r8, lsr pc │ │ │ │ andeq r1, r0, r0, lsr #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq r3, r5, ip, asr #14 │ │ │ │ - rsbeq sl, r7, ip, lsl r3 │ │ │ │ - rsbeq sl, r7, ip, ror r3 │ │ │ │ + rsbeq sl, r7, ip, lsr r3 │ │ │ │ + @ instruction: 0x0067a39c │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d144 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -305446,15 +305446,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 37d3e0 │ │ │ │ ldr r8, [pc, #480] @ 37d4d0 │ │ │ │ mov r9, r4 │ │ │ │ b 37d320 │ │ │ │ - bl 8145c0 │ │ │ │ + bl 8145e0 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 37d348 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -305544,45 +305544,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37d4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37d290 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37d4f4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37d290 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r8, ror #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0092dbbc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addseq sp, r2, r4, lsl #21 │ │ │ │ - bl 87d8e8 │ │ │ │ + bl 87d8e8 │ │ │ │ addseq sp, r2, ip, lsr sl │ │ │ │ andeq r3, r0, r0, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r0, lsr #30 │ │ │ │ rsbeq r9, r7, r0, asr #30 │ │ │ │ + rsbeq r9, r7, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 37d820 │ │ │ │ ldr r3, [pc, #784] @ 37d824 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -305672,40 +305672,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 37d830 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37d770 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 80b774 │ │ │ │ + bl 80b794 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 519cc8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 37d55c │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 815044 │ │ │ │ + bl 815064 │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 37d704 │ │ │ │ cmp r0, #1 │ │ │ │ beq 37d744 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 8150f0 │ │ │ │ + bl 815110 │ │ │ │ b 37d550 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -305757,44 +305757,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37d840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [r4] │ │ │ │ b 37d678 │ │ │ │ ldr r0, [pc, #64] @ 37d844 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [r4] │ │ │ │ b 37d678 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r4, lsl r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, r8, ror #17 │ │ │ │ addseq sp, r2, r0, asr #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, lsl #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r0, lsr ip │ │ │ │ - rsbeq r9, r7, r0, ror #24 │ │ │ │ + rsbeq r9, r7, r0, asr ip │ │ │ │ + rsbeq r9, r7, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 37d99c │ │ │ │ mov r7, r3 │ │ │ │ @@ -305814,15 +305814,15 @@ │ │ │ │ beq 37d8b8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a438 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -305834,15 +305834,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 719e38 │ │ │ │ + bl 719e58 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -305868,15 +305868,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a438 │ │ │ │ str r7, [r4] │ │ │ │ b 37d93c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092d5bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -305940,15 +305940,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a438 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 37da34 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -305974,15 +305974,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a438 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 37da3c │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -305999,23 +305999,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 37da24 │ │ │ │ ldr r0, [pc, #416] @ 37dd2c │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mvn r0, #0 │ │ │ │ b 37da40 │ │ │ │ ldr r0, [pc, #388] @ 37dd30 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 37db9c │ │ │ │ ldr r3, [pc, #364] @ 37dd34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37da24 │ │ │ │ ldr r3, [pc, #348] @ 37dd38 │ │ │ │ @@ -306036,23 +306036,23 @@ │ │ │ │ beq 37dce8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37dd44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37da24 │ │ │ │ ldr r3, [pc, #216] @ 37dd34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37da3c │ │ │ │ ldr r3, [pc, #216] @ 37dd48 │ │ │ │ @@ -306073,52 +306073,52 @@ │ │ │ │ beq 37dd00 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 37dd4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37da3c │ │ │ │ ldr r0, [pc, #96] @ 37dd50 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37da24 │ │ │ │ ldr r0, [pc, #76] @ 37dd54 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37da3c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, ip, asr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, r0, lsr r4 │ │ │ │ @ instruction: 0x0092d3dc │ │ │ │ - rsbeq r9, r7, ip, lsl #18 │ │ │ │ - ldrdeq r9, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r9, r7, ip, lsr #18 │ │ │ │ + strdeq r9, [r7], #-156 @ 0xffffff64 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r0, asr #7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00679898 │ │ │ │ + strheq r9, [r7], #-136 @ 0xffffff78 @ │ │ │ │ andeq r4, r0, r8, asr #26 │ │ │ │ - strdeq r9, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r9, r7, r8, asr #16 │ │ │ │ - rsbeq r9, r7, ip, lsr #18 │ │ │ │ + rsbeq r9, r7, ip, lsl r9 │ │ │ │ + rsbeq r9, r7, r8, ror #16 │ │ │ │ + rsbeq r9, r7, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 37e5a4 │ │ │ │ @@ -306168,15 +306168,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 37e5b8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 37e5bc │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #1912] @ 37e5c0 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -306203,15 +306203,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 719e38 │ │ │ │ + bl 719e58 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37e4cc │ │ │ │ @@ -306260,15 +306260,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a438 │ │ │ │ ldr r2, [pc, #1552] @ 37e5c8 │ │ │ │ ldr r3, [pc, #1516] @ 37e5a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -306419,24 +306419,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 37e5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37df88 │ │ │ │ ldr r3, [pc, #892] @ 37e5dc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -306456,24 +306456,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 37e5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 37de74 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -306500,26 +306500,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 37e5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mvn r4, #0 │ │ │ │ b 37dfb0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 37de74 │ │ │ │ b 37e30c │ │ │ │ ldr r1, [pc, #564] @ 37e5ec │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -306545,53 +306545,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 37e5f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37df88 │ │ │ │ ldr r0, [pc, #392] @ 37e5f4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37e2e4 │ │ │ │ ldr r0, [pc, #376] @ 37e5f8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37df88 │ │ │ │ ldr r0, [pc, #332] @ 37e5fc │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37df88 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -306619,64 +306619,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 37e604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37e39c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 37e608 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37e39c │ │ │ │ ldr r0, [pc, #120] @ 37e60c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37e39c │ │ │ │ addseq sp, r2, ip, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, r0, ror r0 │ │ │ │ - rsbseq r0, fp, r4, ror #2 │ │ │ │ - rsbeq r4, sl, r0, asr #10 │ │ │ │ - rsbeq ip, r5, ip, lsl #13 │ │ │ │ + rsbseq r0, fp, r4, lsl #3 │ │ │ │ + rsbeq r4, sl, r0, ror #10 │ │ │ │ + rsbeq ip, r5, ip, lsr #13 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x003fffff │ │ │ │ addseq ip, r2, ip, ror #28 │ │ │ │ andeq r3, r0, r8, ror #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r8, asr #11 │ │ │ │ + rsbeq r9, r7, r8, ror #11 │ │ │ │ andeq r2, r0, ip, ror #22 │ │ │ │ - rsbeq r9, r7, r8, lsr #7 │ │ │ │ + rsbeq r9, r7, r8, asr #7 │ │ │ │ andeq r4, r0, ip, ror #29 │ │ │ │ - rsbeq r9, r7, r4, asr #6 │ │ │ │ + rsbeq r9, r7, r4, ror #6 │ │ │ │ muleq r0, r8, ip │ │ │ │ - rsbeq r9, r7, ip, asr r4 │ │ │ │ - rsbeq r9, r7, r8, asr #4 │ │ │ │ - rsbeq r9, r7, ip, lsl #9 │ │ │ │ - strheq r9, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, r7, ip, ror r4 │ │ │ │ + rsbeq r9, r7, r8, ror #4 │ │ │ │ + rsbeq r9, r7, ip, lsr #9 │ │ │ │ + ldrdeq r9, [r7], #-52 @ 0xffffffcc @ │ │ │ │ andeq r3, r0, r8, ror #16 │ │ │ │ - rsbeq r9, r7, r0, lsr #4 │ │ │ │ - strheq r9, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r9, r7, ip, lsr r2 │ │ │ │ + rsbeq r9, r7, r0, asr #4 │ │ │ │ + ldrdeq r9, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r9, r7, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -306744,33 +306744,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37e854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37e6a0 │ │ │ │ ldr r0, [pc, #228] @ 37e858 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37e6a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37e6a0 │ │ │ │ ldr r3, [pc, #184] @ 37e85c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -306790,43 +306790,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37e860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37e6a0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 37e864 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37e6a0 │ │ │ │ @ instruction: 0x0092c7d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0092c7b0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, r2, ip, ror r7 │ │ │ │ andeq r4, r0, r4, asr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r9, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, r7, r0, ror #5 │ │ │ │ + ldrdeq r9, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r9, r7, r0, lsl #6 │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ - rsbeq r9, r7, ip, ror #2 │ │ │ │ - rsbeq r9, r7, r4, lsr #3 │ │ │ │ + rsbeq r9, r7, ip, lsl #3 │ │ │ │ + rsbeq r9, r7, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -307015,30 +307015,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 37ed50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37ea18 │ │ │ │ ldr r1, [pc, #400] @ 37ed54 │ │ │ │ ldr r3, [pc, #344] @ 37ed20 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -307117,46 +307117,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37ea18 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, r2, r0, r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r2, r4, ror #10 │ │ │ │ - strheq r9, [r7], #-4 @ │ │ │ │ - rsbeq ip, sl, ip, lsr #9 │ │ │ │ + ldrdeq r9, [r7], #-4 @ │ │ │ │ + rsbeq ip, sl, ip, asr #9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq ip, r2, r0, r3 │ │ │ │ - ldrsheq fp, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - strheq ip, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq fp, r1, r4, lsl lr │ │ │ │ + ldrdeq ip, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r2, r0, r8, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq ip, r5, r8, lsr #25 │ │ │ │ + rsbeq ip, r5, r8, asr #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r7, r8, lsl #30 │ │ │ │ + rsbeq r8, r7, r8, lsr #30 │ │ │ │ addseq ip, r2, r0, ror #4 │ │ │ │ - ldrsbeq fp, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r8, r7, r8, lsr #29 │ │ │ │ - ldrheq fp, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r8, r7, ip, lsl #29 │ │ │ │ - rsbseq fp, r1, r8, ror #24 │ │ │ │ - rsbeq ip, sl, r0, lsr r2 │ │ │ │ - rsbeq r8, r7, r4, lsr #28 │ │ │ │ - rsbeq r8, r7, r8, lsr #28 │ │ │ │ - rsbeq r8, r7, r0, lsl lr │ │ │ │ - rsbeq ip, sl, r8, lsl #4 │ │ │ │ - strdeq r8, [r7], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r8, r7, r0, lsl #28 │ │ │ │ - rsbeq sp, pc, r8, asr r7 @ │ │ │ │ - rsbeq r8, r7, r0, lsl #28 │ │ │ │ + ldrsheq fp, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r8, r7, r8, asr #29 │ │ │ │ + ldrsbeq fp, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r8, r7, ip, lsr #29 │ │ │ │ + rsbseq fp, r1, r8, lsl #25 │ │ │ │ + rsbeq ip, sl, r0, asr r2 │ │ │ │ + rsbeq r8, r7, r4, asr #28 │ │ │ │ + rsbeq r8, r7, r8, asr #28 │ │ │ │ + rsbeq r8, r7, r0, lsr lr │ │ │ │ + rsbeq ip, sl, r8, lsr #4 │ │ │ │ + rsbeq r8, r7, ip, lsl lr │ │ │ │ + rsbeq r8, r7, r0, lsr #28 │ │ │ │ + rsbeq sp, pc, r8, ror r7 @ │ │ │ │ + rsbeq r8, r7, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 37efa8 │ │ │ │ ldr r3, [pc, #512] @ 37efac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -307265,42 +307265,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37efc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37ee80 │ │ │ │ ldr r0, [pc, #60] @ 37efcc │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37ee80 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, ip, ror r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r2, r0, lsr #32 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq fp, r2, r8, pc @ │ │ │ │ andeq r1, r0, r0, ror #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r8, [r7], #-176 @ 0xffffff50 @ │ │ │ │ strdeq r8, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r8, r7, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 37f1b8 │ │ │ │ ldr r1, [pc, #464] @ 37f1bc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307361,28 +307361,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 37f1cc │ │ │ │ ldr r0, [pc, #256] @ 37f1d0 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ ldr r2, [pc, #232] @ 37f1d4 │ │ │ │ ldr r3, [pc, #204] @ 37f1bc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37f1b4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9aeee0 │ │ │ │ + b 9aef00 │ │ │ │ ldr r3, [pc, #184] @ 37f1d8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f020 │ │ │ │ ldr r3, [pc, #168] @ 37f1dc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -307399,43 +307399,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37f1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f020 │ │ │ │ ldr r0, [pc, #68] @ 37f1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f020 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r2, ip, lsr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r2, ip, lsl lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, r2, r8, lsr #27 │ │ │ │ - rsbeq r8, r7, r4, lsr fp │ │ │ │ + rsbeq r8, r7, r4, asr fp │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ addseq fp, r2, r8, lsr sp │ │ │ │ andeq r2, r0, r0, lsr #7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r7, r8, lsl sl │ │ │ │ rsbeq r8, r7, r8, lsr sl │ │ │ │ + rsbeq r8, r7, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -307530,15 +307530,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 719e38 │ │ │ │ + bl 719e58 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37f7c0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -307561,15 +307561,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a438 │ │ │ │ b 37f28c │ │ │ │ ldr r2, [pc, #3472] @ 3801a0 │ │ │ │ ldr r3, [pc, #3456] @ 380194 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -307635,15 +307635,15 @@ │ │ │ │ beq 37f3dc │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 3801a4 │ │ │ │ ldr r0, [pc, #3208] @ 3801a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f3dc │ │ │ │ ldr r3, [pc, #3172] @ 38019c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f28c │ │ │ │ @@ -307665,24 +307665,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 3801b0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f28c │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 37ce80 │ │ │ │ ldr r3, [pc, #2996] @ 38019c │ │ │ │ @@ -307710,27 +307710,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 3801b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f3dc │ │ │ │ ldr r3, [pc, #2824] @ 38019c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f28c │ │ │ │ @@ -307751,15 +307751,15 @@ │ │ │ │ beq 380178 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 3801c0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f5b0 │ │ │ │ ldr r3, [pc, #2696] @ 38019c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -307783,15 +307783,15 @@ │ │ │ │ beq 3804b0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 3801c8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f5b0 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fbb8 │ │ │ │ @@ -307830,15 +307830,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 3801d0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f5b0 │ │ │ │ ldr r3, [pc, #2436] @ 3801d4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -307874,29 +307874,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 3801dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f3dc │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 37f4c8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -307970,29 +307970,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 3801e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f3dc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37f3dc │ │ │ │ ldr r2, [pc, #1836] @ 3801e8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -308018,29 +308018,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 3801ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f3dc │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 37c89c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -308266,27 +308266,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3801f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fd44 │ │ │ │ b 37fd70 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -308298,15 +308298,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 3801fc │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f3dc │ │ │ │ ldr r3, [pc, #620] @ 380200 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380688 │ │ │ │ @@ -308325,30 +308325,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 380204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fe8c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -308388,15 +308388,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -308407,97 +308407,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 38020c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fe8c │ │ │ │ ldr r0, [pc, #200] @ 380210 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f28c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 380214 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f3dc │ │ │ │ ldr r0, [pc, #152] @ 380218 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f28c │ │ │ │ addseq fp, r2, r4, lsl #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0092bbf4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, r2, r4, lsl sl │ │ │ │ - rsbseq lr, sl, ip, lsr #20 │ │ │ │ - strheq r8, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq lr, sl, ip, asr #20 │ │ │ │ + ldrdeq r8, [r7], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, r4, lsl #18 │ │ │ │ - rsbeq r8, r7, ip, ror #12 │ │ │ │ + rsbeq r8, r7, ip, lsl #13 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ - rsbeq r8, r7, r4, asr #15 │ │ │ │ + rsbeq r8, r7, r4, ror #15 │ │ │ │ andeq r3, r0, r8, ror #23 │ │ │ │ - rsbeq r8, r7, r0, lsr #12 │ │ │ │ + rsbeq r8, r7, r0, asr #12 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - strdeq r8, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r8, r7, r8, lsl r5 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq r8, r7, r0, ror r5 │ │ │ │ + @ instruction: 0x00678590 │ │ │ │ andeq r4, r0, ip, lsl #6 │ │ │ │ andeq r1, r0, ip, asr #17 │ │ │ │ - rsbeq r8, r7, r0, asr lr │ │ │ │ + rsbeq r8, r7, r0, ror lr │ │ │ │ andeq r2, r0, ip, asr r2 │ │ │ │ - rsbeq r8, r7, ip, lsr #9 │ │ │ │ + rsbeq r8, r7, ip, asr #9 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - strheq r8, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrdeq r8, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r4, r0, r0, asr r4 │ │ │ │ andeq r3, r0, r4, ror #1 │ │ │ │ - rsbeq r8, r7, ip, asr #3 │ │ │ │ - rsbeq r8, r7, r0, asr r8 │ │ │ │ + rsbeq r8, r7, ip, ror #3 │ │ │ │ + rsbeq r8, r7, r0, ror r8 │ │ │ │ andeq r2, r0, r0, lsl #1 │ │ │ │ - rsbeq r8, r7, r8, asr #10 │ │ │ │ + rsbeq r8, r7, r8, ror #10 │ │ │ │ andeq r4, r0, r0, lsr #23 │ │ │ │ - rsbeq r8, r7, r0, lsr #10 │ │ │ │ - rsbeq r7, r7, r8, lsl #22 │ │ │ │ - rsbeq r7, r7, r8, lsr sp │ │ │ │ - strdeq r7, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r8, r7, r0, asr #10 │ │ │ │ + rsbeq r7, r7, r8, lsr #22 │ │ │ │ + rsbeq r7, r7, r8, asr sp │ │ │ │ + rsbeq r7, r7, r0, lsl ip │ │ │ │ andeq r1, r0, r0, ror #19 │ │ │ │ - rsbeq r8, r7, ip, lsr #2 │ │ │ │ + rsbeq r8, r7, ip, asr #2 │ │ │ │ andeq r5, r0, ip, ror #2 │ │ │ │ - strheq r7, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r8, r7, r0, asr #2 │ │ │ │ - rsbeq r7, r7, r4, asr #20 │ │ │ │ - rsbeq r7, r7, r0, lsr #16 │ │ │ │ - rsbeq r7, r7, r0, lsr r9 │ │ │ │ + ldrdeq r7, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r8, r7, r0, ror #2 │ │ │ │ + rsbeq r7, r7, r4, ror #20 │ │ │ │ + rsbeq r7, r7, r0, asr #16 │ │ │ │ + rsbeq r7, r7, r0, asr r9 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r7, r7, r0, asr ip │ │ │ │ - strdeq r4, [r0], -r4 @ │ │ │ │ rsbeq r7, r7, r0, ror ip │ │ │ │ - rsbeq r7, r7, r4, asr r9 │ │ │ │ - rsbeq r7, r7, r8, lsl #20 │ │ │ │ - rsbeq r7, r7, r8, lsr #21 │ │ │ │ - strdeq r7, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq r4, [r0], -r4 @ │ │ │ │ + @ instruction: 0x00677c90 │ │ │ │ + rsbeq r7, r7, r4, ror r9 │ │ │ │ + rsbeq r7, r7, r8, lsr #20 │ │ │ │ + rsbeq r7, r7, r8, asr #21 │ │ │ │ + rsbeq r7, r7, ip, lsl sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r7, r8, ror pc │ │ │ │ - rsbeq r7, r7, r4, lsl sp │ │ │ │ - rsbeq r7, r7, r8, lsr #28 │ │ │ │ - rsbeq r7, r7, ip, asr pc │ │ │ │ - rsbeq r7, r7, r0, asr #20 │ │ │ │ - strdeq r7, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r7, r7, r0, ror lr │ │ │ │ - strheq r7, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x00677f98 │ │ │ │ + rsbeq r7, r7, r4, lsr sp │ │ │ │ + rsbeq r7, r7, r8, asr #28 │ │ │ │ + rsbeq r7, r7, ip, ror pc │ │ │ │ + rsbeq r7, r7, r0, ror #20 │ │ │ │ + rsbeq r7, r7, r4, lsl fp │ │ │ │ + @ instruction: 0x00677e90 │ │ │ │ + ldrdeq r7, [r7], #-100 @ 0xffffff9c @ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fdd0 │ │ │ │ ldr r3, [pc, #-128] @ 38021c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -308518,26 +308518,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 380220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fdd0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fdd0 │ │ │ │ ldr r3, [pc, #-284] @ 380224 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -308559,33 +308559,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 380228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fdc0 │ │ │ │ ldr r0, [pc, #-424] @ 38022c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -308616,38 +308616,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 380230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fb80 │ │ │ │ ldr r0, [pc, #-644] @ 380234 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f28c │ │ │ │ ldr r0, [pc, #-664] @ 380238 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f28c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 380500 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -308673,26 +308673,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 380240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fd80 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fd90 │ │ │ │ ldr r3, [pc, #-872] @ 380244 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -308714,46 +308714,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 380248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fdb0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 37fdc0 │ │ │ │ b 380338 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 38024c │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f3dc │ │ │ │ ldr r0, [pc, #-1060] @ 380250 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37f3dc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -308766,22 +308766,22 @@ │ │ │ │ b 380070 │ │ │ │ ldr r0, [pc, #-1136] @ 380254 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37ff38 │ │ │ │ ldr r0, [pc, #-1164] @ 380258 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fdc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 37fdd0 │ │ │ │ b 380294 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -308803,81 +308803,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 380264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fc5c │ │ │ │ ldr r0, [pc, #-1336] @ 380268 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fdd0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 38026c │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 380030 │ │ │ │ ldr r0, [pc, #-1392] @ 380270 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fc5c │ │ │ │ ldr r0, [pc, #-1416] @ 380274 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fd80 │ │ │ │ ldr r0, [pc, #-1440] @ 380278 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fdb0 │ │ │ │ ldr r0, [pc, #-1464] @ 38027c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fe8c │ │ │ │ ldr r0, [pc, #-1508] @ 380280 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 37fb80 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 380acc │ │ │ │ @@ -309010,41 +309010,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 380a48 │ │ │ │ ldr r0, [pc, #72] @ 380aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 380a48 │ │ │ │ ldr r0, [pc, #60] @ 380af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 380a48 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 37f1ec │ │ │ │ b 380a20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbeq r7, r7, r4, lsl #27 │ │ │ │ - rsbeq r7, r7, r4, asr #27 │ │ │ │ + rsbeq r7, r7, r4, lsr #27 │ │ │ │ + rsbeq r7, r7, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 37f1ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -309133,25 +309133,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 3811fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380be4 │ │ │ │ ldr r3, [pc, #1328] @ 381200 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -309169,25 +309169,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 381204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 380be4 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 380c2c │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 380c2c │ │ │ │ @@ -309243,28 +309243,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 381214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 380cbc │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 380de4 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 380de4 │ │ │ │ @@ -309324,26 +309324,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 381220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380de4 │ │ │ │ ldr r3, [pc, #596] @ 381224 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -309362,61 +309362,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 381228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380cbc │ │ │ │ mov fp, r7 │ │ │ │ b 380cc8 │ │ │ │ ldr r0, [pc, #452] @ 38122c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 380be4 │ │ │ │ ldr r0, [pc, #424] @ 381230 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 380cbc │ │ │ │ ldr r0, [pc, #400] @ 381234 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38104c │ │ │ │ ldr r0, [pc, #372] @ 381238 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 380cbc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 380df0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 380be4 │ │ │ │ ldr r3, [pc, #316] @ 38123c │ │ │ │ @@ -309435,15 +309435,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 381240 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 380fbc │ │ │ │ mov fp, r7 │ │ │ │ b 380c38 │ │ │ │ ldr r3, [pc, #152] @ 3811f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -309451,63 +309451,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 381244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380c2c │ │ │ │ ldr r0, [pc, #136] @ 381248 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3811ac │ │ │ │ @ instruction: 0x0092a2d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r2, r4, asr #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, r4, ip, lsl fp @ │ │ │ │ - rsbseq sp, sl, r4, lsr r3 │ │ │ │ + rsbseq sp, sl, r4, asr r3 │ │ │ │ addseq sl, r2, r8, lsr r2 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r7, r8, asr #25 │ │ │ │ + rsbeq r7, r7, r8, ror #25 │ │ │ │ andeq r4, r0, r8, lsr #21 │ │ │ │ - @ instruction: 0x00677e98 │ │ │ │ + strheq r7, [r7], #-232 @ 0xffffff18 @ │ │ │ │ addeq pc, r4, r8, lsl #18 │ │ │ │ - rsbseq sp, sl, r9, lsl r1 │ │ │ │ + rsbseq sp, sl, r9, lsr r1 │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ - rsbeq r7, r7, r8, asr #24 │ │ │ │ + rsbeq r7, r7, r8, ror #24 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rsbeq r7, r7, r0, ror #20 │ │ │ │ + rsbeq r7, r7, r0, lsl #21 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq r7, r7, ip, lsl #22 │ │ │ │ - strheq r7, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r7, r7, r8, asr #18 │ │ │ │ - strdeq r7, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r7, r7, r0, asr #20 │ │ │ │ + rsbeq r7, r7, ip, lsr #22 │ │ │ │ + ldrdeq r7, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r7, r7, r8, ror #18 │ │ │ │ + rsbeq r7, r7, r8, lsl fp │ │ │ │ + rsbeq r7, r7, r0, ror #20 │ │ │ │ andeq r3, r0, r0, lsr fp │ │ │ │ - rsbeq r7, r7, r8, lsr r9 │ │ │ │ - rsbeq r7, r7, r4, lsr #14 │ │ │ │ - rsbeq r7, r7, r8, ror #14 │ │ │ │ + rsbeq r7, r7, r8, asr r9 │ │ │ │ + rsbeq r7, r7, r4, asr #14 │ │ │ │ + rsbeq r7, r7, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 381458 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 38145c │ │ │ │ @@ -309594,28 +309594,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 381478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3812e8 │ │ │ │ ldr r3, [pc, #116] @ 38147c │ │ │ │ ldr ip, [pc, #116] @ 381480 │ │ │ │ ldr r1, [pc, #116] @ 381484 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 381488 │ │ │ │ @@ -309628,31 +309628,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3812e8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00929bbc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r2, ip, ror fp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r2, r4, lsr fp │ │ │ │ andeq r2, r0, r0, rrx │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r7, r0, ror r8 │ │ │ │ - rsbseq ip, sl, ip, lsr fp │ │ │ │ - rsbeq r7, r7, r8, asr #16 │ │ │ │ - rsbeq r5, r7, r8, lsr ip │ │ │ │ + @ instruction: 0x00677890 │ │ │ │ + rsbseq ip, sl, ip, asr fp │ │ │ │ + rsbeq r7, r7, r8, ror #16 │ │ │ │ + rsbeq r5, r7, r8, asr ip │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r7, r7, r0, ror r8 │ │ │ │ + @ instruction: 0x00677890 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -309688,37 +309688,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #76] @ 38158c │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ umulleq pc, r4, r4, r1 @ │ │ │ │ - rsbeq r7, r7, r4, asr #15 │ │ │ │ - rsbeq r7, r7, r0, lsr #15 │ │ │ │ + rsbeq r7, r7, r4, ror #15 │ │ │ │ + rsbeq r7, r7, r0, asr #15 │ │ │ │ │ │ │ │ 00381590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -309756,15 +309756,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 381610 │ │ │ │ ldr r0, [pc, #212] @ 38170c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753b40 │ │ │ │ + bl 753b60 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3816d4 │ │ │ │ ldr sl, [pc, #184] @ 381710 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -309811,17 +309811,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ addeq pc, r4, r0, asr r0 @ │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbseq ip, sl, r8, asr r8 │ │ │ │ - rsbeq r5, r7, r8, asr r9 │ │ │ │ - strdeq r7, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq ip, sl, r8, ror r8 │ │ │ │ + rsbeq r5, r7, r8, ror r9 │ │ │ │ + rsbeq r7, r7, r4, lsl r6 │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 00381728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309835,15 +309835,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 389c68 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 389c68 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 7576f4 │ │ │ │ + bl 757714 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 381750 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253648 │ │ │ │ @@ -309927,39 +309927,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 381934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3817e0 │ │ │ │ ldr r0, [pc, #52] @ 381938 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3817e0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r2, ip, ror r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r2, ip, asr r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009295dc │ │ │ │ andeq r4, r0, r0, ror #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r7, r0, lsl r4 │ │ │ │ - rsbeq r7, r7, ip, lsr #8 │ │ │ │ + rsbeq r7, r7, r0, lsr r4 │ │ │ │ + rsbeq r7, r7, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 382298 │ │ │ │ ldr r1, [pc, #2372] @ 38229c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310039,15 +310039,15 @@ │ │ │ │ bne 381e58 │ │ │ │ ldr r0, [pc, #2096] @ 3822b8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r2, [pc, #2072] @ 3822bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -310070,28 +310070,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 3822c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 381a08 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 3819e4 │ │ │ │ @@ -310161,25 +310161,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 3822e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3819a0 │ │ │ │ mov r0, r7 │ │ │ │ bl 381790 │ │ │ │ b 381c18 │ │ │ │ ldr r3, [pc, #1568] @ 3822e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -310198,27 +310198,27 @@ │ │ │ │ beq 382148 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 3822e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [pc, #1436] @ 3822ec │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 382170 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -310345,21 +310345,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #936] @ 382314 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3819fc │ │ │ │ ldr r3, [pc, #912] @ 382318 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381a08 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -310374,34 +310374,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 38231c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 381a08 │ │ │ │ ldr r0, [pc, #780] @ 382320 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3819a0 │ │ │ │ ldr r3, [pc, #756] @ 382324 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 382048 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -310427,75 +310427,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 38232c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 381f0c │ │ │ │ ldr r0, [pc, #584] @ 382330 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 381a08 │ │ │ │ ldr r0, [pc, #544] @ 382334 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 381a08 │ │ │ │ tst r9, #15 │ │ │ │ bne 381dcc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 37d224 │ │ │ │ b 381dcc │ │ │ │ ldr r0, [pc, #488] @ 382338 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 381d48 │ │ │ │ bl 37d184 │ │ │ │ b 381e34 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 382054 │ │ │ │ b 381f0c │ │ │ │ ldr r0, [pc, #436] @ 38233c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 381f0c │ │ │ │ ldr r2, [pc, #260] @ 3822ac │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 382340 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -310506,15 +310506,15 @@ │ │ │ │ beq 3821e8 │ │ │ │ ldr r0, [pc, #368] @ 382344 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381a08 │ │ │ │ ldr r3, [pc, #332] @ 382348 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -310531,81 +310531,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 38234c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 381ab0 │ │ │ │ ldr r0, [pc, #208] @ 382350 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 381ab0 │ │ │ │ @ instruction: 0x009294d0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009294b8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq ip, sl, r8, lsr #10 │ │ │ │ + rsbseq ip, sl, r8, asr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r9, r2, r4, lsl r4 │ │ │ │ addseq r9, r2, r0, asr #7 │ │ │ │ - rsbeq r7, r7, r8, asr #6 │ │ │ │ + rsbeq r7, r7, r8, ror #6 │ │ │ │ addeq lr, r4, r8, lsl #24 │ │ │ │ andeq r1, r0, ip, lsl #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r7, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq r7, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ addeq lr, r4, r0, lsl fp │ │ │ │ - rsbseq ip, sl, r2, lsr r3 │ │ │ │ - rsbeq ip, sl, r8, lsr #16 │ │ │ │ - rsbeq r7, r7, r4, lsr r1 │ │ │ │ + rsbseq ip, sl, r2, asr r3 │ │ │ │ + rsbeq ip, sl, r8, asr #16 │ │ │ │ + rsbeq r7, r7, r4, asr r1 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - strheq r7, [r7], #-0 @ │ │ │ │ + ldrdeq r7, [r7], #-0 @ │ │ │ │ andeq r3, r0, r4, asr #15 │ │ │ │ - rsbeq r7, r7, r4, asr r2 │ │ │ │ - rsbseq ip, sl, r0, asr #3 │ │ │ │ + rsbeq r7, r7, r4, ror r2 │ │ │ │ + rsbseq ip, sl, r0, ror #3 │ │ │ │ addseq r9, r2, r8, lsr #1 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ addseq r8, r2, r8, ror #31 │ │ │ │ addseq r8, r2, ip, lsl #31 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ addseq r8, r2, r4, asr #30 │ │ │ │ addseq r8, r2, r0, lsl #30 │ │ │ │ - @ instruction: 0x0067719c │ │ │ │ - ldrdeq r7, [r7], #-16 @ │ │ │ │ + strheq r7, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq r7, [r7], #-16 @ │ │ │ │ andeq r3, r0, r8, asr lr │ │ │ │ - @ instruction: 0x00677198 │ │ │ │ - rsbeq r6, r7, r4, lsl #27 │ │ │ │ - ldrsheq fp, [sl], #-238 @ 0xffffff12 @ │ │ │ │ + strheq r7, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r6, r7, r4, lsr #27 │ │ │ │ + rsbseq fp, sl, lr, lsl pc │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ - rsbeq r6, r7, r4, asr pc │ │ │ │ - rsbeq r6, r7, r0, ror #28 │ │ │ │ - ldrdeq r7, [r7], #-12 @ │ │ │ │ - @ instruction: 0x00676e94 │ │ │ │ - rsbeq r6, r7, r0, lsl #30 │ │ │ │ + rsbeq r6, r7, r4, ror pc │ │ │ │ + rsbeq r6, r7, r0, lsl #29 │ │ │ │ + strdeq r7, [r7], #-12 @ │ │ │ │ + strheq r6, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r6, r7, r0, lsr #30 │ │ │ │ strdeq lr, [r4], r8 │ │ │ │ - rsbeq r6, r7, r8, lsr #24 │ │ │ │ + rsbeq r6, r7, r8, asr #24 │ │ │ │ andeq r1, r0, r0, lsr sl │ │ │ │ - rsbeq r6, r7, r8, ror #23 │ │ │ │ - rsbeq r6, r7, r0, lsr ip │ │ │ │ + rsbeq r6, r7, r8, lsl #24 │ │ │ │ + rsbeq r6, r7, r0, asr ip │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 3823a4 │ │ │ │ @@ -310664,15 +310664,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 382458 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq lr, r4, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 382648 │ │ │ │ mov r8, r1 │ │ │ │ @@ -310688,30 +310688,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 382658 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 38265c │ │ │ │ ldr r1, [pc, #408] @ 382660 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 381590 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -310789,24 +310789,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 382668 │ │ │ │ ldr r0, [pc, #52] @ 38266c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq fp, sl, r0, lsl fp │ │ │ │ + rsbseq fp, sl, r0, lsr fp │ │ │ │ addseq r8, r2, r4, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r7, r8, lsl #2 │ │ │ │ - strdeq r7, [r7], #-0 @ │ │ │ │ - strdeq r7, [r5], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r0, sl, r8, lsr r2 │ │ │ │ + rsbeq r7, r7, r8, lsr #2 │ │ │ │ + rsbeq r7, r7, r0, lsl r1 │ │ │ │ + rsbeq r8, r5, r4, lsl r0 │ │ │ │ + rsbeq r0, sl, r8, asr r2 │ │ │ │ addseq r8, r2, r8, lsr r8 │ │ │ │ - rsbeq r6, r7, ip, lsl #31 │ │ │ │ - rsbeq r8, r6, r8, ror #27 │ │ │ │ + rsbeq r6, r7, ip, lsr #31 │ │ │ │ + rsbeq r8, r6, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 382754 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -310814,25 +310814,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 382758 │ │ │ │ ldr r1, [pc, #188] @ 38275c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #168] @ 382760 │ │ │ │ ldr r1, [pc, #168] @ 382764 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #136] @ 382768 │ │ │ │ ldr r3, [pc, #136] @ 38276c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 382770 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -310844,31 +310844,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 38277c │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, sl, ip, lsl #18 │ │ │ │ - rsbeq r7, r5, ip, lsl lr │ │ │ │ - rsbeq r0, sl, ip, asr r0 │ │ │ │ - rsbeq r8, r6, r8, ror #1 │ │ │ │ - rsbeq r1, r6, r0, asr #5 │ │ │ │ + rsbseq fp, sl, ip, lsr #18 │ │ │ │ + rsbeq r7, r5, ip, lsr lr │ │ │ │ + rsbeq r0, sl, ip, ror r0 │ │ │ │ + rsbeq r8, r6, r8, lsl #2 │ │ │ │ + rsbeq r1, r6, r0, ror #5 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addeq lr, r4, r0, lsl r2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -310904,132 +310904,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 382830 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 381790 │ │ │ │ - @ instruction: 0x007ab794 │ │ │ │ - @ instruction: 0x00676d94 │ │ │ │ - rsbeq r6, r7, ip, lsr #27 │ │ │ │ + ldrheq fp, [sl], #-116 @ 0xffffff8c @ │ │ │ │ + strheq r6, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r6, r7, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 38288c │ │ │ │ ldr r2, [pc, #64] @ 382890 │ │ │ │ ldr r1, [pc, #64] @ 382894 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 415dfc │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 381728 │ │ │ │ - rsbseq fp, sl, r0, asr #14 │ │ │ │ - rsbeq r6, r7, r0, asr #26 │ │ │ │ - rsbeq r6, r7, r8, asr sp │ │ │ │ + rsbseq fp, sl, r0, ror #14 │ │ │ │ + rsbeq r6, r7, r0, ror #26 │ │ │ │ + rsbeq r6, r7, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 382948 │ │ │ │ ldr r2, [pc, #152] @ 38294c │ │ │ │ ldr r1, [pc, #152] @ 382950 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #120] @ 382954 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 753974 │ │ │ │ + bl 753994 │ │ │ │ ldr r2, [pc, #88] @ 382958 │ │ │ │ ldr r1, [pc, #88] @ 38295c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 3814ec │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq fp, [sl], #-108 @ 0xffffff94 @ │ │ │ │ - ldrdeq r6, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - strdeq r6, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsheq fp, [sl], #-108 @ 0xffffff94 @ │ │ │ │ + strdeq r6, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r6, r7, r0, lsl sp │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strheq r7, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - strdeq pc, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + ldrdeq r7, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq pc, r9, r8, lsl lr @ │ │ │ │ ldr r0, [pc, #4] @ 38296c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ strdeq sp, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3829e0 │ │ │ │ ldr r2, [pc, #88] @ 3829e4 │ │ │ │ ldr r1, [pc, #88] @ 3829e8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3829c0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 522374 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, sl, r4, asr r6 │ │ │ │ - rsbeq r6, r7, r8, asr #24 │ │ │ │ - rsbeq r6, r7, r0, ror #24 │ │ │ │ + rsbseq fp, sl, r4, ror r6 │ │ │ │ + rsbeq r6, r7, r8, ror #24 │ │ │ │ + rsbeq r6, r7, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 382ab0 │ │ │ │ ldr r3, [pc, #172] @ 382ab4 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -311073,15 +311073,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, ip, lsl r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r6, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + ldrdeq r6, [r7], #-176 @ 0xffffff50 @ │ │ │ │ addseq r8, r2, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 382b34 │ │ │ │ ldr r2, [pc, #92] @ 382b38 │ │ │ │ @@ -311089,32 +311089,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 382b40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #64] @ 382b44 │ │ │ │ ldr r3, [pc, #64] @ 382b48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, sl, r8, lsl #10 │ │ │ │ - rsbeq r7, r5, ip, asr #19 │ │ │ │ - rsbeq pc, r9, r4, lsl #17 │ │ │ │ + rsbseq fp, sl, r8, lsr #10 │ │ │ │ + rsbeq r7, r5, ip, ror #19 │ │ │ │ + rsbeq pc, r9, r4, lsr #17 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00382b4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -311124,27 +311124,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 382bac │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d658 │ │ │ │ + bl 74d678 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r6, r7, r0, lsl #21 │ │ │ │ + rsbeq r6, r7, r0, lsr #21 │ │ │ │ │ │ │ │ 00382bb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -311153,50 +311153,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 382c54 │ │ │ │ ldr r0, [pc, #124] @ 382c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r1, [pc, #116] @ 382c68 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f004 │ │ │ │ + bl 74f024 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8131d0 │ │ │ │ + bl 8131f0 │ │ │ │ ldr r3, [pc, #92] @ 382c6c │ │ │ │ ldr r1, [pc, #92] @ 382c70 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33e930 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 750f30 │ │ │ │ + bl 750f50 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 382c74 │ │ │ │ add r0, pc, r0 │ │ │ │ b 382be8 │ │ │ │ addseq r8, r2, r4, asr r2 │ │ │ │ - rsbeq r6, r7, r0, lsr #20 │ │ │ │ - @ instruction: 0x006a2b98 │ │ │ │ + rsbeq r6, r7, r0, asr #20 │ │ │ │ + strheq r2, [sl], #-184 @ 0xffffff48 @ │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - @ instruction: 0x00712098 │ │ │ │ - strheq r6, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r2, [r1], #-8 @ │ │ │ │ + ldrdeq r6, [r7], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 00382c78 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -311229,15 +311229,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 382d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ umulleq sp, r4, r0, ip │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 38d960 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -311248,25 +311248,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #108] @ 382dcc │ │ │ │ ldr r1, [pc, #108] @ 382dd0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #76] @ 382dd4 │ │ │ │ ldr ip, [pc, #76] @ 382dd8 │ │ │ │ ldr r3, [pc, #76] @ 382ddc │ │ │ │ ldr r1, [pc, #76] @ 382de0 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -311274,23 +311274,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f728 │ │ │ │ - ldrheq fp, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r7, r5, r4, ror r7 │ │ │ │ - strheq pc, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - strheq r6, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r6, r7, r8, asr #17 │ │ │ │ + b 74f748 │ │ │ │ + ldrsbeq fp, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x00657794 │ │ │ │ + ldrdeq pc, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r6, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r6, r7, r8, ror #17 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsbseq r1, r1, r8, lsl pc │ │ │ │ - rsbeq r6, r7, r4, lsr #17 │ │ │ │ + rsbseq r1, r1, r8, lsr pc │ │ │ │ + rsbeq r6, r7, r4, asr #17 │ │ │ │ addseq r7, r0, r4, ror r8 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -311398,22 +311398,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 9ae154 │ │ │ │ + bl 9ae174 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 814224 │ │ │ │ + b 814244 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -311429,15 +311429,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81461c │ │ │ │ + bl 81463c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -311471,25 +311471,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 383120 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 383120 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9aad70 │ │ │ │ + bl 9aad90 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253648 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 383100 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 9bebdc │ │ │ │ + bl 9bebfc │ │ │ │ b 383078 │ │ │ │ ldr r3, [pc, #60] @ 383144 │ │ │ │ ldr r1, [pc, #60] @ 383148 │ │ │ │ ldr r0, [pc, #60] @ 38314c │ │ │ │ ldr r2, [pc, #60] @ 383150 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -311500,21 +311500,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 38315c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq sl, sl, r0, ror pc │ │ │ │ - rsbeq r6, r7, r0, lsr r6 │ │ │ │ - rsbeq r6, r7, ip, lsr r6 │ │ │ │ - andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbseq sl, sl, r4, asr pc │ │ │ │ + @ instruction: 0x007aaf90 │ │ │ │ rsbeq r6, r7, r0, asr r6 │ │ │ │ - rsbeq r6, r7, r4, ror #12 │ │ │ │ + rsbeq r6, r7, ip, asr r6 │ │ │ │ + andeq r0, r0, r7, lsr #5 │ │ │ │ + rsbseq sl, sl, r4, ror pc │ │ │ │ + rsbeq r6, r7, r0, ror r6 │ │ │ │ + rsbeq r6, r7, r4, lsl #13 │ │ │ │ │ │ │ │ 00383160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -311588,45 +311588,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 383310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3831e4 │ │ │ │ ldr r0, [pc, #64] @ 383314 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3831e4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, r2, r0, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r2, ip, ror ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, r2, r8, lsr ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r7, ip, lsl #10 │ │ │ │ - rsbeq r6, r7, r8, asr r5 │ │ │ │ + rsbeq r6, r7, ip, lsr #10 │ │ │ │ + rsbeq r6, r7, r8, ror r5 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 383330 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 383348 │ │ │ │ mov r0, #0 │ │ │ │ @@ -311639,15 +311639,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 8152fc │ │ │ │ + bl 81531c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -311699,15 +311699,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 9afdf0 │ │ │ │ + bl 9afe10 │ │ │ │ ldr r1, [pc, #192] @ 38351c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5abe6c │ │ │ │ b 3833f0 │ │ │ │ ldr r0, [pc, #176] @ 383520 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -311728,42 +311728,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38352c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3833dc │ │ │ │ ldr r0, [pc, #56] @ 383530 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3833dc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r4, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r2, r0, ror #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, r2, ip, lsr #20 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r2, r0, r0, lsl #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0067639c │ │ │ │ - ldrdeq r6, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + strheq r6, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq r6, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -311779,19 +311779,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 3835a0 │ │ │ │ ldr r0, [pc, #28] @ 3835a4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9aeee0 │ │ │ │ - @ instruction: 0x00676394 │ │ │ │ + b 9aef00 │ │ │ │ + strheq r6, [r7], #-52 @ 0xffffffcc @ │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -311863,16 +311863,16 @@ │ │ │ │ addseq r7, r2, ip, lsr r8 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq sl, sl, ip, lsr #20 │ │ │ │ - rsbeq r6, r7, ip, asr #5 │ │ │ │ + rsbseq sl, sl, ip, asr #20 │ │ │ │ + rsbeq r6, r7, ip, ror #5 │ │ │ │ │ │ │ │ 003836e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -311997,31 +311997,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 383978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 383750 │ │ │ │ ldr r0, [pc, #84] @ 38397c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 383750 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r0, lsr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r2, r0, lsl #14 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, r2, r0, asr #13 │ │ │ │ @@ -312031,16 +312031,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ @ instruction: 0x009275d4 │ │ │ │ andeq r1, r0, r8, asr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r7, r4, asr #32 │ │ │ │ - @ instruction: 0x00676090 │ │ │ │ + rsbeq r6, r7, r4, rrx │ │ │ │ + strheq r6, [r7], #-0 @ │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -312072,15 +312072,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 814460 │ │ │ │ + bl 814480 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 383a84 │ │ │ │ @@ -312119,17 +312119,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r7, r2, r8, ror r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r2, r8, asr #8 │ │ │ │ - rsbseq sl, sl, ip, asr #11 │ │ │ │ - rsbeq r5, r7, r8, lsl #25 │ │ │ │ - rsbeq r5, r7, ip, asr #30 │ │ │ │ + rsbseq sl, sl, ip, ror #11 │ │ │ │ + rsbeq r5, r7, r8, lsr #25 │ │ │ │ + rsbeq r5, r7, ip, ror #30 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 383b20 │ │ │ │ @@ -312174,15 +312174,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 383cf8 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383bc0 │ │ │ │ - bl 8145c0 │ │ │ │ + bl 8145e0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 383be4 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -312277,41 +312277,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 383db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 383ba8 │ │ │ │ ldr r0, [pc, #60] @ 383db8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 383ba8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009272b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r7, r2, r4, r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ addseq r7, r2, r8, ror r1 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r5, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r5, r7, ip, asr #25 │ │ │ │ + ldrdeq r5, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r5, r7, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 383ff0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -312325,17 +312325,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 383fa8 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 383f54 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 80b774 │ │ │ │ + bl 80b794 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 383f64 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -312355,48 +312355,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 383e3c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 814460 │ │ │ │ + bl 814480 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 383fb4 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 383fb4 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 80b558 │ │ │ │ + bl 80b578 │ │ │ │ ldr r3, [pc, #268] @ 383ff8 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 814688 │ │ │ │ + bl 8146a8 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 383ffc │ │ │ │ ldr r3, [pc, #212] @ 383ff4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -312406,17 +312406,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 80b77c │ │ │ │ + bl 80b79c │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 383f14 │ │ │ │ ldr r2, [pc, #128] @ 384000 │ │ │ │ @@ -312430,17 +312430,17 @@ │ │ │ │ bne 383fec │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 5abdf8 │ │ │ │ cmp r1, #0 │ │ │ │ bge 383e1c │ │ │ │ b 383f60 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ mov r1, #5 │ │ │ │ - bl 80b784 │ │ │ │ + bl 80b7a4 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 383f64 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -312467,41 +312467,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 8141f4 │ │ │ │ + bl 814214 │ │ │ │ ldr r0, [pc, #164] @ 3840f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 816c8c │ │ │ │ + bl 816cac │ │ │ │ ldr r3, [pc, #144] @ 3840f4 │ │ │ │ ldr r2, [pc, #144] @ 3840f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 3840fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #104] @ 384100 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 384104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -312512,18 +312512,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addeq ip, r4, r4, ror r9 │ │ │ │ - rsbseq sl, sl, ip, lsl r0 │ │ │ │ - rsbeq r6, r5, ip, asr #8 │ │ │ │ - @ instruction: 0x0069e690 │ │ │ │ - rsbeq r5, r7, r8, asr #19 │ │ │ │ + rsbseq sl, sl, ip, lsr r0 │ │ │ │ + rsbeq r6, r5, ip, ror #8 │ │ │ │ + strheq lr, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r5, r7, r8, ror #19 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 00384108 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 384154 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -312549,15 +312549,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -312570,15 +312570,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -312593,15 +312593,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 384308 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -312614,15 +312614,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 814460 │ │ │ │ + bl 814480 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -312644,15 +312644,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3842b4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r2, r4, asr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r2, r8, ror #22 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -312802,33 +312802,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3845fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 384428 │ │ │ │ ldr r0, [pc, #92] @ 384600 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 384428 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 255568 │ │ │ │ addseq r6, r2, r0, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r2, r8, lsr #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @@ -312838,16 +312838,16 @@ │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r7, r0, ror #9 │ │ │ │ - rsbeq r5, r7, ip, lsr #10 │ │ │ │ + rsbeq r5, r7, r0, lsl #10 │ │ │ │ + rsbeq r5, r7, ip, asr #10 │ │ │ │ │ │ │ │ 00384604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -312964,31 +312964,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 384874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38466c │ │ │ │ ldr r0, [pc, #84] @ 384878 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38466c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r2, r4, lsl #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r2, r4, ror #15 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, r2, r4, lsr #15 │ │ │ │ @@ -312998,16 +312998,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ addseq r6, r2, r4, asr #13 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r7, r0, lsl r3 │ │ │ │ - rsbeq r5, r7, ip, asr r3 │ │ │ │ + rsbeq r5, r7, r0, lsr r3 │ │ │ │ + rsbeq r5, r7, ip, ror r3 │ │ │ │ │ │ │ │ 0038487c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -313113,25 +313113,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 384ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3848d8 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 3848d8 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 3849b0 │ │ │ │ @@ -313139,15 +313139,15 @@ │ │ │ │ b 3848d8 │ │ │ │ ldr r0, [pc, #92] @ 384aec │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3848d8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 255568 │ │ │ │ addseq r6, r2, r8, ror r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r2, r0, ror #10 │ │ │ │ addseq r6, r2, r4, asr #10 │ │ │ │ @@ -313157,16 +313157,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r0, lsr #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r7, r8, ror r1 │ │ │ │ - rsbeq r5, r7, r4, lsr #3 │ │ │ │ + @ instruction: 0x00675198 │ │ │ │ + rsbeq r5, r7, r4, asr #3 │ │ │ │ │ │ │ │ 00384af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -313286,24 +313286,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 384e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 384b90 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 384c70 │ │ │ │ b 384b7c │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -313328,46 +313328,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 384e08 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 384b90 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 384dcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 384db8 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 384dbc │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 384b7c │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 384da4 │ │ │ │ b 384dbc │ │ │ │ addseq r6, r2, r8, lsl #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq r9, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsheq r9, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ addseq r6, r2, r0, ror #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, r2, ip, lsl #5 │ │ │ │ andeq r2, r0, r8, lsl sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addseq r5, r3, ip, ror #20 │ │ │ │ + rsbeq r4, r7, r0, lsr #31 │ │ │ │ rsbeq r4, r7, r0, lsl #31 │ │ │ │ - rsbeq r4, r7, r0, ror #30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -313406,15 +313406,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -313459,15 +313459,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 384f50 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -313630,15 +313630,15 @@ │ │ │ │ bne 3853c8 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 814460 │ │ │ │ + bl 814480 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 38532c │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -313653,35 +313653,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b558 │ │ │ │ + bl 80b578 │ │ │ │ ldr r1, [pc, #448] @ 385478 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81454c │ │ │ │ + bl 81456c │ │ │ │ ldr r2, [pc, #400] @ 38547c │ │ │ │ ldr r3, [pc, #380] @ 38546c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -313713,31 +313713,31 @@ │ │ │ │ beq 385370 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 3853b8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ ldr r2, [pc, #248] @ 385484 │ │ │ │ ldr r3, [pc, #220] @ 38546c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 385464 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 80b784 │ │ │ │ + b 80b7a4 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 38537c │ │ │ │ ldr r3, [pc, #184] @ 385488 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38521c │ │ │ │ ldr r3, [pc, #168] @ 38548c │ │ │ │ @@ -313754,44 +313754,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 385494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 385220 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 385498 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38521c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r2, r8, asr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, r2, r4, lsr ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ addseq r5, r2, r8, lsr fp │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ umullseq r5, r2, r8, sl │ │ │ │ andeq r2, r0, r4, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r7, r8, ror #17 │ │ │ │ rsbeq r4, r7, r8, lsl #18 │ │ │ │ + rsbeq r4, r7, r8, lsr #18 │ │ │ │ │ │ │ │ 0038549c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -314010,15 +314010,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -314248,15 +314248,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 385bf4 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 3859a8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -314472,15 +314472,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 8152f4 │ │ │ │ + bl 815314 │ │ │ │ ldr r2, [pc, #964] @ 38631c │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 386320 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -314640,15 +314640,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 254134 │ │ │ │ b 385c60 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -314864,15 +314864,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 254134 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 3863cc │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -315241,15 +315241,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 38670c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 386750 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 386974 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 386a58 │ │ │ │ @@ -315288,19 +315288,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 386be4 │ │ │ │ b 386ad0 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - ldrheq r7, [sl], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r7, sl, r0, lsr #17 │ │ │ │ + ldrsbeq r7, [sl], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r7, sl, r0, asr #17 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - ldrsbeq r7, [sl], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsheq r7, [sl], #-104 @ 0xffffff98 @ │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00386c2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -315333,21 +315333,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -315466,15 +315466,15 @@ │ │ │ │ bl 25333c │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 816914 │ │ │ │ + bl 816934 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -315488,15 +315488,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 8144d8 │ │ │ │ + bl 8144f8 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -315508,15 +315508,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 814248 │ │ │ │ + b 814268 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 3872a4 │ │ │ │ @@ -315551,15 +315551,15 @@ │ │ │ │ bne 3871fc │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 814460 │ │ │ │ + bl 814480 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 387100 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -315574,21 +315574,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 80b558 │ │ │ │ + bl 80b578 │ │ │ │ ldr r1, [pc, #540] @ 3872b4 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -315630,28 +315630,28 @@ │ │ │ │ beq 387144 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 3871ec │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ ldr r2, [pc, #352] @ 3872c0 │ │ │ │ ldr r3, [pc, #324] @ 3872a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3872a0 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 80b784 │ │ │ │ + b 80b7a4 │ │ │ │ ldr r1, [pc, #304] @ 3872c4 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -315670,15 +315670,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 3872a0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 387150 │ │ │ │ ldr r3, [pc, #200] @ 3872cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 387000 │ │ │ │ ldr r3, [pc, #184] @ 3872d0 │ │ │ │ @@ -315695,31 +315695,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3872d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 387004 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 3872dc │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 387000 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r2, ip, lsl #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r2, r4, ror lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -315727,16 +315727,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ addseq r3, r2, r4, asr #25 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ addseq r3, r2, r0, ror #24 │ │ │ │ andeq r4, r0, r0, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r7, r0, lsl fp │ │ │ │ rsbeq r2, r7, r0, lsr fp │ │ │ │ + rsbeq r2, r7, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 387308 │ │ │ │ @@ -315923,15 +315923,15 @@ │ │ │ │ beq 3875f8 │ │ │ │ ldr r3, [pc, #448] @ 387790 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3876b8 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 814ccc │ │ │ │ + bl 814cec │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 387760 │ │ │ │ ldr r2, [pc, #404] @ 387794 │ │ │ │ ldr r3, [pc, #388] @ 387788 │ │ │ │ @@ -315966,23 +315966,23 @@ │ │ │ │ beq 387730 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3877a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 387598 │ │ │ │ ldr r3, [pc, #232] @ 3877a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3875dc │ │ │ │ @@ -315999,32 +315999,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3877ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3875dc │ │ │ │ ldr r0, [pc, #120] @ 3877b0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 387598 │ │ │ │ ldr r0, [pc, #96] @ 3877b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3875dc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3877b8 │ │ │ │ ldr r1, [pc, #80] @ 3877bc │ │ │ │ ldr r0, [pc, #80] @ 3877c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3877c4 │ │ │ │ @@ -316036,22 +316036,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r2, r0, ror #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, r2, r4, lsr #16 │ │ │ │ andeq r4, r0, r4, ror r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r7, r4, asr #14 │ │ │ │ + rsbeq r2, r7, r4, ror #14 │ │ │ │ andeq r3, r0, ip, lsl #22 │ │ │ │ - rsbeq r2, r7, r0, lsl #15 │ │ │ │ - rsbeq r2, r7, r8, lsl r7 │ │ │ │ rsbeq r2, r7, r0, lsr #15 │ │ │ │ - rsbseq r6, sl, r4, lsl r9 │ │ │ │ - ldrdeq r1, [r7], #-240 @ 0xffffff10 @ │ │ │ │ - strheq r2, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r2, r7, r8, lsr r7 │ │ │ │ + rsbeq r2, r7, r0, asr #15 │ │ │ │ + rsbseq r6, sl, r4, lsr r9 │ │ │ │ + strdeq r1, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r2, [r7], #-120 @ 0xffffff88 @ │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 38782c │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -316137,15 +316137,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 3878e0 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3878e0 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 00387944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -316252,15 +316252,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00387af4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -316268,25 +316268,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 815044 │ │ │ │ + bl 815064 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 387b70 │ │ │ │ cmp r0, #1 │ │ │ │ beq 387bac │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8150f0 │ │ │ │ + bl 815110 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -316303,17 +316303,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 387c5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 80b77c │ │ │ │ + bl 80b79c │ │ │ │ tst r8, #8 │ │ │ │ bne 387c34 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 387c40 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -316334,43 +316334,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 387b3c │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 387b3c │ │ │ │ mov r0, r5 │ │ │ │ bl 387a30 │ │ │ │ b 387b3c │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38ccd4 │ │ │ │ b 387b3c │ │ │ │ - rsbseq r6, sl, ip, ror #9 │ │ │ │ - rsbeq r1, r7, r8, lsr #23 │ │ │ │ - rsbeq r2, r7, ip, lsr #7 │ │ │ │ + rsbseq r6, sl, ip, lsl #10 │ │ │ │ + rsbeq r1, r7, r8, asr #23 │ │ │ │ + rsbeq r2, r7, ip, asr #7 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 387cf4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387ca0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b774 │ │ │ │ + bl 80b794 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -316383,15 +316383,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 387af4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387c88 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -316420,26 +316420,26 @@ │ │ │ │ bl 3850f0 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b558 │ │ │ │ + bl 80b578 │ │ │ │ ldr r1, [pc, #52] @ 387ddc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8146f0 │ │ │ │ + bl 814710 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -316528,15 +316528,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 387e6c │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 8152fc │ │ │ │ + bl 81531c │ │ │ │ ldr r3, [pc, #332] @ 38808c │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -316546,15 +316546,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 387e6c │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 387eb0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8152fc │ │ │ │ + bl 81531c │ │ │ │ ldr r3, [pc, #264] @ 388090 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 387d24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -316609,19 +316609,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 387eb0 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 387eb0 │ │ │ │ b 387e6c │ │ │ │ - rsbseq r6, sl, lr, lsl #4 │ │ │ │ - ldrsheq r6, [sl], #-19 @ 0xffffffed @ │ │ │ │ + rsbseq r6, sl, lr, lsr #4 │ │ │ │ + rsbseq r6, sl, r3, lsl r2 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - rsbseq r6, sl, ip, asr r1 │ │ │ │ + rsbseq r6, sl, ip, ror r1 │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -316650,17 +316650,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b774 │ │ │ │ + bl 80b794 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -316701,15 +316701,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 388254 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -316720,21 +316720,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 388198 │ │ │ │ blx r3 │ │ │ │ b 388198 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #24] @ 388258 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -316871,15 +316871,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3886c0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 814460 │ │ │ │ + bl 814480 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 38866c │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -316986,38 +316986,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 388810 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 387a30 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b774 │ │ │ │ + bl 80b794 │ │ │ │ b 388588 │ │ │ │ mov r0, r4 │ │ │ │ bl 387a30 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ ldr r2, [pc, #520] @ 38888c │ │ │ │ ldr r3, [pc, #472] @ 388860 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 388810 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 80b784 │ │ │ │ + b 80b7a4 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 38857c │ │ │ │ cmp r3, #2 │ │ │ │ bne 3883c0 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 3884e0 │ │ │ │ @@ -317056,26 +317056,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3888a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 388474 │ │ │ │ ldr r2, [pc, #224] @ 388894 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 388474 │ │ │ │ @@ -317092,15 +317092,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 3888ac │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 388474 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 3888b0 │ │ │ │ ldr r1, [pc, #148] @ 3888b4 │ │ │ │ ldr r0, [pc, #148] @ 3888b8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -317119,37 +317119,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00922bb0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r2, r2, ip, fp @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r2, r8, lsl #20 │ │ │ │ - rsbseq r5, sl, r0, lsr ip │ │ │ │ + rsbseq r5, sl, r0, asr ip │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0x009228f8 │ │ │ │ umullseq r2, r2, r4, r8 @ │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0x009227f4 │ │ │ │ addseq r2, r2, r0, lsr #15 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r3, r0, r4, lsr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r1, r7, ip, lsr #16 │ │ │ │ + rsbeq r1, r7, ip, asr #16 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r7, r0, lsr #16 │ │ │ │ + rsbeq r1, r7, r0, asr #16 │ │ │ │ addseq r1, r3, r0, asr pc │ │ │ │ - rsbeq r1, r7, ip, lsl #16 │ │ │ │ - rsbseq r5, sl, r0, ror #16 │ │ │ │ - rsbeq r0, r7, ip, lsl pc │ │ │ │ - rsbeq r1, r7, r8, ror #14 │ │ │ │ + rsbeq r1, r7, ip, lsr #16 │ │ │ │ + rsbseq r5, sl, r0, lsl #17 │ │ │ │ + rsbeq r0, r7, ip, lsr pc │ │ │ │ + rsbeq r1, r7, r8, lsl #15 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - rsbseq r5, sl, ip, lsr r8 │ │ │ │ - strdeq r0, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r1, r7, ip, lsr #14 │ │ │ │ + rsbseq r5, sl, ip, asr r8 │ │ │ │ + rsbeq r0, r7, r8, lsl pc │ │ │ │ + rsbeq r1, r7, ip, asr #14 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -317167,17 +317167,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b774 │ │ │ │ + bl 80b794 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 3850f0 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -317204,15 +317204,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 003889cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -317265,22 +317265,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 80b558 │ │ │ │ + bl 80b578 │ │ │ │ ldr r1, [pc, #156] @ 388b74 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3889cc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -317349,15 +317349,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 388d34 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -317428,17 +317428,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bl 255568 │ │ │ │ addseq r2, r2, r0, lsl r2 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ - rsbseq r5, sl, r8, ror #6 │ │ │ │ - rsbeq r0, r7, r4, lsr #20 │ │ │ │ - rsbeq r1, r7, r4, lsl r3 │ │ │ │ + rsbseq r5, sl, r8, lsl #7 │ │ │ │ + rsbeq r0, r7, r4, asr #20 │ │ │ │ + rsbeq r1, r7, r4, lsr r3 │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -317508,22 +317508,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 80b558 │ │ │ │ + bl 80b578 │ │ │ │ ldr r1, [pc, #152] @ 388f3c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3889cc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -317706,15 +317706,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 389154 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 389080 │ │ │ │ ldr r2, [pc, #220] @ 38927c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 388fb0 │ │ │ │ @@ -317731,30 +317731,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 389288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 388fb0 │ │ │ │ ldr r0, [pc, #108] @ 38928c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 388fb0 │ │ │ │ ldr r3, [pc, #84] @ 389290 │ │ │ │ ldr r1, [pc, #84] @ 389294 │ │ │ │ ldr r0, [pc, #84] @ 389298 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 38929c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -317769,19 +317769,19 @@ │ │ │ │ @ instruction: 0x00921df0 │ │ │ │ addeq r7, r4, r4, asr #18 │ │ │ │ addseq r1, r2, ip, ror #25 │ │ │ │ addseq r1, r2, r4, asr #25 │ │ │ │ @ instruction: 0x00000fb4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r7, r4, asr lr │ │ │ │ - rsbeq r0, r7, ip, lsl #29 │ │ │ │ - rsbseq r4, sl, r0, asr #28 │ │ │ │ - strdeq r0, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r0, r7, r0, lsr #29 │ │ │ │ + rsbeq r0, r7, r4, ror lr │ │ │ │ + rsbeq r0, r7, ip, lsr #29 │ │ │ │ + rsbseq r4, sl, r0, ror #28 │ │ │ │ + rsbeq r0, r7, ip, lsl r5 │ │ │ │ + rsbeq r0, r7, r0, asr #29 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 003892a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -317848,15 +317848,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldr r2, [pc, #484] @ 3895ac │ │ │ │ ldr r3, [pc, #460] @ 389598 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -317946,47 +317946,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3895c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38930c │ │ │ │ ldr r0, [pc, #72] @ 3895c4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38930c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r8, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r2, r8, asr #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r4, sl, r1, asr sp │ │ │ │ + rsbseq r4, sl, r1, ror sp │ │ │ │ @ instruction: 0x00921ab4 │ │ │ │ addseq r1, r2, ip, asr sl │ │ │ │ andeq r4, r0, r0, ror #8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addseq r1, r3, r4, lsl r2 │ │ │ │ - rsbeq r0, r7, ip, lsr #23 │ │ │ │ - strdeq r0, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r0, r7, ip, asr #23 │ │ │ │ + rsbeq r0, r7, r0, lsl ip │ │ │ │ │ │ │ │ 003895c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -318005,15 +318005,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 389638 │ │ │ │ ldr r2, [pc, #372] @ 389790 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3896e8 │ │ │ │ - bl 8145c0 │ │ │ │ + bl 8145e0 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -318075,42 +318075,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3897a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 389628 │ │ │ │ ldr r0, [pc, #60] @ 3897ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 389628 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r8, lsr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r2, r4, lsr #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r1, r2, r8, lsr #15 │ │ │ │ addseq r1, r2, r8, ror r7 │ │ │ │ andeq r3, r0, r4, ror #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r7, r4, ror #20 │ │ │ │ - rsbeq r0, r7, r8, ror sl │ │ │ │ + rsbeq r0, r7, r4, lsl #21 │ │ │ │ + @ instruction: 0x00670a98 │ │ │ │ │ │ │ │ 003897b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -318128,15 +318128,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 814460 │ │ │ │ + bl 814480 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -318155,51 +318155,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 389990 │ │ │ │ - bl 8ac518 │ │ │ │ + bl 8ac538 │ │ │ │ cmp r0, #0 │ │ │ │ beq 389a18 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 815248 │ │ │ │ + bl 815268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 389a4c │ │ │ │ ldr r1, [pc, #496] @ 389a8c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 813890 │ │ │ │ + bl 8138b0 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 3899b4 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 98ae7c │ │ │ │ + bl 98ae9c │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389950 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 98ae7c │ │ │ │ + bl 98ae9c │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389984 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 98ae7c │ │ │ │ + bl 98ae9c │ │ │ │ mov r0, r4 │ │ │ │ bl 383b58 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 813d80 │ │ │ │ + bl 813da0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 389a90 │ │ │ │ ldr r3, [pc, #360] @ 389a84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -318222,23 +318222,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 254134 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3898f0 │ │ │ │ - bl 98aaf8 │ │ │ │ + bl 98ab18 │ │ │ │ mov r2, r0 │ │ │ │ b 3898f0 │ │ │ │ ldr r1, [pc, #256] @ 389a98 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 813890 │ │ │ │ + bl 8138b0 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 3898bc │ │ │ │ ldr r3, [pc, #224] @ 389a9c │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -318269,47 +318269,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 389ab4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mvn r0, #0 │ │ │ │ b 389910 │ │ │ │ ldr r3, [pc, #100] @ 389ab8 │ │ │ │ ldr ip, [pc, #100] @ 389abc │ │ │ │ ldr r1, [pc, #100] @ 389ac0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 389ac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 389a44 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r4, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addeq r7, r4, ip, lsr #2 │ │ │ │ addseq r1, r2, ip, lsl #10 │ │ │ │ - rsbeq r0, r7, r4, lsl #18 │ │ │ │ + rsbeq r0, r7, r4, lsr #18 │ │ │ │ addeq r7, r4, r0, lsr r0 │ │ │ │ - rsbeq r0, r7, ip, lsl #17 │ │ │ │ - rsbeq r0, r7, r8, ror r8 │ │ │ │ - rsbeq r0, r7, ip, asr #16 │ │ │ │ - rsbseq r4, sl, ip, asr r6 │ │ │ │ - ldrdeq r0, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq pc, r6, r4, lsl sp @ │ │ │ │ + rsbeq r0, r7, ip, lsr #17 │ │ │ │ + @ instruction: 0x00670898 │ │ │ │ + rsbeq r0, r7, ip, ror #16 │ │ │ │ + rsbseq r4, sl, ip, ror r6 │ │ │ │ + strdeq r0, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq pc, r6, r4, lsr sp @ │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - rsbseq r4, sl, r4, lsr #12 │ │ │ │ - ldrdeq r0, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq pc, r6, r0, ror #25 │ │ │ │ + rsbseq r4, sl, r4, asr #12 │ │ │ │ + strdeq r0, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq pc, r6, r0, lsl #26 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00389ac8 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -318354,38 +318354,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 389c38 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 9aacdc │ │ │ │ + bl 9aacfc │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 255178 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 816914 │ │ │ │ + bl 816934 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 255178 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ ldr ip, [pc, #116] @ 389c3c │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 383b58 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 389b60 │ │ │ │ @@ -318412,49 +318412,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ │ │ │ │ 00389c68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 389c98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 9aad70 │ │ │ │ + bl 9aad90 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9aad70 │ │ │ │ + b 9aad90 │ │ │ │ │ │ │ │ 00389cac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7d89dc │ │ │ │ + bl 7d89fc │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 389cd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -318618,17 +318618,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 389c44 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38a014 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b774 │ │ │ │ + bl 80b794 │ │ │ │ ldr r2, [pc, #380] @ 38a11c │ │ │ │ ldr r3, [pc, #356] @ 38a108 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -318652,17 +318652,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 389df4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 38a038 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b77c │ │ │ │ + bl 80b79c │ │ │ │ b 389f98 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 389e90 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -318694,45 +318694,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 38a130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 389ea8 │ │ │ │ ldr r0, [pc, #72] @ 38a134 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 389ea8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, ip, asr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r2, r8, asr #32 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ addseq r0, r2, r0, lsl #30 │ │ │ │ addseq r0, r2, r4, lsl #29 │ │ │ │ - rsbseq r4, sl, ip, lsr #5 │ │ │ │ + rsbseq r4, sl, ip, asr #5 │ │ │ │ andeq r4, r0, ip, lsl pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r7, ip, asr r4 │ │ │ │ - @ instruction: 0x00670494 │ │ │ │ + rsbeq r0, r7, ip, ror r4 │ │ │ │ + strheq r0, [r7], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -318770,15 +318770,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 8ac930 │ │ │ │ + bl 8ac950 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -318875,41 +318875,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38a3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38a2c0 │ │ │ │ ldr r0, [pc, #60] @ 38a3e8 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38a2c0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r2, r4, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r2, r4, lsl #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r2, r8, lsr #22 │ │ │ │ andeq r3, r0, r8, lsr #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r7, r0, lsr r2 │ │ │ │ - rsbeq r0, r7, r0, ror #4 │ │ │ │ + rsbeq r0, r7, r0, asr r2 │ │ │ │ + rsbeq r0, r7, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 38a500 │ │ │ │ @@ -319009,29 +319009,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 389c44 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 38a550 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8acb40 │ │ │ │ + bl 8acb60 │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 38a550 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 38a568 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 38a590 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8ac518 │ │ │ │ + bl 8ac538 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38a268 │ │ │ │ @@ -319070,34 +319070,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 38a740 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 38abf0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 80b558 │ │ │ │ + bl 80b578 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 38a9d8 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 38a914 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38a88c │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 80b784 │ │ │ │ + bl 80b7a4 │ │ │ │ ldr r2, [pc, #2012] @ 38aeb8 │ │ │ │ ldr r3, [pc, #1992] @ 38aea8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -319109,17 +319109,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 38a268 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 389d04 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 80b774 │ │ │ │ + bl 80b794 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319213,21 +319213,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8acf50 │ │ │ │ + bl 8acf70 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 38a710 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 80b77c │ │ │ │ + bl 80b79c │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 38a6d4 │ │ │ │ ldr r2, [pc, #1496] @ 38aec4 │ │ │ │ ldr r3, [pc, #1464] @ 38aea8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -319246,15 +319246,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8acf50 │ │ │ │ + bl 8acf70 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 38a8cc │ │ │ │ b 38a71c │ │ │ │ ldr r3, [pc, #1388] @ 38aec8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319274,22 +319274,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 38aed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38a658 │ │ │ │ ldr r3, [pc, #1272] @ 38aed8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a6b0 │ │ │ │ ldr r3, [pc, #1240] @ 38aecc │ │ │ │ @@ -319306,22 +319306,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 38aedc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38a6b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38ad30 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -319365,22 +319365,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 38aee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 38a764 │ │ │ │ ldr r3, [pc, #916] @ 38aeec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -319399,31 +319399,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 38aef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [r6] │ │ │ │ b 38a834 │ │ │ │ ldr r0, [pc, #796] @ 38aef4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38a658 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 38acf8 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -319436,21 +319436,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 38adb4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b558 │ │ │ │ + bl 80b578 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 38aef8 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -319466,35 +319466,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 38a7b4 │ │ │ │ ldr r0, [pc, #588] @ 38aefc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38a6b0 │ │ │ │ ldr r0, [pc, #572] @ 38af00 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 38a884 │ │ │ │ ldr r0, [pc, #544] @ 38af04 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [r6] │ │ │ │ b 38a834 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 80b784 │ │ │ │ + bl 80b7a4 │ │ │ │ ldr r2, [pc, #504] @ 38af08 │ │ │ │ ldr r3, [pc, #404] @ 38aea8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -319520,23 +319520,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 38af10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38aa60 │ │ │ │ ldr r3, [pc, #344] @ 38af14 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38ac38 │ │ │ │ ldr r3, [pc, #252] @ 38aecc │ │ │ │ @@ -319552,33 +319552,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 38af18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38ac38 │ │ │ │ ldr r0, [pc, #228] @ 38af1c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38aa60 │ │ │ │ ldr r0, [pc, #208] @ 38af20 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38ac38 │ │ │ │ ldr r3, [pc, #192] @ 38af24 │ │ │ │ ldr r1, [pc, #192] @ 38af28 │ │ │ │ ldr r0, [pc, #192] @ 38af2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 38af30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -319602,41 +319602,41 @@ │ │ │ │ addseq r0, r2, r8, asr #14 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ addseq r0, r2, r8, ror #12 │ │ │ │ addseq r0, r2, r8, lsr r5 │ │ │ │ andeq r3, r0, ip, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r6, r8, ror ip @ │ │ │ │ + @ instruction: 0x0066fc98 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - rsbeq pc, r6, r8, ror #25 │ │ │ │ + rsbeq pc, r6, r8, lsl #26 │ │ │ │ addseq r0, r2, ip, lsl #7 │ │ │ │ andeq r3, r0, r4, lsr r0 │ │ │ │ - ldrdeq pc, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq pc, [r6], #-192 @ 0xffffff40 @ │ │ │ │ andeq r2, r0, ip, asr r4 │ │ │ │ - strheq pc, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq pc, r6, r8, asr #21 │ │ │ │ + ldrdeq pc, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq pc, r6, r8, ror #21 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - strheq pc, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq pc, r6, r0, lsr #23 │ │ │ │ - rsbeq pc, r6, r4, ror #21 │ │ │ │ + ldrdeq pc, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, r6, r0, asr #23 │ │ │ │ + rsbeq pc, r6, r4, lsl #22 │ │ │ │ addseq r0, r2, r4, lsl r1 │ │ │ │ andeq r5, r0, r8, asr #32 │ │ │ │ - rsbeq pc, r6, ip, ror #22 │ │ │ │ + rsbeq pc, r6, ip, lsl #23 │ │ │ │ andeq r2, r0, r4, ror #7 │ │ │ │ - ldrdeq pc, [r6], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq pc, r6, r4, lsr fp @ │ │ │ │ - rsbeq pc, r6, ip, asr #17 │ │ │ │ - rsbseq r3, sl, ip, lsr #8 │ │ │ │ - rsbeq pc, r6, r4, asr #20 │ │ │ │ - rsbeq pc, r6, r0, ror sl @ │ │ │ │ + strdeq pc, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq pc, r6, r4, asr fp @ │ │ │ │ + rsbeq pc, r6, ip, ror #17 │ │ │ │ + rsbseq r3, sl, ip, asr #8 │ │ │ │ + rsbeq pc, r6, r4, ror #20 │ │ │ │ + @ instruction: 0x0066fa90 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - rsbseq r3, sl, r8, lsl #8 │ │ │ │ - rsbeq pc, r6, r0, lsr #20 │ │ │ │ - rsbeq pc, r6, ip, lsr #20 │ │ │ │ + rsbseq r3, sl, r8, lsr #8 │ │ │ │ + rsbeq pc, r6, r0, asr #20 │ │ │ │ + rsbeq pc, r6, ip, asr #20 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 38b220 │ │ │ │ mov r4, r0 │ │ │ │ @@ -319675,21 +319675,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 80b558 │ │ │ │ + bl 80b578 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 38b230 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 38b224 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -319770,37 +319770,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 38b250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38b060 │ │ │ │ b 38afac │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 38b254 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 38b1a4 │ │ │ │ ldr r3, [pc, #120] @ 38b258 │ │ │ │ ldr r1, [pc, #120] @ 38b25c │ │ │ │ ldr r0, [pc, #120] @ 38b260 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 38b264 │ │ │ │ @@ -319822,26 +319822,26 @@ │ │ │ │ addseq pc, r1, ip, lsr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r1, r0, lsl #28 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ addseq pc, r1, r0, lsl #27 │ │ │ │ andeq r2, r0, r0, lsl #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrheq r7, [r4], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsbeq r1, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsbeq r7, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsheq r1, [r4], #-216 @ 0xffffff28 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r6, ip, lsl r8 @ │ │ │ │ - rsbeq pc, r6, r4, asr #16 │ │ │ │ - ldrheq r3, [sl], #-0 @ │ │ │ │ - rsbeq pc, r6, r8, asr #13 │ │ │ │ - rsbeq pc, r6, r4, asr r8 @ │ │ │ │ + rsbeq pc, r6, ip, lsr r8 @ │ │ │ │ + rsbeq pc, r6, r4, ror #16 │ │ │ │ + ldrsbeq r3, [sl], #-0 @ │ │ │ │ + rsbeq pc, r6, r8, ror #13 │ │ │ │ + rsbeq pc, r6, r4, ror r8 @ │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r3, sl, ip, lsl #1 │ │ │ │ - rsbeq pc, r6, r4, lsr #13 │ │ │ │ - rsbeq pc, r6, r0, lsr r8 @ │ │ │ │ + rsbseq r3, sl, ip, lsr #1 │ │ │ │ + rsbeq pc, r6, r4, asr #13 │ │ │ │ + rsbeq pc, r6, r0, asr r8 @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -320149,21 +320149,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 38b79c │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b558 │ │ │ │ + bl 80b578 │ │ │ │ ldr r1, [pc, #48] @ 38b7b4 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -320801,15 +320801,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38a268 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8ac518 │ │ │ │ + bl 8ac538 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -321352,17 +321352,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 38c760 │ │ │ │ addseq lr, r1, ip, asr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r1, r8, lsl #14 │ │ │ │ @ instruction: 0x0091e6b8 │ │ │ │ - strheq r0, [pc], #-228 @ │ │ │ │ - rsbeq sp, r6, r0, asr sl │ │ │ │ - rsbeq pc, r9, r4, asr r8 @ │ │ │ │ + ldrdeq r0, [pc], #-228 @ │ │ │ │ + rsbeq sp, r6, r0, ror sl │ │ │ │ + rsbeq pc, r9, r4, ror r8 @ │ │ │ │ addseq lr, r1, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -321408,17 +321408,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38cc08 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38cb78 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b774 │ │ │ │ + bl 80b794 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38cbf8 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -321435,17 +321435,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38cbf4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38a5f0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b77c │ │ │ │ + bl 80b79c │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 38cbc8 │ │ │ │ ldr r2, [pc, #292] @ 38ccb8 │ │ │ │ ldr r3, [pc, #272] @ 38cca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -321494,42 +321494,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38cccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38cb00 │ │ │ │ ldr r0, [pc, #60] @ 38ccd0 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38cb00 │ │ │ │ addseq lr, r1, r0, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r1, r0, asr #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r1, r0, ror #5 │ │ │ │ umullseq lr, r1, r0, r2 │ │ │ │ addseq lr, r1, r4, asr r2 │ │ │ │ andeq r3, r0, r8, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r6, ip, ror #27 │ │ │ │ - rsbeq sp, r6, r8, lsl #28 │ │ │ │ + rsbeq sp, r6, ip, lsl #28 │ │ │ │ + rsbeq sp, r6, r8, lsr #28 │ │ │ │ │ │ │ │ 0038ccd4 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 38cce8 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 38a268 │ │ │ │ @@ -321599,15 +321599,15 @@ │ │ │ │ bne 38cd88 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 38cd88 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8ac518 │ │ │ │ + bl 8ac538 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cd88 │ │ │ │ ldr r3, [pc, #1012] @ 38d200 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38ce58 │ │ │ │ @@ -321658,15 +321658,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 38ce84 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 389c44 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8ac518 │ │ │ │ + bl 8ac538 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cdcc │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cdcc │ │ │ │ cmp r3, #1 │ │ │ │ beq 38d098 │ │ │ │ @@ -321730,50 +321730,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 38d224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cd4c │ │ │ │ ldr r3, [pc, #496] @ 38d228 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cd4c │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 9bc7b4 │ │ │ │ + bl 9bc7d4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 38d12c │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 2531ec │ │ │ │ b 38cd4c │ │ │ │ ldr r0, [pc, #420] @ 38d22c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38d024 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 38a268 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -321795,22 +321795,22 @@ │ │ │ │ beq 38d1bc │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 38d234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38ce94 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 38d070 │ │ │ │ ldr r3, [pc, #220] @ 38d21c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -321829,35 +321829,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38d238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38d070 │ │ │ │ ldr r0, [pc, #120] @ 38d23c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38ce94 │ │ │ │ ldr r0, [pc, #104] @ 38d240 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38d070 │ │ │ │ addseq lr, r1, r8, lsl r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r1, r4, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008446b0 │ │ │ │ umullseq lr, r1, r4, r0 │ │ │ │ @@ -321866,22 +321866,22 @@ │ │ │ │ addseq sp, r1, r4, asr #31 │ │ │ │ addseq sp, r1, r8, ror pc │ │ │ │ addseq sp, r1, r4, lsl #30 │ │ │ │ addseq sp, r1, r4, lsr #29 │ │ │ │ andeq r1, r0, r8, ror #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r6, r4, lsr #21 │ │ │ │ + rsbeq sp, r6, r4, asr #21 │ │ │ │ andeq r2, r0, r8, lsl r9 │ │ │ │ - rsbeq sp, r6, r0, ror sl │ │ │ │ + @ instruction: 0x0066da90 │ │ │ │ andeq r1, r0, r8, asr r6 │ │ │ │ - rsbeq sp, r6, r8, lsl #21 │ │ │ │ - rsbeq sp, r6, r4, ror r9 │ │ │ │ - rsbeq sp, r6, ip, lsl sl │ │ │ │ + rsbeq sp, r6, r8, lsr #21 │ │ │ │ @ instruction: 0x0066d994 │ │ │ │ + rsbeq sp, r6, ip, lsr sl │ │ │ │ + strheq sp, [r6], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 0038d244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -321898,20 +321898,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 38d2b4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r4, r4, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 38d4a4 │ │ │ │ ldr r5, [pc, #468] @ 38d4a8 │ │ │ │ @@ -321922,23 +321922,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 38d390 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 38d420 │ │ │ │ @@ -321951,15 +321951,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -321993,29 +321993,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 38d374 │ │ │ │ ldr r3, [pc, #156] @ 38d4c4 │ │ │ │ ldr lr, [pc, #156] @ 38d4c8 │ │ │ │ ldr r1, [pc, #156] @ 38d4cc │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -322026,30 +322026,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 38d374 │ │ │ │ - rsbeq ip, r6, ip, lsr r3 │ │ │ │ - rsbeq ip, r6, r4, asr r3 │ │ │ │ - rsbseq r1, sl, r0 │ │ │ │ - rsbeq sp, r6, ip, lsl r9 │ │ │ │ - strheq sp, [r6], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r0, sl, r0, ror #29 │ │ │ │ - rsbeq sp, r6, r0, ror #16 │ │ │ │ - rsbeq sp, r6, r8, lsl #16 │ │ │ │ - ldrheq r0, [sl], #-224 @ 0xffffff20 @ │ │ │ │ - strdeq sp, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sp, r6, ip, asr #15 │ │ │ │ - rsbseq r0, sl, ip, asr lr │ │ │ │ - ldrdeq sp, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq sp, r6, r4, lsl #15 │ │ │ │ + rsbeq ip, r6, ip, asr r3 │ │ │ │ + rsbeq ip, r6, r4, ror r3 │ │ │ │ + rsbseq r1, sl, r0, lsr #32 │ │ │ │ + rsbeq sp, r6, ip, lsr r9 │ │ │ │ + ldrdeq sp, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r0, sl, r0, lsl #30 │ │ │ │ + rsbeq sp, r6, r0, lsl #17 │ │ │ │ + rsbeq sp, r6, r8, lsr #16 │ │ │ │ + ldrsbeq r0, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sp, r6, r4, lsl r8 │ │ │ │ + rsbeq sp, r6, ip, ror #15 │ │ │ │ + rsbseq r0, sl, ip, ror lr │ │ │ │ + strdeq sp, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq sp, r6, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 38d560 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -322060,32 +322060,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 38d56c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 7597cc │ │ │ │ + bl 7597ec │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75a4bc │ │ │ │ + bl 75a4dc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbeq sp, r6, r8, ror r7 │ │ │ │ - rsbseq r5, r5, ip, lsr #21 │ │ │ │ + @ instruction: 0x0066d798 │ │ │ │ + rsbseq r5, r5, ip, asr #21 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 38d618 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -322094,25 +322094,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 38d61c │ │ │ │ ldr r1, [pc, #128] @ 38d620 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #108] @ 38d624 │ │ │ │ ldr r1, [pc, #108] @ 38d628 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #76] @ 38d62c │ │ │ │ ldr ip, [pc, #76] @ 38d630 │ │ │ │ ldr r3, [pc, #76] @ 38d634 │ │ │ │ ldr r1, [pc, #76] @ 38d638 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -322120,23 +322120,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f728 │ │ │ │ - rsbseq r0, sl, r8, asr sp │ │ │ │ - rsbeq ip, r4, ip, lsl pc │ │ │ │ - rsbeq r5, r9, ip, asr r1 │ │ │ │ - rsbeq ip, r6, r8, asr r0 │ │ │ │ - rsbeq ip, r6, r0, ror r0 │ │ │ │ + b 74f748 │ │ │ │ + rsbseq r0, sl, r8, ror sp │ │ │ │ + rsbeq ip, r4, ip, lsr pc │ │ │ │ + rsbeq r5, r9, ip, ror r1 │ │ │ │ + rsbeq ip, r6, r8, ror r0 │ │ │ │ + @ instruction: 0x0066c090 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - rsbseq r7, r0, r0, asr #13 │ │ │ │ - rsbeq sp, r6, r0, lsr #13 │ │ │ │ + rsbseq r7, r0, r0, ror #13 │ │ │ │ + rsbeq sp, r6, r0, asr #13 │ │ │ │ addeq sp, pc, ip, lsl lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 38d69c │ │ │ │ mov r4, r1 │ │ │ │ @@ -322146,40 +322146,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 97b864 │ │ │ │ - rsbseq r0, sl, ip, ror ip │ │ │ │ + b 97b884 │ │ │ │ + @ instruction: 0x007a0c9c │ │ │ │ + rsbeq fp, r6, r8, ror #31 │ │ │ │ rsbeq fp, r6, r8, asr #31 │ │ │ │ - rsbeq fp, r6, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38d724 │ │ │ │ ldr r2, [pc, #100] @ 38d728 │ │ │ │ ldr r1, [pc, #100] @ 38d72c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr ip, [pc, #68] @ 38d730 │ │ │ │ ldr r1, [pc, #68] @ 38d734 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -322187,21 +322187,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f728 │ │ │ │ - rsbseq r0, sl, ip, lsl ip │ │ │ │ - rsbeq ip, r4, r4, ror #27 │ │ │ │ - rsbeq r5, r9, r8, lsr #32 │ │ │ │ + b 74f748 │ │ │ │ + rsbseq r0, sl, ip, lsr ip │ │ │ │ + rsbeq ip, r4, r4, lsl #28 │ │ │ │ + rsbeq r5, r9, r8, asr #32 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ addeq sp, pc, r0, lsr #26 │ │ │ │ - strdeq fp, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq fp, r6, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 38d7e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -322209,25 +322209,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 38d7ec │ │ │ │ ldr r1, [pc, #132] @ 38d7f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #112] @ 38d7f4 │ │ │ │ ldr r1, [pc, #112] @ 38d7f8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #80] @ 38d7fc │ │ │ │ ldr r1, [pc, #80] @ 38d800 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 38d804 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -322236,24 +322236,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 38d808 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f728 │ │ │ │ - rsbseq r0, sl, ip, lsl #23 │ │ │ │ - rsbeq ip, r4, r0, asr sp │ │ │ │ - @ instruction: 0x00694f90 │ │ │ │ - rsbeq fp, r6, ip, lsl #29 │ │ │ │ - rsbeq fp, r6, r4, lsr #29 │ │ │ │ + b 74f748 │ │ │ │ + rsbseq r0, sl, ip, lsr #23 │ │ │ │ + rsbeq ip, r4, r0, ror sp │ │ │ │ + strheq r4, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq fp, r6, ip, lsr #29 │ │ │ │ + rsbeq fp, r6, r4, asr #29 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq sp, pc, ip, asr ip @ │ │ │ │ - ldrsheq r7, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - ldrdeq sp, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r7, r0, r4, lsl r5 │ │ │ │ + strdeq sp, [r6], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 38d940 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -322269,24 +322269,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97b864 │ │ │ │ + bl 97b884 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38d8d8 │ │ │ │ ldr r2, [pc, #180] @ 38d954 │ │ │ │ ldr r3, [pc, #164] @ 38d948 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -322304,15 +322304,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 5130a8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 38d8fc │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 38d898 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 38d8f0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -322323,22 +322323,22 @@ │ │ │ │ bl 5132a8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 38d8f0 │ │ │ │ ldr r2, [pc, #36] @ 38d95c │ │ │ │ add r2, pc, r2 │ │ │ │ b 38d920 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r0, [sl], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq r0, [sl], #-172 @ 0xffffff54 @ │ │ │ │ @ instruction: 0x0091d5f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ + rsbeq fp, r6, r4, lsl #28 │ │ │ │ rsbeq fp, r6, r4, ror #27 │ │ │ │ - rsbeq fp, r6, r4, asr #27 │ │ │ │ addseq sp, r1, r4, lsl #11 │ │ │ │ - @ instruction: 0x0066d39c │ │ │ │ - rsbeq sp, r6, ip, lsl #7 │ │ │ │ + strheq sp, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq sp, r6, ip, lsr #7 │ │ │ │ │ │ │ │ 0038d960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -322404,33 +322404,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9afdf0 │ │ │ │ + bl 9afe10 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 812808 │ │ │ │ + bl 812828 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 813608 │ │ │ │ + bl 813628 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38d994 │ │ │ │ ldr r3, [pc, #396] @ 38dc64 │ │ │ │ ldr r1, [pc, #396] @ 38dc68 │ │ │ │ ldr r0, [pc, #396] @ 38dc6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -322480,15 +322480,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -322499,15 +322499,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -322523,30 +322523,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 38db38 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 2558f8 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 38db2c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r0, sl, ip, ror r8 │ │ │ │ - rsbeq sp, r6, r8, ror #4 │ │ │ │ - rsbeq sp, r6, r4, lsr #3 │ │ │ │ - rsbseq r0, sl, r4, lsl #16 │ │ │ │ - rsbeq sp, r6, ip, lsr #2 │ │ │ │ - rsbeq r9, r5, r4, lsl #23 │ │ │ │ - rsbeq sp, r6, r4, ror r1 │ │ │ │ - rsbeq sp, r6, r0, asr r1 │ │ │ │ - rsbseq r0, sl, ip, asr #14 │ │ │ │ + @ instruction: 0x007a089c │ │ │ │ + rsbeq sp, r6, r8, lsl #5 │ │ │ │ + rsbeq sp, r6, r4, asr #3 │ │ │ │ + rsbseq r0, sl, r4, lsr #16 │ │ │ │ rsbeq sp, r6, ip, asr #2 │ │ │ │ - rsbeq sp, r6, r4, ror r0 │ │ │ │ - rsbseq r0, sl, r0, lsl #14 │ │ │ │ - rsbeq sp, r6, r8, lsr #2 │ │ │ │ - rsbeq sp, r6, r8, lsr #32 │ │ │ │ - @ instruction: 0x0066d098 │ │ │ │ + rsbeq r9, r5, r4, lsr #23 │ │ │ │ + @ instruction: 0x0066d194 │ │ │ │ + rsbeq sp, r6, r0, ror r1 │ │ │ │ + rsbseq r0, sl, ip, ror #14 │ │ │ │ + rsbeq sp, r6, ip, ror #2 │ │ │ │ @ instruction: 0x0066d094 │ │ │ │ + rsbseq r0, sl, r0, lsr #14 │ │ │ │ + rsbeq sp, r6, r8, asr #2 │ │ │ │ + rsbeq sp, r6, r8, asr #32 │ │ │ │ + strheq sp, [r6], #-8 @ │ │ │ │ + strheq sp, [r6], #-4 @ │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 38d960 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 38d960 │ │ │ │ mov r1, #1 │ │ │ │ @@ -322747,19 +322747,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 38dfe4 │ │ │ │ ldr r0, [pc, #32] @ 38dfe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r0, sl, r4, lsr #10 │ │ │ │ - rsbseq r0, sl, r4, lsl r4 │ │ │ │ - rsbseq r0, sl, r8, lsr #7 │ │ │ │ - rsbeq ip, r6, r8, lsl #27 │ │ │ │ - @ instruction: 0x0066cd94 │ │ │ │ + rsbseq r0, sl, r4, asr #10 │ │ │ │ + rsbseq r0, sl, r4, lsr r4 │ │ │ │ + rsbseq r0, sl, r8, asr #7 │ │ │ │ + rsbeq ip, r6, r8, lsr #27 │ │ │ │ + strheq ip, [r6], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 38e180 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -322840,37 +322840,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 38e1a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38e0a0 │ │ │ │ ldr r0, [pc, #48] @ 38e1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38e0a0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, r0, lsl lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0091cdd4 │ │ │ │ addseq ip, r1, ip, ror sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, lsl #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r6, r8, lsl ip │ │ │ │ - rsbeq ip, r6, r4, lsr ip │ │ │ │ + rsbeq ip, r6, r8, lsr ip │ │ │ │ + rsbeq ip, r6, r4, asr ip │ │ │ │ │ │ │ │ 0038e1a8 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -322886,51 +322886,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 38e220 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 38e204 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r3, [pc, #96] @ 38e290 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 38e260 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b4430 │ │ │ │ + b 9b4450 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ ldr r3, [pc, #36] @ 38e294 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 38e248 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -323306,21 +323306,21 @@ │ │ │ │ beq 38e940 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 38e9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38e6e4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 38e8e8 │ │ │ │ cmp r1, #0 │ │ │ │ blt 38e780 │ │ │ │ @@ -323361,15 +323361,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 38e780 │ │ │ │ ldr r0, [pc, #96] @ 38e9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38e6e4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 255568 │ │ │ │ ldr r3, [pc, #76] @ 38e9ac │ │ │ │ ldr r1, [pc, #76] @ 38e9b0 │ │ │ │ ldr r0, [pc, #76] @ 38e9b4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -323377,26 +323377,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq ip, r1, ip, lsr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq ip, r1, r0, r7 │ │ │ │ - rsbseq pc, r9, r0, ror ip @ │ │ │ │ - rsbseq pc, r9, ip, lsr #24 │ │ │ │ + @ instruction: 0x0079fc90 │ │ │ │ + rsbseq pc, r9, ip, asr #24 │ │ │ │ addseq ip, r1, ip, ror #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r4, lsr #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r6, r4, asr #10 │ │ │ │ - strheq ip, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq pc, r9, r8, lsl #20 │ │ │ │ - rsbeq ip, r6, r4, ror #7 │ │ │ │ - rsbeq ip, r6, r8, lsr #9 │ │ │ │ + rsbeq ip, r6, r4, ror #10 │ │ │ │ + ldrdeq ip, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq pc, r9, r8, lsr #20 │ │ │ │ + rsbeq ip, r6, r4, lsl #8 │ │ │ │ + rsbeq ip, r6, r8, asr #9 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 0038e9bc : │ │ │ │ cmp r2, #0 │ │ │ │ bgt 38e9dc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -323458,15 +323458,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -323492,15 +323492,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -323559,15 +323559,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 38ec44 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r3, r4, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 38ed50 │ │ │ │ ldr r2, [pc, #240] @ 38ed54 │ │ │ │ @@ -323575,35 +323575,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #208] @ 38ed5c │ │ │ │ ldr r1, [pc, #208] @ 38ed60 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 38ed64 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #172] @ 38ed68 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 38ed6c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #148] @ 38ed70 │ │ │ │ ldr lr, [pc, #148] @ 38ed74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 38ed78 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -323627,19 +323627,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq pc, r9, r0, ror #16 │ │ │ │ - rsbeq fp, r4, r8, asr #16 │ │ │ │ - rsbeq r3, r9, ip, lsl #21 │ │ │ │ - ldrdeq sp, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sp, r5, ip, ror #19 │ │ │ │ + rsbseq pc, r9, r0, lsl #17 │ │ │ │ + rsbeq fp, r4, r8, ror #16 │ │ │ │ + rsbeq r3, r9, ip, lsr #21 │ │ │ │ + strdeq sp, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sp, r5, ip, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ addeq sp, pc, ip, lsr #8 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ addeq r3, r4, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -323657,42 +323657,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 6e6180 │ │ │ │ - rsbseq pc, r9, r0, lsr #14 │ │ │ │ - rsbeq ip, r6, r8, asr #2 │ │ │ │ + b 6e61a0 │ │ │ │ + rsbseq pc, r9, r0, asr #14 │ │ │ │ rsbeq ip, r6, r8, ror #2 │ │ │ │ + rsbeq ip, r6, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 38eec0 │ │ │ │ ldr r2, [pc, #172] @ 38eec4 │ │ │ │ ldr r1, [pc, #172] @ 38eec8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38eeb0 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -323719,17 +323719,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253648 │ │ │ │ - ldrheq pc, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrdeq ip, [r6], #-12 @ │ │ │ │ + ldrsbeq pc, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ strdeq ip, [r6], #-12 @ │ │ │ │ + rsbeq ip, r6, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 38ef74 │ │ │ │ ldr r2, [pc, #144] @ 38ef78 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -323737,15 +323737,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 38ef7c │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 38ef30 │ │ │ │ b 38ef5c │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -323764,44 +323764,44 @@ │ │ │ │ b 254134 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 255178 │ │ │ │ - rsbseq pc, r9, r4, ror #11 │ │ │ │ - rsbeq ip, r6, r8 │ │ │ │ + rsbseq pc, r9, r4, lsl #12 │ │ │ │ rsbeq ip, r6, r8, lsr #32 │ │ │ │ + rsbeq ip, r6, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 38f038 │ │ │ │ ldr r6, [pc, #160] @ 38f03c │ │ │ │ ldr r5, [pc, #160] @ 38f040 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 38f018 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -323813,44 +323813,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r9, r8, lsr #10 │ │ │ │ - rsbeq fp, r6, r8, asr pc │ │ │ │ - rsbeq fp, r6, r4, ror pc │ │ │ │ + rsbseq pc, r9, r8, asr #10 │ │ │ │ + rsbeq fp, r6, r8, ror pc │ │ │ │ + @ instruction: 0x0066bf94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 38f0f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #136] @ 38f0f8 │ │ │ │ ldr r1, [pc, #136] @ 38f0fc │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #112] @ 38f100 │ │ │ │ ldr r1, [pc, #112] @ 38f104 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f0d4 │ │ │ │ @@ -323860,47 +323860,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r9, r8, ror #8 │ │ │ │ - rsbeq fp, r6, ip, lsl #29 │ │ │ │ + rsbseq pc, r9, r8, lsl #9 │ │ │ │ rsbeq fp, r6, ip, lsr #29 │ │ │ │ - ldrdeq sp, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq sp, r5, ip, ror #11 │ │ │ │ + rsbeq fp, r6, ip, asr #29 │ │ │ │ + strdeq sp, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sp, r5, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 38f1cc │ │ │ │ ldr r6, [pc, #172] @ 38f1d0 │ │ │ │ ldr r5, [pc, #172] @ 38f1d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ tst r7, #4 │ │ │ │ beq 38f1ac │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 38f1ac │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -323914,73 +323914,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq pc, r9, r0, lsr #7 │ │ │ │ - rsbeq fp, r6, ip, asr #27 │ │ │ │ - rsbeq fp, r6, r8, ror #27 │ │ │ │ + rsbseq pc, r9, r0, asr #7 │ │ │ │ + rsbeq fp, r6, ip, ror #27 │ │ │ │ + rsbeq fp, r6, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 38f2a4 │ │ │ │ ldr r9, [pc, #180] @ 38f2a8 │ │ │ │ ldr r6, [pc, #180] @ 38f2ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #132] @ 38f2b0 │ │ │ │ ldr r1, [pc, #132] @ 38f2b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38f284 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 6e5a04 │ │ │ │ + bl 6e5a24 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 6e5a04 │ │ │ │ + bl 6e5a24 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6e6590 │ │ │ │ - ldrsbeq pc, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq fp, r6, r0, lsl #26 │ │ │ │ - rsbeq fp, r6, ip, lsl sp │ │ │ │ - rsbeq sp, r5, ip, lsr r4 │ │ │ │ - rsbeq sp, r5, r8, asr r4 │ │ │ │ + b 6e65b0 │ │ │ │ + ldrsheq pc, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq fp, r6, r0, lsr #26 │ │ │ │ + rsbeq fp, r6, ip, lsr sp │ │ │ │ + rsbeq sp, r5, ip, asr r4 │ │ │ │ + rsbeq sp, r5, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 38f444 │ │ │ │ ldr r3, [pc, #372] @ 38f448 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -323992,56 +323992,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 38f3a0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f388 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6e4778 │ │ │ │ + bl 6e4798 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6e8e88 │ │ │ │ + bl 6e8ea8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 38f3f0 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -324053,15 +324053,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 254134 │ │ │ │ mov r6, #8 │ │ │ │ b 38f370 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e5e48 │ │ │ │ + bl 6e5e68 │ │ │ │ ldr r2, [pc, #84] @ 38f458 │ │ │ │ ldr r3, [pc, #64] @ 38f448 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -324074,17 +324074,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, r4, asr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, r9, r0, ror #3 │ │ │ │ - rsbeq fp, r6, r0, lsl #24 │ │ │ │ - rsbeq fp, r6, r8, lsr ip │ │ │ │ + rsbseq pc, r9, r0, lsl #4 │ │ │ │ + rsbeq fp, r6, r0, lsr #24 │ │ │ │ + rsbeq fp, r6, r8, asr ip │ │ │ │ addseq fp, r1, r0, lsr #20 │ │ │ │ │ │ │ │ 0038f45c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -324131,26 +324131,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 38f61c │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6e8e88 │ │ │ │ + bl 6e8ea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38f500 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 38f560 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 6e3bd8 │ │ │ │ + bl 6e3bf8 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 38f53c │ │ │ │ ldr r3, [pc, #512] @ 38f768 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -324178,17 +324178,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 6e5e48 │ │ │ │ + bl 6e5e68 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 38f57c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -324200,19 +324200,19 @@ │ │ │ │ beq 38f5bc │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 38f66c │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6e4778 │ │ │ │ + bl 6e4798 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 38f5bc │ │ │ │ @@ -324249,51 +324249,51 @@ │ │ │ │ beq 38f720 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 38f788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 38f57c │ │ │ │ ldr r2, [pc, #100] @ 38f78c │ │ │ │ ldr r3, [pc, #52] @ 38f760 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38f758 │ │ │ │ ldr r0, [pc, #68] @ 38f790 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, r8, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq fp, r1, r8, r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, r1, r0, lsr #17 │ │ │ │ - rsbseq lr, r9, r0, lsl #30 │ │ │ │ - @ instruction: 0x0065d094 │ │ │ │ - strheq sp, [r5], #-0 @ │ │ │ │ + rsbseq lr, r9, r0, lsr #30 │ │ │ │ + strheq sp, [r5], #-4 @ │ │ │ │ + ldrdeq sp, [r5], #-0 @ │ │ │ │ andeq r4, r0, r4, lsl #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r6, r4, lsr #16 │ │ │ │ + rsbeq fp, r6, r4, asr #16 │ │ │ │ @ instruction: 0x0091b6fc │ │ │ │ - rsbeq fp, r6, r4, lsr #16 │ │ │ │ + rsbeq fp, r6, r4, asr #16 │ │ │ │ │ │ │ │ 0038f794 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38f7c0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -324371,16 +324371,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq fp, r1, r4, lsl r6 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq lr, r9, r0, ror ip │ │ │ │ - rsbeq fp, r6, r0, lsr r7 │ │ │ │ + @ instruction: 0x0079ec90 │ │ │ │ + rsbeq fp, r6, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 38fb0c │ │ │ │ ldr r3, [pc, #532] @ 38fb10 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324393,39 +324393,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #460] @ 38fb20 │ │ │ │ ldr r1, [pc, #460] @ 38fb24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38f9c4 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -324468,27 +324468,27 @@ │ │ │ │ bne 38fa28 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 38fae8 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e660c │ │ │ │ + bl 6e662c │ │ │ │ ldr r2, [pc, #196] @ 38fb2c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5958 │ │ │ │ + bl 6e5978 │ │ │ │ ldr r2, [pc, #180] @ 38fb30 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5958 │ │ │ │ + bl 6e5978 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 38fb34 │ │ │ │ ldr r3, [pc, #112] @ 38fb10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -324500,40 +324500,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 38fa94 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 38fb38 │ │ │ │ ldr r1, [pc, #72] @ 38fb3c │ │ │ │ ldr r0, [pc, #72] @ 38fb40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 38fb44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq fp, r1, ip, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq lr, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq fp, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq lr, [r9], #-184 @ 0xffffff48 @ │ │ │ │ strdeq fp, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq ip, r5, r4, lsl sp │ │ │ │ - rsbeq ip, r5, r0, lsr sp │ │ │ │ - rsbseq r6, r0, r0, lsl r4 │ │ │ │ + rsbeq fp, r6, r8, lsl r6 │ │ │ │ + rsbeq ip, r5, r4, lsr sp │ │ │ │ + rsbeq ip, r5, r0, asr sp │ │ │ │ + rsbseq r6, r0, r0, lsr r4 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ addseq fp, r1, r8, lsl #7 │ │ │ │ - ldrsbeq lr, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - strheq fp, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq fp, r6, r8, asr #9 │ │ │ │ + ldrsheq lr, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq fp, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq fp, r6, r8, ror #9 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 0038fb48 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -324612,33 +324612,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, ip, asr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r6, r0, ip, ror #3 │ │ │ │ + rsbseq r6, r0, ip, lsl #4 │ │ │ │ @ instruction: 0x0091b1dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 38fcd8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r2, r4, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 390088 │ │ │ │ mov r6, r2 │ │ │ │ @@ -324655,27 +324655,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #856] @ 39009c │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 3900a0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 3900a4 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -324754,15 +324754,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 3900c4 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r3, [pc, #504] @ 3900c8 │ │ │ │ ldr r2, [pc, #504] @ 3900cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -324805,15 +324805,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 3900c4 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 978b20 │ │ │ │ + bl 978b40 │ │ │ │ ldr r2, [pc, #320] @ 3900dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -324867,40 +324867,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 38f45c │ │ │ │ b 38fdd0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, ip, asr r8 │ │ │ │ + rsbseq lr, r9, ip, ror r8 │ │ │ │ addseq fp, r1, r4, lsr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq fp, r6, r8, ror #3 │ │ │ │ - rsbeq fp, r6, r0, ror #5 │ │ │ │ - ldrdeq fp, [r6], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq fp, r6, r8, lsl #4 │ │ │ │ + rsbeq fp, r6, r0, lsl #6 │ │ │ │ + strdeq fp, [r6], #-20 @ 0xffffffec @ │ │ │ │ addseq fp, r1, r8, asr #1 │ │ │ │ - ldrsbeq lr, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - ldrheq lr, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsheq lr, [r9], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsbeq lr, [r9], #-112 @ 0xffffff90 @ │ │ │ │ addseq fp, r1, ip, asr #32 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ andeq r2, r0, ip, ror #13 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - @ instruction: 0x0079e690 │ │ │ │ - rsbeq fp, r6, ip, asr #2 │ │ │ │ - rsbseq lr, r9, ip, lsr #13 │ │ │ │ - rsbseq lr, r9, ip, lsl #12 │ │ │ │ + ldrheq lr, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, r6, ip, ror #2 │ │ │ │ + rsbseq lr, r9, ip, asr #13 │ │ │ │ + rsbseq lr, r9, ip, lsr #12 │ │ │ │ andeq r4, r0, r8, asr #2 │ │ │ │ - rsbeq fp, r6, r0, lsr #1 │ │ │ │ - rsbseq lr, r9, r0, lsr #11 │ │ │ │ + rsbeq fp, r6, r0, asr #1 │ │ │ │ + rsbseq lr, r9, r0, asr #11 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - rsbseq lr, r9, r4, asr #10 │ │ │ │ - rsbseq lr, r9, r0, lsr #10 │ │ │ │ + rsbseq lr, r9, r4, ror #10 │ │ │ │ + rsbseq lr, r9, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 3901b8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -324908,31 +324908,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 3901bc │ │ │ │ ldr r1, [pc, #160] @ 3901c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #140] @ 3901c4 │ │ │ │ ldr r1, [pc, #140] @ 3901c8 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #108] @ 3901cc │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r0, [pc, #88] @ 3901d0 │ │ │ │ ldr r1, [pc, #88] @ 3901d4 │ │ │ │ ldr r2, [pc, #88] @ 3901d8 │ │ │ │ ldr r3, [pc, #88] @ 3901dc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324943,19 +324943,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r9, r8, asr r4 │ │ │ │ - @ instruction: 0x0064a39c │ │ │ │ - ldrdeq r2, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ - strheq sl, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq lr, r9, r8, ror r4 │ │ │ │ + strheq sl, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq r2, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ ldrdeq sl, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + strdeq sl, [r6], #-220 @ 0xffffff24 @ │ │ │ │ addeq ip, pc, r8, lsr #32 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -324967,25 +324967,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #32] @ 390244 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f728 │ │ │ │ - rsbseq lr, r9, r4, ror #6 │ │ │ │ - strheq sl, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - strdeq r2, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + b 74f748 │ │ │ │ + rsbseq lr, r9, r4, lsl #7 │ │ │ │ + ldrdeq sl, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r9, r4, lsl r5 │ │ │ │ addeq fp, pc, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3902a0 │ │ │ │ ldr r2, [pc, #64] @ 3902a4 │ │ │ │ @@ -324993,25 +324993,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #32] @ 3902ac │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f728 │ │ │ │ - ldrsheq lr, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq sl, r4, r8, asr #4 │ │ │ │ - rsbeq r2, r9, ip, lsl #9 │ │ │ │ + b 74f748 │ │ │ │ + rsbseq lr, r9, ip, lsl r3 │ │ │ │ + rsbeq sl, r4, r8, ror #4 │ │ │ │ + rsbeq r2, r9, ip, lsr #9 │ │ │ │ strdeq fp, [pc], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 390360 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -325026,15 +325026,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 38f45c │ │ │ │ ldr r2, [pc, #80] @ 390374 │ │ │ │ ldr r3, [pc, #64] @ 390368 │ │ │ │ @@ -325049,84 +325049,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0079e298 │ │ │ │ + ldrheq lr, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ addseq sl, r1, r8, asr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r6, r4, lsl ip │ │ │ │ rsbeq sl, r6, r4, lsr ip │ │ │ │ + rsbeq sl, r6, r4, asr ip │ │ │ │ addseq sl, r1, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 3903c0 │ │ │ │ ldr r2, [pc, #48] @ 3903c4 │ │ │ │ ldr r1, [pc, #48] @ 3903c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2b7d28 │ │ │ │ - rsbseq lr, r9, r8, asr #3 │ │ │ │ - rsbeq sl, r6, r4, ror #22 │ │ │ │ - rsbeq sl, r6, r8, ror #24 │ │ │ │ + rsbseq lr, r9, r8, ror #3 │ │ │ │ + rsbeq sl, r6, r4, lsl #23 │ │ │ │ + rsbeq sl, r6, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 390430 │ │ │ │ ldr r2, [pc, #76] @ 390434 │ │ │ │ ldr r1, [pc, #76] @ 390438 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 390424 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b7c34 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b7cc0 │ │ │ │ - rsbseq lr, r9, r4, ror r1 │ │ │ │ - rsbeq sl, r6, ip, lsl #22 │ │ │ │ - rsbeq sl, r6, r0, lsl ip │ │ │ │ + @ instruction: 0x0079e194 │ │ │ │ + rsbeq sl, r6, ip, lsr #22 │ │ │ │ + rsbeq sl, r6, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3904d0 │ │ │ │ ldr r2, [pc, #124] @ 3904d4 │ │ │ │ ldr r1, [pc, #124] @ 3904d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7b98 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -325141,17 +325141,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2b7d90 │ │ │ │ - rsbseq lr, r9, r4, lsl #2 │ │ │ │ - rsbeq sl, r6, r0, lsr #21 │ │ │ │ - rsbeq sl, r6, r4, lsr #23 │ │ │ │ + rsbseq lr, r9, r4, lsr #2 │ │ │ │ + rsbeq sl, r6, r0, asr #21 │ │ │ │ + rsbeq sl, r6, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 390660 │ │ │ │ ldr r2, [pc, #364] @ 390664 │ │ │ │ ldr r3, [pc, #364] @ 390668 │ │ │ │ @@ -325166,26 +325166,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #308] @ 390674 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 390678 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #272] @ 39067c │ │ │ │ ldr r1, [pc, #272] @ 390680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -325241,20 +325241,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, r0, rrx │ │ │ │ + rsbseq lr, r9, r0, lsl #1 │ │ │ │ addseq sl, r1, r8, lsr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r6, ip, ror #19 │ │ │ │ - rsbeq sl, r6, r4, ror #21 │ │ │ │ - rsbeq sl, r6, r0, ror #19 │ │ │ │ + rsbeq sl, r6, ip, lsl #20 │ │ │ │ + rsbeq sl, r6, r4, lsl #22 │ │ │ │ + rsbeq sl, r6, r0, lsl #20 │ │ │ │ @ instruction: 0x0091a8d0 │ │ │ │ addeq r1, r4, r4, ror #16 │ │ │ │ addseq sl, r2, ip, lsl r2 │ │ │ │ andeq r2, r0, ip, ror #13 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sl, r1, r4, lsl #16 │ │ │ │ @@ -325268,15 +325268,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 390780 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 390784 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 390734 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -325311,20 +325311,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r8, lsr #29 │ │ │ │ - rsbeq sl, r6, r0, asr #16 │ │ │ │ - rsbeq sl, r6, ip, asr #18 │ │ │ │ + rsbseq sp, r9, r8, asr #29 │ │ │ │ + rsbeq sl, r6, r0, ror #16 │ │ │ │ + rsbeq sl, r6, ip, ror #18 │ │ │ │ addseq sl, r1, r8, asr #14 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sl, r6, ip, lsl r9 │ │ │ │ + rsbeq sl, r6, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 390920 │ │ │ │ ldr r1, [pc, #376] @ 390924 │ │ │ │ ldr r2, [pc, #376] @ 390928 │ │ │ │ @@ -325339,24 +325339,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #320] @ 390934 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #288] @ 390938 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325417,23 +325417,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 39094c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 39083c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, ip, lsr #27 │ │ │ │ + rsbseq sp, r9, ip, asr #27 │ │ │ │ addseq sl, r1, r4, ror r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r6, r8, lsr r7 │ │ │ │ - rsbeq sl, r6, ip, lsr #16 │ │ │ │ - rsbeq sl, r6, r4, lsr #14 │ │ │ │ + rsbeq sl, r6, r8, asr r7 │ │ │ │ + rsbeq sl, r6, ip, asr #16 │ │ │ │ + rsbeq sl, r6, r4, asr #14 │ │ │ │ @ instruction: 0x008415b8 │ │ │ │ addseq r9, r2, r0, ror #30 │ │ │ │ - rsbseq sp, r9, r4, lsl sp │ │ │ │ + rsbseq sp, r9, r4, lsr sp │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sl, r1, r8, asr r5 │ │ │ │ addseq r9, r2, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -325451,24 +325451,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #320] @ 390af4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #288] @ 390af8 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325529,23 +325529,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 390b0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 390a00 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, ip, ror #23 │ │ │ │ + rsbseq sp, r9, ip, lsl #24 │ │ │ │ @ instruction: 0x0091a4b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r6, r8, ror r5 │ │ │ │ - rsbeq sl, r6, ip, ror #12 │ │ │ │ - rsbeq sl, r6, r4, ror #10 │ │ │ │ + @ instruction: 0x0066a598 │ │ │ │ + rsbeq sl, r6, ip, lsl #13 │ │ │ │ + rsbeq sl, r6, r4, lsl #11 │ │ │ │ strdeq r1, [r4], r8 │ │ │ │ addseq r9, r2, r0, lsr #27 │ │ │ │ - rsbseq sp, r9, r0, asr fp │ │ │ │ + rsbseq sp, r9, r0, ror fp │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ umullseq sl, r1, r4, r3 │ │ │ │ addseq r9, r2, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -325563,24 +325563,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #452] @ 390d38 │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #420] @ 390d3c │ │ │ │ ldr r1, [pc, #420] @ 390d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 390d44 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -325674,30 +325674,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r0, lsr sl │ │ │ │ + rsbseq sp, r9, r0, asr sl │ │ │ │ @ instruction: 0x0091a2f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq sl, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sl, r6, ip, lsr #9 │ │ │ │ - strheq sl, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrdeq sl, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq sl, r6, ip, asr #9 │ │ │ │ + ldrdeq sl, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ addeq r1, r4, r8, lsr r2 │ │ │ │ @ instruction: 0x00929bf4 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ addseq sl, r1, r0, asr #2 │ │ │ │ ldr r0, [pc, #4] @ 390d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ @ instruction: 0x008411b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 390e30 │ │ │ │ ldr r2, [pc, #176] @ 390e34 │ │ │ │ @@ -325705,33 +325705,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #144] @ 390e3c │ │ │ │ ldr r1, [pc, #144] @ 390e40 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #112] @ 390e44 │ │ │ │ ldr r1, [pc, #112] @ 390e48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r1, [pc, #88] @ 390e4c │ │ │ │ ldr r2, [pc, #88] @ 390e50 │ │ │ │ ldr r3, [pc, #88] @ 390e54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -325741,19 +325741,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r8, ror r8 │ │ │ │ - rsbeq sl, r6, r0, ror r1 │ │ │ │ + @ instruction: 0x0079d898 │ │ │ │ @ instruction: 0x0066a190 │ │ │ │ - rsbeq r9, r4, r8, lsl #14 │ │ │ │ - rsbeq r1, r9, ip, asr #18 │ │ │ │ + strheq sl, [r6], #-16 @ │ │ │ │ + rsbeq r9, r4, r8, lsr #14 │ │ │ │ + rsbeq r1, r9, ip, ror #18 │ │ │ │ addeq r1, r4, r0, asr #2 │ │ │ │ addeq fp, pc, ip, ror #8 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -325765,15 +325765,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 390ec4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -325781,22 +325781,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9b0520 │ │ │ │ + bl 9b0540 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 254080 │ │ │ │ - rsbseq sp, r9, ip, lsl #15 │ │ │ │ - rsbeq sl, r6, r0, lsl #1 │ │ │ │ - rsbeq sl, r6, ip, ror r2 │ │ │ │ + rsbseq sp, r9, ip, lsr #15 │ │ │ │ + rsbeq sl, r6, r0, lsr #1 │ │ │ │ + @ instruction: 0x0066a29c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 391028 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -325811,15 +325811,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -325867,45 +325867,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 254ef0 │ │ │ │ b 390fc0 │ │ │ │ ldr r0, [pc, #36] @ 391044 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 254ef0 │ │ │ │ b 390fc0 │ │ │ │ - ldrsheq sp, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sp, r9, r8, lsl r7 │ │ │ │ addseq r9, r1, r8, lsl #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r9, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sl, r6, ip, asr #3 │ │ │ │ + strdeq r9, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq sl, r6, ip, ror #3 │ │ │ │ addseq r9, r1, ip, asr lr │ │ │ │ - rsbeq sl, r6, r0, asr #2 │ │ │ │ - rsbeq sl, r6, r0, lsl #2 │ │ │ │ + rsbeq sl, r6, r0, ror #2 │ │ │ │ + rsbeq sl, r6, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 391098 │ │ │ │ ldr r2, [pc, #56] @ 39109c │ │ │ │ ldr r1, [pc, #56] @ 3910a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #24] @ 3910a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38fb48 │ │ │ │ - @ instruction: 0x0079d59c │ │ │ │ - @ instruction: 0x00669e90 │ │ │ │ + ldrheq sp, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ strheq r9, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + ldrdeq r9, [r6], #-224 @ 0xffffff20 @ │ │ │ │ adceq r2, r1, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 3911ac │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -325921,15 +325921,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -325964,19 +325964,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r0, asr #10 │ │ │ │ + rsbseq sp, r9, r0, ror #10 │ │ │ │ addseq r9, r1, r0, asr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, r6, r8, lsl lr │ │ │ │ rsbeq r9, r6, r8, lsr lr │ │ │ │ + rsbeq r9, r6, r8, asr lr │ │ │ │ @ instruction: 0x00919cb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 3912f4 │ │ │ │ @@ -326041,25 +326041,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r7 │ │ │ │ bl 38f7e8 │ │ │ │ b 391268 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r0, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00919bb4 │ │ │ │ - rsbseq sp, r9, r4, asr #6 │ │ │ │ - rsbeq r9, r6, r4, lsr ip │ │ │ │ + rsbseq sp, r9, r4, ror #6 │ │ │ │ rsbeq r9, r6, r4, asr ip │ │ │ │ + rsbeq r9, r6, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 39180c │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -326076,26 +326076,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #1192] @ 391820 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 255178 │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -326179,15 +326179,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 38f794 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3916f0 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -326256,15 +326256,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r8 │ │ │ │ bl 38f7e8 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 3916dc │ │ │ │ add r5, r5, #1 │ │ │ │ b 391578 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ @@ -326274,15 +326274,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 254080 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 391858 │ │ │ │ ldr r3, [pc, #368] @ 391814 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -326306,27 +326306,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 39154c │ │ │ │ ldr r1, [pc, #356] @ 39185c │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9b0520 │ │ │ │ + bl 9b0540 │ │ │ │ b 391698 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 391860 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99acd4 │ │ │ │ + bl 99acf4 │ │ │ │ b 391698 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 255178 │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -326343,74 +326343,74 @@ │ │ │ │ ldr r1, [pc, #228] @ 391868 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 391698 │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 39186c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 391870 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 391688 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 391874 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 391878 │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ b 391688 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq sp, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq sp, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ addseq r9, r1, ip, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r9, [r6], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r9, r6, r4, lsr #27 │ │ │ │ - rsbeq r9, r6, r8, lsr #23 │ │ │ │ + ldrdeq r9, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r9, r6, r4, asr #27 │ │ │ │ + rsbeq r9, r6, r8, asr #23 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ - rsbseq sp, r9, r4, lsl r1 │ │ │ │ - rsbeq r9, r6, r8, lsl #20 │ │ │ │ + rsbseq sp, r9, r4, lsr r1 │ │ │ │ rsbeq r9, r6, r8, lsr #20 │ │ │ │ - rsbseq sp, r9, r4, asr #1 │ │ │ │ + rsbeq r9, r6, r8, asr #20 │ │ │ │ + rsbseq sp, r9, r4, ror #1 │ │ │ │ andshi r4, r8, r0, lsl #10 │ │ │ │ - ldrdeq r9, [r6], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r9, r6, r0, lsl #18 │ │ │ │ - rsbeq r2, r5, r8, lsr #25 │ │ │ │ - rsbeq r9, r6, r8, lsl #22 │ │ │ │ + strdeq r9, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, r6, r0, lsr #18 │ │ │ │ + rsbeq r2, r5, r8, asr #25 │ │ │ │ + rsbeq r9, r6, r8, lsr #22 │ │ │ │ addseq r9, r1, r4, lsl #15 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - rsbeq r9, r6, r8, asr sl │ │ │ │ - rsbeq r9, r6, r4, lsl sl │ │ │ │ - strdeq r9, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r2, r5, ip, ror fp │ │ │ │ - strheq r9, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, r6, r8, ror sl │ │ │ │ + rsbeq r9, r6, r4, lsr sl │ │ │ │ + rsbeq r9, r6, r0, lsl sl │ │ │ │ + @ instruction: 0x00652b9c │ │ │ │ ldrdeq r9, [r6], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r9, r6, ip, lsl #19 │ │ │ │ + strdeq r9, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, r6, ip, lsr #19 │ │ │ │ ldr r0, [pc, #4] @ 391888 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ strdeq r0, [r4], ip │ │ │ │ │ │ │ │ 0039188c : │ │ │ │ bx lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -326421,15 +326421,15 @@ │ │ │ │ movcs r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3918cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r0, r4, ip, ror #13 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ mov r4, r0 │ │ │ │ tst r1, #2 │ │ │ │ ldr r2, [r0, #936] @ 0x3a8 │ │ │ │ ldrne r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -326450,15 +326450,15 @@ │ │ │ │ beq 391910 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r1, #0 │ │ │ │ andne r1, r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ mvn r3, #0 │ │ │ │ b 391924 │ │ │ │ mov r3, #0 │ │ │ │ b 391924 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -326494,15 +326494,15 @@ │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ b 3918d0 │ │ │ │ and r1, r1, #3 │ │ │ │ str r1, [r0, #964] @ 0x3c4 │ │ │ │ b 3918d0 │ │ │ │ - ldrsheq ip, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, r9, r4, lsl sp │ │ │ │ mov ip, #1 │ │ │ │ lsl ip, ip, r1 │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ lsl r2, r2, r1 │ │ │ │ tst ip, r3 │ │ │ │ beq 391a1c │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ @@ -326524,27 +326524,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 391a94 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #40] @ 391a98 │ │ │ │ ldr r1, [pc, #40] @ 391a9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f728 │ │ │ │ - rsbseq ip, r9, ip, lsl ip │ │ │ │ - rsbeq r8, r4, r4, ror #20 │ │ │ │ - rsbeq r0, r9, r8, lsr #25 │ │ │ │ + b 74f748 │ │ │ │ + rsbseq ip, r9, ip, lsr ip │ │ │ │ + rsbeq r8, r4, r4, lsl #21 │ │ │ │ + rsbeq r0, r9, r8, asr #25 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq sl, pc, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #220] @ 391b94 │ │ │ │ @@ -326557,15 +326557,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r0, #752] @ 0x2f0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 391b54 │ │ │ │ ldr r2, [pc, #160] @ 391ba0 │ │ │ │ cmp r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r1, #48 @ 0x30 │ │ │ │ @@ -326575,15 +326575,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #32 │ │ │ │ mov r3, r0 │ │ │ │ str r6, [sp] │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -326591,28 +326591,28 @@ │ │ │ │ ldr ip, [pc, #72] @ 391ba4 │ │ │ │ add r3, r8, #28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrheq ip, [r9], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r9, r6, r0, lsr #14 │ │ │ │ - rsbeq r9, r6, r4, lsr r7 │ │ │ │ + ldrsbeq ip, [r9], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r9, r6, r0, asr #14 │ │ │ │ + rsbeq r9, r6, r4, asr r7 │ │ │ │ @ instruction: 0x008404b0 │ │ │ │ - strheq r9, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq r9, [r6], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #188] @ 391c7c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -326620,59 +326620,59 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 391c80 │ │ │ │ ldr r1, [pc, #172] @ 391c84 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #152] @ 391c88 │ │ │ │ ldr r1, [pc, #152] @ 391c8c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #140] @ 391c90 │ │ │ │ ldr r7, [pc, #140] @ 391c94 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #112] @ 391c98 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b1dc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r6, #928 @ 0x3a0 │ │ │ │ bl 33fdb0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33feb0 │ │ │ │ - rsbseq ip, r9, ip, lsr #21 │ │ │ │ - rsbeq r9, r6, r4, lsl r6 │ │ │ │ - rsbeq r9, r6, r4, lsr #12 │ │ │ │ - rsbeq r8, r4, r4, asr #17 │ │ │ │ - rsbeq r0, r9, r8, lsl #22 │ │ │ │ - @ instruction: 0x0065ba90 │ │ │ │ - rsbeq fp, r5, r4, lsr #21 │ │ │ │ + rsbseq ip, r9, ip, asr #21 │ │ │ │ + rsbeq r9, r6, r4, lsr r6 │ │ │ │ + rsbeq r9, r6, r4, asr #12 │ │ │ │ + rsbeq r8, r4, r4, ror #17 │ │ │ │ + rsbeq r0, r9, r8, lsr #22 │ │ │ │ + strheq fp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq fp, r5, r4, asr #21 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ │ │ │ │ 00391c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -326730,22 +326730,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 391e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 391cfc │ │ │ │ ldr r2, [pc, #96] @ 391e20 │ │ │ │ ldr r3, [pc, #64] @ 391e04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -326753,28 +326753,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 391df4 │ │ │ │ ldr r0, [pc, #64] @ 391e24 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, ror #14 │ │ │ │ addseq r9, r1, ip, asr #2 │ │ │ │ addseq r9, r1, r8, asr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r1, r0, lsr #2 │ │ │ │ andeq r3, r0, r4, asr #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r9, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r9, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ addseq r9, r1, r4, rrx │ │ │ │ - strheq r9, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r9, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 00391e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 391f6c │ │ │ │ @@ -326835,41 +326835,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 391f94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 391e88 │ │ │ │ ldr r0, [pc, #60] @ 391f98 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 391e88 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r1, r4, ror #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a115bc │ │ │ │ @ instruction: 0x00918fbc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r1, r1, r4, lsl #11 │ │ │ │ addseq r8, r1, r4, lsl #31 │ │ │ │ andeq r1, r0, r0, ror #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r6, r0, lsl #7 │ │ │ │ - rsbeq r9, r6, r4, lsr #7 │ │ │ │ + rsbeq r9, r6, r0, lsr #7 │ │ │ │ + rsbeq r9, r6, r4, asr #7 │ │ │ │ │ │ │ │ 00391f9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 3920d0 │ │ │ │ @@ -326924,68 +326924,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3920f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [r5] │ │ │ │ b 391ff4 │ │ │ │ ldr r0, [pc, #60] @ 3920f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [r5] │ │ │ │ b 391ff4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r1, r0, ror lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r1, r0, asr lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r1, r1, r0, lsr r4 │ │ │ │ addseq r8, r1, r8, lsr #28 │ │ │ │ andeq r3, r0, r4, lsl sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r6, r8, lsl #5 │ │ │ │ - rsbeq r9, r6, ip, lsr #5 │ │ │ │ + rsbeq r9, r6, r8, lsr #5 │ │ │ │ + rsbeq r9, r6, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 392128 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq pc, r3, r4, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3921ac │ │ │ │ ldr r2, [pc, #104] @ 3921b0 │ │ │ │ ldr r1, [pc, #104] @ 3921b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #76] @ 3921b8 │ │ │ │ ldr lr, [pc, #76] @ 3921bc │ │ │ │ ldr ip, [pc, #76] @ 3921c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -326995,19 +326995,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 3921c4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f728 │ │ │ │ - rsbseq ip, r9, r8, ror #10 │ │ │ │ - rsbeq r8, r4, r4, ror #6 │ │ │ │ - rsbeq r0, r9, r8, lsr #11 │ │ │ │ - rsbeq r9, r6, r8, lsr #4 │ │ │ │ + b 74f748 │ │ │ │ + rsbseq ip, r9, r8, lsl #11 │ │ │ │ + rsbeq r8, r4, r4, lsl #7 │ │ │ │ + rsbeq r0, r9, r8, asr #11 │ │ │ │ + rsbeq r9, r6, r8, asr #4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ addeq sl, pc, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -327021,49 +327021,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 750ff0 │ │ │ │ + bl 751010 │ │ │ │ ldr r1, [pc, #228] @ 39230c │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 3922b4 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 7539d0 │ │ │ │ + bl 7539f0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 392310 │ │ │ │ @@ -327073,46 +327073,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsbeq ip, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq sp, [r5], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq sp, r5, ip, ror #13 │ │ │ │ - rsbeq r9, r6, r0, ror r1 │ │ │ │ - ldrsheq ip, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ - strdeq r9, [r6], #-12 @ │ │ │ │ - rsbeq r9, r6, r0, ror #1 │ │ │ │ + ldrsheq ip, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq sp, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq sp, r5, ip, lsl #14 │ │ │ │ + @ instruction: 0x00669190 │ │ │ │ + rsbseq ip, r9, r0, lsl r4 │ │ │ │ + rsbeq r9, r6, ip, lsl r1 │ │ │ │ + rsbeq r9, r6, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #92] @ 39239c │ │ │ │ ldr r2, [pc, #92] @ 3923a0 │ │ │ │ ldr r1, [pc, #92] @ 3923a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39237c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -327120,17 +327120,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq ip, r9, r0, ror r3 │ │ │ │ - rsbeq sp, r5, r4, ror r5 │ │ │ │ - rsbeq sp, r5, ip, lsl #11 │ │ │ │ + @ instruction: 0x0079c390 │ │ │ │ + @ instruction: 0x0065d594 │ │ │ │ + rsbeq sp, r5, ip, lsr #11 │ │ │ │ │ │ │ │ 003923a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 392478 │ │ │ │ @@ -327140,15 +327140,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 39247c │ │ │ │ ldr r1, [pc, #164] @ 392480 │ │ │ │ ldr r3, [pc, #164] @ 392484 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 392458 │ │ │ │ ldr r8, [pc, #140] @ 392488 │ │ │ │ ldr r7, [pc, #140] @ 39248c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -327158,15 +327158,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 392458 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 39240c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -327177,47 +327177,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsheq ip, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - ldrdeq r8, [r4], #-12 @ │ │ │ │ - @ instruction: 0x0068ff94 │ │ │ │ + rsbseq ip, r9, r4, lsl r3 │ │ │ │ + strdeq r8, [r4], #-12 @ │ │ │ │ + strheq pc, [r8], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq sp, r5, r8, asr #9 │ │ │ │ - rsbeq sp, r5, r0, ror #9 │ │ │ │ + rsbeq sp, r5, r8, ror #9 │ │ │ │ + rsbeq sp, r5, r0, lsl #10 │ │ │ │ │ │ │ │ 00392490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 3924f0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d658 │ │ │ │ + bl 74d678 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq r8, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq r8, [r6], #-236 @ 0xffffff14 @ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 392548 │ │ │ │ ldr r1, [pc, #136] @ 392594 │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -327250,15 +327250,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 392548 │ │ │ │ b 392544 │ │ │ │ - rsbseq ip, r9, r8, lsl #4 │ │ │ │ + rsbseq ip, r9, r8, lsr #4 │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -327275,15 +327275,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 3925fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq pc, r3, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 3926d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -327292,25 +327292,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3926d8 │ │ │ │ ldr r1, [pc, #172] @ 3926dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #152] @ 3926e0 │ │ │ │ ldr r1, [pc, #152] @ 3926e4 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #120] @ 3926e8 │ │ │ │ ldr r1, [pc, #120] @ 3926ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3926f0 │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 3926f4 │ │ │ │ @@ -327330,24 +327330,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq ip, [r9], #-12 @ │ │ │ │ - rsbeq r7, r4, ip, lsl #29 │ │ │ │ - rsbeq r0, r9, ip, asr #1 │ │ │ │ - rsbeq r8, r5, r8, asr r1 │ │ │ │ - rsbeq r1, r5, r0, lsr r3 │ │ │ │ + rsbseq ip, r9, ip, lsl r1 │ │ │ │ + rsbeq r7, r4, ip, lsr #29 │ │ │ │ + rsbeq r0, r9, ip, ror #1 │ │ │ │ + rsbeq r8, r5, r8, ror r1 │ │ │ │ + rsbeq r1, r5, r0, asr r3 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ addeq pc, r3, r8, asr #20 │ │ │ │ - rsbeq r8, r6, ip, asr #26 │ │ │ │ + rsbeq r8, r6, ip, ror #26 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 392780 │ │ │ │ mov r1, #1 │ │ │ │ @@ -327447,19 +327447,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 392838 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 39282c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 392bf8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -327476,15 +327476,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 392c08 │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -327529,79 +327529,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #544] @ 392c1c │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #504] @ 392c20 │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #456] @ 392c24 │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #408] @ 392c28 │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #356] @ 392c2c │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 41d2c4 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -327632,15 +327632,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 392c34 │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr ip, [pc, #160] @ 392c38 │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -327659,30 +327659,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r9, ip, lsr lr │ │ │ │ + rsbseq fp, r9, ip, asr lr │ │ │ │ addseq r8, r1, r8, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r8, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r8, r6, r8, lsl #22 │ │ │ │ + rsbeq r8, r6, ip, lsl fp │ │ │ │ + rsbeq r8, r6, r8, lsr #22 │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ addeq pc, r3, r0, lsr #14 │ │ │ │ - rsbeq r8, r6, r8, asr sl │ │ │ │ - rsbeq r8, r6, r4, lsr sl │ │ │ │ + rsbeq r8, r6, r8, ror sl │ │ │ │ + rsbeq r8, r6, r4, asr sl │ │ │ │ + rsbeq r8, r6, r8, lsr sl │ │ │ │ rsbeq r8, r6, r8, lsl sl │ │ │ │ - strdeq r8, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq r8, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r8, r6, r8, lsr #19 │ │ │ │ - rsbeq r7, r4, r0, asr #18 │ │ │ │ - rsbeq pc, r8, r4, lsl #23 │ │ │ │ + strdeq r8, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r8, r6, r8, asr #19 │ │ │ │ + rsbeq r7, r4, r0, ror #18 │ │ │ │ + rsbeq pc, r8, r4, lsr #23 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ addseq r8, r1, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -327696,25 +327696,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3923a8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 392d40 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #308] @ 392dcc │ │ │ │ ldr r2, [pc, #308] @ 392dd0 │ │ │ │ ldr r1, [pc, #308] @ 392dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 392da0 │ │ │ │ cmp r3, #3 │ │ │ │ bne 392d84 │ │ │ │ @@ -327774,19 +327774,19 @@ │ │ │ │ beq 392d40 │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 392d44 │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 392d24 │ │ │ │ - rsbseq fp, r9, r8, ror sl │ │ │ │ - rsbeq ip, r5, ip, lsl ip │ │ │ │ - rsbeq ip, r5, r0, lsr ip │ │ │ │ + @ instruction: 0x0079ba98 │ │ │ │ + rsbeq ip, r5, ip, lsr ip │ │ │ │ + rsbeq ip, r5, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 392ff0 │ │ │ │ ldr r4, [pc, #512] @ 392ff4 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -327797,49 +327797,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750ff0 │ │ │ │ + bl 757b9c │ │ │ │ + bl 751010 │ │ │ │ ldr r2, [pc, #460] @ 392ffc │ │ │ │ ldr r1, [pc, #460] @ 393000 │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #436] @ 393004 │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 393008 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #416] @ 39300c │ │ │ │ ldr r1, [pc, #416] @ 393010 │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 393014 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #384] @ 393018 │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 392fd8 │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -327913,50 +327913,50 @@ │ │ │ │ b 392f54 │ │ │ │ ldr r0, [pc, #60] @ 39301c │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r9, r4, lsr #18 │ │ │ │ - strheq r7, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - strdeq pc, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x0065ca90 │ │ │ │ - rsbeq r8, r6, r0, ror #10 │ │ │ │ - rsbeq pc, r8, ip, lsl r5 @ │ │ │ │ + rsbseq fp, r9, r4, asr #18 │ │ │ │ + ldrdeq r7, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq pc, r8, r8, lsl r9 @ │ │ │ │ + strheq ip, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r8, r6, r0, lsl #11 │ │ │ │ + rsbeq pc, r8, ip, lsr r5 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r7, r5, r4, lsr r9 │ │ │ │ - rsbeq r0, r5, ip, lsl #22 │ │ │ │ - rsbeq r8, r6, ip, lsl #11 │ │ │ │ - rsbeq r8, r6, r4, lsl #11 │ │ │ │ - rsbeq r8, r6, r4, lsr #9 │ │ │ │ + rsbeq r7, r5, r4, asr r9 │ │ │ │ + rsbeq r0, r5, ip, lsr #22 │ │ │ │ + rsbeq r8, r6, ip, lsr #11 │ │ │ │ + rsbeq r8, r6, r4, lsr #11 │ │ │ │ + rsbeq r8, r6, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 3923a8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3930a8 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #104] @ 3930c8 │ │ │ │ ldr r2, [pc, #104] @ 3930cc │ │ │ │ ldr r1, [pc, #104] @ 3930d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3930a8 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -327967,40 +327967,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq fp, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq ip, r5, r4, asr r8 │ │ │ │ - rsbeq ip, r5, ip, ror #16 │ │ │ │ + ldrsbeq fp, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq ip, r5, r4, ror r8 │ │ │ │ + rsbeq ip, r5, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 3923a8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 393168 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #120] @ 393188 │ │ │ │ ldr r2, [pc, #120] @ 39318c │ │ │ │ ldr r1, [pc, #120] @ 393190 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 393168 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -328015,17 +328015,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq fp, r9, r0, lsl #12 │ │ │ │ - rsbeq ip, r5, r4, lsr #15 │ │ │ │ - strheq ip, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq fp, r9, r0, lsr #12 │ │ │ │ + rsbeq ip, r5, r4, asr #15 │ │ │ │ + ldrdeq ip, [r5], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -328048,25 +328048,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3923a8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 393264 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #108] @ 393284 │ │ │ │ ldr r2, [pc, #108] @ 393288 │ │ │ │ ldr r1, [pc, #108] @ 39328c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 393264 │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -328078,17 +328078,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq fp, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - @ instruction: 0x0065c69c │ │ │ │ - strheq ip, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq fp, r9, r8, lsl r5 │ │ │ │ + strheq ip, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq ip, [r5], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -328099,25 +328099,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3923a8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 393324 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #136] @ 39336c │ │ │ │ ldr r2, [pc, #136] @ 393370 │ │ │ │ ldr r1, [pc, #136] @ 393374 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 393324 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -328136,17 +328136,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq fp, r9, ip, lsr #8 │ │ │ │ - ldrdeq ip, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq ip, r5, r4, ror #11 │ │ │ │ + rsbseq fp, r9, ip, asr #8 │ │ │ │ + strdeq ip, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq ip, r5, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -328169,25 +328169,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3923a8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 393468 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr ip, [pc, #180] @ 3934b0 │ │ │ │ ldr r2, [pc, #180] @ 3934b4 │ │ │ │ ldr r1, [pc, #180] @ 3934b8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 39345c │ │ │ │ cmp r3, #3 │ │ │ │ bne 393488 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -328217,17 +328217,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq fp, r9, r4, lsl r3 │ │ │ │ - strheq ip, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrdeq ip, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq fp, r9, r4, lsr r3 │ │ │ │ + ldrdeq ip, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + strdeq ip, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 003934bc : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003934c0 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -328240,18 +328240,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 3934f8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 99ab38 │ │ │ │ - rsbeq r8, r6, r8 │ │ │ │ - rsbseq fp, r9, r8, lsl #6 │ │ │ │ - rsbeq r7, r6, r0, ror #31 │ │ │ │ + b 99ab58 │ │ │ │ + rsbeq r8, r6, r8, lsr #32 │ │ │ │ + rsbseq fp, r9, r8, lsr #6 │ │ │ │ + rsbeq r8, r6, r0 │ │ │ │ │ │ │ │ 003934fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 39355c │ │ │ │ @@ -328261,26 +328261,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r9, r4, asr #5 │ │ │ │ - rsbeq r7, r6, r0, asr #31 │ │ │ │ - @ instruction: 0x00667f98 │ │ │ │ + rsbseq fp, r9, r4, ror #5 │ │ │ │ + rsbeq r7, r6, r0, ror #31 │ │ │ │ + strheq r7, [r6], #-248 @ 0xffffff08 @ │ │ │ │ │ │ │ │ 00393568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3935c8 │ │ │ │ @@ -328290,58 +328290,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r9, r8, asr r2 │ │ │ │ - rsbeq r7, r6, r4, asr pc │ │ │ │ - rsbeq r7, r6, ip, lsr #30 │ │ │ │ + rsbseq fp, r9, r8, ror r2 │ │ │ │ + rsbeq r7, r6, r4, ror pc │ │ │ │ + rsbeq r7, r6, ip, asr #30 │ │ │ │ │ │ │ │ 003935d4 : │ │ │ │ ldr r3, [pc, #36] @ 393600 │ │ │ │ ldr ip, [pc, #36] @ 393604 │ │ │ │ ldr r1, [pc, #36] @ 393608 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 99ab38 │ │ │ │ - rsbseq fp, r9, r4, lsl #4 │ │ │ │ - strdeq r7, [r6], #-232 @ 0xffffff18 @ │ │ │ │ - ldrdeq r7, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + b 99ab58 │ │ │ │ + rsbseq fp, r9, r4, lsr #4 │ │ │ │ + rsbeq r7, r6, r8, lsl pc │ │ │ │ + strdeq r7, [r6], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 0039360c : │ │ │ │ ldr r3, [pc, #36] @ 393638 │ │ │ │ ldr ip, [pc, #36] @ 39363c │ │ │ │ ldr r1, [pc, #36] @ 393640 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 99ab38 │ │ │ │ - rsbseq fp, r9, ip, asr #3 │ │ │ │ - rsbeq r7, r6, r0, asr #29 │ │ │ │ - @ instruction: 0x00667e9c │ │ │ │ + b 99ab58 │ │ │ │ + rsbseq fp, r9, ip, ror #3 │ │ │ │ + rsbeq r7, r6, r0, ror #29 │ │ │ │ + strheq r7, [r6], #-236 @ 0xffffff14 @ │ │ │ │ │ │ │ │ 00393644 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0039364c : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -328353,15 +328353,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00393660 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 393674 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq lr, r3, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -328454,27 +328454,27 @@ │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r4, #2008] @ 0x7d8 │ │ │ │ mov r6, #0 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ b 393704 │ │ │ │ ldr r5, [r4, #2004] @ 0x7d4 │ │ │ │ mov r6, #0 │ │ │ │ b 393704 │ │ │ │ ldr r5, [pc, #24] @ 393838 │ │ │ │ mov r6, #0 │ │ │ │ b 393704 │ │ │ │ addseq r7, r1, r0, ror #14 │ │ │ │ - rsbseq fp, r9, r0, asr #2 │ │ │ │ - rsbseq fp, r9, sp, lsr r1 │ │ │ │ + rsbseq fp, r9, r0, ror #2 │ │ │ │ + rsbseq fp, r9, sp, asr r1 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r7, r6, ip, lsr #26 │ │ │ │ + rsbeq r7, r6, ip, asr #26 │ │ │ │ smlatteq r0, sp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #304] @ 393984 │ │ │ │ ldr r3, [pc, #304] @ 393988 │ │ │ │ @@ -328484,15 +328484,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #100] @ 0x64 │ │ │ │ strb r5, [r0, #61] @ 0x3d │ │ │ │ @@ -328516,56 +328516,56 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r3, [pc, #156] @ 393994 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ add r0, r5, #12 │ │ │ │ - bl 992710 │ │ │ │ + bl 992730 │ │ │ │ add r0, r4, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9930bc │ │ │ │ + bl 9930dc │ │ │ │ ldr r2, [pc, #124] @ 393998 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ - bl 993ea8 │ │ │ │ + bl 993ec8 │ │ │ │ ldr r2, [pc, #100] @ 39399c │ │ │ │ ldr r3, [pc, #100] @ 3939a0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #1048576 @ 0x100000 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d2c4 │ │ │ │ - strheq r7, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq fp, r9, r4, lsl #1 │ │ │ │ - @ instruction: 0x00667c9c │ │ │ │ + ldrdeq r7, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq fp, r9, r4, lsr #1 │ │ │ │ + strheq r7, [r6], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq lr, [r3], r0 │ │ │ │ - ldrdeq r7, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq r7, [r6], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 393a68 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -328573,25 +328573,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 393a6c │ │ │ │ ldr r1, [pc, #156] @ 393a70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #136] @ 393a74 │ │ │ │ ldr r1, [pc, #136] @ 393a78 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #104] @ 393a7c │ │ │ │ ldr r3, [pc, #104] @ 393a80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 393a84 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -328607,19 +328607,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r9, r4, lsr #30 │ │ │ │ - rsbeq r6, r4, r8, ror #21 │ │ │ │ - rsbeq lr, r8, r8, lsr #26 │ │ │ │ - strheq r6, [r5], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq pc, r4, ip, lsl #31 │ │ │ │ + rsbseq sl, r9, r4, asr #30 │ │ │ │ + rsbeq r6, r4, r8, lsl #22 │ │ │ │ + rsbeq lr, r8, r8, asr #26 │ │ │ │ + ldrdeq r6, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq pc, r4, ip, lsr #31 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ mvnne r1, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -328692,23 +328692,23 @@ │ │ │ │ ldr r2, [pc, #804] @ 393ecc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r6, #2008] @ 0x7d8 │ │ │ │ - bl 9d94ac │ │ │ │ + bl 9d94cc │ │ │ │ add r0, r6, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 993220 │ │ │ │ + bl 993240 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #756] @ 393ed0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 992c04 │ │ │ │ + b 992c24 │ │ │ │ subs r1, r2, #128 @ 0x80 │ │ │ │ sbc r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ popcs {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -328752,16 +328752,16 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4162dc │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ add r0, r0, #2000 @ 0x7d0 │ │ │ │ beq 393e88 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d94ac │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9d94cc │ │ │ │ + bl 9da1d8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -328786,23 +328786,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ str r5, [r6, #2048] @ 0x800 │ │ │ │ str r7, [r6, #2052] @ 0x804 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #408] @ 393ed8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ ldr r3, [r6, #2048] @ 0x800 │ │ │ │ tst r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -328873,32 +328873,32 @@ │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d81c │ │ │ │ mvn r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d94e4 │ │ │ │ + bl 9d9504 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d81c │ │ │ │ addseq r7, r1, r4, ror #6 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r7, r6, r8, ror #18 │ │ │ │ + rsbeq r7, r6, r8, lsl #19 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - rsbseq sl, r9, r2, lsr #25 │ │ │ │ + rsbseq sl, r9, r2, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adcs ip, r1, r3 │ │ │ │ @@ -328942,51 +328942,51 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 393f50 │ │ │ │ addseq r6, r1, ip, lsl pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ strdeq r0, [r4], -pc @ │ │ │ │ - @ instruction: 0x00667594 │ │ │ │ + strheq r7, [r6], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 394028 │ │ │ │ ldr r2, [pc, #84] @ 39402c │ │ │ │ ldr r1, [pc, #84] @ 394030 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #52] @ 394034 │ │ │ │ mvn r6, #-268435456 @ 0xf0000000 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #3 │ │ │ │ add r2, r0, #6144 @ 0x1800 │ │ │ │ strd r6, [r2, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 75d2a8 │ │ │ │ - rsbseq sl, r9, r4, lsl #18 │ │ │ │ - rsbeq r7, r6, r4, lsr #10 │ │ │ │ - rsbeq r7, r6, r0, lsr r5 │ │ │ │ - rsbeq r7, r6, r8, ror #10 │ │ │ │ + b 75d2c8 │ │ │ │ + rsbseq sl, r9, r4, lsr #18 │ │ │ │ + rsbeq r7, r6, r4, asr #10 │ │ │ │ + rsbeq r7, r6, r0, asr r5 │ │ │ │ + rsbeq r7, r6, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #180] @ 394104 │ │ │ │ ldr r3, [pc, #180] @ 394108 │ │ │ │ ldr r1, [pc, #180] @ 39410c │ │ │ │ @@ -328994,15 +328994,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #144] @ 394110 │ │ │ │ ldr r3, [pc, #144] @ 394114 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r8, r0, #1904 @ 0x770 │ │ │ │ @@ -329014,33 +329014,33 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #92] @ 394118 │ │ │ │ strb r3, [r4, #2000] @ 0x7d0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 993220 │ │ │ │ + bl 993240 │ │ │ │ add r0, r8, #8 │ │ │ │ - bl 994340 │ │ │ │ + bl 994360 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9931c4 │ │ │ │ + bl 9931e4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 992768 │ │ │ │ + bl 992788 │ │ │ │ add r0, r4, #2048 @ 0x800 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 415dfc │ │ │ │ - rsbeq r7, r6, ip, lsr #9 │ │ │ │ - rsbseq sl, r9, r4, lsl #17 │ │ │ │ - rsbeq r7, r6, r8, lsr #9 │ │ │ │ + rsbeq r7, r6, ip, asr #9 │ │ │ │ + rsbseq sl, r9, r4, lsr #17 │ │ │ │ + rsbeq r7, r6, r8, asr #9 │ │ │ │ addseq r6, r1, r4, lsr #27 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -329086,15 +329086,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 39428c │ │ │ │ ldr r1, [pc, #272] @ 3942e8 │ │ │ │ ldr r4, [r5, #2008] @ 0x7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ cmp r4, #0 │ │ │ │ beq 394200 │ │ │ │ mov r3, r4 │ │ │ │ subs r4, r4, #1 │ │ │ │ mul sl, r3, sl │ │ │ │ bne 3941f0 │ │ │ │ ldr r3, [sp] │ │ │ │ @@ -329105,19 +329105,19 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ 3942f0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #204] @ 3942f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r5, #2008] @ 0x7d8 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mvn r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d94e4 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9d9504 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 39416c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #360 @ 0x168 │ │ │ │ bl 514a44 │ │ │ │ ldr r3, [r5, #2016] @ 0x7e0 │ │ │ │ @@ -329132,38 +329132,38 @@ │ │ │ │ bl 41d81c │ │ │ │ bl 514ae8 │ │ │ │ b 39416c │ │ │ │ ldr r1, [pc, #100] @ 3942f8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #96] @ 3942fc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 992c04 │ │ │ │ + bl 992c24 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4162dc │ │ │ │ b 394284 │ │ │ │ @ instruction: 0x00916cf0 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r7, r6, r4, lsr #7 │ │ │ │ - strheq r7, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r7, r6, r4, asr #7 │ │ │ │ + ldrdeq r7, [r6], #-52 @ 0xffffffcc @ │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbeq r7, r6, ip, lsr #6 │ │ │ │ - strdeq r7, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r7, r6, ip, asr #6 │ │ │ │ + rsbeq r7, r6, r4, lsl r3 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - rsbeq r7, r6, ip, ror #4 │ │ │ │ + rsbeq r7, r6, ip, lsl #5 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #2048] @ 0x800 │ │ │ │ ldr r5, [pc, #548] @ 394540 │ │ │ │ @@ -329204,15 +329204,15 @@ │ │ │ │ strb r2, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ @@ -329222,15 +329222,15 @@ │ │ │ │ add r1, r1, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [r4, #2048] @ 0x800 │ │ │ │ bic r2, r3, #1 │ │ │ │ tst r3, #4 │ │ │ │ str r2, [r4, #2048] @ 0x800 │ │ │ │ beq 39444c │ │ │ │ ldr r3, [r4, #2016] @ 0x7e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -329279,40 +329279,40 @@ │ │ │ │ strb r3, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r2, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r3, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r3, [sp, #52] @ 0x34 │ │ │ │ b 3943d0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d81c │ │ │ │ ldr r0, [pc, #48] @ 394548 │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39438c │ │ │ │ ldr r0, [pc, #28] @ 39454c │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3944b8 │ │ │ │ addseq r6, r1, r4, lsl #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r7, r6, r0, rrx │ │ │ │ - rsbeq r7, r6, r8, asr #32 │ │ │ │ + rsbeq r7, r6, r0, lsl #1 │ │ │ │ + rsbeq r7, r6, r8, rrx │ │ │ │ ldr r1, [sp] │ │ │ │ orr r2, r2, r3 │ │ │ │ cmp r1, #16 │ │ │ │ cmpeq r2, #0 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ bne 394578 │ │ │ │ @@ -329324,15 +329324,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 3945a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574f8 │ │ │ │ + b 757518 │ │ │ │ addeq sp, r3, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #168] @ 394664 │ │ │ │ ldr r2, [pc, #168] @ 394668 │ │ │ │ @@ -329340,25 +329340,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #136] @ 394670 │ │ │ │ ldr r1, [pc, #136] @ 394674 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #104] @ 394678 │ │ │ │ ldr r1, [pc, #104] @ 39467c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ ldr r2, [pc, #92] @ 394680 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ @@ -329374,19 +329374,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r9, r4, asr #6 │ │ │ │ - rsbeq r5, r4, ip, ror #29 │ │ │ │ - rsbeq lr, r8, r0, lsr r1 │ │ │ │ - rsbeq r5, r4, r8, ror #29 │ │ │ │ - rsbeq r5, r4, r0, lsl #30 │ │ │ │ + rsbseq sl, r9, r4, ror #6 │ │ │ │ + rsbeq r5, r4, ip, lsl #30 │ │ │ │ + rsbeq lr, r8, r0, asr r1 │ │ │ │ + rsbeq r5, r4, r8, lsl #30 │ │ │ │ + rsbeq r5, r4, r0, lsr #30 │ │ │ │ addeq sp, r3, ip, lsl #25 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -329396,15 +329396,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #14 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r4, #96] @ 0x60 │ │ │ │ add r0, r0, #106 @ 0x6a │ │ │ │ bl 255178 │ │ │ │ mov r3, #1 │ │ │ │ @@ -329413,17 +329413,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r9, r8, ror #4 │ │ │ │ - strdeq r6, [r6], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r6, r6, r0, ror pc │ │ │ │ + rsbseq sl, r9, r8, lsl #5 │ │ │ │ + rsbeq r6, r6, r0, lsl pc │ │ │ │ + @ instruction: 0x00666f90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #400] @ 3948b4 │ │ │ │ ldr r8, [pc, #400] @ 3948b8 │ │ │ │ ldr r7, [pc, #400] @ 3948bc │ │ │ │ @@ -329433,30 +329433,30 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r9, r0 │ │ │ │ bl 4144f0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #336] @ 3948c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75c17c │ │ │ │ + bl 75c19c │ │ │ │ cmp r0, #0 │ │ │ │ beq 394864 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r0, #0 │ │ │ │ beq 394864 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3947ac │ │ │ │ ldrb r3, [r5, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3947fc │ │ │ │ @@ -329468,15 +329468,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -329514,40 +329514,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq sl, r9, r0, ror #3 │ │ │ │ - rsbeq r6, r6, r0, ror lr │ │ │ │ - strdeq r6, [r6], #-232 @ 0xffffff18 @ │ │ │ │ - ldrdeq r7, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq sl, r9, r4, asr #2 │ │ │ │ - rsbeq r6, r6, ip, ror #28 │ │ │ │ - rsbeq r6, r6, r0, asr #28 │ │ │ │ - strdeq r6, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r6, r6, r4, lsl #28 │ │ │ │ + rsbseq sl, r9, r0, lsl #4 │ │ │ │ + @ instruction: 0x00666e90 │ │ │ │ + rsbeq r6, r6, r8, lsl pc │ │ │ │ + strdeq r7, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq sl, r9, r4, ror #2 │ │ │ │ + rsbeq r6, r6, ip, lsl #29 │ │ │ │ + rsbeq r6, r6, r0, ror #28 │ │ │ │ + rsbeq r6, r6, ip, lsl lr │ │ │ │ + rsbeq r6, r6, r4, lsr #28 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ ldrdeq lr, [r0], ip @ │ │ │ │ - rsbseq sl, r9, ip, lsl #1 │ │ │ │ - strheq r6, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq sl, r9, ip, lsr #1 │ │ │ │ + ldrdeq r6, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r6, r6, r4, lsl #27 │ │ │ │ rsbeq r6, r6, r4, ror #26 │ │ │ │ - rsbeq r6, r6, r4, asr #26 │ │ │ │ ldr r0, [pc, #4] @ 3948fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq sp, r3, r0, lsl sl │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -329582,15 +329582,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d4c0 │ │ │ │ + bl 70d4e0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -329629,15 +329629,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98fc38 │ │ │ │ + bl 98fc58 │ │ │ │ b 394a2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 394da4 │ │ │ │ ldr r2, [pc, #804] @ 394da8 │ │ │ │ @@ -329645,15 +329645,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r8, [pc, #772] @ 394db0 │ │ │ │ ldr ip, [pc, #772] @ 394db4 │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -329666,28 +329666,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #696] @ 394db8 │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d2c4 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -329714,15 +329714,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 394c04 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 98facc │ │ │ │ + bl 98faec │ │ │ │ cmp r0, #0 │ │ │ │ blt 394d80 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 394d2c │ │ │ │ ldr r2, [pc, #500] @ 394dcc │ │ │ │ @@ -329822,15 +329822,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 394ddc │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d2c4 │ │ │ │ b 394b64 │ │ │ │ ldr r3, [pc, #88] @ 394de0 │ │ │ │ @@ -329838,32 +329838,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 394de8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 394dec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r9, r4, asr #29 │ │ │ │ - rsbeq r6, r6, r8, lsl ip │ │ │ │ - rsbeq r6, r6, ip, lsr #24 │ │ │ │ + rsbseq r9, r9, r4, ror #29 │ │ │ │ + rsbeq r6, r6, r8, lsr ip │ │ │ │ + rsbeq r6, r6, ip, asr #24 │ │ │ │ addeq sp, r3, r0, asr r8 │ │ │ │ - rsbeq r6, r6, r8, lsl ip │ │ │ │ - ldrdeq r6, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq sp, r1, r4, lsl #27 │ │ │ │ - rsbeq r6, r6, ip, lsl #22 │ │ │ │ - rsbeq pc, r6, r0, lsr lr @ │ │ │ │ - rsbeq r6, r6, r4, asr fp │ │ │ │ + rsbeq r6, r6, r8, lsr ip │ │ │ │ + strdeq r6, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq sp, r1, r4, lsr #27 │ │ │ │ + rsbeq r6, r6, ip, lsr #22 │ │ │ │ + rsbeq pc, r6, r0, asr lr @ │ │ │ │ + rsbeq r6, r6, r4, ror fp │ │ │ │ bge fee3f880 <__bss_end__@@Base+0xfe076c30> │ │ │ │ addeq sp, r3, r8, lsr #14 │ │ │ │ - @ instruction: 0x00666a98 │ │ │ │ - rsbeq r6, r6, r0, lsr #19 │ │ │ │ - @ instruction: 0x00666990 │ │ │ │ - rsbseq r9, r9, r0, asr #23 │ │ │ │ - rsbeq r6, r6, r0, lsl r9 │ │ │ │ - ldrsbeq r9, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + strheq r6, [r6], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r6, r6, r0, asr #19 │ │ │ │ + strheq r6, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r9, r9, r0, ror #23 │ │ │ │ + rsbeq r6, r6, r0, lsr r9 │ │ │ │ + ldrsheq r9, [r0], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 394ecc │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -329872,25 +329872,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 394ed0 │ │ │ │ ldr r1, [pc, #180] @ 394ed4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #160] @ 394ed8 │ │ │ │ ldr r1, [pc, #160] @ 394edc │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #128] @ 394ee0 │ │ │ │ ldr r3, [pc, #128] @ 394ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 394ee8 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -329904,31 +329904,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 394ef0 │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r1, [pc, #60] @ 394ef4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f728 │ │ │ │ - rsbseq r9, r9, r4, asr #22 │ │ │ │ - @ instruction: 0x0064569c │ │ │ │ - ldrdeq sp, [r8], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r5, r5, r8, ror #18 │ │ │ │ - rsbeq lr, r4, r0, asr #22 │ │ │ │ + b 74f748 │ │ │ │ + rsbseq r9, r9, r4, ror #22 │ │ │ │ + strheq r5, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + strdeq sp, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r5, r5, r8, lsl #19 │ │ │ │ + rsbeq lr, r4, r0, ror #22 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - rsbeq r6, r6, r4, lsl #17 │ │ │ │ + rsbeq r6, r6, r4, lsr #17 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ addeq r7, pc, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -329937,28 +329937,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 394f68 │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98fc38 │ │ │ │ + bl 98fc58 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d294 │ │ │ │ + bl 70d2b4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -330045,15 +330045,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 395148 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 394900 │ │ │ │ b 395108 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 253648 │ │ │ │ @@ -330061,25 +330061,25 @@ │ │ │ │ beq 395130 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3950f4 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98f998 │ │ │ │ + bl 98f9b8 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 3950f4 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 253648 │ │ │ │ - rsbseq r9, r9, r0, lsl #17 │ │ │ │ - ldrdeq r6, [r6], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r6, r6, r8, ror #11 │ │ │ │ + rsbseq r9, r9, r0, lsr #17 │ │ │ │ + strdeq r6, [r6], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r6, r6, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -330158,15 +330158,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 395340 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 3952dc │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -330193,22 +330193,22 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d4c0 │ │ │ │ + bl 70d4e0 │ │ │ │ b 3952d4 │ │ │ │ - ldrheq r9, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r6, r6, ip, lsl #8 │ │ │ │ - rsbeq r6, r6, r0, lsr #8 │ │ │ │ + ldrsbeq r9, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r6, r6, ip, lsr #8 │ │ │ │ + rsbeq r6, r6, r0, asr #8 │ │ │ │ ldr r0, [pc, #4] @ 395350 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq sp, r3, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #328] @ 3954b4 │ │ │ │ ldr r2, [pc, #328] @ 3954b8 │ │ │ │ @@ -330216,15 +330216,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 3954bc │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #932] @ 0x3a4 │ │ │ │ orrs r3, r2, ip │ │ │ │ beq 395448 │ │ │ │ ldr lr, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -330247,39 +330247,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr ip, [pc, #176] @ 3954c4 │ │ │ │ ldr r2, [pc, #176] @ 3954c8 │ │ │ │ ldr r1, [pc, #176] @ 3954cc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 33feb0 │ │ │ │ ldr ip, [pc, #128] @ 3954d0 │ │ │ │ ldr r1, [pc, #128] @ 3954d4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -330288,54 +330288,54 @@ │ │ │ │ ldr r1, [pc, #68] @ 3954dc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 39546c │ │ │ │ - rsbseq r9, r9, ip, lsl r6 │ │ │ │ - rsbeq r6, r6, r0, asr #7 │ │ │ │ - ldrdeq r6, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r9, r9, ip, lsr r6 │ │ │ │ + rsbeq r6, r6, r0, ror #7 │ │ │ │ + strdeq r6, [r6], #-52 @ 0xffffffcc @ │ │ │ │ addeq ip, r3, r0, asr #31 │ │ │ │ - rsbseq r9, r9, ip, ror r5 │ │ │ │ - rsbeq r8, r5, r4, ror r2 │ │ │ │ - rsbeq r8, r5, r8, lsl #5 │ │ │ │ - rsbeq r6, r6, r0, lsr r3 │ │ │ │ - rsbeq r6, r6, ip, lsl r3 │ │ │ │ - rsbeq r6, r6, r4, lsl r3 │ │ │ │ - ldrdeq r6, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x0079959c │ │ │ │ + @ instruction: 0x00658294 │ │ │ │ + rsbeq r8, r5, r8, lsr #5 │ │ │ │ + rsbeq r6, r6, r0, asr r3 │ │ │ │ + rsbeq r6, r6, ip, lsr r3 │ │ │ │ + rsbeq r6, r6, r4, lsr r3 │ │ │ │ + strdeq r6, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 395540 │ │ │ │ ldr r2, [pc, #72] @ 395544 │ │ │ │ ldr r1, [pc, #72] @ 395548 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #40] @ 39554c │ │ │ │ ldr r1, [pc, #40] @ 395550 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f728 │ │ │ │ - @ instruction: 0x00799498 │ │ │ │ - strheq r4, [r4], #-240 @ 0xffffff10 @ │ │ │ │ - strdeq sp, [r8], #-20 @ 0xffffffec @ │ │ │ │ + b 74f748 │ │ │ │ + ldrheq r9, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq r4, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq sp, r8, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ addeq r7, pc, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #164] @ 395610 │ │ │ │ @@ -330346,15 +330346,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 395614 │ │ │ │ ldr r2, [pc, #148] @ 395618 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #144] @ 39561c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #128] @ 395620 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3955d0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -330368,29 +330368,29 @@ │ │ │ │ ldr r3, [r0, #920] @ 0x398 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #68] @ 395624 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r9, r8, lsr #8 │ │ │ │ - ldrdeq r6, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ - strheq r6, [r6], #-16 @ │ │ │ │ + rsbseq r9, r9, r8, asr #8 │ │ │ │ + strdeq r6, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq r6, [r6], #-16 @ │ │ │ │ addseq r5, r1, r8, lsl #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r6, r6, r8, ror #3 │ │ │ │ + rsbeq r6, r6, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #180] @ 3956f4 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -330399,15 +330399,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3956f8 │ │ │ │ ldr r2, [pc, #164] @ 3956fc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #160] @ 395700 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #144] @ 395704 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3956a4 │ │ │ │ add sp, sp, #28 │ │ │ │ @@ -330425,29 +330425,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 395708 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ lsl ip, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, r9, r4, asr r3 │ │ │ │ - rsbeq r6, r6, r4, lsl #2 │ │ │ │ - ldrdeq r6, [r6], #-12 @ │ │ │ │ + rsbseq r9, r9, r4, ror r3 │ │ │ │ + rsbeq r6, r6, r4, lsr #2 │ │ │ │ + strdeq r6, [r6], #-12 @ │ │ │ │ @ instruction: 0x009157b4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r6, r6, r4, asr #2 │ │ │ │ + rsbeq r6, r6, r4, ror #2 │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -330489,21 +330489,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 522dd4 │ │ │ │ pop {r4, lr} │ │ │ │ b 522818 │ │ │ │ ldr r0, [pc, #28] @ 3957e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 395798 │ │ │ │ @ instruction: 0x009156f0 │ │ │ │ ldrdeq sp, [r0], ip @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ adceq sp, r0, ip, ror ip │ │ │ │ - rsbeq r6, r6, r4, lsl #1 │ │ │ │ + rsbeq r6, r6, r4, lsr #1 │ │ │ │ │ │ │ │ 003957ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -330512,31 +330512,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 39584c │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sp, r5, r0, lsr sl │ │ │ │ + rsbeq sp, r5, r0, asr sl │ │ │ │ strdeq ip, [r3], r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 395868 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq ip, r3, r0, ror #23 │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #172] @ 395924 │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ ldr lr, [sp, #12] │ │ │ │ @@ -330566,15 +330566,15 @@ │ │ │ │ ldr r1, [pc, #84] @ 39593c │ │ │ │ ldr r0, [pc, #84] @ 395940 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #8 │ │ │ │ b 522fd4 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 522fd4 │ │ │ │ pop {r4, lr} │ │ │ │ @@ -330582,16 +330582,16 @@ │ │ │ │ b 52287c │ │ │ │ addseq r5, r1, ip, lsr #11 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r5, asr r5 │ │ │ │ andeq r7, r0, r7, ror r7 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r9, r9, ip, ror #1 │ │ │ │ - rsbeq r5, r6, r8, ror pc │ │ │ │ + rsbseq r9, r9, ip, lsl #2 │ │ │ │ + @ instruction: 0x00665f98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #144] @ 3959ec │ │ │ │ ldr r6, [pc, #144] @ 3959f0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -330600,105 +330600,105 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #20 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #104] @ 3959f8 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #32 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r2, [pc, #56] @ 3959fc │ │ │ │ ldr r1, [pc, #56] @ 395a00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33feb0 │ │ │ │ - rsbseq r9, r9, r0, lsl #1 │ │ │ │ - rsbeq r5, r6, ip, asr #30 │ │ │ │ - rsbeq r5, r6, ip, lsl pc │ │ │ │ + rsbseq r9, r9, r0, lsr #1 │ │ │ │ + rsbeq r5, r6, ip, ror #30 │ │ │ │ + rsbeq r5, r6, ip, lsr pc │ │ │ │ addeq ip, r3, ip, lsr #21 │ │ │ │ - ldrdeq r7, [r5], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r7, r5, r4, ror #25 │ │ │ │ + strdeq r7, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r7, r5, r4, lsl #26 │ │ │ │ │ │ │ │ 00395a04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 395ac4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r7, [pc, #148] @ 395ac8 │ │ │ │ ldr r6, [pc, #148] @ 395acc │ │ │ │ ldr r5, [pc, #148] @ 395ad0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #32 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 395ad4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #104] @ 395ad8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 340368 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fbe8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x00665e94 │ │ │ │ - rsbseq r8, r9, r4, lsr #31 │ │ │ │ - rsbeq r7, r5, r4, asr ip │ │ │ │ - rsbeq r7, r5, r8, ror #24 │ │ │ │ + strheq r5, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r8, r9, r4, asr #31 │ │ │ │ + rsbeq r7, r5, r4, ror ip │ │ │ │ + rsbeq r7, r5, r8, lsl #25 │ │ │ │ addseq r5, r1, r8, asr #7 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ ldr r0, [pc, #4] @ 395ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq ip, r3, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #196] @ 395bc8 │ │ │ │ ldr r5, [pc, #196] @ 395bcc │ │ │ │ @@ -330707,37 +330707,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #57 @ 0x39 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #160] @ 395bd4 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r2, [pc, #108] @ 395bd8 │ │ │ │ ldr r1, [pc, #108] @ 395bdc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, sl │ │ │ │ bl 33feb0 │ │ │ │ ldr r2, [pc, #76] @ 395be0 │ │ │ │ add r4, r4, #928 @ 0x3a0 │ │ │ │ mov r0, #-1073741824 @ 0xc0000000 │ │ │ │ mov r1, #-1073741824 @ 0xc0000000 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ @@ -330747,20 +330747,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r5, r6, r0, ror #27 │ │ │ │ - rsbseq r8, r9, r8, lsl pc │ │ │ │ - rsbeq r5, r6, r8, lsr #27 │ │ │ │ + rsbeq r5, r6, r0, lsl #28 │ │ │ │ + rsbseq r8, r9, r8, lsr pc │ │ │ │ + rsbeq r5, r6, r8, asr #27 │ │ │ │ addeq ip, r3, ip, ror #18 │ │ │ │ - rsbeq r7, r5, r8, lsr #22 │ │ │ │ - rsbeq r7, r5, r8, lsr fp │ │ │ │ + rsbeq r7, r5, r8, asr #22 │ │ │ │ + rsbeq r7, r5, r8, asr fp │ │ │ │ andhi r0, r6, r0 │ │ │ │ ldr r1, [pc, #224] @ 395ccc │ │ │ │ cmp r2, #13 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [sp] │ │ │ │ bcc 395c34 │ │ │ │ @@ -330773,15 +330773,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r1, [pc, #176] @ 395cd4 │ │ │ │ ldr r0, [pc, #176] @ 395cd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr ip, [pc, #160] @ 395cdc │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #12 │ │ │ │ bhi 395bfc │ │ │ │ ldrsb ip, [ip, r2] │ │ │ │ add pc, pc, ip, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -330814,17 +330814,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ addseq r5, r1, r4, lsr r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r8, r9, r4, lsl #28 │ │ │ │ - rsbeq sl, r5, r4, asr #12 │ │ │ │ - ldrsbeq r8, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r8, r9, r4, lsr #28 │ │ │ │ + rsbeq sl, r5, r4, ror #12 │ │ │ │ + ldrsheq r8, [r9], #-212 @ 0xffffff2c @ │ │ │ │ cmp r2, #13 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr r3, [pc, #240] @ 395de0 │ │ │ │ add r3, pc, r3 │ │ │ │ bcc 395d20 │ │ │ │ ldr r1, [pc, #232] @ 395de4 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ @@ -330873,116 +330873,116 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #56] @ 395dec │ │ │ │ ldr r0, [pc, #56] @ 395df0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r5, r1, r8, lsr r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrsheq r8, [r9], #-197 @ 0xffffff3b @ │ │ │ │ - rsbseq r8, r9, r4, ror ip │ │ │ │ - rsbeq r5, r6, r8, asr #22 │ │ │ │ + rsbseq r8, r9, r5, lsl sp │ │ │ │ + @ instruction: 0x00798c94 │ │ │ │ + rsbeq r5, r6, r8, ror #22 │ │ │ │ │ │ │ │ 00395df4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 395eb4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r7, [pc, #148] @ 395eb8 │ │ │ │ ldr r6, [pc, #148] @ 395ebc │ │ │ │ ldr r5, [pc, #148] @ 395ec0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 395ec4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #104] @ 395ec8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 340368 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fbe8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrdeq r5, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r8, r9, r0, lsl #24 │ │ │ │ - rsbeq r7, r5, r4, ror #16 │ │ │ │ - rsbeq r7, r5, r8, ror r8 │ │ │ │ + strdeq r5, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r8, r9, r0, lsr #24 │ │ │ │ + rsbeq r7, r5, r4, lsl #17 │ │ │ │ + @ instruction: 0x00657898 │ │ │ │ @ instruction: 0x00914fd8 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 395edc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq ip, r3, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 395f44 │ │ │ │ ldr r2, [pc, #76] @ 395f48 │ │ │ │ ldr r1, [pc, #76] @ 395f4c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #48] @ 395f50 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r1, [pc, #36] @ 395f54 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f728 │ │ │ │ - ldrheq r8, [r9], #-180 @ 0xffffff4c @ │ │ │ │ - strheq r4, [r4], #-84 @ 0xffffffac @ │ │ │ │ - strdeq ip, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + b 74f748 │ │ │ │ + ldrsbeq r8, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + ldrdeq r4, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq ip, r8, r0, lsl r8 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ addeq r6, pc, r8, ror r7 @ │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ tst r3, #12288 @ 0x3000 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -330990,35 +330990,35 @@ │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr ip, [r4, #932] @ 0x3a4 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r4, #928 @ 0x3a0 │ │ │ │ subs r3, r0, r3 │ │ │ │ mov r5, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ sbc ip, r1, ip │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #80 @ 0x50 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ str r5, [r4, #928] @ 0x3a0 │ │ │ │ str r7, [r4, #932] @ 0x3a4 │ │ │ │ add r3, r3, r0 │ │ │ │ bic r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -331054,23 +331054,23 @@ │ │ │ │ tst r1, #256 @ 0x100 │ │ │ │ bne 396138 │ │ │ │ orr r1, r1, #268435456 @ 0x10000000 │ │ │ │ str r1, [r4, #944] @ 0x3b0 │ │ │ │ lsr r1, r1, #28 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldrh r3, [r7] │ │ │ │ cmp r3, r5 │ │ │ │ bls 396124 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ tst r3, #12288 @ 0x3000 │ │ │ │ beq 396124 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldrh r2, [r7] │ │ │ │ ldr ip, [pc, #136] @ 396144 │ │ │ │ sub r2, r2, r5 │ │ │ │ mov r8, #0 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -331080,31 +331080,31 @@ │ │ │ │ lsl r2, r2, r0 │ │ │ │ umull r5, r0, r2, ip │ │ │ │ ldr sl, [r1, #-8] │ │ │ │ asr lr, r2, #31 │ │ │ │ mov r1, r8 │ │ │ │ umlal r0, r1, lr, ip │ │ │ │ mov r2, sl │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r8, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r7, r9 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mvn r2, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ bl 4fa19c │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ b 396078 │ │ │ │ blcc fea4894c <__bss_end__@@Base+0xfdc7fcfc> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -331135,26 +331135,26 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 396198 │ │ │ │ ldr r1, [pc, #256] @ 3962c4 │ │ │ │ ldr r0, [pc, #256] @ 3962c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 396198 │ │ │ │ ldr r3, [pc, #236] @ 3962cc │ │ │ │ ldr r2, [pc, #236] @ 3962d0 │ │ │ │ ldr r1, [pc, #236] @ 3962d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ bcc 396244 │ │ │ │ ldr r3, [pc, #168] @ 3962c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331162,15 +331162,15 @@ │ │ │ │ beq 396198 │ │ │ │ ldr r1, [pc, #172] @ 3962d8 │ │ │ │ ldr r0, [pc, #172] @ 3962dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 396198 │ │ │ │ ldr r3, [pc, #148] @ 3962e0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #32 │ │ │ │ bhi 396210 │ │ │ │ ldrsb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -331192,76 +331192,76 @@ │ │ │ │ ldr r0, [r0, #944] @ 0x3b0 │ │ │ │ b 39619c │ │ │ │ ldr r1, [pc, #60] @ 3962e4 │ │ │ │ ldr r0, [pc, #60] @ 3962e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 396198 │ │ │ │ @ instruction: 0x00914cb4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ + rsbseq r8, r9, r0, lsl r9 │ │ │ │ + rsbeq r5, r6, r8, lsr #15 │ │ │ │ ldrsheq r8, [r9], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r5, r6, r8, lsl #15 │ │ │ │ - ldrsbeq r8, [r9], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r5, r6, r8, lsr #14 │ │ │ │ - rsbeq r5, r6, r4, asr #14 │ │ │ │ - rsbseq r8, r9, r8, lsl #17 │ │ │ │ - rsbeq sl, r5, r0, rrx │ │ │ │ - rsbseq r8, r9, r8, lsr #16 │ │ │ │ - rsbseq r8, r9, ip, lsl #16 │ │ │ │ - rsbeq r9, r5, r4, ror #31 │ │ │ │ + rsbeq r5, r6, r8, asr #14 │ │ │ │ + rsbeq r5, r6, r4, ror #14 │ │ │ │ + rsbseq r8, r9, r8, lsr #17 │ │ │ │ + rsbeq sl, r5, r0, lsl #1 │ │ │ │ + rsbseq r8, r9, r8, asr #16 │ │ │ │ + rsbseq r8, r9, ip, lsr #16 │ │ │ │ + rsbeq sl, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 396334 │ │ │ │ ldr r2, [pc, #48] @ 396338 │ │ │ │ ldr r1, [pc, #48] @ 39633c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 396020 │ │ │ │ - rsbseq r8, r9, ip, lsr #15 │ │ │ │ - rsbeq r5, r6, r4, lsl #12 │ │ │ │ + rsbseq r8, r9, ip, asr #15 │ │ │ │ rsbeq r5, r6, r4, lsr #12 │ │ │ │ + rsbeq r5, r6, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3963a0 │ │ │ │ ldr r2, [pc, #72] @ 3963a4 │ │ │ │ ldr r1, [pc, #72] @ 3963a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr ip, [pc, #40] @ 3963ac │ │ │ │ ldr r2, [r0, #944] @ 0x3b0 │ │ │ │ add r1, r0, #948 @ 0x3b4 │ │ │ │ bic r2, r2, #12544 @ 0x3100 │ │ │ │ str r2, [r0, #944] @ 0x3b0 │ │ │ │ strh ip, [r1] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 396020 │ │ │ │ - rsbseq r8, r9, r8, asr r7 │ │ │ │ - rsbeq r5, r6, ip, lsr #11 │ │ │ │ + rsbseq r8, r9, r8, ror r7 │ │ │ │ rsbeq r5, r6, ip, asr #11 │ │ │ │ + rsbeq r5, r6, ip, ror #11 │ │ │ │ @ instruction: 0xffffbeef │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #236] @ 3964b4 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -331270,69 +331270,69 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #220] @ 3964b8 │ │ │ │ ldr r1, [pc, #220] @ 3964bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #200] @ 3964c0 │ │ │ │ ldr r2, [pc, #200] @ 3964c4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r8, #336 @ 0x150 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #156] @ 3964c8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r9, #0 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 33feb0 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ ldr ip, [pc, #88] @ 3964cc │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #920] @ 0x398 │ │ │ │ strd r8, [r3, #-8] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fdb0 │ │ │ │ - rsbseq r8, r9, ip, ror #13 │ │ │ │ - strheq r7, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r7, r5, r8, asr #5 │ │ │ │ - rsbeq r5, r6, r4, asr #10 │ │ │ │ - rsbeq r5, r6, r0, lsl r5 │ │ │ │ + rsbseq r8, r9, ip, lsl #14 │ │ │ │ + ldrdeq r7, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r7, r5, r8, ror #5 │ │ │ │ + rsbeq r5, r6, r4, ror #10 │ │ │ │ + rsbeq r5, r6, r0, lsr r5 │ │ │ │ ldrdeq ip, [r3], ip @ │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #572] @ 396724 │ │ │ │ @@ -331364,25 +331364,25 @@ │ │ │ │ ldr r1, [pc, #476] @ 39672c │ │ │ │ ldr r0, [pc, #476] @ 396730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #116 @ 0x74 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r3, [pc, #452] @ 396734 │ │ │ │ ldr r2, [pc, #452] @ 396738 │ │ │ │ ldr r1, [pc, #452] @ 39673c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ bcc 3965c4 │ │ │ │ ldr r3, [pc, #384] @ 396728 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331402,15 +331402,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 396744 │ │ │ │ ldr r0, [pc, #348] @ 396748 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #92 @ 0x5c │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3965b4 │ │ │ │ ldrb r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 396524 │ │ │ │ add r3, r0, #948 @ 0x3b4 │ │ │ │ mov r2, #0 │ │ │ │ strh r8, [r3] │ │ │ │ @@ -331449,58 +331449,58 @@ │ │ │ │ b 3965b4 │ │ │ │ ldrb r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 396524 │ │ │ │ bic r8, r8, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, #1 │ │ │ │ str r8, [r7, #952] @ 0x3b8 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r2] │ │ │ │ strb r3, [r7, #956] @ 0x3bc │ │ │ │ b 3965b4 │ │ │ │ ldr r1, [pc, #124] @ 396754 │ │ │ │ ldr r0, [pc, #124] @ 396758 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 396558 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39666c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add r3, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r3] │ │ │ │ b 39666c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #952] @ 0x3b8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add r3, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r3] │ │ │ │ b 396694 │ │ │ │ bl 395f58 │ │ │ │ b 39666c │ │ │ │ addseq r4, r1, r8, lsr #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r8, r9, r4, ror #10 │ │ │ │ - rsbeq r5, r6, r0, lsr #8 │ │ │ │ - rsbseq r8, r9, r0, asr #10 │ │ │ │ - @ instruction: 0x00665398 │ │ │ │ + rsbseq r8, r9, r4, lsl #11 │ │ │ │ + rsbeq r5, r6, r0, asr #8 │ │ │ │ + rsbseq r8, r9, r0, ror #10 │ │ │ │ strheq r5, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r8, r9, r9, asr #9 │ │ │ │ - rsbseq r8, r9, ip, asr #9 │ │ │ │ - rsbeq r9, r5, r0, lsl #25 │ │ │ │ + ldrdeq r5, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r8, r9, r9, ror #9 │ │ │ │ + rsbseq r8, r9, ip, ror #9 │ │ │ │ + rsbeq r9, r5, r0, lsr #25 │ │ │ │ subseq pc, r1, lr, asr r1 @ │ │ │ │ stceq 0, cr15, [r9, #-52] @ 0xffffffcc │ │ │ │ - ldrsbeq r8, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ - strheq r5, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq r8, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq r5, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #4] @ 396768 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq fp, r3, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #524] @ 396990 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ @@ -331551,15 +331551,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3967ac │ │ │ │ ldr r0, [pc, #344] @ 39699c │ │ │ │ mov r2, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ str ip, [r0, #968] @ 0x3c8 │ │ │ │ b 3967ac │ │ │ │ str ip, [r0, #964] @ 0x3c4 │ │ │ │ b 3967ac │ │ │ │ str ip, [r0, #960] @ 0x3c0 │ │ │ │ b 3967ac │ │ │ │ str ip, [r0, #956] @ 0x3bc │ │ │ │ @@ -331587,15 +331587,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 3969a0 │ │ │ │ ldr r0, [pc, #212] @ 3969a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r2, [r4, #940] @ 0x3ac │ │ │ │ ldr lr, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ orrne lr, lr, r2, lsl ip │ │ │ │ biceq lr, lr, r2, lsl ip │ │ │ │ add r2, r4, #32768 @ 0x8000 │ │ │ │ @@ -331609,43 +331609,43 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8ad638 │ │ │ │ + bl 8ad658 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ blt 39696c │ │ │ │ add r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, r1, #52 @ 0x34 │ │ │ │ ldr r3, [r4, r3, lsl #2] │ │ │ │ ldr ip, [r4, #924] @ 0x39c │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, r2, lsl ip │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r3, [r4, r1, lsl #2] │ │ │ │ b 3967ac │ │ │ │ ldr r0, [pc, #52] @ 3969a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, r1, #52 @ 0x34 │ │ │ │ ldr r3, [r4, r3, lsl #2] │ │ │ │ b 396958 │ │ │ │ umullseq r4, r1, r8, r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r8, r9, ip, ror #6 │ │ │ │ - rsbeq r5, r6, r4, lsl #3 │ │ │ │ - rsbseq r8, r9, r4, ror #5 │ │ │ │ - rsbeq r5, r6, r4, lsr r1 │ │ │ │ - rsbeq r5, r6, ip, ror r0 │ │ │ │ + rsbseq r8, r9, ip, lsl #7 │ │ │ │ + rsbeq r5, r6, r4, lsr #3 │ │ │ │ + rsbseq r8, r9, r4, lsl #6 │ │ │ │ + rsbeq r5, r6, r4, asr r1 │ │ │ │ + @ instruction: 0x0066509c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #540] @ 396be0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #536] @ 396be4 │ │ │ │ @@ -331733,15 +331733,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 8acf50 │ │ │ │ + bl 8acf70 │ │ │ │ cmp r0, r5 │ │ │ │ blt 396bc0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ asr r1, r0, #31 │ │ │ │ b 396a10 │ │ │ │ ldr r0, [r4, #940] @ 0x3ac │ │ │ │ mov r1, #0 │ │ │ │ @@ -331764,38 +331764,38 @@ │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ b 396a10 │ │ │ │ ldr r1, [pc, #96] @ 396bf8 │ │ │ │ ldr r0, [pc, #96] @ 396bfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 396a08 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r2, r2, #244 @ 0xf4 │ │ │ │ ldr r0, [r4, r2, lsl #2] │ │ │ │ b 396a10 │ │ │ │ ldr r0, [pc, #56] @ 396c00 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, r5 │ │ │ │ b 396a10 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r1, ip, asr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r1, r4, asr #8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r4, r1, ip, lsl #8 │ │ │ │ - rsbseq r8, r9, r9, lsr #2 │ │ │ │ - rsbseq r8, r9, r8, lsl r0 │ │ │ │ - rsbeq r4, r6, r4, lsr #29 │ │ │ │ - rsbeq r4, r6, r0, ror #28 │ │ │ │ + rsbseq r8, r9, r9, asr #2 │ │ │ │ + rsbseq r8, r9, r8, lsr r0 │ │ │ │ + rsbeq r4, r6, r4, asr #29 │ │ │ │ + rsbeq r4, r6, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [pc, #840] @ 396f64 │ │ │ │ sub sp, sp, #24 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -331812,88 +331812,88 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #776] @ 396f78 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r2, [pc, #728] @ 396f7c │ │ │ │ ldr r1, [pc, #728] @ 396f80 │ │ │ │ add r0, sl, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r6 │ │ │ │ bl 33feb0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl 7d8750 │ │ │ │ + bl 7d8770 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r5, r4, #32768 @ 0x8000 │ │ │ │ addeq r6, r4, #976 @ 0x3d0 │ │ │ │ beq 396d94 │ │ │ │ - bl 8131d0 │ │ │ │ + bl 8131f0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8acd50 │ │ │ │ + bl 8acd70 │ │ │ │ cmp r0, #16384 @ 0x4000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 396e64 │ │ │ │ ldr r1, [pc, #636] @ 396f84 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #32768 @ 0x8000 │ │ │ │ bl 33e930 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r6, r4, #976 @ 0x3d0 │ │ │ │ beq 396d94 │ │ │ │ - bl 815184 │ │ │ │ + bl 8151a4 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ moveq r2, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 813504 │ │ │ │ + bl 813524 │ │ │ │ cmp r0, #0 │ │ │ │ blt 396e88 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r6, r4, #976 @ 0x3d0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8acf50 │ │ │ │ + bl 8acf70 │ │ │ │ cmp r0, #0 │ │ │ │ blt 396efc │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 255178 │ │ │ │ ldr r3, [r5, #976] @ 0x3d0 │ │ │ │ @@ -331909,27 +331909,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8ad638 │ │ │ │ + bl 8ad658 │ │ │ │ cmp r0, sl │ │ │ │ blt 396ec8 │ │ │ │ ldr r3, [r5, #976] @ 0x3d0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ mvn r3, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, #1012 @ 0x3f4 │ │ │ │ mov r3, #0 │ │ │ │ strd r8, [sp] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 8ad638 │ │ │ │ + bl 8ad658 │ │ │ │ cmp r0, #0 │ │ │ │ blt 396f2c │ │ │ │ ldr r2, [pc, #348] @ 396f88 │ │ │ │ ldr r3, [pc, #316] @ 396f6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, r4, #17152 @ 0x4300 │ │ │ │ @@ -331948,15 +331948,15 @@ │ │ │ │ ldr r1, [pc, #288] @ 396f90 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #72 @ 0x48 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #260] @ 396f94 │ │ │ │ ldr r3, [pc, #216] @ 396f6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -331976,104 +331976,104 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #188] @ 396fa0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 396fa4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 396e88 │ │ │ │ ldr r3, [pc, #164] @ 396fa8 │ │ │ │ ldr ip, [pc, #164] @ 396fac │ │ │ │ ldr r1, [pc, #164] @ 396fb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 396e88 │ │ │ │ ldr r3, [pc, #128] @ 396fb4 │ │ │ │ ldr ip, [pc, #128] @ 396fb8 │ │ │ │ ldr r1, [pc, #128] @ 396fbc │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #253 @ 0xfd │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #264 @ 0x108 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 396e88 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00797f94 │ │ │ │ + ldrheq r7, [r9], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0x009141f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, r6, ip, lsr lr │ │ │ │ - rsbeq r4, r6, r8, lsl #28 │ │ │ │ + rsbeq r4, r6, ip, asr lr │ │ │ │ + rsbeq r4, r6, r8, lsr #28 │ │ │ │ strdeq fp, [r3], ip │ │ │ │ - rsbeq r6, r5, ip, ror #19 │ │ │ │ - strdeq r6, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x006fdf9c │ │ │ │ + rsbeq r6, r5, ip, lsl #20 │ │ │ │ + rsbeq r6, r5, ip, lsl sl │ │ │ │ + strheq sp, [pc], #-252 @ │ │ │ │ @ instruction: 0x00913ff8 │ │ │ │ - rsbeq r4, r6, ip, lsr ip │ │ │ │ - rsbeq r4, r6, r0, lsr #24 │ │ │ │ + rsbeq r4, r6, ip, asr ip │ │ │ │ + rsbeq r4, r6, r0, asr #24 │ │ │ │ umullseq r3, r1, r4, pc @ │ │ │ │ - rsbeq r4, r6, ip, lsl ip │ │ │ │ - ldrsbeq r7, [r9], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r4, r6, r0, lsr #23 │ │ │ │ + rsbeq r4, r6, ip, lsr ip │ │ │ │ + ldrsheq r7, [r9], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r4, r6, r0, asr #23 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - rsbseq r7, r9, r4, lsr #25 │ │ │ │ - strheq r4, [r6], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r4, r6, r0, lsl #23 │ │ │ │ - rsbseq r7, r9, r0, ror ip │ │ │ │ - strheq r4, [r6], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r4, r6, ip, asr #22 │ │ │ │ + rsbseq r7, r9, r4, asr #25 │ │ │ │ + ldrdeq r4, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r4, r6, r0, lsr #23 │ │ │ │ + @ instruction: 0x00797c90 │ │ │ │ + ldrdeq r4, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r4, r6, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 39703c │ │ │ │ ldr r2, [pc, #100] @ 397040 │ │ │ │ ldr r1, [pc, #100] @ 397044 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #96 @ 0x60 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #68] @ 397048 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #52] @ 39704c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r7, [r9], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r3, r4, r8, asr #9 │ │ │ │ - rsbeq fp, r8, ip, lsl #14 │ │ │ │ + ldrsheq r7, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r3, r4, r8, ror #9 │ │ │ │ + rsbeq fp, r8, ip, lsr #14 │ │ │ │ ldrdeq r5, [pc], r4 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ ldr r0, [pc, #4] @ 39705c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq fp, r3, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #140] @ 397104 │ │ │ │ ldr r4, [pc, #140] @ 397108 │ │ │ │ @@ -332082,46 +332082,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #104] @ 397110 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #16 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r2, [pc, #56] @ 397114 │ │ │ │ ldr r1, [pc, #56] @ 397118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33feb0 │ │ │ │ - rsbeq r4, r6, ip, lsr #21 │ │ │ │ - ldrsheq r7, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r4, r6, r4, ror sl │ │ │ │ + rsbeq r4, r6, ip, asr #21 │ │ │ │ + rsbseq r7, r9, r8, lsl ip │ │ │ │ + @ instruction: 0x00664a94 │ │ │ │ addeq fp, r3, r4, lsr #10 │ │ │ │ - strheq r6, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r6, r5, ip, asr #11 │ │ │ │ + ldrdeq r6, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r6, r5, ip, ror #11 │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #368] @ 39729c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [sp, #4] │ │ │ │ bcc 397174 │ │ │ │ @@ -332135,15 +332135,15 @@ │ │ │ │ ldr r1, [pc, #328] @ 3972a4 │ │ │ │ ldr r0, [pc, #328] @ 3972a8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, r1, #32 │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr lr, [pc, #304] @ 3972ac │ │ │ │ add lr, pc, lr │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ bhi 397138 │ │ │ │ ldrsb lr, [lr, r2] │ │ │ │ add pc, pc, lr, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -332212,17 +332212,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @ instruction: 0x00913cf8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r7, r9, r0, lsr #22 │ │ │ │ - rsbeq r4, r6, r0, lsr #17 │ │ │ │ - rsbseq r7, r9, r8, lsr #21 │ │ │ │ + rsbseq r7, r9, r0, asr #22 │ │ │ │ + rsbeq r4, r6, r0, asr #17 │ │ │ │ + rsbseq r7, r9, r8, asr #21 │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #360] @ 397428 │ │ │ │ add r1, pc, r1 │ │ │ │ bcc 3972f0 │ │ │ │ ldr r0, [pc, #352] @ 39742c │ │ │ │ ldr r1, [r1, r0] │ │ │ │ @@ -332301,53 +332301,53 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #56] @ 397434 │ │ │ │ ldr r0, [pc, #56] @ 397438 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r3, r1, r8, ror #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r7, r9, r9, asr r9 │ │ │ │ - rsbseq r7, r9, r0, lsl #17 │ │ │ │ - rsbeq r4, r6, r0, asr #12 │ │ │ │ + rsbseq r7, r9, r9, ror r9 │ │ │ │ + rsbseq r7, r9, r0, lsr #17 │ │ │ │ + rsbeq r4, r6, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 397498 │ │ │ │ ldr r2, [pc, #68] @ 39749c │ │ │ │ ldr r1, [pc, #68] @ 3974a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #36] @ 3974a4 │ │ │ │ ldr r1, [pc, #36] @ 3974a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7514cc │ │ │ │ - rsbseq r7, r9, r4, lsr #16 │ │ │ │ - rsbeq r3, r4, r4, asr r0 │ │ │ │ - @ instruction: 0x0068b298 │ │ │ │ + b 7514ec │ │ │ │ + rsbseq r7, r9, r4, asr #16 │ │ │ │ + rsbeq r3, r4, r4, ror r0 │ │ │ │ + strheq fp, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 397530 │ │ │ │ @@ -332355,15 +332355,15 @@ │ │ │ │ ldr r1, [pc, #108] @ 397538 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r5, pc, #60 @ 0x3c │ │ │ │ ldrd r4, [r5] │ │ │ │ ldr r3, [pc, #72] @ 39753c │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ strd r4, [r2, #-8] │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ @@ -332375,17 +332375,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ andgt r0, r0, r0 │ │ │ │ andhi r8, r1, #50593792 @ 0x3040000 │ │ │ │ - ldrheq r7, [r9], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r4, r6, r8, lsr r6 │ │ │ │ + ldrsbeq r7, [r9], #-112 @ 0xffffff90 @ │ │ │ │ rsbeq r4, r6, r8, asr r6 │ │ │ │ + rsbeq r4, r6, r8, ror r6 │ │ │ │ andhi r8, r1, #50593792 @ 0x3040000 │ │ │ │ sub r1, r2, #4 │ │ │ │ orrs r1, r1, r3 │ │ │ │ mov r1, r0 │ │ │ │ beq 39758c │ │ │ │ sub r0, r2, #8 │ │ │ │ orrs r0, r0, r3 │ │ │ │ @@ -332412,49 +332412,49 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3975dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq fp, r3, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 397644 │ │ │ │ ldr r2, [pc, #76] @ 397648 │ │ │ │ ldr r1, [pc, #76] @ 39764c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r7, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r4, r6, ip, lsr r5 │ │ │ │ - rsbeq r4, r6, r0, asr r5 │ │ │ │ + ldrsheq r7, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, r6, ip, asr r5 │ │ │ │ + rsbeq r4, r6, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ subs r8, r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ blt 397798 │ │ │ │ @@ -332475,15 +332475,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 3976b0 │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 98f998 │ │ │ │ + bl 98f9b8 │ │ │ │ cmp r6, r4 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ bne 3976ac │ │ │ │ add r2, r3, r7 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ bl 253648 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -332493,15 +332493,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7065b0 │ │ │ │ + bl 7065d0 │ │ │ │ cmp r6, #0 │ │ │ │ ble 397788 │ │ │ │ add r4, r5, #1792 @ 0x700 │ │ │ │ lsl fp, r8, #16 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #1 │ │ │ │ @@ -332518,37 +332518,37 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r9, r9, #1 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d4c0 │ │ │ │ + bl 70d4e0 │ │ │ │ cmp r6, r9 │ │ │ │ bne 397728 │ │ │ │ - bl 70a950 │ │ │ │ + bl 70a970 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ add r3, r3, r7 │ │ │ │ b 3976a4 │ │ │ │ - bl 70a950 │ │ │ │ + bl 70a970 │ │ │ │ ldr r2, [r5, #2144] @ 0x860 │ │ │ │ add r2, r2, r7 │ │ │ │ b 3976d4 │ │ │ │ ldr r3, [pc, #28] @ 3977bc │ │ │ │ ldr r1, [pc, #28] @ 3977c0 │ │ │ │ ldr r0, [pc, #28] @ 3977c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3977c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r9, r0, lsr r5 │ │ │ │ - @ instruction: 0x00664394 │ │ │ │ - strheq r4, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r7, r9, r0, asr r5 │ │ │ │ + strheq r4, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq r4, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ and r2, r2, #252 @ 0xfc │ │ │ │ cmp r2, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ beq 397860 │ │ │ │ cmp r2, #12 │ │ │ │ beq 397814 │ │ │ │ @@ -332578,15 +332578,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ ldr r0, [r2, #4] │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ - b 98fa1c │ │ │ │ + b 98fa3c │ │ │ │ str r3, [r0, #1788] @ 0x6fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -332628,17 +332628,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 39792c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 397930 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r9, r8, asr #7 │ │ │ │ - rsbeq r4, r6, ip, lsr #4 │ │ │ │ - rsbeq r4, r6, r4, ror r2 │ │ │ │ + rsbseq r7, r9, r8, ror #7 │ │ │ │ + rsbeq r4, r6, ip, asr #4 │ │ │ │ + @ instruction: 0x00664294 │ │ │ │ muleq r0, fp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #256] @ 397a50 │ │ │ │ @@ -332657,15 +332657,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8af5a4 │ │ │ │ + bl 8af5c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3979b8 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3979fc │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 39798c │ │ │ │ @@ -332678,20 +332678,20 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 397a60 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #120] @ 397a64 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ b 397a10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8af970 │ │ │ │ + bl 8af990 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r3, [r9] │ │ │ │ ldr r2, [pc, #80] @ 397a68 │ │ │ │ ldr r3, [pc, #56] @ 397a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -332705,17 +332705,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009134d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r4, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrsheq r7, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r4, r6, r0, ror #2 │ │ │ │ + strdeq r4, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r7, r9, ip, lsl r3 │ │ │ │ + rsbeq r4, r6, r0, lsl #3 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ addseq r3, r1, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 397b58 │ │ │ │ @@ -332725,25 +332725,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 397b5c │ │ │ │ ldr r1, [pc, #196] @ 397b60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #176] @ 397b64 │ │ │ │ ldr r1, [pc, #176] @ 397b68 │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #144] @ 397b6c │ │ │ │ ldr r2, [pc, #144] @ 397b70 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #140] @ 397b74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -332754,40 +332754,40 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ 397b80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r9, r0, asr r2 │ │ │ │ - rsbeq r2, r4, r0, lsr #20 │ │ │ │ - rsbeq sl, r8, r0, ror #24 │ │ │ │ - rsbeq r2, r5, ip, ror #25 │ │ │ │ - rsbeq fp, r4, r4, asr #29 │ │ │ │ + rsbseq r7, r9, r0, ror r2 │ │ │ │ + rsbeq r2, r4, r0, asr #20 │ │ │ │ + rsbeq sl, r8, r0, lsl #25 │ │ │ │ + rsbeq r2, r5, ip, lsl #26 │ │ │ │ + rsbeq fp, r4, r4, ror #29 │ │ │ │ andeq r1, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ andeq r1, r0, ip, asr #27 │ │ │ │ @ instruction: 0x11101af4 │ │ │ │ muleq r0, r8, ip │ │ │ │ - @ instruction: 0x00664090 │ │ │ │ + strheq r4, [r6], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #2172] @ 0x87c │ │ │ │ cmp r3, #0 │ │ │ │ beq 397bd8 │ │ │ │ @@ -332795,22 +332795,22 @@ │ │ │ │ bne 397bb8 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ 397bdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 256214 │ │ │ │ - rsbeq r4, r6, r8, lsr r0 │ │ │ │ + rsbeq r4, r6, r8, asr r0 │ │ │ │ ldr r0, [r0, #2168] @ 0x878 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 397c04 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -332825,17 +332825,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 397c40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #580 @ 0x244 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrheq r7, [r9], #-4 @ │ │ │ │ - rsbeq r3, r6, ip, lsl pc │ │ │ │ - strdeq r3, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r7, [r9], #-4 @ │ │ │ │ + rsbeq r3, r6, ip, lsr pc │ │ │ │ + rsbeq r4, r6, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 397cfc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -332843,50 +332843,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 397d00 │ │ │ │ ldr r1, [pc, #144] @ 397d04 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #124] @ 397d08 │ │ │ │ ldr r1, [pc, #124] @ 397d0c │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #92] @ 397d10 │ │ │ │ ldr r1, [pc, #92] @ 397d14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #68] @ 397d18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r9, r8, ror r0 │ │ │ │ - rsbeq r2, r4, r8, asr #16 │ │ │ │ - rsbeq sl, r8, r8, lsl #21 │ │ │ │ - rsbeq r2, r5, r4, lsl fp │ │ │ │ - rsbeq fp, r4, ip, ror #25 │ │ │ │ + @ instruction: 0x00797098 │ │ │ │ + rsbeq r2, r4, r8, ror #16 │ │ │ │ + rsbeq sl, r8, r8, lsr #21 │ │ │ │ + rsbeq r2, r5, r4, lsr fp │ │ │ │ + rsbeq fp, r4, ip, lsl #26 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ addeq r4, pc, r0, lsl #21 │ │ │ │ addeq sl, r3, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332897,51 +332897,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 397ddc │ │ │ │ ldr r1, [pc, #148] @ 397de0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #128] @ 397de4 │ │ │ │ ldr r1, [pc, #128] @ 397de8 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #96] @ 397dec │ │ │ │ ldr r3, [pc, #96] @ 397df0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #68] @ 397df4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r9, r0, lsr #31 │ │ │ │ - rsbeq r2, r4, r0, ror r7 │ │ │ │ - strheq sl, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r2, r5, ip, lsr sl │ │ │ │ - rsbeq fp, r4, r4, lsl ip │ │ │ │ + rsbseq r6, r9, r0, asr #31 │ │ │ │ + @ instruction: 0x00642790 │ │ │ │ + ldrdeq sl, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r2, r5, ip, asr sl │ │ │ │ + rsbeq fp, r4, r4, lsr ip │ │ │ │ addeq r4, pc, ip, lsr #19 │ │ │ │ andeq r1, r0, ip, lsr r8 │ │ │ │ addeq sl, r3, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -332961,15 +332961,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r9, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r5, r4, r4, lsl #1 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ lsl r5, r5, #2 │ │ │ │ ldr r3, [r3, r5] │ │ │ │ @@ -332982,15 +332982,15 @@ │ │ │ │ ldr r2, [sl, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r3, [r2] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7489c4 │ │ │ │ + bl 7489e4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 397f28 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 397f1c │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ add r3, r3, r5 │ │ │ │ @@ -333011,46 +333011,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7489f8 │ │ │ │ + bl 748a18 │ │ │ │ b 397ec4 │ │ │ │ ldr ip, [pc, #96] @ 397f90 │ │ │ │ ldr r1, [pc, #96] @ 397f94 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #192 @ 0xc0 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 397ed8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #60] @ 397f98 │ │ │ │ ldr r0, [pc, #60] @ 397f9c │ │ │ │ ldr r2, [pc, #60] @ 397fa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #164 @ 0xa4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r3, r1, r0, lsl r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r6, r9, ip, lsr #29 │ │ │ │ - rsbeq fp, r4, r0, lsr fp │ │ │ │ - rsbeq r2, r5, ip, asr r9 │ │ │ │ + rsbseq r6, r9, ip, asr #29 │ │ │ │ + rsbeq fp, r4, r0, asr fp │ │ │ │ + rsbeq r2, r5, ip, ror r9 │ │ │ │ addseq r2, r1, r4, lsr #31 │ │ │ │ muleq r0, r4, ip │ │ │ │ addseq r2, r1, r4, asr #30 │ │ │ │ - rsbeq r3, r6, r4, lsr sp │ │ │ │ - rsbeq r3, r6, ip, lsl #24 │ │ │ │ - rsbeq r3, r6, r0, ror #23 │ │ │ │ - rsbeq r3, r6, r0, ror #25 │ │ │ │ + rsbeq r3, r6, r4, asr sp │ │ │ │ + rsbeq r3, r6, ip, lsr #24 │ │ │ │ + rsbeq r3, r6, r0, lsl #24 │ │ │ │ + rsbeq r3, r6, r0, lsl #26 │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #200] @ 398084 │ │ │ │ mov r6, r2 │ │ │ │ @@ -333061,15 +333061,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #2152] @ 0x868 │ │ │ │ cmp r6, r3 │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls 398064 │ │ │ │ mov r5, r0 │ │ │ │ b 398014 │ │ │ │ @@ -333083,15 +333083,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ bl 4171f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 398008 │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r8, r0, lsl #2 │ │ │ │ - bl 98fc38 │ │ │ │ + bl 98fc58 │ │ │ │ cmp r0, #0 │ │ │ │ beq 398008 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 417178 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -333100,17 +333100,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r6, r9, ip, lsl #26 │ │ │ │ - rsbeq r3, r6, r8, ror #22 │ │ │ │ - rsbeq r3, r6, r8, lsr #25 │ │ │ │ + rsbseq r6, r9, ip, lsr #26 │ │ │ │ + rsbeq r3, r6, r8, lsl #23 │ │ │ │ + rsbeq r3, r6, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #204] @ 398174 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r2, [pc, #200] @ 398178 │ │ │ │ @@ -333120,24 +333120,24 @@ │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r1, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ sub r5, r5, r2 │ │ │ │ add r0, r0, r5 │ │ │ │ - bl 98fc38 │ │ │ │ + bl 98fc58 │ │ │ │ cmp r0, #0 │ │ │ │ beq 398118 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r4, #1788] @ 0x6fc │ │ │ │ bne 398138 │ │ │ │ @@ -333160,17 +333160,17 @@ │ │ │ │ add r1, r1, r1, lsl #16 │ │ │ │ lsl r1, r1, #1 │ │ │ │ add r1, r1, r5, asr #2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4174ac │ │ │ │ - rsbseq r6, r9, r4, lsr #24 │ │ │ │ - rsbeq r3, r6, r0, lsl #21 │ │ │ │ - rsbeq r3, r6, r4, asr #23 │ │ │ │ + rsbseq r6, r9, r4, asr #24 │ │ │ │ + rsbeq r3, r6, r0, lsr #21 │ │ │ │ + rsbeq r3, r6, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #244] @ 39828c │ │ │ │ ldr r7, [pc, #244] @ 398290 │ │ │ │ mov r5, r1 │ │ │ │ @@ -333179,15 +333179,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #204] @ 398298 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r4, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -333200,15 +333200,15 @@ │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 398274 │ │ │ │ ldr r3, [pc, #144] @ 39829c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 748a10 │ │ │ │ + bl 748a30 │ │ │ │ cmp r0, #0 │ │ │ │ blt 398248 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -333217,35 +333217,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #80] @ 3982a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99b7a0 │ │ │ │ + b 99b7c0 │ │ │ │ ldr r0, [pc, #64] @ 3982a4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99b7a0 │ │ │ │ + b 99b7c0 │ │ │ │ ldr r0, [pc, #44] @ 3982a8 │ │ │ │ ldr r2, [pc, #44] @ 3982ac │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #236 @ 0xec │ │ │ │ mov r1, r7 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r9, r8, lsr fp │ │ │ │ - @ instruction: 0x00663994 │ │ │ │ - ldrdeq r3, [r6], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r6, r9, r8, asr fp │ │ │ │ + strheq r3, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq r3, [r6], #-168 @ 0xffffff58 @ │ │ │ │ addseq r2, r1, ip, asr ip │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbeq r3, r6, r0, lsl #21 │ │ │ │ - rsbeq r3, r6, r4, lsr sl │ │ │ │ - rsbeq r3, r6, r4, asr #20 │ │ │ │ + rsbeq r3, r6, r0, lsr #21 │ │ │ │ + rsbeq r3, r6, r4, asr sl │ │ │ │ + rsbeq r3, r6, r4, ror #20 │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #248] @ 3983c0 │ │ │ │ ldr r2, [pc, #248] @ 3983c4 │ │ │ │ @@ -333254,15 +333254,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #212] @ 3983cc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #1664] @ 0x680 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3983a0 │ │ │ │ mov r7, r0 │ │ │ │ bl 4187e8 │ │ │ │ @@ -333278,15 +333278,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #148] @ 3983d0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 398358 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2] │ │ │ │ - bl 7489d0 │ │ │ │ + bl 7489f0 │ │ │ │ ldr r3, [r4, #2156] @ 0x86c │ │ │ │ str r8, [r3, r5] │ │ │ │ ldr r2, [r4, #1792] @ 0x700 │ │ │ │ ldr r3, [r4, #2144] @ 0x860 │ │ │ │ add r9, r9, #1 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -333307,17 +333307,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r6, r9, r8, lsl #20 │ │ │ │ - rsbeq r2, r5, r8, asr #9 │ │ │ │ - rsbeq fp, r4, r0, lsr #13 │ │ │ │ + rsbseq r6, r9, r8, lsr #20 │ │ │ │ + rsbeq r2, r5, r8, ror #9 │ │ │ │ + rsbeq fp, r4, r0, asr #13 │ │ │ │ addseq r2, r1, r0, lsr fp │ │ │ │ muleq r0, r4, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -333332,15 +333332,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r5, r5, lsl #1 │ │ │ │ lsl r9, r4, #2 │ │ │ │ ldr r8, [pc, #244] @ 39852c │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ @@ -333360,25 +333360,25 @@ │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r8] │ │ │ │ ldm r6, {r2, r3} │ │ │ │ - bl 7489d4 │ │ │ │ + bl 7489f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3984d0 │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 7489f8 │ │ │ │ + bl 748a18 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r8] │ │ │ │ add r1, r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - bl 748a08 │ │ │ │ + bl 748a28 │ │ │ │ cmp r0, #0 │ │ │ │ movge r3, #1 │ │ │ │ movge r0, r5 │ │ │ │ strbge r3, [r4, #8] │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -333386,30 +333386,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 398534 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ mvn r0, #21 │ │ │ │ b 3984d0 │ │ │ │ ldr r0, [pc, #40] @ 398538 │ │ │ │ add r3, fp, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, sl │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrsbeq r6, [r9], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r3, r6, r8, lsr r7 │ │ │ │ - rsbeq r3, r6, r8, ror r8 │ │ │ │ + ldrsheq r6, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r3, r6, r8, asr r7 │ │ │ │ + @ instruction: 0x00663898 │ │ │ │ @ instruction: 0x009129f0 │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbeq r3, r6, r0, lsr #15 │ │ │ │ - rsbeq r3, r6, r0, ror #15 │ │ │ │ + rsbeq r3, r6, r0, asr #15 │ │ │ │ + rsbeq r3, r6, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #376] @ 3986cc │ │ │ │ ldr r2, [pc, #376] @ 3986d0 │ │ │ │ ldr r1, [pc, #376] @ 3986d4 │ │ │ │ @@ -333417,20 +333417,20 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #2176 @ 0x880 │ │ │ │ bl 55421c │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70dc5c │ │ │ │ + bl 70dc7c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3985e0 │ │ │ │ ldr r3, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 398668 │ │ │ │ ldr r1, [pc, #300] @ 3986d8 │ │ │ │ ldr r4, [r5, #1968] @ 0x7b0 │ │ │ │ @@ -333439,15 +333439,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #284] @ 3986dc │ │ │ │ ldr r1, [pc, #284] @ 3986e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 56f2cc │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3985f4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -333478,45 +333478,45 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 4173f0 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 253648 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70720c │ │ │ │ + bl 70722c │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 254e30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3986ac │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70ca2c │ │ │ │ + bl 70ca4c │ │ │ │ bl 254080 │ │ │ │ b 3985a4 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 2539e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3986e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 39869c │ │ │ │ - rsbseq r6, r9, ip, ror r7 │ │ │ │ - ldrdeq r3, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r3, r6, r0, lsr #14 │ │ │ │ - rsbseq r6, r9, r8, lsr #14 │ │ │ │ - strdeq r1, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq sl, r8, ip, lsr r1 │ │ │ │ - rsbeq r3, r6, r0, asr #12 │ │ │ │ + @ instruction: 0x0079679c │ │ │ │ + strdeq r3, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r3, r6, r0, asr #14 │ │ │ │ + rsbseq r6, r9, r8, asr #14 │ │ │ │ + rsbeq r1, r4, r8, lsl pc │ │ │ │ + rsbeq sl, r8, ip, asr r1 │ │ │ │ + rsbeq r3, r6, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #1392] @ 398c70 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r3 │ │ │ │ @@ -333556,15 +333556,15 @@ │ │ │ │ bcs 398988 │ │ │ │ add r2, r7, #1 │ │ │ │ str r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ add r9, r7, r7, lsl #1 │ │ │ │ add r0, r0, r9, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ - bl 98f978 │ │ │ │ + bl 98f998 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 253744 │ │ │ │ ldr r3, [r5, #1792] @ 0x700 │ │ │ │ lsl r9, r9, #2 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -333621,15 +333621,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #1004] @ 398c90 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #992] @ 398c94 │ │ │ │ ldr r3, [pc, #956] @ 398c74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -333652,15 +333652,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d294 │ │ │ │ + bl 70d2b4 │ │ │ │ b 3987d4 │ │ │ │ ldr r2, [pc, #868] @ 398c98 │ │ │ │ ldr r3, [pc, #828] @ 398c74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -333676,26 +333676,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #196] @ 0xc4 │ │ │ │ str ip, [sp, #192] @ 0xc0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99ab38 │ │ │ │ + b 99ab58 │ │ │ │ ldr r1, [pc, #792] @ 398ca8 │ │ │ │ ldr r3, [pc, #792] @ 398cac │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #784] @ 398cb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #780] @ 398cb4 │ │ │ │ add r3, r3, #320 @ 0x140 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #764] @ 398cb8 │ │ │ │ ldr r3, [pc, #692] @ 398c74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -333716,15 +333716,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #688] @ 398cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #680] @ 398cc8 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, fp │ │ │ │ bl 254080 │ │ │ │ b 3987d4 │ │ │ │ ldr r3, [pc, #656] @ 398ccc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb fp, [r3] │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -333742,15 +333742,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 398cd8 │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ and fp, r3, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ cmp fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 398b08 │ │ │ │ bl 417480 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -333759,30 +333759,30 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 397df8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 398c14 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 3987c8 │ │ │ │ ldr r3, [pc, #508] @ 398cdc │ │ │ │ ldr r2, [pc, #508] @ 398ce0 │ │ │ │ ldr r1, [pc, #508] @ 398ce4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 98fa0c │ │ │ │ + bl 98fa2c │ │ │ │ ldr fp, [r5, #2156] @ 0x86c │ │ │ │ ldr r8, [fp, r9] │ │ │ │ cmp r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 398c4c │ │ │ │ ldr r3, [pc, #444] @ 398ce8 │ │ │ │ ldr r2, [pc, #444] @ 398cec │ │ │ │ @@ -333790,23 +333790,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #412] @ 398cf4 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [fp, r9] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, r9 │ │ │ │ - bl 9b0520 │ │ │ │ + bl 9b0540 │ │ │ │ b 3987c8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 255298 <__fstat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt 398bd0 │ │ │ │ mov r2, #2 │ │ │ │ @@ -333819,15 +333819,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 706b10 │ │ │ │ + bl 706b30 │ │ │ │ cmp r0, #0 │ │ │ │ strne r6, [r5, #1968] @ 0x7b0 │ │ │ │ b 3987d4 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #288] @ 398cfc │ │ │ │ ldr r3, [pc, #288] @ 398d00 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333836,15 +333836,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #276] @ 398d08 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ mov r0, fp │ │ │ │ bl 254080 │ │ │ │ b 3987d4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ bl 4171f0 │ │ │ │ subs r2, r0, #0 │ │ │ │ @@ -333852,15 +333852,15 @@ │ │ │ │ ldr r3, [pc, #220] @ 398d0c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r3, r3, r9 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 748a08 │ │ │ │ + bl 748a28 │ │ │ │ b 3987c8 │ │ │ │ ldr r3, [pc, #188] @ 398d10 │ │ │ │ ldr r1, [pc, #188] @ 398d14 │ │ │ │ ldr r0, [pc, #188] @ 398d18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -333868,52 +333868,52 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r2, r1, ip, lsl r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009126f0 │ │ │ │ addseq r2, r1, r8, asr #12 │ │ │ │ addseq r2, r1, ip, ror #11 │ │ │ │ - rsbeq r3, r6, r4, lsr #9 │ │ │ │ - rsbseq r6, r9, r8, asr #8 │ │ │ │ - rsbeq r3, r6, r0, lsr #5 │ │ │ │ + rsbeq r3, r6, r4, asr #9 │ │ │ │ + rsbseq r6, r9, r8, ror #8 │ │ │ │ + rsbeq r3, r6, r0, asr #5 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ addseq r2, r1, r0, ror r5 │ │ │ │ @ instruction: 0x009124f0 │ │ │ │ - rsbseq r6, r9, r8, ror r3 │ │ │ │ - @ instruction: 0x00663494 │ │ │ │ - ldrdeq r3, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r3, r6, r0, lsr r4 │ │ │ │ - rsbseq r6, r9, r8, lsr r3 │ │ │ │ - @ instruction: 0x00663194 │ │ │ │ + @ instruction: 0x00796398 │ │ │ │ + strheq r3, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + strdeq r3, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r3, r6, r0, asr r4 │ │ │ │ + rsbseq r6, r9, r8, asr r3 │ │ │ │ + strheq r3, [r6], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r1, lsl r2 │ │ │ │ addseq r2, r1, r8, ror #8 │ │ │ │ - rsbeq r3, r6, r4, asr #6 │ │ │ │ - rsbseq r6, r9, r4, asr #5 │ │ │ │ - rsbeq r3, r6, r0, lsr #2 │ │ │ │ + rsbeq r3, r6, r4, ror #6 │ │ │ │ + rsbseq r6, r9, r4, ror #5 │ │ │ │ + rsbeq r3, r6, r0, asr #2 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ andeq r3, r0, r4, asr #10 │ │ │ │ - rsbseq r6, r9, r0, ror r2 │ │ │ │ - rsbeq r1, r5, ip, lsr #26 │ │ │ │ - rsbeq sl, r4, r0, lsl #30 │ │ │ │ - ldrsheq r6, [r9], #-16 @ │ │ │ │ - strheq r1, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sl, r4, ip, lsl #29 │ │ │ │ - rsbseq r6, r9, r4, lsr #3 │ │ │ │ - rsbeq r1, r5, r8, ror #24 │ │ │ │ - rsbeq sl, r4, r0, asr #28 │ │ │ │ + @ instruction: 0x00796290 │ │ │ │ + rsbeq r1, r5, ip, asr #26 │ │ │ │ + rsbeq sl, r4, r0, lsr #30 │ │ │ │ + rsbseq r6, r9, r0, lsl r2 │ │ │ │ + ldrdeq r1, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, r4, ip, lsr #29 │ │ │ │ + rsbseq r6, r9, r4, asr #3 │ │ │ │ + rsbeq r1, r5, r8, lsl #25 │ │ │ │ + rsbeq sl, r4, r0, ror #28 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ - rsbeq r3, r6, r0, lsl r2 │ │ │ │ - @ instruction: 0x0066319c │ │ │ │ - rsbseq r6, r9, ip, ror #1 │ │ │ │ - rsbeq r2, r6, ip, asr #30 │ │ │ │ + rsbeq r3, r6, r0, lsr r2 │ │ │ │ + strheq r3, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r6, r9, ip, lsl #2 │ │ │ │ + rsbeq r2, r6, ip, ror #30 │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbseq r6, r9, ip, ror r0 │ │ │ │ - rsbeq r2, r6, r4, ror #29 │ │ │ │ - rsbeq r2, r6, r4, ror #31 │ │ │ │ + @ instruction: 0x0079609c │ │ │ │ + rsbeq r2, r6, r4, lsl #30 │ │ │ │ + rsbeq r3, r6, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ 398e44 │ │ │ │ ldr r3, [pc, #268] @ 398e48 │ │ │ │ @@ -333956,44 +333956,44 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ ldrd r8, [r7] │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #2168] @ 0x878 │ │ │ │ - bl 8af970 │ │ │ │ + bl 8af990 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 3986e8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 398d90 │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ b 398d90 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 398e50 │ │ │ │ ldr r1, [pc, #40] @ 398e54 │ │ │ │ ldr r0, [pc, #40] @ 398e58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 398e5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r2, r1, ip, ror #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r1, ip, lsl #1 │ │ │ │ - rsbseq r5, r9, r8, lsr #29 │ │ │ │ - rsbeq r2, r6, ip, lsl #26 │ │ │ │ - rsbeq r2, r6, ip, asr #31 │ │ │ │ + rsbseq r5, r9, r8, asr #29 │ │ │ │ + rsbeq r2, r6, ip, lsr #26 │ │ │ │ + rsbeq r2, r6, ip, ror #31 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ bne 398e84 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -334011,15 +334011,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 398ef4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -334032,17 +334032,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r9, r4, lsr lr │ │ │ │ - strdeq r1, [r5], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq sl, r4, ip, asr #21 │ │ │ │ + rsbseq r5, r9, r4, asr lr │ │ │ │ + rsbeq r1, r5, r4, lsl r9 │ │ │ │ + rsbeq sl, r4, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #1500] @ 399514 │ │ │ │ ldr ip, [pc, #1500] @ 399518 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -334069,15 +334069,15 @@ │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ beq 398fcc │ │ │ │ tst r3, #2 │ │ │ │ @@ -334095,15 +334095,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r2 │ │ │ │ bl 41d2c4 │ │ │ │ ldr r6, [r4, #1748] @ 0x6d4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -334127,15 +334127,15 @@ │ │ │ │ add r6, r4, #2176 @ 0x880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1200] @ 399544 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 554194 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3991a8 │ │ │ │ ldr r5, [pc, #1176] @ 399548 │ │ │ │ ldr r6, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -334144,34 +334144,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1160] @ 39954c │ │ │ │ ldr r1, [pc, #1160] @ 399550 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r5, r5, #152 @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 56f260 │ │ │ │ ldr r2, [pc, #1124] @ 399554 │ │ │ │ ldr r1, [pc, #1124] @ 399558 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ mov r2, #12 │ │ │ │ bl 41d2c4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #1072] @ 39955c │ │ │ │ ldr r3, [pc, #1000] @ 399518 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -334196,23 +334196,23 @@ │ │ │ │ ldr ip, [pc, #976] @ 399560 │ │ │ │ ldr r2, [pc, #976] @ 399564 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #404 @ 0x194 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 399124 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8afce8 │ │ │ │ + bl 8afd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3994f0 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 39787c │ │ │ │ add r8, sp, #28 │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -334236,15 +334236,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #648 @ 0x288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 39937c │ │ │ │ ldr r3, [r4, #2172] @ 0x87c │ │ │ │ cmp r3, #1 │ │ │ │ bne 39926c │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ @@ -334256,15 +334256,15 @@ │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r4} │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, #12 │ │ │ │ bl 2534ec │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ str r0, [r4, #2156] @ 0x86c │ │ │ │ beq 399050 │ │ │ │ @@ -334276,29 +334276,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r4, #2152] @ 0x868 │ │ │ │ mov r2, r6 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r3, r5 │ │ │ │ bl 4180e8 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3994a8 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r4, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ beq 399050 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 418434 │ │ │ │ @@ -334312,18 +334312,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 397934 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 399388 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 399248 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 3991a8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 399448 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ strcc r0, [r4, #1792] @ 0x700 │ │ │ │ @@ -334348,59 +334348,59 @@ │ │ │ │ bl 397934 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3993a8 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 399248 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #368] @ 399588 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #356] @ 39958c │ │ │ │ ldr r1, [pc, #356] @ 399590 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r2, [pc, #348] @ 399594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 399248 │ │ │ │ ldr r3, [pc, #328] @ 399598 │ │ │ │ ldr r2, [pc, #328] @ 39959c │ │ │ │ ldr r1, [pc, #328] @ 3995a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ ldr r2, [pc, #312] @ 3995a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 399248 │ │ │ │ ldr r3, [pc, #296] @ 3995a8 │ │ │ │ ldr ip, [pc, #296] @ 3995ac │ │ │ │ ldr r1, [pc, #296] @ 3995b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ mov r2, #884 @ 0x374 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3991a8 │ │ │ │ ldr r1, [pc, #260] @ 3995b4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a4f8 │ │ │ │ + bl 99a518 │ │ │ │ b 3991a8 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 399248 │ │ │ │ ldr r3, [pc, #232] @ 3995b8 │ │ │ │ ldr r1, [pc, #232] @ 3995bc │ │ │ │ ldr r0, [pc, #232] @ 3995c0 │ │ │ │ @@ -334420,58 +334420,58 @@ │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r1, r1, ip, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r1, r8, asr #29 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq r5, r9, r4, asr sp │ │ │ │ - strheq r2, [r6], #-184 @ 0xffffff48 @ │ │ │ │ - strdeq r2, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r5, r9, r4, ror sp │ │ │ │ + ldrdeq r2, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r2, r6, r0, lsl sp │ │ │ │ addeq r9, r3, r8, asr #12 │ │ │ │ - rsbeq r2, r6, ip, ror lr │ │ │ │ - rsbseq r5, r9, ip, asr ip │ │ │ │ - ldrdeq r2, [r6], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r2, r6, r0, asr #21 │ │ │ │ + @ instruction: 0x00662e9c │ │ │ │ + rsbseq r5, r9, ip, ror ip │ │ │ │ + strdeq r2, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r2, r6, r0, ror #21 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ - rsbseq r5, r9, r4, lsr #24 │ │ │ │ - strdeq r1, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r9, r8, r4, lsr r6 │ │ │ │ - strheq r1, [r5], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sl, r4, ip, lsl #17 │ │ │ │ + rsbseq r5, r9, r4, asr #24 │ │ │ │ + rsbeq r1, r4, r4, lsl r4 │ │ │ │ + rsbeq r9, r8, r4, asr r6 │ │ │ │ + ldrdeq r1, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sl, r4, ip, lsr #17 │ │ │ │ @ instruction: 0x00911cf8 │ │ │ │ - strheq r2, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq r2, [r6], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ - rsbseq r5, r9, r8, lsr #21 │ │ │ │ - rsbeq r2, r6, r8, ror ip │ │ │ │ - rsbeq r2, r6, r4, lsl #18 │ │ │ │ + rsbseq r5, r9, r8, asr #21 │ │ │ │ + @ instruction: 0x00662c98 │ │ │ │ + rsbeq r2, r6, r4, lsr #18 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ - rsbseq r5, r9, r4, lsl sl │ │ │ │ - rsbeq r1, r5, r0, ror #9 │ │ │ │ - strheq sl, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r2, r6, r0, ror #20 │ │ │ │ - rsbseq r5, r9, ip, lsr #17 │ │ │ │ - rsbeq r2, r6, ip, lsl #14 │ │ │ │ + rsbseq r5, r9, r4, lsr sl │ │ │ │ + rsbeq r1, r5, r0, lsl #10 │ │ │ │ + ldrdeq sl, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r2, r6, r0, lsl #21 │ │ │ │ + rsbseq r5, r9, ip, asr #17 │ │ │ │ + rsbeq r2, r6, ip, lsr #14 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ - rsbseq r5, r9, ip, ror r8 │ │ │ │ - rsbeq r2, r6, r0, ror sl │ │ │ │ - ldrdeq r2, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x0079589c │ │ │ │ + @ instruction: 0x00662a90 │ │ │ │ + strdeq r2, [r6], #-104 @ 0xffffff98 @ │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ - rsbseq r5, r9, ip, asr #16 │ │ │ │ - rsbeq r2, r6, r0, ror sl │ │ │ │ - strheq r2, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r2, r6, r8, ror sl │ │ │ │ - rsbseq r5, r9, r0, lsl #16 │ │ │ │ - rsbeq r2, r6, r4, ror #12 │ │ │ │ - rsbeq r2, r6, r4, lsl #20 │ │ │ │ + rsbseq r5, r9, ip, ror #16 │ │ │ │ + @ instruction: 0x00662a90 │ │ │ │ + ldrdeq r2, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x00662a98 │ │ │ │ + rsbseq r5, r9, r0, lsr #16 │ │ │ │ + rsbeq r2, r6, r4, lsl #13 │ │ │ │ + rsbeq r2, r6, r4, lsr #20 │ │ │ │ @ instruction: 0x000002ba │ │ │ │ - ldrsbeq r5, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r2, r6, r0, asr #12 │ │ │ │ - rsbeq r2, r6, r0, ror r9 │ │ │ │ + ldrsheq r5, [r9], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r2, r6, r0, ror #12 │ │ │ │ + @ instruction: 0x00662990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 399684 │ │ │ │ ldr r6, [pc, #152] @ 399688 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -334481,45 +334481,45 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8afd4c │ │ │ │ + bl 8afd6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 399644 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 398f20 │ │ │ │ ldr ip, [pc, #68] @ 399690 │ │ │ │ ldr r2, [pc, #68] @ 399694 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #492 @ 0x1ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r5, r9, r8, ror #13 │ │ │ │ - rsbeq r2, r6, r0, asr #10 │ │ │ │ - rsbeq r2, r6, r4, lsl #13 │ │ │ │ - rsbeq r2, r6, ip, asr #18 │ │ │ │ + rsbseq r5, r9, r8, lsl #14 │ │ │ │ + rsbeq r2, r6, r0, ror #10 │ │ │ │ + rsbeq r2, r6, r4, lsr #13 │ │ │ │ + rsbeq r2, r6, ip, ror #18 │ │ │ │ andeq r0, r0, fp, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #232] @ 399798 │ │ │ │ ldr r6, [pc, #232] @ 39979c │ │ │ │ @@ -334530,67 +334530,67 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 399758 │ │ │ │ bl 534a00 │ │ │ │ cmp r0, #0 │ │ │ │ bne 399710 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 398f20 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 75b834 │ │ │ │ + bl 75b854 │ │ │ │ ldr ip, [pc, #132] @ 3997a4 │ │ │ │ ldr r2, [pc, #132] @ 3997a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr ip, [pc, #76] @ 3997ac │ │ │ │ ldr r2, [pc, #76] @ 3997b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r5, r9, r4, lsr #12 │ │ │ │ - rsbeq r2, r6, ip, ror r4 │ │ │ │ - strheq r2, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r0, r5, r0, lsr #30 │ │ │ │ + rsbseq r5, r9, r4, asr #12 │ │ │ │ + @ instruction: 0x0066249c │ │ │ │ + ldrdeq r2, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r0, r5, r0, asr #30 │ │ │ │ andeq r0, r0, pc, lsl #8 │ │ │ │ - rsbeq r2, r6, r8, asr r8 │ │ │ │ + rsbeq r2, r6, r8, ror r8 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 3998a8 │ │ │ │ ldr r2, [pc, #220] @ 3998ac │ │ │ │ @@ -334598,15 +334598,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, r0 │ │ │ │ bl 3982b0 │ │ │ │ add r3, r5, #1792 @ 0x700 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -334624,15 +334624,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3998b8 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 399814 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -334645,19 +334645,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r9, r4, lsl #10 │ │ │ │ - rsbeq r2, r6, ip, asr r3 │ │ │ │ - rsbeq r2, r6, ip, lsr #9 │ │ │ │ - rsbeq r0, r5, r0, ror #30 │ │ │ │ - rsbeq sl, r4, r8, lsr r1 │ │ │ │ + rsbseq r5, r9, r4, lsr #10 │ │ │ │ + rsbeq r2, r6, ip, ror r3 │ │ │ │ + rsbeq r2, r6, ip, asr #9 │ │ │ │ + rsbeq r0, r5, r0, lsl #31 │ │ │ │ + rsbeq sl, r4, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #588] @ 399b24 │ │ │ │ mov sl, r3 │ │ │ │ @@ -334675,15 +334675,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r9, [pc, #524] @ 399b38 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 417480 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ @@ -334731,15 +334731,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 399b48 │ │ │ │ add fp, fp, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r5, #1792] @ 0x700 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ ble 399ae8 │ │ │ │ @@ -334756,29 +334756,29 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ bl 397df8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 399a2c │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ subs r4, r4, #1 │ │ │ │ bmi 39999c │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r6, r4, r4, lsl #1 │ │ │ │ ldr r2, [r3, r6, lsl #2] │ │ │ │ add r3, r3, r6, lsl #2 │ │ │ │ cmp r2, #0 │ │ │ │ beq 399aa8 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [pc, #180] @ 399b4c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7489d0 │ │ │ │ + bl 7489f0 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ subs r4, r4, #1 │ │ │ │ bcs 399a74 │ │ │ │ b 39999c │ │ │ │ ldr r2, [pc, #148] @ 399b50 │ │ │ │ ldr r3, [pc, #104] @ 399b28 │ │ │ │ @@ -334801,37 +334801,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 418608 │ │ │ │ cmp r0, #0 │ │ │ │ beq 39999c │ │ │ │ ldr r0, [pc, #72] @ 399b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 399a68 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r1, r8, asr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r9, r4, ror #7 │ │ │ │ - rsbeq r2, r6, r8, ror r3 │ │ │ │ - rsbeq r2, r6, r4, lsr r2 │ │ │ │ + rsbseq r5, r9, r4, lsl #8 │ │ │ │ + @ instruction: 0x00662398 │ │ │ │ + rsbeq r2, r6, r4, asr r2 │ │ │ │ @ instruction: 0x009114fc │ │ │ │ andeq r3, r0, r4, asr #10 │ │ │ │ addseq r1, r1, r0, lsl #9 │ │ │ │ - strheq r0, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r9, r4, ip, lsl #31 │ │ │ │ + ldrdeq r0, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r9, r4, ip, lsr #31 │ │ │ │ muleq r0, r4, ip │ │ │ │ addseq r1, r1, r8, ror #6 │ │ │ │ @ instruction: 0xffffe4a8 │ │ │ │ @ instruction: 0xffffe67c │ │ │ │ @ instruction: 0xffffe8cc │ │ │ │ - rsbeq r2, r6, r0, asr #9 │ │ │ │ + rsbeq r2, r6, r0, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 399b74 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574f8 │ │ │ │ + b 757518 │ │ │ │ strdeq r8, [r3], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 39a0b0 │ │ │ │ @@ -334876,15 +334876,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 8af970 │ │ │ │ + bl 8af990 │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 399dac │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -334916,15 +334916,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 253744 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 98f978 │ │ │ │ + bl 98f998 │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 399e94 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 399bec │ │ │ │ @@ -334946,15 +334946,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 399d78 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98fa0c │ │ │ │ + bl 98fa2c │ │ │ │ bl 254080 │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 399d58 │ │ │ │ ldr r2, [pc, #836] @ 39a0c4 │ │ │ │ @@ -335029,15 +335029,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 399d20 │ │ │ │ ldr r1, [pc, #572] @ 39a0d8 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b0520 │ │ │ │ + bl 9b0540 │ │ │ │ b 399cf4 │ │ │ │ ldr r2, [pc, #548] @ 39a0dc │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 399cbc │ │ │ │ ldr r2, [pc, #532] @ 39a0e0 │ │ │ │ @@ -335055,23 +335055,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 39a0e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 399cbc │ │ │ │ ldr r2, [pc, #424] @ 39a0ec │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 399dcc │ │ │ │ @@ -335090,23 +335090,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 39a0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 399dcc │ │ │ │ ldr r3, [pc, #296] @ 39a0f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 399e44 │ │ │ │ ldr r3, [pc, #256] @ 39a0e0 │ │ │ │ @@ -335121,42 +335121,42 @@ │ │ │ │ beq 39a078 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 39a0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 399e44 │ │ │ │ ldr r0, [pc, #184] @ 39a0fc │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 399cbc │ │ │ │ ldr r0, [pc, #156] @ 39a100 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 399dcc │ │ │ │ ldr r0, [pc, #132] @ 39a104 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 399e44 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 39a108 │ │ │ │ ldr r1, [pc, #112] @ 39a10c │ │ │ │ ldr r0, [pc, #112] @ 39a110 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335166,32 +335166,32 @@ │ │ │ │ umullseq r1, r1, r0, r2 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r1, ip, ror r2 │ │ │ │ addseq r1, r1, r0, lsr r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r1, r1, r4, lsr #1 │ │ │ │ addseq r1, r1, r0, asr r0 │ │ │ │ - ldrsheq r5, [r9], #-8 @ │ │ │ │ - strheq r2, [r6], #-16 @ │ │ │ │ - rsbeq r3, pc, r0, asr r3 @ │ │ │ │ + rsbseq r5, r9, r8, lsl r1 │ │ │ │ + ldrdeq r2, [r6], #-16 @ │ │ │ │ + rsbeq r3, pc, r0, ror r3 @ │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r8, ror #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r6, r8, ror #4 │ │ │ │ + rsbeq r2, r6, r8, lsl #5 │ │ │ │ andeq r5, r0, ip, asr r1 │ │ │ │ - rsbeq r2, r6, r4, ror #1 │ │ │ │ + rsbeq r2, r6, r4, lsl #2 │ │ │ │ andeq r3, r0, r4, ror #5 │ │ │ │ - rsbeq r2, r6, r0, lsl r0 │ │ │ │ - strheq r2, [r6], #-20 @ 0xffffffec @ │ │ │ │ - strheq r2, [r6], #-12 @ │ │ │ │ - strdeq r1, [r6], #-244 @ 0xffffff0c @ │ │ │ │ - ldrsbeq r4, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r1, r6, r8, lsl #31 │ │ │ │ - rsbeq r1, r6, r0, ror #26 │ │ │ │ + rsbeq r2, r6, r0, lsr r0 │ │ │ │ + ldrdeq r2, [r6], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq r2, [r6], #-12 @ │ │ │ │ + rsbeq r2, r6, r4, lsl r0 │ │ │ │ + ldrsheq r4, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r1, r6, r8, lsr #31 │ │ │ │ + rsbeq r1, r6, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 39a1fc │ │ │ │ mov r8, r1 │ │ │ │ @@ -335208,30 +335208,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8af5a4 │ │ │ │ + bl 8af5c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 39a194 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 39a1a4 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 39a168 │ │ │ │ cmn r0, #4 │ │ │ │ beq 39a168 │ │ │ │ mov r0, #1 │ │ │ │ bl 255724 │ │ │ │ cmp r8, #0 │ │ │ │ beq 39a1b8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8af970 │ │ │ │ + bl 8af990 │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 39a204 │ │ │ │ ldr r3, [pc, #60] @ 39a200 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -335259,41 +335259,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr ip, [pc, #96] @ 39a2ac │ │ │ │ ldr r1, [pc, #96] @ 39a2b0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r4, r9, r8, asr #26 │ │ │ │ - rsbeq r0, r4, r4, lsl #5 │ │ │ │ - rsbeq r8, r8, r8, asr #9 │ │ │ │ + rsbseq r4, r9, r8, ror #26 │ │ │ │ + rsbeq r0, r4, r4, lsr #5 │ │ │ │ + rsbeq r8, r8, r8, ror #9 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ strdeq r2, [pc], ip │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 39a2d8 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -335310,17 +335310,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 39a314 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r9, r8, ror ip │ │ │ │ - rsbeq r1, r6, r0, lsr sp │ │ │ │ - rsbeq r1, r6, ip, lsl r9 │ │ │ │ + @ instruction: 0x00794c98 │ │ │ │ + rsbeq r1, r6, r0, asr sp │ │ │ │ + rsbeq r1, r6, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 39a4cc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335332,15 +335332,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 39a4a8 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 98fc38 │ │ │ │ + bl 98fc58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39a3b4 │ │ │ │ ldr r2, [pc, #352] @ 39a4d8 │ │ │ │ ldr r3, [pc, #340] @ 39a4d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -335361,29 +335361,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39a414 │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldr r2, [pc, #252] @ 39a4e0 │ │ │ │ ldr r3, [pc, #232] @ 39a4d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39a4a4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ ldr r3, [pc, #200] @ 39a4e4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a3c8 │ │ │ │ ldr r3, [pc, #184] @ 39a4e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -335398,27 +335398,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 39a4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39a3c8 │ │ │ │ ldr r0, [pc, #92] @ 39a4f4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39a3c8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 39a4f8 │ │ │ │ ldr r1, [pc, #72] @ 39a4fc │ │ │ │ ldr r0, [pc, #72] @ 39a500 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335431,19 +335431,19 @@ │ │ │ │ @ instruction: 0x00910adc │ │ │ │ addseq r0, r1, ip, lsr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r1, r0, asr #20 │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r4, ror #27 │ │ │ │ - rsbeq r1, r6, ip, lsl lr │ │ │ │ - ldrheq r4, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r1, r6, r0, ror fp │ │ │ │ - @ instruction: 0x00661d9c │ │ │ │ + rsbeq r1, r6, r4, lsl #28 │ │ │ │ + rsbeq r1, r6, ip, lsr lr │ │ │ │ + ldrsbeq r4, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x00661b90 │ │ │ │ + strheq r1, [r6], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 39a940 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 39a944 │ │ │ │ @@ -335459,39 +335459,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 39a950 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #1000] @ 39a954 │ │ │ │ ldr r1, [pc, #1000] @ 39a958 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 39a95c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 255178 │ │ │ │ mov r0, fp │ │ │ │ - bl 8afd4c │ │ │ │ + bl 8afd6c │ │ │ │ cmp r0, r5 │ │ │ │ beq 39a710 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 39a114 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -335537,27 +335537,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 39a970 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 39a6cc │ │ │ │ ldr r3, [pc, #716] @ 39a974 │ │ │ │ ldr ip, [pc, #716] @ 39a978 │ │ │ │ ldr r1, [pc, #716] @ 39a97c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 39a980 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #688] @ 39a984 │ │ │ │ ldr r3, [pc, #624] @ 39a948 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -335575,53 +335575,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 39a98c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 39a990 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 39a6cc │ │ │ │ ldr r3, [pc, #596] @ 39a994 │ │ │ │ ldr ip, [pc, #596] @ 39a998 │ │ │ │ ldr r1, [pc, #596] @ 39a99c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 39a9a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 39a6cc │ │ │ │ ldr r2, [pc, #564] @ 39a9a4 │ │ │ │ ldr r1, [pc, #564] @ 39a9a8 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 8b0298 │ │ │ │ + bl 8b02b8 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 39a9ac │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 706b10 │ │ │ │ + bl 706b30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 33feb0 │ │ │ │ b 39a6cc │ │ │ │ ldr r2, [pc, #460] @ 39a9b0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -335641,27 +335641,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 39a9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39a610 │ │ │ │ ldr r3, [pc, #328] @ 39a9c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a65c │ │ │ │ ldr r3, [pc, #296] @ 39a9b4 │ │ │ │ @@ -335677,80 +335677,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 39a9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 39a65c │ │ │ │ ldr r0, [pc, #196] @ 39a9c8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39a610 │ │ │ │ ldr r0, [pc, #172] @ 39a9cc │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 39a65c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, ip, asr #20 │ │ │ │ + rsbseq r4, r9, ip, ror #20 │ │ │ │ @ instruction: 0x009108f8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ + rsbeq r1, r6, r0, ror #27 │ │ │ │ rsbeq r1, r6, r0, asr #27 │ │ │ │ - rsbeq r1, r6, r0, lsr #27 │ │ │ │ - rsbeq r3, r5, ip, lsl r1 │ │ │ │ - rsbeq r3, r5, r0, lsr r1 │ │ │ │ + rsbeq r3, r5, ip, lsr r1 │ │ │ │ + rsbeq r3, r5, r0, asr r1 │ │ │ │ umullseq r0, r1, ip, r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r4, r9, ip, ror #17 │ │ │ │ - @ instruction: 0x00661e9c │ │ │ │ - rsbeq r1, r6, r0, lsr #19 │ │ │ │ + rsbseq r4, r9, ip, lsl #18 │ │ │ │ + strheq r1, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r1, r6, r0, asr #19 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - rsbseq r4, r9, r0, asr #17 │ │ │ │ - rsbeq r1, r6, r4, ror #26 │ │ │ │ - rsbeq r1, r6, r0, ror r9 │ │ │ │ + rsbseq r4, r9, r0, ror #17 │ │ │ │ + rsbeq r1, r6, r4, lsl #27 │ │ │ │ + @ instruction: 0x00661990 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ addseq r0, r1, r0, asr r7 │ │ │ │ - rsbeq r1, r6, r0, lsl ip │ │ │ │ - rsbeq r1, r6, r8, lsl #18 │ │ │ │ + rsbeq r1, r6, r0, lsr ip │ │ │ │ + rsbeq r1, r6, r8, lsr #18 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r4, r9, r4, lsr #16 │ │ │ │ - rsbeq r1, r6, r8, lsl #26 │ │ │ │ - ldrdeq r1, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r4, r9, r4, asr #16 │ │ │ │ + rsbeq r1, r6, r8, lsr #26 │ │ │ │ + strdeq r1, [r6], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - @ instruction: 0x00661d9c │ │ │ │ + strheq r1, [r6], #-220 @ 0xffffff24 @ │ │ │ │ @ instruction: 0x00002eb4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, ip, lsl #22 │ │ │ │ + rsbeq r1, r6, ip, lsr #22 │ │ │ │ andeq r2, r0, ip, asr fp │ │ │ │ - @ instruction: 0x00661b9c │ │ │ │ - strheq r1, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - strheq r1, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + strheq r1, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq r1, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq r1, [r6], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 39ae30 │ │ │ │ ldr r1, [pc, #1096] @ 39ae34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -335820,22 +335820,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 39ae54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 39ab64 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -335857,15 +335857,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39adf0 │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98fa1c │ │ │ │ + b 98fa3c │ │ │ │ ldr r1, [pc, #696] @ 39ae5c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 39ac34 │ │ │ │ ldr r1, [pc, #660] @ 39ae4c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -335880,23 +335880,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 39ae60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 39ad78 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39aa44 │ │ │ │ b 39ac40 │ │ │ │ @@ -335921,23 +335921,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 39ae68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39aa44 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39aa44 │ │ │ │ ldr r3, [pc, #408] @ 39ae6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -335956,48 +335956,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 39ae70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39aa44 │ │ │ │ ldr r3, [pc, #292] @ 39ae74 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 39ac40 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 39ae78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39ac18 │ │ │ │ ldr r3, [pc, #252] @ 39ae7c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 39ac24 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 39ae80 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39ab24 │ │ │ │ ldr r2, [pc, #204] @ 39ae84 │ │ │ │ ldr r3, [pc, #120] @ 39ae34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -336006,15 +336006,15 @@ │ │ │ │ bne 39adf0 │ │ │ │ ldr r0, [pc, #172] @ 39ae88 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 39ae8c │ │ │ │ ldr r3, [pc, #52] @ 39ae34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -336022,40 +336022,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 39adf0 │ │ │ │ ldr r0, [pc, #112] @ 39ae90 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ addseq r0, r1, ip, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r1, ip, lsl r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009103d8 │ │ │ │ - rsbseq r4, r9, ip, ror #8 │ │ │ │ + rsbseq r4, r9, ip, lsl #9 │ │ │ │ andeq r3, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r0, asr #21 │ │ │ │ + rsbeq r1, r6, r0, ror #21 │ │ │ │ @ instruction: 0x009102b8 │ │ │ │ andeq r4, r0, r4, lsl #7 │ │ │ │ - rsbeq r1, r6, r4, asr r9 │ │ │ │ + rsbeq r1, r6, r4, ror r9 │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ - rsbeq r1, r6, r0, ror #20 │ │ │ │ + rsbeq r1, r6, r0, lsl #21 │ │ │ │ andeq r1, r0, r4, lsl #1 │ │ │ │ - rsbeq r1, r6, r4, lsr r9 │ │ │ │ - ldrheq r4, [r9], #-22 @ 0xffffffea @ │ │ │ │ - rsbeq r1, r6, ip, lsr r8 │ │ │ │ - rsbseq r4, r9, r0, lsr #3 │ │ │ │ - rsbeq r1, r6, ip, lsl #17 │ │ │ │ + rsbeq r1, r6, r4, asr r9 │ │ │ │ + ldrsbeq r4, [r9], #-22 @ 0xffffffea @ │ │ │ │ + rsbeq r1, r6, ip, asr r8 │ │ │ │ + rsbseq r4, r9, r0, asr #3 │ │ │ │ + rsbeq r1, r6, ip, lsr #17 │ │ │ │ addseq r0, r1, ip, rrx │ │ │ │ - @ instruction: 0x00661994 │ │ │ │ + strheq r1, [r6], #-148 @ 0xffffff6c @ │ │ │ │ addseq r0, r1, r8, lsr #32 │ │ │ │ - rsbeq r1, r6, r8, lsr #17 │ │ │ │ + rsbeq r1, r6, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 39af84 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -336063,41 +336063,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 39af88 │ │ │ │ ldr r1, [pc, #200] @ 39af8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #180] @ 39af90 │ │ │ │ ldr r1, [pc, #180] @ 39af94 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #140] @ 39af98 │ │ │ │ ldr r3, [pc, #140] @ 39af9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 33feb0 │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 33fdb0 │ │ │ │ mov r3, r4 │ │ │ │ @@ -336108,21 +336108,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r4, r9, r0, asr #1 │ │ │ │ - ldrdeq r2, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r2, r5, r4, ror #15 │ │ │ │ - rsbeq r1, r6, r0, lsl r4 │ │ │ │ + rsbseq r4, r9, r0, ror #1 │ │ │ │ + strdeq r2, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r2, r5, r4, lsl #16 │ │ │ │ rsbeq r1, r6, r0, lsr r4 │ │ │ │ + rsbeq r1, r6, r0, asr r4 │ │ │ │ addeq r7, r3, ip, asr r8 │ │ │ │ - rsbeq r0, r6, r4, asr pc │ │ │ │ + rsbeq r0, r6, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 39b28c │ │ │ │ ldr r1, [pc, #724] @ 39b290 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -336188,23 +336188,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 39b2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 39b240 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b004 │ │ │ │ b 39b110 │ │ │ │ @@ -336229,23 +336229,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 39b2b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39b004 │ │ │ │ ldr r3, [pc, #292] @ 39b2bc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 39b110 │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -336271,67 +336271,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 39b2c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39b004 │ │ │ │ ldr r0, [pc, #144] @ 39b2c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39b0e8 │ │ │ │ ldr r3, [pc, #132] @ 39b2cc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 39b0f4 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 39b2d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39b004 │ │ │ │ ldr r0, [pc, #92] @ 39b2d4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39b004 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, ip, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r0, ip, asr #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r0, r4, lsl lr @ │ │ │ │ - rsbseq r3, r9, lr, ror #29 │ │ │ │ + rsbseq r3, r9, lr, lsl #30 │ │ │ │ andeq r4, r0, r4, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r0, ror #13 │ │ │ │ + rsbeq r1, r6, r0, lsl #14 │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ - @ instruction: 0x00661590 │ │ │ │ - rsbseq r3, r9, pc, lsr #27 │ │ │ │ + strheq r1, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r3, r9, pc, asr #27 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r0, lsl r6 │ │ │ │ - rsbeq r1, r6, ip, asr #11 │ │ │ │ - rsbseq r3, r9, ip, lsl #26 │ │ │ │ - rsbeq r1, r6, r0, lsr #12 │ │ │ │ - strdeq r1, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r1, r6, r0, lsr r6 │ │ │ │ + rsbeq r1, r6, ip, ror #11 │ │ │ │ + rsbseq r3, r9, ip, lsr #26 │ │ │ │ + rsbeq r1, r6, r0, asr #12 │ │ │ │ + rsbeq r1, r6, r8, lsl r5 │ │ │ │ ldr r0, [pc, #4] @ 39b2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ strdeq r7, [r3], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 39b374 │ │ │ │ ldr r2, [pc, #116] @ 39b378 │ │ │ │ @@ -336339,40 +336339,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #84] @ 39b380 │ │ │ │ ldr r1, [pc, #84] @ 39b384 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3957ec │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 41d2c4 │ │ │ │ - rsbseq r3, r9, r0, lsr #26 │ │ │ │ - rsbeq r1, r6, r4, asr #11 │ │ │ │ - ldrdeq r1, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq pc, r3, r4, lsl #3 │ │ │ │ - rsbeq r7, r8, r8, asr #7 │ │ │ │ + rsbseq r3, r9, r0, asr #26 │ │ │ │ + rsbeq r1, r6, r4, ror #11 │ │ │ │ + strdeq r1, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq pc, r3, r4, lsr #3 │ │ │ │ + rsbeq r7, r8, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 39b468 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336380,31 +336380,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 39b46c │ │ │ │ ldr r1, [pc, #184] @ 39b470 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #164] @ 39b474 │ │ │ │ ldr r1, [pc, #164] @ 39b478 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #132] @ 39b47c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #112] @ 39b480 │ │ │ │ ldr r1, [pc, #112] @ 39b484 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 39b488 │ │ │ │ @@ -336421,26 +336421,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r8, lsl #25 │ │ │ │ - rsbeq pc, r3, r4, lsl #2 │ │ │ │ - rsbeq r7, r8, r4, asr #6 │ │ │ │ - rsbeq pc, r4, r8, asr #7 │ │ │ │ - rsbeq r8, r4, r0, lsr #11 │ │ │ │ + rsbseq r3, r9, r8, lsr #25 │ │ │ │ + rsbeq pc, r3, r4, lsr #2 │ │ │ │ + rsbeq r7, r8, r4, ror #6 │ │ │ │ + rsbeq pc, r4, r8, ror #7 │ │ │ │ + rsbeq r8, r4, r0, asr #11 │ │ │ │ @ instruction: 0x008f16b8 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ umulleq r7, r3, r8, r3 │ │ │ │ ldr r0, [pc, #4] @ 39b498 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r7, r3, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -336513,25 +336513,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #124] @ 39b660 │ │ │ │ ldr r1, [pc, #124] @ 39b664 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #92] @ 39b668 │ │ │ │ ldr r1, [pc, #92] @ 39b66c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 39b670 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -336544,19 +336544,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r3, [r9], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r9, r5, r0, ror #23 │ │ │ │ - strdeq r9, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - ldrdeq lr, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r7, r8, r4, lsl r1 │ │ │ │ + ldrsbeq r3, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r9, r5, r0, lsl #24 │ │ │ │ + rsbeq r9, r5, r4, lsl ip │ │ │ │ + strdeq lr, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r7, r8, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -336568,50 +336568,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 39b730 │ │ │ │ ldr r1, [pc, #140] @ 39b734 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 750ff0 │ │ │ │ + bl 751010 │ │ │ │ ldr r2, [pc, #104] @ 39b738 │ │ │ │ ldr r1, [pc, #104] @ 39b73c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #84] @ 39b740 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39b744 │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r0, ror #19 │ │ │ │ - rsbeq r1, r6, r4, asr r2 │ │ │ │ - rsbeq r1, r6, r0, ror #4 │ │ │ │ - ldrdeq r9, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - strheq fp, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r1, r6, ip, lsr #4 │ │ │ │ + rsbseq r3, r9, r0, lsl #20 │ │ │ │ + rsbeq r1, r6, r4, ror r2 │ │ │ │ + rsbeq r1, r6, r0, lsl #5 │ │ │ │ + strdeq r9, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq fp, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r1, r6, ip, asr #4 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 39b8e8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -336628,27 +336628,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 39b8f8 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #332] @ 39b8fc │ │ │ │ ldr r1, [pc, #332] @ 39b900 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 39b904 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #296] @ 39b908 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39b84c │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -336693,45 +336693,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 39b91c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39b7ec │ │ │ │ ldr r0, [pc, #76] @ 39b920 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39b7ec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, ip, lsl #18 │ │ │ │ + rsbseq r3, r9, ip, lsr #18 │ │ │ │ @ instruction: 0x0090f6b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r0, ror r1 │ │ │ │ - rsbeq r1, r6, r0, ror #2 │ │ │ │ - strdeq lr, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r6, r8, r0, asr #30 │ │ │ │ + @ instruction: 0x00661190 │ │ │ │ + rsbeq r1, r6, r0, lsl #3 │ │ │ │ + rsbeq lr, r3, ip, lsl sp │ │ │ │ + rsbeq r6, r8, r0, ror #30 │ │ │ │ addseq pc, r0, ip, asr r6 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r0, r8, lsl r6 @ │ │ │ │ andeq r4, r0, r8, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r4, rrx │ │ │ │ - rsbeq r1, r6, ip, ror r0 │ │ │ │ + rsbeq r1, r6, r4, lsl #1 │ │ │ │ + @ instruction: 0x0066109c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 39bae4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336746,15 +336746,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 39baf4 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #368] @ 39baf8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 39b9e8 │ │ │ │ ldr r2, [pc, #348] @ 39bafc │ │ │ │ @@ -336762,15 +336762,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #316] @ 39bb04 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -336813,52 +336813,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 39bb18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 39b9e0 │ │ │ │ ldr r0, [pc, #88] @ 39bb1c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 39b9e0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r4, lsr r7 │ │ │ │ + rsbseq r3, r9, r4, asr r7 │ │ │ │ @ instruction: 0x0090f4d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r8, lsl #31 │ │ │ │ - @ instruction: 0x00660f98 │ │ │ │ + rsbeq r0, r6, r8, lsr #31 │ │ │ │ + strheq r0, [r6], #-248 @ 0xffffff08 @ │ │ │ │ addseq pc, r0, r0, lsr #9 │ │ │ │ - rsbeq lr, r3, r0, lsl fp │ │ │ │ - rsbeq r6, r8, r8, asr #26 │ │ │ │ + rsbeq lr, r3, r0, lsr fp │ │ │ │ + rsbeq r6, r8, r8, ror #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r0, r4, lsr r4 @ │ │ │ │ muleq r0, r8, pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r6, ip, asr #29 │ │ │ │ - ldrdeq r0, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r0, r6, ip, ror #29 │ │ │ │ + strdeq r0, [r6], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 39c080 │ │ │ │ ldr lr, [pc, #1352] @ 39c084 │ │ │ │ ldr ip, [pc, #1352] @ 39c088 │ │ │ │ @@ -336874,15 +336874,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #1292] @ 39c094 │ │ │ │ ldr r6, [pc, #1292] @ 39c098 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 39be90 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -336894,15 +336894,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #1232] @ 39c0a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39bf64 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 39c0ac │ │ │ │ @@ -336934,15 +336934,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #1072] @ 39c0a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39bbe4 │ │ │ │ ldr r3, [pc, #1072] @ 39c0bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -336963,15 +336963,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #988] @ 39c0c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 39c0cc │ │ │ │ add r0, pc, r0 │ │ │ │ b 39bdb8 │ │ │ │ ldr r3, [pc, #972] @ 39c0d0 │ │ │ │ @@ -336982,15 +336982,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #880] @ 39c0a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39bbe4 │ │ │ │ ldr r3, [pc, #880] @ 39c0bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -337011,39 +337011,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #816] @ 39c0dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 39c0e0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39bbe4 │ │ │ │ ldr r3, [pc, #780] @ 39c0e4 │ │ │ │ ldr r2, [pc, #780] @ 39c0e8 │ │ │ │ ldr r1, [pc, #780] @ 39c0ec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #668] @ 39c0a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39bbe4 │ │ │ │ ldr r3, [pc, #668] @ 39c0bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -337064,15 +337064,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #624] @ 39c0f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 39c0f4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 39bdb8 │ │ │ │ ldr ip, [pc, #608] @ 39c0f8 │ │ │ │ @@ -337081,15 +337081,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #484] @ 39c0a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39bed8 │ │ │ │ mvn r0, #0 │ │ │ │ b 39bbe8 │ │ │ │ @@ -337112,25 +337112,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #452] @ 39c104 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 39c108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39bed0 │ │ │ │ ldr r3, [pc, #336] @ 39c0bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39bbe4 │ │ │ │ ldr r3, [pc, #320] @ 39c0c0 │ │ │ │ @@ -337147,109 +337147,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [pc, #320] @ 39c10c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 39c110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39bbe4 │ │ │ │ ldr r2, [pc, #284] @ 39c114 │ │ │ │ ldr r0, [pc, #284] @ 39c118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39bed0 │ │ │ │ ldr r2, [pc, #264] @ 39c11c │ │ │ │ ldr r0, [pc, #264] @ 39c120 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39bbe4 │ │ │ │ ldr r2, [pc, #244] @ 39c124 │ │ │ │ ldr r0, [pc, #244] @ 39c128 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39bbe4 │ │ │ │ ldr r2, [pc, #224] @ 39c12c │ │ │ │ ldr r0, [pc, #224] @ 39c130 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39bbe4 │ │ │ │ ldr r2, [pc, #204] @ 39c134 │ │ │ │ ldr r0, [pc, #204] @ 39c138 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39bbe4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r4, lsr r5 │ │ │ │ + rsbseq r3, r9, r4, asr r5 │ │ │ │ addseq pc, r0, r0, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00660d94 │ │ │ │ - rsbeq r0, r6, r4, lsr #27 │ │ │ │ - rsbseq r3, r9, r0, ror #9 │ │ │ │ + strheq r0, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r0, r6, r4, asr #27 │ │ │ │ + rsbseq r3, r9, r0, lsl #10 │ │ │ │ umullseq pc, r0, r8, r2 @ │ │ │ │ - rsbseq r3, r9, r0, asr #9 │ │ │ │ - strdeq lr, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r6, r8, r0, asr #22 │ │ │ │ + rsbseq r3, r9, r0, ror #9 │ │ │ │ + rsbeq lr, r3, ip, lsl r9 │ │ │ │ + rsbeq r6, r8, r0, ror #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r0, r4, lsr r2 @ │ │ │ │ - rsbseq r3, r9, r0, lsr #8 │ │ │ │ - rsbeq lr, r3, ip, asr r8 │ │ │ │ - rsbeq r6, r8, r0, lsr #21 │ │ │ │ + rsbseq r3, r9, r0, asr #8 │ │ │ │ + rsbeq lr, r3, ip, ror r8 │ │ │ │ + rsbeq r6, r8, r0, asr #21 │ │ │ │ andeq r2, r0, r8, lsr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r0, lsr sp │ │ │ │ - rsbeq r0, r6, r8, asr #25 │ │ │ │ - rsbseq r3, r9, r8, ror #6 │ │ │ │ - rsbeq lr, r3, r0, lsr #15 │ │ │ │ - ldrdeq r6, [r8], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r0, r6, r8, lsr ip │ │ │ │ - rsbeq r0, r6, r8, lsl #24 │ │ │ │ - @ instruction: 0x00793294 │ │ │ │ - rsbeq lr, r3, ip, asr #13 │ │ │ │ - rsbeq r6, r8, r4, lsl #18 │ │ │ │ - rsbeq r0, r6, ip, lsl #23 │ │ │ │ - rsbeq r0, r6, r4, lsr fp │ │ │ │ - ldrsbeq r3, [r9], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq lr, r3, r0, lsl r6 │ │ │ │ - rsbeq r6, r8, r4, asr r8 │ │ │ │ - strdeq r0, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r0, r6, r4, ror #20 │ │ │ │ + rsbeq r0, r6, r0, asr sp │ │ │ │ + rsbeq r0, r6, r8, ror #25 │ │ │ │ + rsbseq r3, r9, r8, lsl #7 │ │ │ │ + rsbeq lr, r3, r0, asr #15 │ │ │ │ + strdeq r6, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r0, r6, r8, asr ip │ │ │ │ + rsbeq r0, r6, r8, lsr #24 │ │ │ │ + ldrheq r3, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, r3, ip, ror #13 │ │ │ │ + rsbeq r6, r8, r4, lsr #18 │ │ │ │ + rsbeq r0, r6, ip, lsr #23 │ │ │ │ + rsbeq r0, r6, r4, asr fp │ │ │ │ + ldrsheq r3, [r9], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq lr, r3, r0, lsr r6 │ │ │ │ + rsbeq r6, r8, r4, ror r8 │ │ │ │ + rsbeq r0, r6, r0, lsl fp │ │ │ │ + rsbeq r0, r6, r4, lsl #21 │ │ │ │ + rsbeq r0, r6, r8, ror sl │ │ │ │ + strdeq r0, [r6], #-152 @ 0xffffff68 @ │ │ │ │ rsbeq r0, r6, r8, asr sl │ │ │ │ - ldrdeq r0, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r0, r6, r8, lsr sl │ │ │ │ - strdeq r0, [r6], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r0, r6, r0, lsl sl │ │ │ │ - ldrdeq r0, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r0, r6, r8, ror #19 │ │ │ │ - strheq r0, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x00660994 │ │ │ │ - rsbeq r0, r6, r0, lsr #19 │ │ │ │ - rsbeq r0, r6, r0, lsr #19 │ │ │ │ - rsbeq r0, r6, r4, lsl #19 │ │ │ │ + rsbeq r0, r6, r4, lsl sl │ │ │ │ + rsbeq r0, r6, r0, lsr sl │ │ │ │ + strdeq r0, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r0, r6, r8, lsl #20 │ │ │ │ + ldrdeq r0, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + strheq r0, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r0, r6, r0, asr #19 │ │ │ │ + rsbeq r0, r6, r0, asr #19 │ │ │ │ + rsbeq r0, r6, r4, lsr #19 │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -337376,24 +337376,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 39c6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39c220 │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 39c42c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 39c6a4 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -337418,24 +337418,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 39c6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r8] │ │ │ │ b 39c218 │ │ │ │ ldr r3, [pc, #656] @ 39c6c4 │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -337475,15 +337475,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 39c2e8 │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -337573,42 +337573,42 @@ │ │ │ │ b 39c390 │ │ │ │ ldr r0, [pc, #120] @ 39c6d0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39c220 │ │ │ │ ldr r0, [pc, #92] @ 39c6d4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r8] │ │ │ │ b 39c218 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r0, ip, lsr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r0, ip, ror #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0090ebfc │ │ │ │ muleq r0, ip, r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r4, asr #14 │ │ │ │ + rsbeq r0, r6, r4, ror #14 │ │ │ │ andeq r2, r0, r8, asr #31 │ │ │ │ - rsbeq r0, r6, r0, lsr #12 │ │ │ │ - rsbseq r2, r9, r4, ror ip │ │ │ │ + rsbeq r0, r6, r0, asr #12 │ │ │ │ + @ instruction: 0x00792c94 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - @ instruction: 0x00660498 │ │ │ │ - rsbeq r0, r6, r8, lsl #8 │ │ │ │ + strheq r0, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r0, r6, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 39cd58 │ │ │ │ ldr r1, [pc, #1640] @ 39cd5c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -337716,23 +337716,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 39cd7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 39c760 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39c960 │ │ │ │ @@ -337754,23 +337754,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 39cd84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 39ca40 │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 39c76c │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -337783,15 +337783,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ tst sl, #4 │ │ │ │ beq 39c76c │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -337818,15 +337818,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 39cd8c │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -338007,44 +338007,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 58f214 │ │ │ │ b 39c9dc │ │ │ │ ldr r0, [pc, #116] @ 39cda0 │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39c8c8 │ │ │ │ ldr r0, [pc, #100] @ 39cda4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 39c960 │ │ │ │ addseq lr, r0, r4, lsr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r0, ip, lsl #14 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0090e6b0 │ │ │ │ addseq lr, r0, r0, lsl #12 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r6, ip, asr r2 │ │ │ │ + rsbeq r0, r6, ip, ror r2 │ │ │ │ andeq r3, r0, r8, ror #11 │ │ │ │ - rsbeq r0, r6, r8, lsr #4 │ │ │ │ + rsbeq r0, r6, r8, asr #4 │ │ │ │ addseq lr, r0, r8, lsr #8 │ │ │ │ - @ instruction: 0x00792690 │ │ │ │ + ldrheq r2, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ addseq lr, r0, ip, lsl r3 │ │ │ │ addseq lr, r0, r8, ror r2 │ │ │ │ @ instruction: 0x0090e1dc │ │ │ │ addseq lr, r0, r8, asr #2 │ │ │ │ - rsbeq pc, r5, r8, lsr #28 │ │ │ │ - rsbeq pc, r5, r4, lsl #29 │ │ │ │ + rsbeq pc, r5, r8, asr #28 │ │ │ │ + rsbeq pc, r5, r4, lsr #29 │ │ │ │ │ │ │ │ 0039cda8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -338162,15 +338162,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -338233,15 +338233,15 @@ │ │ │ │ bne 39cf90 │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 39cf90 │ │ │ │ b 39cea4 │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - rsbseq r2, r9, ip, asr #2 │ │ │ │ + rsbseq r2, r9, ip, ror #2 │ │ │ │ │ │ │ │ 0039d0ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -338250,39 +338250,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 39d10c │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq pc, r5, r8, lsr fp @ │ │ │ │ + rsbeq pc, r5, r8, asr fp @ │ │ │ │ addeq r5, r3, ip, lsl #15 │ │ │ │ ldr r0, [pc, #4] @ 39d11c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ @ instruction: 0x008357b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 58eab4 │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753c54 │ │ │ │ + b 753c74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 39d21c │ │ │ │ @@ -338293,15 +338293,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 39d0ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -338313,32 +338313,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e1e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 39cda8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 39d228 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 58e870 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 58e9e8 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58e170 │ │ │ │ - ldrheq r1, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r5, r8, ip, ror r5 │ │ │ │ - rsbeq sp, r3, ip, lsr r3 │ │ │ │ + ldrsbeq r1, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x0068559c │ │ │ │ + rsbeq sp, r3, ip, asr r3 │ │ │ │ addseq lr, r1, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 39d318 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -338347,25 +338347,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 39d31c │ │ │ │ ldr r1, [pc, #196] @ 39d320 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #176] @ 39d324 │ │ │ │ ldr r1, [pc, #176] @ 39d328 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #144] @ 39d32c │ │ │ │ ldr r1, [pc, #144] @ 39d330 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 39d334 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -338379,35 +338379,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r9, r4, ror #29 │ │ │ │ - rsbeq sp, r3, r0, ror #4 │ │ │ │ - rsbeq r5, r8, r0, lsr #9 │ │ │ │ - rsbeq sp, r4, ip, lsr #10 │ │ │ │ - rsbeq r6, r4, r4, lsl #14 │ │ │ │ + rsbseq r1, r9, r4, lsl #30 │ │ │ │ + rsbeq sp, r3, r0, lsl #5 │ │ │ │ + rsbeq r5, r8, r0, asr #9 │ │ │ │ + rsbeq sp, r4, ip, asr #10 │ │ │ │ + rsbeq r6, r4, r4, lsr #14 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ addeq r5, r3, r4, lsr #12 │ │ │ │ - @ instruction: 0x0065f998 │ │ │ │ + strheq pc, [r5], #-152 @ 0xffffff68 @ │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ ldrdeq pc, [lr], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 39d3cc │ │ │ │ @@ -338417,15 +338417,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #76] @ 39d3d8 │ │ │ │ ldr r2, [pc, #76] @ 39d3dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -338436,19 +338436,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r1, r9, r8, asr #27 │ │ │ │ - rsbeq sp, r4, r4, lsr r4 │ │ │ │ - rsbeq r6, r4, ip, lsl #12 │ │ │ │ - rsbeq pc, r5, r4, ror #17 │ │ │ │ - strdeq sp, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r1, r9, r8, ror #27 │ │ │ │ + rsbeq sp, r4, r4, asr r4 │ │ │ │ + rsbeq r6, r4, ip, lsr #12 │ │ │ │ + rsbeq pc, r5, r4, lsl #18 │ │ │ │ + rsbeq sp, r5, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 39d4dc │ │ │ │ ldr r3, [pc, #228] @ 39d4e0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -338484,15 +338484,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 39d434 │ │ │ │ ldr r2, [pc, #92] @ 39d4fc │ │ │ │ ldr r3, [pc, #60] @ 39d4e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -338507,18 +338507,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r0, ip, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r1, ip, ror r5 │ │ │ │ - rsbeq r6, r4, r0, asr r5 │ │ │ │ + rsbeq r6, r4, r0, ror r5 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq sp, r4, r0, asr #11 │ │ │ │ + rsbeq sp, r4, r0, ror #11 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addseq sp, r0, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 39d5a8 │ │ │ │ @@ -338527,24 +338527,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #112] @ 39d5b4 │ │ │ │ ldr r1, [pc, #112] @ 39d5b8 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #84] @ 39d5bc │ │ │ │ ldr r2, [pc, #84] @ 39d5c0 │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -338555,21 +338555,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r1, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq sp, r4, ip, ror r2 │ │ │ │ - rsbeq r6, r4, r4, asr r4 │ │ │ │ - rsbeq ip, r3, r0, ror pc │ │ │ │ - strheq r5, [r8], #-16 @ │ │ │ │ - rsbeq pc, r5, r4, lsl #14 │ │ │ │ - rsbeq sp, r5, r4, lsl r7 │ │ │ │ + ldrsheq r1, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x0064d29c │ │ │ │ + rsbeq r6, r4, r4, ror r4 │ │ │ │ + @ instruction: 0x0063cf90 │ │ │ │ + ldrdeq r5, [r8], #-16 @ │ │ │ │ + rsbeq pc, r5, r4, lsr #14 │ │ │ │ + rsbeq sp, r5, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 39d63c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -338578,31 +338578,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 39d640 │ │ │ │ ldr r1, [pc, #80] @ 39d644 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 39d648 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 568778 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 253648 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 414b58 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 58eab4 │ │ │ │ - rsbseq r1, r9, r0, lsr #24 │ │ │ │ - @ instruction: 0x0065f690 │ │ │ │ - rsbeq pc, r5, r0, lsr #13 │ │ │ │ + rsbseq r1, r9, r0, asr #24 │ │ │ │ + strheq pc, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq pc, r5, r0, asr #13 │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -338733,15 +338733,15 @@ │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 256298 │ │ │ │ addseq sp, r0, r8, ror #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ addseq sp, r0, r0, lsl r6 │ │ │ │ - ldrsbeq r1, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsheq r1, [r9], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -338761,30 +338761,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 39d9fc │ │ │ │ ldr r1, [pc, #300] @ 39da00 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #280] @ 39da04 │ │ │ │ ldr r1, [pc, #280] @ 39da08 │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 39da0c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758098 │ │ │ │ + bl 7580b8 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 39d940 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -338797,15 +338797,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 39da10 │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 39da14 │ │ │ │ ldr r2, [pc, #148] @ 39da18 │ │ │ │ ldr r3, [pc, #148] @ 39da1c │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 39da20 │ │ │ │ @@ -338831,22 +338831,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25631c │ │ │ │ - rsbseq r1, r9, r0, asr #18 │ │ │ │ - rsbeq ip, r3, r8, ror #23 │ │ │ │ - rsbeq r4, r8, r8, lsr #28 │ │ │ │ - strheq ip, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r6, r4, ip, lsl #1 │ │ │ │ + rsbseq r1, r9, r0, ror #18 │ │ │ │ + rsbeq ip, r3, r8, lsl #24 │ │ │ │ + rsbeq r4, r8, r8, asr #28 │ │ │ │ + ldrdeq ip, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r6, r4, ip, lsr #1 │ │ │ │ addseq lr, r1, r4, lsr #1 │ │ │ │ addeq pc, lr, ip, asr #14 │ │ │ │ - rsbeq pc, r5, ip, ror #6 │ │ │ │ + rsbeq pc, r5, ip, lsl #7 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -338856,15 +338856,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r9, [pc, #932] @ 39de0c │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 39da88 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -338879,15 +338879,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r7, [pc, #844] @ 39de10 │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 39dae0 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -338939,15 +338939,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 39ddc8 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 39dbec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r2, [pc, #612] @ 39de18 │ │ │ │ ldr r3, [pc, #592] @ 39de08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -338974,15 +338974,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 41d2c4 │ │ │ │ ldr r3, [pc, #464] @ 39de24 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -338991,15 +338991,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d2c4 │ │ │ │ ldr r3, [pc, #400] @ 39de28 │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -339010,15 +339010,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d2c4 │ │ │ │ mov r0, r8 │ │ │ │ @@ -339026,15 +339026,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 255178 │ │ │ │ mov r0, r4 │ │ │ │ bl 39d724 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 39de2c │ │ │ │ @@ -339064,15 +339064,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 39de3c │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 56848c │ │ │ │ b 39dbac │ │ │ │ @@ -339096,23 +339096,23 @@ │ │ │ │ bl 25631c │ │ │ │ addseq sp, r0, r8, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r1, ip, lsr pc │ │ │ │ addseq sp, r1, r4, ror #29 │ │ │ │ addseq sp, r1, r8, lsr #28 │ │ │ │ addseq sp, r0, r0, ror r2 │ │ │ │ - rsbeq pc, r5, ip, lsl #2 │ │ │ │ + rsbeq pc, r5, ip, lsr #2 │ │ │ │ addeq r4, r3, ip, lsr #26 │ │ │ │ - rsbeq pc, r5, ip, asr #1 │ │ │ │ - @ instruction: 0x0065f090 │ │ │ │ + rsbeq pc, r5, ip, ror #1 │ │ │ │ + strheq pc, [r5], #-0 @ │ │ │ │ addseq sp, r1, r4, lsl #25 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq lr, r5, r8, lsl pc │ │ │ │ - rsbeq lr, r5, r8, lsr #30 │ │ │ │ - rsbseq r1, r9, r0, ror r4 │ │ │ │ + rsbeq lr, r5, r8, lsr pc │ │ │ │ + rsbeq lr, r5, r8, asr #30 │ │ │ │ + @ instruction: 0x00791490 │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -339141,44 +339141,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -339186,92 +339186,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [pc, #72] @ 39e10c │ │ │ │ ldr r3, [pc, #64] @ 39e108 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -339340,29 +339340,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 39e49c │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -339404,76 +339404,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -339485,30 +339485,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -339565,76 +339565,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -339646,30 +339646,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -339865,23 +339865,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 39e94c │ │ │ │ bl 256254 │ │ │ │ umullseq ip, r0, r4, r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r0, r0, lsl #13 │ │ │ │ addseq ip, r0, ip, lsl #12 │ │ │ │ - ldrsbeq r0, [r9], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r0, r9, r3, asr #17 │ │ │ │ + ldrsheq r0, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r0, r9, r3, ror #17 │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq lr, r5, r8, lsr r4 │ │ │ │ - @ instruction: 0x00790894 │ │ │ │ + rsbeq lr, r5, r8, asr r4 │ │ │ │ + ldrheq r0, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + strheq lr, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ @ instruction: 0x0065e39c │ │ │ │ - rsbeq lr, r5, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -339929,29 +339929,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -339976,15 +339976,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -339992,44 +339992,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 39eee4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 39eefc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -340099,29 +340099,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 591388 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -340143,15 +340143,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -340216,19 +340216,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @ instruction: 0x0090c3bc │ │ │ │ addseq ip, r0, r4, lsr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r9, r5, asr #13 │ │ │ │ - rsbeq lr, r5, r8, asr #6 │ │ │ │ + rsbseq r0, r9, r5, ror #13 │ │ │ │ + rsbeq lr, r5, r8, ror #6 │ │ │ │ addseq ip, r0, r4, asr r1 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - @ instruction: 0x0065e090 │ │ │ │ + strheq lr, [r5], #-0 @ │ │ │ │ addseq fp, r0, r4, lsl pc │ │ │ │ @ instruction: 0x0090bed0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 39f4e4 │ │ │ │ @@ -340305,15 +340305,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -340321,15 +340321,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -340344,57 +340344,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 39f4b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -340403,29 +340403,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 39d64c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -340559,20 +340559,20 @@ │ │ │ │ b 39f3c4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, r4, asr lr │ │ │ │ addseq fp, r0, r0, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ addseq fp, r0, r0, lsl fp │ │ │ │ - rsbseq pc, r8, r8, lsr #29 │ │ │ │ + rsbseq pc, r8, r8, asr #29 │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, r5, r0, ror r9 │ │ │ │ + @ instruction: 0x0065d990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 39f760 │ │ │ │ ldr r3, [pc, #568] @ 39f764 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -340636,15 +340636,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -340652,38 +340652,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [pc, #160] @ 39f774 │ │ │ │ ldr r3, [pc, #140] @ 39f764 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -340721,15 +340721,15 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r0, r8, ror #17 │ │ │ │ addseq fp, r0, r4, lsl #17 │ │ │ │ addseq fp, r0, r0, asr r8 │ │ │ │ addseq fp, r0, r0, asr r7 │ │ │ │ addseq fp, r0, ip, lsl #14 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, r5, ip, asr #14 │ │ │ │ + rsbeq sp, r5, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 39fc3c │ │ │ │ mov r4, r1 │ │ │ │ @@ -340926,29 +340926,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 255178 │ │ │ │ b 39f8d8 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -340988,29 +340988,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ b 39f8d8 │ │ │ │ ldr r3, [pc, #92] @ 39fc50 │ │ │ │ ldr r0, [pc, #108] @ 39fc64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -341026,23 +341026,23 @@ │ │ │ │ bl 39d64c │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 39f7f8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 256254 │ │ │ │ addseq fp, r0, ip, ror r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq pc, [r8], #-153 @ 0xffffff67 @ │ │ │ │ + ldrsbeq pc, [r8], #-153 @ 0xffffff67 @ │ │ │ │ addseq fp, r0, r4, ror #12 │ │ │ │ addseq fp, r0, ip, lsr r5 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, r5, r4, lsl #11 │ │ │ │ + rsbeq sp, r5, r4, lsr #11 │ │ │ │ andeq sl, r0, r7 │ │ │ │ - rsbeq sp, r5, r8, lsr #8 │ │ │ │ + rsbeq sp, r5, r8, asr #8 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - rsbeq sp, r5, r8, lsl r3 │ │ │ │ + rsbeq sp, r5, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 3a0124 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341342,37 +341342,37 @@ │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bl 256298 │ │ │ │ bl 255568 │ │ │ │ umullseq fp, r0, ip, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r0, r8, lsl #3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq pc, r8, r4, lsl #9 │ │ │ │ + rsbseq pc, r8, r4, lsr #9 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq pc, r8, r1, asr r4 @ │ │ │ │ + rsbseq pc, r8, r1, ror r4 @ │ │ │ │ addseq fp, r0, ip, lsr #1 │ │ │ │ addseq fp, r0, ip, rrx │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, r5, r0, asr r2 │ │ │ │ + rsbeq sp, r5, r0, ror r2 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - rsbseq pc, r8, sp, lsl #7 │ │ │ │ + rsbseq pc, r8, sp, lsr #7 │ │ │ │ addseq sl, r0, ip, ror #31 │ │ │ │ @ instruction: 0x0090afb8 │ │ │ │ addseq sl, r0, ip, asr pc │ │ │ │ - strdeq sp, [r5], #-12 @ │ │ │ │ + rsbeq sp, r5, ip, lsl r1 │ │ │ │ addseq sl, r0, r0, lsr #30 │ │ │ │ - rsbeq sp, r5, ip, ror r0 │ │ │ │ + @ instruction: 0x0065d09c │ │ │ │ addseq sl, r0, r4, asr #29 │ │ │ │ addseq sl, r0, ip, lsl #29 │ │ │ │ @ instruction: 0x0090adfc │ │ │ │ @ instruction: 0x0090adb4 │ │ │ │ addseq sl, r0, r8, asr sp │ │ │ │ - ldrsheq pc, [r8], #-8 @ │ │ │ │ - rsbeq ip, r5, r0, lsl #23 │ │ │ │ - strheq ip, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq pc, r8, r8, lsl r1 @ │ │ │ │ + rsbeq ip, r5, r0, lsr #23 │ │ │ │ + ldrdeq ip, [r5], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 3a04c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -341573,26 +341573,26 @@ │ │ │ │ bl 255568 │ │ │ │ bl 2562dc │ │ │ │ bl 256254 │ │ │ │ addseq sl, r0, r0, ror ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r0, ip, asr ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0078ef9c │ │ │ │ - rsbseq lr, r8, r5, ror pc │ │ │ │ + ldrheq lr, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x0078ef95 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq ip, r5, r0, lsr lr │ │ │ │ + rsbeq ip, r5, r0, asr lr │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ addseq sl, r0, r8, ror fp │ │ │ │ - ldrsbeq lr, [r8], #-235 @ 0xffffff15 @ │ │ │ │ - strheq ip, [r5], #-220 @ 0xffffff24 @ │ │ │ │ - ldrdeq ip, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsheq lr, [r8], #-235 @ 0xffffff15 @ │ │ │ │ + ldrdeq ip, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + strdeq ip, [r5], #-200 @ 0xffffff38 @ │ │ │ │ ldr r0, [pc, #4] @ 3a0500 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r2, r3, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3a0654 │ │ │ │ ldr lr, [pc, #312] @ 3a0658 │ │ │ │ @@ -341652,42 +341652,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a0674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a055c │ │ │ │ ldr r0, [pc, #60] @ 3a0678 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a055c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r0, r8, lsl #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r0, r8, ror #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0090a8b0 │ │ │ │ andeq r3, r0, r0, lsl #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0065cf90 │ │ │ │ - rsbeq ip, r5, r0, asr #31 │ │ │ │ + strheq ip, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq ip, r5, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 3a0984 │ │ │ │ ldr r1, [pc, #752] @ 3a0988 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -341839,26 +341839,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3a09b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a06dc │ │ │ │ ldr r2, [pc, #132] @ 3a09b8 │ │ │ │ ldr r3, [pc, #80] @ 3a0988 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -341872,56 +341872,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3a4770 │ │ │ │ ldr r0, [pc, #76] @ 3a09bc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a06dc │ │ │ │ umullseq sl, r0, r0, r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r0, ip, ror #14 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0090a6f4 │ │ │ │ @ instruction: 0x0090a6b0 │ │ │ │ addseq sl, r0, r8, lsr #12 │ │ │ │ @ instruction: 0x0090a5f4 │ │ │ │ @ instruction: 0x0090a5b8 │ │ │ │ andeq r1, r0, r8, ror #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r5, r4, lsl sp │ │ │ │ + rsbeq ip, r5, r4, lsr sp │ │ │ │ @ instruction: 0x0090a4f0 │ │ │ │ - rsbeq ip, r5, r0, lsl sp │ │ │ │ + rsbeq ip, r5, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 3a0ac0 │ │ │ │ ldr r2, [pc, #232] @ 3a0ac4 │ │ │ │ ldr r1, [pc, #232] @ 3a0ac8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #200] @ 3a0acc │ │ │ │ ldr r1, [pc, #200] @ 3a0ad0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #168] @ 3a0ad4 │ │ │ │ ldr r2, [pc, #168] @ 3a0ad8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3a0adc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -341932,43 +341932,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [pc, #112] @ 3a0ae8 │ │ │ │ ldr r1, [pc, #112] @ 3a0aec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r8, ip, asr r9 │ │ │ │ - ldrdeq r9, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r1, r8, r4, lsl sp │ │ │ │ - @ instruction: 0x00649d9c │ │ │ │ - rsbeq r2, r4, r4, ror pc │ │ │ │ + rsbseq lr, r8, ip, ror r9 │ │ │ │ + strdeq r9, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r1, r8, r4, lsr sp │ │ │ │ + strheq r9, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x00642f94 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - rsbeq ip, r5, r8, lsl #25 │ │ │ │ + rsbeq ip, r5, r8, lsr #25 │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ addeq r1, r3, r0, lsr #30 │ │ │ │ addeq ip, lr, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -341985,30 +341985,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342029,30 +342029,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342075,15 +342075,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 3a0e70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -342120,26 +342120,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #276] @ 3a0e7c │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 41d2c4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -342161,22 +342161,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #104] @ 3a0e90 │ │ │ │ ldr r3, [pc, #60] @ 3a0e68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342185,24 +342185,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 3a0e94 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a4938 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq lr, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsheq lr, [r8], #-100 @ 0xffffff9c @ │ │ │ │ addseq sl, r0, r8, lsr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq ip, r5, r8, lsr sl │ │ │ │ - rsbeq ip, r5, r4, asr #20 │ │ │ │ - rsbeq ip, r5, ip, asr #19 │ │ │ │ + rsbeq ip, r5, r8, asr sl │ │ │ │ + rsbeq ip, r5, r4, ror #20 │ │ │ │ + rsbeq ip, r5, ip, ror #19 │ │ │ │ addeq r1, r3, r4, ror #24 │ │ │ │ - rsbeq ip, r5, r8, lsl #19 │ │ │ │ - rsbeq r9, r3, r0, ror #13 │ │ │ │ - rsbeq r1, r8, r4, lsr #18 │ │ │ │ + rsbeq ip, r5, r8, lsr #19 │ │ │ │ + rsbeq r9, r3, r0, lsl #14 │ │ │ │ + rsbeq r1, r8, r4, asr #18 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0x00909ffc │ │ │ │ @ instruction: 0x0091acf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -342213,22 +342213,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3a4530 │ │ │ │ - rsbseq lr, r8, r8, lsl #9 │ │ │ │ - rsbeq ip, r5, r0, lsl r8 │ │ │ │ - rsbeq ip, r5, r0, lsr #16 │ │ │ │ + rsbseq lr, r8, r8, lsr #9 │ │ │ │ + rsbeq ip, r5, r0, lsr r8 │ │ │ │ + rsbeq ip, r5, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3a0fa0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -342236,25 +342236,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3a0fa4 │ │ │ │ ldr r1, [pc, #136] @ 3a0fa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #116] @ 3a0fac │ │ │ │ ldr r1, [pc, #116] @ 3a0fb0 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #84] @ 3a0fb4 │ │ │ │ ldr r2, [pc, #84] @ 3a0fb8 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -342265,55 +342265,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r8, r4, lsr r4 │ │ │ │ - strheq ip, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq ip, r5, r0, asr #15 │ │ │ │ - rsbeq r9, r3, ip, ror r5 │ │ │ │ - rsbeq r1, r8, r0, asr #15 │ │ │ │ - rsbeq fp, r5, ip, lsl #26 │ │ │ │ - rsbeq r9, r5, ip, lsl sp │ │ │ │ + rsbseq lr, r8, r4, asr r4 │ │ │ │ + ldrdeq ip, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq ip, r5, r0, ror #15 │ │ │ │ + @ instruction: 0x0063959c │ │ │ │ + rsbeq r1, r8, r0, ror #15 │ │ │ │ + rsbeq fp, r5, ip, lsr #26 │ │ │ │ + rsbeq r9, r5, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 3a1038 │ │ │ │ ldr r2, [pc, #100] @ 3a103c │ │ │ │ ldr r1, [pc, #100] @ 3a1040 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 753c54 │ │ │ │ + bl 753c74 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3a1028 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 58eab4 │ │ │ │ - rsbseq lr, r8, r4, ror #6 │ │ │ │ - rsbeq ip, r5, ip, ror #13 │ │ │ │ - strdeq ip, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq lr, r8, r4, lsl #7 │ │ │ │ + rsbeq ip, r5, ip, lsl #14 │ │ │ │ + rsbeq ip, r5, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 3a17a4 │ │ │ │ ldr r1, [pc, #1864] @ 3a17a8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -342433,25 +342433,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 3a17c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a10a0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a482c │ │ │ │ mov r1, #0 │ │ │ │ b 3a1140 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -342463,15 +342463,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 3a1140 │ │ │ │ ldr r0, [pc, #1304] @ 3a17c8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a10a0 │ │ │ │ ldr r3, [pc, #1284] @ 3a17cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a129c │ │ │ │ ldr r3, [pc, #1248] @ 3a17bc │ │ │ │ @@ -342487,24 +342487,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3a17d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a129c │ │ │ │ ldr r3, [pc, #1152] @ 3a17cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a10f4 │ │ │ │ @@ -342521,24 +342521,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 3a17d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 3a1100 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342554,23 +342554,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3a17d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a1100 │ │ │ │ ldr r3, [pc, #888] @ 3a17cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a169c │ │ │ │ @@ -342588,23 +342588,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3a17dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 3a11b0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342624,24 +342624,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3a17e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -342663,24 +342663,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 3a17e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -342702,23 +342702,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3a17e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a11c8 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 3a14e8 │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -342733,84 +342733,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 3a1584 │ │ │ │ ldr r0, [pc, #264] @ 3a17ec │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a129c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 3a17f0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a1100 │ │ │ │ ldr r0, [pc, #212] @ 3a17f4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a13c8 │ │ │ │ ldr r0, [pc, #188] @ 3a17f8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a1564 │ │ │ │ ldr r0, [pc, #164] @ 3a17fc │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a14d0 │ │ │ │ ldr r0, [pc, #140] @ 3a1800 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a11c8 │ │ │ │ ldr r0, [pc, #116] @ 3a1804 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a1600 │ │ │ │ addseq r9, r0, r8, asr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r0, r8, lsr #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x00909cdc │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r5, r0, lsr #9 │ │ │ │ - @ instruction: 0x0065c494 │ │ │ │ + rsbeq ip, r5, r0, asr #9 │ │ │ │ + strheq ip, [r5], #-68 @ 0xffffffbc @ │ │ │ │ andeq r1, r0, r0, asr #9 │ │ │ │ - rsbeq ip, r5, r0, asr #8 │ │ │ │ - strheq ip, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq ip, r5, r8, lsr r3 │ │ │ │ - strheq ip, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq ip, r5, ip, lsl r2 │ │ │ │ - rsbeq ip, r5, r0, lsl #3 │ │ │ │ - rsbeq ip, r5, r8, ror #1 │ │ │ │ - ldrdeq ip, [r5], #-8 @ │ │ │ │ - strheq ip, [r5], #-0 @ │ │ │ │ - @ instruction: 0x0065c09c │ │ │ │ - rsbeq ip, r5, r0, lsl #1 │ │ │ │ - rsbeq ip, r5, r4, rrx │ │ │ │ - rsbeq ip, r5, r0, asr #32 │ │ │ │ - rsbeq ip, r5, ip, lsr #32 │ │ │ │ + rsbeq ip, r5, r0, ror #8 │ │ │ │ + ldrdeq ip, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq ip, r5, r8, asr r3 │ │ │ │ + ldrdeq ip, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq ip, r5, ip, lsr r2 │ │ │ │ + rsbeq ip, r5, r0, lsr #3 │ │ │ │ + rsbeq ip, r5, r8, lsl #2 │ │ │ │ + strdeq ip, [r5], #-8 @ │ │ │ │ + ldrdeq ip, [r5], #-0 @ │ │ │ │ + strheq ip, [r5], #-12 @ │ │ │ │ + rsbeq ip, r5, r0, lsr #1 │ │ │ │ + rsbeq ip, r5, r4, lsl #1 │ │ │ │ + rsbeq ip, r5, r0, rrx │ │ │ │ + rsbeq ip, r5, ip, asr #32 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -342859,15 +342859,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 3a1948 │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldr r2, [pc, #472] @ 3a1acc │ │ │ │ ldr r3, [pc, #456] @ 3a1ac0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -342910,23 +342910,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3a1ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a18dc │ │ │ │ ldr r2, [pc, #236] @ 3a1ad0 │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -342954,50 +342954,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3a1ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a1a04 │ │ │ │ ldr r0, [pc, #92] @ 3a1aec │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a18dc │ │ │ │ ldr r0, [pc, #68] @ 3a1af0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a1a04 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009095d0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ umullseq r9, r0, ip, r5 │ │ │ │ addseq r9, r0, r0, lsr r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r5, ip, asr lr │ │ │ │ + rsbeq fp, r5, ip, ror lr │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq fp, r5, r4, ror sp │ │ │ │ - rsbeq fp, r5, r8, asr #27 │ │ │ │ - rsbeq fp, r5, r8, ror #26 │ │ │ │ + @ instruction: 0x0065bd94 │ │ │ │ + rsbeq fp, r5, r8, ror #27 │ │ │ │ + rsbeq fp, r5, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 3a1ce4 │ │ │ │ ldr r1, [pc, #472] @ 3a1ce8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -343099,43 +343099,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3a1d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a1b44 │ │ │ │ ldr r0, [pc, #68] @ 3a1d18 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a1b44 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r0, r8, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009092f8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ addseq r9, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, lsl sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r5, r0, asr #23 │ │ │ │ - ldrdeq fp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq fp, r5, r0, ror #23 │ │ │ │ + strdeq fp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 3a1e40 │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -343199,20 +343199,20 @@ │ │ │ │ b 3a1db8 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 3a1db8 │ │ │ │ ldr r0, [pc, #20] @ 3a1e4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a1e18 │ │ │ │ addseq r9, r0, ip, ror #1 │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq fp, r5, r4, lsl #21 │ │ │ │ + rsbeq fp, r5, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -344203,15 +344203,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 3a2f10 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a181c │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -344237,15 +344237,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -344257,15 +344257,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3a2f1c │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -344276,15 +344276,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 3a2f04 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a2128 │ │ │ │ b 3a2df8 │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -344617,25 +344617,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3a3684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3a31c4 │ │ │ │ ldr r2, [pc, #484] @ 3a3688 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -344656,27 +344656,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3a368c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a3308 │ │ │ │ ldr r3, [pc, #340] @ 3a3690 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3268 │ │ │ │ ldr r3, [pc, #300] @ 3a367c │ │ │ │ @@ -344692,24 +344692,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3a3694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [fp] │ │ │ │ b 3a3268 │ │ │ │ ldr r3, [pc, #204] @ 3a3690 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a33d8 │ │ │ │ @@ -344719,57 +344719,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 3a355c │ │ │ │ b 3a33d8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 3a3698 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3a31c4 │ │ │ │ ldr r0, [pc, #136] @ 3a369c │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a3308 │ │ │ │ ldr r0, [pc, #108] @ 3a36a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [fp] │ │ │ │ b 3a3268 │ │ │ │ @ instruction: 0x00907eb4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, r8, r0, ror #7 │ │ │ │ + rsbseq ip, r8, r0, lsl #8 │ │ │ │ addseq r7, r0, ip, lsl #29 │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ addseq r7, r0, r0, lsr lr │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ addseq r7, r0, r8, lsr #26 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000029bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r5, r0, asr r4 │ │ │ │ + rsbeq sl, r5, r0, ror r4 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq sl, r5, ip, asr r4 │ │ │ │ + rsbeq sl, r5, ip, ror r4 │ │ │ │ andeq r5, r0, r0, ror #2 │ │ │ │ - rsbeq sl, r5, ip, ror r3 │ │ │ │ - rsbeq sl, r5, r0, lsl r3 │ │ │ │ - strheq sl, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sl, r5, r8, lsr #6 │ │ │ │ + @ instruction: 0x0065a39c │ │ │ │ + rsbeq sl, r5, r0, lsr r3 │ │ │ │ + ldrdeq sl, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq sl, r5, r8, asr #6 │ │ │ │ │ │ │ │ 003a36a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -345640,19 +345640,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 3a3c44 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r0, r0, ror #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, r8, ip, ror ip │ │ │ │ + @ instruction: 0x0078bc9c │ │ │ │ addseq r7, r0, r8, lsr r6 │ │ │ │ - ldrheq fp, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq fp, [r8], #-152 @ 0xffffff68 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq fp, r8, r0, lsr #7 │ │ │ │ + rsbseq fp, r8, r0, asr #7 │ │ │ │ │ │ │ │ 003a4468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -345847,15 +345847,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3a4744 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3a46b4 │ │ │ │ - rsbseq sl, r8, sp, asr #26 │ │ │ │ + rsbseq sl, r8, sp, ror #26 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003a4770 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -345965,15 +345965,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3a490c │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3a487c │ │ │ │ - rsbseq sl, r8, ip, lsl #23 │ │ │ │ + rsbseq sl, r8, ip, lsr #23 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003a4938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -345989,21 +345989,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 58e1e0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -346191,15 +346191,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ ldrdeq sp, [r2], r8 │ │ │ │ - rsbseq sl, r8, r8, lsl sp │ │ │ │ + rsbseq sl, r8, r8, lsr sp │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 3a4d54 │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -346233,15 +346233,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ addeq sp, r4, ip, ror #30 │ │ │ │ - ldrheq sl, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsbeq sl, [r8], #-200 @ 0xffffff38 @ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -346274,15 +346274,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ ldr r9, [pc, #160] @ 3a4ea8 │ │ │ │ ldr r8, [pc, #160] @ 3a4eac │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -346293,15 +346293,15 @@ │ │ │ │ bl 255178 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ cmp r4, r5 │ │ │ │ bne 3a4e20 │ │ │ │ ldr r2, [pc, #84] @ 3a4eb0 │ │ │ │ ldr r3, [pc, #68] @ 3a4ea4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -346317,15 +346317,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r8, asr #32 │ │ │ │ @ instruction: 0x0082dcb4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, r5, r8, asr #24 │ │ │ │ + rsbeq r8, r5, r8, ror #24 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ addseq r5, r0, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -346374,19 +346374,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -346418,22 +346418,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #24] @ 3a5060 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ b 3a4fd4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 3a51b8 │ │ │ │ @@ -346443,45 +346443,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #280] @ 3a51c4 │ │ │ │ ldr r1, [pc, #280] @ 3a51c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #248] @ 3a51cc │ │ │ │ ldr r1, [pc, #248] @ 3a51d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #216] @ 3a51d4 │ │ │ │ ldr r1, [pc, #216] @ 3a51d8 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #184] @ 3a51dc │ │ │ │ ldr r2, [pc, #184] @ 3a51e0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 3a51e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346512,31 +346512,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74f728 │ │ │ │ - rsbseq sl, r8, ip, ror r7 │ │ │ │ - rsbeq r5, r3, r4, lsr #8 │ │ │ │ - rsbeq sp, r7, r8, ror #12 │ │ │ │ - rsbeq r5, r3, r8, lsr #8 │ │ │ │ - rsbeq r5, r3, r0, asr #8 │ │ │ │ - ldrdeq r5, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq lr, r3, r8, lsr #17 │ │ │ │ - rsbeq r8, r5, r0, ror #18 │ │ │ │ - rsbeq r8, r5, r0, asr r9 │ │ │ │ + b 74f748 │ │ │ │ + @ instruction: 0x0078a79c │ │ │ │ + rsbeq r5, r3, r4, asr #8 │ │ │ │ + rsbeq sp, r7, r8, lsl #13 │ │ │ │ + rsbeq r5, r3, r8, asr #8 │ │ │ │ + rsbeq r5, r3, r0, ror #8 │ │ │ │ + strdeq r5, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq lr, r3, r8, asr #17 │ │ │ │ + rsbeq r8, r5, r0, lsl #19 │ │ │ │ + rsbeq r8, r5, r0, ror r9 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - rsbeq r8, r5, ip, lsr #18 │ │ │ │ + rsbeq r8, r5, ip, asr #18 │ │ │ │ addeq r8, lr, r8, lsl #25 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - strdeq r8, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r8, r5, r8, lsl r9 │ │ │ │ addeq sp, r2, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -346703,15 +346703,15 @@ │ │ │ │ b 3a5420 │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 3a5470 │ │ │ │ - rsbseq sl, r8, ip, lsl #7 │ │ │ │ + rsbseq sl, r8, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -346724,23 +346724,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #24] @ 3a5528 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -346844,28 +346844,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 3a59c4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #728] @ 3a59c8 │ │ │ │ ldr r1, [pc, #728] @ 3a59cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 3a59d0 │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #688] @ 3a59d4 │ │ │ │ ldr r3, [pc, #688] @ 3a59d8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -346886,32 +346886,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d19c │ │ │ │ + bl 70d1bc │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d19c │ │ │ │ + bl 70d1bc │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 3a57b0 │ │ │ │ ldr r2, [pc, #504] @ 3a59dc │ │ │ │ ldr r3, [pc, #504] @ 3a59e0 │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346920,15 +346920,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 41d2c4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -346937,34 +346937,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 41d2c4 │ │ │ │ ldr r6, [pc, #404] @ 3a59e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e1e0 │ │ │ │ mov r0, sl │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 3a59e8 │ │ │ │ ldr r1, [pc, #384] @ 3a59ec │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3a8d90 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 3a59f0 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -346980,39 +346980,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ ldr r3, [pc, #224] @ 3a59fc │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ ldr r3, [pc, #180] @ 3a5a00 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 3a59f8 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ ldr r2, [pc, #148] @ 3a5a04 │ │ │ │ ldr r3, [pc, #72] @ 3a59bc │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -347024,29 +347024,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, ror #2 │ │ │ │ + rsbseq sl, r8, r4, lsl #3 │ │ │ │ addseq r5, r0, ip, ror #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, r3, r4, ror #27 │ │ │ │ - rsbeq sp, r7, r4, lsr #32 │ │ │ │ - rsbeq r8, r5, r0, ror r3 │ │ │ │ - rsbeq r8, r5, r0, ror #6 │ │ │ │ + rsbeq r4, r3, r4, lsl #28 │ │ │ │ + rsbeq sp, r7, r4, asr #32 │ │ │ │ + @ instruction: 0x00658390 │ │ │ │ + rsbeq r8, r5, r0, lsl #7 │ │ │ │ umulleq sp, r2, r0, r3 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - rsbeq r8, r5, r8, ror #6 │ │ │ │ + rsbeq r8, r5, r8, lsl #7 │ │ │ │ addeq sp, r2, r4, lsr #5 │ │ │ │ - strheq r8, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r9, r8, r8, lsr #31 │ │ │ │ - rsbeq r4, r4, r8, lsr pc │ │ │ │ - rsbeq lr, r3, r0, lsl r1 │ │ │ │ + ldrdeq r8, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r9, r8, r8, asr #31 │ │ │ │ + rsbeq r4, r4, r8, asr pc │ │ │ │ + rsbeq lr, r3, r0, lsr r1 │ │ │ │ addseq r6, r1, r0, ror #5 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0x009054b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -347378,24 +347378,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 3a5fb0 │ │ │ │ ldr r1, [pc, #132] @ 3a5fb4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #112] @ 3a5fb8 │ │ │ │ ldr r1, [pc, #112] @ 3a5fbc │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #84] @ 3a5fc0 │ │ │ │ ldr r2, [pc, #84] @ 3a5fc4 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -347406,21 +347406,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r8, ip, ror #17 │ │ │ │ - rsbeq r7, r5, r4, lsr fp │ │ │ │ - rsbeq r7, r5, r0, lsr #22 │ │ │ │ - rsbeq r4, r3, ip, ror #10 │ │ │ │ - rsbeq ip, r7, ip, lsr #15 │ │ │ │ - rsbeq r6, r5, r0, lsl #26 │ │ │ │ - rsbeq r4, r5, r0, lsl sp │ │ │ │ + rsbseq r9, r8, ip, lsl #18 │ │ │ │ + rsbeq r7, r5, r4, asr fp │ │ │ │ + rsbeq r7, r5, r0, asr #22 │ │ │ │ + rsbeq r4, r3, ip, lsl #11 │ │ │ │ + rsbeq ip, r7, ip, asr #15 │ │ │ │ + rsbeq r6, r5, r0, lsr #26 │ │ │ │ + rsbeq r4, r5, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3a6098 │ │ │ │ mov r5, r1 │ │ │ │ @@ -347431,15 +347431,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41c928 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -347465,62 +347465,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 58e9e8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 58f134 │ │ │ │ - rsbseq r9, r8, r4, lsl r8 │ │ │ │ - rsbeq r7, r5, r4, asr sl │ │ │ │ - rsbeq r7, r5, r4, ror #20 │ │ │ │ + rsbseq r9, r8, r4, lsr r8 │ │ │ │ + rsbeq r7, r5, r4, ror sl │ │ │ │ + rsbeq r7, r5, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3a614c │ │ │ │ ldr r2, [pc, #144] @ 3a6150 │ │ │ │ ldr r1, [pc, #144] @ 3a6154 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3a6104 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3a6120 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3a613c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58eab4 │ │ │ │ - rsbseq r9, r8, r4, asr #14 │ │ │ │ - @ instruction: 0x00657994 │ │ │ │ - rsbeq r7, r5, r4, lsl #19 │ │ │ │ + rsbseq r9, r8, r4, ror #14 │ │ │ │ + strheq r7, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r7, r5, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 3a62e0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 3a62e4 │ │ │ │ @@ -347529,15 +347529,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -347592,36 +347592,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3a6288 │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 3a61d8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r9, r8, ip, lsl #13 │ │ │ │ - rsbeq r4, r4, r0, lsr #12 │ │ │ │ - strdeq sp, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r9, r8, ip, lsr #13 │ │ │ │ + rsbeq r4, r4, r0, asr #12 │ │ │ │ + rsbeq sp, r3, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 3a644c │ │ │ │ ldr ip, [pc, #328] @ 3a6450 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -347685,41 +347685,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a646c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a633c │ │ │ │ ldr r0, [pc, #56] @ 3a6470 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a633c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r0, r0, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r0, r0, lsl #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x00904abc │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r5, ip, lsl #13 │ │ │ │ - ldrdeq r7, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r7, r5, ip, lsr #13 │ │ │ │ + strdeq r7, [r5], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 58ea18 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -347906,16 +347906,16 @@ │ │ │ │ b 3a6698 │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 3a6698 │ │ │ │ - rsbseq r9, r8, r0, lsr #2 │ │ │ │ - ldrsbeq r9, [r8], #-12 @ │ │ │ │ + rsbseq r9, r8, r0, asr #2 │ │ │ │ + ldrsheq r9, [r8], #-12 @ │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 3a6158 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -347946,35 +347946,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 255178 │ │ │ │ @@ -348032,18 +348032,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r9, r8, ip │ │ │ │ - rsbeq r7, r5, r0, ror #4 │ │ │ │ - rsbeq r7, r5, r0, asr r2 │ │ │ │ - rsbseq r1, r9, r4, asr #1 │ │ │ │ + rsbseq r9, r8, ip, lsr #32 │ │ │ │ + rsbeq r7, r5, r0, lsl #5 │ │ │ │ + rsbeq r7, r5, r0, ror r2 │ │ │ │ + rsbseq r1, r9, r4, ror #1 │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 3a70e8 │ │ │ │ @@ -348068,15 +348068,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -348130,15 +348130,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -348147,23 +348147,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [pc, #1468] @ 3a7108 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 3a710c │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -348264,15 +348264,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -348282,15 +348282,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3a6d80 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -348328,15 +348328,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -348347,15 +348347,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a6ed0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -348385,15 +348385,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3a6f94 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -348404,15 +348404,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -348421,15 +348421,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -348509,27 +348509,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 3a9118 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 3a6ed0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, ip, asr lr │ │ │ │ + rsbseq r8, r8, ip, ror lr │ │ │ │ addseq r4, r0, ip, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r3, [r4], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq ip, r3, r8, lsl #31 │ │ │ │ - ldrheq r8, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + ldrdeq r3, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq ip, r3, r8, lsr #31 │ │ │ │ + ldrsbeq r8, [r8], #-212 @ 0xffffff2c @ │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - rsbeq r3, r4, r8, lsr #26 │ │ │ │ - rsbeq ip, r3, r4, lsr lr │ │ │ │ + rsbeq r3, r4, r8, asr #26 │ │ │ │ + rsbeq ip, r3, r4, asr lr │ │ │ │ andscs r0, r0, r0 │ │ │ │ - rsbseq r8, r8, r8, lsr #18 │ │ │ │ - strheq r3, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq ip, r3, ip, lsl #21 │ │ │ │ + rsbseq r8, r8, r8, asr #18 │ │ │ │ + ldrdeq r3, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, r3, ip, lsr #21 │ │ │ │ addseq r3, r0, r4, lsr lr │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -348585,15 +348585,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3a723c │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 9b47d0 │ │ │ │ + bl 9b47f0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -348629,15 +348629,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -348646,23 +348646,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 255178 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 3a84dc │ │ │ │ cmp r0, fp │ │ │ │ beq 3a78fc │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 9b47d0 │ │ │ │ + bl 9b47f0 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 3a7364 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 3a77f4 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -348790,15 +348790,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -348806,42 +348806,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -348867,30 +348867,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -348924,30 +348924,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -348965,15 +348965,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 3a74fc │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ mov r7, r8 │ │ │ │ b 3a7348 │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3a7d98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a73c8 │ │ │ │ @@ -349061,29 +349061,29 @@ │ │ │ │ b 3a7444 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ b 3a78a8 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 254164 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a78d0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00903bb0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, r8, r4, ror #10 │ │ │ │ - strdeq r3, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrdeq ip, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r8, r8, r4, lsl #11 │ │ │ │ + rsbeq r3, r4, r8, lsl r5 │ │ │ │ + strdeq ip, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0x00903ab8 │ │ │ │ bge ff29a9d8 <__bss_end__@@Base+0xfe4d1d88> │ │ │ │ bge ff29a9d4 <__bss_end__@@Base+0xfe4d1d84> │ │ │ │ bge ff29a9dc <__bss_end__@@Base+0xfe4d1d8c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -349195,42 +349195,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a7c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a7b38 │ │ │ │ ldr r0, [pc, #60] @ 3a7c04 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a7b38 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r0, r4, asr r3 │ │ │ │ addseq r3, r0, r4, lsr r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r0, ror r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r5, r8, lsr #10 │ │ │ │ - rsbeq r6, r5, r8, ror #10 │ │ │ │ + rsbeq r6, r5, r8, asr #10 │ │ │ │ + rsbeq r6, r5, r8, lsl #11 │ │ │ │ │ │ │ │ 003a7c08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 3a7d70 │ │ │ │ @@ -349297,42 +349297,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a7d90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a7c8c │ │ │ │ ldr r0, [pc, #60] @ 3a7d94 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a7c8c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r0, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r0, r8, asr #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r3, r0, r0, r1 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r5, r4, lsr r4 │ │ │ │ - rsbeq r6, r5, r8, ror r4 │ │ │ │ + rsbeq r6, r5, r4, asr r4 │ │ │ │ + @ instruction: 0x00656498 │ │ │ │ │ │ │ │ 003a7d98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -349409,22 +349409,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3a7fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a7ddc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a7f14 │ │ │ │ mov r0, #0 │ │ │ │ b 3a7de0 │ │ │ │ ldr r3, [pc, #192] @ 3a7fdc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -349443,47 +349443,47 @@ │ │ │ │ beq 3a7fa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a7fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a7f0c │ │ │ │ ldr r0, [pc, #80] @ 3a7fe4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a7ddc │ │ │ │ ldr r0, [pc, #64] @ 3a7fe8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a7f0c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, ip, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r0, ip, asr r0 │ │ │ │ addseq r3, r0, ip, lsr r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r0, lsl #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00656390 │ │ │ │ + strheq r6, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r5, r0, r4, ror #2 │ │ │ │ - @ instruction: 0x00656298 │ │ │ │ - rsbeq r6, r5, ip, lsr #6 │ │ │ │ - strheq r6, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + strheq r6, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r6, r5, ip, asr #6 │ │ │ │ + ldrdeq r6, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 003a7fec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -349623,15 +349623,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -349641,15 +349641,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 3a84bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8190 │ │ │ │ ldr r3, [pc, #568] @ 3a84c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8148 │ │ │ │ ldr r3, [pc, #536] @ 3a84b4 │ │ │ │ @@ -349669,15 +349669,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -349686,15 +349686,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3a84c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8148 │ │ │ │ ldr r3, [pc, #396] @ 3a84c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8100 │ │ │ │ ldr r3, [pc, #356] @ 3a84b4 │ │ │ │ @@ -349711,15 +349711,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -349728,30 +349728,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3a84cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a8100 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 3a84d0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a8100 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 3a84d4 │ │ │ │ @@ -349760,48 +349760,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8190 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 3a84d8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8148 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, lsl lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00902db8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r5, r9, ip, lsr #1 │ │ │ │ + rsbseq r5, r9, ip, asr #1 │ │ │ │ @ instruction: 0x00902cd0 │ │ │ │ andeq r2, r0, r4, lsr #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r5, r8, ror r0 │ │ │ │ + @ instruction: 0x00656098 │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ - rsbeq r6, r5, r8, lsl r1 │ │ │ │ + rsbeq r6, r5, r8, lsr r1 │ │ │ │ andeq r4, r0, r4, ror r7 │ │ │ │ - rsbeq r5, r5, r4, asr #31 │ │ │ │ - rsbeq r5, r5, r8, ror #31 │ │ │ │ - strdeq r5, [r5], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r6, r5, r8, lsr r0 │ │ │ │ + rsbeq r5, r5, r4, ror #31 │ │ │ │ + rsbeq r6, r5, r8 │ │ │ │ + rsbeq r5, r5, ip, lsl pc │ │ │ │ + rsbeq r6, r5, r8, asr r0 │ │ │ │ │ │ │ │ 003a84dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 3a86b8 │ │ │ │ @@ -349865,22 +349865,22 @@ │ │ │ │ beq 3a86a0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3a86d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8580 │ │ │ │ ldr r2, [pc, #192] @ 3a86dc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3a8580 │ │ │ │ ldr r2, [pc, #160] @ 3a86d0 │ │ │ │ @@ -349895,47 +349895,47 @@ │ │ │ │ beq 3a868c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a86e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8580 │ │ │ │ ldr r0, [pc, #80] @ 3a86e4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8580 │ │ │ │ ldr r0, [pc, #64] @ 3a86e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8580 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, lsr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, r8, lsl r9 │ │ │ │ addseq r2, r0, ip, ror #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r8, ror #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, r0, asr #31 │ │ │ │ + rsbeq r5, r5, r0, ror #31 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x00655e94 │ │ │ │ - rsbeq r5, r5, r0, ror #29 │ │ │ │ - rsbeq r5, r5, r0, lsl #31 │ │ │ │ + strheq r5, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r5, r5, r0, lsl #30 │ │ │ │ + rsbeq r5, r5, r0, lsr #31 │ │ │ │ │ │ │ │ 003a86ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 3a8864 │ │ │ │ @@ -350009,41 +350009,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a888c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a87c8 │ │ │ │ ldr r0, [pc, #60] @ 3a8890 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a87c8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ addseq r2, r0, r4, lsl r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, r4, lsl #14 │ │ │ │ @ instruction: 0x009026d8 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r8, asr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, ip, lsr lr │ │ │ │ - rsbeq r5, r5, r8, lsl #29 │ │ │ │ + rsbeq r5, r5, ip, asr lr │ │ │ │ + rsbeq r5, r5, r8, lsr #29 │ │ │ │ │ │ │ │ 003a8894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -350068,33 +350068,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a8958 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #220] @ 3a89f4 │ │ │ │ ldr r3, [pc, #204] @ 3a89e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a89e0 │ │ │ │ ldr r2, [pc, #188] @ 3a89f8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ ldr r3, [pc, #156] @ 3a89fc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8908 │ │ │ │ ldr r3, [pc, #140] @ 3a8a00 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -350109,38 +350109,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3a8a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8908 │ │ │ │ ldr r0, [pc, #52] @ 3a8a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8908 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r4, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, ip, lsr r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r0, ip, lsl #10 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r5, r0, ip, ror #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, ip, ror #26 │ │ │ │ - rsbeq r5, r5, r4, lsr #27 │ │ │ │ + rsbeq r5, r5, ip, lsl #27 │ │ │ │ + rsbeq r5, r5, r4, asr #27 │ │ │ │ │ │ │ │ 003a8a10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 3a8bd8 │ │ │ │ @@ -350225,48 +350225,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3a8bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8ac4 │ │ │ │ ldr r0, [pc, #72] @ 3a8bfc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8ac4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009023f8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, r8, asr #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r0, r8, asr r3 │ │ │ │ andeq r1, r0, r0, ror r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, r4, lsl ip │ │ │ │ - rsbeq r5, r5, r4, asr ip │ │ │ │ + rsbeq r5, r5, r4, lsr ip │ │ │ │ + rsbeq r5, r5, r4, ror ip │ │ │ │ │ │ │ │ 003a8c00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -350327,48 +350327,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3a8d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3a8c70 │ │ │ │ ldr r2, [pc, #88] @ 3a8d88 │ │ │ │ ldr r3, [pc, #52] @ 3a8d68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a8d60 │ │ │ │ ldr r0, [pc, #56] @ 3a8d8c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009021d0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r0, ip, lsr #3 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, r0, asr #22 │ │ │ │ + rsbeq r5, r5, r0, ror #22 │ │ │ │ ldrsheq r2, [r0], r4 │ │ │ │ - rsbeq r5, r5, r8, asr fp │ │ │ │ + rsbeq r5, r5, r8, ror fp │ │ │ │ │ │ │ │ 003a8d90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -350592,15 +350592,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r4, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsbeq r4, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ bge ff29c11c <__bss_end__@@Base+0xfe4d34cc> │ │ │ │ bge ff29c124 <__bss_end__@@Base+0xfe4d34d4> │ │ │ │ │ │ │ │ 003a9118 : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -350642,15 +350642,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -350658,21 +350658,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -350687,15 +350687,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -350703,38 +350703,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -350809,15 +350809,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 3a9538 │ │ │ │ ldr r3, [pc, #332] @ 3a95c0 │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -350847,15 +350847,15 @@ │ │ │ │ bhi 3a9574 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ ldr r2, [pc, #204] @ 3a95c8 │ │ │ │ ldr r3, [pc, #188] @ 3a95bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -351242,20 +351242,20 @@ │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bl 255568 │ │ │ │ addseq r1, r0, ip, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r0, r8, ror #14 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - rsbseq r3, r9, ip, lsl r7 │ │ │ │ - rsbeq r4, r5, r8, lsl lr │ │ │ │ - rsbeq r4, r5, r4, asr lr │ │ │ │ - ldrsheq r3, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - strdeq r4, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r4, r5, r0, lsl #28 │ │ │ │ + rsbseq r3, r9, ip, lsr r7 │ │ │ │ + rsbeq r4, r5, r8, lsr lr │ │ │ │ + rsbeq r4, r5, r4, ror lr │ │ │ │ + rsbseq r3, r9, r8, lsl r7 │ │ │ │ + rsbeq r4, r5, r0, lsl lr │ │ │ │ + rsbeq r4, r5, r0, lsr #28 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 003a9b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351350,17 +351350,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a9cbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r9, r8, asr #10 │ │ │ │ - rsbeq r4, r5, r4, asr #24 │ │ │ │ - ldrsheq r7, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r3, r9, r8, ror #10 │ │ │ │ + rsbeq r4, r5, r4, ror #24 │ │ │ │ + rsbseq r7, r2, r4, lsl r8 │ │ │ │ │ │ │ │ 003a9cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 3a9e58 │ │ │ │ @@ -351438,15 +351438,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 254134 │ │ │ │ b 3a9d40 │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ b 3a9d40 │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 588338 │ │ │ │ @@ -351460,17 +351460,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r1, r0, ip, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrsbeq r1, [r0], ip │ │ │ │ - rsbseq r3, r9, r4, lsr #7 │ │ │ │ - rsbeq r4, r5, r0, lsr #21 │ │ │ │ - rsbseq r7, r2, r0, asr r6 │ │ │ │ + rsbseq r3, r9, r4, asr #7 │ │ │ │ + rsbeq r4, r5, r0, asr #21 │ │ │ │ + rsbseq r7, r2, r0, ror r6 │ │ │ │ │ │ │ │ 003a9e70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -351497,15 +351497,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 254134 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 9a14dc │ │ │ │ + bl 9a14fc │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 3a9f94 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 3a9f94 │ │ │ │ @@ -351518,15 +351518,15 @@ │ │ │ │ b 3a9f54 │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 3a9ee4 │ │ │ │ ldr r2, [pc, #108] @ 3a9fc8 │ │ │ │ ldr r3, [pc, #100] @ 3a9fc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -351543,15 +351543,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 3a9f54 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umullseq r0, r0, r4, pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @@ -351580,15 +351580,15 @@ │ │ │ │ beq 3aa028 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 3aa0d0 │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 3aa08c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -351674,26 +351674,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 9bdfb8 │ │ │ │ + bl 9bdfd8 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 3aa090 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -351737,15 +351737,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 254134 │ │ │ │ b 3aa2b4 │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, #19 │ │ │ │ bls 3aa230 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -351762,28 +351762,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 3aa190 │ │ │ │ b 3aa230 │ │ │ │ ldr r3, [pc, #108] @ 3aa398 │ │ │ │ b 3aa15c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 3aa190 │ │ │ │ b 3aa230 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 3aa39c │ │ │ │ ldr r1, [pc, #60] @ 3aa3a0 │ │ │ │ @@ -351798,17 +351798,17 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff29d390 <__bss_end__@@Base+0xfe4d4740> │ │ │ │ addseq r0, r0, ip, lsl #27 │ │ │ │ bge ff29d3a0 <__bss_end__@@Base+0xfe4d4750> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff29d3a4 <__bss_end__@@Base+0xfe4d4754> │ │ │ │ - rsbseq r2, r9, r0, lsl #29 │ │ │ │ - rsbeq r4, r5, ip, ror r5 │ │ │ │ - rsbseq r7, r2, ip, lsr #2 │ │ │ │ + rsbseq r2, r9, r0, lsr #29 │ │ │ │ + @ instruction: 0x0065459c │ │ │ │ + rsbseq r7, r2, ip, asr #2 │ │ │ │ │ │ │ │ 003aa3a8 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -351822,17 +351822,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa3fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r8, lsl #28 │ │ │ │ - rsbeq r4, r5, r4, lsl #10 │ │ │ │ - ldrheq r7, [r2], #-4 @ │ │ │ │ + rsbseq r2, r9, r8, lsr #28 │ │ │ │ + rsbeq r4, r5, r4, lsr #10 │ │ │ │ + ldrsbeq r7, [r2], #-4 @ │ │ │ │ │ │ │ │ 003aa400 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -351916,15 +351916,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 3aa5ec │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, #19 │ │ │ │ bls 3aa5a0 │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 3aa5a0 │ │ │ │ @@ -351996,24 +351996,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addseq r0, r0, r4, lsl #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r0, r4, ror #18 │ │ │ │ - rsbseq r2, r9, r8, asr #25 │ │ │ │ - ldrheq r2, [r9], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r4, r5, r8, lsr #5 │ │ │ │ + rsbseq r2, r9, r8, ror #25 │ │ │ │ + ldrsbeq r2, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r4, r5, r8, asr #5 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - rsbseq r2, r9, r8, lsl #23 │ │ │ │ - rsbeq r4, r5, r4, lsl #5 │ │ │ │ - rsbeq r4, r5, r4, ror #5 │ │ │ │ - rsbseq r2, r9, r4, ror #22 │ │ │ │ - rsbeq r4, r5, ip, asr r2 │ │ │ │ - rsbseq r6, r2, ip, lsl #28 │ │ │ │ + rsbseq r2, r9, r8, lsr #23 │ │ │ │ + rsbeq r4, r5, r4, lsr #5 │ │ │ │ + rsbeq r4, r5, r4, lsl #6 │ │ │ │ + rsbseq r2, r9, r4, lsl #23 │ │ │ │ + rsbeq r4, r5, ip, ror r2 │ │ │ │ + rsbseq r6, r2, ip, lsr #28 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 003aa6d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -352041,17 +352041,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa758 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aa75c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, ip, lsr #21 │ │ │ │ - rsbeq r4, r5, r4, lsr #3 │ │ │ │ - rsbseq r6, r2, r4, asr sp │ │ │ │ + rsbseq r2, r9, ip, asr #21 │ │ │ │ + rsbeq r4, r5, r4, asr #3 │ │ │ │ + rsbseq r6, r2, r4, ror sp │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 003aa760 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3aa7ac │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -352101,17 +352101,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa830 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aa834 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrsbeq r2, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r4, r5, ip, asr #1 │ │ │ │ - rsbseq r6, r2, ip, ror ip │ │ │ │ + ldrsheq r2, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r4, r5, ip, ror #1 │ │ │ │ + @ instruction: 0x00726c9c │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 003aa838 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3aa864 │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -352131,17 +352131,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa8a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aa8a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r4, ror #18 │ │ │ │ - rsbeq r4, r5, ip, asr r0 │ │ │ │ - rsbseq r6, r2, ip, lsl #24 │ │ │ │ + rsbseq r2, r9, r4, lsl #19 │ │ │ │ + rsbeq r4, r5, ip, ror r0 │ │ │ │ + rsbseq r6, r2, ip, lsr #24 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 003aa8a8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa8ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -352220,39 +352220,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3aaa10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3aaa14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r8, asr r8 │ │ │ │ - rsbeq r3, r5, r4, asr pc │ │ │ │ - ldrdeq r3, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r2, r9, r4, lsr r8 │ │ │ │ - rsbeq r3, r5, ip, lsr #30 │ │ │ │ - rsbeq r3, r5, r0, asr #31 │ │ │ │ + rsbseq r2, r9, r8, ror r8 │ │ │ │ + rsbeq r3, r5, r4, ror pc │ │ │ │ + strdeq r3, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r2, r9, r4, asr r8 │ │ │ │ + rsbeq r3, r5, ip, asr #30 │ │ │ │ + rsbeq r3, r5, r0, ror #31 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq r2, r9, r0, lsl r8 │ │ │ │ - rsbeq r3, r5, r8, lsl #30 │ │ │ │ - rsbeq r3, r5, r4, lsl #31 │ │ │ │ + rsbseq r2, r9, r0, lsr r8 │ │ │ │ + rsbeq r3, r5, r8, lsr #30 │ │ │ │ + rsbeq r3, r5, r4, lsr #31 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003aaa18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a438 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -352287,15 +352287,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 719e38 │ │ │ │ + bl 719e58 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3aab98 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 3aab7c │ │ │ │ cmp r5, r4 │ │ │ │ @@ -352330,15 +352330,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a418 │ │ │ │ + bl 71a438 │ │ │ │ mov r0, #0 │ │ │ │ b 3aab3c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bl 256360 │ │ │ │ umullseq r0, r0, ip, r3 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r0, r0, ror #5 │ │ │ │ @@ -352433,17 +352433,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3aad34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - ldrsbeq r2, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrdeq r3, [r5], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r6, r2, r0, lsl #15 │ │ │ │ + ldrsheq r2, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + strdeq r3, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r6, r2, r0, lsr #15 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 003aad38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -352519,15 +352519,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 3ab0cc │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -352546,15 +352546,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9bdfb8 │ │ │ │ + bl 9bdfd8 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -352598,15 +352598,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 3aafbc │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9bdfb8 │ │ │ │ + bl 9bdfd8 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 3aaeec │ │ │ │ bl 253648 │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 255b08 │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -352644,48 +352644,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3ab0e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3aaf4c │ │ │ │ ldr r0, [pc, #72] @ 3ab0e8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3aaf4c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [pc], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, pc, r4, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq pc, [pc], r0 │ │ │ │ andeq r5, r0, ip, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r5, r8, lsl #18 │ │ │ │ - rsbeq r3, r5, r0, ror r9 │ │ │ │ + rsbeq r3, r5, r8, lsr #18 │ │ │ │ + @ instruction: 0x00653990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -352760,26 +352760,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ab358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ab160 │ │ │ │ ldr r3, [pc, #216] @ 3ab34c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab18c │ │ │ │ @@ -352796,55 +352796,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3ab35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ab18c │ │ │ │ ldr r0, [pc, #96] @ 3ab360 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ab18c │ │ │ │ ldr r0, [pc, #68] @ 3ab364 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ab160 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq pc, pc, r4, lsl sp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq pc, [pc], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq pc, pc, r0, ip @ │ │ │ │ @ instruction: 0x00004db4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r5, r4, lsr r8 │ │ │ │ - rsbeq r3, r5, r8, lsr #15 │ │ │ │ - strdeq r3, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r3, r5, ip, asr #15 │ │ │ │ + rsbeq r3, r5, r4, asr r8 │ │ │ │ + rsbeq r3, r5, r8, asr #15 │ │ │ │ + rsbeq r3, r5, r0, lsl r8 │ │ │ │ + rsbeq r3, r5, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 3ab62c │ │ │ │ mov r5, r3 │ │ │ │ @@ -352939,26 +352939,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ab64c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 3ab434 │ │ │ │ b 3ab3f0 │ │ │ │ ldr r3, [pc, #240] @ 3ab640 │ │ │ │ @@ -352979,61 +352979,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3ab650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ab458 │ │ │ │ ldr r2, [pc, #100] @ 3ab640 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ab4b8 │ │ │ │ b 3ab3e8 │ │ │ │ ldr r0, [pc, #96] @ 3ab654 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ab458 │ │ │ │ ldr r0, [pc, #68] @ 3ab658 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 3ab534 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umulleq pc, pc, ip, sl @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, pc, r8, ror sl @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, pc, r4, asr #19 │ │ │ │ @ instruction: 0x00004db4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r5, r8, ror #10 │ │ │ │ - rsbeq r3, r5, ip, asr #9 │ │ │ │ + rsbeq r3, r5, r8, lsl #11 │ │ │ │ + rsbeq r3, r5, ip, ror #9 │ │ │ │ + rsbeq r3, r5, ip, lsl r5 │ │ │ │ strdeq r3, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrdeq r3, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3abc98 │ │ │ │ ldr r2, [pc, #1572] @ 3abc9c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353095,15 +353095,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 3abcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3abaec │ │ │ │ cmp r2, #2 │ │ │ │ beq 3ab864 │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -353184,21 +353184,21 @@ │ │ │ │ beq 3abc74 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3abcc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab7bc │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -353221,21 +353221,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 3abccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab6f8 │ │ │ │ ldr r2, [pc, #832] @ 3abcd0 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3ab6b4 │ │ │ │ ldr r2, [pc, #776] @ 3abcac │ │ │ │ @@ -353250,21 +353250,21 @@ │ │ │ │ beq 3abc10 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 3abcd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ab6b4 │ │ │ │ ldr r3, [pc, #720] @ 3abcd8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab820 │ │ │ │ @@ -353282,23 +353282,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3abcdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab820 │ │ │ │ ldr r3, [pc, #540] @ 3abca8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab7e0 │ │ │ │ ldr r3, [pc, #524] @ 3abcac │ │ │ │ @@ -353314,23 +353314,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 3abce0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab7e0 │ │ │ │ ldr r3, [pc, #472] @ 3abce4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab6f8 │ │ │ │ ldr r3, [pc, #396] @ 3abcac │ │ │ │ @@ -353346,21 +353346,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3abce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab6f8 │ │ │ │ ldr r3, [pc, #360] @ 3abcec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab7bc │ │ │ │ ldr r3, [pc, #276] @ 3abcac │ │ │ │ @@ -353375,95 +353375,95 @@ │ │ │ │ beq 3abc64 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3abcf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab7bc │ │ │ │ ldr r0, [pc, #252] @ 3abcf4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab820 │ │ │ │ ldr r0, [pc, #224] @ 3abcf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ab6b4 │ │ │ │ ldr r0, [pc, #208] @ 3abcfc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab7e0 │ │ │ │ ldr r0, [pc, #188] @ 3abd00 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab7e0 │ │ │ │ ldr r0, [pc, #168] @ 3abd04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab6f8 │ │ │ │ ldr r0, [pc, #156] @ 3abd08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab7bc │ │ │ │ ldr r0, [pc, #144] @ 3abd0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab7bc │ │ │ │ ldr r0, [pc, #132] @ 3abd10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ab6f8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008ff7b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, pc, ip, lsl #15 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, ip, lsl #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r5, r8, lsr r5 │ │ │ │ + rsbeq r3, r5, r8, asr r5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq pc, [pc], ip │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq r3, r5, r8, ror r4 │ │ │ │ + @ instruction: 0x00653498 │ │ │ │ @ instruction: 0x00003bb4 │ │ │ │ - rsbeq r3, r5, r8, asr r2 │ │ │ │ + rsbeq r3, r5, r8, ror r2 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbeq r3, r5, r4, asr r1 │ │ │ │ + rsbeq r3, r5, r4, ror r1 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r5, r8, asr #7 │ │ │ │ - rsbeq r3, r5, ip, asr #3 │ │ │ │ + rsbeq r3, r5, r8, ror #7 │ │ │ │ + rsbeq r3, r5, ip, ror #3 │ │ │ │ andeq r3, r0, r8, asr r5 │ │ │ │ - ldrdeq r3, [r5], #-4 @ │ │ │ │ + strdeq r3, [r5], #-4 @ │ │ │ │ andeq r3, r0, r0, ror #30 │ │ │ │ - rsbeq r3, r5, ip, ror #3 │ │ │ │ - rsbeq r3, r5, r8, asr #5 │ │ │ │ - rsbeq r2, r5, r0, lsl #31 │ │ │ │ - rsbeq r3, r5, r4, ror #1 │ │ │ │ - rsbeq r3, r5, ip, asr #1 │ │ │ │ - rsbeq r3, r5, ip, lsr #32 │ │ │ │ - rsbeq r3, r5, r8, lsr #3 │ │ │ │ - rsbeq r3, r5, r8, lsr #2 │ │ │ │ - rsbeq r2, r5, ip, lsl #31 │ │ │ │ + rsbeq r3, r5, ip, lsl #4 │ │ │ │ + rsbeq r3, r5, r8, ror #5 │ │ │ │ + rsbeq r2, r5, r0, lsr #31 │ │ │ │ + rsbeq r3, r5, r4, lsl #2 │ │ │ │ + rsbeq r3, r5, ip, ror #1 │ │ │ │ + rsbeq r3, r5, ip, asr #32 │ │ │ │ + rsbeq r3, r5, r8, asr #3 │ │ │ │ + rsbeq r3, r5, r8, asr #2 │ │ │ │ + rsbeq r2, r5, ip, lsr #31 │ │ │ │ │ │ │ │ 003abd14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -353512,17 +353512,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3abde0 │ │ │ │ ldr r0, [pc, #24] @ 3abde4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00791590 │ │ │ │ - rsbeq r3, r5, r8, ror #2 │ │ │ │ - rsbseq r5, r2, r8, asr #13 │ │ │ │ + ldrheq r1, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r3, r5, r8, lsl #3 │ │ │ │ + rsbseq r5, r2, r8, ror #13 │ │ │ │ │ │ │ │ 003abde8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -353591,17 +353591,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addeq pc, pc, ip, lsl r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008fefb8 │ │ │ │ - rsbseq r1, r9, ip, ror #8 │ │ │ │ - rsbeq r3, r5, r4, asr #32 │ │ │ │ - rsbseq r5, r2, r4, lsr #11 │ │ │ │ + rsbseq r1, r9, ip, lsl #9 │ │ │ │ + rsbeq r3, r5, r4, rrx │ │ │ │ + rsbseq r5, r2, r4, asr #11 │ │ │ │ │ │ │ │ 003abf1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -353668,17 +353668,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addeq lr, pc, r8, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, pc, r8, asr lr @ │ │ │ │ - rsbseq r1, r9, r0, asr #6 │ │ │ │ - rsbeq r2, r5, r8, lsl pc │ │ │ │ - rsbseq r5, r2, r8, ror r4 │ │ │ │ + rsbseq r1, r9, r0, ror #6 │ │ │ │ + rsbeq r2, r5, r8, lsr pc │ │ │ │ + @ instruction: 0x00725498 │ │ │ │ │ │ │ │ 003ac048 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003ac04c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac070 │ │ │ │ @@ -353698,17 +353698,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac0ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r9, ip, asr #5 │ │ │ │ - rsbeq r2, r5, r4, lsr #29 │ │ │ │ - rsbseq r5, r2, r4, lsl #8 │ │ │ │ + rsbseq r1, r9, ip, ror #5 │ │ │ │ + rsbeq r2, r5, r4, asr #29 │ │ │ │ + rsbseq r5, r2, r4, lsr #8 │ │ │ │ │ │ │ │ 003ac0b0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac0d0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353724,17 +353724,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac10c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r9, ip, ror #4 │ │ │ │ - rsbeq r2, r5, r4, asr #28 │ │ │ │ - rsbseq r5, r2, r4, lsr #7 │ │ │ │ + rsbseq r1, r9, ip, lsl #5 │ │ │ │ + rsbeq r2, r5, r4, ror #28 │ │ │ │ + rsbseq r5, r2, r4, asr #7 │ │ │ │ │ │ │ │ 003ac110 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac130 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353750,17 +353750,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac16c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r9, ip, lsl #4 │ │ │ │ - rsbeq r2, r5, r4, ror #27 │ │ │ │ - rsbseq r5, r2, r4, asr #6 │ │ │ │ + rsbseq r1, r9, ip, lsr #4 │ │ │ │ + rsbeq r2, r5, r4, lsl #28 │ │ │ │ + rsbseq r5, r2, r4, ror #6 │ │ │ │ │ │ │ │ 003ac170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -353797,17 +353797,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac220 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r9, r8, asr r1 │ │ │ │ - rsbeq r2, r5, r0, lsr sp │ │ │ │ - @ instruction: 0x00725290 │ │ │ │ + rsbseq r1, r9, r8, ror r1 │ │ │ │ + rsbeq r2, r5, r0, asr sp │ │ │ │ + ldrheq r5, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 003ac224 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac25c │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -353829,17 +353829,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac298 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r9, r0, ror #1 │ │ │ │ - strheq r2, [r5], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r5, r2, r8, lsl r2 │ │ │ │ + rsbseq r1, r9, r0, lsl #2 │ │ │ │ + ldrdeq r2, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r5, r2, r8, lsr r2 │ │ │ │ │ │ │ │ 003ac29c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac2bc │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353855,17 +353855,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac2f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r9, r0, lsl #1 │ │ │ │ - rsbeq r2, r5, r8, asr ip │ │ │ │ - ldrheq r5, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r1, r9, r0, lsr #1 │ │ │ │ + rsbeq r2, r5, r8, ror ip │ │ │ │ + ldrsbeq r5, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 003ac2fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac31c │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353881,17 +353881,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac358 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r9, r0, lsr #32 │ │ │ │ - strdeq r2, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r5, r2, r8, asr r1 │ │ │ │ + rsbseq r1, r9, r0, asr #32 │ │ │ │ + rsbeq r2, r5, r8, lsl ip │ │ │ │ + rsbseq r5, r2, r8, ror r1 │ │ │ │ │ │ │ │ 003ac35c : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003ac364 : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -354185,23 +354185,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 3ad388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac4b8 │ │ │ │ ldr r3, [pc, #2916] @ 3ad38c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac788 │ │ │ │ ldr r3, [pc, #2884] @ 3ad380 │ │ │ │ @@ -354217,27 +354217,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 3ad390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac788 │ │ │ │ ldr r0, [pc, #2804] @ 3ad394 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac4b8 │ │ │ │ ldr r3, [pc, #2784] @ 3ad398 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac74c │ │ │ │ ldr r3, [pc, #2740] @ 3ad380 │ │ │ │ @@ -354253,21 +354253,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 3ad39c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac74c │ │ │ │ ldr r3, [pc, #2672] @ 3ad3a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3acf98 │ │ │ │ ldr r3, [pc, #2620] @ 3ad380 │ │ │ │ @@ -354283,21 +354283,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 3ad3a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 254134 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -354329,25 +354329,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 3ad3ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac6fc │ │ │ │ ldr r3, [pc, #2368] @ 3ad3b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ad0e0 │ │ │ │ ldr r3, [pc, #2300] @ 3ad380 │ │ │ │ @@ -354363,21 +354363,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 3ad3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 254134 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -354409,25 +354409,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 3ad3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac68c │ │ │ │ ldr r3, [pc, #2060] @ 3ad3bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac620 │ │ │ │ ldr r3, [pc, #1980] @ 3ad380 │ │ │ │ @@ -354443,21 +354443,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 3ad3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac620 │ │ │ │ ldr r3, [pc, #1948] @ 3ad3c4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ad04c │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -354492,25 +354492,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 3ad3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ac53c │ │ │ │ ldr r3, [pc, #1740] @ 3ad3cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac5cc │ │ │ │ @@ -354527,21 +354527,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 3ad3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac5cc │ │ │ │ ldr r3, [pc, #1628] @ 3ad3d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac580 │ │ │ │ ldr r3, [pc, #1524] @ 3ad380 │ │ │ │ @@ -354557,21 +354557,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3ad3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac580 │ │ │ │ ldr r3, [pc, #1516] @ 3ad3dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac414 │ │ │ │ ldr r3, [pc, #1404] @ 3ad380 │ │ │ │ @@ -354587,21 +354587,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 3ad3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac414 │ │ │ │ ldr r3, [pc, #1304] @ 3ad380 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3ac9d0 │ │ │ │ ldr r3, [pc, #1288] @ 3ad384 │ │ │ │ @@ -354613,25 +354613,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3ad3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 254134 │ │ │ │ @@ -354652,25 +354652,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3ad3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 254134 │ │ │ │ @@ -354697,25 +354697,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 3ad3ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 254134 │ │ │ │ @@ -354735,21 +354735,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3ad3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 254134 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -354763,93 +354763,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 254134 │ │ │ │ b 3acafc │ │ │ │ ldr r0, [pc, #756] @ 3ad3f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac74c │ │ │ │ ldr r0, [pc, #744] @ 3ad3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac5cc │ │ │ │ ldr r0, [pc, #732] @ 3ad3fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac788 │ │ │ │ ldr r0, [pc, #720] @ 3ad400 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac6fc │ │ │ │ ldr r0, [pc, #696] @ 3ad404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac414 │ │ │ │ ldr r0, [pc, #684] @ 3ad408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [sl] │ │ │ │ b 3ac9a0 │ │ │ │ ldr r0, [pc, #668] @ 3ad40c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr fp, [sl] │ │ │ │ b 3acf74 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 3ad410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac620 │ │ │ │ ldr r0, [pc, #628] @ 3ad414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac580 │ │ │ │ ldr r0, [pc, #616] @ 3ad418 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ac53c │ │ │ │ ldr r0, [pc, #588] @ 3ad41c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ad028 │ │ │ │ ldr r0, [pc, #564] @ 3ad420 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ac68c │ │ │ │ ldr r0, [pc, #540] @ 3ad424 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr fp, [sl] │ │ │ │ b 3aced8 │ │ │ │ ldr r0, [pc, #516] @ 3ad428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [sl] │ │ │ │ b 3acae0 │ │ │ │ ldr r0, [pc, #500] @ 3ad42c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ad0b0 │ │ │ │ ldr r3, [pc, #484] @ 3ad430 │ │ │ │ ldr r1, [pc, #484] @ 3ad434 │ │ │ │ ldr r0, [pc, #484] @ 3ad438 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3ad43c │ │ │ │ @@ -354918,120 +354918,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 3ad4a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ umulleq lr, pc, r8, sl @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r9, r4, lsl #31 │ │ │ │ + rsbseq r0, r9, r4, lsr #31 │ │ │ │ addeq lr, pc, r8, asr sl @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq lr, pc, r4, ror #18 │ │ │ │ andeq r2, r0, r8, asr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r5, r8, lsl #24 │ │ │ │ + rsbeq r2, r5, r8, lsr #24 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - rsbeq r2, r5, r0, asr r9 │ │ │ │ - strheq r2, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r2, r5, r0, ror r9 │ │ │ │ + ldrdeq r2, [r5], #-188 @ 0xffffff44 @ │ │ │ │ andeq r2, r0, ip, lsl #26 │ │ │ │ - strdeq r2, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r2, r5, r8, lsl sl │ │ │ │ andeq r4, r0, r8, lsl r7 │ │ │ │ - rsbeq r2, r5, r4, lsl #18 │ │ │ │ + rsbeq r2, r5, r4, lsr #18 │ │ │ │ @ instruction: 0x00004db4 │ │ │ │ - rsbeq r2, r5, r4, lsr r0 │ │ │ │ + rsbeq r2, r5, r4, asr r0 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - rsbeq r2, r5, ip, lsl r5 │ │ │ │ - strdeq r1, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r2, r5, ip, lsr r5 │ │ │ │ + rsbeq r1, r5, r4, lsl pc │ │ │ │ andeq r2, r0, r4, lsr r1 │ │ │ │ - rsbeq r2, r5, r0, ror #9 │ │ │ │ + rsbeq r2, r5, r0, lsl #10 │ │ │ │ andeq r3, r0, r4, ror ip │ │ │ │ - rsbeq r1, r5, r8, lsr #27 │ │ │ │ + rsbeq r1, r5, r8, asr #27 │ │ │ │ andeq r2, r0, ip, lsr #24 │ │ │ │ - rsbeq r2, r5, r4, lsl r3 │ │ │ │ + rsbeq r2, r5, r4, lsr r3 │ │ │ │ andeq r2, r0, r0, asr #7 │ │ │ │ - rsbeq r2, r5, r4, lsl #7 │ │ │ │ + rsbeq r2, r5, r4, lsr #7 │ │ │ │ andeq r2, r0, ip, asr #3 │ │ │ │ - rsbeq r2, r5, ip, lsr r5 │ │ │ │ - rsbeq r1, r5, r4, asr #23 │ │ │ │ - rsbeq r1, r5, r8, lsr #22 │ │ │ │ - rsbeq r1, r5, r4, ror sl │ │ │ │ - strheq r1, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, r5, ip, asr r2 │ │ │ │ - strheq r1, [r5], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r2, r5, ip, lsl #2 │ │ │ │ - strheq r1, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x00652294 │ │ │ │ - rsbeq r2, r5, r4, lsl #3 │ │ │ │ - rsbeq r1, r5, r0, lsl #19 │ │ │ │ - rsbeq r1, r5, r4, lsr #31 │ │ │ │ - rsbeq r2, r5, r8 │ │ │ │ - rsbeq r1, r5, ip, lsr r9 │ │ │ │ + rsbeq r2, r5, ip, asr r5 │ │ │ │ + rsbeq r1, r5, r4, ror #23 │ │ │ │ + rsbeq r1, r5, r8, asr #22 │ │ │ │ + @ instruction: 0x00651a94 │ │ │ │ + ldrdeq r1, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r2, r5, ip, ror r2 │ │ │ │ + ldrdeq r1, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r2, r5, ip, lsr #2 │ │ │ │ + ldrdeq r1, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + strheq r2, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r2, r5, r4, lsr #3 │ │ │ │ + rsbeq r1, r5, r0, lsr #19 │ │ │ │ + rsbeq r1, r5, r4, asr #31 │ │ │ │ + rsbeq r2, r5, r8, lsr #32 │ │ │ │ + rsbeq r1, r5, ip, asr r9 │ │ │ │ + rsbeq r1, r5, r0, asr #18 │ │ │ │ rsbeq r1, r5, r0, lsr #18 │ │ │ │ - rsbeq r1, r5, r0, lsl #18 │ │ │ │ - rsbeq r1, r5, r8, ror #17 │ │ │ │ - rsbeq r1, r5, r4, lsl lr │ │ │ │ - rsbeq r1, r5, ip, asr sp │ │ │ │ - rsbseq r0, r9, r8, lsl #2 │ │ │ │ - ldrdeq r1, [r5], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r1, r5, r0, lsl lr │ │ │ │ + rsbeq r1, r5, r8, lsl #18 │ │ │ │ + rsbeq r1, r5, r4, lsr lr │ │ │ │ + rsbeq r1, r5, ip, ror sp │ │ │ │ + rsbseq r0, r9, r8, lsr #2 │ │ │ │ + strdeq r1, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r1, r5, r0, lsr lr │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r0, r9, r4, ror #1 │ │ │ │ - strheq r1, [r5], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r1, r5, r8, ror #31 │ │ │ │ + rsbseq r0, r9, r4, lsl #2 │ │ │ │ + ldrdeq r1, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r2, r5, r8 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ + rsbseq r0, r9, r0, ror #1 │ │ │ │ + strheq r1, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r1, r5, r8, ror #27 │ │ │ │ + andeq r0, r0, sp, ror #2 │ │ │ │ rsbseq r0, r9, r0, asr #1 │ │ │ │ @ instruction: 0x00651c94 │ │ │ │ - rsbeq r1, r5, r8, asr #27 │ │ │ │ - andeq r0, r0, sp, ror #2 │ │ │ │ - rsbseq r0, r9, r0, lsr #1 │ │ │ │ - rsbeq r1, r5, r4, ror ip │ │ │ │ - rsbseq r0, r9, r8, ror r0 │ │ │ │ - rsbeq r1, r5, r0, asr ip │ │ │ │ - ldrdeq r1, [r5], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r0, r9, r4, asr r0 │ │ │ │ - rsbeq r1, r5, r8, lsr #24 │ │ │ │ - rsbeq r1, r5, ip, asr sp │ │ │ │ + @ instruction: 0x00790098 │ │ │ │ + rsbeq r1, r5, r0, ror ip │ │ │ │ + strdeq r1, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r0, r9, r4, ror r0 │ │ │ │ + rsbeq r1, r5, r8, asr #24 │ │ │ │ + rsbeq r1, r5, ip, ror sp │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - rsbseq r0, r9, r0, lsr r0 │ │ │ │ - rsbeq r1, r5, r4, lsl #24 │ │ │ │ - rsbeq r1, r5, ip, lsl #25 │ │ │ │ + rsbseq r0, r9, r0, asr r0 │ │ │ │ + rsbeq r1, r5, r4, lsr #24 │ │ │ │ + rsbeq r1, r5, ip, lsr #25 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq r0, r9, ip │ │ │ │ - rsbeq r1, r5, r0, ror #23 │ │ │ │ - strdeq r1, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r0, r9, ip, lsr #32 │ │ │ │ + rsbeq r1, r5, r0, lsl #24 │ │ │ │ + rsbeq r1, r5, r0, lsl ip │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - rsbseq pc, r8, r4, lsr lr @ │ │ │ │ - rsbeq r1, r5, ip, lsl #20 │ │ │ │ - rsbeq r1, r5, ip, lsr sp │ │ │ │ - rsbseq pc, r8, r0, lsl lr @ │ │ │ │ - rsbeq r1, r5, r4, ror #19 │ │ │ │ - rsbeq r1, r5, r8, lsl fp │ │ │ │ + rsbseq pc, r8, r4, asr lr @ │ │ │ │ + rsbeq r1, r5, ip, lsr #20 │ │ │ │ + rsbeq r1, r5, ip, asr sp │ │ │ │ + rsbseq pc, r8, r0, lsr lr @ │ │ │ │ + rsbeq r1, r5, r4, lsl #20 │ │ │ │ + rsbeq r1, r5, r8, lsr fp │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq pc, r8, ip, ror #27 │ │ │ │ - rsbeq r1, r5, r0, asr #19 │ │ │ │ - rsbeq r1, r5, r8, asr #20 │ │ │ │ + rsbseq pc, r8, ip, lsl #28 │ │ │ │ + rsbeq r1, r5, r0, ror #19 │ │ │ │ + rsbeq r1, r5, r8, ror #20 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - rsbseq pc, r8, r8, asr #27 │ │ │ │ - rsbeq r1, r5, r0, lsr #19 │ │ │ │ - strheq r1, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq pc, r8, r4, lsr #27 │ │ │ │ - rsbeq r1, r5, ip, ror r9 │ │ │ │ - strheq r1, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq pc, r8, r0, lsl #27 │ │ │ │ - rsbeq r1, r5, r4, asr r9 │ │ │ │ - rsbeq r1, r5, r4, ror #18 │ │ │ │ + rsbseq pc, r8, r8, ror #27 │ │ │ │ + rsbeq r1, r5, r0, asr #19 │ │ │ │ + ldrdeq r1, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq pc, r8, r4, asr #27 │ │ │ │ + @ instruction: 0x0065199c │ │ │ │ + ldrdeq r1, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq pc, r8, r0, lsr #27 │ │ │ │ + rsbeq r1, r5, r4, ror r9 │ │ │ │ + rsbeq r1, r5, r4, lsl #19 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - rsbseq pc, r8, ip, asr sp @ │ │ │ │ - rsbeq r1, r5, r0, lsr r9 │ │ │ │ - rsbeq r1, r5, r0, ror #24 │ │ │ │ + rsbseq pc, r8, ip, ror sp @ │ │ │ │ + rsbeq r1, r5, r0, asr r9 │ │ │ │ + rsbeq r1, r5, r0, lsl #25 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - rsbseq pc, r8, r8, lsr sp @ │ │ │ │ - rsbeq r1, r5, ip, lsl #18 │ │ │ │ - rsbeq r1, r5, r0, asr #20 │ │ │ │ + rsbseq pc, r8, r8, asr sp @ │ │ │ │ + rsbeq r1, r5, ip, lsr #18 │ │ │ │ + rsbeq r1, r5, r0, ror #20 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 3ad4a4 │ │ │ │ ldr r1, [pc, #-124] @ 3ad4a8 │ │ │ │ ldr r0, [pc, #-124] @ 3ad4ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -355126,17 +355126,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad6ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad6b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, ip, asr #25 │ │ │ │ - rsbeq r1, r5, r0, lsr #17 │ │ │ │ - rsbseq r3, r2, r0, lsl #28 │ │ │ │ + rsbseq pc, r8, ip, ror #25 │ │ │ │ + rsbeq r1, r5, r0, asr #17 │ │ │ │ + rsbseq r3, r2, r0, lsr #28 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 003ad6b4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad6e8 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -355158,17 +355158,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r4, asr ip @ │ │ │ │ - rsbeq r1, r5, ip, lsr #16 │ │ │ │ - rsbseq r3, r2, ip, lsl #27 │ │ │ │ + rsbseq pc, r8, r4, ror ip @ │ │ │ │ + rsbeq r1, r5, ip, asr #16 │ │ │ │ + rsbseq r3, r2, ip, lsr #27 │ │ │ │ │ │ │ │ 003ad728 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad754 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -355187,17 +355187,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad790 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad794 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r8, ror #23 │ │ │ │ - strheq r1, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r3, r2, ip, lsl sp │ │ │ │ + rsbseq pc, r8, r8, lsl #24 │ │ │ │ + ldrdeq r1, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r3, r2, ip, lsr sp │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 003ad798 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad7b8 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -355214,17 +355214,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad7f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad7f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r4, lsl #23 │ │ │ │ - rsbeq r1, r5, r8, asr r7 │ │ │ │ - ldrheq r3, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq pc, r8, r4, lsr #23 │ │ │ │ + rsbeq r1, r5, r8, ror r7 │ │ │ │ + ldrsbeq r3, [r2], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003ad7fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad80c │ │ │ │ mov r2, #10 │ │ │ │ b 254134 │ │ │ │ @@ -355237,17 +355237,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad848 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad84c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r0, lsr fp @ │ │ │ │ - rsbeq r1, r5, r4, lsl #14 │ │ │ │ - rsbseq r3, r2, r4, ror #24 │ │ │ │ + rsbseq pc, r8, r0, asr fp @ │ │ │ │ + rsbeq r1, r5, r4, lsr #14 │ │ │ │ + rsbseq r3, r2, r4, lsl #25 │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 003ad850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -355261,15 +355261,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3ad8b8 │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -355283,17 +355283,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad8f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad8fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r0, lsl #21 │ │ │ │ - rsbeq r1, r5, r4, asr r6 │ │ │ │ - ldrheq r3, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq pc, r8, r0, lsr #21 │ │ │ │ + rsbeq r1, r5, r4, ror r6 │ │ │ │ + ldrsbeq r3, [r2], #-180 @ 0xffffff4c @ │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003ad900 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad914 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -355307,17 +355307,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad950 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad954 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r8, lsr #20 │ │ │ │ - strdeq r1, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r3, r2, ip, asr fp │ │ │ │ + rsbseq pc, r8, r8, asr #20 │ │ │ │ + rsbeq r1, r5, ip, lsl r6 │ │ │ │ + rsbseq r3, r2, ip, ror fp │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 003ad958 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad980 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -355336,17 +355336,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad9bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrheq pc, [r8], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x00651594 │ │ │ │ - ldrsheq r3, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq pc, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + strheq r1, [r5], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r3, r2, r4, lsl fp │ │ │ │ │ │ │ │ 003ad9c0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad9e0 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -355362,17 +355362,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ada1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ada20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, ip, asr r9 @ │ │ │ │ - rsbeq r1, r5, r0, lsr r5 │ │ │ │ - @ instruction: 0x00723a90 │ │ │ │ + rsbseq pc, r8, ip, ror r9 @ │ │ │ │ + rsbeq r1, r5, r0, asr r5 │ │ │ │ + ldrheq r3, [r2], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 003ada24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -355461,21 +355461,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3add24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r0, #0 │ │ │ │ b 3adad0 │ │ │ │ ldr r3, [pc, #356] @ 3add28 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 3adacc │ │ │ │ @@ -355493,88 +355493,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3add2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3adacc │ │ │ │ ldr r3, [pc, #200] @ 3add20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3adcb8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3add30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ada84 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adb40 │ │ │ │ b 3adbb4 │ │ │ │ ldr r0, [pc, #116] @ 3add34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3adc9c │ │ │ │ ldr r0, [pc, #104] @ 3add38 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3adacc │ │ │ │ ldr r0, [pc, #72] @ 3add3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3adbb4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, pc, r8, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, pc, r8, asr #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sp, pc, ip, asr #6 │ │ │ │ andeq r1, r0, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ muleq r0, r0, r2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r5, r8, ror r9 │ │ │ │ + @ instruction: 0x00651998 │ │ │ │ andeq r3, r0, r8, asr sp │ │ │ │ - rsbeq r1, r5, ip, asr r9 │ │ │ │ - strdeq r1, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r1, r5, r4, lsr #16 │ │ │ │ - rsbeq r1, r5, r8, asr r9 │ │ │ │ - rsbeq r1, r5, r8, ror r8 │ │ │ │ + rsbeq r1, r5, ip, ror r9 │ │ │ │ + rsbeq r1, r5, ip, lsl r8 │ │ │ │ + rsbeq r1, r5, r4, asr #16 │ │ │ │ + rsbeq r1, r5, r8, ror r9 │ │ │ │ + @ instruction: 0x00651898 │ │ │ │ │ │ │ │ 003add40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 3ae3bc │ │ │ │ @@ -355651,15 +355651,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ae1b8 │ │ │ │ mov r5, #0 │ │ │ │ b 3adec0 │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3ae238 │ │ │ │ @@ -355696,33 +355696,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 3ae3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3addd4 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3ae2b8 │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ade94 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 3ae044 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -355735,22 +355735,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a1490 │ │ │ │ + bl 9a14b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 9a14dc │ │ │ │ + bl 9a14fc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -355760,40 +355760,40 @@ │ │ │ │ bhi 3ae370 │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ b 3adec0 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ade94 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a1490 │ │ │ │ + bl 9a14b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 9a14dc │ │ │ │ + bl 9a14fc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 3ae00c │ │ │ │ @@ -355816,21 +355816,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3ae3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3add94 │ │ │ │ ldr r3, [pc, #680] @ 3ae3ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3aded0 │ │ │ │ ldr r3, [pc, #640] @ 3ae3d8 │ │ │ │ @@ -355846,49 +355846,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3ae3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3aded0 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3adf90 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ade94 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a1490 │ │ │ │ + bl 9a14b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9a14dc │ │ │ │ + bl 9a14fc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 3ae024 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -355911,21 +355911,21 @@ │ │ │ │ beq 3ae3a8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ae3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3addd4 │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 254134 │ │ │ │ @@ -355948,73 +355948,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3ae400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3addd4 │ │ │ │ ldr r0, [pc, #176] @ 3ae404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3add94 │ │ │ │ ldr r0, [pc, #164] @ 3ae408 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3aded0 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 254134 │ │ │ │ b 3adec0 │ │ │ │ ldr r0, [pc, #124] @ 3ae40c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3addd4 │ │ │ │ ldr r0, [pc, #112] @ 3ae410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3addd4 │ │ │ │ ldr r0, [pc, #100] @ 3ae414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3addd4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, pc, ip, asr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, pc, ip, lsr #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sp, pc, r4, asr #32 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r1, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r1, r5, r8, lsl r8 │ │ │ │ andeq r3, r0, ip, asr pc │ │ │ │ - rsbeq r1, r5, r4, lsl #11 │ │ │ │ + rsbeq r1, r5, r4, lsr #11 │ │ │ │ andeq r1, r0, r4, lsl sp │ │ │ │ - rsbeq r1, r5, r8, asr #14 │ │ │ │ + rsbeq r1, r5, r8, ror #14 │ │ │ │ andeq r1, r0, ip, lsr #8 │ │ │ │ - rsbeq r1, r5, r8, lsl r5 │ │ │ │ + rsbeq r1, r5, r8, lsr r5 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, r0, lsr r5 │ │ │ │ - strheq r1, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - ldrdeq r1, [r5], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r1, r5, ip, lsr #10 │ │ │ │ - strdeq r1, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r1, r5, r4, ror r4 │ │ │ │ + rsbeq r1, r5, r0, asr r5 │ │ │ │ + ldrdeq r1, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + strdeq r1, [r5], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r1, r5, ip, asr #10 │ │ │ │ + rsbeq r1, r5, r0, lsl r4 │ │ │ │ + @ instruction: 0x00651494 │ │ │ │ │ │ │ │ 003ae418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 3aea2c │ │ │ │ @@ -356062,15 +356062,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3ae5a8 │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ab65c │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -356083,15 +356083,15 @@ │ │ │ │ bhi 3ae534 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3ae590 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bdc48 │ │ │ │ + bl 9bdc68 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ae780 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 3aea3c │ │ │ │ ldr r3, [pc, #1232] @ 3aea30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -356137,21 +356137,21 @@ │ │ │ │ beq 3ae898 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 3aea4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3ae80c │ │ │ │ cmp r3, #2 │ │ │ │ beq 3ae928 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356174,21 +356174,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 3aea54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ae778 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3ae814 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ae654 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -356212,23 +356212,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 3aea5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ae490 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ae940 │ │ │ │ mov r0, #0 │ │ │ │ b 3ae554 │ │ │ │ ldr r3, [pc, #728] @ 3aea60 │ │ │ │ @@ -356252,23 +356252,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3aea64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ae550 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ae890 │ │ │ │ ldr r3, [pc, #588] @ 3aea68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356286,28 +356286,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3aea6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r7, #16 │ │ │ │ b 3ae494 │ │ │ │ ldr r0, [pc, #464] @ 3aea70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ae634 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ae778 │ │ │ │ ldr r3, [pc, #444] @ 3aea74 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356325,21 +356325,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3aea78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ae778 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ae8a8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ae6ec │ │ │ │ b 3ae490 │ │ │ │ @@ -356361,85 +356361,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3aea80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ae778 │ │ │ │ ldr r0, [pc, #196] @ 3aea84 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ae550 │ │ │ │ ldr r0, [pc, #176] @ 3aea88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ae778 │ │ │ │ ldr r0, [pc, #164] @ 3aea8c │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ae890 │ │ │ │ ldr r0, [pc, #148] @ 3aea90 │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ae490 │ │ │ │ ldr r0, [pc, #132] @ 3aea94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ae778 │ │ │ │ ldr r0, [pc, #120] @ 3aea98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ae778 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [pc], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq ip, [pc], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, pc, r8, asr #17 │ │ │ │ @ instruction: 0x000035b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r5, r4, asr #6 │ │ │ │ + rsbeq r1, r5, r4, ror #6 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq r1, r5, r8, asr #9 │ │ │ │ + rsbeq r1, r5, r8, ror #9 │ │ │ │ andeq r3, r0, r8, lsr #20 │ │ │ │ - strheq r1, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq r1, [r5], #-52 @ 0xffffffcc @ │ │ │ │ andeq r4, r0, r4, ror #31 │ │ │ │ - rsbeq r1, r5, r0, ror r4 │ │ │ │ + @ instruction: 0x00651490 │ │ │ │ muleq r0, r4, sl │ │ │ │ - rsbeq r1, r5, r4, ror r1 │ │ │ │ - rsbeq r1, r5, r0, lsr #2 │ │ │ │ + @ instruction: 0x00651194 │ │ │ │ + rsbeq r1, r5, r0, asr #2 │ │ │ │ andeq r2, r0, r8, asr #8 │ │ │ │ - rsbeq r1, r5, r4, asr r1 │ │ │ │ + rsbeq r1, r5, r4, ror r1 │ │ │ │ andeq r1, r0, r8, asr #2 │ │ │ │ - rsbeq r1, r5, r0, asr r2 │ │ │ │ - rsbeq r1, r5, r0, lsl #6 │ │ │ │ - strdeq r1, [r5], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r1, r5, r4, asr r0 │ │ │ │ - rsbeq r1, r5, r8, asr r1 │ │ │ │ - strheq r1, [r5], #-12 @ │ │ │ │ - rsbeq r1, r5, r0, lsr #4 │ │ │ │ + rsbeq r1, r5, r0, ror r2 │ │ │ │ + rsbeq r1, r5, r0, lsr #6 │ │ │ │ + rsbeq r1, r5, r4, lsl r2 │ │ │ │ + rsbeq r1, r5, r4, ror r0 │ │ │ │ + rsbeq r1, r5, r8, ror r1 │ │ │ │ + ldrdeq r1, [r5], #-12 @ │ │ │ │ + rsbeq r1, r5, r0, asr #4 │ │ │ │ add r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb r0, [r0, #3409] @ 0xd51 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3aeab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r4, r6, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3aebe4 │ │ │ │ ldr r1, [pc, #276] @ 3aebe8 │ │ │ │ @@ -356495,37 +356495,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3aec04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3aeb08 │ │ │ │ ldr r0, [pc, #48] @ 3aec08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3aeb08 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r4, asr r3 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, pc, r4, lsr r3 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, pc, r8, lsl #6 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r5, r0, asr #2 │ │ │ │ - rsbeq r1, r5, r8, ror #2 │ │ │ │ + rsbeq r1, r5, r0, ror #2 │ │ │ │ + rsbeq r1, r5, r8, lsl #3 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3bc100 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3bc58c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -356582,15 +356582,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #400] @ 3aeea8 │ │ │ │ ldr r1, [pc, #400] @ 3aeeac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r8, [pc, #388] @ 3aeeb0 │ │ │ │ ldr fp, [pc, #388] @ 3aeeb4 │ │ │ │ @@ -356599,25 +356599,25 @@ │ │ │ │ add fp, pc, fp │ │ │ │ ldr r9, [pc, #380] @ 3aeebc │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #356] @ 3aeec0 │ │ │ │ ldr r1, [pc, #356] @ 3aeec4 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #324] @ 3aeec8 │ │ │ │ ldr r1, [pc, #324] @ 3aeecc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #316] @ 3aeed0 │ │ │ │ ldr r6, [pc, #316] @ 3aeed4 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -356671,46 +356671,46 @@ │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [pc, #144] @ 3aeef0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq lr, r8, ip, lsl #17 │ │ │ │ - strheq fp, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - strdeq r3, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - strheq fp, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - ldrdeq fp, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq lr, r8, ip, lsr #17 │ │ │ │ + ldrdeq fp, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r3, r7, ip, lsl sl │ │ │ │ + ldrdeq fp, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq fp, [r2], #-116 @ 0xffffff8c @ │ │ │ │ strdeq ip, [pc], r8 │ │ │ │ - rsbeq r1, r5, r0, rrx │ │ │ │ + rsbeq r1, r5, r0, lsl #1 │ │ │ │ andeq r2, r0, r8, ror #28 │ │ │ │ - @ instruction: 0x0065109c │ │ │ │ - rsbeq fp, r3, r0, asr #20 │ │ │ │ - rsbeq r4, r3, r8, lsl ip │ │ │ │ + strheq r1, [r5], #-12 @ │ │ │ │ + rsbeq fp, r3, r0, ror #20 │ │ │ │ + rsbeq r4, r3, r8, lsr ip │ │ │ │ andeq r1, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r4, r0, r4, lsr ip │ │ │ │ addseq r4, pc, ip, lsl #13 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ sbcsne r8, r3, r6, lsl #1 │ │ │ │ - rsbeq r0, r5, r4, lsr #31 │ │ │ │ + rsbeq r0, r5, r4, asr #31 │ │ │ │ addeq r3, r6, ip, asr #28 │ │ │ │ - @ instruction: 0x00650f94 │ │ │ │ - @ instruction: 0x00650f9c │ │ │ │ + strheq r0, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + strheq r0, [r5], #-252 @ 0xffffff04 @ │ │ │ │ strdeq r0, [lr], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ 3af080 │ │ │ │ ldr r2, [pc, #372] @ 3af084 │ │ │ │ @@ -356765,21 +356765,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3af0a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3aef44 │ │ │ │ ldr r3, [pc, #148] @ 3af0a4 │ │ │ │ ldr r0, [pc, #148] @ 3af0a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -356800,30 +356800,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #60] @ 3af0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3aef44 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, r8, lsl pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq fp, [pc], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, pc, r4, asr #29 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r4, lsl lr │ │ │ │ + rsbeq r0, r5, r4, lsr lr │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r0, r5, ip, asr lr │ │ │ │ + rsbeq r0, r5, ip, ror lr │ │ │ │ strdeq fp, [pc], r4 │ │ │ │ - ldrdeq r0, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + strdeq r0, [r5], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3af328 │ │ │ │ @@ -356889,23 +356889,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3af354 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af134 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3af134 │ │ │ │ ldr r2, [pc, #328] @ 3af358 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356924,15 +356924,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3af35c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3af1e8 │ │ │ │ ldr r2, [pc, #224] @ 3af360 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -356952,54 +356952,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3af364 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3af1e8 │ │ │ │ ldr r0, [pc, #120] @ 3af368 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af134 │ │ │ │ ldr r0, [pc, #104] @ 3af36c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af134 │ │ │ │ ldr r0, [pc, #88] @ 3af370 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af134 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, ip, asr #26 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq fp, pc, r8, lsr sp @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq fp, pc, r4, ror #25 │ │ │ │ andeq r4, r0, r4, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r4, ror #26 │ │ │ │ + rsbeq r0, r5, r4, lsl #27 │ │ │ │ andeq r4, r0, r0, lsr #29 │ │ │ │ - rsbeq r0, r5, r4, asr ip │ │ │ │ + rsbeq r0, r5, r4, ror ip │ │ │ │ andeq r2, r0, r8, lsl r2 │ │ │ │ - strdeq r0, [r5], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r0, r5, r0, lsr sp │ │ │ │ - @ instruction: 0x00650c94 │ │ │ │ - strdeq r0, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r0, r5, ip, lsl sp │ │ │ │ + rsbeq r0, r5, r0, asr sp │ │ │ │ + strheq r0, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r0, r5, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3af668 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3af66c │ │ │ │ @@ -357065,23 +357065,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3af688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af3e4 │ │ │ │ ldr r3, [pc, #432] @ 3af678 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -357105,22 +357105,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3af690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3af3ec │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #24 │ │ │ │ @@ -357152,59 +357152,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3af698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af3ec │ │ │ │ ldr r0, [pc, #116] @ 3af69c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3af3ec │ │ │ │ ldr r0, [pc, #92] @ 3af6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af3e4 │ │ │ │ ldr r0, [pc, #80] @ 3af6a4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af3ec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umulleq fp, pc, r4, sl @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq fp, pc, ip, ror #20 │ │ │ │ addeq fp, pc, r0, lsr sl @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r0, lsl #25 │ │ │ │ + rsbeq r0, r5, r0, lsr #25 │ │ │ │ @ instruction: 0x000026bc │ │ │ │ - rsbeq r0, r5, r8, lsl #22 │ │ │ │ + rsbeq r0, r5, r8, lsr #22 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ - rsbeq r0, r5, r4, lsr #21 │ │ │ │ - rsbeq r0, r5, r8, ror #20 │ │ │ │ - rsbeq r0, r5, ip, lsr fp │ │ │ │ - rsbeq r0, r5, r8, lsr #21 │ │ │ │ + rsbeq r0, r5, r4, asr #21 │ │ │ │ + rsbeq r0, r5, r8, lsl #21 │ │ │ │ + rsbeq r0, r5, ip, asr fp │ │ │ │ + rsbeq r0, r5, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3af9e0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3af9e4 │ │ │ │ @@ -357270,23 +357270,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3afa00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af720 │ │ │ │ ldr r3, [pc, #500] @ 3af9f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3af87c │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -357336,22 +357336,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3afa0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af808 │ │ │ │ ldr r3, [pc, #272] @ 3afa10 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3af82c │ │ │ │ ldr r3, [pc, #228] @ 3af9f8 │ │ │ │ @@ -357367,68 +357367,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3afa14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af82c │ │ │ │ ldr r0, [pc, #156] @ 3afa18 │ │ │ │ ldr r1, [pc, #100] @ 3af9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3af9dc │ │ │ │ ldr r0, [pc, #124] @ 3afa1c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #108] @ 3afa20 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af808 │ │ │ │ ldr r0, [pc, #88] @ 3afa24 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3af82c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, r0, ror #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq fp, pc, r0, asr #14 │ │ │ │ strdeq fp, [pc], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r0, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq r0, [r5], #-168 @ 0xffffff58 @ │ │ │ │ strdeq fp, [pc], r0 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - rsbeq r0, r5, ip, asr #17 │ │ │ │ + rsbeq r0, r5, ip, ror #17 │ │ │ │ andeq r3, r0, ip, lsr r5 │ │ │ │ - strheq r0, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq r0, [r5], #-132 @ 0xffffff7c @ │ │ │ │ addeq fp, pc, r8, lsr #9 │ │ │ │ - rsbeq r0, r5, r0, asr r9 │ │ │ │ - rsbeq r0, r5, ip, lsr r8 │ │ │ │ - @ instruction: 0x00650898 │ │ │ │ + rsbeq r0, r5, r0, ror r9 │ │ │ │ + rsbeq r0, r5, ip, asr r8 │ │ │ │ + strheq r0, [r5], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3afad8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -357436,25 +357436,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3afadc │ │ │ │ ldr r1, [pc, #136] @ 3afae0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #116] @ 3afae4 │ │ │ │ ldr r1, [pc, #116] @ 3afae8 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #84] @ 3afaec │ │ │ │ ldr r2, [pc, #84] @ 3afaf0 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -357465,21 +357465,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r8, r0, asr #22 │ │ │ │ - ldrdeq r0, [r5], #-136 @ 0xffffff78 @ │ │ │ │ - ldrdeq r3, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq sl, r2, r4, asr #20 │ │ │ │ - rsbeq r2, r7, r8, lsl #25 │ │ │ │ - ldrdeq sp, [r4], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq fp, r4, r4, ror #3 │ │ │ │ + rsbseq sp, r8, r0, ror #22 │ │ │ │ + strdeq r0, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq r3, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq sl, r2, r4, ror #20 │ │ │ │ + rsbeq r2, r7, r8, lsr #25 │ │ │ │ + strdeq sp, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq fp, r4, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3afbc4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -357490,15 +357490,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41c928 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -357524,17 +357524,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r8, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3bb2d4 │ │ │ │ - rsbseq sp, r8, r4, ror #20 │ │ │ │ - rsbeq r3, r4, ip, lsl #16 │ │ │ │ - rsbeq r0, r5, r4, lsl #16 │ │ │ │ + rsbseq sp, r8, r4, lsl #21 │ │ │ │ + rsbeq r3, r4, ip, lsr #16 │ │ │ │ + rsbeq r0, r5, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #340] @ 3afd3c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357548,15 +357548,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [pc, #288] @ 3afd50 │ │ │ │ ldr r3, [pc, #288] @ 3afd54 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357605,40 +357605,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3afd68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3afc48 │ │ │ │ ldr r0, [pc, #60] @ 3afd6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3afc48 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0078d998 │ │ │ │ + ldrheq sp, [r8], #-152 @ 0xffffff68 @ │ │ │ │ addeq fp, pc, r8, lsr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r5, ip, lsl r7 │ │ │ │ - rsbeq r3, r4, r4, lsr #14 │ │ │ │ + rsbeq r0, r5, ip, lsr r7 │ │ │ │ + rsbeq r3, r4, r4, asr #14 │ │ │ │ strdeq fp, [pc], r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008fb1b0 │ │ │ │ andeq r4, r0, r0, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r0, lsr #12 │ │ │ │ - rsbeq r0, r5, r0, asr r6 │ │ │ │ + rsbeq r0, r5, r0, asr #12 │ │ │ │ + rsbeq r0, r5, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #484] @ 3aff6c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357653,15 +357653,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r4, [pc, #428] @ 3aff80 │ │ │ │ ldr r3, [pc, #428] @ 3aff84 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -357683,15 +357683,15 @@ │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ bl 58eab4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ bl 417474 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3afe84 │ │ │ │ ldr r2, [pc, #316] @ 3aff94 │ │ │ │ ldr r3, [pc, #280] @ 3aff74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -357706,26 +357706,26 @@ │ │ │ │ b 415dfc │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4184ac │ │ │ │ cmp r4, #5 │ │ │ │ bne 3afe88 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r2, r5, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ bl 4172ec │ │ │ │ b 3afe50 │ │ │ │ ldr r3, [pc, #176] @ 3aff98 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -357745,43 +357745,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3affa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3afdec │ │ │ │ ldr r0, [pc, #72] @ 3affa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3afdec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq sp, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq sp, r8, r8, lsl r8 │ │ │ │ addeq fp, pc, r8, lsl #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r5, ip, ror r5 │ │ │ │ - rsbeq r3, r4, r4, lsl #11 │ │ │ │ + @ instruction: 0x0065059c │ │ │ │ + rsbeq r3, r4, r4, lsr #11 │ │ │ │ addeq fp, pc, r0, asr r0 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq sp, r8, r4, ror r7 │ │ │ │ - rsbeq sl, r3, ip, lsl #19 │ │ │ │ - rsbeq r3, r3, r0, ror #22 │ │ │ │ + @ instruction: 0x0078d794 │ │ │ │ + rsbeq sl, r3, ip, lsr #19 │ │ │ │ + rsbeq r3, r3, r0, lsl #23 │ │ │ │ addeq sl, pc, ip, asr #31 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r4, ror #8 │ │ │ │ - @ instruction: 0x00650490 │ │ │ │ + rsbeq r0, r5, r4, lsl #9 │ │ │ │ + strheq r0, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2708] @ 3b0a58 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357799,15 +357799,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #2644] @ 3b0a70 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3b07c0 │ │ │ │ @@ -357852,28 +357852,28 @@ │ │ │ │ str r1, [r7, #2448] @ 0x990 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d2c4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2424] @ 3b0a80 │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d2c4 │ │ │ │ ldr r3, [pc, #2380] @ 3b0a84 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ @@ -357883,15 +357883,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d2c4 │ │ │ │ add r9, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2308] @ 3b0a88 │ │ │ │ @@ -357899,15 +357899,15 @@ │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d2c4 │ │ │ │ ldr r8, [pc, #2248] @ 3b0a8c │ │ │ │ @@ -357921,15 +357921,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r3 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ @@ -357943,15 +357943,15 @@ │ │ │ │ blt 3b0530 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 418434 │ │ │ │ cmp r5, #5 │ │ │ │ bne 3b023c │ │ │ │ mov r1, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -357964,15 +357964,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ bl 415aa4 │ │ │ │ @@ -357984,15 +357984,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 41ebd8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b04d4 │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3b0a30 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ mov r1, #2 │ │ │ │ @@ -358022,19 +358022,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r6, r4, #135168 @ 0x21000 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1776] @ 3b0ab0 │ │ │ │ @@ -358155,22 +358155,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3b0ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b0268 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3b02cc │ │ │ │ ldr r3, [pc, #1272] @ 3b0ad4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -358192,22 +358192,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1160] @ 3b0ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b02cc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b091c │ │ │ │ cmp r3, #0 │ │ │ │ ble 3b047c │ │ │ │ @@ -358249,22 +358249,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3b0ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b047c │ │ │ │ ldr r3, [pc, #920] @ 3b0adc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b047c │ │ │ │ @@ -358282,22 +358282,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 3b0ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b047c │ │ │ │ ldr r3, [pc, #800] @ 3b0ae8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0030 │ │ │ │ @@ -358318,21 +358318,21 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 3b0aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b0038 │ │ │ │ ldr r3, [pc, #668] @ 3b0af0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b03e8 │ │ │ │ @@ -358358,29 +358358,29 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3b0af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b03e8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b047c │ │ │ │ ldr r3, [pc, #440] @ 3b0adc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -358404,117 +358404,117 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3b0af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3b0668 │ │ │ │ ldr r0, [pc, #324] @ 3b0afc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3b0668 │ │ │ │ ldr r0, [pc, #304] @ 3b0b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b0030 │ │ │ │ ldr r0, [pc, #292] @ 3b0b04 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b03e8 │ │ │ │ ldr r0, [pc, #268] @ 3b0b08 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b047c │ │ │ │ ldr r0, [pc, #252] @ 3b0b0c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b0268 │ │ │ │ ldr r0, [pc, #236] @ 3b0b10 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b02cc │ │ │ │ ldr r0, [pc, #220] @ 3b0b14 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 513f34 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #208] @ 3b0b18 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 513f34 │ │ │ │ ldr r0, [pc, #200] @ 3b0b1c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 513f34 │ │ │ │ - ldrheq sp, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsbeq sp, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ addeq sl, pc, r8, asr #28 │ │ │ │ addeq sl, pc, r4, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r4, lsr r3 │ │ │ │ - rsbeq r3, r4, ip, lsr r3 │ │ │ │ + rsbeq r0, r5, r4, asr r3 │ │ │ │ + rsbeq r3, r4, ip, asr r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ addeq r2, r6, r8, ror fp │ │ │ │ - rsbeq r0, r5, r4, asr #7 │ │ │ │ + rsbeq r0, r5, r4, ror #7 │ │ │ │ + rsbeq r0, r5, r4, lsr #7 │ │ │ │ rsbeq r0, r5, r4, lsl #7 │ │ │ │ - rsbeq r0, r5, r4, ror #6 │ │ │ │ - rsbeq r0, r5, r0, lsr #6 │ │ │ │ - ldrheq sp, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sl, r3, r8, asr #11 │ │ │ │ - rsbeq r3, r3, ip, lsr #15 │ │ │ │ - ldrsheq sp, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq sl, r3, r4, lsl r5 │ │ │ │ - rsbeq r3, r3, ip, ror #13 │ │ │ │ - rsbseq sp, r8, r0, lsl r2 │ │ │ │ - rsbeq sl, r2, r0, asr #2 │ │ │ │ - rsbeq r2, r7, r4, lsl #7 │ │ │ │ + rsbeq r0, r5, r0, asr #6 │ │ │ │ + ldrsbeq sp, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq sl, r3, r8, ror #11 │ │ │ │ + rsbeq r3, r3, ip, asr #15 │ │ │ │ + rsbseq sp, r8, r8, lsl r3 │ │ │ │ + rsbeq sl, r3, r4, lsr r5 │ │ │ │ + rsbeq r3, r3, ip, lsl #14 │ │ │ │ + rsbseq sp, r8, r0, lsr r2 │ │ │ │ + rsbeq sl, r2, r0, ror #2 │ │ │ │ + rsbeq r2, r7, r4, lsr #7 │ │ │ │ addseq fp, r0, r8, asr #16 │ │ │ │ andeq r1, r2, r6, lsr sp │ │ │ │ umulleq sl, pc, r4, r9 @ │ │ │ │ - rsbseq sp, r8, ip, asr #1 │ │ │ │ + rsbseq sp, r8, ip, ror #1 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r4, lsl #30 │ │ │ │ + rsbeq pc, r4, r4, lsr #30 │ │ │ │ andeq r4, r0, r8, asr r3 │ │ │ │ - rsbeq pc, r4, r0, lsr #30 │ │ │ │ + rsbeq pc, r4, r0, asr #30 │ │ │ │ andeq r1, r0, r4, lsr #24 │ │ │ │ - rsbeq pc, r4, ip, lsr #31 │ │ │ │ - rsbeq pc, r4, r8, lsr #30 │ │ │ │ + rsbeq pc, r4, ip, asr #31 │ │ │ │ + rsbeq pc, r4, r8, asr #30 │ │ │ │ andeq r1, r0, r0, ror #10 │ │ │ │ - ldrdeq pc, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq pc, [r4], #-184 @ 0xffffff48 @ │ │ │ │ @ instruction: 0x000049b0 │ │ │ │ - rsbeq pc, r4, r8, lsr sp @ │ │ │ │ - rsbeq pc, r4, ip, lsr sp @ │ │ │ │ - rsbeq pc, r4, r8, ror #26 │ │ │ │ - rsbeq pc, r4, ip, lsl #21 │ │ │ │ - strheq pc, [r4], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq pc, r4, r4, lsr #26 │ │ │ │ - strdeq pc, [r4], #-168 @ 0xffffff58 @ │ │ │ │ - @ instruction: 0x0064fb90 │ │ │ │ - strheq pc, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq pc, r4, r0, lsl #22 │ │ │ │ - rsbeq pc, r4, r4, asr #23 │ │ │ │ + rsbeq pc, r4, r8, asr sp @ │ │ │ │ + rsbeq pc, r4, ip, asr sp @ │ │ │ │ + rsbeq pc, r4, r8, lsl #27 │ │ │ │ + rsbeq pc, r4, ip, lsr #21 │ │ │ │ + ldrdeq pc, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq pc, r4, r4, asr #26 │ │ │ │ + rsbeq pc, r4, r8, lsl fp @ │ │ │ │ + strheq pc, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + ldrdeq pc, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq pc, r4, r0, lsr #22 │ │ │ │ + rsbeq pc, r4, r4, ror #23 │ │ │ │ add r0, r0, #131072 @ 0x20000 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -358808,41 +358808,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b1038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3b0f38 │ │ │ │ ldr r0, [pc, #56] @ 3b103c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3b0f38 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r4, lsr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r4, lsl #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r4, ror #29 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, ip, lsr #18 │ │ │ │ - rsbeq pc, r4, r8, asr #18 │ │ │ │ + rsbeq pc, r4, ip, asr #18 │ │ │ │ + rsbeq pc, r4, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3b1170 │ │ │ │ ldr r1, [pc, #280] @ 3b1174 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -358894,41 +358894,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b1190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3b1090 │ │ │ │ ldr r0, [pc, #56] @ 3b1194 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3b1090 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, asr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, ip, lsr #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, ip, lsl #27 │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r0, lsr r8 @ │ │ │ │ - rsbeq pc, r4, ip, asr #16 │ │ │ │ + rsbeq pc, r4, r0, asr r8 @ │ │ │ │ + rsbeq pc, r4, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #392] @ 3b1338 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [pc, #388] @ 3b133c │ │ │ │ @@ -359005,44 +359005,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b1358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b122c │ │ │ │ ldr r0, [pc, #64] @ 3b135c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b122c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r4, lsr ip @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r9, [pc], r0 │ │ │ │ andeq r3, r0, ip, ror r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r8, asr #13 │ │ │ │ - strdeq pc, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, r4, r8, ror #13 │ │ │ │ + rsbeq pc, r4, ip, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3b14d8 │ │ │ │ ldr r2, [pc, #352] @ 3b14dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359105,48 +359105,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3b14f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b13b0 │ │ │ │ ldr r0, [pc, #72] @ 3b14fc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b13b0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, lsr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, ip, lsl #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, ip, ror #20 │ │ │ │ andeq r4, r0, r8, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r4, asr #11 │ │ │ │ - rsbeq pc, r4, r4, asr #12 │ │ │ │ + rsbeq pc, r4, r4, ror #11 │ │ │ │ + rsbeq pc, r4, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3b1828 │ │ │ │ ldr r1, [pc, #784] @ 3b182c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359207,21 +359207,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b1848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b1564 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1564 │ │ │ │ ldr r3, [pc, #520] @ 3b184c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -359240,21 +359240,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3b1850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b155c │ │ │ │ ldr r3, [pc, #408] @ 3b1854 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b17bc │ │ │ │ @@ -359271,22 +359271,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3b1858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3b1554 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1554 │ │ │ │ ldr r3, [pc, #272] @ 3b185c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -359306,68 +359306,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3b1860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b1554 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3b1554 │ │ │ │ b 3b1744 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3b155c │ │ │ │ b 3b163c │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3b1564 │ │ │ │ b 3b15b8 │ │ │ │ ldr r0, [pc, #124] @ 3b1864 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b1730 │ │ │ │ ldr r0, [pc, #108] @ 3b1868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b155c │ │ │ │ ldr r0, [pc, #96] @ 3b186c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b1564 │ │ │ │ ldr r0, [pc, #84] @ 3b1870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b1554 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, lsl #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, ip, ror #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008f98b8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r0, lsr #15 │ │ │ │ + rsbeq pc, r4, r0, asr #15 │ │ │ │ andeq r3, r0, r4, lsl r7 │ │ │ │ - rsbeq pc, r4, r0, lsr r6 @ │ │ │ │ + rsbeq pc, r4, r0, asr r6 @ │ │ │ │ andeq r2, r0, r4, asr #21 │ │ │ │ - rsbeq pc, r4, r8, ror #8 │ │ │ │ + rsbeq pc, r4, r8, lsl #9 │ │ │ │ andeq r3, r0, r0, lsr r1 │ │ │ │ - rsbeq pc, r4, r4, asr #8 │ │ │ │ - rsbeq pc, r4, r0, ror #7 │ │ │ │ - rsbeq pc, r4, ip, asr r5 @ │ │ │ │ - rsbeq pc, r4, r8, lsr r6 @ │ │ │ │ - rsbeq pc, r4, r4, asr r4 @ │ │ │ │ + rsbeq pc, r4, r4, ror #8 │ │ │ │ + rsbeq pc, r4, r0, lsl #8 │ │ │ │ + rsbeq pc, r4, ip, ror r5 @ │ │ │ │ + rsbeq pc, r4, r8, asr r6 @ │ │ │ │ + rsbeq pc, r4, r4, ror r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #320] @ 3b19cc │ │ │ │ ldr ip, [pc, #320] @ 3b19d0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359430,40 +359430,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b19ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b18d0 │ │ │ │ ldr r0, [pc, #52] @ 3b19f0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b18d0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umulleq r9, pc, r8, r5 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r0, lsl #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r0, lsr r5 @ │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r8, lsl #10 │ │ │ │ - rsbeq pc, r4, r4, lsr #10 │ │ │ │ + rsbeq pc, r4, r8, lsr #10 │ │ │ │ + rsbeq pc, r4, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #312] @ 3b1b44 │ │ │ │ ldr r3, [pc, #312] @ 3b1b48 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359524,40 +359524,40 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b1b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b1a50 │ │ │ │ ldr r0, [pc, #52] @ 3b1b68 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b1a50 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r8, lsl r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r9, [pc], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008f93b4 │ │ │ │ andeq r4, r0, r8, lsl #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r4, ror #7 │ │ │ │ - strdeq pc, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq pc, r4, r4, lsl #8 │ │ │ │ + rsbeq pc, r4, ip, lsl r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #316] @ 3b1cc0 │ │ │ │ lsl r4, r2, #16 │ │ │ │ ldr r2, [pc, #312] @ 3b1cc4 │ │ │ │ @@ -359610,22 +359610,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3b1ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b1bc4 │ │ │ │ ldr r2, [pc, #92] @ 3b1ce4 │ │ │ │ ldr r3, [pc, #56] @ 3b1cc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -359633,27 +359633,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b1cbc │ │ │ │ ldr r0, [pc, #60] @ 3b1ce8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umulleq r9, pc, ip, r2 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r8, lsl #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r8, asr r2 @ │ │ │ │ andeq r2, r0, r8, lsr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq pc, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq pc, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ umulleq r9, pc, ip, r1 @ │ │ │ │ - rsbeq pc, r4, r4, ror #5 │ │ │ │ + rsbeq pc, r4, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #304] @ 3b1e34 │ │ │ │ ldr ip, [pc, #304] @ 3b1e38 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359711,41 +359711,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b1e54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b1d40 │ │ │ │ ldr r0, [pc, #56] @ 3b1e58 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b1d40 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r0, lsr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r0, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r9, [pc], ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq pc, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq pc, r4, r0, lsl r2 @ │ │ │ │ + ldrdeq pc, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq pc, r4, r0, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr ip, [pc, #312] @ 3b1fb0 │ │ │ │ ldr r3, [pc, #312] @ 3b1fb4 │ │ │ │ @@ -359806,41 +359806,41 @@ │ │ │ │ beq 3b1f94 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b1fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3b1edc │ │ │ │ ldr r0, [pc, #56] @ 3b1fd4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3b1edc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r4, lsr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, r4, ror #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, pc, r0, asr #30 │ │ │ │ andeq r4, r0, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, ip, lsl #2 │ │ │ │ - rsbeq pc, r4, ip, asr #2 │ │ │ │ + rsbeq pc, r4, ip, lsr #2 │ │ │ │ + rsbeq pc, r4, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [pc, #60] @ 3b2034 │ │ │ │ @@ -359934,48 +359934,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3b21ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b20bc │ │ │ │ ldr r0, [pc, #72] @ 3b21f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b20bc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r8, asr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, ip, ror sp @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, pc, r0, ror #26 │ │ │ │ andeq r3, r0, r4, lsr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r0, lsr #31 │ │ │ │ - ldrdeq lr, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq lr, r4, r0, asr #31 │ │ │ │ + strdeq lr, [r4], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3b2368 │ │ │ │ ldr r1, [pc, #344] @ 3b236c │ │ │ │ @@ -360046,39 +360046,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b2388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b2254 │ │ │ │ ldr r0, [pc, #52] @ 3b238c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b2254 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r4, lsl ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r8, [pc], r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008f8bb8 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, ip, ror lr │ │ │ │ - rsbeq lr, r4, r0, lsr #29 │ │ │ │ + @ instruction: 0x0064ee9c │ │ │ │ + rsbeq lr, r4, r0, asr #29 │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3b21f4 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ tst r3, #3072 @ 0xc00 │ │ │ │ ldr r3, [pc, #144] @ 3b243c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -360101,31 +360101,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3b2444 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r2, [pc, #44] @ 3b2440 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #16] @ 3b2448 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ addeq r8, pc, ip, ror sl @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq lr, r4, r0, lsr #28 │ │ │ │ - rsbeq lr, r4, r8, lsl lr │ │ │ │ + rsbeq lr, r4, r0, asr #28 │ │ │ │ + rsbeq lr, r4, r8, lsr lr │ │ │ │ bic r3, r2, #33280 @ 0x8200 │ │ │ │ and r2, r2, #4608 @ 0x1200 │ │ │ │ add r1, r0, #131072 @ 0x20000 │ │ │ │ bic r3, r3, #63 @ 0x3f │ │ │ │ cmp r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1] │ │ │ │ mov r2, #0 │ │ │ │ @@ -360217,15 +360217,15 @@ │ │ │ │ ldr r5, [r0, r3, lsl #2] │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ add r5, r8, r5, lsr #4 │ │ │ │ sub sl, r5, sl │ │ │ │ ldrb r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, sl │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ ldr r2, [pc, #588] @ 3b2830 │ │ │ │ ldr r3, [pc, #572] @ 3b2824 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, fp, r0 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -360275,24 +360275,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3b2844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3b25cc │ │ │ │ ldr r2, [pc, #324] @ 3b283c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #32768 @ 0x8000 │ │ │ │ beq 3b2794 │ │ │ │ @@ -360307,26 +360307,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3b2848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [r4, r2, lsl #2] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r4, r2, lsl #2] │ │ │ │ cmp sl, r8 │ │ │ │ @@ -360351,39 +360351,39 @@ │ │ │ │ sub sl, r5, sl │ │ │ │ b 3b2668 │ │ │ │ ldr r0, [pc, #104] @ 3b284c │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b2770 │ │ │ │ ldr r0, [pc, #80] @ 3b2850 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3b25cc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r8, asr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, r0, lsr #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, pc, r0, asr #16 │ │ │ │ andeq r4, r0, r8, asr #13 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r8, ror #24 │ │ │ │ - rsbeq lr, r4, ip, asr fp │ │ │ │ - rsbeq lr, r4, r4, lsr #22 │ │ │ │ - rsbeq lr, r4, r4, lsr #23 │ │ │ │ + rsbeq lr, r4, r8, lsl #25 │ │ │ │ + rsbeq lr, r4, ip, ror fp │ │ │ │ + rsbeq lr, r4, r4, asr #22 │ │ │ │ + rsbeq lr, r4, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3b2a68 │ │ │ │ ldr ip, [pc, #508] @ 3b2a6c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -360448,22 +360448,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3b2a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b28c0 │ │ │ │ ldr r3, [pc, #220] @ 3b2a7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2908 │ │ │ │ ldr r3, [pc, #204] @ 3b2a80 │ │ │ │ @@ -360479,66 +360479,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3b2a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b2908 │ │ │ │ ldr r2, [pc, #112] @ 3b2a90 │ │ │ │ ldr r3, [pc, #72] @ 3b2a6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b2a64 │ │ │ │ ldr r0, [pc, #80] @ 3b2a94 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #64] @ 3b2a98 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b2908 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008f85b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r8, pc, r0, r5 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, pc, ip, asr r5 @ │ │ │ │ andeq r1, r0, r8, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r8, ror sl │ │ │ │ - strdeq lr, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r8, pc, r4, lsl #8 │ │ │ │ + @ instruction: 0x0064ea98 │ │ │ │ rsbeq lr, r4, r8, lsl sl │ │ │ │ - rsbeq lr, r4, r0, lsl #20 │ │ │ │ + addeq r8, pc, r4, lsl #8 │ │ │ │ + rsbeq lr, r4, r8, lsr sl │ │ │ │ + rsbeq lr, r4, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #604] @ 0x25c │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldrb r3, [r7, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ str r6, [r7, #676] @ 0x2a4 │ │ │ │ bne 3b2cc4 │ │ │ │ ldrb r3, [r7, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360613,15 +360613,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3b2b64 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ strb r9, [r6, #4] │ │ │ │ b 3b2b28 │ │ │ │ ldr r1, [pc, #248] @ 3b2d14 │ │ │ │ add r1, pc, r1 │ │ │ │ bic r2, r3, #2 │ │ │ │ cmp r3, #7 │ │ │ │ cmpne r2, #1024 @ 0x400 │ │ │ │ @@ -360636,59 +360636,59 @@ │ │ │ │ bne 3b2c1c │ │ │ │ b 3b2b7c │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3b2c1c │ │ │ │ ldr r0, [r7, #780] @ 0x30c │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #784] @ 0x310 │ │ │ │ b 3b2b10 │ │ │ │ ldr r0, [r7, #740] @ 0x2e4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #744] @ 0x2e8 │ │ │ │ b 3b2b04 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #764] @ 0x2fc │ │ │ │ b 3b2af8 │ │ │ │ ldr r0, [r7, #720] @ 0x2d0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #724] @ 0x2d4 │ │ │ │ b 3b2aec │ │ │ │ ldr r0, [r7, #700] @ 0x2bc │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #704] @ 0x2c0 │ │ │ │ b 3b2ae0 │ │ │ │ ldr r0, [r7, #680] @ 0x2a8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ strb r6, [r7, #684] @ 0x2ac │ │ │ │ b 3b2ad4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ bic r2, r2, #36 @ 0x24 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ strh r2, [r7, #2] │ │ │ │ strh r3, [r7, #10] │ │ │ │ bl 3b2854 │ │ │ │ b 3b2b98 │ │ │ │ - rsbseq sl, r8, r8, lsl fp │ │ │ │ - rsbseq sl, r8, ip, lsl #30 │ │ │ │ + rsbseq sl, r8, r8, lsr fp │ │ │ │ + rsbseq sl, r8, ip, lsr #30 │ │ │ │ andeq r2, r0, lr, lsl #27 │ │ │ │ muleq r2, lr, r3 │ │ │ │ - rsbseq sl, r8, r0, asr lr │ │ │ │ + rsbseq sl, r8, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3b30d8 │ │ │ │ ldr ip, [pc, #936] @ 3b30dc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -360766,30 +360766,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3b30f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b2d90 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2f34 │ │ │ │ ldr r3, [pc, #564] @ 3b30fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -360809,21 +360809,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3b3100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3b2a9c │ │ │ │ cmp r4, #0 │ │ │ │ bge 3b2d98 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360855,23 +360855,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3b3108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b2d6c │ │ │ │ ldr r3, [pc, #268] @ 3b310c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2f54 │ │ │ │ ldr r3, [pc, #220] @ 3b30f0 │ │ │ │ @@ -360887,67 +360887,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3b3110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b2f54 │ │ │ │ ldr r0, [pc, #156] @ 3b3114 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b2d6c │ │ │ │ ldr r0, [pc, #132] @ 3b3118 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b2eac │ │ │ │ ldr r0, [pc, #96] @ 3b311c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b2f34 │ │ │ │ ldr r0, [pc, #84] @ 3b3120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b2f54 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [pc], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, r0, ror #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, pc, r4, lsl #1 │ │ │ │ andeq r4, r0, r8, lsl #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, ip, lsl #13 │ │ │ │ + rsbeq lr, r4, ip, lsr #13 │ │ │ │ andeq r3, r0, r0, lsl r0 │ │ │ │ - rsbeq lr, r4, r0, lsr r7 │ │ │ │ + rsbeq lr, r4, r0, asr r7 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ - strheq lr, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq lr, [r4], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0x000018b4 │ │ │ │ - rsbeq lr, r4, ip, asr r6 │ │ │ │ - rsbeq lr, r4, r4, ror r4 │ │ │ │ - rsbeq lr, r4, r8, lsr #10 │ │ │ │ - ldrdeq lr, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq lr, r4, r4, lsr r6 │ │ │ │ + rsbeq lr, r4, ip, ror r6 │ │ │ │ + @ instruction: 0x0064e494 │ │ │ │ + rsbeq lr, r4, r8, asr #10 │ │ │ │ + strdeq lr, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq lr, r4, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #764] @ 3b343c │ │ │ │ mov fp, r3 │ │ │ │ @@ -361008,15 +361008,15 @@ │ │ │ │ ldr r3, [r3, #936] @ 0x3a8 │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r2, r5, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ strb r3, [sp, #92] @ 0x5c │ │ │ │ @@ -361026,15 +361026,15 @@ │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add fp, fp, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r2, [r9, #8] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsl r1, r2, #1 │ │ │ │ ldrh r3, [r9, r1] │ │ │ │ subs r7, r7, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -361086,15 +361086,15 @@ │ │ │ │ ldr r0, [pc, #260] @ 3b345c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r1, r3, #1 │ │ │ │ add r2, r0, r3, lsl #3 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -361111,29 +361111,29 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3b3460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ b 3b337c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3b3464 │ │ │ │ ldr r1, [pc, #68] @ 3b3468 │ │ │ │ ldr r0, [pc, #68] @ 3b346c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -361146,19 +361146,19 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008f7cb8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, pc, r4, asr fp @ │ │ │ │ andeq r4, r0, r4, lsr #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r0, lsr r4 │ │ │ │ - rsbeq lr, r4, r4, lsr #6 │ │ │ │ - rsbseq sl, r8, r0, lsr r2 │ │ │ │ - rsbeq sp, r4, r8, asr #28 │ │ │ │ - strheq lr, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, r4, r0, asr r4 │ │ │ │ + rsbeq lr, r4, r4, asr #6 │ │ │ │ + rsbseq sl, r8, r0, asr r2 │ │ │ │ + rsbeq sp, r4, r8, ror #28 │ │ │ │ + ldrdeq lr, [r4], #-52 @ 0xffffffcc @ │ │ │ │ andeq r0, r0, sl, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #716] @ 3b3758 │ │ │ │ ldr ip, [pc, #716] @ 3b375c │ │ │ │ @@ -361236,23 +361236,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ mov r1, lr │ │ │ │ str lr, [r0, #4] │ │ │ │ str lr, [r0, #8] │ │ │ │ str lr, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3b377c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3524 │ │ │ │ ldr r0, [pc, #396] @ 3b3780 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b3524 │ │ │ │ ldr r0, [pc, #364] @ 3b3774 │ │ │ │ @@ -361268,15 +361268,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3b3784 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b35d4 │ │ │ │ ldr r0, [pc, #296] @ 3b3788 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -361295,42 +361295,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b378c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b34e0 │ │ │ │ ldr r0, [pc, #176] @ 3b3790 │ │ │ │ ldr r3, [pc, #120] @ 3b375c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r0, r3, r0 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b3754 │ │ │ │ ldr r0, [pc, #144] @ 3b3794 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #128] @ 3b3798 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b34e0 │ │ │ │ ldr r0, [pc, #112] @ 3b379c │ │ │ │ ldr r3, [pc, #44] @ 3b375c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -361346,24 +361346,24 @@ │ │ │ │ addeq r7, pc, r8, ror r9 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, pc, ip, lsr r9 @ │ │ │ │ strdeq r7, [pc], r8 │ │ │ │ andeq r2, r0, r4, ror r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq lr, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq lr, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - @ instruction: 0x0064e29c │ │ │ │ + strheq lr, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r1, r0, ip, lsl r6 │ │ │ │ - rsbeq lr, r4, ip, lsr r1 │ │ │ │ + rsbeq lr, r4, ip, asr r1 │ │ │ │ addeq r7, pc, r4, asr #14 │ │ │ │ - rsbeq lr, r4, r0, asr #4 │ │ │ │ - rsbeq lr, r4, r8, ror #2 │ │ │ │ + rsbeq lr, r4, r0, ror #4 │ │ │ │ + rsbeq lr, r4, r8, lsl #3 │ │ │ │ strdeq r7, [pc], r8 │ │ │ │ - rsbeq lr, r4, r8, lsl #5 │ │ │ │ + rsbeq lr, r4, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -361466,21 +361466,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3b3ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b38b0 │ │ │ │ ldr r3, [pc, #348] @ 3b3aec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -361499,23 +361499,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3b3af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b38b0 │ │ │ │ ldr r3, [pc, #228] @ 3b3af4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3b3864 │ │ │ │ ldr r3, [pc, #188] @ 3b3ae0 │ │ │ │ @@ -361531,56 +361531,56 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3b3af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3864 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ b 3b3988 │ │ │ │ ldr r0, [pc, #108] @ 3b3afc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b38b0 │ │ │ │ ldr r0, [pc, #92] @ 3b3b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3978 │ │ │ │ ldr r0, [pc, #80] @ 3b3b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3864 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r7, pc, r0, asr #12 │ │ │ │ addeq r7, pc, r8, asr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, pc, r4, lsr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008f75b8 │ │ │ │ addeq r7, pc, r8, asr r5 @ │ │ │ │ andeq r2, r0, ip, lsr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, ip, lsr #2 │ │ │ │ + rsbeq lr, r4, ip, asr #2 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq lr, r4, r0, asr #2 │ │ │ │ + rsbeq lr, r4, r0, ror #2 │ │ │ │ andeq r1, r0, r0, lsl #10 │ │ │ │ - @ instruction: 0x0064df9c │ │ │ │ - rsbeq lr, r4, r8, ror #1 │ │ │ │ - rsbeq lr, r4, r4, asr r0 │ │ │ │ - rsbeq sp, r4, ip, lsr #31 │ │ │ │ + strheq sp, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq lr, r4, r8, lsl #2 │ │ │ │ + rsbeq lr, r4, r4, ror r0 │ │ │ │ + rsbeq sp, r4, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3432] @ 3b4888 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [pc, #3428] @ 3b488c │ │ │ │ @@ -361741,22 +361741,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2788] @ 3b48a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3c40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbhi r7, [sp, #41] @ 0x29 │ │ │ │ lslhi r2, r7, #16 │ │ │ │ bhi 3b3c8c │ │ │ │ @@ -361803,23 +361803,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2544] @ 3b48b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3c40 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r6 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r5] │ │ │ │ bl 3ad9c0 │ │ │ │ strh r0, [fp] │ │ │ │ @@ -361845,22 +361845,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3b48b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3c24 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b43cc │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b3cf8 │ │ │ │ b 3b3ba0 │ │ │ │ @@ -361883,22 +361883,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 3b48c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3ba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3ad6b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b3c4c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -361927,21 +361927,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2080] @ 3b48c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3c4c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3ba0 │ │ │ │ ldr r3, [pc, #2056] @ 3b48cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -361960,21 +361960,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1964] @ 3b48d0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3b98 │ │ │ │ orr r4, r4, #48 @ 0x30 │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3b98 │ │ │ │ @@ -362003,15 +362003,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1800] @ 3b48d8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b4124 │ │ │ │ ldr r3, [pc, #1792] @ 3b48dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362030,22 +362030,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1688] @ 3b48e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3ca4 │ │ │ │ ldr r3, [pc, #1676] @ 3b48e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3c14 │ │ │ │ ldr r3, [pc, #1588] @ 3b48a0 │ │ │ │ @@ -362067,27 +362067,27 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3b48e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3c14 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b4588 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -362155,27 +362155,27 @@ │ │ │ │ beq 3b47a4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3b48f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3b3cf0 │ │ │ │ ldr r0, [pc, #1192] @ 3b48f4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3ba0 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b3cf8 │ │ │ │ b 3b40bc │ │ │ │ ldr r3, [pc, #1164] @ 3b48f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362194,21 +362194,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3b48fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3e0c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4] │ │ │ │ beq 3b4378 │ │ │ │ ldr r3, [pc, #1036] @ 3b4900 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -362227,31 +362227,31 @@ │ │ │ │ beq 3b4854 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3b4904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4348 │ │ │ │ ldr r0, [pc, #928] @ 3b4908 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3ca4 │ │ │ │ ldr r0, [pc, #912] @ 3b490c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3c14 │ │ │ │ ldr r2, [pc, #896] @ 3b4910 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b4304 │ │ │ │ ldr r2, [pc, #764] @ 3b48a0 │ │ │ │ @@ -362267,21 +362267,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3b4914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4304 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b4714 │ │ │ │ mov r3, #0 │ │ │ │ b 3b4364 │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -362304,21 +362304,21 @@ │ │ │ │ beq 3b4874 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3b491c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4360 │ │ │ │ ldr r2, [pc, #592] @ 3b48ec │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b470c │ │ │ │ ldr r2, [pc, #496] @ 3b48a0 │ │ │ │ @@ -362333,21 +362333,21 @@ │ │ │ │ beq 3b4844 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b4920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4348 │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b4354 │ │ │ │ ldr r3, [pc, #432] @ 3b48cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362366,138 +362366,138 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3b4924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b4364 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3b4928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3c24 │ │ │ │ ldr r0, [pc, #384] @ 3b492c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3b3cf0 │ │ │ │ ldr r0, [pc, #368] @ 3b4930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [r5] │ │ │ │ b 3b3d10 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3b4934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3c40 │ │ │ │ ldr r0, [pc, #336] @ 3b4938 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3c40 │ │ │ │ ldr r0, [pc, #316] @ 3b493c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3e0c │ │ │ │ ldr r0, [pc, #304] @ 3b4940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3b98 │ │ │ │ ldr r0, [pc, #284] @ 3b4944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4304 │ │ │ │ ldr r0, [pc, #272] @ 3b4948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b3c4c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #256] @ 3b494c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4348 │ │ │ │ ldr r0, [pc, #244] @ 3b4950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4348 │ │ │ │ ldr r0, [pc, #232] @ 3b4954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4360 │ │ │ │ ldr r0, [pc, #220] @ 3b4958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b4364 │ │ │ │ addeq r7, pc, r0, lsl #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, pc, r0, asr #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, pc, ip, ror r2 @ │ │ │ │ andeq r3, r0, r0, ror sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, r4, ror #30 │ │ │ │ + rsbeq sp, r4, r4, lsl #31 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - rsbeq sp, r4, ip, ror #27 │ │ │ │ + rsbeq sp, r4, ip, lsl #28 │ │ │ │ andeq r3, r0, r4, ror pc │ │ │ │ - rsbeq sp, r4, r4, ror #25 │ │ │ │ + rsbeq sp, r4, r4, lsl #26 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - ldrdeq lr, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq lr, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r5, r0, r8, lsl #2 │ │ │ │ - rsbeq sp, r4, ip, ror #25 │ │ │ │ + rsbeq sp, r4, ip, lsl #26 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ - rsbeq lr, r4, r8, lsl #1 │ │ │ │ + rsbeq lr, r4, r8, lsr #1 │ │ │ │ andeq r3, r0, ip, asr r6 │ │ │ │ - rsbeq sp, r4, r4, asr sp │ │ │ │ + rsbeq sp, r4, r4, ror sp │ │ │ │ andeq r4, r0, ip, lsl #9 │ │ │ │ - rsbeq sp, r4, r8, ror #24 │ │ │ │ + rsbeq sp, r4, r8, lsl #25 │ │ │ │ andeq r2, r0, r0, asr #23 │ │ │ │ - strheq sp, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq sp, [r4], #-140 @ 0xffffff74 @ │ │ │ │ andeq r3, r0, ip, lsl #10 │ │ │ │ - strdeq sp, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sp, r4, ip, asr #29 │ │ │ │ + rsbeq sp, r4, r4, lsl sp │ │ │ │ + rsbeq sp, r4, ip, ror #29 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip, lsr #18 │ │ │ │ + rsbeq sp, r4, ip, asr #18 │ │ │ │ andeq r1, r0, r8, lsr r2 │ │ │ │ - rsbeq sp, r4, r0, lsr fp │ │ │ │ - rsbeq sp, r4, r4, lsl #19 │ │ │ │ - rsbeq sp, r4, r0, lsl #13 │ │ │ │ + rsbeq sp, r4, r0, asr fp │ │ │ │ + rsbeq sp, r4, r4, lsr #19 │ │ │ │ + rsbeq sp, r4, r0, lsr #13 │ │ │ │ strheq r5, [r0], -ip │ │ │ │ - ldrdeq sp, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + strdeq sp, [r4], #-152 @ 0xffffff68 @ │ │ │ │ andeq r4, r0, r4, asr sp │ │ │ │ - rsbeq sp, r4, r8, lsr #23 │ │ │ │ - rsbeq sp, r4, ip, lsr #20 │ │ │ │ - rsbeq sp, r4, r8, lsr #20 │ │ │ │ - rsbeq sp, r4, r4, ror #9 │ │ │ │ - rsbeq sp, r4, r8, asr #19 │ │ │ │ - rsbeq sp, r4, r8, lsr sl │ │ │ │ - rsbeq sp, r4, ip, lsl #11 │ │ │ │ - rsbeq sp, r4, r0, lsl #10 │ │ │ │ - rsbeq sp, r4, r0, ror #12 │ │ │ │ - rsbeq sp, r4, r0, ror r7 │ │ │ │ - rsbeq sp, r4, ip, lsl #16 │ │ │ │ - @ instruction: 0x0064d598 │ │ │ │ - rsbeq sp, r4, r8, lsr #18 │ │ │ │ - rsbeq sp, r4, r4, lsl #17 │ │ │ │ - rsbeq sp, r4, ip, lsl #19 │ │ │ │ - rsbeq sp, r4, r0, lsl sl │ │ │ │ + rsbeq sp, r4, r8, asr #23 │ │ │ │ + rsbeq sp, r4, ip, asr #20 │ │ │ │ + rsbeq sp, r4, r8, asr #20 │ │ │ │ + rsbeq sp, r4, r4, lsl #10 │ │ │ │ + rsbeq sp, r4, r8, ror #19 │ │ │ │ + rsbeq sp, r4, r8, asr sl │ │ │ │ + rsbeq sp, r4, ip, lsr #11 │ │ │ │ + rsbeq sp, r4, r0, lsr #10 │ │ │ │ + rsbeq sp, r4, r0, lsl #13 │ │ │ │ + @ instruction: 0x0064d790 │ │ │ │ + rsbeq sp, r4, ip, lsr #16 │ │ │ │ + strheq sp, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq sp, r4, r8, asr #18 │ │ │ │ + rsbeq sp, r4, r4, lsr #17 │ │ │ │ + rsbeq sp, r4, ip, lsr #19 │ │ │ │ + rsbeq sp, r4, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #836] @ 3b4cb8 │ │ │ │ ldr r3, [pc, #836] @ 3b4cbc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -362587,25 +362587,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3b4cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r9, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -362636,42 +362636,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3b4ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3b49d0 │ │ │ │ ldr r0, [pc, #268] @ 3b4ce8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3b49d0 │ │ │ │ ldr r0, [pc, #232] @ 3b4cec │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3b4b18 │ │ │ │ ldr r3, [pc, #196] @ 3b4cf0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362690,46 +362690,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b4cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4a48 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3b4cf8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4a48 │ │ │ │ @ instruction: 0x008f64b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r6, pc, r0, r4 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r6, pc, r4, asr #8 │ │ │ │ ldrdeq r6, [pc], r4 │ │ │ │ andeq r3, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip, asr #16 │ │ │ │ + rsbeq sp, r4, ip, ror #16 │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ - rsbeq sp, r4, r8, lsr #16 │ │ │ │ - rsbeq sp, r4, r8, asr r8 │ │ │ │ - @ instruction: 0x0064d794 │ │ │ │ + rsbeq sp, r4, r8, asr #16 │ │ │ │ + rsbeq sp, r4, r8, ror r8 │ │ │ │ + strheq sp, [r4], #-116 @ 0xffffff8c @ │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq ip, r4, r8, lsr #29 │ │ │ │ - rsbeq ip, r4, ip, asr #29 │ │ │ │ + rsbeq ip, r4, r8, asr #29 │ │ │ │ + rsbeq ip, r4, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #1072] @ 3b5144 │ │ │ │ ldr r3, [pc, #1072] @ 3b5148 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362841,21 +362841,21 @@ │ │ │ │ beq 3b50fc │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3b5164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4e28 │ │ │ │ ldr r3, [pc, #616] @ 3b5168 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4e00 │ │ │ │ ldr r3, [pc, #584] @ 3b515c │ │ │ │ @@ -362872,21 +362872,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3b516c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4e00 │ │ │ │ ldr r3, [pc, #500] @ 3b5170 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4e6c │ │ │ │ ldr r3, [pc, #460] @ 3b515c │ │ │ │ @@ -362902,21 +362902,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3b5174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4e6c │ │ │ │ ldr r3, [pc, #388] @ 3b5178 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4e50 │ │ │ │ ldr r3, [pc, #340] @ 3b515c │ │ │ │ @@ -362932,21 +362932,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3b517c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4e50 │ │ │ │ ldr r3, [pc, #276] @ 3b5180 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4dd8 │ │ │ │ ldr r3, [pc, #220] @ 3b515c │ │ │ │ @@ -362963,69 +362963,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3b5184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4dd8 │ │ │ │ ldr r0, [pc, #148] @ 3b5188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4e00 │ │ │ │ ldr r0, [pc, #136] @ 3b518c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4e28 │ │ │ │ ldr r0, [pc, #124] @ 3b5190 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4dd8 │ │ │ │ ldr r0, [pc, #108] @ 3b5194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4e6c │ │ │ │ ldr r0, [pc, #96] @ 3b5198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b4e50 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r6, pc, r0, lsl r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r6, [pc], r8 │ │ │ │ strheq r6, [pc], r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, ip, ror #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0064d598 │ │ │ │ + strheq sp, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r1, r0, r4, asr fp │ │ │ │ - strheq sp, [r4], #-84 @ 0xffffffac @ │ │ │ │ + ldrdeq sp, [r4], #-84 @ 0xffffffac @ │ │ │ │ andeq r2, r0, r4, lsl r4 │ │ │ │ - rsbeq sp, r4, r8, ror r6 │ │ │ │ + @ instruction: 0x0064d698 │ │ │ │ andeq r2, r0, r4, lsl pc │ │ │ │ - rsbeq sp, r4, r8, ror r5 │ │ │ │ + @ instruction: 0x0064d598 │ │ │ │ andeq r1, r0, r8, lsr #16 │ │ │ │ - strdeq sp, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq sp, r4, ip, lsl #9 │ │ │ │ - ldrdeq sp, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sp, r4, r4, lsr r6 │ │ │ │ - rsbeq sp, r4, ip, ror r5 │ │ │ │ - rsbeq sp, r4, r8, ror #9 │ │ │ │ + rsbeq sp, r4, ip, lsl r6 │ │ │ │ + rsbeq sp, r4, ip, lsr #9 │ │ │ │ + strdeq sp, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq sp, r4, r4, asr r6 │ │ │ │ + @ instruction: 0x0064d59c │ │ │ │ + rsbeq sp, r4, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #268] @ 3b52c0 │ │ │ │ ldr ip, [pc, #268] @ 3b52c4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -363076,39 +363076,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b52e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b51f0 │ │ │ │ ldr r0, [pc, #52] @ 3b52e4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b51f0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r0, ror ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, pc, r0, asr ip @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r5, pc, ip, lsr #24 │ │ │ │ andeq r4, r0, r8, lsr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip, lsl #10 │ │ │ │ - rsbeq sp, r4, ip, asr #10 │ │ │ │ + rsbeq sp, r4, ip, lsr #10 │ │ │ │ + rsbeq sp, r4, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #316] @ 3b543c │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -363173,37 +363173,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b545c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b539c │ │ │ │ ldr r0, [pc, #48] @ 3b5460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b539c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, ip, lsl fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, pc, r8, lsl #22 │ │ │ │ addeq r5, pc, r8, ror #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip, lsr r2 │ │ │ │ - rsbeq sp, r4, r4, ror r2 │ │ │ │ + rsbeq sp, r4, ip, asr r2 │ │ │ │ + @ instruction: 0x0064d294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1668] @ 3b5b00 │ │ │ │ ldr r3, [pc, #1668] @ 3b5b04 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -363309,19 +363309,19 @@ │ │ │ │ bne 3b5988 │ │ │ │ add r9, r9, r7 │ │ │ │ add r9, r4, r9, lsl #2 │ │ │ │ add r9, r9, #131072 @ 0x20000 │ │ │ │ ldr r3, [r9, #800] @ 0x320 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, fp, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r9, #804] @ 0x324 │ │ │ │ b 3b5578 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, r7 │ │ │ │ bne 3b5838 │ │ │ │ @@ -363353,23 +363353,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3b5b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3b54e8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ @@ -363400,22 +363400,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3b5b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5594 │ │ │ │ ldr r0, [pc, #876] @ 3b5b2c │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b566c │ │ │ │ ldr r0, [pc, #836] @ 3b5b18 │ │ │ │ @@ -363431,22 +363431,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3b5b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5594 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #756] @ 3b5b34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b58e0 │ │ │ │ @@ -363463,41 +363463,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3b5b38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ bic r7, r7, r5 │ │ │ │ str r7, [r4, #224] @ 0xe0 │ │ │ │ b 3b55a4 │ │ │ │ ldr r0, [pc, #620] @ 3b5b3c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3b58bc │ │ │ │ ldr r0, [pc, #592] @ 3b5b40 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3b54e8 │ │ │ │ ldr r3, [pc, #560] @ 3b5b44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -363516,22 +363516,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3b5b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5584 │ │ │ │ ldr r3, [pc, #444] @ 3b5b4c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5610 │ │ │ │ ldr r3, [pc, #372] @ 3b5b18 │ │ │ │ @@ -363548,25 +363548,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3b5b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5610 │ │ │ │ ldr r2, [pc, #312] @ 3b5b54 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b566c │ │ │ │ ldr r2, [pc, #232] @ 3b5b18 │ │ │ │ @@ -363584,77 +363584,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3b5b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5594 │ │ │ │ ldr r0, [pc, #188] @ 3b5b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5594 │ │ │ │ ldr r0, [pc, #176] @ 3b5b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5594 │ │ │ │ ldr r0, [pc, #164] @ 3b5b64 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5584 │ │ │ │ ldr r0, [pc, #148] @ 3b5b68 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5610 │ │ │ │ ldr r0, [pc, #124] @ 3b5b6c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5594 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r8, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, pc, r8, lsl #19 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r5, pc, r4, lsl r9 @ │ │ │ │ andeq r3, r0, ip, lsl r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip, asr #7 │ │ │ │ + rsbeq sp, r4, ip, ror #7 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - rsbeq ip, r4, r0, asr #2 │ │ │ │ - andeq r2, r0, r4, ror r9 │ │ │ │ rsbeq ip, r4, r0, ror #2 │ │ │ │ + andeq r2, r0, r4, ror r9 │ │ │ │ + rsbeq ip, r4, r0, lsl #3 │ │ │ │ andeq r2, r0, r4, lsr #25 │ │ │ │ - rsbeq sp, r4, r8, ror #2 │ │ │ │ - rsbeq sp, r4, r0, lsr #3 │ │ │ │ - rsbeq sp, r4, r0, lsr r2 │ │ │ │ + rsbeq sp, r4, r8, lsl #3 │ │ │ │ + rsbeq sp, r4, r0, asr #3 │ │ │ │ + rsbeq sp, r4, r0, asr r2 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ - rsbeq sp, r4, ip, lsl r0 │ │ │ │ + rsbeq sp, r4, ip, lsr r0 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq ip, r4, r0, ror #29 │ │ │ │ + rsbeq ip, r4, r0, lsl #30 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - strheq ip, [r4], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq fp, r4, r4, lsr #29 │ │ │ │ - rsbeq fp, r4, r8, lsr #30 │ │ │ │ - rsbeq ip, r4, ip, lsl pc │ │ │ │ - rsbeq ip, r4, r4, ror lr │ │ │ │ - rsbeq ip, r4, ip, lsr #27 │ │ │ │ + ldrdeq ip, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq fp, r4, r4, asr #29 │ │ │ │ + rsbeq fp, r4, r8, asr #30 │ │ │ │ + rsbeq ip, r4, ip, lsr pc │ │ │ │ + @ instruction: 0x0064ce94 │ │ │ │ + rsbeq ip, r4, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #2184] @ 3b6414 │ │ │ │ ldr r3, [pc, #2184] @ 3b6418 │ │ │ │ @@ -363791,19 +363791,19 @@ │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [sl, #792] @ 0x318 │ │ │ │ umull r7, r8, r3, r1 │ │ │ │ bne 3b62e4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [sl, #780] @ 0x30c │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #784] @ 0x310 │ │ │ │ b 3b5cb0 │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ mov r1, #4194304 @ 0x400000 │ │ │ │ lsr r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -363847,22 +363847,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1428] @ 3b6440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ str r8, [r4, #200] @ 0xc8 │ │ │ │ and r5, r3, r8 │ │ │ │ bne 3b5edc │ │ │ │ @@ -363889,24 +363889,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1260] @ 3b6448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3b5c80 │ │ │ │ ldr r0, [pc, #1236] @ 3b644c │ │ │ │ ldr r0, [r9, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -363929,27 +363929,27 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1096] @ 3b6450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3b5bec │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5c20 │ │ │ │ @@ -363973,22 +363973,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 3b6458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5c20 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b617c │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #920] @ 3b645c │ │ │ │ cmn r3, #1 │ │ │ │ @@ -364025,22 +364025,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3b6464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5ccc │ │ │ │ ldr r3, [pc, #740] @ 3b6468 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b60b4 │ │ │ │ ldr r3, [pc, #672] @ 3b6438 │ │ │ │ @@ -364057,23 +364057,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3b646c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b60b4 │ │ │ │ ldr r2, [pc, #616] @ 3b6470 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b5e30 │ │ │ │ ldr r2, [pc, #540] @ 3b6438 │ │ │ │ @@ -364089,45 +364089,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3b6474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3b5c08 │ │ │ │ ldr r0, [pc, #492] @ 3b6478 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3b5eb8 │ │ │ │ ldr r0, [pc, #468] @ 3b647c │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3b5bec │ │ │ │ ldr r0, [pc, #440] @ 3b6480 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3b5c80 │ │ │ │ ldr r3, [pc, #408] @ 3b6484 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -364148,39 +364148,39 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3b6488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5da8 │ │ │ │ ldr r0, [pc, #272] @ 3b648c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3b5c08 │ │ │ │ ldr r0, [pc, #248] @ 3b6490 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5da8 │ │ │ │ ldr r2, [pc, #224] @ 3b6494 │ │ │ │ ldr r3, [pc, #96] @ 3b6418 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -364188,62 +364188,62 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b6410 │ │ │ │ ldr r0, [pc, #192] @ 3b6498 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #172] @ 3b649c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b60b4 │ │ │ │ ldr r0, [pc, #156] @ 3b64a0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b5ccc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umulleq r5, pc, r8, r2 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, pc, r4, ror #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r7, r4, asr #4 │ │ │ │ strdeq r5, [pc], ip │ │ │ │ addeq r5, pc, r0, asr r1 @ │ │ │ │ addeq r5, pc, r4, asr #1 │ │ │ │ andeq r3, r0, r0, lsr #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, ip, asr #27 │ │ │ │ + rsbeq ip, r4, ip, ror #27 │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ - rsbeq ip, r4, ip, lsl #9 │ │ │ │ + rsbeq ip, r4, ip, lsr #9 │ │ │ │ andeq r2, r0, r4, lsr r2 │ │ │ │ - rsbeq ip, r4, ip, ror #22 │ │ │ │ + rsbeq ip, r4, ip, lsl #23 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq ip, r4, r4, lsr #15 │ │ │ │ + rsbeq ip, r4, r4, asr #15 │ │ │ │ addeq r4, pc, r4, asr sp @ │ │ │ │ @ instruction: 0x00002cbc │ │ │ │ - rsbeq ip, r4, r8, lsl #23 │ │ │ │ + rsbeq ip, r4, r8, lsr #23 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq fp, r4, r8, asr #18 │ │ │ │ + rsbeq fp, r4, r8, ror #18 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - rsbeq ip, r4, ip, lsl #19 │ │ │ │ - rsbeq ip, r4, r0, lsr sl │ │ │ │ - rsbeq ip, r4, r4, lsl r9 │ │ │ │ - rsbeq ip, r4, r0, ror r1 │ │ │ │ + rsbeq ip, r4, ip, lsr #19 │ │ │ │ + rsbeq ip, r4, r0, asr sl │ │ │ │ + rsbeq ip, r4, r4, lsr r9 │ │ │ │ + @ instruction: 0x0064c190 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq ip, r4, r0, lsl #11 │ │ │ │ - rsbeq ip, r4, r4, asr #17 │ │ │ │ - strheq ip, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq ip, r4, r0, lsr #11 │ │ │ │ + rsbeq ip, r4, r4, ror #17 │ │ │ │ + ldrdeq ip, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ addeq r4, pc, r0, ror sl @ │ │ │ │ - rsbeq ip, r4, r4, asr #9 │ │ │ │ - rsbeq fp, r4, r8, lsl #15 │ │ │ │ - rsbeq ip, r4, r8, lsr #18 │ │ │ │ + rsbeq ip, r4, r4, ror #9 │ │ │ │ + rsbeq fp, r4, r8, lsr #15 │ │ │ │ + rsbeq ip, r4, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #596] @ 3b6710 │ │ │ │ mov r4, r2 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ @@ -364301,15 +364301,15 @@ │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, r5 │ │ │ │ beq 3b650c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b658c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b1e5c │ │ │ │ b 3b658c │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #936] @ 0x3a8 │ │ │ │ bl 417480 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -364327,15 +364327,15 @@ │ │ │ │ ldrh r2, [r6, #230] @ 0xe6 │ │ │ │ mov r1, #16777216 @ 0x1000000 │ │ │ │ mov r0, r6 │ │ │ │ bl 3b3474 │ │ │ │ b 3b6500 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [r4, #780]! @ 0x30c │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b37a4 │ │ │ │ b 3b6578 │ │ │ │ ldr r2, [r6, #228] @ 0xe4 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ lsr r2, r2, #12 │ │ │ │ mov r0, r6 │ │ │ │ @@ -364376,40 +364376,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b6734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b6568 │ │ │ │ ldr r0, [pc, #56] @ 3b6738 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b6568 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7, #39]! @ 0x27 │ │ │ │ addeq r4, pc, r8, asr r9 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, pc, r8, asr #18 │ │ │ │ addeq r4, pc, r0, lsl r9 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, r8, ror #12 │ │ │ │ - ldrdeq ip, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq ip, r4, r8, lsl #13 │ │ │ │ + strdeq ip, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #472] @ 3b692c │ │ │ │ ldr ip, [pc, #472] @ 3b6930 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -364458,42 +364458,42 @@ │ │ │ │ orr r2, r6, r8 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3b5b70 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r7, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b67b8 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b67c4 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b67d0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b67dc │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b67dc │ │ │ │ ldr r3, [pc, #160] @ 3b6940 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364511,39 +364511,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b694c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b6790 │ │ │ │ ldr r0, [pc, #52] @ 3b6950 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b6790 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [pc], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008f46b0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, pc, r0, asr #12 │ │ │ │ andeq r4, r0, r0, asr #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, r8, lsr r5 │ │ │ │ - rsbeq ip, r4, ip, asr r5 │ │ │ │ + rsbeq ip, r4, r8, asr r5 │ │ │ │ + rsbeq ip, r4, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #656] @ 3b6bfc │ │ │ │ ldr r2, [pc, #656] @ 3b6c00 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -364593,42 +364593,42 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b5b70 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b69d4 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b69e0 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b69ec │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b69f8 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b69f8 │ │ │ │ ldr r3, [pc, #340] @ 3b6c10 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364648,22 +364648,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3b6c1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ strb r3, [r4, #4] │ │ │ │ bne 3b6b58 │ │ │ │ b 3b69ac │ │ │ │ @@ -364687,46 +364687,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b6c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b69ac │ │ │ │ ldr r0, [pc, #80] @ 3b6c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b69ac │ │ │ │ ldr r0, [pc, #68] @ 3b6c2c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5] │ │ │ │ b 3b6b38 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008f44b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r4, pc, r8, r4 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, pc, r4, lsr #8 │ │ │ │ andeq r3, r0, ip, asr #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, r8, ror r3 │ │ │ │ + @ instruction: 0x0064c398 │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq ip, r4, ip, ror r3 │ │ │ │ - strheq ip, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq ip, r4, r0, lsl r3 │ │ │ │ + @ instruction: 0x0064c39c │ │ │ │ + ldrdeq ip, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq ip, r4, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #852] @ 3b6f9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #848] @ 3b6fa0 │ │ │ │ @@ -364821,44 +364821,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3b6fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b6ca4 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3b6d34 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3b6d28 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3b6d1c │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3b6d10 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3b6d04 │ │ │ │ ldr r3, [pc, #372] @ 3b6fc4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6ec8 │ │ │ │ @@ -364875,21 +364875,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3b6fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6cec │ │ │ │ ldr r3, [pc, #252] @ 3b6fcc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364907,63 +364907,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3b6fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b6cec │ │ │ │ ldr r2, [pc, #140] @ 3b6fd4 │ │ │ │ ldr r3, [pc, #84] @ 3b6fa0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b6f98 │ │ │ │ ldr r0, [pc, #108] @ 3b6fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #92] @ 3b6fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b6ebc │ │ │ │ ldr r0, [pc, #80] @ 3b6fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b6cec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [pc], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, pc, ip, lsr #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, pc, r8, ror r1 @ │ │ │ │ addeq r4, pc, r8, ror #1 │ │ │ │ andeq r3, r0, ip, lsr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, r0, lsl #5 │ │ │ │ + rsbeq ip, r4, r0, lsr #5 │ │ │ │ andeq r3, r0, r0, ror #17 │ │ │ │ - rsbeq ip, r4, r8, lsl r1 │ │ │ │ + rsbeq ip, r4, r8, lsr r1 │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq ip, r4, ip │ │ │ │ + rsbeq ip, r4, ip, lsr #32 │ │ │ │ ldrdeq r3, [pc], ip │ │ │ │ - rsbeq ip, r4, ip, asr #2 │ │ │ │ - rsbeq ip, r4, r0, lsr #1 │ │ │ │ - rsbeq ip, r4, r0 │ │ │ │ + rsbeq ip, r4, ip, ror #2 │ │ │ │ + rsbeq ip, r4, r0, asr #1 │ │ │ │ + rsbeq ip, r4, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #852] @ 3b7350 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #848] @ 3b7354 │ │ │ │ @@ -365058,44 +365058,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3b7374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b7058 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3b70e8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3b70dc │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3b70d0 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3b70c4 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3b70b8 │ │ │ │ ldr r3, [pc, #372] @ 3b7378 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b727c │ │ │ │ @@ -365112,21 +365112,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3b737c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b70a0 │ │ │ │ ldr r3, [pc, #252] @ 3b7380 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365144,63 +365144,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3b7384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b70a0 │ │ │ │ ldr r2, [pc, #140] @ 3b7388 │ │ │ │ ldr r3, [pc, #84] @ 3b7354 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b734c │ │ │ │ ldr r0, [pc, #108] @ 3b738c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #92] @ 3b7390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b7270 │ │ │ │ ldr r0, [pc, #80] @ 3b7394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b70a0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r3, pc, r4, lsr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r3, [pc], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r3, pc, r4, asr #27 │ │ │ │ addeq r3, pc, r4, lsr sp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq fp, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq ip, r4, ip, lsl r0 │ │ │ │ @ instruction: 0x000039b8 │ │ │ │ - @ instruction: 0x0064be94 │ │ │ │ + strheq fp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq fp, r4, r8, asr ip │ │ │ │ + rsbeq fp, r4, r8, ror ip │ │ │ │ addeq r3, pc, r8, lsr #22 │ │ │ │ - rsbeq fp, r4, r8, asr #29 │ │ │ │ - rsbeq fp, r4, ip, lsl lr │ │ │ │ - rsbeq fp, r4, ip, asr #24 │ │ │ │ + rsbeq fp, r4, r8, ror #29 │ │ │ │ + rsbeq fp, r4, ip, lsr lr │ │ │ │ + rsbeq fp, r4, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1352] @ 3b78f8 │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -365277,23 +365277,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3b791c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b75d4 │ │ │ │ add r4, r5, #131072 @ 0x20000 │ │ │ │ ldrb r3, [r4, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ ldr r7, [r4, #676] @ 0x2a4 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ @@ -365339,35 +365339,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b7790 │ │ │ │ orr r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b 3b73ec │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b755c │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3b7550 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3b7544 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3b7538 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ b 3b752c │ │ │ │ mov r7, #0 │ │ │ │ mov r8, r7 │ │ │ │ tst r2, #1 │ │ │ │ beq 3b75c0 │ │ │ │ ldr r2, [pc, #696] @ 3b790c │ │ │ │ @@ -365400,24 +365400,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 3b792c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b73ec │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ tst r1, #2 │ │ │ │ beq 3b747c │ │ │ │ ldr r2, [pc, #500] @ 3b790c │ │ │ │ lsl r8, r4, #16 │ │ │ │ @@ -365469,15 +365469,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 3b7938 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b74f8 │ │ │ │ ldr r2, [pc, #312] @ 3b793c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -365499,75 +365499,75 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3b7940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b772c │ │ │ │ ldr r0, [pc, #172] @ 3b7944 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b73ec │ │ │ │ ldr r0, [pc, #148] @ 3b7948 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b75d4 │ │ │ │ ldr r0, [pc, #128] @ 3b794c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b772c │ │ │ │ ldr r0, [pc, #108] @ 3b7950 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b75d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r3, pc, ip, ror #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r3, pc, r8, asr sl @ │ │ │ │ addeq r3, pc, r0, lsr #20 │ │ │ │ - ldrsheq r6, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r6, r8, ip, lsl r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, ip, ror r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r4, r8, asr #28 │ │ │ │ + rsbeq fp, r4, r8, ror #28 │ │ │ │ addeq r3, pc, r0, asr #17 │ │ │ │ - ldrheq r6, [r8], #-8 @ │ │ │ │ + ldrsbeq r6, [r8], #-8 @ │ │ │ │ andeq r4, r0, ip, lsl r9 │ │ │ │ - rsbeq fp, r4, ip, asr #23 │ │ │ │ + rsbeq fp, r4, ip, ror #23 │ │ │ │ addeq fp, r5, r8, lsr #12 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbeq fp, r4, r8, lsr sl │ │ │ │ + rsbeq fp, r4, r8, asr sl │ │ │ │ andeq r3, r0, r8, asr #29 │ │ │ │ - rsbeq fp, r4, r0, asr fp │ │ │ │ - rsbeq fp, r4, r4, ror #20 │ │ │ │ - rsbeq fp, r4, r8, asr #19 │ │ │ │ - rsbeq fp, r4, ip, asr #22 │ │ │ │ - rsbeq fp, r4, ip, lsr #21 │ │ │ │ + rsbeq fp, r4, r0, ror fp │ │ │ │ + rsbeq fp, r4, r4, lsl #21 │ │ │ │ + rsbeq fp, r4, r8, ror #19 │ │ │ │ + rsbeq fp, r4, ip, ror #22 │ │ │ │ + rsbeq fp, r4, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3236] @ 3b8610 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -365629,19 +365629,19 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #772] @ 0x304 │ │ │ │ umull r7, r5, r2, r3 │ │ │ │ bne 3b845c │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ ldrb r1, [fp, #744] @ 0x2e8 │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ bne 3b7b50 │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldr r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -365653,19 +365653,19 @@ │ │ │ │ ldr r3, [fp, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, r0, lsl #2] │ │ │ │ ldr r3, [fp, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r2, r3 │ │ │ │ bne 3b8508 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3b7b50 │ │ │ │ mov r3, #2 │ │ │ │ add fp, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ @@ -365736,30 +365736,30 @@ │ │ │ │ add sl, sp, #80 @ 0x50 │ │ │ │ add fp, sp, #96 @ 0x60 │ │ │ │ ldr r7, [r2, #936] @ 0x3a8 │ │ │ │ str r9, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ str r5, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r4, sp, #120 @ 0x78 │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [pc, #2496] @ 3b861c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ ldr r9, [r2, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3b8048 │ │ │ │ @@ -365807,15 +365807,15 @@ │ │ │ │ stm sl, {r0, r1} │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, r9 │ │ │ │ ldr r7, [r6, #20] │ │ │ │ ldr r5, [sl, #936] @ 0x3a8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #100] @ 0x64 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r4, {r0, r1} │ │ │ │ @@ -365823,15 +365823,15 @@ │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r0, [sl, #936] @ 0x3a8 │ │ │ │ bl 417480 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ orreq r3, r3, r9 │ │ │ │ streq r3, [sp, #60] @ 0x3c │ │ │ │ beq 3b7da0 │ │ │ │ @@ -365922,21 +365922,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1828] @ 3b8638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b7cbc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7cb4 │ │ │ │ ldr r3, [pc, #1788] @ 3b862c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365956,21 +365956,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1696] @ 3b863c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b7cb4 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ bl 3a9118 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3b7cd8 │ │ │ │ @@ -365996,21 +365996,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1544] @ 3b8644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3b7cd8 │ │ │ │ ldr r3, [pc, #1528] @ 3b8648 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -366032,26 +366032,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1388] @ 3b864c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ b 3b7c70 │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3b8100 │ │ │ │ tst r7, #1073741824 @ 0x40000000 │ │ │ │ bne 3b83c8 │ │ │ │ @@ -366172,49 +366172,49 @@ │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #868] @ 3b8660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b7b78 │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3b7b3c │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldrb r3, [fp, #704] @ 0x2c0 │ │ │ │ strb r4, [fp, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7b18 │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ ldrb r3, [fp, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7b24 │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ ldrb r3, [fp, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7b30 │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ ldrb r3, [fp, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7b3c │ │ │ │ b 3b8304 │ │ │ │ mov r2, #1 │ │ │ │ @@ -366250,15 +366250,15 @@ │ │ │ │ bl 3a9c14 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ b 3b8150 │ │ │ │ ldr r0, [pc, #592] @ 3b8664 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ b 3b7c70 │ │ │ │ mov r1, r7 │ │ │ │ bl 3aad38 │ │ │ │ b 3b8188 │ │ │ │ ldr r3, [r7, #240] @ 0xf0 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -366290,32 +366290,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3b866c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b7a60 │ │ │ │ ldr r0, [pc, #384] @ 3b8670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b7cb4 │ │ │ │ ldr r0, [pc, #372] @ 3b8674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b7cbc │ │ │ │ ldr r3, [pc, #344] @ 3b8668 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7ac0 │ │ │ │ @@ -366332,46 +366332,46 @@ │ │ │ │ beq 3b85cc │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3b8678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b7ac0 │ │ │ │ ldr r0, [pc, #232] @ 3b867c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3b7cd8 │ │ │ │ ldr r0, [pc, #216] @ 3b8680 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b7a60 │ │ │ │ ldr r0, [pc, #192] @ 3b8684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b7b78 │ │ │ │ ldr r0, [pc, #180] @ 3b8688 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b7ac0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ 3b868c │ │ │ │ ldr r1, [pc, #152] @ 3b8690 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #144] @ 3b8694 │ │ │ │ @@ -366385,37 +366385,37 @@ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ addeq r3, pc, r4, lsr #5 │ │ │ │ andscs r0, r0, r0 │ │ │ │ andeq r2, r0, r0, lsr sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r4, ip, lsr #13 │ │ │ │ - rsbeq fp, r4, r4, lsr #12 │ │ │ │ + rsbeq fp, r4, ip, asr #13 │ │ │ │ + rsbeq fp, r4, r4, asr #12 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - strheq fp, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrdeq fp, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ - rsbeq fp, r4, r4, asr #7 │ │ │ │ + rsbeq fp, r4, r4, ror #7 │ │ │ │ andeq r3, r0, r0, asr #2 │ │ │ │ - rsbseq r5, r8, ip, lsr #9 │ │ │ │ + rsbseq r5, r8, ip, asr #9 │ │ │ │ bge ff2ab664 <__bss_end__@@Base+0xfe4e2a14> │ │ │ │ andeq r2, r0, r4, ror #19 │ │ │ │ - rsbeq fp, r4, r8, asr r1 │ │ │ │ - strheq fp, [r4], #-4 @ │ │ │ │ + rsbeq fp, r4, r8, ror r1 │ │ │ │ + ldrdeq fp, [r4], #-4 @ │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq sl, r4, ip, lsl #8 │ │ │ │ - rsbeq fp, r4, r8, lsr r1 │ │ │ │ - rsbeq fp, r4, r8, lsr #2 │ │ │ │ - rsbeq sl, r4, r8, ror #6 │ │ │ │ - rsbeq sl, r4, r8, asr #31 │ │ │ │ - rsbeq sl, r4, r0, lsr #7 │ │ │ │ - rsbeq sl, r4, r0, asr #29 │ │ │ │ - rsbeq sl, r4, r4, ror r3 │ │ │ │ - rsbseq r5, r8, r0, rrx │ │ │ │ - rsbeq r8, r4, r4, ror ip │ │ │ │ + rsbeq sl, r4, ip, lsr #8 │ │ │ │ + rsbeq fp, r4, r8, asr r1 │ │ │ │ + rsbeq fp, r4, r8, asr #2 │ │ │ │ + rsbeq sl, r4, r8, lsl #7 │ │ │ │ + rsbeq sl, r4, r8, ror #31 │ │ │ │ + rsbeq sl, r4, r0, asr #7 │ │ │ │ + rsbeq sl, r4, r0, ror #29 │ │ │ │ + @ instruction: 0x0064a394 │ │ │ │ + rsbseq r5, r8, r0, lsl #1 │ │ │ │ + @ instruction: 0x00648c94 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #268] @ 3b87bc │ │ │ │ ldr r4, [pc, #268] @ 3b87c0 │ │ │ │ @@ -366485,18 +366485,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #804 @ 0x324 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addeq r2, pc, r4, ror r7 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r2, pc, r0, lsl r7 @ │ │ │ │ - rsbseq r4, r8, r4, ror #29 │ │ │ │ - ldrheq r4, [r8], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r8, r4, r8, asr #21 │ │ │ │ - ldrdeq sl, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r4, r8, r4, lsl #30 │ │ │ │ + ldrsbeq r4, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r8, r4, r8, ror #21 │ │ │ │ + strdeq sl, [r4], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 3b88e0 │ │ │ │ ldr r3, [pc, #236] @ 3b88e4 │ │ │ │ @@ -366558,16 +366558,16 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 3b7954 │ │ │ │ b 3b8840 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r2, pc, r0, lsr r6 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r2, [pc], ip │ │ │ │ - rsbseq r4, r8, ip, asr #27 │ │ │ │ - @ instruction: 0x00784d9c │ │ │ │ + rsbseq r4, r8, ip, ror #27 │ │ │ │ + ldrheq r4, [r8], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3648] @ 0xe40 │ │ │ │ ldr ip, [pc, #3956] @ 3b9880 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3952] @ 3b9884 │ │ │ │ @@ -366613,26 +366613,26 @@ │ │ │ │ add r6, r6, #131072 @ 0x20000 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r0, [r6, #664] @ 0x298 │ │ │ │ bne 3b8b24 │ │ │ │ bl 3ad900 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ sub r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ bhi 3b8f6c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ add r2, r4, #60 @ 0x3c │ │ │ │ sub r2, r2, fp │ │ │ │ add r0, r9, r7 │ │ │ │ mov r1, #0 │ │ │ │ bl 255178 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ @@ -366988,15 +366988,15 @@ │ │ │ │ bhi 3b8fac │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ b 3b8a3c │ │ │ │ ldr r1, [sl] │ │ │ │ mov r2, #18 │ │ │ │ add r1, r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 254134 │ │ │ │ b 3b8a3c │ │ │ │ @@ -367019,15 +367019,15 @@ │ │ │ │ add ip, sp, #208 @ 0xd0 │ │ │ │ add r7, sp, #224 @ 0xe0 │ │ │ │ ldrb r6, [r8, #600] @ 0x258 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r4, [sp, #228] @ 0xe4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ @@ -367035,15 +367035,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3b9ad4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [sp, #280] @ 0x118 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -367135,30 +367135,30 @@ │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ bne 3b9ac0 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldrb r2, [r8, #600] @ 0x258 │ │ │ │ ldr r3, [r1, #884] @ 0x374 │ │ │ │ ldr r4, [fp, r3, lsl #2] │ │ │ │ @@ -367293,45 +367293,45 @@ │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ beq 3b923c │ │ │ │ str r3, [sp, #288] @ 0x120 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r2, [r3, #4] │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -367340,15 +367340,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ b 3b923c │ │ │ │ ldrb r3, [sp, #292] @ 0x124 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r4, [r2, #4] │ │ │ │ @@ -367357,44 +367357,44 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strb r6, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r5, r5, #424 @ 0x1a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ beq 3b923c │ │ │ │ strb r3, [sp, #292] @ 0x124 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #216] @ 0xd8 │ │ │ │ strb r6, [sp, #220] @ 0xdc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -367403,15 +367403,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ b 3b923c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b90cc │ │ │ │ ldr r3, [pc, #652] @ 3b98cc │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ @@ -367434,21 +367434,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #540] @ 3b98d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and r3, r3, #32768 @ 0x8000 │ │ │ │ b 3b90d8 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r8, #592] @ 0x250 │ │ │ │ @@ -367470,15 +367470,15 @@ │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldm r0, {r0, r1} │ │ │ │ @@ -367487,15 +367487,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ strb r5, [sp, #272] @ 0x110 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ cmp r4, #0 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [sp, #168] @ 0xa8 │ │ │ │ beq 3b93b0 │ │ │ │ mov r6, #0 │ │ │ │ @@ -367562,62 +367562,62 @@ │ │ │ │ addeq r2, pc, r8, lsl #10 │ │ │ │ addeq r2, pc, r4, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ bge ff2ac8a0 <__bss_end__@@Base+0xfe4e3c50> │ │ │ │ bge ff2ac89c <__bss_end__@@Base+0xfe4e3c4c> │ │ │ │ addeq r2, pc, ip, lsr r3 @ │ │ │ │ - rsbseq r4, r8, ip, ror #20 │ │ │ │ - rsbseq r4, r8, r4, lsl #19 │ │ │ │ - rsbseq r4, r8, r0, ror #18 │ │ │ │ - rsbseq r4, r8, r4, asr r8 │ │ │ │ + rsbseq r4, r8, ip, lsl #21 │ │ │ │ + rsbseq r4, r8, r4, lsr #19 │ │ │ │ + rsbseq r4, r8, r0, lsl #19 │ │ │ │ + rsbseq r4, r8, r4, ror r8 │ │ │ │ eorseq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffcdff7f │ │ │ │ @ instruction: 0xffcfff7f │ │ │ │ eorseq r0, r2, r0, lsl #1 │ │ │ │ - rsbseq r4, r8, r0, asr #4 │ │ │ │ - rsbeq r7, r4, r8, asr lr │ │ │ │ - rsbeq sl, r4, r8, lsl #18 │ │ │ │ + rsbseq r4, r8, r0, ror #4 │ │ │ │ + rsbeq r7, r4, r8, ror lr │ │ │ │ + rsbeq sl, r4, r8, lsr #18 │ │ │ │ andeq r0, r0, pc, lsl r5 │ │ │ │ andeq r5, r0, r4, lsr r1 │ │ │ │ - rsbeq sl, r4, r8, lsl #12 │ │ │ │ + rsbeq sl, r4, r8, lsr #12 │ │ │ │ andeq r2, r0, r0, ror #23 │ │ │ │ - strheq sl, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq sl, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r3, r0, r0, asr #23 │ │ │ │ - rsbeq sl, r4, ip, lsl r0 │ │ │ │ - rsbseq r3, r8, r4, lsl #21 │ │ │ │ + rsbeq sl, r4, ip, lsr r0 │ │ │ │ + rsbseq r3, r8, r4, lsr #21 │ │ │ │ andeq r1, r0, r0, lsr #19 │ │ │ │ - rsbeq sl, r4, r0, ror #2 │ │ │ │ + rsbeq sl, r4, r0, lsl #3 │ │ │ │ bge ff2ac8fc <__bss_end__@@Base+0xfe4e3cac> │ │ │ │ muleq r0, r8, r9 │ │ │ │ - rsbeq r9, r4, r4, asr #15 │ │ │ │ - rsbseq r3, r8, r4, lsr #14 │ │ │ │ - rsbeq r7, r4, r0, asr #6 │ │ │ │ - rsbeq r9, r4, r4, lsr ip │ │ │ │ - rsbeq r9, r4, r8, lsl lr │ │ │ │ + rsbeq r9, r4, r4, ror #15 │ │ │ │ + rsbseq r3, r8, r4, asr #14 │ │ │ │ + rsbeq r7, r4, r0, ror #6 │ │ │ │ + rsbeq r9, r4, r4, asr ip │ │ │ │ + rsbeq r9, r4, r8, lsr lr │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ - rsbeq r9, r4, r8, lsl #9 │ │ │ │ - @ instruction: 0x00783298 │ │ │ │ + rsbeq r9, r4, r8, lsr #9 │ │ │ │ + ldrheq r3, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq r9, r4, ip, lsl r3 │ │ │ │ + rsbeq r9, r4, ip, lsr r3 │ │ │ │ andeq r2, r0, ip, ror #4 │ │ │ │ - rsbeq r9, r4, ip, ror #13 │ │ │ │ - rsbeq r9, r4, r8, lsl #13 │ │ │ │ + rsbeq r9, r4, ip, lsl #14 │ │ │ │ + rsbeq r9, r4, r8, lsr #13 │ │ │ │ andeq r1, r0, r4, lsl lr │ │ │ │ - rsbeq r9, r4, r4, asr #15 │ │ │ │ + rsbeq r9, r4, r4, ror #15 │ │ │ │ andeq r4, r0, r8, asr #13 │ │ │ │ - rsbeq r6, r4, r8, lsl ip │ │ │ │ + rsbeq r6, r4, r8, lsr ip │ │ │ │ muleq r0, r8, r2 │ │ │ │ - ldrdeq r9, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq r9, [r4], #-124 @ 0xffffff84 @ │ │ │ │ andeq r4, r0, r8, ror #23 │ │ │ │ - ldrheq r2, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - @ instruction: 0x00649690 │ │ │ │ - rsbeq r8, r4, r8, lsl #29 │ │ │ │ + ldrsbeq r2, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + strheq r9, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r4, r8, lsr #29 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r4, ip, lsl #5 │ │ │ │ + rsbeq r9, r4, ip, lsr #5 │ │ │ │ andeq r3, r0, r4, lsr r5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 255178 │ │ │ │ @@ -367677,26 +367677,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-444] @ 3b98d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b9188 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ba750 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r8, #64 @ 0x40 │ │ │ │ @@ -367731,27 +367731,27 @@ │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-656] @ 3b98e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b9074 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r4 │ │ │ │ str r4, [sp, #168] @ 0xa8 │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ add r2, sp, #264 @ 0x108 │ │ │ │ @@ -367854,19 +367854,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r6, #712] @ 0x2c8 │ │ │ │ umull r5, r8, r2, r3 │ │ │ │ bne 3bab94 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r6, #684] @ 0x2ac │ │ │ │ eor r3, r3, #1 │ │ │ │ cmp sl, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -367885,19 +367885,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r6, #732] @ 0x2dc │ │ │ │ umull r5, r8, r2, r3 │ │ │ │ bne 3bb05c │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b8ae0 │ │ │ │ ldr r3, [pc, #-1268] @ 3b98e8 │ │ │ │ @@ -367920,22 +367920,22 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1380] @ 3b98ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8ae0 │ │ │ │ ldr r1, [pc, #-1392] @ 3b98f0 │ │ │ │ b 3b8a98 │ │ │ │ ldr r3, [pc, #-1396] @ 3b98f4 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -367953,22 +367953,22 @@ │ │ │ │ beq 3ba848 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1500] @ 3b98f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8998 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r7, [sp, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r8, [r2, #2072] @ 0x818 │ │ │ │ @@ -368024,15 +368024,15 @@ │ │ │ │ str r2, [sp, #160] @ 0xa0 │ │ │ │ strb r3, [sp, #220] @ 0xdc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #1 │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -368044,15 +368044,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r5, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r9, r9, r4 │ │ │ │ sub r3, r3, r4 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #272] @ 0x110 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ @@ -368072,45 +368072,45 @@ │ │ │ │ b 3b977c │ │ │ │ cmp r7, fp, lsr r8 │ │ │ │ mov r3, fp │ │ │ │ movne r3, #128 @ 0x80 │ │ │ │ moveq r3, #144 @ 0x90 │ │ │ │ b 3b8e7c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3b8f4c │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3b8f40 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3b8f34 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3b8f28 │ │ │ │ ldr r7, [r6, #664] @ 0x298 │ │ │ │ mov r0, r7 │ │ │ │ bl 3ad6b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8df8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ bne 3ba9e8 │ │ │ │ orr sl, sl, #131072 @ 0x20000 │ │ │ │ b 3b8df8 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3b8f58 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ae418 │ │ │ │ b 3b8c40 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -368169,22 +368169,22 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2348] @ 3b9908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b9ce0 │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ add r2, sp, #224 @ 0xe0 │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ac224 │ │ │ │ ldrb r3, [sp, #216] @ 0xd8 │ │ │ │ @@ -368253,21 +368253,21 @@ │ │ │ │ beq 3bafc0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2672] @ 3b9910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8be0 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #260] @ 0x104 │ │ │ │ beq 3b9f00 │ │ │ │ b 3b9f18 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -368317,21 +368317,21 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2916] @ 3b991c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8ba0 │ │ │ │ ldr r3, [pc, #-2928] @ 3b9920 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba564 │ │ │ │ @@ -368357,36 +368357,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3096] @ 3b9924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b90b4 │ │ │ │ ldr r0, [pc, #-3108] @ 3b9928 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b9074 │ │ │ │ orrs r3, r7, r6 │ │ │ │ bne 3b90bc │ │ │ │ b 3b9638 │ │ │ │ mov r7, r5 │ │ │ │ mov r6, r5 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ @@ -368415,23 +368415,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3296] @ 3b9930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8e90 │ │ │ │ ldr r1, [pc, #-3308] @ 3b9934 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b8e44 │ │ │ │ @@ -368450,28 +368450,28 @@ │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3448] @ 3b9938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r3, r8, lsl #2] │ │ │ │ mov fp, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2, r9, lsl #2] │ │ │ │ ldr r3, [r3, r7, lsl #2] │ │ │ │ b 3b8e44 │ │ │ │ @@ -368494,22 +368494,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3592] @ 3b9940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8f10 │ │ │ │ ldr r3, [pc, #-3604] @ 3b9944 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9aac │ │ │ │ @@ -368533,22 +368533,22 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3736] @ 3b994c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b9aac │ │ │ │ mov r0, r4 │ │ │ │ bl 3ac364 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ b 3ba274 │ │ │ │ ldr r3, [r6, #696] @ 0x2b8 │ │ │ │ ldr r1, [r6, #688] @ 0x2b0 │ │ │ │ @@ -368557,26 +368557,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r6, #692] @ 0x2b4 │ │ │ │ umull r5, r8, r2, r3 │ │ │ │ bne 3bafd0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r6, #684] @ 0x2ac │ │ │ │ b 3b9d64 │ │ │ │ ldr r0, [pc, #-3840] @ 3b9950 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8998 │ │ │ │ mov r4, #5 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3b9f18 │ │ │ │ ldr r3, [pc, #-3872] @ 3b9954 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ @@ -368595,15 +368595,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb148 │ │ │ │ ldr r0, [pc, #-3940] @ 3b9958 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ b 3b9f18 │ │ │ │ bl 3ac2fc │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ b 3ba2a8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -368627,21 +368627,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2232] @ 3bb210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8adc │ │ │ │ tst r8, #262144 @ 0x40000 │ │ │ │ beq 3ba194 │ │ │ │ mov r4, #3 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3b9f18 │ │ │ │ @@ -368662,15 +368662,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb148 │ │ │ │ ldr r0, [pc, #2136] @ 3bb220 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ba8c4 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ mov r5, r6 │ │ │ │ mov r7, r6 │ │ │ │ b 3b9b88 │ │ │ │ mov r0, r7 │ │ │ │ @@ -368703,23 +368703,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp, #236] @ 0xec │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1944] @ 3bb228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ beq 3bab28 │ │ │ │ @@ -368746,15 +368746,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb144 │ │ │ │ ldr r0, [pc, #1812] @ 3bb22c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r4, #2 │ │ │ │ b 3ba8c4 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ beq 3baab0 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #260] @ 0x104 │ │ │ │ beq 3b9f18 │ │ │ │ @@ -368774,15 +368774,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb148 │ │ │ │ ldr r0, [pc, #1704] @ 3bb230 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ba8c4 │ │ │ │ ldr r3, [pc, #1688] @ 3bb234 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9d24 │ │ │ │ @@ -368800,28 +368800,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1568] @ 3bb238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b9d24 │ │ │ │ ldr r0, [pc, #1556] @ 3bb23c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b90cc │ │ │ │ cmp r7, #1 │ │ │ │ beq 3bafb0 │ │ │ │ ands r3, r8, #131072 @ 0x20000 │ │ │ │ streq r3, [sp, #260] @ 0x104 │ │ │ │ beq 3ba1b0 │ │ │ │ mov r3, #2 │ │ │ │ @@ -368846,22 +368846,22 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r8, [sp, #232] @ 0xe8 │ │ │ │ str r8, [sp, #236] @ 0xec │ │ │ │ str r8, [sp, #240] @ 0xf0 │ │ │ │ str r8, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1404] @ 3bb244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r2, [r4, #66] @ 0x42 │ │ │ │ @@ -368900,15 +368900,15 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ lsr r2, r5, #16 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ lsr r3, r7, #17 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ @@ -368922,15 +368922,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #1136] @ 3bb24c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ba158 │ │ │ │ mov r4, #4 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3b9f18 │ │ │ │ @@ -368951,15 +368951,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb148 │ │ │ │ ldr r0, [pc, #1028] @ 3bb250 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ba8c4 │ │ │ │ ldr r0, [pc, #1012] @ 3bb254 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -368967,21 +368967,21 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsr r1, r5, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ba158 │ │ │ │ ldr r0, [pc, #944] @ 3bb258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8ba0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r4, #66] @ 0x42 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ lsr r3, fp, #19 │ │ │ │ @@ -368997,63 +368997,63 @@ │ │ │ │ b 3bad18 │ │ │ │ ldr r0, [pc, #868] @ 3bb25c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b9188 │ │ │ │ ldrd r0, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #828] @ 3bb260 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b90b4 │ │ │ │ ldr r0, [pc, #804] @ 3bb264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b9ce0 │ │ │ │ ldr r0, [pc, #792] @ 3bb268 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8e90 │ │ │ │ ldr r0, [pc, #776] @ 3bb26c │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ba6b4 │ │ │ │ ldr r0, [pc, #752] @ 3bb270 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b9aac │ │ │ │ ldr r0, [pc, #736] @ 3bb274 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8f10 │ │ │ │ ldr r0, [pc, #720] @ 3bb278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8ae0 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #260] @ 0x104 │ │ │ │ beq 3baab0 │ │ │ │ b 3bab3c │ │ │ │ ldr r0, [pc, #692] @ 3bb27c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8be0 │ │ │ │ ldr r3, [pc, #604] @ 3bb234 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba820 │ │ │ │ @@ -369071,24 +369071,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ 3bb280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ba820 │ │ │ │ ldr r3, [pc, #464] @ 3bb234 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9da0 │ │ │ │ @@ -369105,80 +369105,80 @@ │ │ │ │ beq 3bb1a8 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3bb284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b9da0 │ │ │ │ ldr r0, [pc, #412] @ 3bb288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b8adc │ │ │ │ ldr r0, [pc, #400] @ 3bb28c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3baa94 │ │ │ │ ldr r0, [pc, #372] @ 3bb290 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b9d24 │ │ │ │ ldr r0, [pc, #348] @ 3bb294 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3baccc │ │ │ │ mov r4, #2 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3bb298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ba8c4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #264] @ 3bb29c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ba820 │ │ │ │ ldr r0, [pc, #240] @ 3bb2a0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3b9da0 │ │ │ │ bl 2563a0 │ │ │ │ ldr r3, [pc, #212] @ 3bb2a4 │ │ │ │ ldr r1, [pc, #212] @ 3bb2a8 │ │ │ │ ldr r0, [pc, #212] @ 3bb2ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #208] @ 3bb2b0 │ │ │ │ @@ -369191,58 +369191,58 @@ │ │ │ │ ldr r0, [pc, #192] @ 3bb2bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 3bb2c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #992 @ 0x3e0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - strheq r8, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r8, [r4], #-220 @ 0xffffff24 @ │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r4, r0, lsl #3 │ │ │ │ + rsbeq r9, r4, r0, lsr #3 │ │ │ │ andeq r2, r0, r8, lsr r9 │ │ │ │ - ldrdeq r8, [r4], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r9, r4, r0, lsr r0 │ │ │ │ - rsbeq r8, r4, r0, asr #31 │ │ │ │ + strdeq r8, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r9, r4, r0, asr r0 │ │ │ │ + rsbeq r8, r4, r0, ror #31 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - ldrdeq r7, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - ldrdeq r9, [r4], #-4 @ │ │ │ │ + strdeq r7, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + strdeq r9, [r4], #-4 @ │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ - rsbeq r8, r4, r4, ror ip │ │ │ │ + @ instruction: 0x00648c94 │ │ │ │ andeq r2, r0, ip, ror #9 │ │ │ │ - rsbeq r8, r4, ip, asr #23 │ │ │ │ - strdeq r8, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r8, r4, r0, lsl #24 │ │ │ │ - rsbeq r8, r4, r0, lsr r9 │ │ │ │ - @ instruction: 0x00648e94 │ │ │ │ - rsbeq r8, r4, r0, asr sp │ │ │ │ - rsbeq r8, r4, ip, lsl #24 │ │ │ │ - ldrdeq r8, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r6, r4, r0, lsr #7 │ │ │ │ - rsbeq r8, r4, r0, asr pc │ │ │ │ - ldrdeq r8, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r9, r4, ip, asr r0 │ │ │ │ - rsbeq r8, r4, r8, ror r8 │ │ │ │ - @ instruction: 0x00647898 │ │ │ │ - rsbeq r7, r4, r0, lsl r8 │ │ │ │ - rsbeq r8, r4, r4, ror r6 │ │ │ │ - ldrdeq r8, [r4], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r7, r4, ip, lsr #16 │ │ │ │ - rsbeq r8, r4, ip, lsr r8 │ │ │ │ - rsbeq r8, r4, ip, asr #29 │ │ │ │ - strheq r7, [r4], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x00647798 │ │ │ │ - rsbseq r2, r8, r0, lsl #9 │ │ │ │ - @ instruction: 0x00646098 │ │ │ │ - rsbeq r8, r4, r8, asr #22 │ │ │ │ + rsbeq r8, r4, ip, ror #23 │ │ │ │ + rsbeq r8, r4, ip, lsl sp │ │ │ │ + rsbeq r8, r4, r0, lsr #24 │ │ │ │ + rsbeq r8, r4, r0, asr r9 │ │ │ │ + strheq r8, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r8, r4, r0, ror sp │ │ │ │ + rsbeq r8, r4, ip, lsr #24 │ │ │ │ + strdeq r8, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r6, r4, r0, asr #7 │ │ │ │ + rsbeq r8, r4, r0, ror pc │ │ │ │ + strdeq r8, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r9, r4, ip, ror r0 │ │ │ │ + @ instruction: 0x00648898 │ │ │ │ + strheq r7, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r7, r4, r0, lsr r8 │ │ │ │ + @ instruction: 0x00648694 │ │ │ │ + strdeq r8, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r7, r4, ip, asr #16 │ │ │ │ + rsbeq r8, r4, ip, asr r8 │ │ │ │ + rsbeq r8, r4, ip, ror #29 │ │ │ │ + ldrdeq r7, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + strheq r7, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r2, r8, r0, lsr #9 │ │ │ │ + strheq r6, [r4], #-8 @ │ │ │ │ + rsbeq r8, r4, r8, ror #22 │ │ │ │ andeq r0, r0, r7, lsl r5 │ │ │ │ - rsbseq r2, r8, ip, asr r4 │ │ │ │ - rsbeq r6, r4, r4, ror r0 │ │ │ │ - rsbeq r8, r4, r4, lsr fp │ │ │ │ + rsbseq r2, r8, ip, ror r4 │ │ │ │ + @ instruction: 0x00646094 │ │ │ │ + rsbeq r8, r4, r4, asr fp │ │ │ │ andeq r0, r0, pc, asr #9 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r3, #1 │ │ │ │ b 3b88f4 │ │ │ │ │ │ │ │ 003bb2d4 : │ │ │ │ @@ -369313,37 +369313,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bb444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bb324 │ │ │ │ ldr r0, [pc, #48] @ 3bb448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bb324 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r8, lsr fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, lr, r8, lsl fp @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, lr, r4, asr #21 │ │ │ │ andeq r4, r0, ip, lsr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r4, ror ip │ │ │ │ - rsbeq r8, r4, r8, lsl #25 │ │ │ │ + @ instruction: 0x00648c94 │ │ │ │ + rsbeq r8, r4, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3bb588 │ │ │ │ ldr r3, [pc, #288] @ 3bb58c │ │ │ │ @@ -369399,40 +369399,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3bb5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bb4a8 │ │ │ │ ldr r0, [pc, #52] @ 3bb5ac │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bb4a8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008ef9bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq pc, lr, r8, r9 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, lr, r4, ror r9 @ │ │ │ │ andeq r4, r0, r0, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r0, asr fp │ │ │ │ - rsbeq r8, r4, r4, ror fp │ │ │ │ + rsbeq r8, r4, r0, ror fp │ │ │ │ + @ instruction: 0x00648b94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #916] @ 3bb95c │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #912] @ 3bb960 │ │ │ │ @@ -369557,22 +369557,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3bb980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bb608 │ │ │ │ mov r0, r8 │ │ │ │ bl 3a8e28 │ │ │ │ ldr sl, [r6, #580] @ 0x244 │ │ │ │ ldr r3, [r6, #584] @ 0x248 │ │ │ │ ldr fp, [r6, #588] @ 0x24c │ │ │ │ mov r8, r0 │ │ │ │ @@ -369596,22 +369596,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3bb988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bb6e8 │ │ │ │ ldr r1, [pc, #260] @ 3bb98c │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3bb698 │ │ │ │ ldr r1, [pc, #220] @ 3bb978 │ │ │ │ @@ -369628,63 +369628,63 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3bb990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r9] │ │ │ │ b 3bb698 │ │ │ │ ldr r0, [pc, #124] @ 3bb994 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bb608 │ │ │ │ ldr r0, [pc, #108] @ 3bb998 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r9] │ │ │ │ b 3bb698 │ │ │ │ ldr r0, [pc, #80] @ 3bb99c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bb6e8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r8, asr r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, lr, r4, asr #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, lr, ip, lsl #16 │ │ │ │ addeq pc, lr, ip, lsr #14 │ │ │ │ andeq r4, r0, r8, ror #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, ip, lsr r9 │ │ │ │ + rsbeq r8, r4, ip, asr r9 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ - rsbeq r8, r4, r4, ror r9 │ │ │ │ + @ instruction: 0x00648994 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r8, r4, r4, ror #16 │ │ │ │ - rsbeq r8, r4, ip, lsr #16 │ │ │ │ - rsbeq r8, r4, ip, ror r8 │ │ │ │ - ldrdeq r8, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r8, r4, r4, lsl #17 │ │ │ │ + rsbeq r8, r4, ip, asr #16 │ │ │ │ + @ instruction: 0x0064889c │ │ │ │ + strdeq r8, [r4], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ @@ -369724,42 +369724,42 @@ │ │ │ │ bne 3bbac4 │ │ │ │ orr r2, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3b5b70 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bba20 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bba2c │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bba38 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bba44 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3bba44 │ │ │ │ │ │ │ │ 003bbad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -369843,21 +369843,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3bbd34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bbb60 │ │ │ │ ldr r1, [pc, #224] @ 3bbd38 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #896 @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b2544 │ │ │ │ @@ -369882,46 +369882,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3bbd40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bbb5c │ │ │ │ ldr r0, [pc, #80] @ 3bbd44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bbb5c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3bbd48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bbb60 │ │ │ │ addeq pc, lr, r8, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, lr, r4, lsl #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008ef2bc │ │ │ │ - rsbseq r1, r8, r8, lsr #21 │ │ │ │ + rsbseq r1, r8, r8, asr #21 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r0, lsl r6 │ │ │ │ - ldrsheq r1, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r8, r4, r0, lsr r6 │ │ │ │ + rsbseq r1, r8, ip, lsl sl │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r4, asr #11 │ │ │ │ - rsbeq r8, r4, r4, lsl #12 │ │ │ │ - rsbeq r8, r4, r0, lsl #11 │ │ │ │ + rsbeq r8, r4, r4, ror #11 │ │ │ │ + rsbeq r8, r4, r4, lsr #12 │ │ │ │ + rsbeq r8, r4, r0, lsr #11 │ │ │ │ │ │ │ │ 003bbd4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3bbdd8 │ │ │ │ @@ -370067,42 +370067,42 @@ │ │ │ │ orr r2, r7, #4 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3b5b70 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbf34 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbf40 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbf4c │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbf58 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3bbf58 │ │ │ │ ldr r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a8894 │ │ │ │ @@ -370129,42 +370129,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3bc0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3bbe54 │ │ │ │ ldr r0, [pc, #60] @ 3bc0fc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3bbe54 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, ip, lsl r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, lr, ip, ror #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq lr, lr, r4, pc @ │ │ │ │ addeq lr, lr, r4, asr #29 │ │ │ │ andeq r3, r0, r0, lsr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00648290 │ │ │ │ - strheq r8, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + strheq r8, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq r8, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 003bc100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1048] @ 3bc530 │ │ │ │ @@ -370253,26 +370253,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #696] @ 3bc55c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc2b4 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3bc41c │ │ │ │ ldr r2, [pc, #676] @ 3bc560 │ │ │ │ ldr r3, [pc, #628] @ 3bc534 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -370310,23 +370310,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3bc568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc1b0 │ │ │ │ ldr r3, [pc, #480] @ 3bc56c │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -370345,26 +370345,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3bc570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc1bc │ │ │ │ ldr r2, [pc, #336] @ 3bc574 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bc2b4 │ │ │ │ ldr r2, [pc, #284] @ 3bc554 │ │ │ │ @@ -370381,83 +370381,83 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3bc578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc2b4 │ │ │ │ ldr r0, [pc, #196] @ 3bc57c │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc1bc │ │ │ │ ldr r0, [pc, #168] @ 3bc580 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc2b4 │ │ │ │ ldr r0, [pc, #136] @ 3bc584 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc1b0 │ │ │ │ ldr r0, [pc, #120] @ 3bc588 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc2b4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq lr, lr, ip, lsl #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, r8, r8, ror #30 │ │ │ │ + rsbseq ip, r8, r8, lsl #31 │ │ │ │ addeq lr, lr, ip, asr #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r6, r5, ip, asr #30 │ │ │ │ addeq lr, lr, r0, ror #24 │ │ │ │ ldrdeq r0, [r7], ip │ │ │ │ andeq r4, r0, ip, rrx │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, ip, lsl #5 │ │ │ │ + rsbeq r8, r4, ip, lsr #5 │ │ │ │ addeq lr, lr, r8, ror #22 │ │ │ │ andeq r3, r0, ip, lsr #31 │ │ │ │ - rsbeq r8, r4, r0, lsr r0 │ │ │ │ + rsbeq r8, r4, r0, asr r0 │ │ │ │ strheq r5, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r0, lsl #1 │ │ │ │ + rsbeq r8, r4, r0, lsr #1 │ │ │ │ @ instruction: 0x00003bb0 │ │ │ │ - rsbeq r8, r4, ip, asr #2 │ │ │ │ - rsbeq r8, r4, ip, lsr #32 │ │ │ │ - rsbeq r8, r4, r8, lsl #3 │ │ │ │ - rsbeq r7, r4, r8, lsr #30 │ │ │ │ - rsbeq r8, r4, r0, lsl #1 │ │ │ │ + rsbeq r8, r4, ip, ror #2 │ │ │ │ + rsbeq r8, r4, ip, asr #32 │ │ │ │ + rsbeq r8, r4, r8, lsr #3 │ │ │ │ + rsbeq r7, r4, r8, asr #30 │ │ │ │ + rsbeq r8, r4, r0, lsr #1 │ │ │ │ │ │ │ │ 003bc58c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #788] @ 3bc8b8 │ │ │ │ @@ -370524,27 +370524,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3bc8dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc6fc │ │ │ │ ldr r2, [pc, #480] @ 3bc8cc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3bc7c8 │ │ │ │ mov r5, #0 │ │ │ │ @@ -370586,22 +370586,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3bc8e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc62c │ │ │ │ ldr r2, [pc, #284] @ 3bc8ec │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bc6f8 │ │ │ │ ldr r2, [pc, #240] @ 3bc8d4 │ │ │ │ @@ -370618,69 +370618,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3bc8f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc6f8 │ │ │ │ ldr r0, [pc, #148] @ 3bc8f4 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc6f8 │ │ │ │ ldr r0, [pc, #120] @ 3bc8f8 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc6fc │ │ │ │ ldr r0, [pc, #84] @ 3bc8fc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bc62c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq ip, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq ip, r8, r8, lsl fp │ │ │ │ addeq lr, lr, ip, asr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, lr, r0, asr #16 │ │ │ │ ldrdeq r0, [r7], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, ror #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r8, [r4], #-0 @ │ │ │ │ + strdeq r8, [r4], #-0 @ │ │ │ │ addeq lr, lr, r0, lsr #14 │ │ │ │ andeq r4, r0, ip, lsl #21 │ │ │ │ - rsbeq r7, r4, ip, lsl #30 │ │ │ │ + rsbeq r7, r4, ip, lsr #30 │ │ │ │ andeq r3, r0, r8, lsr #4 │ │ │ │ - strdeq r7, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r8, r4, r8, asr #32 │ │ │ │ - rsbeq r7, r4, r8, ror pc │ │ │ │ - @ instruction: 0x00647e98 │ │ │ │ + rsbeq r8, r4, r8, lsl r0 │ │ │ │ + rsbeq r8, r4, r8, rrx │ │ │ │ + @ instruction: 0x00647f98 │ │ │ │ + strheq r7, [r4], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 003bc900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -370696,15 +370696,15 @@ │ │ │ │ add r4, r8, #131072 @ 0x20000 │ │ │ │ stm sp, {r1, r3, r8} │ │ │ │ ldr r6, [pc, #660] @ 3bcbdc │ │ │ │ ldr r3, [pc, #660] @ 3bcbe0 │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #656] @ 3bcbe4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r6, [r4, #748] @ 0x2ec │ │ │ │ ldr r6, [pc, #644] @ 3bcbe8 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ add r5, r4, #688 @ 0x2b0 │ │ │ │ mov r7, #1024 @ 0x400 │ │ │ │ strd r6, [r5] │ │ │ │ @@ -370750,111 +370750,111 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [pc, #468] @ 3bcbf8 │ │ │ │ add r9, r4, #900 @ 0x384 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r6, [r4, #680] @ 0x2a8 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #700 @ 0x2bc │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r6, [r4, #700] @ 0x2bc │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r6, [r4, #720] @ 0x2d0 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #740 @ 0x2e4 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r6, [r4, #740] @ 0x2e4 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ mov r0, #32 │ │ │ │ str r6, [r4, #760] @ 0x2f8 │ │ │ │ bl 25333c │ │ │ │ ldr r3, [pc, #248] @ 3bcbfc │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #780 @ 0x30c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r5, [r4, #780] @ 0x30c │ │ │ │ add r5, r4, #800 @ 0x320 │ │ │ │ mov r0, #32 │ │ │ │ bl 25333c │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r7, sl} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r6, [r5], #20 │ │ │ │ cmp r9, r5 │ │ │ │ bne 3bcb30 │ │ │ │ add r0, r4, #632 @ 0x278 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3a9b38 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r0, r4, #660 @ 0x294 │ │ │ │ bl 3a9b38 │ │ │ │ add r0, r4, #664 @ 0x298 │ │ │ │ bl 3abd14 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #112] @ 3bcc00 │ │ │ │ ldr r2, [pc, #112] @ 3bcc04 │ │ │ │ ldr r1, [pc, #112] @ 3bcc08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1020 @ 0x3fc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r4, #448 @ 0x1c0 │ │ │ │ str fp, [sp] │ │ │ │ bl 3a8d90 │ │ │ │ mov r0, r8 │ │ │ │ @@ -370867,81 +370867,81 @@ │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, fp, lsl #20 │ │ │ │ andeq r0, r0, r2, lsl #22 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ @ instruction: 0xffff9f4c │ │ │ │ @ instruction: 0xffff5430 │ │ │ │ @ instruction: 0xffff6c98 │ │ │ │ - rsbseq r0, r8, r0, asr #21 │ │ │ │ - rsbeq sp, r2, r4, lsl #24 │ │ │ │ - ldrdeq r6, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r0, r8, r0, ror #21 │ │ │ │ + rsbeq sp, r2, r4, lsr #24 │ │ │ │ + strdeq r6, [r2], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 003bcc0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r7, #604] @ 0x25c │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcc40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r4, [r7, #680] @ 0x2a8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcc5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r4, [r7, #700] @ 0x2bc │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcc78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r4, [r7, #720] @ 0x2d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcc94 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r4, [r7, #740] @ 0x2e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bccb0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r4, [r7, #760] @ 0x2f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcccc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ ldr r4, [r7, #780] @ 0x30c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcce8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ add r6, r6, #131072 @ 0x20000 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #800 @ 0x320 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3bcd0c │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3bccf4 │ │ │ │ ldr r0, [r7, #632] @ 0x278 │ │ │ │ bl 3a9bd8 │ │ │ │ @@ -371074,38 +371074,38 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r6, r9, r2, r3 │ │ │ │ bne 3bd154 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r9, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ strb sl, [r4, #4] │ │ │ │ b 3bce84 │ │ │ │ ldr r1, [r5, #788] @ 0x314 │ │ │ │ ldr r2, [r5, #796] @ 0x31c │ │ │ │ ldr r3, [r5, #792] @ 0x318 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ umull r4, r6, r2, r3 │ │ │ │ ldr r3, [pc, #1680] @ 3bd5e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd1dc │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #780] @ 0x30c │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #784] @ 0x310 │ │ │ │ b 3bce6c │ │ │ │ ldr r1, [r5, #748] @ 0x2ec │ │ │ │ ldr r2, [r5, #756] @ 0x2f4 │ │ │ │ ldr r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371113,19 +371113,19 @@ │ │ │ │ ldr r3, [pc, #1600] @ 3bd5e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd264 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #740] @ 0x2e4 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3bce60 │ │ │ │ ldr r1, [r5, #768] @ 0x300 │ │ │ │ ldr r2, [r5, #776] @ 0x308 │ │ │ │ ldr r3, [r5, #772] @ 0x304 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371133,19 +371133,19 @@ │ │ │ │ ldr r3, [pc, #1520] @ 3bd5e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd2ec │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3bce54 │ │ │ │ ldr r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr r2, [r5, #736] @ 0x2e0 │ │ │ │ ldr r3, [r5, #732] @ 0x2dc │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371153,19 +371153,19 @@ │ │ │ │ ldr r3, [pc, #1440] @ 3bd5e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd3fc │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3bce48 │ │ │ │ ldr r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr r2, [r5, #716] @ 0x2cc │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371173,19 +371173,19 @@ │ │ │ │ ldr r3, [pc, #1360] @ 3bd5e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd374 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3bce3c │ │ │ │ ldr r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr r2, [r5, #696] @ 0x2b8 │ │ │ │ ldr r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371193,36 +371193,36 @@ │ │ │ │ ldr r3, [pc, #1280] @ 3bd5e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd484 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #684] @ 0x2ac │ │ │ │ b 3bce30 │ │ │ │ ldr r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 58e9e8 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #604] @ 0x25c │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #1196] @ 3bd5e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ b 3bcea8 │ │ │ │ ldr r3, [pc, #1168] @ 3bd5ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bcf14 │ │ │ │ ldr r3, [pc, #1152] @ 3bd5f0 │ │ │ │ @@ -371239,24 +371239,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3bd5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bcf14 │ │ │ │ ldr r3, [pc, #1032] @ 3bd5ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bcf60 │ │ │ │ ldr r3, [pc, #1016] @ 3bd5f0 │ │ │ │ @@ -371273,24 +371273,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3bd5fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bcf60 │ │ │ │ ldr r3, [pc, #896] @ 3bd5ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bcfb0 │ │ │ │ ldr r3, [pc, #880] @ 3bd5f0 │ │ │ │ @@ -371307,24 +371307,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3bd600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bcfb0 │ │ │ │ ldr r3, [pc, #760] @ 3bd5ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd000 │ │ │ │ ldr r3, [pc, #744] @ 3bd5f0 │ │ │ │ @@ -371341,24 +371341,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #664] @ 3bd604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bd000 │ │ │ │ ldr r3, [pc, #624] @ 3bd5ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd0a0 │ │ │ │ ldr r3, [pc, #608] @ 3bd5f0 │ │ │ │ @@ -371375,24 +371375,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3bd608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bd0a0 │ │ │ │ ldr r3, [pc, #488] @ 3bd5ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd050 │ │ │ │ ldr r3, [pc, #472] @ 3bd5f0 │ │ │ │ @@ -371409,24 +371409,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3bd60c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bd050 │ │ │ │ ldr r3, [pc, #352] @ 3bd5ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd0f0 │ │ │ │ ldr r3, [pc, #336] @ 3bd5f0 │ │ │ │ @@ -371443,111 +371443,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3bd610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bd0f0 │ │ │ │ ldr r0, [pc, #256] @ 3bd614 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bcf14 │ │ │ │ ldr r0, [pc, #232] @ 3bd618 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bcf60 │ │ │ │ ldr r0, [pc, #208] @ 3bd61c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bd0f0 │ │ │ │ ldr r0, [pc, #184] @ 3bd620 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bcfb0 │ │ │ │ ldr r0, [pc, #160] @ 3bd624 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bd0a0 │ │ │ │ ldr r0, [pc, #136] @ 3bd628 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bd000 │ │ │ │ ldr r0, [pc, #112] @ 3bd62c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bd050 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq lr, lr, r4, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, lr, r8 │ │ │ │ addeq sp, lr, r4, ror pc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r4, r8, lsl r7 │ │ │ │ - @ instruction: 0x00645690 │ │ │ │ - rsbeq r5, r4, r8, lsl #12 │ │ │ │ - rsbeq r5, r4, r0, lsl #11 │ │ │ │ - strdeq r5, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r5, r4, r0, ror r4 │ │ │ │ - rsbeq r5, r4, r8, ror #7 │ │ │ │ - rsbeq r5, r4, r4, lsr r4 │ │ │ │ - rsbeq r5, r4, r8, lsl r4 │ │ │ │ - strdeq r5, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r5, r4, r0, ror #7 │ │ │ │ - rsbeq r5, r4, r4, asr #7 │ │ │ │ - rsbeq r5, r4, r8, lsr #7 │ │ │ │ - rsbeq r5, r4, ip, lsl #7 │ │ │ │ + rsbeq r5, r4, r8, lsr r7 │ │ │ │ + strheq r5, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r5, r4, r8, lsr #12 │ │ │ │ + rsbeq r5, r4, r0, lsr #11 │ │ │ │ + rsbeq r5, r4, r8, lsl r5 │ │ │ │ + @ instruction: 0x00645490 │ │ │ │ + rsbeq r5, r4, r8, lsl #8 │ │ │ │ + rsbeq r5, r4, r4, asr r4 │ │ │ │ + rsbeq r5, r4, r8, lsr r4 │ │ │ │ + rsbeq r5, r4, ip, lsl r4 │ │ │ │ + rsbeq r5, r4, r0, lsl #8 │ │ │ │ + rsbeq r5, r4, r4, ror #7 │ │ │ │ + rsbeq r5, r4, r8, asr #7 │ │ │ │ + rsbeq r5, r4, ip, lsr #7 │ │ │ │ │ │ │ │ 003bd630 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3cac7c │ │ │ │ │ │ │ │ 003bd63c : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3ca7e8 │ │ │ │ ldr r0, [pc, #4] @ 3bd654 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ umulleq r9, r8, r0, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3bd784 │ │ │ │ ldr r1, [pc, #276] @ 3bd788 │ │ │ │ @@ -371603,37 +371603,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bd7a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bd6a8 │ │ │ │ ldr r0, [pc, #48] @ 3bd7a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bd6a8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008ed7b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq sp, lr, r4, r7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sp, lr, r8, ror #14 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r4, r0, lsr #11 │ │ │ │ - rsbeq r2, r4, r8, asr #11 │ │ │ │ + rsbeq r2, r4, r0, asr #11 │ │ │ │ + rsbeq r2, r4, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 3bd8c0 │ │ │ │ ldr r1, [pc, #252] @ 3bd8c4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -371682,37 +371682,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bd8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bd7fc │ │ │ │ ldr r0, [pc, #48] @ 3bd8e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bd7fc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r0, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, lr, r0, asr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sp, lr, r0, lsr #12 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r4, r0, ror r5 │ │ │ │ - @ instruction: 0x0064259c │ │ │ │ + @ instruction: 0x00642590 │ │ │ │ + strheq r2, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58ea18 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ @@ -371763,35 +371763,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #236] @ 3bdac8 │ │ │ │ ldr r1, [pc, #236] @ 3bdacc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #204] @ 3bdad0 │ │ │ │ ldr r1, [pc, #204] @ 3bdad4 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #172] @ 3bdad8 │ │ │ │ ldr r3, [pc, #172] @ 3bdadc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #168] @ 3bdae0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -371810,40 +371810,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq fp, r9, ip, ror #13 │ │ │ │ - strdeq ip, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r4, r6, ip, lsr sp │ │ │ │ - strdeq ip, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq ip, r1, r0, lsl fp │ │ │ │ - @ instruction: 0x0062cd9c │ │ │ │ - rsbeq r5, r2, r0, ror pc │ │ │ │ + rsbseq fp, r9, ip, lsl #14 │ │ │ │ + rsbeq ip, r1, r8, lsl fp │ │ │ │ + rsbeq r4, r6, ip, asr sp │ │ │ │ + rsbeq ip, r1, r8, lsl fp │ │ │ │ + rsbeq ip, r1, r0, lsr fp │ │ │ │ + strheq ip, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x00625f90 │ │ │ │ andeq r1, r0, r4, ror #1 │ │ │ │ addeq r9, r8, r8, lsr #13 │ │ │ │ addeq r2, sp, ip, ror #7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ sbcne r8, r9, r6, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ - rsbeq r6, r4, ip, lsl #29 │ │ │ │ + rsbeq r6, r4, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3bdd68 │ │ │ │ @@ -371909,23 +371909,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3bdd94 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bdb74 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bdb74 │ │ │ │ ldr r2, [pc, #328] @ 3bdd98 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -371944,15 +371944,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3bdd9c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bdc28 │ │ │ │ ldr r2, [pc, #224] @ 3bdda0 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -371972,54 +371972,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3bdda4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bdc28 │ │ │ │ ldr r0, [pc, #120] @ 3bdda8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bdb74 │ │ │ │ ldr r0, [pc, #104] @ 3bddac │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bdb74 │ │ │ │ ldr r0, [pc, #88] @ 3bddb0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bdb74 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, ip, lsl #6 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq sp, [lr], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq sp, lr, r4, lsr #5 │ │ │ │ andeq r4, r0, r4, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r4, r4, lsr #6 │ │ │ │ + rsbeq r2, r4, r4, asr #6 │ │ │ │ andeq r4, r0, r0, lsr #29 │ │ │ │ - rsbeq r2, r4, r4, lsl r2 │ │ │ │ + rsbeq r2, r4, r4, lsr r2 │ │ │ │ andeq r2, r0, r8, lsl r2 │ │ │ │ - strheq r2, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ - strdeq r2, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r2, r4, r4, asr r2 │ │ │ │ - strheq r2, [r4], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq r2, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r2, r4, r0, lsl r3 │ │ │ │ + rsbeq r2, r4, r4, ror r2 │ │ │ │ + ldrdeq r2, [r4], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3be0a8 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3be0ac │ │ │ │ @@ -372085,23 +372085,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3be0c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bde24 │ │ │ │ ldr r3, [pc, #432] @ 3be0b8 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -372125,22 +372125,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3be0d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3bde2c │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #16 │ │ │ │ @@ -372172,59 +372172,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3be0d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bde2c │ │ │ │ ldr r0, [pc, #116] @ 3be0dc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3bde2c │ │ │ │ ldr r0, [pc, #92] @ 3be0e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bde24 │ │ │ │ ldr r0, [pc, #80] @ 3be0e4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bde2c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r4, asr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, lr, ip, lsr #32 │ │ │ │ strdeq ip, [lr], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r4, r0, asr #4 │ │ │ │ + rsbeq r2, r4, r0, ror #4 │ │ │ │ @ instruction: 0x000026bc │ │ │ │ - rsbeq r2, r4, r8, asr #1 │ │ │ │ + rsbeq r2, r4, r8, ror #1 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ - rsbeq r2, r4, r4, rrx │ │ │ │ - rsbeq r2, r4, r8, lsr #32 │ │ │ │ - strdeq r2, [r4], #-12 @ │ │ │ │ - rsbeq r2, r4, r8, rrx │ │ │ │ + rsbeq r2, r4, r4, lsl #1 │ │ │ │ + rsbeq r2, r4, r8, asr #32 │ │ │ │ + rsbeq r2, r4, ip, lsl r1 │ │ │ │ + rsbeq r2, r4, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3be420 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3be424 │ │ │ │ @@ -372290,23 +372290,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3be440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3be160 │ │ │ │ ldr r3, [pc, #500] @ 3be430 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3be2bc │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -372356,22 +372356,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3be44c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3be248 │ │ │ │ ldr r3, [pc, #272] @ 3be450 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3be26c │ │ │ │ ldr r3, [pc, #228] @ 3be438 │ │ │ │ @@ -372387,68 +372387,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3be454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3be26c │ │ │ │ ldr r0, [pc, #156] @ 3be458 │ │ │ │ ldr r1, [pc, #100] @ 3be424 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3be41c │ │ │ │ ldr r0, [pc, #124] @ 3be45c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #108] @ 3be460 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3be248 │ │ │ │ ldr r0, [pc, #88] @ 3be464 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3be26c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r0, lsr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, lr, r0, lsl #26 │ │ │ │ @ instruction: 0x008eccbc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r4, r8, ror r0 │ │ │ │ + @ instruction: 0x00642098 │ │ │ │ @ instruction: 0x008ecbb0 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - rsbeq r1, r4, ip, lsl #29 │ │ │ │ + rsbeq r1, r4, ip, lsr #29 │ │ │ │ andeq r3, r0, ip, lsr r5 │ │ │ │ - rsbeq r1, r4, r4, ror lr │ │ │ │ + @ instruction: 0x00641e94 │ │ │ │ addeq ip, lr, r8, ror #20 │ │ │ │ - rsbeq r1, r4, r0, lsl pc │ │ │ │ - strdeq r1, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r1, r4, r8, asr lr │ │ │ │ + rsbeq r1, r4, r0, lsr pc │ │ │ │ + rsbeq r1, r4, ip, lsl lr │ │ │ │ + rsbeq r1, r4, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #100] @ 3be4e4 │ │ │ │ ldr r7, [pc, #100] @ 3be4e8 │ │ │ │ ldr r6, [pc, #100] @ 3be4ec │ │ │ │ @@ -372458,31 +372458,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ bl 418568 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r2, r4, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 4172ec │ │ │ │ - rsbseq sl, r9, r0, lsr #24 │ │ │ │ - rsbeq ip, r2, r8, lsl r3 │ │ │ │ - strdeq r5, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sl, r9, r0, asr #24 │ │ │ │ + rsbeq ip, r2, r8, lsr r3 │ │ │ │ + rsbeq r5, r2, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3be5a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -372490,25 +372490,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3be5a4 │ │ │ │ ldr r1, [pc, #136] @ 3be5a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #116] @ 3be5ac │ │ │ │ ldr r1, [pc, #116] @ 3be5b0 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #84] @ 3be5b4 │ │ │ │ ldr r2, [pc, #84] @ 3be5b8 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -372519,21 +372519,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0079ab9c │ │ │ │ - rsbeq r6, r4, ip, lsl #8 │ │ │ │ - ldrdeq r4, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq fp, r1, ip, ror pc │ │ │ │ - rsbeq r4, r6, r0, asr #3 │ │ │ │ - rsbeq lr, r3, ip, lsl #14 │ │ │ │ - rsbeq ip, r3, ip, lsl r7 │ │ │ │ + ldrheq sl, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r6, r4, ip, lsr #8 │ │ │ │ + strdeq r4, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x0061bf9c │ │ │ │ + rsbeq r4, r6, r0, ror #3 │ │ │ │ + rsbeq lr, r3, ip, lsr #14 │ │ │ │ + rsbeq ip, r3, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #292] @ 3be6f8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -372547,15 +372547,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [pc, #240] @ 3be70c │ │ │ │ ldr r3, [pc, #240] @ 3be710 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372592,40 +372592,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3be724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3be634 │ │ │ │ ldr r0, [pc, #60] @ 3be728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3be634 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq sl, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsheq sl, [r9], #-160 @ 0xffffff60 @ │ │ │ │ addeq ip, lr, ip, lsr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r4, ip, lsr #6 │ │ │ │ - rsbeq r4, r3, r0, lsl #30 │ │ │ │ + rsbeq r6, r4, ip, asr #6 │ │ │ │ + rsbeq r4, r3, r0, lsr #30 │ │ │ │ addeq ip, lr, r8, lsl #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, lr, r8, ror #15 │ │ │ │ andeq r4, r0, r0, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r4, ror #24 │ │ │ │ - @ instruction: 0x00641c94 │ │ │ │ + rsbeq r1, r4, r4, lsl #25 │ │ │ │ + strheq r1, [r4], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 3be894 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -372640,15 +372640,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #280] @ 3be8a8 │ │ │ │ ldr r3, [pc, #280] @ 3be8ac │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372695,40 +372695,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3be8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3be7a8 │ │ │ │ ldr r0, [pc, #60] @ 3be8c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3be7a8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r9, r0, ror #18 │ │ │ │ + rsbseq sl, r9, r0, lsl #19 │ │ │ │ addeq ip, lr, ip, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r6, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - @ instruction: 0x00634d90 │ │ │ │ + ldrdeq r6, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + strheq r4, [r3], #-208 @ 0xffffff30 @ │ │ │ │ umulleq ip, lr, r4, r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, lr, r8, asr #12 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, ip, lsr fp │ │ │ │ - rsbeq r1, r4, r8, ror #22 │ │ │ │ + rsbeq r1, r4, ip, asr fp │ │ │ │ + rsbeq r1, r4, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #508] @ 3beae0 │ │ │ │ mov r4, r3 │ │ │ │ @@ -372746,15 +372746,15 @@ │ │ │ │ ldr r2, [pc, #472] @ 3beaf0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r9, [pc, #444] @ 3beaf4 │ │ │ │ ldr r3, [pc, #444] @ 3beaf8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -372837,46 +372837,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3beb10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3be950 │ │ │ │ ldr r0, [pc, #76] @ 3beb14 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3be950 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, ip, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0079a79c │ │ │ │ - ldrdeq r4, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r6, r4, ip │ │ │ │ + ldrheq sl, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq r4, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r6, r4, ip, lsr #32 │ │ │ │ addeq ip, lr, ip, ror #9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, lr, r0, lsl #9 │ │ │ │ addeq ip, lr, ip, lsr #8 │ │ │ │ andeq r2, r0, r4, lsl #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r4, r4, lsl #29 │ │ │ │ - strheq r5, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, r4, r4, lsr #29 │ │ │ │ + ldrdeq r5, [r4], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #2536] @ 3bf518 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov ip, r1 │ │ │ │ @@ -372896,15 +372896,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #2464] @ 3bf530 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3bf214 │ │ │ │ @@ -372927,28 +372927,28 @@ │ │ │ │ strb r5, [r2, #61] @ 0x3d │ │ │ │ mov r0, sl │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d2c4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2332] @ 3bf540 │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d2c4 │ │ │ │ ldr r3, [pc, #2288] @ 3bf544 │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ @@ -372958,15 +372958,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d2c4 │ │ │ │ add sl, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2216] @ 3bf548 │ │ │ │ @@ -372974,15 +372974,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sl, sl, #32 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 41d2c4 │ │ │ │ mov r0, fp │ │ │ │ @@ -373000,15 +373000,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ @@ -373021,15 +373021,15 @@ │ │ │ │ subs sl, r0, #0 │ │ │ │ blt 3bf124 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 418434 │ │ │ │ cmp r5, #10 │ │ │ │ bne 3bed64 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ @@ -373047,15 +373047,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 41ebd8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3beff8 │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3bf4d8 │ │ │ │ add r5, r4, #139264 @ 0x22000 │ │ │ │ ldrb r3, [r5, #1880] @ 0x758 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bf118 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -373105,18 +373105,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ mov r2, r0 │ │ │ │ @@ -373244,22 +373244,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r7, #4] │ │ │ │ str r5, [r7, #8] │ │ │ │ str r5, [r7, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3bf58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bedb8 │ │ │ │ mov r0, r6 │ │ │ │ bl 42aa3c │ │ │ │ b 3bedfc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -373286,22 +373286,22 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 3bf594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bed94 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bf3dc │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #1244] @ 0x4dc │ │ │ │ @@ -373340,21 +373340,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3bf59c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3beba4 │ │ │ │ ldr r3, [pc, #772] @ 3bf5a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bef24 │ │ │ │ @@ -373380,30 +373380,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3bf5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bef24 │ │ │ │ ldr r3, [pc, #584] @ 3bf5a8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3befa0 │ │ │ │ @@ -373421,22 +373421,22 @@ │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [r7, #4] │ │ │ │ str r6, [r7, #8] │ │ │ │ str r6, [r7, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3bf5ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3befa0 │ │ │ │ ldr r3, [pc, #452] @ 3bf5a8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf1d0 │ │ │ │ @@ -373453,53 +373453,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3bf5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bf1d0 │ │ │ │ ldr r0, [pc, #332] @ 3bf5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3beba4 │ │ │ │ ldr r0, [pc, #320] @ 3bf5b8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bef24 │ │ │ │ ldr r0, [pc, #300] @ 3bf5bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3befa0 │ │ │ │ ldr r0, [pc, #288] @ 3bf5c0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bedb8 │ │ │ │ ldr r0, [pc, #272] @ 3bf5c4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ b 3bed94 │ │ │ │ ldr r0, [pc, #252] @ 3bf5c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bf1d0 │ │ │ │ ldr r0, [pc, #236] @ 3bf5cc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 513f34 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #224] @ 3bf5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -373509,72 +373509,72 @@ │ │ │ │ ldr r0, [pc, #216] @ 3bf5dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r9, r4, ror #10 │ │ │ │ + rsbseq sl, r9, r4, lsl #11 │ │ │ │ ldrdeq ip, [lr], ip @ │ │ │ │ ldrdeq ip, [lr], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r5, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x00634990 │ │ │ │ + ldrdeq r5, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r4, [r3], #-144 @ 0xffffff70 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq r8, r8, r0, lsl r5 │ │ │ │ - ldrdeq r5, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + strdeq r5, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r5, [r4], #-220 @ 0xffffff24 @ │ │ │ │ @ instruction: 0x00645d9c │ │ │ │ - rsbeq r5, r4, ip, ror sp │ │ │ │ - rsbeq r5, r4, r0, lsr sp │ │ │ │ - rsbseq sl, r9, r4, lsr #7 │ │ │ │ - @ instruction: 0x0062ba9c │ │ │ │ - rsbeq r4, r2, r4, ror ip │ │ │ │ - rsbeq r5, r4, r0, asr #23 │ │ │ │ + rsbeq r5, r4, r0, asr sp │ │ │ │ + rsbseq sl, r9, r4, asr #7 │ │ │ │ + strheq fp, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x00624c94 │ │ │ │ + rsbeq r5, r4, r0, ror #23 │ │ │ │ andeq r1, r0, sl, asr #1 │ │ │ │ - ldrsheq sl, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq fp, r1, r4, lsl #12 │ │ │ │ - rsbeq r3, r6, r8, asr #16 │ │ │ │ + rsbseq sl, r9, r8, lsl r2 │ │ │ │ + rsbeq fp, r1, r4, lsr #12 │ │ │ │ + rsbeq r3, r6, r8, ror #16 │ │ │ │ addeq ip, pc, r0, ror sp @ │ │ │ │ addeq fp, lr, r0, ror lr │ │ │ │ - rsbseq sl, r9, ip, asr #1 │ │ │ │ + rsbseq sl, r9, ip, ror #1 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ addeq fp, lr, r8, asr #27 │ │ │ │ andeq r4, r0, r8, asr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r0, ror #8 │ │ │ │ + rsbeq r1, r4, r0, lsl #9 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ - rsbeq r1, r4, r8, lsl #6 │ │ │ │ + rsbeq r1, r4, r8, lsr #6 │ │ │ │ andeq r1, r0, r0, ror #10 │ │ │ │ - @ instruction: 0x00641190 │ │ │ │ + strheq r1, [r4], #-16 @ │ │ │ │ @ instruction: 0x000049b0 │ │ │ │ - rsbeq r1, r4, ip, ror #5 │ │ │ │ - andeq r1, r0, r4, lsr #24 │ │ │ │ rsbeq r1, r4, ip, lsl #6 │ │ │ │ - rsbeq r1, r4, r8, lsl #5 │ │ │ │ - strdeq r0, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r1, r4, r8, lsl r2 │ │ │ │ - @ instruction: 0x00641294 │ │ │ │ - rsbeq r1, r4, r4, lsl r1 │ │ │ │ - rsbeq r1, r4, r4, asr r0 │ │ │ │ - rsbeq r1, r4, r4, asr r2 │ │ │ │ - rsbeq r1, r4, r4, lsl r1 │ │ │ │ - rsbeq r1, r4, r8, lsr #2 │ │ │ │ - rsbseq r9, r9, r4, lsr #23 │ │ │ │ - rsbeq r5, r4, r4, lsr #8 │ │ │ │ - rsbeq r5, r4, r0, ror #9 │ │ │ │ + andeq r1, r0, r4, lsr #24 │ │ │ │ + rsbeq r1, r4, ip, lsr #6 │ │ │ │ + rsbeq r1, r4, r8, lsr #5 │ │ │ │ + rsbeq r1, r4, r4, lsl r0 │ │ │ │ + rsbeq r1, r4, r8, lsr r2 │ │ │ │ + strheq r1, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r1, r4, r4, lsr r1 │ │ │ │ + rsbeq r1, r4, r4, ror r0 │ │ │ │ + rsbeq r1, r4, r4, ror r2 │ │ │ │ + rsbeq r1, r4, r4, lsr r1 │ │ │ │ + rsbeq r1, r4, r8, asr #2 │ │ │ │ + rsbseq r9, r9, r4, asr #23 │ │ │ │ + rsbeq r5, r4, r4, asr #8 │ │ │ │ + rsbeq r5, r4, r0, lsl #10 │ │ │ │ │ │ │ │ 003bf5e0 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3ca5ec │ │ │ │ ldr r0, [pc, #4] @ 3bf5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r7, r8, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #472] @ 3bf7ec │ │ │ │ mov r6, r1 │ │ │ │ @@ -373583,15 +373583,15 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #436] @ 3bf7f8 │ │ │ │ ldr r2, [pc, #436] @ 3bf7fc │ │ │ │ ldr r1, [pc, #436] @ 3bf800 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ @@ -373603,28 +373603,28 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #396] @ 3bf804 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, sl │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d2c4 │ │ │ │ add r5, r5, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #348] @ 3bf808 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d2c4 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ mov r3, #3 │ │ │ │ @@ -373659,15 +373659,15 @@ │ │ │ │ bl 425618 │ │ │ │ ldr r3, [pc, #180] @ 3bf80c │ │ │ │ ldr r1, [pc, #180] @ 3bf810 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 75a374 │ │ │ │ + bl 75a394 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3bf7a8 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ @@ -373692,26 +373692,26 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #56] @ 3bf814 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 513f34 │ │ │ │ ldr r0, [pc, #48] @ 3bf818 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 513f34 │ │ │ │ - rsbseq r9, r9, ip, asr #27 │ │ │ │ - rsbeq r5, r4, r0, lsl #9 │ │ │ │ - rsbeq r5, r4, ip, ror #7 │ │ │ │ + rsbseq r9, r9, ip, ror #27 │ │ │ │ + rsbeq r5, r4, r0, lsr #9 │ │ │ │ + rsbeq r5, r4, ip, lsl #8 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ addeq r7, r8, r8, ror #23 │ │ │ │ - rsbeq r5, r4, r8, ror #8 │ │ │ │ + rsbeq r5, r4, r8, lsl #9 │ │ │ │ @ instruction: 0x008eb7b0 │ │ │ │ - rsbeq r5, r4, r4, lsl r4 │ │ │ │ + rsbeq r5, r4, r4, lsr r4 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - strdeq r3, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r0, r4, ip, ror #26 │ │ │ │ - rsbeq r0, r4, r0, lsr lr │ │ │ │ + rsbeq r3, r3, r8, lsl r9 │ │ │ │ + rsbeq r0, r4, ip, lsl #27 │ │ │ │ + rsbeq r0, r4, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #2144] @ 3c0094 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #2140] @ 3c0098 │ │ │ │ @@ -373959,23 +373959,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1204] @ 3c00ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bf8c4 │ │ │ │ lsl r2, r2, #6 │ │ │ │ add r0, r2, #49152 @ 0xc000 │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ b 3bf9e8 │ │ │ │ lsl r2, r2, #6 │ │ │ │ @@ -374244,45 +374244,45 @@ │ │ │ │ beq 3c0044 │ │ │ │ b 3bf8b0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 3c0104 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3bf8c4 │ │ │ │ addeq fp, lr, ip, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r0, lsr r8 │ │ │ │ @ instruction: 0x008eb5bc │ │ │ │ andeq r0, r0, r3, lsl #30 │ │ │ │ @ instruction: 0xfffff0fc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r2, r0, r0, lsr r9 │ │ │ │ - rsbseq r9, r9, r8, ror #16 │ │ │ │ - @ instruction: 0x00799896 │ │ │ │ - ldrsbeq r9, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r9, r9, r8, lsl #17 │ │ │ │ + ldrheq r9, [r9], #-134 @ 0xffffff7a @ │ │ │ │ + ldrsheq r9, [r9], #-140 @ 0xffffff74 @ │ │ │ │ addeq fp, lr, r4, lsr r4 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r1, r0, pc, lsl r5 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ - rsbseq r9, r9, sl, ror #16 │ │ │ │ - rsbseq r9, r9, r8, lsr r8 │ │ │ │ + rsbseq r9, r9, sl, lsl #17 │ │ │ │ + rsbseq r9, r9, r8, asr r8 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ @ instruction: 0x00001ab4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00644e98 │ │ │ │ - rsbseq r9, r9, lr, asr #8 │ │ │ │ + strheq r4, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r9, r9, lr, ror #8 │ │ │ │ andeq r5, r0, r8, ror #22 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r2, r0, r8, ror #9 │ │ │ │ - rsbeq r4, r4, ip, lsl #21 │ │ │ │ + rsbeq r4, r4, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3c01c0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #156] @ 3c01c4 │ │ │ │ @@ -374292,15 +374292,15 @@ │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r3 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r8, r0 │ │ │ │ bl 425618 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4255ac │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -374321,17 +374321,17 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3bd630 │ │ │ │ - rsbseq r9, r9, r4, asr #5 │ │ │ │ - rsbeq r3, r2, r8, asr #16 │ │ │ │ - rsbeq sl, r2, r0, ror r6 │ │ │ │ + rsbseq r9, r9, r4, ror #5 │ │ │ │ + rsbeq r3, r2, r8, ror #16 │ │ │ │ + @ instruction: 0x0062a690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #408] @ 3c037c │ │ │ │ ldr ip, [pc, #408] @ 3c0380 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -374360,15 +374360,15 @@ │ │ │ │ bl 425618 │ │ │ │ ldr r3, [pc, #320] @ 3c038c │ │ │ │ ldr r1, [pc, #320] @ 3c0390 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75a374 │ │ │ │ + bl 75a394 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c02ac │ │ │ │ ldr r2, [pc, #292] @ 3c0394 │ │ │ │ ldr r3, [pc, #268] @ 3c0380 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -374418,41 +374418,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c03a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c0228 │ │ │ │ ldr r0, [pc, #60] @ 3c03ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c0228 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, r0, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, lr, r8, lsr #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r2, r3, r4, lsl #28 │ │ │ │ + rsbeq r2, r3, r4, lsr #28 │ │ │ │ @ instruction: 0x008eabb4 │ │ │ │ addeq sl, lr, r0, ror fp │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r4, ip, ror #15 │ │ │ │ - rsbeq r4, r4, r8, lsr #16 │ │ │ │ + rsbeq r4, r4, ip, lsl #16 │ │ │ │ + rsbeq r4, r4, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3c04bc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -374460,35 +374460,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3c04c0 │ │ │ │ ldr r1, [pc, #228] @ 3c04c4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #208] @ 3c04c8 │ │ │ │ ldr r1, [pc, #208] @ 3c04cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #176] @ 3c04d0 │ │ │ │ ldr r1, [pc, #176] @ 3c04d4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #144] @ 3c04d8 │ │ │ │ ldr r2, [pc, #144] @ 3c04dc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #132] @ 3c04e0 │ │ │ │ str r2, [r4, #92] @ 0x5c │ │ │ │ @@ -374512,86 +374512,86 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, r9, r4, lsr #32 │ │ │ │ - ldrdeq sl, [r1], #-12 @ │ │ │ │ - rsbeq r2, r6, ip, lsl r3 │ │ │ │ - rsbeq sl, r2, ip, lsr #7 │ │ │ │ - rsbeq r3, r2, r4, lsl #11 │ │ │ │ - strheq sl, [r1], #-0 @ │ │ │ │ - rsbeq sl, r1, r4, asr #1 │ │ │ │ + rsbseq r9, r9, r4, asr #32 │ │ │ │ + strdeq sl, [r1], #-12 @ │ │ │ │ + rsbeq r2, r6, ip, lsr r3 │ │ │ │ + rsbeq sl, r2, ip, asr #7 │ │ │ │ + rsbeq r3, r2, r4, lsr #11 │ │ │ │ + ldrdeq sl, [r1], #-0 @ │ │ │ │ + rsbeq sl, r1, r4, ror #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff1a4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ sbcne r8, sl, r6, lsl #1 │ │ │ │ - rsbeq r4, r4, r0, asr r7 │ │ │ │ + rsbeq r4, r4, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3c0560 │ │ │ │ ldr r2, [pc, #92] @ 3c0564 │ │ │ │ ldr r1, [pc, #92] @ 3c0568 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 42c480 │ │ │ │ mov r0, r5 │ │ │ │ bl 428914 │ │ │ │ mov r0, r5 │ │ │ │ bl 418568 │ │ │ │ add r2, r4, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 4172ec │ │ │ │ - rsbseq r8, r9, r0, ror #29 │ │ │ │ - @ instruction: 0x00644594 │ │ │ │ - rsbeq r4, r4, r0, lsl #10 │ │ │ │ + rsbseq r8, r9, r0, lsl #30 │ │ │ │ + strheq r4, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r4, r4, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3c05d0 │ │ │ │ ldr r2, [pc, #76] @ 3c05d4 │ │ │ │ ldr r1, [pc, #76] @ 3c05d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, r0 │ │ │ │ bl 425618 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4255ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3bf5e0 │ │ │ │ - rsbseq r8, r9, r4, ror #28 │ │ │ │ - rsbeq sl, r2, r0, lsl r2 │ │ │ │ - rsbeq r3, r2, r8, ror #7 │ │ │ │ + rsbseq r8, r9, r4, lsl #29 │ │ │ │ + rsbeq sl, r2, r0, lsr r2 │ │ │ │ + rsbeq r3, r2, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #164] @ 3c069c │ │ │ │ mov r9, r2 │ │ │ │ @@ -374602,15 +374602,15 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov sl, r0 │ │ │ │ bl 425618 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 4255ac │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r8 │ │ │ │ @@ -374632,17 +374632,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3bd63c │ │ │ │ - rsbseq r8, r9, ip, ror #27 │ │ │ │ - rsbeq r3, r2, r0, ror r3 │ │ │ │ - @ instruction: 0x0062a198 │ │ │ │ + rsbseq r8, r9, ip, lsl #28 │ │ │ │ + @ instruction: 0x00623390 │ │ │ │ + strheq sl, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ ldr r3, [r0, r1, lsl #2] │ │ │ │ bic r3, r3, r2 │ │ │ │ str r3, [r0, r1, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -374952,41 +374952,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c0c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3c0b00 │ │ │ │ ldr r0, [pc, #56] @ 3c0c04 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3c0b00 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, ip, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, lr, ip, lsr r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sl, lr, ip, lsl r3 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r4, ror #26 │ │ │ │ - rsbeq pc, r3, r0, lsl #27 │ │ │ │ + rsbeq pc, r3, r4, lsl #27 │ │ │ │ + rsbeq pc, r3, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3c0d38 │ │ │ │ ldr r1, [pc, #280] @ 3c0d3c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375038,41 +375038,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c0d58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3c0c58 │ │ │ │ ldr r0, [pc, #56] @ 3c0d5c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3c0c58 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, r4, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, lr, r4, ror #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sl, lr, r4, asr #3 │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r8, ror #24 │ │ │ │ - rsbeq pc, r3, r4, lsl #25 │ │ │ │ + rsbeq pc, r3, r8, lsl #25 │ │ │ │ + rsbeq pc, r3, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3c0ed8 │ │ │ │ ldr r2, [pc, #352] @ 3c0edc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375135,48 +375135,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c0ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c0db0 │ │ │ │ ldr r0, [pc, #72] @ 3c0efc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c0db0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, ip, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, lr, ip, lsl #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sl, lr, ip, rrx │ │ │ │ andeq r4, r0, r8, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r4, asr #23 │ │ │ │ - rsbeq pc, r3, r4, asr #24 │ │ │ │ + rsbeq pc, r3, r4, ror #23 │ │ │ │ + rsbeq pc, r3, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3c1228 │ │ │ │ ldr r1, [pc, #784] @ 3c122c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375237,21 +375237,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3c1248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c0f64 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c0f64 │ │ │ │ ldr r3, [pc, #520] @ 3c124c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -375270,21 +375270,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3c1250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c0f5c │ │ │ │ ldr r3, [pc, #408] @ 3c1254 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c11bc │ │ │ │ @@ -375301,22 +375301,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c1258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3c0f54 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c0f54 │ │ │ │ ldr r3, [pc, #272] @ 3c125c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -375336,68 +375336,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3c1260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c0f54 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3c0f54 │ │ │ │ b 3c1144 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3c0f5c │ │ │ │ b 3c103c │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3c0f64 │ │ │ │ b 3c0fb8 │ │ │ │ ldr r0, [pc, #124] @ 3c1264 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c1130 │ │ │ │ ldr r0, [pc, #108] @ 3c1268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c0f5c │ │ │ │ ldr r0, [pc, #96] @ 3c126c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c0f64 │ │ │ │ ldr r0, [pc, #84] @ 3c1270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c0f54 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, ip, lsl #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, ip, ror #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008e9eb8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r0, lsr #27 │ │ │ │ + rsbeq pc, r3, r0, asr #27 │ │ │ │ andeq r3, r0, r4, lsl r7 │ │ │ │ - rsbeq pc, r3, r0, lsr ip @ │ │ │ │ + rsbeq pc, r3, r0, asr ip @ │ │ │ │ andeq r2, r0, r4, asr #21 │ │ │ │ - rsbeq pc, r3, r8, ror #20 │ │ │ │ + rsbeq pc, r3, r8, lsl #21 │ │ │ │ andeq r3, r0, r0, lsr r1 │ │ │ │ - rsbeq pc, r3, r4, asr #20 │ │ │ │ - rsbeq pc, r3, r0, ror #19 │ │ │ │ - rsbeq pc, r3, ip, asr fp @ │ │ │ │ - rsbeq pc, r3, r8, lsr ip @ │ │ │ │ - rsbeq pc, r3, r4, asr sl @ │ │ │ │ + rsbeq pc, r3, r4, ror #20 │ │ │ │ + rsbeq pc, r3, r0, lsl #20 │ │ │ │ + rsbeq pc, r3, ip, ror fp @ │ │ │ │ + rsbeq pc, r3, r8, asr ip @ │ │ │ │ + rsbeq pc, r3, r4, ror sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3c13c4 │ │ │ │ ldr lr, [pc, #312] @ 3c13c8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -375458,41 +375458,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c13e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c12cc │ │ │ │ ldr r0, [pc, #56] @ 3c13ec │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c12cc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umulleq r9, lr, r8, fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, r8, ror fp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ addeq r9, lr, r4, lsr fp │ │ │ │ andeq r2, r0, r8, lsr #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r4, r0, asr r8 │ │ │ │ - rsbeq r3, r4, ip, ror #16 │ │ │ │ + rsbeq r3, r4, r0, ror r8 │ │ │ │ + rsbeq r3, r4, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r0, #1300] @ 0x514 │ │ │ │ ldr r3, [pc, #352] @ 3c1570 │ │ │ │ @@ -375554,23 +375554,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3c1594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c1468 │ │ │ │ ldr r2, [pc, #100] @ 3c1598 │ │ │ │ ldr r3, [pc, #64] @ 3c1578 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -375579,28 +375579,28 @@ │ │ │ │ bne 3c156c │ │ │ │ ldr r0, [pc, #68] @ 3c159c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ strdeq r9, [lr], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r9, [lr], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008e99b4 │ │ │ │ andeq r4, r0, ip, lsr #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r4, r4, lsr #14 │ │ │ │ + rsbeq r3, r4, r4, asr #14 │ │ │ │ strdeq r9, [lr], r0 │ │ │ │ - rsbeq r3, r4, ip, lsr #14 │ │ │ │ + rsbeq r3, r4, ip, asr #14 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #12 │ │ │ │ addmi ip, r3, #51 @ 0x33 │ │ │ │ ldr r3, [pc, #28] @ 3c15d0 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -375712,15 +375712,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c1860 │ │ │ │ ldr r0, [pc, #272] @ 3c1884 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [fp, #3512] @ 0xdb8 │ │ │ │ bl 425620 │ │ │ │ subs sl, r0, #0 │ │ │ │ addne r5, r5, r5, lsl #1 │ │ │ │ subne r1, r8, r5 │ │ │ │ bne 3c16b8 │ │ │ │ @@ -375750,50 +375750,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3c189c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3c16e0 │ │ │ │ ldr r0, [pc, #88] @ 3c18a0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3c16e0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ bge fee6c318 <__bss_end__@@Base+0xfe0a36c8> │ │ │ │ addeq r9, lr, r4, asr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, r4, lsl #15 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, lr, ip, lsr #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r9, [lr], r4 │ │ │ │ - rsbeq r3, r4, r8, asr r5 │ │ │ │ - @ instruction: 0x00797c98 │ │ │ │ - rsbeq r3, r4, r8, lsl #10 │ │ │ │ - rsbeq sp, sp, ip, asr #8 │ │ │ │ + rsbeq r3, r4, r8, ror r5 │ │ │ │ + ldrheq r7, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r3, r4, r8, lsr #10 │ │ │ │ + rsbeq sp, sp, ip, ror #8 │ │ │ │ andeq r3, r0, ip, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00641294 │ │ │ │ - ldrdeq r1, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + strheq r1, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + strdeq r1, [r4], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr ip, [pc, #300] @ 3c19f0 │ │ │ │ @@ -375852,41 +375852,41 @@ │ │ │ │ beq 3c19d4 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c1a10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3c1924 │ │ │ │ ldr r0, [pc, #56] @ 3c1a14 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3c1924 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, ip, asr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, ip, lsl r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r9, [lr], r8 │ │ │ │ andeq r4, r0, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, ip, asr #13 │ │ │ │ - rsbeq pc, r3, ip, lsl #14 │ │ │ │ + rsbeq pc, r3, ip, ror #13 │ │ │ │ + rsbeq pc, r3, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #3512] @ 0xdb8 │ │ │ │ @@ -375994,48 +375994,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c1c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c1b34 │ │ │ │ ldr r0, [pc, #72] @ 3c1c68 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c1b34 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r0, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, r4, lsl #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, lr, r8, ror #5 │ │ │ │ andeq r3, r0, r4, lsr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r8, lsr #10 │ │ │ │ - rsbeq pc, r3, r8, asr r5 @ │ │ │ │ + rsbeq pc, r3, r8, asr #10 │ │ │ │ + rsbeq pc, r3, r8, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3c1de0 │ │ │ │ ldr r1, [pc, #344] @ 3c1de4 │ │ │ │ @@ -376106,39 +376106,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c1e00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c1ccc │ │ │ │ ldr r0, [pc, #52] @ 3c1e04 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c1ccc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umulleq r9, lr, ip, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, ip, ror r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, lr, r0, asr #2 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r4, lsl #8 │ │ │ │ - rsbeq pc, r3, r8, lsr #8 │ │ │ │ + rsbeq pc, r3, r4, lsr #8 │ │ │ │ + rsbeq pc, r3, r8, asr #8 │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3c1c6c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -376209,40 +376209,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c1fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c1ed8 │ │ │ │ ldr r0, [pc, #56] @ 3c1fa4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c1ed8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [lr], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, lr, ip, asr #31 │ │ │ │ @ instruction: 0x008e8fbc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, lsl ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00642d9c │ │ │ │ strheq r2, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r2, [r4], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #364] @ 3c212c │ │ │ │ ldr ip, [pc, #364] @ 3c2130 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376315,41 +376315,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c214c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c2000 │ │ │ │ ldr r0, [pc, #60] @ 3c2150 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c2000 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, r4, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, lr, r4, asr #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, lr, r0, ror #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r4, r0, asr ip │ │ │ │ - strheq r2, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r2, r4, r0, ror ip │ │ │ │ + ldrdeq r2, [r4], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr lr, [pc, #2464] @ 3c2b0c │ │ │ │ ldr ip, [pc, #2464] @ 3c2b10 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376452,21 +376452,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2056] @ 3c2b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c21b0 │ │ │ │ ldr r3, [pc, #2044] @ 3c2b30 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3c21ec │ │ │ │ ldr r3, [pc, #2012] @ 3c2b24 │ │ │ │ @@ -376481,21 +376481,21 @@ │ │ │ │ beq 3c25f0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3c2b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c21ec │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ bne 3c2680 │ │ │ │ cmp fp, #1 │ │ │ │ @@ -376612,32 +376612,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1440] @ 3c2b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3c23d0 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ strne fp, [r4, #12] │ │ │ │ beq 3c23c4 │ │ │ │ mov r8, #1 │ │ │ │ b 3c23d8 │ │ │ │ ldr r0, [pc, #1404] @ 3c2b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c21b0 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3c23c4 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r8, #7 │ │ │ │ b 3c23d8 │ │ │ │ @@ -376650,15 +376650,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c2ac0 │ │ │ │ ldr r0, [pc, #1336] @ 3c2b54 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ mov r8, #5 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3c23d8 │ │ │ │ ldr r3, [pc, #1284] @ 3c2b44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -376701,27 +376701,27 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1084] @ 3c2b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ cmp fp, #1 │ │ │ │ beq 3c2a94 │ │ │ │ cmp fp, #2 │ │ │ │ beq 3c2a28 │ │ │ │ @@ -376773,23 +376773,23 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3c2b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [r8] │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ lsr r1, r3, #20 │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -376829,15 +376829,15 @@ │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -376855,15 +376855,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #532] @ 3c2b6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [r8] │ │ │ │ b 3c24bc │ │ │ │ mov r8, #4 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3c23d8 │ │ │ │ b 3c2638 │ │ │ │ @@ -376880,15 +376880,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, fp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [r8] │ │ │ │ b 3c24bc │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -376904,15 +376904,15 @@ │ │ │ │ ldrb r1, [sl, #49] @ 0x31 │ │ │ │ and r2, r2, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ b 3c2884 │ │ │ │ ldr r0, [pc, #348] @ 3c2b74 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3c23d0 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3c2740 │ │ │ │ mov r8, #7 │ │ │ │ cmp r3, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ @@ -376929,29 +376929,29 @@ │ │ │ │ beq 3c23d8 │ │ │ │ b 3c2638 │ │ │ │ ldr r0, [pc, #260] @ 3c2b78 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ b 3c2730 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ beq 3c2740 │ │ │ │ cmp r3, #0 │ │ │ │ str fp, [r4, #12] │ │ │ │ beq 3c25c0 │ │ │ │ b 3c2798 │ │ │ │ ldr r0, [pc, #200] @ 3c2b7c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c2834 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ 3c2b80 │ │ │ │ ldr r1, [pc, #180] @ 3c2b84 │ │ │ │ ldr r0, [pc, #180] @ 3c2b88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 3c2b8c │ │ │ │ @@ -376972,42 +376972,42 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, lr, r0, lsr #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, lr, r0, lsr ip │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r8, ror r4 │ │ │ │ + @ instruction: 0x00641498 │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ - rsbeq r1, r4, r0, ror r4 │ │ │ │ - rsbseq r7, r9, ip, lsr r0 │ │ │ │ - rsbseq r6, r9, ip, asr #31 │ │ │ │ - rsbeq r2, r4, r8, lsr r8 │ │ │ │ + @ instruction: 0x00641490 │ │ │ │ + rsbseq r7, r9, ip, asr r0 │ │ │ │ + rsbseq r6, r9, ip, ror #31 │ │ │ │ + rsbeq r2, r4, r8, asr r8 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r4, lsr #21 │ │ │ │ - rsbeq r1, r4, r8, lsl #4 │ │ │ │ + rsbeq r1, r4, r4, asr #21 │ │ │ │ + rsbeq r1, r4, r8, lsr #4 │ │ │ │ addeq r8, lr, ip, lsr #16 │ │ │ │ - rsbeq r1, r4, r4, lsr #4 │ │ │ │ + rsbeq r1, r4, r4, asr #4 │ │ │ │ andeq r2, r0, r8, lsr r9 │ │ │ │ - rsbeq r1, r4, r8, asr #2 │ │ │ │ + rsbeq r1, r4, r8, ror #2 │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ - rsbeq r1, r4, ip, lsl #2 │ │ │ │ + rsbeq r1, r4, ip, lsr #2 │ │ │ │ andeq r2, r0, ip, ror #9 │ │ │ │ - rsbeq r1, r4, r0, asr r0 │ │ │ │ - rsbeq r1, r4, r4, asr #1 │ │ │ │ - rsbeq r1, r4, r0, lsr r1 │ │ │ │ - rsbeq r0, r4, ip, asr lr │ │ │ │ - rsbeq r0, r4, r0, asr #29 │ │ │ │ - rsbseq r6, r9, r0, ror r9 │ │ │ │ + rsbeq r1, r4, r0, ror r0 │ │ │ │ + rsbeq r1, r4, r4, ror #1 │ │ │ │ + rsbeq r1, r4, r0, asr r1 │ │ │ │ + rsbeq r0, r4, ip, ror lr │ │ │ │ + rsbeq r0, r4, r0, ror #29 │ │ │ │ + @ instruction: 0x00796990 │ │ │ │ + strdeq r2, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r2, r4, r0, lsl #7 │ │ │ │ + andeq r0, r0, r7, ror r1 │ │ │ │ + rsbseq r6, r9, ip, ror #18 │ │ │ │ ldrdeq r2, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ rsbeq r2, r4, r0, ror #6 │ │ │ │ - andeq r0, r0, r7, ror r1 │ │ │ │ - rsbseq r6, r9, ip, asr #18 │ │ │ │ - strheq r2, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r2, r4, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #20480 @ 0x5000 │ │ │ │ and r2, r2, #31 │ │ │ │ add r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -377104,39 +377104,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c2d98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c2cd0 │ │ │ │ ldr r0, [pc, #52] @ 3c2d9c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c2cd0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [lr], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008e81bc │ │ │ │ addeq r8, lr, r0, lsr #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r8, lsl ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r0, lsr #31 │ │ │ │ rsbeq r1, r4, r0, asr #31 │ │ │ │ + rsbeq r1, r4, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #628] @ 3c302c │ │ │ │ ldr r3, [pc, #628] @ 3c3030 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -377179,15 +377179,15 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c2f68 │ │ │ │ add r4, r4, #131072 @ 0x20000 │ │ │ │ ldrb r1, [r4, #2112] @ 0x840 │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ ldr r2, [pc, #456] @ 3c303c │ │ │ │ ldr r3, [pc, #440] @ 3c3030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -377225,26 +377225,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3c304c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr fp, [r6, #20] │ │ │ │ ldr r7, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr r5, [r4, r3, lsl #2] │ │ │ │ b 3c2e0c │ │ │ │ ldr r3, [pc, #224] @ 3c3050 │ │ │ │ @@ -377265,54 +377265,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3c3054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c2e58 │ │ │ │ ldr r0, [pc, #100] @ 3c3058 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c2e58 │ │ │ │ ldr r0, [pc, #72] @ 3c305c │ │ │ │ mov r3, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c2f50 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, ip, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, lr, ip, asr #32 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008e7fb0 │ │ │ │ andeq r4, r0, r8, asr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, ip, ror r3 │ │ │ │ + @ instruction: 0x0063e39c │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ - rsbeq lr, r3, r8, ror #6 │ │ │ │ - strheq lr, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - strdeq lr, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, r3, r8, lsl #7 │ │ │ │ + ldrdeq lr, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq lr, r3, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ ldr sl, [sp, #156] @ 0x9c │ │ │ │ @@ -377367,15 +377367,15 @@ │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r2, r2, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -377385,15 +377385,15 @@ │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r2, [r5, #42] @ 0x2a │ │ │ │ subs r1, r7, r4 │ │ │ │ add r0, r5, r2, lsl #1 │ │ │ │ ldrh r3, [r0, #38] @ 0x26 │ │ │ │ sbc r6, sl, r6 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -377446,15 +377446,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, r3, #6 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add r3, r5, r1, lsl #3 │ │ │ │ @@ -377472,30 +377472,30 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3c3390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ b 3c32a4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3c3394 │ │ │ │ ldr r1, [pc, #68] @ 3c3398 │ │ │ │ ldr r0, [pc, #68] @ 3c339c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -377508,19 +377508,19 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, lr, r0, lsl #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, lr, r0, lsr ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, ip, asr ip │ │ │ │ - rsbeq r1, r4, r0, asr fp │ │ │ │ - rsbseq r6, r9, ip, ror #1 │ │ │ │ - rsbeq r1, r4, r8, asr r9 │ │ │ │ - strdeq r1, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r1, r4, ip, ror ip │ │ │ │ + rsbeq r1, r4, r0, ror fp │ │ │ │ + rsbseq r6, r9, ip, lsl #2 │ │ │ │ + rsbeq r1, r4, r8, ror r9 │ │ │ │ + rsbeq r1, r4, r4, lsl fp │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3c35b8 │ │ │ │ ldr ip, [pc, #508] @ 3c35bc │ │ │ │ @@ -377586,22 +377586,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3c35d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3410 │ │ │ │ ldr r3, [pc, #220] @ 3c35cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3458 │ │ │ │ ldr r3, [pc, #204] @ 3c35d0 │ │ │ │ @@ -377617,79 +377617,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3c35dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3458 │ │ │ │ ldr r2, [pc, #112] @ 3c35e0 │ │ │ │ ldr r3, [pc, #72] @ 3c35bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c35b4 │ │ │ │ ldr r0, [pc, #80] @ 3c35e4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #64] @ 3c35e8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3458 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r8, ror #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, lr, r0, asr #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, lr, ip, lsl #20 │ │ │ │ andeq r1, r0, r8, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r3, r8, lsr #30 │ │ │ │ - rsbeq sp, r3, r8, lsr #29 │ │ │ │ - @ instruction: 0x008e78b4 │ │ │ │ + rsbeq sp, r3, r8, asr #30 │ │ │ │ rsbeq sp, r3, r8, asr #29 │ │ │ │ - strheq sp, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x008e78b4 │ │ │ │ + rsbeq sp, r3, r8, ror #29 │ │ │ │ + ldrdeq sp, [r3], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r7, #2116] @ 0x844 │ │ │ │ add r6, r5, #133120 @ 0x20800 │ │ │ │ add r8, r5, #134144 @ 0x20c00 │ │ │ │ mov r9, r1 │ │ │ │ add r4, r6, #852 @ 0x354 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ add sl, r8, #328 @ 0x148 │ │ │ │ b 3c3630 │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, sl │ │ │ │ beq 3c3658 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3624 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #20 │ │ │ │ bl 3c18a4 │ │ │ │ cmp r4, sl │ │ │ │ bne 3c3630 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -377787,18 +377787,18 @@ │ │ │ │ bne 3c37a0 │ │ │ │ add r3, r3, #1 │ │ │ │ b 3c3790 │ │ │ │ ldr r2, [r4, r3, lsl #2] │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3c3790 │ │ │ │ - ldrsbeq r5, [r9], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r6, r9, r4, lsl r2 │ │ │ │ + ldrsheq r5, [r9], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r6, r9, r4, lsr r2 │ │ │ │ strdeq r3, [r0], -r5 │ │ │ │ - rsbseq r6, r9, ip, lsl r1 │ │ │ │ + rsbseq r6, r9, ip, lsr r1 │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3c3bbc │ │ │ │ ldr ip, [pc, #936] @ 3c3bc0 │ │ │ │ @@ -377877,30 +377877,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3c3bdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3c3874 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3a18 │ │ │ │ ldr r3, [pc, #564] @ 3c3be0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -377920,21 +377920,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3c3be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3c35ec │ │ │ │ cmp r4, #0 │ │ │ │ bge 3c387c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -377966,23 +377966,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3c3bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3850 │ │ │ │ ldr r3, [pc, #268] @ 3c3bf0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3a38 │ │ │ │ ldr r3, [pc, #220] @ 3c3bd4 │ │ │ │ @@ -377998,67 +377998,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3c3bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3a38 │ │ │ │ ldr r0, [pc, #156] @ 3c3bf8 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3850 │ │ │ │ ldr r0, [pc, #132] @ 3c3bfc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3990 │ │ │ │ ldr r0, [pc, #96] @ 3c3c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3a18 │ │ │ │ ldr r0, [pc, #84] @ 3c3c04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3a38 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r0, lsl r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [lr], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, lr, r0, lsr #11 │ │ │ │ andeq r4, r0, r8, lsl #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r3, r8, lsr #23 │ │ │ │ + rsbeq sp, r3, r8, asr #23 │ │ │ │ andeq r3, r0, r0, lsl r0 │ │ │ │ - rsbeq sp, r3, ip, asr #24 │ │ │ │ + rsbeq sp, r3, ip, ror #24 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ - ldrdeq sp, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq sp, [r3], #-144 @ 0xffffff70 @ │ │ │ │ @ instruction: 0x000018b4 │ │ │ │ - rsbeq sp, r3, r8, ror fp │ │ │ │ - @ instruction: 0x0063d990 │ │ │ │ - rsbeq sp, r3, r4, asr #20 │ │ │ │ - strdeq sp, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq sp, r3, r0, asr fp │ │ │ │ + @ instruction: 0x0063db98 │ │ │ │ + strheq sp, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sp, r3, r4, ror #20 │ │ │ │ + rsbeq sp, r3, r8, lsl fp │ │ │ │ + rsbeq sp, r3, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #2052] @ 3c4424 │ │ │ │ ldr r3, [pc, #2052] @ 3c4428 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -378164,19 +378164,19 @@ │ │ │ │ b 3c3d58 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ umull r9, sl, r3, r0 │ │ │ │ bne 3c411c │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r5] │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ adds r2, r9, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #4] │ │ │ │ b 3c3d98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c3d58 │ │ │ │ ldr r3, [pc, #1596] @ 3c4438 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -378198,22 +378198,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 3c4444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3d58 │ │ │ │ bic r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r8] │ │ │ │ str r5, [r7, #192] @ 0xc0 │ │ │ │ beq 3c3f18 │ │ │ │ orr r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -378271,22 +378271,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3c4450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3c3e9c │ │ │ │ ldr r1, [pc, #1196] @ 3c4454 │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3c3c84 │ │ │ │ @@ -378307,27 +378307,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 3c4458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3c3c84 │ │ │ │ ldr r3, [pc, #1036] @ 3c445c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -378346,22 +378346,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3c4460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3da4 │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ bl 4159ec │ │ │ │ ldr r3, [r8] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3c41a4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378399,24 +378399,24 @@ │ │ │ │ beq 3c4240 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 3c446c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3dc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c436c │ │ │ │ add r7, r7, #16384 @ 0x4000 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #692] @ 3c4470 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -378434,35 +378434,35 @@ │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d81c │ │ │ │ ldr r0, [pc, #628] @ 3c4474 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3c3e9c │ │ │ │ ldr r0, [pc, #608] @ 3c4478 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3c3c84 │ │ │ │ ldr r0, [pc, #584] @ 3c447c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3da4 │ │ │ │ ldr r0, [pc, #568] @ 3c4480 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3dc4 │ │ │ │ ldr r3, [pc, #504] @ 3c445c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3ee0 │ │ │ │ ldr r3, [pc, #452] @ 3c443c │ │ │ │ @@ -378479,27 +378479,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3c4484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3ee0 │ │ │ │ ldr r0, [pc, #420] @ 3c4488 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3d58 │ │ │ │ ldr r3, [pc, #404] @ 3c448c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c40e4 │ │ │ │ ldr r3, [pc, #304] @ 3c443c │ │ │ │ @@ -378515,22 +378515,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c4490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c40e4 │ │ │ │ ldr r3, [pc, #288] @ 3c4494 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c41ac │ │ │ │ ldr r3, [pc, #180] @ 3c443c │ │ │ │ @@ -378545,72 +378545,72 @@ │ │ │ │ beq 3c440c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3c4498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c41ac │ │ │ │ ldr r0, [pc, #172] @ 3c449c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c3ee0 │ │ │ │ ldr r0, [pc, #160] @ 3c44a0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c40e4 │ │ │ │ ldr r0, [pc, #144] @ 3c44a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c41ac │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r4, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, lr, r4, ror #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, lr, r8, lsl r1 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq lr, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + strdeq lr, [r3], #-152 @ 0xffffff68 @ │ │ │ │ addeq r6, lr, ip, lsr pc │ │ │ │ andeq r3, r0, r0, lsr #24 │ │ │ │ - rsbeq lr, r3, r4, ror #25 │ │ │ │ + rsbeq lr, r3, r4, lsl #26 │ │ │ │ andeq r2, r0, r4, lsr r2 │ │ │ │ - rsbeq lr, r3, ip, lsr fp │ │ │ │ + rsbeq lr, r3, ip, asr fp │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ - ldrdeq lr, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + strdeq lr, [r3], #-140 @ 0xffffff74 @ │ │ │ │ addeq r6, lr, r8, lsr sp │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq lr, r3, r0, asr r7 │ │ │ │ + rsbeq lr, r3, r0, ror r7 │ │ │ │ addeq r6, lr, ip, asr ip │ │ │ │ - strheq lr, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq lr, r3, r4, lsr #19 │ │ │ │ - rsbeq lr, r3, r8, lsr #15 │ │ │ │ - rsbeq lr, r3, r0, lsl #14 │ │ │ │ - rsbeq lr, r3, r8, asr #13 │ │ │ │ - strheq lr, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq lr, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq lr, r3, r4, asr #19 │ │ │ │ + rsbeq lr, r3, r8, asr #15 │ │ │ │ + rsbeq lr, r3, r0, lsr #14 │ │ │ │ + rsbeq lr, r3, r8, ror #13 │ │ │ │ + ldrdeq lr, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ @ instruction: 0x00002cbc │ │ │ │ - @ instruction: 0x0063e998 │ │ │ │ + strheq lr, [r3], #-152 @ 0xffffff68 @ │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq sp, r3, r0, ror #14 │ │ │ │ - strdeq lr, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq lr, r3, ip, lsr #18 │ │ │ │ - rsbeq sp, r3, r4, ror #14 │ │ │ │ + rsbeq sp, r3, r0, lsl #15 │ │ │ │ + rsbeq lr, r3, r0, lsl r6 │ │ │ │ + rsbeq lr, r3, ip, asr #18 │ │ │ │ + rsbeq sp, r3, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #452] @ 3c4684 │ │ │ │ ldr r3, [pc, #452] @ 3c4688 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -378707,39 +378707,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c46a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c450c │ │ │ │ ldr r0, [pc, #52] @ 3c46a8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c450c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r4, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, lr, r4, asr #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r6, lr, ip, ror #17 │ │ │ │ andeq r4, r0, r4, lsl #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r0, [r4], #-136 @ 0xffffff78 @ │ │ │ │ strdeq r0, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r0, r4, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3c47ec │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -378796,42 +378796,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3c4814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c4714 │ │ │ │ ldr r0, [pc, #64] @ 3c4818 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c4714 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r8, asr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, lr, r0, asr #14 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r6, lr, r8, lsl #14 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ ldrdeq r5, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r0, [r4], #-112 @ 0xffffff90 @ │ │ │ │ - strdeq r0, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + strdeq r0, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r0, r4, r8, lsl r8 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #9 │ │ │ │ addmi ip, r3, #54 @ 0x36 │ │ │ │ ldr r3, [pc, #28] @ 3c484c │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -378902,41 +378902,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c49b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c48bc │ │ │ │ ldr r0, [pc, #60] @ 3c49bc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c48bc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e65b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r6, lr, r8, r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r6, lr, r0, ror #10 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00640698 │ │ │ │ - rsbeq r0, r4, r0, asr #13 │ │ │ │ + strheq r0, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r0, r4, r0, ror #13 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #8 │ │ │ │ addmi ip, r3, #55 @ 0x37 │ │ │ │ ldr r3, [pc, #28] @ 3c49f0 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -379007,39 +379007,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c4b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c4a64 │ │ │ │ ldr r0, [pc, #52] @ 3c4b58 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c4a64 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [lr], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r6, [lr], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008e63b8 │ │ │ │ andeq r4, r0, r0, asr #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r0, lsr r3 │ │ │ │ - rsbeq lr, r3, r4, asr r3 │ │ │ │ + rsbeq lr, r3, r0, asr r3 │ │ │ │ + rsbeq lr, r3, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1048] @ 3c4f8c │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -379143,22 +379143,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #644] @ 3c4fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c4c3c │ │ │ │ add r2, r6, #65536 @ 0x10000 │ │ │ │ lsl r2, r2, #1 │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ lsr r4, r4, #16 │ │ │ │ lsl r4, r4, #16 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -379182,23 +379182,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3c4fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c4bb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c4ea8 │ │ │ │ cmp r6, #0 │ │ │ │ addne r6, r6, #65536 @ 0x10000 │ │ │ │ lsl r3, r4, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -379234,22 +379234,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3c4fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c4c3c │ │ │ │ ldr r2, [pc, #284] @ 3c4fcc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c4de4 │ │ │ │ ldr r2, [pc, #236] @ 3c4fb0 │ │ │ │ @@ -379267,69 +379267,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3c4fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c4de4 │ │ │ │ ldr r0, [pc, #152] @ 3c4fd4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c4bb0 │ │ │ │ ldr r0, [pc, #132] @ 3c4fd8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c4c3c │ │ │ │ ldr r0, [pc, #116] @ 3c4fdc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c4c3c │ │ │ │ ldr r0, [pc, #100] @ 3c4fe0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c4de4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r8, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r6, lr, r4, r2 │ │ │ │ addeq r6, lr, ip, asr r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r4, r9, r0, lsr #16 │ │ │ │ + rsbseq r4, r9, r0, asr #16 │ │ │ │ addeq r6, lr, ip, asr #3 │ │ │ │ - rsbseq r4, r9, r4, lsr #15 │ │ │ │ + rsbseq r4, r9, r4, asr #15 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r4, r4, lsr r4 │ │ │ │ + rsbeq r0, r4, r4, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #17 │ │ │ │ - rsbeq r0, r4, r8, lsr #6 │ │ │ │ + rsbeq r0, r4, r8, asr #6 │ │ │ │ @ instruction: 0x000046b8 │ │ │ │ - ldrdeq r0, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - muleq r0, ip, r4 │ │ │ │ - rsbeq r0, r4, r8, asr #5 │ │ │ │ strdeq r0, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r0, r4, r8, ror #2 │ │ │ │ - rsbeq r0, r4, r8, asr #4 │ │ │ │ - strheq r0, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + muleq r0, ip, r4 │ │ │ │ + rsbeq r0, r4, r8, ror #5 │ │ │ │ + rsbeq r0, r4, r8, lsl r2 │ │ │ │ + rsbeq r0, r4, r8, lsl #3 │ │ │ │ + rsbeq r0, r4, r8, ror #4 │ │ │ │ + ldrdeq r0, [r4], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ sub ip, r1, #14336 @ 0x3800 │ │ │ │ subs r3, ip, #6 │ │ │ │ addmi r3, ip, #9 │ │ │ │ @@ -379493,15 +379493,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r4, [sp, #132] @ 0x84 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ @@ -379509,15 +379509,15 @@ │ │ │ │ add r4, sp, #152 @ 0x98 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2452] @ 3c5c74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r9 │ │ │ │ bne 3c567c │ │ │ │ @@ -379588,30 +379588,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ strb r3, [sp, #124] @ 0x7c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strb r3, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #108 @ 0x6c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ bic r2, sl, #3 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [pc, #2092] @ 3c5c80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r3, [r3, #244] @ 0xf4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ @@ -379728,29 +379728,29 @@ │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ strb sl, [sp, #124] @ 0x7c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, sl │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ b 3c544c │ │ │ │ ldr r3, [pc, #1544] @ 3c5c8c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c52f0 │ │ │ │ @@ -379771,26 +379771,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r9, [r4, #4] │ │ │ │ str r9, [r4, #8] │ │ │ │ str r9, [r4, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1412] @ 3c5c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ b 3c52f0 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sl, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #2072] @ 0x818 │ │ │ │ tst r2, #1 │ │ │ │ beq 3c5a04 │ │ │ │ @@ -379987,15 +379987,15 @@ │ │ │ │ add r3, r8, r3, lsl #4 │ │ │ │ add r3, r3, #133120 @ 0x20800 │ │ │ │ ldrh r1, [r3, #74] @ 0x4a │ │ │ │ b 3c5750 │ │ │ │ ldr r0, [pc, #612] @ 3c5ca8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ b 3c52f0 │ │ │ │ bl 3a9e70 │ │ │ │ eor r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3c5810 │ │ │ │ ldr r2, [r3, #244] @ 0xf4 │ │ │ │ @@ -380047,21 +380047,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3c5cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c5200 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #2072] @ 0x818 │ │ │ │ str r1, [r4, #4] │ │ │ │ tst r3, #1 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ @@ -380097,15 +380097,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ bl 3aabb4 │ │ │ │ b 3c589c │ │ │ │ ldr r0, [pc, #188] @ 3c5cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c5200 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 3c5cc0 │ │ │ │ ldr r1, [pc, #172] @ 3c5cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -380121,43 +380121,43 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addeq r5, lr, ip, lsl #28 │ │ │ │ addeq r5, lr, r0, lsl lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq r4, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r4, r9, r8, ror #6 │ │ │ │ - rsbseq r4, r9, r0, lsr #6 │ │ │ │ - rsbseq r4, r9, ip, ror #5 │ │ │ │ + ldrsbeq r4, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r4, r9, r8, lsl #7 │ │ │ │ + rsbseq r4, r9, r0, asr #6 │ │ │ │ + rsbseq r4, r9, ip, lsl #6 │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r5, lr, ip, lsl ip │ │ │ │ - rsbseq r4, r9, r4, ror #1 │ │ │ │ - rsbseq r3, r9, ip, ror #31 │ │ │ │ - @ instruction: 0x00793f98 │ │ │ │ - rsbseq r3, r9, ip, ror #30 │ │ │ │ + rsbseq r4, r9, r4, lsl #2 │ │ │ │ + rsbseq r4, r9, ip │ │ │ │ + ldrheq r3, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r3, r9, ip, lsl #31 │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0063dd90 │ │ │ │ + strheq sp, [r3], #-208 @ 0xffffff30 @ │ │ │ │ andeq r4, r0, r8, lsl #1 │ │ │ │ - rsbseq r3, r9, r4, ror fp │ │ │ │ + @ instruction: 0x00793b94 │ │ │ │ bge ff2b8cb0 <__bss_end__@@Base+0xfe4f0060> │ │ │ │ - rsbeq sp, r3, r8, lsl #21 │ │ │ │ + rsbeq sp, r3, r8, lsr #21 │ │ │ │ andeq r2, r0, r4, ror #19 │ │ │ │ - rsbeq sp, r3, r4, lsl #18 │ │ │ │ + rsbeq sp, r3, r4, lsr #18 │ │ │ │ andeq r2, r0, r7, lsl #27 │ │ │ │ andeq r3, r0, ip, asr #26 │ │ │ │ - rsbeq sp, r3, r4, lsl #17 │ │ │ │ - rsbseq r3, r9, ip, lsr #16 │ │ │ │ - @ instruction: 0x0063f098 │ │ │ │ - rsbseq r3, r9, r4, lsl #16 │ │ │ │ - rsbeq pc, r3, r0, ror r0 @ │ │ │ │ - rsbeq sp, r3, r8, lsr sl │ │ │ │ + rsbeq sp, r3, r4, lsr #17 │ │ │ │ + rsbseq r3, r9, ip, asr #16 │ │ │ │ + strheq pc, [r3], #-8 @ │ │ │ │ + rsbseq r3, r9, r4, lsr #16 │ │ │ │ + @ instruction: 0x0063f090 │ │ │ │ + rsbeq sp, r3, r8, asr sl │ │ │ │ andeq r0, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #556] @ 3c5f1c │ │ │ │ ldr ip, [pc, #556] @ 3c5f20 │ │ │ │ @@ -380281,40 +380281,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c5f40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c5d3c │ │ │ │ ldr r0, [pc, #56] @ 3c5f44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c5d3c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r5, lr, r4, lsr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, lr, r8, lsl r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r1, r1 │ │ │ │ umulleq r5, lr, r4, r0 │ │ │ │ andeq r2, r0, r8, lsl r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r8, ror #6 │ │ │ │ rsbeq pc, r3, r8, lsl #7 │ │ │ │ + rsbeq pc, r3, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #856] @ 3c62b8 │ │ │ │ ldr r3, [pc, #856] @ 3c62bc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -380410,25 +380410,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3c62dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r9, [r4, #192] @ 0xc0 │ │ │ │ ldr r8, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -380457,43 +380457,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r9} │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3c62e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3c5fb8 │ │ │ │ ldr r0, [pc, #268] @ 3c62e8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3c5fb8 │ │ │ │ ldr r0, [pc, #232] @ 3c62ec │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3c611c │ │ │ │ ldr r3, [pc, #196] @ 3c62f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -380512,46 +380512,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c62f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c604c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3c62f8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c604c │ │ │ │ addeq r4, lr, r4, asr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, r4, lsr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, lr, ip, asr #28 │ │ │ │ ldrdeq r4, [lr], r0 │ │ │ │ andeq r3, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r3, r8, asr #4 │ │ │ │ + rsbeq ip, r3, r8, ror #4 │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ - rsbeq ip, r3, r8, lsr #4 │ │ │ │ - rsbeq ip, r3, r8, asr r2 │ │ │ │ - @ instruction: 0x0063c194 │ │ │ │ + rsbeq ip, r3, r8, asr #4 │ │ │ │ + rsbeq ip, r3, r8, ror r2 │ │ │ │ + strheq ip, [r3], #-20 @ 0xffffffec @ │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq fp, r3, r8, lsr #17 │ │ │ │ - rsbeq fp, r3, ip, asr #17 │ │ │ │ + rsbeq fp, r3, r8, asr #17 │ │ │ │ + rsbeq fp, r3, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r5, #1300] @ 0x514 │ │ │ │ ldr r2, [pc, #696] @ 3c65d4 │ │ │ │ @@ -380635,21 +380635,21 @@ │ │ │ │ beq 3c65b0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3c65f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6388 │ │ │ │ ldr r2, [r4, #224] @ 0xe0 │ │ │ │ mov r1, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c5f48 │ │ │ │ b 3c63bc │ │ │ │ ldr r3, [pc, #316] @ 3c65e0 │ │ │ │ @@ -380675,21 +380675,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3c65fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6388 │ │ │ │ ldr r3, [pc, #208] @ 3c6600 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6388 │ │ │ │ ldr r3, [pc, #168] @ 3c65ec │ │ │ │ @@ -380705,51 +380705,51 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sp │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3c6604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6388 │ │ │ │ ldr r0, [pc, #96] @ 3c6608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6388 │ │ │ │ ldr r0, [pc, #84] @ 3c660c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6388 │ │ │ │ ldr r0, [pc, #72] @ 3c6610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6388 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, r4, lsl #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r4, [lr], r4 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, lr, r0, ror #20 │ │ │ │ andeq r1, r0, ip, ror #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r3, r8 │ │ │ │ + rsbeq ip, r3, r8, lsr #32 │ │ │ │ andeq r1, r0, r0, ror #12 │ │ │ │ - rsbeq lr, r3, r0, lsr #27 │ │ │ │ + rsbeq lr, r3, r0, asr #27 │ │ │ │ andeq r1, r0, r4, asr fp │ │ │ │ - rsbeq fp, r3, r8, lsl #31 │ │ │ │ - rsbeq lr, r3, r4, ror sp │ │ │ │ - rsbeq fp, r3, r4, lsr #30 │ │ │ │ - strheq fp, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq fp, r3, r8, lsr #31 │ │ │ │ + @ instruction: 0x0063ed94 │ │ │ │ + rsbeq fp, r3, r4, asr #30 │ │ │ │ + ldrdeq fp, [r3], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3c6754 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -380806,41 +380806,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c6778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c667c │ │ │ │ ldr r0, [pc, #60] @ 3c677c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c667c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [lr], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r4, [lr], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r4, lr, r0, lsr #15 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, ip, lsr ip │ │ │ │ - rsbeq lr, r3, r4, ror #24 │ │ │ │ + rsbeq lr, r3, ip, asr ip │ │ │ │ + rsbeq lr, r3, r4, lsl #25 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #32 │ │ │ │ addmi ip, r3, #31 │ │ │ │ ldr r3, [pc, #28] @ 3c67b0 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -380910,42 +380910,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3c691c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c681c │ │ │ │ ldr r0, [pc, #64] @ 3c6920 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c681c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, r0, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, r8, lsr r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r4, lr, r0, lsl #12 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ andeq r4, r0, ip, lsl sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, ip, lsl #22 │ │ │ │ - rsbeq lr, r3, r4, lsr fp │ │ │ │ + rsbeq lr, r3, ip, lsr #22 │ │ │ │ + rsbeq lr, r3, r4, asr fp │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #10 │ │ │ │ addmi ip, r3, #53 @ 0x35 │ │ │ │ ldr r3, [pc, #28] @ 3c6954 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -381010,39 +381010,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c6aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c69b0 │ │ │ │ ldr r0, [pc, #52] @ 3c6aa4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c69b0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e44b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r4, lr, r0, r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, lr, ip, ror #8 │ │ │ │ andeq r4, r0, r8, lsr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r3, ip, asr #26 │ │ │ │ - rsbeq fp, r3, ip, lsl #27 │ │ │ │ + rsbeq fp, r3, ip, ror #26 │ │ │ │ + rsbeq fp, r3, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #1300] @ 0x514 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381249,23 +381249,23 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2704] @ 3c78b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c6bbc │ │ │ │ add fp, r7, #20480 @ 0x5000 │ │ │ │ b 3c6cc8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6cc8 │ │ │ │ @@ -381287,21 +381287,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2576] @ 3c78b8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6cc0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ orr r2, r3, #48 @ 0x30 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -381347,22 +381347,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2332] @ 3c78c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6c3c │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3c7334 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c6c94 │ │ │ │ b 3c6cc8 │ │ │ │ @@ -381394,22 +381394,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2152] @ 3c78c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6d80 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6cc8 │ │ │ │ ldr r3, [pc, #2128] @ 3c78cc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -381428,15 +381428,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2036] @ 3c78d0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3c6ea8 │ │ │ │ add r1, sp, #38 @ 0x26 │ │ │ │ mov r0, r6 │ │ │ │ bl 3add40 │ │ │ │ @@ -381492,26 +381492,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1760] @ 3c78d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6c2c │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3c7628 │ │ │ │ ldr r3, [fp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -381577,15 +381577,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1456] @ 3c78e0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3c6ea8 │ │ │ │ ldr r2, [pc, #1448] @ 3c78e4 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -381603,27 +381603,27 @@ │ │ │ │ beq 3c7738 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1352] @ 3c78e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3c6c8c │ │ │ │ ldr r0, [pc, #1336] @ 3c78ec │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6e24 │ │ │ │ ldr r3, [pc, #1320] @ 3c78f0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6fe4 │ │ │ │ ldr r3, [pc, #1228] @ 3c78a8 │ │ │ │ @@ -381642,39 +381642,39 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 3c78f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6fe4 │ │ │ │ ldr r3, [pc, #1184] @ 3c78f8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c7538 │ │ │ │ mov r7, #512 @ 0x200 │ │ │ │ b 3c6cf4 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c6c94 │ │ │ │ b 3c6e40 │ │ │ │ ldr r0, [pc, #1148] @ 3c78fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6d80 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [fp] │ │ │ │ beq 3c72a8 │ │ │ │ ldr r3, [pc, #1116] @ 3c7900 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -381693,27 +381693,27 @@ │ │ │ │ beq 3c7880 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1020] @ 3c7904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c7250 │ │ │ │ ldr r0, [pc, #1008] @ 3c7908 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6c2c │ │ │ │ cmp ip, #0 │ │ │ │ bne 3c77a4 │ │ │ │ mov ip, #0 │ │ │ │ b 3c72b4 │ │ │ │ ldr r3, [pc, #872] @ 3c78a8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -381728,22 +381728,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #884] @ 3c790c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c7464 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7530 │ │ │ │ ldr r3, [pc, #768] @ 3c78b4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -381762,21 +381762,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3c7910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c72b4 │ │ │ │ ldr r2, [pc, #740] @ 3c7914 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c720c │ │ │ │ @@ -381793,21 +381793,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3c7918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c720c │ │ │ │ ldr r2, [pc, #572] @ 3c78e4 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c7718 │ │ │ │ ldr r2, [pc, #492] @ 3c78a8 │ │ │ │ @@ -381822,55 +381822,55 @@ │ │ │ │ beq 3c7830 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3c791c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c7250 │ │ │ │ ldr r3, [fp] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c725c │ │ │ │ b 3c75ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3c7920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6c3c │ │ │ │ ldr r0, [pc, #484] @ 3c7924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3c6c8c │ │ │ │ ldr r0, [pc, #468] @ 3c7928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6cc0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 3c792c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c7464 │ │ │ │ ldr r0, [pc, #432] @ 3c7930 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c6fe4 │ │ │ │ ldr r0, [pc, #416] @ 3c7934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6cc0 │ │ │ │ ldr r3, [pc, #304] @ 3c78dc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -381888,100 +381888,100 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3c7938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c72b0 │ │ │ │ ldr r0, [pc, #280] @ 3c793c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c720c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #264] @ 3c7940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c7250 │ │ │ │ ldr r0, [pc, #252] @ 3c7944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c72b4 │ │ │ │ ldr r0, [pc, #236] @ 3c7948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6cc0 │ │ │ │ ldr r0, [pc, #216] @ 3c794c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c72b4 │ │ │ │ ldr r0, [pc, #200] @ 3c7950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c7250 │ │ │ │ strdeq r4, [lr], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008e42b4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, lr, r0, ror #4 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq fp, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq fp, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ - rsbeq fp, r3, r4, lsl #6 │ │ │ │ + rsbeq fp, r3, r4, lsr #6 │ │ │ │ andeq r3, r0, r4, ror pc │ │ │ │ - rsbeq sl, r3, r4, lsr #25 │ │ │ │ + rsbeq sl, r3, r4, asr #25 │ │ │ │ andeq r4, r0, ip, lsl #9 │ │ │ │ - rsbeq sl, r3, r0, asr lr │ │ │ │ + rsbeq sl, r3, r0, ror lr │ │ │ │ andeq r3, r0, ip, asr r6 │ │ │ │ - rsbeq sl, r3, r8, asr #28 │ │ │ │ + rsbeq sl, r3, r8, ror #28 │ │ │ │ andeq r2, r0, r0, asr #23 │ │ │ │ - strheq sl, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq sl, [r3], #-148 @ 0xffffff6c @ │ │ │ │ andeq r4, r0, r4, asr sp │ │ │ │ - rsbeq sl, r3, r4, lsl #30 │ │ │ │ + rsbeq sl, r3, r4, lsr #30 │ │ │ │ andeq r3, r0, ip, lsl #10 │ │ │ │ - rsbeq sl, r3, ip, lsl #27 │ │ │ │ - rsbeq sl, r3, r4, ror #30 │ │ │ │ + rsbeq sl, r3, ip, lsr #27 │ │ │ │ + rsbeq sl, r3, r4, lsl #31 │ │ │ │ andeq r2, r0, ip, lsr #10 │ │ │ │ - rsbeq lr, r3, r4 │ │ │ │ + rsbeq lr, r3, r4, lsr #32 │ │ │ │ andeq r3, r0, r0, ror sp │ │ │ │ - rsbeq sl, r3, ip, ror #20 │ │ │ │ + rsbeq sl, r3, ip, lsl #21 │ │ │ │ andeq r1, r0, r8, lsr r2 │ │ │ │ - rsbeq sl, r3, r0, lsl #23 │ │ │ │ - rsbeq sl, r3, r0, ror #13 │ │ │ │ - @ instruction: 0x0063a790 │ │ │ │ - @ instruction: 0x0063ab90 │ │ │ │ + rsbeq sl, r3, r0, lsr #23 │ │ │ │ + rsbeq sl, r3, r0, lsl #14 │ │ │ │ + strheq sl, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + strheq sl, [r3], #-176 @ 0xffffff50 @ │ │ │ │ strheq r5, [r0], -ip │ │ │ │ - rsbeq sl, r3, r8, lsr r9 │ │ │ │ - rsbeq sl, r3, r0, lsr #20 │ │ │ │ - rsbeq sl, r3, r0, asr r5 │ │ │ │ - rsbeq sl, r3, r4, lsr sl │ │ │ │ - rsbeq sl, r3, r4, lsr #21 │ │ │ │ - strdeq sl, [r3], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq sp, r3, r4, lsl sp │ │ │ │ - rsbeq sl, r3, ip, ror #15 │ │ │ │ - rsbeq sl, r3, r0, lsr #20 │ │ │ │ - rsbeq sl, r3, r0, lsl r8 │ │ │ │ - rsbeq sl, r3, ip, lsr r9 │ │ │ │ - strheq sl, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sl, r3, r0, lsr sl │ │ │ │ - rsbeq sl, r3, r8, lsl sl │ │ │ │ - rsbeq sl, r3, r8, asr r8 │ │ │ │ + rsbeq sl, r3, r8, asr r9 │ │ │ │ + rsbeq sl, r3, r0, asr #20 │ │ │ │ + rsbeq sl, r3, r0, ror r5 │ │ │ │ + rsbeq sl, r3, r4, asr sl │ │ │ │ + rsbeq sl, r3, r4, asr #21 │ │ │ │ + rsbeq sl, r3, r4, lsl r6 │ │ │ │ + rsbeq sp, r3, r4, lsr sp │ │ │ │ + rsbeq sl, r3, ip, lsl #16 │ │ │ │ + rsbeq sl, r3, r0, asr #20 │ │ │ │ + rsbeq sl, r3, r0, lsr r8 │ │ │ │ + rsbeq sl, r3, ip, asr r9 │ │ │ │ + ldrdeq sl, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sl, r3, r0, asr sl │ │ │ │ + rsbeq sl, r3, r8, lsr sl │ │ │ │ + rsbeq sl, r3, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3648] @ 0xe40 │ │ │ │ sub sp, sp, #412 @ 0x19c │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [pc, #3988] @ 3c8908 │ │ │ │ @@ -382035,27 +382035,27 @@ │ │ │ │ bne 3c7dc4 │ │ │ │ bl 3ad900 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ ldr r9, [sp, #136] @ 0x88 │ │ │ │ ldr sl, [sp, #128] @ 0x80 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ mov r5, r9 │ │ │ │ sub r8, r0, r2 │ │ │ │ cmp r8, #59 @ 0x3b │ │ │ │ mov fp, r0 │ │ │ │ bhi 3c7df4 │ │ │ │ mov r3, r4 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ add r2, r5, #60 @ 0x3c │ │ │ │ sub r2, r2, fp │ │ │ │ add r0, r4, r8 │ │ │ │ mov r1, #0 │ │ │ │ bl 255178 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r5, #1 │ │ │ │ @@ -382287,15 +382287,15 @@ │ │ │ │ bhi 3c8614 │ │ │ │ mov r3, #22 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ b 3c7acc │ │ │ │ add r3, sp, #408 @ 0x198 │ │ │ │ add r1, r3, r6, lsl #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ sub r1, r1, #130 @ 0x82 │ │ │ │ bl 3a7d98 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -382629,22 +382629,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1408] @ 3c892c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c7e5c │ │ │ │ ldr r1, [pc, #1396] @ 3c8930 │ │ │ │ b 3c7b18 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ lsr r2, r3, #10 │ │ │ │ ldr r3, [pc, #1380] @ 3c8934 │ │ │ │ @@ -382823,30 +382823,30 @@ │ │ │ │ mov r5, ip │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strd r0, [ip] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c8fc0 │ │ │ │ ldr r3, [fp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl r3, r3, #6 │ │ │ │ @@ -382932,30 +382932,30 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r2, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #370] @ 0x172 │ │ │ │ add r3, sp, #364 @ 0x16c │ │ │ │ ldrh r8, [r3, #2] │ │ │ │ add r3, r3, #2 │ │ │ │ add r8, r8, r5 │ │ │ │ add r2, sp, #364 @ 0x16c │ │ │ │ @@ -382986,63 +382986,63 @@ │ │ │ │ addeq r3, lr, ip, lsr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r3, lr, r4, r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ bge ff2bb920 <__bss_end__@@Base+0xfe4f2cd0> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r2, lr, ip, lsr #31 │ │ │ │ - @ instruction: 0x0079149c │ │ │ │ - rsbseq r1, r9, ip, lsl #9 │ │ │ │ - ldrdeq r6, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + ldrheq r1, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r1, r9, ip, lsr #9 │ │ │ │ + strdeq r6, [r3], #-36 @ 0xffffffdc @ │ │ │ │ bge ff2bb93c <__bss_end__@@Base+0xfe4f2cec> │ │ │ │ - rsbseq r1, r9, r0, ror r0 │ │ │ │ + @ instruction: 0x00791090 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r7, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsl lr │ │ │ │ - rsbeq fp, r3, r8, rrx │ │ │ │ + rsbeq fp, r3, r8, lsl #1 │ │ │ │ andeq r5, r0, r4, lsr r1 │ │ │ │ - rsbeq sl, r3, ip, ror sp │ │ │ │ + @ instruction: 0x0063ad9c │ │ │ │ andeq r3, r0, r0, asr #23 │ │ │ │ - rsbeq sl, r3, ip, lsr fp │ │ │ │ + rsbeq sl, r3, ip, asr fp │ │ │ │ bge ff2bb96c <__bss_end__@@Base+0xfe4f2d1c> │ │ │ │ andeq r4, r0, r8, ror #23 │ │ │ │ - strdeq sl, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, r3, r4, lsl sp │ │ │ │ andeq r3, r0, r8, lsl sl │ │ │ │ - ldrdeq ip, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - strheq sl, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r8, r3, r0, asr r0 │ │ │ │ + strdeq ip, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq sl, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r8, r3, r0, ror r0 │ │ │ │ muleq r0, r8, r9 │ │ │ │ - rsbeq sl, r3, ip, ror r2 │ │ │ │ - ldrdeq sl, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq ip, r3, r8, ror #1 │ │ │ │ + @ instruction: 0x0063a29c │ │ │ │ + strdeq sl, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq ip, r3, r8, lsl #2 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - rsbeq sl, r3, r0, ror #20 │ │ │ │ - rsbeq r7, r3, ip, lsl #27 │ │ │ │ - rsbeq sl, r3, r8, asr r8 │ │ │ │ - andeq r2, r0, sl, lsl #27 │ │ │ │ + rsbeq sl, r3, r0, lsl #21 │ │ │ │ + rsbeq r7, r3, ip, lsr #27 │ │ │ │ rsbeq sl, r3, r8, ror r8 │ │ │ │ - rsbeq sl, r3, ip, rrx │ │ │ │ - rsbeq sl, r3, r4, ror #17 │ │ │ │ + andeq r2, r0, sl, lsl #27 │ │ │ │ + @ instruction: 0x0063a898 │ │ │ │ + rsbeq sl, r3, ip, lsl #1 │ │ │ │ + rsbeq sl, r3, r4, lsl #18 │ │ │ │ andeq r3, r0, r4, lsr r5 │ │ │ │ - rsbeq sl, r3, r8 │ │ │ │ - rsbeq r4, r3, r0, asr #31 │ │ │ │ - rsbeq sl, r3, r0, lsr r0 │ │ │ │ + rsbeq sl, r3, r8, lsr #32 │ │ │ │ + rsbeq r4, r3, r0, ror #31 │ │ │ │ + rsbeq sl, r3, r0, asr r0 │ │ │ │ andeq r1, r0, r8, asr r4 │ │ │ │ - ldrdeq r4, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r4, r3, r8, lsl pc │ │ │ │ + strdeq r4, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r4, r3, r8, lsr pc │ │ │ │ andeq r4, r0, r8, asr #13 │ │ │ │ andeq r2, r0, r4, lsr #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r3, ip, lsr #20 │ │ │ │ - rsbeq r4, r3, ip, ror #20 │ │ │ │ - rsbseq pc, r8, ip, lsr fp @ │ │ │ │ - rsbeq fp, r3, r4, lsr #7 │ │ │ │ - rsbeq fp, r3, r4, asr ip │ │ │ │ + rsbeq r4, r3, ip, asr #20 │ │ │ │ + rsbeq r4, r3, ip, lsl #21 │ │ │ │ + rsbseq pc, r8, ip, asr fp @ │ │ │ │ + rsbeq fp, r3, r4, asr #7 │ │ │ │ + rsbeq fp, r3, r4, ror ip │ │ │ │ andeq r0, r0, sl, asr #13 │ │ │ │ ldr r2, [sp, #356] @ 0x164 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ ldm r2, {r2, r7} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ sub r7, r7, r3 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -383141,30 +383141,30 @@ │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ tst r3, #1 │ │ │ │ bne 3c8f54 │ │ │ │ ldr r4, [fp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r4, lsl #2] │ │ │ │ @@ -383282,15 +383282,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c9544 │ │ │ │ ldr r0, [pc, #-1144] @ 3c8948 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add fp, fp, #1 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp fp, #16 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bne 3c7fd4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -383371,51 +383371,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1520] @ 3c8950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c8aa4 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ add r7, r7, r3 │ │ │ │ b 3c8aa4 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm r6, {r0, r1} │ │ │ │ adds r2, r8, #8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #172 @ 0xac │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ b 3c8bdc │ │ │ │ ldr r3, [pc, #-1652] @ 3c8954 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c86e8 │ │ │ │ @@ -383433,27 +383433,27 @@ │ │ │ │ str sl, [sp, #224] @ 0xe0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r6, #4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1784] @ 3c8958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c86e8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r0, [r3, #2888] @ 0xb48 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r4, [r3, #20] │ │ │ │ bl 3ac0b0 │ │ │ │ ldr r3, [pc, #-1816] @ 3c895c │ │ │ │ @@ -383514,22 +383514,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #224] @ 0xe0 │ │ │ │ str r0, [sp, #228] @ 0xe4 │ │ │ │ str r0, [sp, #232] @ 0xe8 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2076] @ 3c8964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c8dc8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ae418 │ │ │ │ b 3c80a0 │ │ │ │ ldr r3, [pc, #-2100] @ 3c8968 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -383548,31 +383548,31 @@ │ │ │ │ beq 3c9434 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2204] @ 3c896c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c8730 │ │ │ │ ldr r0, [pc, #-2216] @ 3c8970 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c86e8 │ │ │ │ str r5, [sp, #396] @ 0x18c │ │ │ │ cmp r6, #167772160 @ 0xa000000 │ │ │ │ bne 3c90dc │ │ │ │ str r5, [sp, #336] @ 0x150 │ │ │ │ b 3c8278 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -383603,15 +383603,15 @@ │ │ │ │ bne 3c94f8 │ │ │ │ ldr r0, [pc, #-2372] @ 3c8974 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r6, [r3, r4, lsl #2] │ │ │ │ ldr sl, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ b 3c82f0 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ @@ -383680,32 +383680,32 @@ │ │ │ │ beq 3c9664 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2720] @ 3c897c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c79f8 │ │ │ │ ldr r0, [pc, #-2732] @ 3c8980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c8aa4 │ │ │ │ ldr r0, [pc, #-2744] @ 3c8984 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c8730 │ │ │ │ ldr r3, [pc, #-2760] @ 3c8988 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8df4 │ │ │ │ @@ -383722,23 +383722,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2872] @ 3c898c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c8df4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c9738 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ @@ -383750,41 +383750,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2988] @ 3c8990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c92cc │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3048] @ 3c8994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c8dc8 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r5, #0 │ │ │ │ add r2, r3, #14 │ │ │ │ beq 3c95b0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -383794,15 +383794,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 3c97d0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls 3c7ed4 │ │ │ │ ldrb r3, [sp, #329] @ 0x149 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c7ed4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -383832,27 +383832,27 @@ │ │ │ │ str r3, [r1, #1584] @ 0x630 │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ str r3, [r1, #1580] @ 0x62c │ │ │ │ b 3c7c78 │ │ │ │ ldr r0, [pc, #-3260] @ 3c899c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c8dc8 │ │ │ │ ldr r0, [pc, #-3276] @ 3c89a0 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c79f8 │ │ │ │ mvn r0, #0 │ │ │ │ b 3c7e70 │ │ │ │ ldr r0, [pc, #-3300] @ 3c89a4 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c8df4 │ │ │ │ ldr r3, [pc, #-3316] @ 3c89a8 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7e6c │ │ │ │ @@ -383870,30 +383870,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3424] @ 3c89ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c7e6c │ │ │ │ ldr r0, [pc, #-3436] @ 3c89b0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c7e5c │ │ │ │ ldr r0, [pc, #-3452] @ 3c89b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c7e6c │ │ │ │ ldr r3, [pc, #-3464] @ 3c89b8 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c94dc │ │ │ │ @@ -383910,28 +383910,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3572] @ 3c89bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c94dc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-3588] @ 3c89c0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c94dc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r3] │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ bl 254134 │ │ │ │ @@ -383974,38 +383974,38 @@ │ │ │ │ beq 3c98cc │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3824] @ 3c89d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c7f60 │ │ │ │ ldr r0, [pc, #-3836] @ 3c89d8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c7f60 │ │ │ │ ldr r3, [pc, #-3876] @ 3c89dc │ │ │ │ ldr r1, [pc, #-3876] @ 3c89e0 │ │ │ │ ldr r0, [pc, #-3876] @ 3c89e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ ldr r2, [pc, #-3884] @ 3c89e8 │ │ │ │ @@ -384171,37 +384171,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3c9bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c9ad4 │ │ │ │ ldr r0, [pc, #48] @ 3c9bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c9ad4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, r8, lsl #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r1, lr, r8, ror #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r1, lr, r4, lsl r3 │ │ │ │ andeq r4, r0, ip, lsr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r3, r4, asr #9 │ │ │ │ - ldrdeq sl, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sl, r3, r4, ror #9 │ │ │ │ + strdeq sl, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3c9d38 │ │ │ │ ldr r3, [pc, #288] @ 3c9d3c │ │ │ │ @@ -384257,40 +384257,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c9d58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c9c58 │ │ │ │ ldr r0, [pc, #52] @ 3c9d5c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c9c58 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, ip, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r1, lr, r8, ror #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r1, lr, r4, asr #3 │ │ │ │ andeq r4, r0, r0, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r3, r0, lsr #7 │ │ │ │ - rsbeq sl, r3, r4, asr #7 │ │ │ │ + rsbeq sl, r3, r0, asr #7 │ │ │ │ + rsbeq sl, r3, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #548] @ 3c9f9c │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #544] @ 3c9fa0 │ │ │ │ @@ -384351,15 +384351,15 @@ │ │ │ │ bne 3c9f98 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3c9a84 │ │ │ │ ldr r0, [pc, #328] @ 3c9fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c9dd4 │ │ │ │ ldr r3, [pc, #316] @ 3c9fbc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9db8 │ │ │ │ ldr r3, [pc, #280] @ 3c9fac │ │ │ │ @@ -384375,22 +384375,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3c9fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c9db8 │ │ │ │ ldr r3, [pc, #204] @ 3c9fc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9e34 │ │ │ │ ldr r3, [pc, #156] @ 3c9fac │ │ │ │ @@ -384406,49 +384406,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3c9fcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c9e34 │ │ │ │ ldr r0, [pc, #88] @ 3c9fd0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c9db8 │ │ │ │ ldr r0, [pc, #72] @ 3c9fd4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3c9e34 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, r8, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r1, lr, r4, r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq r1, lr, r0, asr #32 │ │ │ │ addeq r0, lr, r8, ror #31 │ │ │ │ - rsbeq fp, r3, r8, asr #14 │ │ │ │ + rsbeq fp, r3, r8, ror #14 │ │ │ │ andeq r4, r0, r8, ror #18 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r3, ip, lsr #4 │ │ │ │ + rsbeq sl, r3, ip, asr #4 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ - rsbeq sl, r3, r4, lsl #5 │ │ │ │ - rsbeq sl, r3, ip, asr #3 │ │ │ │ - @ instruction: 0x0063a298 │ │ │ │ + rsbeq sl, r3, r4, lsr #5 │ │ │ │ + rsbeq sl, r3, ip, ror #3 │ │ │ │ + strheq sl, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #3508] @ 0xdb4 │ │ │ │ @@ -384544,21 +384544,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ca2a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca1a4 │ │ │ │ ldr r3, [pc, #256] @ 3ca294 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ca1e8 │ │ │ │ mov r9, #0 │ │ │ │ @@ -384597,45 +384597,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3ca2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca1a0 │ │ │ │ ldr r0, [pc, #76] @ 3ca2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca1a0 │ │ │ │ ldr r0, [pc, #64] @ 3ca2b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca1a4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e0db4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r0, lr, r0, sp │ │ │ │ - @ instruction: 0x0078f398 │ │ │ │ + ldrheq pc, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq sl, [r3], #-4 @ │ │ │ │ + strdeq sl, [r3], #-4 @ │ │ │ │ addeq r0, lr, r8, ror ip │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq sl, r3, r0, asr r0 │ │ │ │ - @ instruction: 0x0063a090 │ │ │ │ - rsbeq sl, r3, r0, lsl r0 │ │ │ │ + rsbeq sl, r3, r0, ror r0 │ │ │ │ + strheq sl, [r3], #-0 @ │ │ │ │ + rsbeq sl, r3, r0, lsr r0 │ │ │ │ │ │ │ │ 003ca2bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384810,42 +384810,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3ca5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3ca408 │ │ │ │ ldr r0, [pc, #60] @ 3ca5e8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3ca408 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r8, ror #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, lr, r8, lsr sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r0, lr, r0, ror #19 │ │ │ │ addeq r0, lr, r8, asr r9 │ │ │ │ andeq r3, r0, r0, lsr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, r4, lsr #27 │ │ │ │ - rsbeq r9, r3, ip, asr #27 │ │ │ │ + rsbeq r9, r3, r4, asr #27 │ │ │ │ + rsbeq r9, r3, ip, ror #27 │ │ │ │ │ │ │ │ 003ca5ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #392] @ 3ca78c │ │ │ │ @@ -384930,38 +384930,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3ca7ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca64c │ │ │ │ ldr r0, [pc, #48] @ 3ca7b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca64c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r0, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, lr, ip, lsl #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r0, lr, r4, ror #14 │ │ │ │ andeq r3, r0, r4, ror r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r3, r8, ror lr │ │ │ │ - @ instruction: 0x0063ae90 │ │ │ │ + @ instruction: 0x0063ae98 │ │ │ │ + strheq sl, [r3], #-224 @ 0xffffff20 @ │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ sub r1, r1, #16384 @ 0x4000 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -385064,26 +385064,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 3cac4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca9a0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cab08 │ │ │ │ ldr r2, [pc, #680] @ 3cac50 │ │ │ │ ldr r3, [pc, #628] @ 3cac20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -385121,23 +385121,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3cac58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca89c │ │ │ │ ldr r3, [pc, #484] @ 3cac5c │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -385156,26 +385156,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3cac60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca8a8 │ │ │ │ ldr r2, [pc, #340] @ 3cac64 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ca9a0 │ │ │ │ ldr r2, [pc, #288] @ 3cac44 │ │ │ │ @@ -385192,84 +385192,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3cac68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca9a0 │ │ │ │ ldr r0, [pc, #200] @ 3cac6c │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca8a8 │ │ │ │ ldr r0, [pc, #172] @ 3cac70 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca9a0 │ │ │ │ ldr r0, [pc, #140] @ 3cac74 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca89c │ │ │ │ ldr r0, [pc, #124] @ 3cac78 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ca9a0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r4, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, r9, r8, asr r4 │ │ │ │ + rsbseq sp, r9, r8, ror r4 │ │ │ │ addeq r0, lr, r4, ror #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, pc, asr #11 │ │ │ │ addeq ip, r7, r8, lsr #20 │ │ │ │ addeq r0, lr, r4, ror r5 │ │ │ │ strdeq lr, [r8], r8 │ │ │ │ andeq r4, r0, ip, rrx │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, r0, lsr #23 │ │ │ │ + rsbeq r9, r3, r0, asr #23 │ │ │ │ addeq r0, lr, ip, ror r4 │ │ │ │ andeq r3, r0, ip, lsr #31 │ │ │ │ - rsbeq r9, r3, r4, asr #18 │ │ │ │ + rsbeq r9, r3, r4, ror #18 │ │ │ │ strheq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00639994 │ │ │ │ + strheq r9, [r3], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0x00003bb0 │ │ │ │ - rsbeq r9, r3, r0, ror #20 │ │ │ │ - rsbeq r9, r3, r0, asr #18 │ │ │ │ - @ instruction: 0x00639a9c │ │ │ │ - rsbeq r9, r3, ip, lsr r8 │ │ │ │ - @ instruction: 0x00639994 │ │ │ │ + rsbeq r9, r3, r0, lsl #21 │ │ │ │ + rsbeq r9, r3, r0, ror #18 │ │ │ │ + strheq r9, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r9, r3, ip, asr r8 │ │ │ │ + strheq r9, [r3], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 003cac7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #792] @ 3cafac │ │ │ │ @@ -385337,27 +385337,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 3cafd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3cadf0 │ │ │ │ ldr r2, [pc, #484] @ 3cafc4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3caebc │ │ │ │ mov r5, #0 │ │ │ │ @@ -385399,22 +385399,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3cafe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3cad20 │ │ │ │ ldr r2, [pc, #288] @ 3cafe4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cadec │ │ │ │ ldr r2, [pc, #244] @ 3cafcc │ │ │ │ @@ -385431,70 +385431,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3cafe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3cadec │ │ │ │ ldr r0, [pc, #152] @ 3cafec │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3cadec │ │ │ │ ldr r0, [pc, #124] @ 3caff0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3cadf0 │ │ │ │ ldr r0, [pc, #88] @ 3caff4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3cad20 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r9, r0, ror #31 │ │ │ │ + rsbseq sp, r9, r0 │ │ │ │ andeq r4, r0, pc, asr #11 │ │ │ │ addeq r0, lr, ip, asr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, lr, ip, asr #2 │ │ │ │ addeq sp, r8, ip, ror #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, ror #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r9, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r9, [r3], #-156 @ 0xffffff64 @ │ │ │ │ addeq r0, lr, ip, lsr #32 │ │ │ │ andeq r4, r0, ip, lsl #21 │ │ │ │ - rsbeq r9, r3, r8, lsl r8 │ │ │ │ + rsbeq r9, r3, r8, lsr r8 │ │ │ │ andeq r3, r0, r8, lsr #4 │ │ │ │ - rsbeq r9, r3, r4, lsl #18 │ │ │ │ - rsbeq r9, r3, r4, asr r9 │ │ │ │ - rsbeq r9, r3, r4, lsl #17 │ │ │ │ - rsbeq r9, r3, r4, lsr #15 │ │ │ │ + rsbeq r9, r3, r4, lsr #18 │ │ │ │ + rsbeq r9, r3, r4, ror r9 │ │ │ │ + rsbeq r9, r3, r4, lsr #17 │ │ │ │ + rsbeq r9, r3, r4, asr #15 │ │ │ │ │ │ │ │ 003caff8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -385510,15 +385510,15 @@ │ │ │ │ stm sp, {r1, r3, r6} │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [pc, #272] @ 3cb150 │ │ │ │ add r5, r6, #133120 @ 0x20800 │ │ │ │ add r7, r6, #134144 @ 0x20c00 │ │ │ │ add sl, r6, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ mov r2, #1440 @ 0x5a0 │ │ │ │ mov r0, #1024 @ 0x400 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ add r1, r7, #336 @ 0x150 │ │ │ │ str r4, [sl, #2116] @ 0x844 │ │ │ │ str r2, [r3] │ │ │ │ stmib r3, {r0, r6} │ │ │ │ @@ -385536,15 +385536,15 @@ │ │ │ │ bl 25333c │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r6, [r4], #20 │ │ │ │ cmp r4, r7 │ │ │ │ bne 3cb094 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ add r4, r5, #116 @ 0x74 │ │ │ │ add r7, r5, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ @@ -385552,64 +385552,64 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ bl 3a9b38 │ │ │ │ cmp r7, r4 │ │ │ │ bne 3cb0d0 │ │ │ │ add r0, r5, #840 @ 0x348 │ │ │ │ bl 3abd14 │ │ │ │ ldr r0, [sl, #3512] @ 0xdb8 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r3, [pc, #88] @ 3cb158 │ │ │ │ ldr r2, [pc, #88] @ 3cb15c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #84] @ 3cb160 │ │ │ │ add r3, r3, #1088 @ 0x440 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, sl, #64 @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ bl 3a8d90 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3c1c6c │ │ │ │ @ instruction: 0xffffefa4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0xffff6818 │ │ │ │ - rsbseq lr, r8, r0, asr #6 │ │ │ │ - @ instruction: 0x0061f690 │ │ │ │ - rsbeq r8, r1, r8, ror #16 │ │ │ │ + rsbseq lr, r8, r0, ror #6 │ │ │ │ + strheq pc, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r1, r8, lsl #17 │ │ │ │ │ │ │ │ 003cb164 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r8, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r8, #2116] @ 0x844 │ │ │ │ mov r7, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3cb198 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r4 │ │ │ │ bl 253648 │ │ │ │ add r6, r7, #133120 @ 0x20800 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #852 @ 0x354 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3cb1bc │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne 3cb1a4 │ │ │ │ add r7, r7, #133120 @ 0x20800 │ │ │ │ mov r4, #0 │ │ │ │ @@ -385711,20 +385711,20 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r5, r7, r2, r3 │ │ │ │ bne 3cb3d0 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add r4, r4, #20 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r7, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ strb r9, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne 3cb314 │ │ │ │ ldrh r3, [sl] │ │ │ │ tst r3, #4096 @ 0x1000 │ │ │ │ beq 3cb38c │ │ │ │ ldrh r3, [sl, #2] │ │ │ │ @@ -385766,59 +385766,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3cb4d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3cb348 │ │ │ │ ldr r0, [sl, #3508] @ 0xdb4 │ │ │ │ bl 58e9e8 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [sl, #2116] @ 0x844 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #92] @ 3cb4d8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4780 │ │ │ │ + bl 9b47a0 │ │ │ │ b 3cb38c │ │ │ │ ldr r0, [pc, #64] @ 3cb4dc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3cb348 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq pc, sp, r8, ror fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, sp, r0, lsr fp @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq pc, sp, r0, sl @ │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0063749c │ │ │ │ + strheq r7, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r7, r3, ip, lsr #9 │ │ │ │ + rsbeq r7, r3, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #204] @ 3cb5c4 │ │ │ │ ldr ip, [pc, #204] @ 3cb5c8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385998,27 +385998,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x007ac698 │ │ │ │ + ldrheq ip, [sl], #-104 @ 0xffffff98 @ │ │ │ │ ldr r0, [pc, #4] @ 3cb7dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq lr, r9, r0, asr r9 │ │ │ │ - b 750fd0 │ │ │ │ + b 750ff0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add r3, r6, #6144 @ 0x1800 │ │ │ │ add ip, r6, #4096 @ 0x1000 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r5, [pc, #152] @ 3cb8b0 │ │ │ │ ldr lr, [pc, #152] @ 3cb8b4 │ │ │ │ ldr r4, [pc, #152] @ 3cb8b8 │ │ │ │ @@ -386281,15 +386281,15 @@ │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ b 3cb904 │ │ │ │ ldr r0, [r4, #1820] @ 0x71c │ │ │ │ mov r1, #0 │ │ │ │ b 3cb904 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add r4, r4, #6144 @ 0x1800 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [pc, #240] @ 3cbd3c │ │ │ │ ldr ip, [pc, #240] @ 3cbd40 │ │ │ │ ldr lr, [pc, #240] @ 3cbd44 │ │ │ │ subs r2, r0, r3 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -386343,16 +386343,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ b 3cb904 │ │ │ │ add r4, r0, #1840 @ 0x730 │ │ │ │ ldrh r0, [r4, #6] │ │ │ │ mov r1, #0 │ │ │ │ b 3cb904 │ │ │ │ - rsbseq ip, sl, r7, lsr #7 │ │ │ │ - ldrheq ip, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq ip, sl, r7, asr #7 │ │ │ │ + ldrsbeq ip, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ cdp 14, 14, cr14, cr14, cr14, {7} │ │ │ │ cdp 14, 14, cr14, cr14, cr15, {7} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386364,44 +386364,44 @@ │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ b 3cbd80 │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ ldr r6, [r5, #-8] │ │ │ │ add r4, r4, #30 │ │ │ │ str r4, [r5, #-4] │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add r4, r4, #30 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r4 │ │ │ │ bcs 3cbd70 │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #2048] @ 0x800 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cbdb4 │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b4368 │ │ │ │ + b 9b4388 │ │ │ │ mov r3, #30 │ │ │ │ umull r4, r9, r2, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ adds r6, r4, r2 │ │ │ │ mov r0, #1 │ │ │ │ adc r8, r9, r8 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r8 │ │ │ │ addcs r9, r9, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ adc r3, r9, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b4780 │ │ │ │ + b 9b47a0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ bl 3cbd48 │ │ │ │ @@ -386491,25 +386491,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #200] @ 3cc054 │ │ │ │ ldr r1, [pc, #200] @ 3cc058 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #168] @ 3cc05c │ │ │ │ ldr r2, [pc, #168] @ 3cc060 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3cc064 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -386520,43 +386520,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [pc, #112] @ 3cc070 │ │ │ │ ldr r1, [pc, #112] @ 3cc074 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, sl, r0, ror #30 │ │ │ │ - rsbeq lr, r0, r8, asr #10 │ │ │ │ - rsbeq r6, r5, ip, lsl #15 │ │ │ │ - rsbeq lr, r1, r4, lsl r8 │ │ │ │ - rsbeq r7, r1, ip, ror #19 │ │ │ │ + rsbseq fp, sl, r0, lsl #31 │ │ │ │ + rsbeq lr, r0, r8, ror #10 │ │ │ │ + rsbeq r6, r5, ip, lsr #15 │ │ │ │ + rsbeq lr, r1, r4, lsr r8 │ │ │ │ + rsbeq r7, r1, ip, lsl #20 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - rsbeq r9, r3, r4, ror #12 │ │ │ │ + rsbeq r9, r3, r4, lsl #13 │ │ │ │ teqhi r9, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr #13 │ │ │ │ addeq lr, r9, r4, lsr #2 │ │ │ │ umulleq r4, ip, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386569,28 +386569,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #432] @ 3cc274 │ │ │ │ ldr r1, [pc, #432] @ 3cc278 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #1 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mvn r1, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #380] @ 3cc27c │ │ │ │ strb r1, [r3, #52] @ 0x34 │ │ │ │ strb sl, [r3, #61] @ 0x3d │ │ │ │ str r7, [sp] │ │ │ │ add r7, r4, #6208 @ 0x1840 │ │ │ │ @@ -386600,25 +386600,25 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add fp, r4, #6400 @ 0x1900 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r2, [pc, #320] @ 3cc280 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 706e9c │ │ │ │ + bl 706ebc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ bl 41d2c4 │ │ │ │ mov r1, sl │ │ │ │ @@ -386638,15 +386638,15 @@ │ │ │ │ add r3, r5, #1904 @ 0x770 │ │ │ │ ldrh r2, [r7] │ │ │ │ strh r2, [r3, #6] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ strh r2, [r3, #8] │ │ │ │ ldrh r2, [r7, #4] │ │ │ │ strh r2, [r3, #10] │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r6, #0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -386667,31 +386667,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b428c │ │ │ │ + bl 9b42ac │ │ │ │ str r7, [r5, #2140] @ 0x85c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq fp, sl, r8, lsr lr │ │ │ │ - rsbeq r9, r3, ip, lsr #11 │ │ │ │ - rsbeq r9, r3, r8, lsl #11 │ │ │ │ - rsbeq lr, r0, ip, ror #7 │ │ │ │ - rsbeq r6, r5, ip, lsr #12 │ │ │ │ + rsbseq fp, sl, r8, asr lr │ │ │ │ + rsbeq r9, r3, ip, asr #11 │ │ │ │ + rsbeq r9, r3, r8, lsr #11 │ │ │ │ + rsbeq lr, r0, ip, lsl #8 │ │ │ │ + rsbeq r6, r5, ip, asr #12 │ │ │ │ addeq lr, r9, r4, lsl r0 │ │ │ │ - strdeq r9, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r9, r3, ip, lsl r5 │ │ │ │ rscne r8, ip, r9, lsr #2 │ │ │ │ @ instruction: 0xffff8139 │ │ │ │ addeq pc, lr, r4, ror #21 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386760,24 +386760,24 @@ │ │ │ │ bl 58e9e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 58f214 │ │ │ │ b 3cc34c │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mov r9, r0 │ │ │ │ bl 255b08 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #3 │ │ │ │ str r9, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldr r0, [r7, #1852] @ 0x73c │ │ │ │ bl 58e9e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 58f274 │ │ │ │ mov r0, r8 │ │ │ │ bl 253648 │ │ │ │ @@ -386802,25 +386802,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3cc4d4 │ │ │ │ ldr r1, [pc, #136] @ 3cc4d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #116] @ 3cc4dc │ │ │ │ ldr r1, [pc, #116] @ 3cc4e0 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #84] @ 3cc4e4 │ │ │ │ ldr r2, [pc, #84] @ 3cc4e8 │ │ │ │ add r1, r6, #5952 @ 0x1740 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -386831,56 +386831,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007aba90 │ │ │ │ - rsbeq r9, r3, r8, ror #3 │ │ │ │ - strdeq r9, [r3], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq lr, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x00656290 │ │ │ │ - ldrdeq r0, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq lr, r2, ip, ror #15 │ │ │ │ + ldrheq fp, [sl], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r9, r3, r8, lsl #4 │ │ │ │ + rsbeq r9, r3, r4, lsl r2 │ │ │ │ + rsbeq lr, r0, ip, rrx │ │ │ │ + strheq r6, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + strdeq r0, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq lr, r2, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #104] @ 3cc56c │ │ │ │ ldr r2, [pc, #104] @ 3cc570 │ │ │ │ ldr r1, [pc, #104] @ 3cc574 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2128] @ 0x850 │ │ │ │ bl 253648 │ │ │ │ ldr r6, [r5, #2140] @ 0x85c │ │ │ │ mov r3, #0 │ │ │ │ cmp r6, r3 │ │ │ │ str r3, [r5, #2128] @ 0x850 │ │ │ │ beq 3cc55c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b4368 │ │ │ │ + bl 9b4388 │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ ldr r0, [r4, #1852] @ 0x73c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58eab4 │ │ │ │ - rsbseq fp, sl, r0, asr #19 │ │ │ │ - rsbeq r9, r3, ip, lsl r1 │ │ │ │ - rsbeq r9, r3, ip, lsr #2 │ │ │ │ + rsbseq fp, sl, r0, ror #19 │ │ │ │ + rsbeq r9, r3, ip, lsr r1 │ │ │ │ + rsbeq r9, r3, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 58ea18 │ │ │ │ @@ -386900,26 +386900,26 @@ │ │ │ │ ldrh r3, [r4] │ │ │ │ ldr r2, [pc, #60] @ 3cc610 │ │ │ │ orr r3, r3, #32 │ │ │ │ strh r3, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrh r2, [r4] │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 41d81c │ │ │ │ - rsbseq fp, sl, r8, lsr #18 │ │ │ │ - ldrdeq r7, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq lr, r1, ip, asr #3 │ │ │ │ + rsbseq fp, sl, r8, asr #18 │ │ │ │ + strdeq r7, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, r1, ip, ror #3 │ │ │ │ ldrb r3, [r0, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -386938,43 +386938,43 @@ │ │ │ │ ldr r2, [pc, #72] @ 3cc6b0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d81c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3cbd48 │ │ │ │ - rsbseq fp, sl, ip, ror #16 │ │ │ │ - rsbeq r7, r1, r8, lsl r3 │ │ │ │ - rsbeq lr, r1, r4, lsr r1 │ │ │ │ + rsbseq fp, sl, ip, lsl #17 │ │ │ │ + rsbeq r7, r1, r8, lsr r3 │ │ │ │ + rsbeq lr, r1, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #432] @ 3cc87c │ │ │ │ ldr r2, [pc, #432] @ 3cc880 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [pc, #428] @ 3cc884 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1856 @ 0x740 │ │ │ │ @@ -386989,15 +386989,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r4, #1808] @ 0x710 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r2, [r3] │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -387066,19 +387066,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsheq fp, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r8, r3, r0, asr pc │ │ │ │ - rsbeq r8, r3, r0, ror #30 │ │ │ │ - rsbeq lr, r1, ip, rrx │ │ │ │ - rsbeq r7, r1, r0, asr r2 │ │ │ │ + rsbseq fp, sl, ip, lsl r8 │ │ │ │ + rsbeq r8, r3, r0, ror pc │ │ │ │ + rsbeq r8, r3, r0, lsl #31 │ │ │ │ + rsbeq lr, r1, ip, lsl #1 │ │ │ │ + rsbeq r7, r1, r0, ror r2 │ │ │ │ strvc r0, [r0], #0 │ │ │ │ andeq r1, r0, r1 │ │ │ │ stmdavc r9!, {ip} │ │ │ │ strbeq r0, [r1, #1505]! @ 0x5e1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -387133,15 +387133,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ sub fp, r8, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ ldr r9, [r5, #1760] @ 0x6e0 │ │ │ │ mov r4, #1 │ │ │ │ lsl r9, r9, #19 │ │ │ │ @@ -387157,30 +387157,30 @@ │ │ │ │ sub r3, r8, #36 @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [r5, #1776] @ 0x6f0 │ │ │ │ sub r3, r8, #20 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strb r4, [r8, #-16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r8, r8, #12 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r3, r7 │ │ │ │ orr r0, r0, #40960 @ 0xa000 │ │ │ │ str r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -387191,30 +387191,30 @@ │ │ │ │ ldrh ip, [r5] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ orr ip, ip, #4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ strh ip, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, r4 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d81c │ │ │ │ mov r0, r4 │ │ │ │ b 3cc910 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq lr, sp, r4, asr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, sp, ip, lsl #10 │ │ │ │ - rsbseq fp, sl, r4, ror #10 │ │ │ │ - rsbeq sp, r1, r8, lsr lr │ │ │ │ - rsbeq r7, r1, r0, lsl r0 │ │ │ │ + rsbseq fp, sl, r4, lsl #11 │ │ │ │ + rsbeq sp, r1, r8, asr lr │ │ │ │ + rsbeq r7, r1, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #568] @ 3ccd00 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -387224,15 +387224,15 @@ │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr ip, [r4, #1804] @ 0x70c │ │ │ │ ldr r2, [r4, #1796] @ 0x704 │ │ │ │ add r3, ip, r5 │ │ │ │ cmp r3, r2 │ │ │ │ mov r8, r0 │ │ │ │ bls 3ccb30 │ │ │ │ sub r6, r2, #1 │ │ │ │ @@ -387252,29 +387252,29 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r6, ip, r3 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb fp, [sp, #60] @ 0x3c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r5, #31 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r6, [r4, #1804] @ 0x70c │ │ │ │ add r6, r5, r6 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -387297,30 +387297,30 @@ │ │ │ │ str r3, [fp, #4] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r3, [r4, #1804] @ 0x70c │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr sl, [r4, #1792] @ 0x700 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r5, r7, r5 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #16] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r6, #31 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -387336,15 +387336,15 @@ │ │ │ │ add r3, ip, r1 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #1 │ │ │ │ asr r1, r5, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -387353,19 +387353,19 @@ │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ mov r0, ip │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ b 3ccbf0 │ │ │ │ - rsbseq fp, sl, r0, lsl #8 │ │ │ │ - rsbeq sp, r1, r4, asr #25 │ │ │ │ - @ instruction: 0x00616e98 │ │ │ │ + rsbseq fp, sl, r0, lsr #8 │ │ │ │ + rsbeq sp, r1, r4, ror #25 │ │ │ │ + strheq r6, [r1], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3908] @ 3cdc6c │ │ │ │ ldr r3, [pc, #3908] @ 3cdc70 │ │ │ │ @@ -387451,15 +387451,15 @@ │ │ │ │ ldr r2, [pc, #3612] @ 3cdc88 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #3608] @ 3cdc8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #3588] @ 3cdc90 │ │ │ │ ldr r3, [pc, #3552] @ 3cdc70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -387479,15 +387479,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, fp │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ tst r4, #16 │ │ │ │ bne 3cd110 │ │ │ │ tst r4, #8 │ │ │ │ addne r3, fp, #4096 @ 0x1000 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #1880] @ 0x758 │ │ │ │ tst r4, #4 │ │ │ │ @@ -387538,15 +387538,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ and r2, r4, #206 @ 0xce │ │ │ │ ldrb r3, [fp, #1826] @ 0x722 │ │ │ │ and r1, r2, #192 @ 0xc0 │ │ │ │ and r3, r3, #49 @ 0x31 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ orr r3, r3, r2 │ │ │ │ beq 3cd118 │ │ │ │ @@ -387754,15 +387754,15 @@ │ │ │ │ b 3cd004 │ │ │ │ ldr r1, [pc, #2456] @ 3cdcc4 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #1884] @ 0x75c │ │ │ │ ldr r2, [r4, #1776] @ 0x6f0 │ │ │ │ lsl r3, r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -387777,15 +387777,15 @@ │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ adc fp, r2, r3, asr #31 │ │ │ │ str r8, [sp, #112] @ 0x70 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r7, sp, #140 @ 0x8c │ │ │ │ stm r7, {r0, r1} │ │ │ │ @@ -387795,47 +387795,47 @@ │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -387843,24 +387843,24 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -387868,15 +387868,15 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ cmp r1, r8 │ │ │ │ bge 3cce38 │ │ │ │ tst r1, #536870912 @ 0x20000000 │ │ │ │ ldrne r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ strne r8, [r3, #2136] @ 0x858 │ │ │ │ @@ -387900,30 +387900,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r9, [sp, #124] @ 0x7c │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ asr r1, r8, #31 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r3, [sp, #136] @ 0x88 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ stm r7, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [r2, #2136] @ 0x858 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r2, #2136] @ 0x858 │ │ │ │ bne 3cd5f8 │ │ │ │ @@ -387944,29 +387944,29 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ bic r3, r6, #-2113929216 @ 0x82000000 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ tst r6, #268435456 @ 0x10000000 │ │ │ │ beq 3cd7dc │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r3, r1, #131072 @ 0x20000 │ │ │ │ movne r3, #129 @ 0x81 │ │ │ │ str r8, [sp, #148] @ 0x94 │ │ │ │ @@ -388223,15 +388223,15 @@ │ │ │ │ orr r3, r3, r4, lsl #8 │ │ │ │ strb r3, [r9, #16] │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r4, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ strb r3, [r9, #17] │ │ │ │ orr r4, r4, r2, lsl #8 │ │ │ │ - bl 9d7b9c │ │ │ │ + bl 9d7bbc │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strb fp, [r9, #24] │ │ │ │ strb fp, [r9, #25] │ │ │ │ sub r5, r5, r7 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -388344,35 +388344,35 @@ │ │ │ │ add r0, r6, sl │ │ │ │ mov r2, r4 │ │ │ │ add r1, r0, r7 │ │ │ │ bl 254134 │ │ │ │ b 3cdbac │ │ │ │ strdeq lr, [sp], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, sl, r5, lsr #32 │ │ │ │ + rsbseq fp, sl, r5, asr #32 │ │ │ │ addeq lr, sp, ip, lsr #1 │ │ │ │ - ldrsbeq fp, [sl], #-4 @ │ │ │ │ - rsbeq sp, r1, ip, lsr #19 │ │ │ │ - rsbseq fp, sl, r4, ror r0 │ │ │ │ - rsbeq sp, r1, r4, lsr r9 │ │ │ │ - rsbeq r6, r1, r4, lsl #22 │ │ │ │ + ldrsheq fp, [sl], #-4 @ │ │ │ │ + rsbeq sp, r1, ip, asr #19 │ │ │ │ + @ instruction: 0x007ab094 │ │ │ │ + rsbeq sp, r1, r4, asr r9 │ │ │ │ + rsbeq r6, r1, r4, lsr #22 │ │ │ │ umulleq sp, sp, r8, pc @ │ │ │ │ - ldrsheq sl, [sl], #-244 @ 0xffffff0c @ │ │ │ │ - ldrdeq sp, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r5, r5, ip, lsl r8 │ │ │ │ + rsbseq fp, sl, r4, lsl r0 │ │ │ │ + strdeq sp, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r5, r5, ip, lsr r8 │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ tsteq pc, #240, 14 @ 0x3c00000 │ │ │ │ svceq 0x0003ffbf │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ - rsbseq sl, sl, r8, lsl #30 │ │ │ │ - strdeq sp, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r5, r5, r4, lsr r7 │ │ │ │ + rsbseq sl, sl, r8, lsr #30 │ │ │ │ + rsbeq sp, r0, r0, lsl r5 │ │ │ │ + rsbeq r5, r5, r4, asr r7 │ │ │ │ addeq sp, sp, r0, asr #26 │ │ │ │ - rsbseq sl, sl, r1, lsr ip │ │ │ │ - rsbeq r6, r1, r8, asr #12 │ │ │ │ + rsbseq sl, sl, r1, asr ip │ │ │ │ + rsbeq r6, r1, r8, ror #12 │ │ │ │ stmdaeq r7, {} @ │ │ │ │ stmdaeq r4, {} @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -388542,15 +388542,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r7, [r0, #1764] @ 0x6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov fp, #1 │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ add r3, r6, #2064 @ 0x810 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -388563,15 +388563,15 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ add r7, sp, #116 @ 0x74 │ │ │ │ @@ -388582,84 +388582,84 @@ │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, #16 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -388669,28 +388669,28 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ adc r3, sl, #0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrh r3, [r3, #28] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add ip, sp, #74 @ 0x4a │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #28 │ │ │ │ @@ -388699,28 +388699,28 @@ │ │ │ │ mov r8, #2 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #30] │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -388728,27 +388728,27 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r6, #2096] @ 0x830 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r9, r3 │ │ │ │ @@ -388758,27 +388758,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r8, r2 │ │ │ │ adds r2, r3, #32 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2100] @ 0x834 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -388786,115 +388786,115 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #36 @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #40 @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #48 @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2120] @ 0x848 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r3, #56 @ 0x38 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #60] @ 0x3c │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ mov r6, sl │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr sl, [sp, #52] @ 0x34 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ str fp, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ @@ -388902,40 +388902,40 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ adds r2, sl, #60 @ 0x3c │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #62] @ 0x3e │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adds r2, sl, #62 @ 0x3e │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [r4, #1760] @ 0x6e0 │ │ │ │ bic r3, r3, #8 │ │ │ │ str r3, [r4, #1760] @ 0x6e0 │ │ │ │ b 3cddbc │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ str r7, [r4, #1888] @ 0x760 │ │ │ │ b 3cddbc │ │ │ │ @@ -388961,30 +388961,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ mov r1, r8 │ │ │ │ strh r3, [r5] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d81c │ │ │ │ mov r0, r4 │ │ │ │ strh r6, [r5] │ │ │ │ bl 3cbd48 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #776] @ 3ce968 │ │ │ │ ldr r3, [pc, #720] @ 3ce934 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -389009,15 +389009,15 @@ │ │ │ │ orr r3, r3, r7 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ strh r3, [r5, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #660] @ 3ce978 │ │ │ │ ldr r3, [pc, #588] @ 3ce934 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -389074,15 +389074,15 @@ │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3cbd48 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1820] @ 0x71c │ │ │ │ b 3cddbc │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #408] @ 3ce984 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r3, #8] │ │ │ │ ldr r3, [pc, #316] @ 3ce934 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -389162,29 +389162,29 @@ │ │ │ │ str ip, [r4, #1840]! @ 0x730 │ │ │ │ strh r0, [r4, #4] │ │ │ │ strh r1, [r5] │ │ │ │ b 3cdda8 │ │ │ │ addeq sp, sp, r0, lsr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq sp, [sp], r0 │ │ │ │ - rsbseq sl, sl, r6, asr r0 │ │ │ │ + rsbseq sl, sl, r6, ror r0 │ │ │ │ addeq sp, sp, r0, rrx │ │ │ │ - rsbseq sl, sl, r8, asr #32 │ │ │ │ + rsbseq sl, sl, r8, rrx │ │ │ │ addeq ip, sp, ip, lsl #31 │ │ │ │ addeq ip, sp, ip, lsr pc │ │ │ │ - rsbeq ip, r1, r8, lsr #16 │ │ │ │ - rsbseq r9, sl, r8, asr pc │ │ │ │ - strdeq r5, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - strheq ip, [r1], #-16 @ │ │ │ │ - ldrsbeq r9, [sl], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r5, r1, r8, lsl #7 │ │ │ │ + rsbeq ip, r1, r8, asr #16 │ │ │ │ + rsbseq r9, sl, r8, ror pc │ │ │ │ + rsbeq r5, r1, ip, lsl sl │ │ │ │ + ldrdeq ip, [r1], #-16 @ │ │ │ │ + ldrsheq r9, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r5, r1, r8, lsr #7 │ │ │ │ addeq ip, sp, r4, asr #15 │ │ │ │ - rsbseq r9, sl, r8, lsl r8 │ │ │ │ - ldrdeq ip, [r1], #-12 @ │ │ │ │ - strheq r5, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r9, sl, r8, lsr r8 │ │ │ │ + strdeq ip, [r1], #-12 @ │ │ │ │ + ldrdeq r5, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ addeq ip, sp, r0, asr #14 │ │ │ │ strdeq ip, [sp], ip @ │ │ │ │ addeq ip, sp, r4, lsl #13 │ │ │ │ addeq ip, sp, ip, lsr r6 │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ svceq 0x0003ffbf │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ @@ -389214,15 +389214,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r3, [r4, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf424 │ │ │ │ ldrb r3, [r4, #1833] @ 0x729 │ │ │ │ tst r3, #8 │ │ │ │ beq 3cf424 │ │ │ │ ldr r9, [r4, #1816] @ 0x718 │ │ │ │ @@ -389261,15 +389261,15 @@ │ │ │ │ adc r3, r2, r3, asr #31 │ │ │ │ add fp, sp, #124 @ 0x7c │ │ │ │ str r9, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str ip, [sp, #32] │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r5, sp, #132 @ 0x84 │ │ │ │ stm r5, {r0, r1} │ │ │ │ @@ -389279,15 +389279,15 @@ │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ adds ip, r7, #4 │ │ │ │ adc r1, r3, #0 │ │ │ │ mov r6, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ str ip, [sp, #80] @ 0x50 │ │ │ │ @@ -389297,83 +389297,83 @@ │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr lr, [sp, #104] @ 0x68 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ str lr, [sp, #72] @ 0x48 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ mov r6, #4 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #88] @ 0x58 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #8 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #12 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr lr, [sp, #72] @ 0x48 │ │ │ │ cmp lr, r9 │ │ │ │ bge 3cf10c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -389395,44 +389395,44 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r9, r8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r7, #1 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, #0 │ │ │ │ bl 2531d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, r3 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -389440,15 +389440,15 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ bic r7, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ orrne r7, r7, #822083584 @ 0x31000000 │ │ │ │ orreq r7, r7, #805306368 @ 0x30000000 │ │ │ │ @@ -389469,51 +389469,51 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sl, #4] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r2, r2, r9 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -389631,15 +389631,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d81c │ │ │ │ b 3cef64 │ │ │ │ @@ -389687,15 +389687,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #764] @ 3cf45c │ │ │ │ ldr r1, [pc, #764] @ 3cf460 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ bl 41d81c │ │ │ │ b 3cef64 │ │ │ │ @@ -389739,15 +389739,15 @@ │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r6, #12 │ │ │ │ @@ -389755,24 +389755,24 @@ │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r9, [sp, #20] │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ sub r3, r9, #12 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, r7, #16 │ │ │ │ @@ -389797,15 +389797,15 @@ │ │ │ │ ldr r2, [pc, #344] @ 3cf46c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d81c │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ @@ -389866,30 +389866,30 @@ │ │ │ │ b 3cf090 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3cef64 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r0, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq r9, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq fp, r1, r8, lsr #27 │ │ │ │ - rsbeq r4, r1, ip, ror pc │ │ │ │ + ldrsheq r9, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq fp, r1, r8, asr #27 │ │ │ │ + @ instruction: 0x00614f9c │ │ │ │ @ instruction: 0x008dbeb8 │ │ │ │ - rsbseq r8, sl, r4, asr lr │ │ │ │ - strdeq r4, [r1], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq fp, r1, r0, lsr #14 │ │ │ │ - rsbseq r8, sl, r4, lsl #27 │ │ │ │ - rsbeq fp, r1, ip, lsr r6 │ │ │ │ - rsbeq r4, r1, ip, lsl r8 │ │ │ │ - rsbseq r8, sl, r0, asr #23 │ │ │ │ - rsbeq r4, r1, ip, ror #12 │ │ │ │ - rsbeq fp, r1, ip, lsl #9 │ │ │ │ - ldrsbeq r8, [sl], #-164 @ 0xffffff5c @ │ │ │ │ - @ instruction: 0x0061b390 │ │ │ │ - rsbeq r4, r1, r4, ror #10 │ │ │ │ + rsbseq r8, sl, r4, ror lr │ │ │ │ + rsbeq r4, r1, r8, lsl r9 │ │ │ │ + rsbeq fp, r1, r0, asr #14 │ │ │ │ + rsbseq r8, sl, r4, lsr #27 │ │ │ │ + rsbeq fp, r1, ip, asr r6 │ │ │ │ + rsbeq r4, r1, ip, lsr r8 │ │ │ │ + rsbseq r8, sl, r0, ror #23 │ │ │ │ + rsbeq r4, r1, ip, lsl #13 │ │ │ │ + rsbeq fp, r1, ip, lsr #9 │ │ │ │ + ldrsheq r8, [sl], #-164 @ 0xffffff5c @ │ │ │ │ + strheq fp, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r4, r1, r4, lsl #11 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 3cf49c │ │ │ │ ldr r0, [pc, #360] @ 3cf5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -389977,35 +389977,35 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #80] @ 3cf63c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - strheq ip, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r8, sl, r8, lsr #21 │ │ │ │ - strheq r6, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r6, r3, r0, lsr #11 │ │ │ │ - rsbeq r6, r3, r4, lsl #11 │ │ │ │ - rsbeq r6, r3, r8, ror #10 │ │ │ │ - rsbeq r6, r3, ip, asr #10 │ │ │ │ - rsbeq r6, r3, r0, lsr r5 │ │ │ │ - rsbeq r6, r3, r4, lsl r5 │ │ │ │ - strdeq r6, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrdeq r6, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r6, r3, r0, asr #9 │ │ │ │ - rsbeq r6, r3, r4, lsr #9 │ │ │ │ - rsbeq r6, r3, r8, lsl #9 │ │ │ │ - rsbeq r6, r3, ip, ror #8 │ │ │ │ - rsbeq r6, r3, r0, asr r4 │ │ │ │ - rsbeq r6, r3, r4, lsr r4 │ │ │ │ - rsbeq r6, r3, r8, lsl r4 │ │ │ │ + ldrdeq ip, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r8, sl, r8, asr #21 │ │ │ │ + ldrdeq r6, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r6, r3, r0, asr #11 │ │ │ │ + rsbeq r6, r3, r4, lsr #11 │ │ │ │ + rsbeq r6, r3, r8, lsl #11 │ │ │ │ + rsbeq r6, r3, ip, ror #10 │ │ │ │ + rsbeq r6, r3, r0, asr r5 │ │ │ │ + rsbeq r6, r3, r4, lsr r5 │ │ │ │ + rsbeq r6, r3, r8, lsl r5 │ │ │ │ + strdeq r6, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r6, r3, r0, ror #9 │ │ │ │ + rsbeq r6, r3, r4, asr #9 │ │ │ │ + rsbeq r6, r3, r8, lsr #9 │ │ │ │ + rsbeq r6, r3, ip, lsl #9 │ │ │ │ + rsbeq r6, r3, r0, ror r4 │ │ │ │ + rsbeq r6, r3, r4, asr r4 │ │ │ │ + rsbeq r6, r3, r8, lsr r4 │ │ │ │ ldr r0, [pc, #4] @ 3cf64c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ @ instruction: 0x0089abb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ @@ -390068,22 +390068,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3cf7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3cf6c0 │ │ │ │ ldr r2, [pc, #100] @ 3cf7f4 │ │ │ │ ldr r3, [pc, #56] @ 3cf7cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -390091,29 +390091,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cf7c4 │ │ │ │ ldr r0, [pc, #68] @ 3cf7f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq fp, sp, r8, lsr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq fp, sp, r8, r7 │ │ │ │ - rsbeq ip, r5, ip, asr r9 │ │ │ │ + rsbeq ip, r5, ip, ror r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, sp, ip, asr r7 │ │ │ │ - rsbeq r6, r3, ip, ror r3 │ │ │ │ + @ instruction: 0x0063639c │ │ │ │ andeq r1, r0, ip, ror #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r3, r4, lsl r3 │ │ │ │ + rsbeq r6, r3, r4, lsr r3 │ │ │ │ umulleq fp, sp, r4, r6 │ │ │ │ - rsbeq r6, r3, r0, lsl #6 │ │ │ │ + rsbeq r6, r3, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -390195,22 +390195,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3cfa04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3cf880 │ │ │ │ ldr r2, [pc, #124] @ 3cfa08 │ │ │ │ ldr r3, [pc, #56] @ 3cf9c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -390218,45 +390218,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cf9c0 │ │ │ │ ldr r0, [pc, #92] @ 3cfa0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [sp], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, sl, r5, lsl #15 │ │ │ │ + rsbseq r8, sl, r5, lsr #15 │ │ │ │ addeq fp, sp, r4, ror #11 │ │ │ │ - rsbeq r6, r3, r4, ror #4 │ │ │ │ + rsbeq r6, r3, r4, lsl #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq fp, sp, ip, r5 │ │ │ │ - rsbeq ip, r5, r0, asr #14 │ │ │ │ - rsbeq r6, r3, ip, lsl #4 │ │ │ │ - rsbeq r6, r3, r4, lsl r2 │ │ │ │ - rsbeq r6, r3, ip, lsl r2 │ │ │ │ - rsbeq r6, r3, r0, lsr #4 │ │ │ │ - rsbeq ip, sl, ip, lsr fp │ │ │ │ + rsbeq ip, r5, r0, ror #14 │ │ │ │ + rsbeq r6, r3, ip, lsr #4 │ │ │ │ + rsbeq r6, r3, r4, lsr r2 │ │ │ │ + rsbeq r6, r3, ip, lsr r2 │ │ │ │ + rsbeq r6, r3, r0, asr #4 │ │ │ │ + rsbeq ip, sl, ip, asr fp │ │ │ │ andeq r2, r0, r4, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r3, r8, lsr #3 │ │ │ │ + rsbeq r6, r3, r8, asr #3 │ │ │ │ umulleq fp, sp, r8, r4 │ │ │ │ - @ instruction: 0x00636194 │ │ │ │ + strheq r6, [r3], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 58eab4 │ │ │ │ ldr r0, [r5, #2096] @ 0x830 │ │ │ │ - bl 753c54 │ │ │ │ + bl 753c74 │ │ │ │ ldr r1, [r5, #2104] @ 0x838 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 414b58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -390306,15 +390306,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cfc00 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r6, #2096] @ 0x830 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ ldr r1, [pc, #236] @ 3cfc14 │ │ │ │ orr r4, r4, #65536 @ 0x10000 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #0 │ │ │ │ str r4, [r6, #2128] @ 0x850 │ │ │ │ bne 3cfab4 │ │ │ │ and r1, r7, r4 │ │ │ │ @@ -390346,72 +390346,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3cfc38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3cfae8 │ │ │ │ ldr r0, [pc, #80] @ 3cfc3c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3cfae8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq fp, sp, r0, asr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r5, asr #16 │ │ │ │ umulleq fp, sp, r0, r3 │ │ │ │ stceq 7, cr3, [r0], {186} @ 0xba │ │ │ │ - rsbeq sp, lr, r0, asr #31 │ │ │ │ + rsbeq sp, lr, r0, ror #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, sp, r4, lsr r3 │ │ │ │ - rsbeq r6, r3, r0, lsl r0 │ │ │ │ - rsbeq r6, r3, r0 │ │ │ │ + rsbeq r6, r3, r0, lsr r0 │ │ │ │ + rsbeq r6, r3, r0, lsr #32 │ │ │ │ andeq r1, r0, ip, asr fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00635f90 │ │ │ │ - rsbeq r5, r3, r8, lsr #31 │ │ │ │ + strheq r5, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r5, r3, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #220] @ 3cfd34 │ │ │ │ ldr r2, [pc, #220] @ 3cfd38 │ │ │ │ ldr r1, [pc, #220] @ 3cfd3c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #188] @ 3cfd40 │ │ │ │ ldr r1, [pc, #188] @ 3cfd44 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #156] @ 3cfd48 │ │ │ │ ldr r3, [pc, #156] @ 3cfd4c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #152] @ 3cfd50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -390424,35 +390424,35 @@ │ │ │ │ ldr r2, [pc, #124] @ 3cfd5c │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r1, [pc, #96] @ 3cfd60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, sl, ip, asr r4 │ │ │ │ - rsbeq sl, r0, r0, asr r8 │ │ │ │ - @ instruction: 0x00652a94 │ │ │ │ - rsbeq sl, r1, ip, lsl fp │ │ │ │ - strdeq r3, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r8, sl, ip, ror r4 │ │ │ │ + rsbeq sl, r0, r0, ror r8 │ │ │ │ + strheq r2, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sl, r1, ip, lsr fp │ │ │ │ + rsbeq r3, r1, r4, lsl sp │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ addeq sl, r9, r4, asr #10 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andseq r1, r9, r1, lsl r0 │ │ │ │ addeq r1, ip, r4, asr #13 │ │ │ │ subne r1, pc, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ @@ -390467,15 +390467,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #76] @ 3cfdf8 │ │ │ │ ldr r2, [pc, #76] @ 3cfdfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ @@ -390486,19 +390486,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, sl, ip, lsr r3 │ │ │ │ - rsbeq sl, r1, r4, lsl sl │ │ │ │ - rsbeq r3, r1, ip, ror #23 │ │ │ │ - rsbeq ip, r2, r4, asr #29 │ │ │ │ - ldrdeq sl, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r8, sl, ip, asr r3 │ │ │ │ + rsbeq sl, r1, r4, lsr sl │ │ │ │ + rsbeq r3, r1, ip, lsl #24 │ │ │ │ + rsbeq ip, r2, r4, ror #29 │ │ │ │ + strdeq sl, [r2], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #2080 @ 0x820 │ │ │ │ @@ -390585,41 +390585,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #180] @ 3d0038 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #1904 @ 0x770 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ bl 41d2c4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d2c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d7b0 │ │ │ │ str r0, [r6, #2096] @ 0x830 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ 3d003c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -390629,19 +390629,19 @@ │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 58e170 │ │ │ │ orr r8, r8, #2048 @ 0x800 │ │ │ │ strh r8, [r7, #16] │ │ │ │ b 3cfee0 │ │ │ │ - rsbseq r8, sl, r8, ror #4 │ │ │ │ + rsbseq r8, sl, r8, lsl #5 │ │ │ │ strbeq r1, [r1], #3511 @ 0xdb7 │ │ │ │ @ instruction: 0x0089a2b0 │ │ │ │ - rsbeq r5, r3, r4, ror #24 │ │ │ │ - rsbeq r5, r3, r0, asr #24 │ │ │ │ + rsbeq r5, r3, r4, lsl #25 │ │ │ │ + rsbeq r5, r3, r0, ror #24 │ │ │ │ addeq fp, lr, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ @@ -390786,25 +390786,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3d03b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d018c │ │ │ │ ldr r3, [pc, #228] @ 3d03b8 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d01f8 │ │ │ │ ldr r3, [pc, #196] @ 3d03ac │ │ │ │ @@ -390822,53 +390822,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3d03bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d01f8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 3d03c0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d018c │ │ │ │ ldr r0, [pc, #80] @ 3d03c4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d01f8 │ │ │ │ @ instruction: 0x008dadb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, sp, r8, lsr #27 │ │ │ │ addeq sl, sp, ip, lsr sp │ │ │ │ addeq fp, lr, ip, asr #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrheq r7, [sl], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsbeq r7, [sl], #-228 @ 0xffffff1c @ │ │ │ │ addeq fp, lr, ip, lsr #22 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r3, r8, lsl r9 │ │ │ │ + rsbeq r5, r3, r8, lsr r9 │ │ │ │ andeq r4, r0, r8, asr #3 │ │ │ │ - rsbeq r5, r3, r0, lsl #18 │ │ │ │ - strheq r5, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r5, r3, r8, lsl #18 │ │ │ │ + rsbeq r5, r3, r0, lsr #18 │ │ │ │ + ldrdeq r5, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r5, r3, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #532] @ 3d05f8 │ │ │ │ ldr r1, [pc, #532] @ 3d05fc │ │ │ │ @@ -390967,60 +390967,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3d0618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d0440 │ │ │ │ ldr r1, [pc, #104] @ 3d061c │ │ │ │ ldr r0, [pc, #104] @ 3d0620 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #240 @ 0xf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d049c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 3d0624 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d0440 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r0, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, sp, r4, lsl sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq sl, [sp], ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r3, r0, ip, asr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r3, ip, lsr r7 │ │ │ │ - rsbseq r7, sl, r8, lsl #22 │ │ │ │ - strdeq r5, [r3], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r5, r3, r8, asr #14 │ │ │ │ + rsbeq r5, r3, ip, asr r7 │ │ │ │ + rsbseq r7, sl, r8, lsr #22 │ │ │ │ + rsbeq r5, r3, r4, lsl r7 │ │ │ │ + rsbeq r5, r3, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #424] @ 3d07e8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391034,23 +391034,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #372] @ 3d07fc │ │ │ │ ldr r1, [pc, #372] @ 3d0800 │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [pc, #348] @ 3d0804 │ │ │ │ ldr r3, [pc, #348] @ 3d0808 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -391112,48 +391112,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d0834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d06c0 │ │ │ │ ldr r0, [pc, #92] @ 3d0838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d06c0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, sl, ip, ror sl │ │ │ │ + @ instruction: 0x007a7a9c │ │ │ │ ldrdeq sl, [sp], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r1, r0, asr #2 │ │ │ │ - rsbeq r3, r1, r8, lsl r3 │ │ │ │ - rsbeq r5, r3, ip, asr #13 │ │ │ │ - ldrdeq r5, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq sl, r1, r0, ror #2 │ │ │ │ + rsbeq r3, r1, r8, lsr r3 │ │ │ │ + rsbeq r5, r3, ip, ror #13 │ │ │ │ + strdeq r5, [r3], #-104 @ 0xffffff98 @ │ │ │ │ addeq sl, sp, ip, ror r7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andcc r0, r0, #64 @ 0x40 │ │ │ │ vaddl.u q8, d14, d0 │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ addeq sl, sp, r0, lsl #14 │ │ │ │ andeq r4, r0, ip, lsl #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r5, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - strheq r5, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrdeq r5, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrdeq r5, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-144] @ 0xffffff70 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -391230,30 +391230,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r8, #48 @ 0x30 │ │ │ │ sub r6, r8, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ strb r9, [r8, #-28] @ 0xffffffe4 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ sub r3, r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #192 @ 0xc0 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ add r9, fp, #10368 @ 0x2880 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ add r9, r9, #36 @ 0x24 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ b 3d09f0 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #16 │ │ │ │ add r4, r4, #12 │ │ │ │ @@ -391297,15 +391297,15 @@ │ │ │ │ str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r1, [r3, #-12] │ │ │ │ sub r0, r3, #24 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ @@ -391315,15 +391315,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #240] @ 3d0bc8 │ │ │ │ ldr r3, [r2, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d09dc │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ b 3d08d4 │ │ │ │ ldr r3, [pc, #212] @ 3d0bcc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -391342,50 +391342,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d0bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d08cc │ │ │ │ ldr r0, [pc, #96] @ 3d0bd4 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r6, fp} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d09dc │ │ │ │ ldr r0, [pc, #60] @ 3d0bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d08cc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008da5b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, sp, ip, ror r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sl, sp, r4, lsr r5 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r3, r4, lsl #6 │ │ │ │ + rsbeq r5, r3, r4, lsr #6 │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbeq r5, r3, r4, asr #4 │ │ │ │ - rsbeq r5, r3, r0, lsr #5 │ │ │ │ - rsbeq r5, r3, r0, lsr r2 │ │ │ │ + rsbeq r5, r3, r4, ror #4 │ │ │ │ + rsbeq r5, r3, r0, asr #5 │ │ │ │ + rsbeq r5, r3, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ adds r2, r2, #4 │ │ │ │ @@ -391421,15 +391421,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -391439,15 +391439,15 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r7] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ eor r3, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -391457,30 +391457,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ str r3, [r2], #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391488,30 +391488,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #4] │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391519,15 +391519,15 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ str r3, [r7, #8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ str sl, [sp, #24] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @@ -391535,15 +391535,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r7, #12 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #12] │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ @@ -391564,15 +391564,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -391582,50 +391582,50 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #4 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -391633,25 +391633,25 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ add r7, r7, #12 │ │ │ │ orr r1, r1, #16 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -391659,15 +391659,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -391723,15 +391723,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ mov r0, #1 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r0, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ @@ -391743,15 +391743,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391759,30 +391759,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391790,30 +391790,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #12] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391821,30 +391821,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [pc, #500] @ 3d1504 │ │ │ │ ldr r3, [pc, #492] @ 3d1500 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -391868,15 +391868,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ mov r2, r5 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ @@ -391888,81 +391888,81 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ b 3d12e0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @@ -392181,15 +392181,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #1200] @ 3d1d2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -392202,15 +392202,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str ip, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 3d1d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 3d171c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strh r3, [r4, #12] │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r9, #2208] @ 0x8a0 │ │ │ │ @@ -392253,15 +392253,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -392272,15 +392272,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, lr, #31 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ sub r3, r3, lr │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ @@ -392305,15 +392305,15 @@ │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -392323,15 +392323,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ sub r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ strh r3, [r7, #10] │ │ │ │ b 3d1704 │ │ │ │ ldr r3, [pc, #604] @ 3d1d20 │ │ │ │ @@ -392366,15 +392366,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #452] @ 3d1d34 │ │ │ │ @@ -392387,15 +392387,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #28] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3d1d38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 3d16a8 │ │ │ │ ldr r0, [pc, #392] @ 3d1d3c │ │ │ │ ldr r0, [fp, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 3d157c │ │ │ │ @@ -392412,25 +392412,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3d1d40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d157c │ │ │ │ ldr r3, [sl, #2128] @ 0x850 │ │ │ │ mov r0, r8 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sl, #2128] @ 0x850 │ │ │ │ bl 3cfa48 │ │ │ │ add r3, r9, #2192 @ 0x890 │ │ │ │ @@ -392451,60 +392451,60 @@ │ │ │ │ ldr r0, [pc, #184] @ 3d1d44 │ │ │ │ ldr r1, [pc, #184] @ 3d1d48 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 3d16a8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [pc, #128] @ 3d1d4c │ │ │ │ ldr r1, [pc, #128] @ 3d1d50 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 3d171c │ │ │ │ ldr r0, [pc, #100] @ 3d1d54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d157c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, lsl #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r9, [sp], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, lr, ror #15 │ │ │ │ - ldrsbeq r6, [sl], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsheq r6, [sl], #-160 @ 0xffffff60 @ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrdeq r9, [sp], r4 │ │ │ │ andeq r1, r0, ip, lsl #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00634694 │ │ │ │ - rsbeq r4, r3, ip, ror #11 │ │ │ │ - rsbeq r4, r3, r4, lsr #7 │ │ │ │ - rsbeq r4, r3, r8, lsl #6 │ │ │ │ + strheq r4, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, r3, ip, lsl #12 │ │ │ │ + rsbeq r4, r3, r4, asr #7 │ │ │ │ + rsbeq r4, r3, r8, lsr #6 │ │ │ │ andeq r4, r0, r0, ror #27 │ │ │ │ - rsbeq r4, r3, r0, lsr r2 │ │ │ │ - rsbeq r4, r3, r4, lsl #5 │ │ │ │ - rsbeq r4, r3, r8, lsl #5 │ │ │ │ rsbeq r4, r3, r0, asr r2 │ │ │ │ - rsbeq r4, r3, r8, asr #4 │ │ │ │ - @ instruction: 0x00634198 │ │ │ │ + rsbeq r4, r3, r4, lsr #5 │ │ │ │ + rsbeq r4, r3, r8, lsr #5 │ │ │ │ + rsbeq r4, r3, r0, ror r2 │ │ │ │ + rsbeq r4, r3, r8, ror #4 │ │ │ │ + strheq r4, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ bl 58ea18 │ │ │ │ @@ -392631,15 +392631,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1108] @ 3d23b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d1ed8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3d083c │ │ │ │ b 3d1ed8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #2108] @ 0x83c │ │ │ │ @@ -392661,15 +392661,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ add r3, r7, #8320 @ 0x2080 │ │ │ │ add r3, r3, #24 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -392683,15 +392683,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str lr, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ ldrh r4, [r3, #8] │ │ │ │ add r4, r4, r9 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strh r4, [r3, #8] │ │ │ │ @@ -392745,15 +392745,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ add r3, r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ @@ -392761,15 +392761,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, #2192 @ 0x890 │ │ │ │ ldrh r3, [r2, #8] │ │ │ │ add r3, r3, fp │ │ │ │ strh r3, [r2, #8] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ b 3d1ecc │ │ │ │ @@ -392829,15 +392829,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #288] @ 3d23c4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -392848,15 +392848,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #28] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3d23c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 3d1e78 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r3, #2100] @ 0x834 │ │ │ │ bl 58e9e8 │ │ │ │ add r1, r7, #8320 @ 0x2080 │ │ │ │ ldrh r2, [r4, #8] │ │ │ │ @@ -392876,15 +392876,15 @@ │ │ │ │ ldr r0, [pc, #160] @ 3d23d0 │ │ │ │ stm sp, {r2, r3, r9, fp} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 3d1e78 │ │ │ │ ldr r3, [pc, #84] @ 3d23ac │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -392894,34 +392894,34 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 3d23d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d1ed8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r0, ror r0 │ │ │ │ addeq r9, sp, ip, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r6, sl, r0, ror #2 │ │ │ │ - rsbeq r4, r3, r8, lsl r0 │ │ │ │ + rsbseq r6, sl, r0, lsl #3 │ │ │ │ + rsbeq r4, r3, r8, lsr r0 │ │ │ │ addeq r8, sp, r0, ror #24 │ │ │ │ andeq r1, r0, ip, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - ldrdeq r3, [r3], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r3, r3, r0, asr ip │ │ │ │ - rsbeq r3, r3, r0, ror #23 │ │ │ │ - rsbseq r5, sl, r4, asr #26 │ │ │ │ - strdeq r3, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq r3, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r3, r3, r0, ror ip │ │ │ │ + rsbeq r3, r3, r0, lsl #24 │ │ │ │ + rsbseq r5, sl, r4, ror #26 │ │ │ │ + rsbeq r3, r3, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1508] @ 3d29d8 │ │ │ │ ldr r1, [pc, #1508] @ 3d29dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393193,27 +393193,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3d2a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d2440 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cf650 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 58e9e8 │ │ │ │ bl 58f134 │ │ │ │ @@ -393241,15 +393241,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #292 @ 0x124 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r2, [pc, #324] @ 3d2a48 │ │ │ │ ldr r3, [pc, #212] @ 3d29dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393261,15 +393261,15 @@ │ │ │ │ b 3cf7fc │ │ │ │ ldr r0, [pc, #276] @ 3d2a4c │ │ │ │ stm sp, {r3, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d2440 │ │ │ │ ldr r3, [pc, #248] @ 3d2a50 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d274c │ │ │ │ ldr r3, [pc, #124] @ 3d29e8 │ │ │ │ @@ -393285,33 +393285,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3d2a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d274c │ │ │ │ ldr r0, [pc, #136] @ 3d2a58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d274c │ │ │ │ addeq r8, sp, r0, lsr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, sp, r8, lsl sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x008d89bc │ │ │ │ - rsbseq r5, sl, r4, lsr #22 │ │ │ │ + rsbseq r5, sl, r4, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ @ instruction: 0x008d88bc │ │ │ │ addeq r8, sp, r8, asr r8 │ │ │ │ addeq r8, sp, r8, lsl r8 │ │ │ │ ldrdeq r8, [sp], r0 │ │ │ │ addeq r8, sp, r8, ror r7 │ │ │ │ addeq r8, sp, ip, lsr r7 │ │ │ │ @@ -393321,23 +393321,23 @@ │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ addeq r8, sp, r8, ror r6 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ andeq r3, r0, r8, lsr #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r3, r8, asr r7 │ │ │ │ + rsbeq r3, r3, r8, ror r7 │ │ │ │ addeq r8, sp, ip, ror #10 │ │ │ │ - rsbseq r5, sl, r0, ror #15 │ │ │ │ - rsbeq r3, r3, r0, ror #14 │ │ │ │ + rsbseq r5, sl, r0, lsl #16 │ │ │ │ + rsbeq r3, r3, r0, lsl #15 │ │ │ │ addeq r8, sp, r0, lsr #10 │ │ │ │ - rsbeq r3, r3, ip, asr #13 │ │ │ │ + rsbeq r3, r3, ip, ror #13 │ │ │ │ andeq r4, r0, ip, lsl #1 │ │ │ │ - strheq r3, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r3, r3, r8, asr #7 │ │ │ │ + ldrdeq r3, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r3, r3, r8, ror #7 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ orrcc r2, r2, r3, lsl #29 │ │ │ │ addcc r2, r2, r2, lsl #1 │ │ │ │ addcc r0, r0, r2 │ │ │ │ addcc r0, r0, #8896 @ 0x22c0 │ │ │ │ @@ -393356,15 +393356,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ str r3, [r2, #1368] @ 0x558 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3d2ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ ldrdeq r7, [r9], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r4, #1368] @ 0x558 │ │ │ │ @@ -393409,59 +393409,59 @@ │ │ │ │ ldr r2, [pc, #48] @ 3d2bb4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d2b64 │ │ │ │ ldr r0, [pc, #32] @ 3d2bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d2b64 │ │ │ │ ldr r0, [pc, #20] @ 3d2bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d2b64 │ │ │ │ addeq r8, sp, r0, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r3, r3, r0, ror r5 │ │ │ │ - rsbeq r3, r3, r4, lsl #11 │ │ │ │ + @ instruction: 0x00633590 │ │ │ │ + rsbeq r3, r3, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #308] @ 3d2d0c │ │ │ │ ldr r2, [pc, #308] @ 3d2d10 │ │ │ │ ldr r1, [pc, #308] @ 3d2d14 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #276] @ 3d2d18 │ │ │ │ ldr r1, [pc, #276] @ 3d2d1c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #244] @ 3d2d20 │ │ │ │ ldr r1, [pc, #244] @ 3d2d24 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #212] @ 3d2d28 │ │ │ │ ldr r1, [pc, #212] @ 3d2d2c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #204] @ 3d2d30 │ │ │ │ str r1, [r5, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -393474,55 +393474,55 @@ │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ ldr r0, [pc, #164] @ 3d2d38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75155c │ │ │ │ + bl 75157c │ │ │ │ ldr r3, [pc, #148] @ 3d2d3c │ │ │ │ ldr r1, [pc, #148] @ 3d2d40 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [pc, #128] @ 3d2d44 │ │ │ │ ldr r1, [pc, #128] @ 3d2d48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r5, sl, r8, lsr #13 │ │ │ │ - ldrdeq r7, [r0], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq pc, r4, r4, lsl fp @ │ │ │ │ - rsbeq r7, r1, r0, lsr #23 │ │ │ │ - rsbeq r0, r1, r8, ror sp │ │ │ │ - rsbeq r3, r3, ip, lsl r5 │ │ │ │ - rsbeq r0, r2, ip, lsl #1 │ │ │ │ + rsbseq r5, sl, r8, asr #13 │ │ │ │ + strdeq r7, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq pc, r4, r4, lsr fp @ │ │ │ │ + rsbeq r7, r1, r0, asr #23 │ │ │ │ + @ instruction: 0x00610d98 │ │ │ │ + rsbeq r3, r3, ip, lsr r5 │ │ │ │ + rsbeq r0, r2, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #28 │ │ │ │ ldreq r1, [r0, sp, lsr #11]! │ │ │ │ - strdeq r3, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r3, r3, ip, lsl r5 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ - rsbeq r3, r3, r8, asr #9 │ │ │ │ + rsbeq r3, r3, r8, ror #9 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ addeq r7, r9, ip, asr #11 │ │ │ │ addeq lr, fp, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393533,25 +393533,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3d2e00 │ │ │ │ ldr r1, [pc, #136] @ 3d2e04 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #116] @ 3d2e08 │ │ │ │ ldr r1, [pc, #116] @ 3d2e0c │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #84] @ 3d2e10 │ │ │ │ ldr r2, [pc, #84] @ 3d2e14 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -393562,21 +393562,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, sl, r4, lsr #10 │ │ │ │ - rsbeq r3, r3, ip, lsl r4 │ │ │ │ - rsbeq pc, r1, r4, asr #30 │ │ │ │ - rsbeq r7, r0, r0, lsr #14 │ │ │ │ - rsbeq pc, r4, r4, ror #18 │ │ │ │ - strheq r9, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r7, r2, r0, asr #29 │ │ │ │ + rsbseq r5, sl, r4, asr #10 │ │ │ │ + rsbeq r3, r3, ip, lsr r4 │ │ │ │ + rsbeq pc, r1, r4, ror #30 │ │ │ │ + rsbeq r7, r0, r0, asr #14 │ │ │ │ + rsbeq pc, r4, r4, lsl #19 │ │ │ │ + ldrdeq r9, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r7, r2, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #672] @ 0x2a0 │ │ │ │ ldrb r1, [r4, #714] @ 0x2ca │ │ │ │ @@ -393622,40 +393622,40 @@ │ │ │ │ bl 513f34 │ │ │ │ ldr r0, [pc, #20] @ 3d2ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 513f34 │ │ │ │ ldr r0, [pc, #12] @ 3d2ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 513f34 │ │ │ │ - rsbeq r3, r3, r0, ror #5 │ │ │ │ - ldrdeq r3, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r3, r3, r8, asr #5 │ │ │ │ + rsbeq r3, r3, r0, lsl #6 │ │ │ │ + strdeq r3, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r3, r3, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #216] @ 3d2fe8 │ │ │ │ ldr r2, [pc, #216] @ 3d2fec │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #212] @ 3d2ff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #184] @ 3d2ff4 │ │ │ │ ldr r1, [pc, #184] @ 3d2ff8 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r5, #744] @ 0x2e8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d2fcc │ │ │ │ add r3, r4, #8896 @ 0x22c0 │ │ │ │ add r1, r4, #8960 @ 0x2300 │ │ │ │ @@ -393685,75 +393685,75 @@ │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ bl 3a9bd8 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ bl 3abd54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3d2f68 │ │ │ │ - rsbseq r5, sl, r8, ror r3 │ │ │ │ - rsbeq r7, r1, r4, lsl #17 │ │ │ │ - rsbeq r0, r1, ip, asr sl │ │ │ │ - rsbeq r3, r3, ip, asr #4 │ │ │ │ - rsbeq pc, r1, r8, ror sp @ │ │ │ │ + @ instruction: 0x007a5398 │ │ │ │ + rsbeq r7, r1, r4, lsr #17 │ │ │ │ + rsbeq r0, r1, ip, ror sl │ │ │ │ + rsbeq r3, r3, ip, ror #4 │ │ │ │ + @ instruction: 0x0061fd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #176] @ 3d30c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r6, [pc, #172] @ 3d30c8 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 758080 │ │ │ │ + bl 7580a0 │ │ │ │ ldr r2, [pc, #156] @ 3d30cc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #128] @ 3d30d0 │ │ │ │ ldr r1, [pc, #128] @ 3d30d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #96] @ 3d30d8 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r0, #1372] @ 0x55c │ │ │ │ mov r0, r5 │ │ │ │ tst r3, #2 │ │ │ │ ldreq r3, [r9, #872] @ 0x368 │ │ │ │ orreq r3, r3, #4 │ │ │ │ streq r3, [r9, #872] @ 0x368 │ │ │ │ ldr r3, [r8, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq r5, sl, r8, ror #4 │ │ │ │ - @ instruction: 0x0061fc98 │ │ │ │ - rsbeq r3, r3, r0, lsl r1 │ │ │ │ - rsbeq r7, r1, r4, asr r7 │ │ │ │ - rsbeq r0, r1, ip, lsr #18 │ │ │ │ - rsbeq r3, r3, r8, lsl r1 │ │ │ │ + rsbseq r5, sl, r8, lsl #5 │ │ │ │ + strheq pc, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r3, r3, r0, lsr r1 │ │ │ │ + rsbeq r7, r1, r4, ror r7 │ │ │ │ + rsbeq r0, r1, ip, asr #18 │ │ │ │ + rsbeq r3, r3, r8, lsr r1 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3104 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -393772,15 +393772,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3d31ac │ │ │ │ ldr r1, [pc, #120] @ 3d31b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ bl 4159ec │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ beq 3d3174 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -393797,17 +393797,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, sl, r8, ror #2 │ │ │ │ - rsbeq r7, r1, r0, ror r6 │ │ │ │ - rsbeq r0, r1, r4, asr #16 │ │ │ │ + rsbseq r5, sl, r8, lsl #3 │ │ │ │ + @ instruction: 0x00617690 │ │ │ │ + rsbeq r0, r1, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #364] @ 3d3338 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393822,15 +393822,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, #0 │ │ │ │ add r3, r6, #8832 @ 0x2280 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ mov sl, #1 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #48] @ 0x30 │ │ │ │ @@ -393841,30 +393841,30 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ adds r5, r2, #24 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb sl, [sp, #56] @ 0x38 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r8, #4 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ add r5, r6, #8192 @ 0x2000 │ │ │ │ lsr r3, r7, #2 │ │ │ │ and r3, r3, sl │ │ │ │ strb r3, [r5, #698] @ 0x2ba │ │ │ │ lsr r3, r7, #3 │ │ │ │ and r3, r3, sl │ │ │ │ @@ -393897,19 +393897,19 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 58ed8c │ │ │ │ b 3d32c4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r5, [sl], #-12 @ │ │ │ │ + ldrsbeq r5, [sl], #-12 @ │ │ │ │ addeq r7, sp, r4, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r7, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r0, r1, ip, lsl #15 │ │ │ │ + ldrdeq r7, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r0, r1, ip, lsr #15 │ │ │ │ addeq r7, sp, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ add r6, r0, #8896 @ 0x22c0 │ │ │ │ @@ -393943,29 +393943,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 418434 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d33fc │ │ │ │ b 3d3390 │ │ │ │ mvn r0, #0 │ │ │ │ b 3d33ac │ │ │ │ - ldrheq r4, [sl], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r7, r1, r4, asr #7 │ │ │ │ - @ instruction: 0x0061059c │ │ │ │ + ldrsbeq r4, [sl], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r7, r1, r4, ror #7 │ │ │ │ + strheq r0, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #512] @ 3d3644 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393980,15 +393980,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r7, r7, #8832 @ 0x2280 │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ mov r8, #0 │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r8, [r9, #4] │ │ │ │ @@ -394000,15 +394000,15 @@ │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ adc fp, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #32] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ @@ -394018,71 +394018,71 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r8, [r9, #4] │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ adds r2, r2, #664 @ 0x298 │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov fp, #1 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ str r8, [r9, #4] │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldmdb r7, {r2, r9} │ │ │ │ mov r3, #0 │ │ │ │ adds r7, r2, #672 @ 0x2a0 │ │ │ │ mov r2, #0 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r4, #8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [pc, #80] @ 3d3658 │ │ │ │ ldr r3, [pc, #64] @ 3d364c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394092,19 +394092,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, sl, r4, asr #28 │ │ │ │ + rsbseq r4, sl, r4, ror #28 │ │ │ │ addeq r7, sp, ip, asr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r1, ip, lsr r3 │ │ │ │ - rsbeq r0, r1, r4, lsl r5 │ │ │ │ + rsbeq r7, r1, ip, asr r3 │ │ │ │ + rsbeq r0, r1, r4, lsr r5 │ │ │ │ addeq r7, sp, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #304] @ 3d37a4 │ │ │ │ ldr r2, [pc, #304] @ 3d37a8 │ │ │ │ @@ -394112,15 +394112,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #1360] @ 0x550 │ │ │ │ bl 253648 │ │ │ │ ldr r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d3738 │ │ │ │ @@ -394134,30 +394134,30 @@ │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ bl 58eab4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrb r3, [r6, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 3d3754 │ │ │ │ ldr ip, [pc, #180] @ 3d37bc │ │ │ │ ldr r2, [pc, #180] @ 3d37c0 │ │ │ │ ldr r1, [pc, #180] @ 3d37c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 415dfc │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ bl 3a9bd8 │ │ │ │ ldr r0, [r6, #736] @ 0x2e0 │ │ │ │ bl 3abd54 │ │ │ │ @@ -394165,38 +394165,38 @@ │ │ │ │ str r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d36b4 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4184ac │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d3774 │ │ │ │ add r2, r5, #6144 @ 0x1800 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ bl 4172ec │ │ │ │ b 3d3700 │ │ │ │ - rsbseq r4, sl, r0, lsl ip │ │ │ │ - rsbeq r2, r3, ip, lsl #22 │ │ │ │ - rsbeq pc, r1, r8, lsr r6 @ │ │ │ │ - rsbseq r4, sl, r8, asr #23 │ │ │ │ - ldrdeq r7, [r1], #-12 @ │ │ │ │ - strheq r0, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r4, sl, ip, ror fp │ │ │ │ - @ instruction: 0x00617090 │ │ │ │ - rsbeq r0, r1, r8, ror #4 │ │ │ │ + rsbseq r4, sl, r0, lsr ip │ │ │ │ + rsbeq r2, r3, ip, lsr #22 │ │ │ │ + rsbeq pc, r1, r8, asr r6 @ │ │ │ │ + rsbseq r4, sl, r8, ror #23 │ │ │ │ + strdeq r7, [r1], #-12 @ │ │ │ │ + ldrdeq r0, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x007a4b9c │ │ │ │ + strheq r7, [r1], #-0 @ │ │ │ │ + rsbeq r0, r1, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r3, [pc, #632] @ 3d3a58 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -394212,15 +394212,15 @@ │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #592] @ 3d3a68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sl, fp, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ mov r7, #1 │ │ │ │ ldr r8, [sl, #40] @ 0x28 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ @@ -394236,15 +394236,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ add r4, r0, #424 @ 0x1a8 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ @@ -394252,15 +394252,15 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #2 │ │ │ │ mov r2, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrh r8, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #408] @ 3d3a6c │ │ │ │ add r4, fp, #8192 @ 0x2000 │ │ │ │ umull r2, r3, r8, r3 │ │ │ │ ldr r0, [r4, #1360] @ 0x550 │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r1, r8 │ │ │ │ @@ -394280,53 +394280,53 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adc sl, sl, #0 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, fp │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ strb r7, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr sl, [r4, #1360] @ 0x550 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldrd r4, [sp, #56] @ 0x38 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [pc, #152] @ 3d3a70 │ │ │ │ ldr r3, [pc, #132] @ 3d3a60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394353,23 +394353,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 255400 <__printf_chk@plt> │ │ │ │ b 3d3a20 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, sl, r8, lsr #21 │ │ │ │ + rsbseq r4, sl, r8, asr #21 │ │ │ │ addeq r7, sp, r0, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00616f90 │ │ │ │ - rsbeq r0, r1, r4, ror #2 │ │ │ │ + strheq r6, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r0, r1, r4, lsl #3 │ │ │ │ bge fee7e520 <__bss_end__@@Base+0xfe0b58d0> │ │ │ │ addeq r7, sp, ip, asr #8 │ │ │ │ - rsbeq pc, r1, r8, lsl #5 │ │ │ │ - rsbeq r2, r3, r0, lsl #15 │ │ │ │ + rsbeq pc, r1, r8, lsr #5 │ │ │ │ + rsbeq r2, r3, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1124] @ 3d3ef8 │ │ │ │ ldr r2, [pc, #1124] @ 3d3efc │ │ │ │ ldr r1, [pc, #1124] @ 3d3f00 │ │ │ │ @@ -394377,15 +394377,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r4, [pc, #1088] @ 3d3f04 │ │ │ │ ldr r3, [pc, #1088] @ 3d3f08 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r4, #104 @ 0x68 │ │ │ │ @@ -394393,15 +394393,15 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #5824 @ 0x16c0 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 41d2c4 │ │ │ │ ldr r1, [pc, #1012] @ 3d3f0c │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ @@ -394409,30 +394409,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 41d2c4 │ │ │ │ add r8, r5, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #948] @ 3d3f10 │ │ │ │ mov r0, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl 41d2c4 │ │ │ │ add r3, r5, #8896 @ 0x22c0 │ │ │ │ add r1, r5, #8960 @ 0x2300 │ │ │ │ @@ -394471,15 +394471,15 @@ │ │ │ │ add sl, r9, #76 @ 0x4c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r6, #1372] @ 0x55c │ │ │ │ mov r3, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq ip, #4096 @ 0x1000 │ │ │ │ movne ip, #2048 @ 0x800 │ │ │ │ mov r1, #25 │ │ │ │ @@ -394496,15 +394496,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt 3d3dc4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 418434 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d3c9c │ │ │ │ @@ -394516,15 +394516,15 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #592] @ 3d3f28 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r5, #1744 @ 0x6d0 │ │ │ │ add r4, r4, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e1e0 │ │ │ │ add r0, r5, #9024 @ 0x2340 │ │ │ │ @@ -394533,15 +394533,15 @@ │ │ │ │ add r0, r0, #4 │ │ │ │ bl 254134 │ │ │ │ ldr r3, [pc, #528] @ 3d3f2c │ │ │ │ str r3, [r6, #752] @ 0x2f0 │ │ │ │ str r9, [r6, #1360] @ 0x550 │ │ │ │ str r9, [r6, #1364] @ 0x554 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ add r8, r8, #88 @ 0x58 │ │ │ │ ldr r3, [r8, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #484] @ 3d3f30 │ │ │ │ @@ -394599,24 +394599,24 @@ │ │ │ │ ldr r1, [pc, #300] @ 3d3f48 │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757b7c │ │ │ │ - bl 750ff0 │ │ │ │ + bl 757b9c │ │ │ │ + bl 751010 │ │ │ │ ldr r2, [pc, #268] @ 3d3f4c │ │ │ │ ldr r1, [pc, #268] @ 3d3f50 │ │ │ │ add r4, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ bl 41acfc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3d3ec4 │ │ │ │ ldrb r3, [r5, #1751] @ 0x6d7 │ │ │ │ ldrb r1, [r5, #1752] @ 0x6d8 │ │ │ │ lsl r3, r3, #8 │ │ │ │ ldrb r2, [r5, #1753] @ 0x6d9 │ │ │ │ @@ -394649,40 +394649,40 @@ │ │ │ │ ldr r0, [pc, #120] @ 3d3f5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3d3f60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrsheq r4, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r2, r3, ip, ror #13 │ │ │ │ - rsbeq pc, r1, r8, lsl r2 @ │ │ │ │ + rsbseq r4, sl, r0, lsl r8 │ │ │ │ + rsbeq r2, r3, ip, lsl #14 │ │ │ │ + rsbeq pc, r1, r8, lsr r2 @ │ │ │ │ addeq r6, r9, ip, asr #15 │ │ │ │ - rsbeq r2, r3, ip, lsr r7 │ │ │ │ - strdeq r2, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - strheq r2, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r4, sl, r0, lsl #13 │ │ │ │ - @ instruction: 0x00616b94 │ │ │ │ - rsbeq pc, r0, r4, ror sp @ │ │ │ │ - rsbseq r4, sl, r4, asr #11 │ │ │ │ - rsbeq r6, r0, r0, ror #15 │ │ │ │ - rsbeq lr, r4, r4, lsr #20 │ │ │ │ + rsbeq r2, r3, ip, asr r7 │ │ │ │ + rsbeq r2, r3, r8, lsl r7 │ │ │ │ + ldrdeq r2, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r4, sl, r0, lsr #13 │ │ │ │ + strheq r6, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x0060fd94 │ │ │ │ + rsbseq r4, sl, r4, ror #11 │ │ │ │ + rsbeq r6, r0, r0, lsl #16 │ │ │ │ + rsbeq lr, r4, r4, asr #20 │ │ │ │ mvneq r0, #1 │ │ │ │ umulleq r8, lr, r4, r0 │ │ │ │ - strdeq lr, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r2, r3, r8, asr r4 │ │ │ │ - rsbeq r2, r3, r4, ror r4 │ │ │ │ - rsbseq r4, sl, r8, ror r4 │ │ │ │ - @ instruction: 0x0060669c │ │ │ │ - rsbeq lr, r4, r0, ror #17 │ │ │ │ - rsbeq pc, r0, r8, lsl fp @ │ │ │ │ - @ instruction: 0x00633d98 │ │ │ │ - rsbseq r4, sl, r8, lsr #7 │ │ │ │ - rsbeq r2, r3, r4, ror #4 │ │ │ │ - rsbeq r7, r1, r4, lsr r5 │ │ │ │ + rsbeq lr, r1, r8, lsl pc │ │ │ │ + rsbeq r2, r3, r8, ror r4 │ │ │ │ + @ instruction: 0x00632494 │ │ │ │ + @ instruction: 0x007a4498 │ │ │ │ + strheq r6, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq lr, r4, r0, lsl #18 │ │ │ │ + rsbeq pc, r0, r8, lsr fp @ │ │ │ │ + strheq r3, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r4, sl, r8, asr #7 │ │ │ │ + rsbeq r2, r3, r4, lsl #5 │ │ │ │ + rsbeq r7, r1, r4, asr r5 │ │ │ │ @ instruction: 0x000008b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r3, r1, r1, lsl #1 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -394715,15 +394715,15 @@ │ │ │ │ ldr r1, [pc, #368] @ 3d415c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3d4024 │ │ │ │ bl 417480 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -394752,15 +394752,15 @@ │ │ │ │ ldr r1, [pc, #232] @ 3d4168 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3d40b8 │ │ │ │ bl 417480 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -394800,25 +394800,25 @@ │ │ │ │ ldr r1, [pc, #56] @ 3d4178 │ │ │ │ ldr r0, [pc, #56] @ 3d417c │ │ │ │ ldr r2, [pc, #56] @ 3d4180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #216 @ 0xd8 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r4, sl, r0, lsr #5 │ │ │ │ - strheq r6, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq pc, r0, r4, lsl #19 │ │ │ │ - rsbseq r4, sl, ip, lsl #4 │ │ │ │ - rsbeq r6, r1, ip, lsl r7 │ │ │ │ - strdeq pc, [r0], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r4, sl, r8, ror #2 │ │ │ │ + rsbseq r4, sl, r0, asr #5 │ │ │ │ + ldrdeq r6, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, r0, r4, lsr #19 │ │ │ │ + rsbseq r4, sl, ip, lsr #4 │ │ │ │ + rsbeq r6, r1, ip, lsr r7 │ │ │ │ + rsbeq pc, r0, r0, lsl r9 @ │ │ │ │ + rsbseq r4, sl, r8, lsl #3 │ │ │ │ + rsbeq r2, r3, r8, asr #32 │ │ │ │ + ldrdeq r2, [r3], #-16 @ │ │ │ │ rsbeq r2, r3, r8, lsr #32 │ │ │ │ - strheq r2, [r3], #-16 @ │ │ │ │ - rsbeq r2, r3, r8 │ │ │ │ - rsbeq r2, r3, ip, ror #2 │ │ │ │ + rsbeq r2, r3, ip, lsl #3 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #228] @ 3d4280 │ │ │ │ mov r4, r1 │ │ │ │ @@ -394828,15 +394828,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #1 │ │ │ │ add r3, r4, r4, lsl r2 │ │ │ │ add r3, r5, r3 │ │ │ │ add r3, r3, #8896 @ 0x22c0 │ │ │ │ strb r2, [r3, #53] @ 0x35 │ │ │ │ mov r1, r4 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ @@ -394875,17 +394875,17 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r8, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3d3f64 │ │ │ │ - rsbseq r4, sl, r4, ror #1 │ │ │ │ - strdeq r6, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq pc, r0, ip, asr #15 │ │ │ │ + rsbseq r4, sl, r4, lsl #2 │ │ │ │ + rsbeq r6, r1, r4, lsl r6 │ │ │ │ + rsbeq pc, r0, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #444] @ 3d4460 │ │ │ │ ldr r3, [pc, #444] @ 3d4464 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -394918,15 +394918,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #340] @ 3d4470 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r8, r4, #8832 @ 0x2280 │ │ │ │ ldr r2, [r8, #40] @ 0x28 │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r8, #44] @ 0x2c │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ adds r2, r2, #696 @ 0x2b8 │ │ │ │ @@ -394934,15 +394934,15 @@ │ │ │ │ adc r4, r4, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ @@ -394951,42 +394951,42 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ str r9, [r7, #4] │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldmdb r8, {r2, r7} │ │ │ │ orr r3, r3, #4 │ │ │ │ adds r8, r2, #696 @ 0x2b8 │ │ │ │ adc r7, r7, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [pc, #76] @ 3d4474 │ │ │ │ ldr r3, [pc, #56] @ 3d4464 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394997,17 +394997,17 @@ │ │ │ │ ldrb r1, [r3, #714] @ 0x2ca │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3d4184 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, r0, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq pc, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r3, sl, r8, ror pc │ │ │ │ - rsbeq r6, r1, r4, lsl #9 │ │ │ │ + ldrdeq pc, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x007a3f98 │ │ │ │ + rsbeq r6, r1, r4, lsr #9 │ │ │ │ strdeq r6, [sp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr r1, [pc, #2500] @ 3d4e54 │ │ │ │ mov lr, r2 │ │ │ │ @@ -395096,15 +395096,15 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r8, #0 │ │ │ │ adds r6, r6, r3 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ @@ -395118,15 +395118,15 @@ │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ asr r7, r7, #31 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -395134,30 +395134,30 @@ │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #129] @ 0x81 │ │ │ │ ldrb r2, [r5, #52] @ 0x34 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, sl │ │ │ │ cmp r3, r2 │ │ │ │ beq 3d480c │ │ │ │ ldr fp, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r4, #720] @ 0x2d0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1948] @ 3d4e74 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -395229,16 +395229,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d4e08 │ │ │ │ ldr r0, [pc, #1684] @ 3d4e90 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ - bl 9da1b8 │ │ │ │ + b 9a33d4 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ adds r6, r6, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -395247,15 +395247,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ asr r1, r7, #31 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -395263,15 +395263,15 @@ │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ add r3, sl, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ ldrbcs r3, [r5, #52] @ 0x34 │ │ │ │ strcs r8, [r5, #48] @ 0x30 │ │ │ │ @@ -395291,15 +395291,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ moveq r8, #16384 @ 0x4000 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #720] @ 0x2d0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3aaa68 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -395443,15 +395443,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [fp] │ │ │ │ str r6, [fp, #4] │ │ │ │ str r6, [fp, #8] │ │ │ │ str r6, [fp, #12] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [ip, #4] │ │ │ │ str r6, [ip] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ @@ -395478,15 +395478,15 @@ │ │ │ │ adc sl, r3, #0 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #108] @ 0x6c │ │ │ │ asr r1, r8, #31 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -395495,16 +395495,16 @@ │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 718dd8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r7, #8] │ │ │ │ ldrbcs r3, [r7, #12] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ @@ -395529,15 +395529,15 @@ │ │ │ │ ldr r1, [pc, #524] @ 3d4eb0 │ │ │ │ ldr r2, [pc, #524] @ 3d4eb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r4, #720] @ 0x2d0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #428] @ 3d4e74 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -395636,39 +395636,39 @@ │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ umulleq r6, sp, r0, r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, sp, r0, ror #18 │ │ │ │ addeq r6, sp, r8, lsl #18 │ │ │ │ - rsbseq r3, sl, ip, lsr sp │ │ │ │ - rsbseq r3, sl, r8, lsr #26 │ │ │ │ - rsbeq r6, r1, r0, lsr r2 │ │ │ │ - strheq pc, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r3, sl, ip, asr sp │ │ │ │ + rsbseq r3, sl, r8, asr #26 │ │ │ │ + rsbeq r6, r1, r0, asr r2 │ │ │ │ + ldrdeq pc, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ addeq r6, sp, r0, lsr r7 │ │ │ │ - rsbseq r3, sl, ip, lsl #22 │ │ │ │ - rsbeq lr, r1, r4, asr #10 │ │ │ │ - rsbeq r1, r3, r8, lsl #23 │ │ │ │ + rsbseq r3, sl, ip, lsr #22 │ │ │ │ + rsbeq lr, r1, r4, ror #10 │ │ │ │ + rsbeq r1, r3, r8, lsr #23 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq r6, sp, ip, asr #12 │ │ │ │ - rsbeq r1, r3, ip, ror #21 │ │ │ │ - rsbeq r5, r1, r0, asr #29 │ │ │ │ - @ instruction: 0x0060f098 │ │ │ │ + rsbeq r1, r3, ip, lsl #22 │ │ │ │ + rsbeq r5, r1, r0, ror #29 │ │ │ │ + strheq pc, [r0], #-8 @ │ │ │ │ bge ff2c7ea8 <__bss_end__@@Base+0xfe4ff258> │ │ │ │ - rsbseq r3, sl, r8, asr r7 │ │ │ │ - rsbeq r5, r1, r4, ror #24 │ │ │ │ - rsbeq lr, r0, ip, lsr lr │ │ │ │ - rsbseq r3, sl, r0, lsl #12 │ │ │ │ - ldrdeq lr, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - strdeq r5, [r1], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r3, sl, r4, ror r4 │ │ │ │ - rsbeq r1, r3, r0, lsr r3 │ │ │ │ - rsbseq r3, sl, r0, asr r4 │ │ │ │ - rsbeq r1, r3, r8, lsl #6 │ │ │ │ + rsbseq r3, sl, r8, ror r7 │ │ │ │ + rsbeq r5, r1, r4, lsl #25 │ │ │ │ + rsbeq lr, r0, ip, asr lr │ │ │ │ + rsbseq r3, sl, r0, lsr #12 │ │ │ │ + strdeq lr, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r5, r1, ip, lsl fp │ │ │ │ + @ instruction: 0x007a3494 │ │ │ │ + rsbeq r1, r3, r0, asr r3 │ │ │ │ + rsbseq r3, sl, r0, ror r4 │ │ │ │ + rsbeq r1, r3, r8, lsr #6 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3d4ef8 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcc 3d4f10 │ │ │ │ @@ -395792,21 +395792,21 @@ │ │ │ │ ldr r3, [pc, #48] @ 3d50f0 │ │ │ │ cmp ip, r3 │ │ │ │ bne 3d4f64 │ │ │ │ ldr r0, [r0, #744] @ 0x2e8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ b 3d4fa0 │ │ │ │ - rsbseq r3, sl, r0, lsr #5 │ │ │ │ + rsbseq r3, sl, r0, asr #5 │ │ │ │ strcc pc, [r1, #-4095] @ 0xfffff001 │ │ │ │ - rsbseq r3, sl, r8, lsl #6 │ │ │ │ - rsbeq sp, r1, r0, asr #26 │ │ │ │ - rsbeq r1, r3, r0, asr #7 │ │ │ │ + rsbseq r3, sl, r8, lsr #6 │ │ │ │ + rsbeq sp, r1, r0, ror #26 │ │ │ │ + rsbeq r1, r3, r0, ror #7 │ │ │ │ @ instruction: 0xf00d0009 │ │ │ │ - rsbseq r3, sl, r9, lsr #3 │ │ │ │ + rsbseq r3, sl, r9, asr #3 │ │ │ │ bgt 3550f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #4028] @ 3d60cc │ │ │ │ @@ -395941,15 +395941,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ @@ -396009,28 +396009,28 @@ │ │ │ │ adc r7, r3, #0 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r5, [sp, #180] @ 0xb4 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ strb fp, [sp, #180] @ 0xb4 │ │ │ │ add r8, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ mov ip, r1 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -396038,15 +396038,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sl, #2340] @ 0x924 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r3 │ │ │ │ ldrb r3, [sp, #251] @ 0xfb │ │ │ │ cmp r2, r3, lsr #7 │ │ │ │ bne 3d55d4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -396139,22 +396139,22 @@ │ │ │ │ ldr r3, [pc, #2780] @ 3d6108 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #2772] @ 3d610c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 3d571c │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str lr, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r4, [sl, #2284] @ 0x8ec │ │ │ │ mov r6, r2 │ │ │ │ mul r6, r4, r6 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396166,30 +396166,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ asr r4, r4, #31 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, r7 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldrbcs r3, [sl, #2292] @ 0x8f4 │ │ │ │ strcs r5, [sl, #2288] @ 0x8f0 │ │ │ │ @@ -396200,15 +396200,15 @@ │ │ │ │ beq 3d58d0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r6, r4 │ │ │ │ mov r5, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396220,30 +396220,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ asr r6, r6, #31 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 3d5640 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov fp, r8 │ │ │ │ @@ -396350,15 +396350,15 @@ │ │ │ │ str fp, [r8, #4] │ │ │ │ strb r3, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ movcs r4, r7 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ @@ -396369,15 +396369,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ adc r3, r0, #0 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ subs r7, r7, r4 │ │ │ │ beq 3d5a00 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r6, r6, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -396448,30 +396448,30 @@ │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r3, [r8, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb r4, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r4, #16 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ b 3d5a2c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov fp, r8 │ │ │ │ ldr r4, [r3, #736] @ 0x2e0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #184] @ 0xb8 │ │ │ │ strb r3, [sp, #192] @ 0xc0 │ │ │ │ @@ -396541,15 +396541,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ mov fp, #1 │ │ │ │ ldr r6, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396560,15 +396560,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396576,15 +396576,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 3d5fd4 │ │ │ │ ldr r3, [pc, #1008] @ 3d6120 │ │ │ │ ldr r2, [pc, #1008] @ 3d6124 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -396595,15 +396595,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [sl, #2308] @ 0x904 │ │ │ │ ldr r4, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r3, [r2, #-8] │ │ │ │ mov fp, #0 │ │ │ │ mov r7, #1 │ │ │ │ @@ -396615,15 +396615,15 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396631,27 +396631,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2316] @ 0x90c │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ bne 3d57d4 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r6, [sl, #2308] @ 0x904 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mul r3, r6, r3 │ │ │ │ ldmdb r1, {r2, r4} │ │ │ │ str fp, [sp, #184] @ 0xb8 │ │ │ │ @@ -396661,15 +396661,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc r4, r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [sp, #196] @ 0xc4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -396677,15 +396677,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 3d6418 │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sl, #2304] @ 0x900 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -396712,15 +396712,15 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ strb r6, [sp, #188] @ 0xbc │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strb r3, [sp, #221] @ 0xdd │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #196] @ 0xc4 │ │ │ │ ldr ip, [sp, #156] @ 0x9c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r6, #16 │ │ │ │ @@ -396728,16 +396728,16 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 718dd8 │ │ │ │ + bl 9da1d8 │ │ │ │ orrs r4, r5, r4 │ │ │ │ bne 3d57ec │ │ │ │ b 3d5800 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ tst r3, #127 @ 0x7f │ │ │ │ bne 3d5ba0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -396752,22 +396752,22 @@ │ │ │ │ ldrb r3, [sp, #229] @ 0xe5 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [sp, #229] @ 0xe5 │ │ │ │ bl 3ad9c0 │ │ │ │ strh r0, [sp, #230] @ 0xe6 │ │ │ │ b 3d5b8c │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mul r2, r6, r2 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ ldr r5, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396778,15 +396778,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r5, r5, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396794,15 +396794,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 3d5d28 │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, fp │ │ │ │ cmp r3, r2 │ │ │ │ @@ -396820,44 +396820,44 @@ │ │ │ │ b 3d51c0 │ │ │ │ addeq r5, sp, r4, lsl sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bge ff2c90e4 <__bss_end__@@Base+0xfe500494> │ │ │ │ bge ff2c90e0 <__bss_end__@@Base+0xfe500490> │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff2c90ec <__bss_end__@@Base+0xfe50049c> │ │ │ │ - @ instruction: 0x007a2f9c │ │ │ │ - @ instruction: 0x0061549c │ │ │ │ - rsbeq lr, r0, r4, ror r6 │ │ │ │ - rsbseq r2, sl, r0, lsl pc │ │ │ │ - ldrsheq r2, [sl], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r5, r1, r4, lsl #8 │ │ │ │ - ldrdeq lr, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrheq r2, [sl], #-252 @ 0xffffff04 @ │ │ │ │ + strheq r5, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x0060e694 │ │ │ │ + rsbseq r2, sl, r0, lsr pc │ │ │ │ + rsbseq r2, sl, ip, lsl pc │ │ │ │ + rsbeq r5, r1, r4, lsr #8 │ │ │ │ + strdeq lr, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ addeq r5, sp, r4, ror #17 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq r5, r1, ip, ror r1 │ │ │ │ - rsbeq lr, r0, ip, asr #6 │ │ │ │ + @ instruction: 0x0061519c │ │ │ │ + rsbeq lr, r0, ip, ror #6 │ │ │ │ stc2 0, cr7, [r0], {-0} │ │ │ │ - rsbseq r2, sl, r0, lsr r6 │ │ │ │ - rsbeq r4, r1, r8, lsr fp │ │ │ │ - rsbeq sp, r0, r0, lsl sp │ │ │ │ - rsbseq r2, sl, r8, asr r5 │ │ │ │ - rsbeq r4, r1, r4, ror #20 │ │ │ │ - rsbeq sp, r0, ip, lsr ip │ │ │ │ + rsbseq r2, sl, r0, asr r6 │ │ │ │ + rsbeq r4, r1, r8, asr fp │ │ │ │ + rsbeq sp, r0, r0, lsr sp │ │ │ │ + rsbseq r2, sl, r8, ror r5 │ │ │ │ + rsbeq r4, r1, r4, lsl #21 │ │ │ │ + rsbeq sp, r0, ip, asr ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r1, sl, r4, lsl pc │ │ │ │ - rsbeq pc, r2, ip, asr #27 │ │ │ │ + rsbseq r1, sl, r4, lsr pc │ │ │ │ + rsbeq pc, r2, ip, ror #27 │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - ldrsheq r1, [sl], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq pc, r2, r8, lsr #27 │ │ │ │ + rsbseq r1, sl, r0, lsl pc │ │ │ │ + rsbeq pc, r2, r8, asr #27 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ - rsbeq pc, r2, r8, lsr #26 │ │ │ │ - rsbeq pc, r2, r8, asr pc @ │ │ │ │ - rsbseq r1, sl, r4, asr #28 │ │ │ │ - rsbeq pc, r2, r4, lsl #26 │ │ │ │ - rsbeq pc, r2, r8, asr pc @ │ │ │ │ + rsbeq pc, r2, r8, asr #26 │ │ │ │ + rsbeq pc, r2, r8, ror pc @ │ │ │ │ + rsbseq r1, sl, r4, ror #28 │ │ │ │ + rsbeq pc, r2, r4, lsr #26 │ │ │ │ + rsbeq pc, r2, r8, ror pc @ │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ add r2, sp, #200 @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 3ac224 │ │ │ │ @@ -397098,15 +397098,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r9, #8832 @ 0x2280 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r9, sp, #148 @ 0x94 │ │ │ │ mov fp, #1 │ │ │ │ adds r6, r6, #696 @ 0x2b8 │ │ │ │ @@ -397120,15 +397120,15 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str sl, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r7, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str sl, [sp, #24] │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -397139,42 +397139,42 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str sl, [r9, #4] │ │ │ │ bic r3, r3, r5 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ strb fp, [sp, #152] @ 0x98 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldmdb r4, {r3, r5} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #32] │ │ │ │ adds r4, r3, #696 @ 0x2b8 │ │ │ │ adc r5, r5, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ b 3d64b0 │ │ │ │ ldr r3, [pc, #2912] @ 3d71bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d64b0 │ │ │ │ ldr r2, [pc, #2896] @ 3d71c0 │ │ │ │ @@ -397188,15 +397188,15 @@ │ │ │ │ bne 3d7d98 │ │ │ │ ldr r1, [pc, #2864] @ 3d71c4 │ │ │ │ ldr r0, [pc, #2864] @ 3d71c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #832] @ 0x340 │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ str r3, [r0, #1748] @ 0x6d4 │ │ │ │ strh r5, [r4, #8] │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ bl 58e9e8 │ │ │ │ @@ -397287,15 +397287,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ ldr r7, [r3, #44] @ 0x2c │ │ │ │ @@ -397305,15 +397305,15 @@ │ │ │ │ add r5, sp, #156 @ 0x9c │ │ │ │ adc r7, r7, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r3, r9, #9024 @ 0x2340 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -397321,15 +397321,15 @@ │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ b 3d64b0 │ │ │ │ ldr r2, [pc, #2344] @ 3d71f0 │ │ │ │ ldr r3, [pc, #2260] @ 3d71a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ @@ -397350,15 +397350,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r7, r9, #8832 @ 0x2280 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #1 │ │ │ │ add sl, sp, #148 @ 0x94 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ @@ -397369,15 +397369,15 @@ │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ add r5, r0, #424 @ 0x1a8 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -397386,15 +397386,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [pc, #2104] @ 3d7200 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3d7150 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r4, [r3, #744] @ 0x2e8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -397409,15 +397409,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -397425,15 +397425,15 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r4, #1 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ @@ -397444,30 +397444,30 @@ │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r3, [r1, #700] @ 0x2bc │ │ │ │ bl 3d2b04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d64b0 │ │ │ │ @@ -397475,30 +397475,30 @@ │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov r5, #1 │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ str r4, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ @@ -397507,15 +397507,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, lr, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ subs r3, r3, #8 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r1, #697] @ 0x2b9 │ │ │ │ mov r0, r9 │ │ │ │ @@ -397524,15 +397524,15 @@ │ │ │ │ bl 3d342c │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str lr, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sl, #4] │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov ip, #1 │ │ │ │ adds r2, r3, #120 @ 0x78 │ │ │ │ @@ -397541,15 +397541,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #24] │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -397557,25 +397557,25 @@ │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [lr, #1356] @ 0x54c │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ adds r2, r3, #136 @ 0x88 │ │ │ │ @@ -397583,15 +397583,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ add r1, r9, #9024 @ 0x2340 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #12 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -397602,15 +397602,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r0, r9 │ │ │ │ bl 3d37c8 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ @@ -397619,15 +397619,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #56 @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -397635,15 +397635,15 @@ │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [pc, #1104] @ 3d7204 │ │ │ │ str r1, [r2, #704] @ 0x2c0 │ │ │ │ sub r2, r1, #60 @ 0x3c │ │ │ │ cmp r2, r3 │ │ │ │ bls 3d7268 │ │ │ │ @@ -397682,15 +397682,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ @@ -397701,30 +397701,30 @@ │ │ │ │ adc r8, r8, #0 │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ mov r7, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #164 @ 0xa4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r2, #1356] @ 0x54c │ │ │ │ b 3d64b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397769,15 +397769,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #636] @ 3d722c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r1, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 3d64b0 │ │ │ │ ldrb r3, [r1, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397799,27 +397799,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r4, r4, #1 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ cmp r4, r3 │ │ │ │ blt 3d7010 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -397843,27 +397843,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r4, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r5, r5, #1 │ │ │ │ ldrb r3, [r3, #700] @ 0x2bc │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ cmp r5, r3 │ │ │ │ blt 3d70c0 │ │ │ │ b 3d64b0 │ │ │ │ @@ -397894,75 +397894,75 @@ │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 255400 <__printf_chk@plt> │ │ │ │ addeq r4, sp, r0, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r4, sp, r0, r9 │ │ │ │ addeq r4, sp, ip, ror #18 │ │ │ │ - rsbseq r1, sl, r8, lsl sp │ │ │ │ - rsbseq r1, sl, r8, ror #26 │ │ │ │ - rsbeq r4, r1, r8, ror r2 │ │ │ │ - rsbeq sp, r0, ip, asr #8 │ │ │ │ + rsbseq r1, sl, r8, lsr sp │ │ │ │ + rsbseq r1, sl, r8, lsl #27 │ │ │ │ + @ instruction: 0x00614298 │ │ │ │ + rsbeq sp, r0, ip, ror #8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x008d47b4 │ │ │ │ - rsbeq ip, r1, r0, lsr r6 │ │ │ │ - rsbeq pc, r2, ip, lsl #28 │ │ │ │ + rsbeq ip, r1, r0, asr r6 │ │ │ │ + rsbeq pc, r2, ip, lsr #28 │ │ │ │ addeq r4, sp, r8, asr r7 │ │ │ │ bgt 3571fc │ │ │ │ bgt 3571d8 │ │ │ │ strcc r0, [r2, #-0] │ │ │ │ - rsbseq r1, sl, r2, lsr #22 │ │ │ │ + rsbseq r1, sl, r2, asr #22 │ │ │ │ addeq r4, sp, r4, asr #12 │ │ │ │ - rsbseq r1, sl, r4, ror sl │ │ │ │ - rsbeq r3, r1, r4, lsl #31 │ │ │ │ - rsbeq sp, r0, ip, asr r1 │ │ │ │ + @ instruction: 0x007a1a94 │ │ │ │ + rsbeq r3, r1, r4, lsr #31 │ │ │ │ + rsbeq sp, r0, ip, ror r1 │ │ │ │ addeq r4, sp, ip, asr r5 │ │ │ │ - @ instruction: 0x007a1990 │ │ │ │ - @ instruction: 0x00613e9c │ │ │ │ - rsbeq sp, r0, r4, ror r0 │ │ │ │ + ldrheq r1, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + strheq r3, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x0060d094 │ │ │ │ blt ff396d8c <__bss_end__@@Base+0xfe5ce13c> │ │ │ │ andeq r2, r0, ip, ror #5 │ │ │ │ addeq r4, sp, r8, asr #32 │ │ │ │ - strdeq pc, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq pc, r2, r8, lsl r6 @ │ │ │ │ addeq r4, sp, r8, lsl r0 │ │ │ │ - rsbseq r1, sl, r8, asr #8 │ │ │ │ - rsbeq r3, r1, r8, asr r9 │ │ │ │ - rsbeq ip, r0, r0, lsr fp │ │ │ │ + rsbseq r1, sl, r8, ror #8 │ │ │ │ + rsbeq r3, r1, r8, ror r9 │ │ │ │ + rsbeq ip, r0, r0, asr fp │ │ │ │ @ instruction: 0xf00d0001 │ │ │ │ - rsbseq r1, sl, ip, ror #5 │ │ │ │ - strdeq r3, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq ip, r0, ip, asr #19 │ │ │ │ + rsbseq r1, sl, ip, lsl #6 │ │ │ │ + rsbeq r3, r1, r8, lsl r8 │ │ │ │ + rsbeq ip, r0, ip, ror #19 │ │ │ │ addeq r3, sp, ip, asr #25 │ │ │ │ - rsbeq fp, r1, r4, asr #22 │ │ │ │ - rsbeq pc, r2, ip, lsr #4 │ │ │ │ - rsbeq lr, r2, r0, lsr #7 │ │ │ │ - rsbeq lr, r2, r0, ror #12 │ │ │ │ + rsbeq fp, r1, r4, ror #22 │ │ │ │ + rsbeq pc, r2, ip, asr #4 │ │ │ │ + rsbeq lr, r2, r0, asr #7 │ │ │ │ + rsbeq lr, r2, r0, lsl #13 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ - rsbseq r0, sl, r0, asr #9 │ │ │ │ - rsbeq lr, r2, ip, ror r3 │ │ │ │ - @ instruction: 0x0062e69c │ │ │ │ + rsbseq r0, sl, r0, ror #9 │ │ │ │ + @ instruction: 0x0062e39c │ │ │ │ + strheq lr, [r2], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - @ instruction: 0x007a049c │ │ │ │ - rsbeq lr, r2, r8, asr r3 │ │ │ │ - rsbeq lr, r2, r4, asr #12 │ │ │ │ + ldrheq r0, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq lr, r2, r8, ror r3 │ │ │ │ + rsbeq lr, r2, r4, ror #12 │ │ │ │ andeq r0, r0, sp, asr #11 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #60 @ 0x3c │ │ │ │ adc r6, r6, #0 │ │ │ │ strh r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -397971,15 +397971,15 @@ │ │ │ │ mov r4, #2 │ │ │ │ mov r6, r5 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [sp, #148] @ 0x94 │ │ │ │ str r6, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrh r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -397991,15 +397991,15 @@ │ │ │ │ mov r5, r6 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ adds r4, r4, #82 @ 0x52 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #1 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -398007,15 +398007,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r1, [r2, #714] @ 0x2ca │ │ │ │ bl 3d30dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d7d9c │ │ │ │ @@ -398028,15 +398028,15 @@ │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #80 @ 0x50 │ │ │ │ adc r6, r6, #0 │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r3, #1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -398044,15 +398044,15 @@ │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -398063,15 +398063,15 @@ │ │ │ │ adds r4, r4, #40 @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -398080,15 +398080,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [r3, #708] @ 0x2c4 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -398114,29 +398114,29 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 3d30dc │ │ │ │ cmp r0, r7 │ │ │ │ beq 3d7de0 │ │ │ │ @@ -398145,15 +398145,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -398161,40 +398161,40 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #56 @ 0x38 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov ip, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #16 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ strd r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ @@ -398211,15 +398211,15 @@ │ │ │ │ add r3, r2, r3 │ │ │ │ str r7, [sl, #4] │ │ │ │ str r3, [r1, #708] @ 0x2c4 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ subs r2, r6, #40 @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -398227,26 +398227,26 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ @@ -398254,15 +398254,15 @@ │ │ │ │ sbc r3, r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ mov lr, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -398284,29 +398284,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -398327,29 +398327,29 @@ │ │ │ │ str r3, [sl] │ │ │ │ str r3, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #68 @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r7, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ adds r3, r6, #256 @ 0x100 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r3, r5, #144 @ 0x90 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ @@ -398400,29 +398400,29 @@ │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adds r2, r5, #72 @ 0x48 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 3d30dc │ │ │ │ cmp r0, r8 │ │ │ │ beq 3d7dbc │ │ │ │ @@ -398447,54 +398447,54 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov lr, #0 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str lr, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #56] @ 0x38 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #8] │ │ │ │ adds r3, ip, #8 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ @@ -398522,15 +398522,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ adds r2, r4, #32 │ │ │ │ @@ -398538,40 +398538,40 @@ │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r4, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ movcs r3, #8192 @ 0x2000 │ │ │ │ mov ip, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -398594,29 +398594,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -398646,15 +398646,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ blt 3d793c │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ bl 3d2e18 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ mov r2, #6 │ │ │ │ add r1, r3, #4 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 254134 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -398740,15 +398740,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r0, sl, r8, lsl #13 │ │ │ │ + rsbseq r0, sl, r8, lsr #13 │ │ │ │ andeq r7, r0, lr, lsr #16 │ │ │ │ and r1, r1, #31 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ ldr r3, [r0] │ │ │ │ bic r3, r3, #33280 @ 0x8200 │ │ │ │ str r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -398933,61 +398933,61 @@ │ │ │ │ b 3d800c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1360] @ 0x550 │ │ │ │ b 3d800c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1356] @ 0x54c │ │ │ │ b 3d800c │ │ │ │ - rsbseq r0, sl, r6, lsl #10 │ │ │ │ + rsbseq r0, sl, r6, lsr #10 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ - ldrheq r0, [sl], #-78 @ 0xffffffb2 @ │ │ │ │ + ldrsbeq r0, [sl], #-78 @ 0xffffffb2 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3d8230 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ @ instruction: 0x008922bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3d8298 │ │ │ │ ldr r2, [pc, #76] @ 3d829c │ │ │ │ ldr r1, [pc, #76] @ 3d82a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #48] @ 3d82a4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r0, sl, ip, asr #6 │ │ │ │ - rsbeq r8, r1, r0, ror #17 │ │ │ │ - strdeq r8, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r0, sl, ip, ror #6 │ │ │ │ + rsbeq r8, r1, r0, lsl #18 │ │ │ │ + rsbeq r8, r1, r4, lsl r9 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3d831c │ │ │ │ ldr r2, [pc, #92] @ 3d8320 │ │ │ │ @@ -398995,32 +398995,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #60] @ 3d8328 │ │ │ │ ldr r1, [pc, #60] @ 3d832c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r1, [pc, #36] @ 3d8330 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7514cc │ │ │ │ - ldrsbeq r0, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r2, r0, r4, ror #3 │ │ │ │ - rsbeq sl, r4, r8, lsr #8 │ │ │ │ + b 7514ec │ │ │ │ + ldrsheq r0, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r2, r0, r4, lsl #4 │ │ │ │ + rsbeq sl, r4, r8, asr #8 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ addeq sl, fp, r0, ror #9 │ │ │ │ muleq r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -399029,29 +399029,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 3d83a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #48] @ 3d83a4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r0, sl, ip, asr #4 │ │ │ │ - rsbeq r8, r1, r0, ror #15 │ │ │ │ - strdeq r8, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r0, sl, ip, ror #4 │ │ │ │ + rsbeq r8, r1, r0, lsl #16 │ │ │ │ + rsbeq r8, r1, r4, lsl r8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #164] @ 3d8464 │ │ │ │ ldr r7, [pc, #164] @ 3d8468 │ │ │ │ @@ -399063,15 +399063,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r2, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ beq 3d844c │ │ │ │ cmp r4, #20 │ │ │ │ bne 3d843c │ │ │ │ add r0, r0, #9600 @ 0x2580 │ │ │ │ mov r2, r4 │ │ │ │ @@ -399092,19 +399092,19 @@ │ │ │ │ bl 513f34 │ │ │ │ ldr r0, [pc, #32] @ 3d8474 │ │ │ │ ldr r2, [pc, #32] @ 3d8478 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrsbeq r0, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq lr, r2, ip, lsr #9 │ │ │ │ - strheq lr, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq lr, r2, r8, ror r4 │ │ │ │ - rsbeq lr, r2, r4, ror #8 │ │ │ │ + ldrsheq r0, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq lr, r2, ip, asr #9 │ │ │ │ + ldrdeq lr, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x0062e498 │ │ │ │ + rsbeq lr, r2, r4, lsl #9 │ │ │ │ andeq r0, r0, sp, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #484] @ 3d8678 │ │ │ │ ldr r7, [pc, #484] @ 3d867c │ │ │ │ @@ -399115,74 +399115,74 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #440] @ 3d8684 │ │ │ │ add r2, r5, #120 @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #416] @ 3d8688 │ │ │ │ mov sl, #1 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #932 @ 0x3a4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #396] @ 3d868c │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r5, [pc, #380] @ 3d8690 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #956 @ 0x3bc │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #364] @ 3d8694 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #20 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75b6f8 │ │ │ │ + bl 75b718 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 75b6f8 │ │ │ │ + bl 75b718 │ │ │ │ ldr r3, [pc, #292] @ 3d8698 │ │ │ │ mov r2, r4 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75baa0 │ │ │ │ + bl 75bac0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r5, r4, #984 @ 0x3d8 │ │ │ │ - bl 75baa0 │ │ │ │ + bl 75bac0 │ │ │ │ mov r0, r5 │ │ │ │ bl 58e1e0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r6, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #204] @ 3d869c │ │ │ │ @@ -399225,21 +399225,21 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r0, sl, r8, lsl #2 │ │ │ │ - rsbeq lr, r2, r0, ror #7 │ │ │ │ - rsbeq lr, r2, ip, asr #8 │ │ │ │ - rsbeq lr, r2, r4, lsr r4 │ │ │ │ + rsbseq r0, sl, r8, lsr #2 │ │ │ │ + rsbeq lr, r2, r0, lsl #8 │ │ │ │ + rsbeq lr, r2, ip, ror #8 │ │ │ │ + rsbeq lr, r2, r4, asr r4 │ │ │ │ addeq r2, sp, ip, lsr r9 │ │ │ │ - @ instruction: 0x0062e394 │ │ │ │ - rsbeq lr, r2, r0, lsl r4 │ │ │ │ + strheq lr, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, r2, r0, lsr r4 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ addeq r3, lr, r8, ror r8 │ │ │ │ andeq r0, r0, r1, ror #3 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399252,15 +399252,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #1476395008 @ 0x58000000 │ │ │ │ mov ip, #2013265920 @ 0x78000000 │ │ │ │ ldr r1, [pc, #84] @ 3d874c │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ str r2, [r3, #1352] @ 0x548 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ mov r2, #0 │ │ │ │ @@ -399275,17 +399275,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq pc, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq lr, r2, r8, lsr #3 │ │ │ │ - rsbeq lr, r2, r4, lsl r2 │ │ │ │ + ldrsheq pc, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq lr, r2, r8, asr #3 │ │ │ │ + rsbeq lr, r2, r4, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3d885c │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -399294,45 +399294,45 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3d8860 │ │ │ │ ldr r1, [pc, #228] @ 3d8864 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #208] @ 3d8868 │ │ │ │ ldr r1, [pc, #208] @ 3d886c │ │ │ │ add r5, r5, #148 @ 0x94 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #176] @ 3d8870 │ │ │ │ ldr r1, [pc, #176] @ 3d8874 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #932 @ 0x3a4 │ │ │ │ mov r3, #24 │ │ │ │ add r6, r4, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b42c │ │ │ │ + bl 75b44c │ │ │ │ ldr r2, [pc, #140] @ 3d8878 │ │ │ │ ldr r1, [pc, #140] @ 3d887c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #956 @ 0x3bc │ │ │ │ - bl 75b42c │ │ │ │ + bl 75b44c │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 33fdb0 │ │ │ │ ldr r2, [pc, #100] @ 3d8880 │ │ │ │ ldr r3, [pc, #100] @ 3d8884 │ │ │ │ mov r0, #262144 @ 0x40000 │ │ │ │ mov r1, #0 │ │ │ │ @@ -399340,46 +399340,46 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 33feb0 │ │ │ │ - rsbseq pc, r9, r8, lsr lr @ │ │ │ │ - rsbeq lr, r2, r4, lsl #2 │ │ │ │ - rsbeq lr, r2, ip, ror #2 │ │ │ │ - strdeq r4, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r4, r1, r8, lsl #30 │ │ │ │ - rsbeq lr, r2, r4, asr #2 │ │ │ │ - rsbeq sp, r1, ip, ror #23 │ │ │ │ - rsbeq lr, r2, ip, lsr #1 │ │ │ │ - ldrdeq sp, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq pc, r9, r8, asr lr @ │ │ │ │ + rsbeq lr, r2, r4, lsr #2 │ │ │ │ + rsbeq lr, r2, ip, lsl #3 │ │ │ │ + rsbeq r4, r1, r4, lsl pc │ │ │ │ + rsbeq r4, r1, r8, lsr #30 │ │ │ │ + rsbeq lr, r2, r4, ror #2 │ │ │ │ + rsbeq sp, r1, ip, lsl #24 │ │ │ │ + rsbeq lr, r2, ip, asr #1 │ │ │ │ + strdeq sp, [r1], #-180 @ 0xffffff4c @ │ │ │ │ addeq r1, r9, r4, lsr #25 │ │ │ │ - strdeq lr, [r2], #-12 @ │ │ │ │ + rsbeq lr, r2, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #340] @ 3d89f4 │ │ │ │ ldr r2, [pc, #340] @ 3d89f8 │ │ │ │ ldr r1, [pc, #340] @ 3d89fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r4, #1528] @ 0x5f8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8930 │ │ │ │ ldr r7, [pc, #288] @ 3d8a00 │ │ │ │ add r6, r0, #9664 @ 0x25c0 │ │ │ │ @@ -399436,29 +399436,29 @@ │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r7, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ ldr r2, [r7, #1396] @ 0x574 │ │ │ │ orr r2, r2, #4 │ │ │ │ str r2, [r7, #1396] @ 0x574 │ │ │ │ ldrb r2, [r4, #1532] @ 0x5fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d89a0 │ │ │ │ strb r3, [r4, #1532] @ 0x5fc │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ bl 58e9e8 │ │ │ │ bl 58f134 │ │ │ │ b 3d8934 │ │ │ │ - ldrsheq pc, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq sp, r2, ip, asr #31 │ │ │ │ - rsbeq lr, r2, r8, lsr r0 │ │ │ │ + rsbseq pc, r9, ip, lsl sp @ │ │ │ │ + rsbeq sp, r2, ip, ror #31 │ │ │ │ + rsbeq lr, r2, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r2, r2, #2 │ │ │ │ @@ -399528,15 +399528,15 @@ │ │ │ │ ldr r3, [r5, #1404] @ 0x57c │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r5, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r5, #1380] @ 0x564 │ │ │ │ and r2, r2, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ add r2, r2, r3, lsl #1 │ │ │ │ add r2, r2, #1376 @ 0x560 │ │ │ │ add r2, r2, #6 │ │ │ │ @@ -399601,15 +399601,15 @@ │ │ │ │ tst r6, #64 @ 0x40 │ │ │ │ and r7, r6, #127 @ 0x7f │ │ │ │ beq 3d8c5c │ │ │ │ tst r6, #63 @ 0x3f │ │ │ │ bne 3d8c5c │ │ │ │ ldr r0, [pc, #344] @ 3d8db0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r7, [r5, #1284] @ 0x504 │ │ │ │ b 3d8b18 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1360] @ 0x550 │ │ │ │ @@ -399624,15 +399624,15 @@ │ │ │ │ and r3, r3, #31 │ │ │ │ and r2, r2, #31 │ │ │ │ beq 3d8d60 │ │ │ │ cmp r1, #2 │ │ │ │ beq 3d8d28 │ │ │ │ ldr r0, [pc, #256] @ 3d8db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1288] @ 0x508 │ │ │ │ b 3d8b18 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1356] @ 0x54c │ │ │ │ @@ -399686,17 +399686,17 @@ │ │ │ │ blx r3 │ │ │ │ b 3d8cbc │ │ │ │ ldr r3, [pc, #24] @ 3d8db8 │ │ │ │ b 3d8d58 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq pc, r9, lr, lsl #19 │ │ │ │ - ldrdeq sp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sp, r2, r4, lsr #25 │ │ │ │ + rsbseq pc, r9, lr, lsr #19 │ │ │ │ + strdeq sp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sp, r2, r4, asr #25 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #504] @ 3d8fd0 │ │ │ │ @@ -399707,15 +399707,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #484] @ 3d8fd4 │ │ │ │ ldr r1, [pc, #484] @ 3d8fd8 │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r9, [pc, #464] @ 3d8fdc │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r0, #20] │ │ │ │ add r7, sl, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #1352] @ 0x548 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ beq 3d8f18 │ │ │ │ @@ -399775,15 +399775,15 @@ │ │ │ │ orr r1, r1, #32 │ │ │ │ str r1, [r7, #1396] @ 0x574 │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r7, #1400] @ 0x578 │ │ │ │ subs r1, r1, r6 │ │ │ │ ldr r0, [sl, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ str r6, [r5, #1492] @ 0x5d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -399821,24 +399821,24 @@ │ │ │ │ strb r2, [r3, r8]! │ │ │ │ strb r0, [r3, #1] │ │ │ │ b 3d8eb4 │ │ │ │ ldr r1, [pc, #40] @ 3d8fe8 │ │ │ │ ldr r0, [pc, #40] @ 3d8fec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3d8f4c │ │ │ │ - rsbseq pc, r9, r8, asr #15 │ │ │ │ - rsbeq sp, r2, ip, lsl #21 │ │ │ │ - rsbeq sp, r2, r8, lsl #22 │ │ │ │ + rsbseq pc, r9, r8, ror #15 │ │ │ │ + rsbeq sp, r2, ip, lsr #21 │ │ │ │ + rsbeq sp, r2, r8, lsr #22 │ │ │ │ addeq r2, sp, ip, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq sp, r2, r0, lsr r9 │ │ │ │ - strheq sp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sp, r2, r0, asr r9 │ │ │ │ + ldrdeq sp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #1664] @ 3d968c │ │ │ │ ldr r3, [pc, #1664] @ 3d9690 │ │ │ │ @@ -399983,15 +399983,15 @@ │ │ │ │ ldr r1, [r8, #1396] @ 0x574 │ │ │ │ ldr r3, [r8, #1404] @ 0x57c │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldr r0, [r7, #1504] @ 0x5e0 │ │ │ │ b 3d9268 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ strb r3, [r7, #1532] @ 0x5fc │ │ │ │ ldr r2, [pc, #1068] @ 3d969c │ │ │ │ ldr r3, [pc, #1052] @ 3d9690 │ │ │ │ @@ -400247,41 +400247,41 @@ │ │ │ │ orr r3, r3, #8 │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ str r3, [r8, #1396] @ 0x574 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mvn r0, #0 │ │ │ │ b 3d9268 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ tst r3, #4 │ │ │ │ bne 3d93d4 │ │ │ │ b 3d9114 │ │ │ │ addeq r1, sp, r8, lsl lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, r9, r0, lsr #10 │ │ │ │ + rsbseq pc, r9, r0, asr #10 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x008d1bb4 │ │ │ │ ldr r0, [pc, #4] @ 3d96ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ strdeq r0, [r9], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r6, #1112] @ 0x458 │ │ │ │ mov r4, r0 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #1032] @ 0x408 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400289,15 +400289,15 @@ │ │ │ │ add r4, r4, #5120 @ 0x1400 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, #1 │ │ │ │ ldr r1, [r4, #1068] @ 0x42c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ bgt 3d9708 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -400395,36 +400395,36 @@ │ │ │ │ ldr r1, [pc, #104] @ 3d9914 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #76] @ 3d9918 │ │ │ │ ldr r1, [pc, #76] @ 3d991c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #9 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #52] @ 3d9920 │ │ │ │ ldr r1, [pc, #52] @ 3d9924 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7514cc │ │ │ │ - ldrheq lr, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r0, r0, r4, lsl #24 │ │ │ │ - rsbeq r8, r4, r8, asr #28 │ │ │ │ + b 7514ec │ │ │ │ + ldrsbeq lr, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r0, r0, r4, lsr #24 │ │ │ │ + rsbeq r8, r4, r8, ror #28 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ addeq r9, fp, r0, asr r0 │ │ │ │ addeq r0, r9, ip, lsr #25 │ │ │ │ muleq r0, r0, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -400438,25 +400438,25 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ add r5, r0, #924 @ 0x39c │ │ │ │ beq 3d9cac │ │ │ │ ldr r2, [pc, #1064] @ 3d9db4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 70ecac │ │ │ │ + bl 70eccc │ │ │ │ ldrb r1, [r6, #1064] @ 0x428 │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3d9be4 │ │ │ │ ldrb r1, [r6, #1065] @ 0x429 │ │ │ │ cmp r1, #16 │ │ │ │ bhi 3d9cb8 │ │ │ │ @@ -400474,15 +400474,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r9 │ │ │ │ bl 33fdb0 │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r9, r9, #4 │ │ │ │ bgt 3d99e8 │ │ │ │ @@ -400572,15 +400572,15 @@ │ │ │ │ cmp r3, r5 │ │ │ │ str r2, [r3, #32] │ │ │ │ bne 3d9b64 │ │ │ │ add r5, r4, #1016 @ 0x3f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 58e1e0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ add r6, r6, #1072 @ 0x430 │ │ │ │ mov r2, r0 │ │ │ │ @@ -400607,15 +400607,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #496] @ 3d9df4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400646,29 +400646,29 @@ │ │ │ │ bl 255178 │ │ │ │ mvn r3, #-134217728 @ 0xf8000000 │ │ │ │ ldr r2, [pc, #316] @ 3d9ddc │ │ │ │ str r2, [r6, #3124] @ 0xc34 │ │ │ │ str r3, [r6, #3164] @ 0xc5c │ │ │ │ str r3, [r6, #3168] @ 0xc60 │ │ │ │ b 3d9b74 │ │ │ │ - bl 718598 │ │ │ │ + bl 7185b8 │ │ │ │ mov r1, r0 │ │ │ │ b 3d9984 │ │ │ │ ldr r3, [pc, #312] @ 3d9df8 │ │ │ │ ldr ip, [pc, #312] @ 3d9dfc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #308] @ 3d9e00 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #300] @ 3d9e04 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400680,15 +400680,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 3d9e14 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400700,54 +400700,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #172] @ 3d9e24 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq lr, r9, r0, lsr #26 │ │ │ │ - rsbeq sp, r2, r0, asr r0 │ │ │ │ - rsbeq sp, r2, r8, ror r0 │ │ │ │ - rsbeq r3, pc, ip, lsl #11 │ │ │ │ - @ instruction: 0x0079ec98 │ │ │ │ - strheq r3, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r3, r1, ip, asr #25 │ │ │ │ + rsbseq lr, r9, r0, asr #26 │ │ │ │ + rsbeq sp, r2, r0, ror r0 │ │ │ │ + @ instruction: 0x0062d098 │ │ │ │ + rsbeq r3, pc, ip, lsr #11 │ │ │ │ + ldrheq lr, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq r3, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r3, r1, ip, ror #25 │ │ │ │ @ instruction: 0xfff80000 │ │ │ │ cdphi 0, 0, cr15, cr0, cr0, {0} │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffff319 │ │ │ │ andeq r0, r0, r6, ror #25 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ andeq r3, r7, r0, ror #28 │ │ │ │ addeq r2, lr, r8, lsl #6 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - rsbseq lr, r9, r0, ror sl │ │ │ │ - strdeq ip, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - ldrdeq ip, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x0079ea90 │ │ │ │ + rsbeq ip, r2, ip, lsl lr │ │ │ │ + strdeq ip, [r2], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, lr, asr #13 │ │ │ │ - @ instruction: 0x0079e99c │ │ │ │ - rsbeq ip, r2, r0, asr sp │ │ │ │ - strdeq ip, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + ldrheq lr, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq ip, r2, r0, ror sp │ │ │ │ + rsbeq ip, r2, ip, lsl sp │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq lr, r9, ip, asr #18 │ │ │ │ - rsbeq ip, r2, r8, lsr #26 │ │ │ │ - rsbeq ip, r2, ip, lsr #25 │ │ │ │ + rsbseq lr, r9, ip, ror #18 │ │ │ │ + rsbeq ip, r2, r8, asr #26 │ │ │ │ + rsbeq ip, r2, ip, asr #25 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ - ldrsheq lr, [r9], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq ip, r2, r0, lsl #26 │ │ │ │ - rsbeq ip, r2, ip, asr ip │ │ │ │ + rsbseq lr, r9, ip, lsl r9 │ │ │ │ + rsbeq ip, r2, r0, lsr #26 │ │ │ │ + rsbeq ip, r2, ip, ror ip │ │ │ │ andeq r0, r0, r7, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #192] @ 3d9f00 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -400756,25 +400756,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3d9f04 │ │ │ │ ldr r1, [pc, #176] @ 3d9f08 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #156] @ 3d9f0c │ │ │ │ ldr r1, [pc, #156] @ 3d9f10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #68 @ 0x44 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #124] @ 3d9f14 │ │ │ │ ldr r3, [pc, #124] @ 3d9f18 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ @@ -400782,36 +400782,36 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r2, [pc, #68] @ 3d9f1c │ │ │ │ ldr r1, [pc, #68] @ 3d9f20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 33feb0 │ │ │ │ - rsbseq lr, r9, r8, lsr #16 │ │ │ │ - rsbeq ip, r2, r8, asr fp │ │ │ │ - rsbeq ip, r2, r0, ror fp │ │ │ │ - rsbeq r0, r0, r8, asr #12 │ │ │ │ - rsbeq r8, r4, ip, lsl #17 │ │ │ │ + rsbseq lr, r9, r8, asr #16 │ │ │ │ + rsbeq ip, r2, r8, ror fp │ │ │ │ + @ instruction: 0x0062cb90 │ │ │ │ + rsbeq r0, r0, r8, ror #12 │ │ │ │ + rsbeq r8, r4, ip, lsr #17 │ │ │ │ strdeq r0, [r9], r4 │ │ │ │ - rsbeq ip, r2, r4, lsl #21 │ │ │ │ - strheq r3, [r1], #-124 @ 0xffffff84 @ │ │ │ │ - ldrdeq r3, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq ip, r2, r4, lsr #21 │ │ │ │ + ldrdeq r3, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq r3, [r1], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58ea18 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ @@ -400844,15 +400844,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [pc, #452] @ 3da19c │ │ │ │ ldr r5, [pc, #452] @ 3da1a0 │ │ │ │ mov r9, #524288 @ 0x80000 │ │ │ │ mov r8, #6 │ │ │ │ mvn r6, #-134217728 @ 0xf8000000 │ │ │ │ @@ -400959,17 +400959,17 @@ │ │ │ │ orreq r3, r3, #36 @ 0x24 │ │ │ │ orreq r2, r2, #3088 @ 0xc10 │ │ │ │ strh r2, [r1, #12] │ │ │ │ strh r3, [r5, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3d96b0 │ │ │ │ - rsbseq lr, r9, r0, asr #13 │ │ │ │ - strdeq ip, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq ip, r2, ip, lsl #20 │ │ │ │ + rsbseq lr, r9, r0, ror #13 │ │ │ │ + rsbeq ip, r2, r0, lsl sl │ │ │ │ + rsbeq ip, r2, ip, lsr #20 │ │ │ │ andeq r0, r2, r4, lsl #15 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ sbcseq r0, r0, #1073741828 @ 0x40000004 │ │ │ │ eoreq r2, pc, r5, asr #32 │ │ │ │ andeq r0, r0, r6, ror #25 │ │ │ │ rscmi r2, r6, r1 │ │ │ │ @@ -401017,15 +401017,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, lr │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 718b68 │ │ │ │ + bl 718b88 │ │ │ │ ldr r3, [r5, r4] │ │ │ │ tst r3, #1 │ │ │ │ bne 3da2a4 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -401312,15 +401312,15 @@ │ │ │ │ bic r2, r2, #3 │ │ │ │ movcc sl, ip │ │ │ │ movcs sl, r7 │ │ │ │ adds r2, r1, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp, #16] │ │ │ │ - bl 718c90 │ │ │ │ + bl 718cb0 │ │ │ │ subs r7, r7, sl │ │ │ │ ldreq r3, [sp, #52] @ 0x34 │ │ │ │ lsl r6, r6, #14 │ │ │ │ add r9, r9, sl │ │ │ │ orreq r6, r3, r6 │ │ │ │ ldr r3, [r5] │ │ │ │ orreq r6, r6, #32768 @ 0x8000 │ │ │ │ @@ -401359,15 +401359,15 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r0, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 718c90 │ │ │ │ + bl 718cb0 │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #2 │ │ │ │ bne 3da900 │ │ │ │ ldr r3, [r8, #1092] @ 0x444 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ movne r2, #4 │ │ │ │ moveq r2, #2 │ │ │ │ @@ -401611,15 +401611,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r8, #1112] @ 0x458 │ │ │ │ mvn r0, #0 │ │ │ │ b 3da3a4 │ │ │ │ ldr r0, [pc, #632] @ 3dae34 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3daa38 │ │ │ │ ldr r7, [pc, #616] @ 3dae38 │ │ │ │ add r9, sl, #31744 @ 0x7c00 │ │ │ │ cmp r3, r7 │ │ │ │ movcc r7, r3 │ │ │ │ add r9, r9, #184 @ 0xb8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -401672,23 +401672,23 @@ │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ b 3da634 │ │ │ │ ldr r0, [pc, #400] @ 3dae3c │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ b 3dab38 │ │ │ │ ldr r0, [pc, #372] @ 3dae40 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ b 3da9c4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bcc 3dad08 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ @@ -401702,15 +401702,15 @@ │ │ │ │ str r3, [r8, #1448] @ 0x5a8 │ │ │ │ b 3da8a0 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 3da534 │ │ │ │ ldr r0, [pc, #284] @ 3dae44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r3, r4 │ │ │ │ b 3da65c │ │ │ │ ldr r3, [pc, #240] @ 3dae30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ ldrls r3, [r8, #1456] @ 0x5b0 │ │ │ │ ldrhi r3, [r8, #1460] @ 0x5b4 │ │ │ │ @@ -401726,15 +401726,15 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3dab88 │ │ │ │ ldr r0, [pc, #188] @ 3dae48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3dab88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, sl, r3, lsl #2 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2672] @ 0xa70 │ │ │ │ ldr r1, [r2, #2096] @ 0x830 │ │ │ │ mvn r3, r3 │ │ │ │ @@ -401760,30 +401760,30 @@ │ │ │ │ orr r3, r3, #134217728 @ 0x8000000 │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3da774 │ │ │ │ bl 255568 │ │ │ │ addeq r0, sp, r0, lsl #22 │ │ │ │ addeq r0, sp, ip, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq lr, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq lr, r9, r0, lsl r3 │ │ │ │ addeq r0, sp, r8, ror sl │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq sp, r9, r4, lsl #30 │ │ │ │ - rsbseq sp, r9, r0, lsr lr │ │ │ │ + rsbseq sp, r9, r4, lsr #30 │ │ │ │ + rsbseq sp, r9, r0, asr lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r0, r0, r2, lsl #12 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ - strdeq fp, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq fp, r2, ip, lsl pc │ │ │ │ strdeq r3, [r0], -fp │ │ │ │ - rsbeq fp, r2, r8, lsr lr │ │ │ │ - rsbeq fp, r2, r0, asr #27 │ │ │ │ - strdeq fp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq fp, r2, r4, asr #27 │ │ │ │ - rsbseq sp, r9, r4, lsr #17 │ │ │ │ - rsbeq fp, r2, ip, lsl #24 │ │ │ │ + rsbeq fp, r2, r8, asr lr │ │ │ │ + rsbeq fp, r2, r0, ror #27 │ │ │ │ + rsbeq fp, r2, r0, lsl lr │ │ │ │ + rsbeq fp, r2, r4, ror #27 │ │ │ │ + rsbseq sp, r9, r4, asr #17 │ │ │ │ + rsbeq fp, r2, ip, lsr #24 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr ip, [pc, #3868] @ 3dbd8c │ │ │ │ ldr r1, [pc, #3868] @ 3dbd90 │ │ │ │ @@ -402181,15 +402181,15 @@ │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 718b68 │ │ │ │ + bl 718b88 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3dbb78 │ │ │ │ ldr r3, [r9, #1076] @ 0x434 │ │ │ │ tst r3, #8 │ │ │ │ beq 3dbb6c │ │ │ │ ldr r3, [r9, #1092] @ 0x444 │ │ │ │ @@ -402238,15 +402238,15 @@ │ │ │ │ add r4, sp, #156 @ 0x9c │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldrne r3, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 718b68 │ │ │ │ + bl 718b88 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsl r2, r3, #19 │ │ │ │ lsr r2, r2, #19 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ add r8, r8, r2 │ │ │ │ addeq sl, sl, r2 │ │ │ │ beq 3db8ac │ │ │ │ @@ -402277,26 +402277,26 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #204] @ 0xcc │ │ │ │ str r5, [sp, #208] @ 0xd0 │ │ │ │ str r5, [sp, #212] @ 0xd4 │ │ │ │ str r5, [sp, #216] @ 0xd8 │ │ │ │ str r5, [sp, #220] @ 0xdc │ │ │ │ str r5, [sp, #224] @ 0xe0 │ │ │ │ - bl 9a1f50 │ │ │ │ + bl 9a1f70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3db658 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #1920] @ 3dbdcc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [r3, #940] @ 0x3ac │ │ │ │ str lr, [sp, #96] @ 0x60 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -402306,15 +402306,15 @@ │ │ │ │ mov sl, #24 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ mov fp, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #8] │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ - bl 714c94 │ │ │ │ + bl 714cb4 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ sub r2, r0, #24 │ │ │ │ orrs r2, r2, r1 │ │ │ │ beq 3dba18 │ │ │ │ ldrd sl, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -402326,29 +402326,29 @@ │ │ │ │ mov sl, #24 │ │ │ │ mov fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7186f4 │ │ │ │ - bl 9a1f50 │ │ │ │ + bl 718714 │ │ │ │ + bl 9a1f70 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ cmp fp, #0 │ │ │ │ beq 3dbf9c │ │ │ │ sub fp, fp, #1 │ │ │ │ cmp fp, #0 │ │ │ │ str fp, [r0, #8] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ bne 3db73c │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ str fp, [r0] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dbbe0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, #1 │ │ │ │ @@ -402363,15 +402363,15 @@ │ │ │ │ mov sl, #24 │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718c90 │ │ │ │ + bl 718cb0 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ bne 3db974 │ │ │ │ ldr r2, [r9, #1092] @ 0x444 │ │ │ │ tst r2, #1073741824 @ 0x40000000 │ │ │ │ movne r3, #4 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -402537,15 +402537,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dba8c │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dba8c │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 717de8 │ │ │ │ + bl 717e08 │ │ │ │ mov r2, #24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 254134 │ │ │ │ b 3db6f0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, #7 │ │ │ │ @@ -402563,15 +402563,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ b 3db470 │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db6b4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ - bl 70963c │ │ │ │ + bl 70965c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ ldrdne r0, [sp, #128] @ 0x80 │ │ │ │ beq 3dba30 │ │ │ │ b 3db6b4 │ │ │ │ cmp r8, #255 @ 0xff │ │ │ │ bhi 3dbb2c │ │ │ │ @@ -402640,24 +402640,24 @@ │ │ │ │ ldr r3, [r9, #1372] @ 0x55c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9, #1372] @ 0x55c │ │ │ │ b 3db870 │ │ │ │ ldr r0, [pc, #512] @ 3dbdd0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ b 3db528 │ │ │ │ strb fp, [r0, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #484] @ 3dbdd4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ - bl 993bdc │ │ │ │ + bl 993bfc │ │ │ │ b 3db73c │ │ │ │ lsl r2, r2, #16 │ │ │ │ cmp r4, #0 │ │ │ │ lsr r6, r2, #16 │ │ │ │ bne 3dbc50 │ │ │ │ cmp r2, #0 │ │ │ │ and r7, r6, #4096 @ 0x1000 │ │ │ │ @@ -402753,46 +402753,46 @@ │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ bl 3d96b0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 3db1c0 │ │ │ │ @ instruction: 0x008cffb4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, ip, ip, lsr pc @ │ │ │ │ - rsbseq sp, r9, r6, asr r7 │ │ │ │ + rsbseq sp, r9, r6, ror r7 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ addeq pc, ip, r8, asr #29 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ strdeq pc, [ip], ip │ │ │ │ addeq pc, ip, ip, asr #27 │ │ │ │ addeq pc, ip, ip, ror sp @ │ │ │ │ ldrdeq pc, [ip], r4 │ │ │ │ addeq pc, ip, r0, ror #23 │ │ │ │ addeq pc, ip, ip, lsl #23 │ │ │ │ - rsbseq sp, r9, r0, lsl #6 │ │ │ │ + rsbseq sp, r9, r0, lsr #6 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - rsbeq sl, r2, r8, asr #30 │ │ │ │ + rsbeq sl, r2, r8, ror #30 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ stcvc 3, cr0, [r0], {-0} │ │ │ │ rsbseq r3, r8, r0 │ │ │ │ mvneq r0, r2, asr #25 │ │ │ │ andeq ip, pc, r1, ror #27 │ │ │ │ rscmi r2, r6, r1 │ │ │ │ cmpeq r1, r9, ror #18 │ │ │ │ @ instruction: 0xffff848b │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ - rsbeq sl, r2, r8, ror #23 │ │ │ │ - rsbeq sl, r2, ip, lsl ip │ │ │ │ - rsbseq ip, r9, r8, ror #13 │ │ │ │ - rsbeq sl, r2, ip, asr #20 │ │ │ │ + rsbeq sl, r2, r8, lsl #24 │ │ │ │ + rsbeq sl, r2, ip, lsr ip │ │ │ │ + rsbseq ip, r9, r8, lsl #14 │ │ │ │ + rsbeq sl, r2, ip, ror #20 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ - rsbseq ip, r9, r0, asr #13 │ │ │ │ - rsbeq fp, r0, ip, lsl #15 │ │ │ │ - rsbeq fp, r0, r0, lsr #15 │ │ │ │ + rsbseq ip, r9, r0, ror #13 │ │ │ │ + rsbeq fp, r0, ip, lsr #15 │ │ │ │ + rsbeq fp, r0, r0, asr #15 │ │ │ │ add r0, r3, #15424 @ 0x3c40 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #12 │ │ │ │ add r8, r5, #3120 @ 0xc30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #4416 @ 0x1140 │ │ │ │ @@ -402856,24 +402856,24 @@ │ │ │ │ ldrh fp, [r3] │ │ │ │ ldr r3, [r9, #1148] @ 0x47c │ │ │ │ cmp r3, fp │ │ │ │ bls 3dbf3c │ │ │ │ ldr r0, [pc, #-312] @ 3dbdf8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #-328] @ 3dbdfc │ │ │ │ sub r3, r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ b 3dbc7c │ │ │ │ lsl r6, r6, #18 │ │ │ │ add r1, r5, #3120 @ 0xc30 │ │ │ │ lsr r6, r6, #18 │ │ │ │ strh r2, [r1, #8] │ │ │ │ b 3dbef0 │ │ │ │ @@ -402894,15 +402894,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #8] @ 3dbfd0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574f8 │ │ │ │ + b 757518 │ │ │ │ addeq lr, r8, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58ea18 │ │ │ │ mov r2, #688 @ 0x2b0 │ │ │ │ @@ -402927,32 +402927,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 3dc094 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #60] @ 3dc098 │ │ │ │ ldr r1, [pc, #60] @ 3dc09c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r1, [pc, #40] @ 3dc0a0 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f728 │ │ │ │ - rsbseq ip, r9, r8, lsr #13 │ │ │ │ - subseq lr, pc, r8, ror r4 @ │ │ │ │ - strheq r6, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + b 74f748 │ │ │ │ + rsbseq ip, r9, r8, asr #13 │ │ │ │ + @ instruction: 0x005fe498 │ │ │ │ + ldrdeq r6, [r4], #-104 @ 0xffffff98 @ │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ addeq r6, fp, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -402991,16 +402991,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - ldrheq ip, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ - strdeq sl, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq ip, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sl, r2, ip, lsl fp │ │ │ │ lsr r2, r2, #2 │ │ │ │ orrs r2, r2, r3, ror #2 │ │ │ │ bne 3dc180 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #3524] @ 0xdc4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -403017,16 +403017,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - rsbseq ip, r9, r8, asr #10 │ │ │ │ - @ instruction: 0x0062aa94 │ │ │ │ + rsbseq ip, r9, r8, ror #10 │ │ │ │ + strheq sl, [r2], #-164 @ 0xffffff5c @ │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ sub r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsr #2 │ │ │ │ beq 3dc224 │ │ │ │ lsr r3, r3, #2 │ │ │ │ sub r1, r2, #2 │ │ │ │ @@ -403065,45 +403065,45 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - rsbseq ip, r9, r8, lsl #9 │ │ │ │ - ldrdeq sl, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq ip, r9, r8, lsr #9 │ │ │ │ + strdeq sl, [r2], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3dc2e8 │ │ │ │ ldr r2, [pc, #80] @ 3dc2ec │ │ │ │ ldr r1, [pc, #80] @ 3dc2f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ str r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r9, r8, asr #8 │ │ │ │ - @ instruction: 0x0062a990 │ │ │ │ - rsbeq sl, r2, r4, lsr #19 │ │ │ │ + rsbseq ip, r9, r8, ror #8 │ │ │ │ + strheq sl, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sl, r2, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #652] @ 3dc59c │ │ │ │ ldr r3, [pc, #652] @ 3dc5a0 │ │ │ │ @@ -403139,15 +403139,15 @@ │ │ │ │ bne 3dc460 │ │ │ │ ldr r2, [pc, #536] @ 3dc5a8 │ │ │ │ cmp r4, r2 │ │ │ │ bhi 3dc444 │ │ │ │ add r3, r3, #7424 @ 0x1d00 │ │ │ │ add r3, r3, #16 │ │ │ │ add r0, r5, r3 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ bl 254134 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ tst r3, #8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -403175,18 +403175,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r8, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge 3dc3c4 │ │ │ │ ldr r5, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3dc3c4 │ │ │ │ ldr r3, [pc, #356] @ 3dc5b0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc4f0 │ │ │ │ mvn r0, #0 │ │ │ │ @@ -403214,22 +403214,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3dc5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3dc458 │ │ │ │ ldr r3, [pc, #204] @ 3dc5c4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc458 │ │ │ │ ldr r3, [pc, #172] @ 3dc5b8 │ │ │ │ @@ -403245,49 +403245,49 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3dc5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3dc458 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 3dc5cc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3dc458 │ │ │ │ ldr r0, [pc, #64] @ 3dc5d0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3dc458 │ │ │ │ addeq lr, ip, r4, lsl fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, ip, r8, ror #21 │ │ │ │ andeq r0, r0, r3, ror #15 │ │ │ │ addeq lr, ip, r4, asr #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, ip, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r2, r4, lsl #15 │ │ │ │ + rsbeq sl, r2, r4, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #16 │ │ │ │ - rsbeq sl, r2, r0, asr r7 │ │ │ │ - rsbeq sl, r2, r8, lsl r7 │ │ │ │ - rsbeq sl, r2, r8, asr r7 │ │ │ │ + rsbeq sl, r2, r0, ror r7 │ │ │ │ + rsbeq sl, r2, r8, lsr r7 │ │ │ │ + rsbeq sl, r2, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ sub r1, r2, #1 │ │ │ │ @@ -403336,37 +403336,37 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ bl 58e9e8 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #7232 @ 0x1c40 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #3512] @ 0xdb8 │ │ │ │ bl 58f214 │ │ │ │ ldr r3, [r7, #3520] @ 0xdc0 │ │ │ │ tst r3, #8 │ │ │ │ beq 3dc658 │ │ │ │ ldr r3, [r7, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge 3dc658 │ │ │ │ ldr r4, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3dc658 │ │ │ │ add r0, r4, #7232 @ 0x1c40 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #6 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 254134 │ │ │ │ ldr r3, [r7, #3520] @ 0xdc0 │ │ │ │ tst r3, #8 │ │ │ │ @@ -403377,16 +403377,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - rsbseq fp, r9, r8, lsr #31 │ │ │ │ - strdeq sl, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq fp, r9, r8, asr #31 │ │ │ │ + rsbeq sl, r2, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 3dc800 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -403394,44 +403394,44 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3dc804 │ │ │ │ ldr r1, [pc, #120] @ 3dc808 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r8, [pc, #100] @ 3dc80c │ │ │ │ ldr r7, [pc, #100] @ 3dc810 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r5, #928 @ 0x3a0 │ │ │ │ bl 33fdb0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33feb0 │ │ │ │ - rsbseq fp, r9, ip, ror #30 │ │ │ │ - rsbeq sl, r2, ip, lsr #9 │ │ │ │ - strheq sl, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r0, r1, ip, ror #29 │ │ │ │ - rsbeq r0, r1, r0, lsl #30 │ │ │ │ + rsbseq fp, r9, ip, lsl #31 │ │ │ │ + rsbeq sl, r2, ip, asr #9 │ │ │ │ + ldrdeq sl, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r0, r1, ip, lsl #30 │ │ │ │ + rsbeq r0, r1, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r7, [pc, #1404] @ 3dcda8 │ │ │ │ ldr r9, [pc, #1404] @ 3dcdac │ │ │ │ ldr r8, [pc, #1404] @ 3dcdb0 │ │ │ │ @@ -403445,183 +403445,183 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dcd68 │ │ │ │ add r6, r0, #760 @ 0x2f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ ldr r9, [pc, #1296] @ 3dcdb8 │ │ │ │ ldr r2, [pc, #1296] @ 3dcdbc │ │ │ │ add r8, r4, #5056 @ 0x13c0 │ │ │ │ add r8, r8, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ mov r2, r8 │ │ │ │ - bl 75b42c │ │ │ │ + bl 75b44c │ │ │ │ ldr r2, [pc, #1252] @ 3dcdc0 │ │ │ │ ldr r1, [pc, #1252] @ 3dcdc4 │ │ │ │ add sl, r7, #136 @ 0x88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #1216] @ 3dcdc8 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 74f100 │ │ │ │ + bl 74f120 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr sl, [pc, #1168] @ 3dcdcc │ │ │ │ add r7, r7, #96 @ 0x60 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70720c │ │ │ │ + bl 70722c │ │ │ │ ldr ip, [pc, #1148] @ 3dcdd0 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r9, [pc, #1132] @ 3dcdd4 │ │ │ │ mov r3, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, ip │ │ │ │ - bl 74f0b0 │ │ │ │ + bl 74f0d0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr lr, [sp, #28] │ │ │ │ ldr r3, [pc, #1088] @ 3dcdd8 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ bl 34028c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #0 │ │ │ │ bl 33ff34 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, r4, #5952 @ 0x1740 │ │ │ │ add r8, r8, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d6e0 │ │ │ │ + bl 70d700 │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [pc, #1000] @ 3dcddc │ │ │ │ mov r2, r8 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ - bl 75b42c │ │ │ │ + bl 75b44c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ - bl 74f100 │ │ │ │ + bl 74f120 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74f0b0 │ │ │ │ + bl 74f0d0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 34028c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #0 │ │ │ │ bl 33ff34 │ │ │ │ ldr r2, [pc, #828] @ 3dcde0 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r4, #7232 @ 0x1c40 │ │ │ │ add r7, r7, #40 @ 0x28 │ │ │ │ add fp, r4, #6912 @ 0x1b00 │ │ │ │ add fp, fp, #24 │ │ │ │ mov r8, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr lr, [sp, #28] │ │ │ │ ldr r3, [pc, #788] @ 3dcde4 │ │ │ │ ldr r2, [pc, #780] @ 3dcde0 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #764] @ 3dcde8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70f234 │ │ │ │ + bl 70f254 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr r7, [pc, #728] @ 3dcdec │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [pc, #716] @ 3dcdf0 │ │ │ │ moveq sl, #48 @ 0x30 │ │ │ │ movne sl, #0 │ │ │ │ @@ -403631,133 +403631,133 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [pc, #656] @ 3dcdf4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ add fp, r4, #7424 @ 0x1d00 │ │ │ │ ldr r0, [pc, #620] @ 3dcde0 │ │ │ │ ldr r2, [pc, #640] @ 3dcdf8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ add fp, fp, #16 │ │ │ │ strd r0, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ - bl 70f234 │ │ │ │ + bl 70f254 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr r3, [pc, #576] @ 3dcdfc │ │ │ │ add r7, r7, #148 @ 0x94 │ │ │ │ add r7, r7, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r4, #7104 @ 0x1bc0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #516] @ 3dce00 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #496] @ 3dce04 │ │ │ │ add r3, r4, #7936 @ 0x1f00 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 70f234 │ │ │ │ + bl 70f254 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ mov r8, #12 │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [pc, #424] @ 3dce08 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r9, r4, #7616 @ 0x1dc0 │ │ │ │ add r9, r9, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #380] @ 3dce0c │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr r0, [pc, #320] @ 3dcde0 │ │ │ │ ldr r2, [pc, #364] @ 3dce10 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r8, r4, #8128 @ 0x1fc0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70f234 │ │ │ │ + bl 70f254 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6144 @ 0x1800 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ ldr r3, [pc, #308] @ 3dce14 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #7744 @ 0x1e40 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r2, [pc, #268] @ 3dce18 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ add r6, r4, #936 @ 0x3a8 │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e1e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75806c │ │ │ │ + bl 75808c │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #208] @ 3dce1c │ │ │ │ @@ -403772,54 +403772,54 @@ │ │ │ │ ldr ip, [pc, #176] @ 3dce20 │ │ │ │ ldr r2, [pc, #176] @ 3dce24 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrheq fp, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - strdeq sl, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sl, r2, ip, lsl #8 │ │ │ │ + ldrsbeq fp, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sl, r2, r8, lsl r4 │ │ │ │ + rsbeq sl, r2, ip, lsr #8 │ │ │ │ ldrdeq lr, [ip], ip │ │ │ │ - strheq sl, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq lr, r1, r4, lsr #29 │ │ │ │ - ldrsbeq sp, [pc], #-184 @ │ │ │ │ - rsbeq r5, r4, ip, lsl lr │ │ │ │ - @ instruction: 0x006a139c │ │ │ │ - rsbeq r0, r1, r8, asr sp │ │ │ │ - rsbeq fp, r9, r4, ror sl │ │ │ │ - rsbeq r0, r1, r4, asr #26 │ │ │ │ + ldrdeq sl, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq lr, r1, r4, asr #29 │ │ │ │ + ldrsheq sp, [pc], #-184 @ │ │ │ │ + rsbeq r5, r4, ip, lsr lr │ │ │ │ + strheq r1, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r0, r1, r8, ror sp │ │ │ │ + @ instruction: 0x0069ba94 │ │ │ │ + rsbeq r0, r1, r4, ror #26 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq sl, r2, r0, lsl #7 │ │ │ │ + rsbeq sl, r2, r0, lsr #7 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - @ instruction: 0x0062a298 │ │ │ │ + strheq sl, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ addeq sp, r8, ip, lsl fp │ │ │ │ - rsbeq sl, r2, r8, ror #4 │ │ │ │ + rsbeq sl, r2, r8, lsl #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ + rsbeq sl, r2, r4, lsr r2 │ │ │ │ rsbeq sl, r2, r4, lsl r2 │ │ │ │ - strdeq sl, [r2], #-20 @ 0xffffffec @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq sl, r2, r8, lsr #3 │ │ │ │ - rsbeq sl, r2, r8, ror r1 │ │ │ │ + rsbeq sl, r2, r8, asr #3 │ │ │ │ + @ instruction: 0x0062a198 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rsbeq sl, r2, r8, lsr r1 │ │ │ │ - rsbeq sl, r2, ip, lsl r1 │ │ │ │ + rsbeq sl, r2, r8, asr r1 │ │ │ │ + rsbeq sl, r2, ip, lsr r1 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ addeq pc, sp, r4, asr #3 │ │ │ │ - rsbeq r9, r2, r0, lsr #31 │ │ │ │ + rsbeq r9, r2, r0, asr #31 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #620] @ 0x26c │ │ │ │ @@ -403897,17 +403897,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ @ instruction: 0x008cdfbc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, ip, r0, ror #30 │ │ │ │ - rsbseq fp, r9, r8, lsl r8 │ │ │ │ - ldrdeq r9, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r1, ip, ip, lsl #20 │ │ │ │ + rsbseq fp, r9, r8, lsr r8 │ │ │ │ + strdeq r9, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r1, ip, ip, lsr #20 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 003dcf88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -403923,15 +403923,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 3dcff4 │ │ │ │ cmp r1, #3 │ │ │ │ beq 3dd028 │ │ │ │ ldr r0, [pc, #116] @ 3dd048 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eea94 │ │ │ │ ldr r1, [pc, #80] @ 3dd04c │ │ │ │ @@ -403951,18 +403951,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eea94 │ │ │ │ addeq sp, ip, r0, ror lr │ │ │ │ - rsbeq r9, r2, r4, ror lr │ │ │ │ + @ instruction: 0x00629e94 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbseq fp, r9, r0, ror #14 │ │ │ │ - rsbseq fp, r9, r4, asr #14 │ │ │ │ + rsbseq fp, r9, r0, lsl #15 │ │ │ │ + rsbseq fp, r9, r4, ror #14 │ │ │ │ │ │ │ │ 003dd058 : │ │ │ │ mov r3, #0 │ │ │ │ b 4eeb90 │ │ │ │ │ │ │ │ 003dd060 : │ │ │ │ b 4eec5c │ │ │ │ @@ -403987,15 +403987,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 3dd0dc │ │ │ │ cmp r1, #3 │ │ │ │ beq 3dd110 │ │ │ │ ldr r0, [pc, #116] @ 3dd130 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eeb1c │ │ │ │ ldr r1, [pc, #80] @ 3dd134 │ │ │ │ @@ -404015,18 +404015,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eeb1c │ │ │ │ umulleq sp, ip, r0, sp │ │ │ │ - rsbeq r9, r2, ip, lsl #27 │ │ │ │ + rsbeq r9, r2, ip, lsr #27 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbseq fp, r9, r8, ror r6 │ │ │ │ - rsbseq fp, r9, ip, asr r6 │ │ │ │ + @ instruction: 0x0079b698 │ │ │ │ + rsbseq fp, r9, ip, ror r6 │ │ │ │ │ │ │ │ 003dd140 : │ │ │ │ add r0, r0, #272 @ 0x110 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003dd14c : │ │ │ │ @@ -404196,15 +404196,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r1, r3} │ │ │ │ mov r1, #1 │ │ │ │ bl 2554c0 <__fprintf_chk@plt> │ │ │ │ b 3dd2f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ b 3dd2f4 │ │ │ │ ldr r3, [pc, #84] @ 3dd448 │ │ │ │ ldr r0, [pc, #92] @ 3dd454 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -404222,18 +404222,18 @@ │ │ │ │ b 3dd2f4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ umulleq sp, ip, ip, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, ip, r4, ror #24 │ │ │ │ @ instruction: 0x008cdbb4 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r9, r2, r4, ror #23 │ │ │ │ - strdeq r9, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r9, r2, r0, ror sl │ │ │ │ - rsbeq r9, r2, r8, ror sl │ │ │ │ + rsbeq r9, r2, r4, lsl #24 │ │ │ │ + rsbeq r9, r2, r4, lsl fp │ │ │ │ + @ instruction: 0x00629a90 │ │ │ │ + @ instruction: 0x00629a98 │ │ │ │ │ │ │ │ 003dd45c : │ │ │ │ b 4ed144 │ │ │ │ │ │ │ │ 003dd460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -404262,21 +404262,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3dd4f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3dd4f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - ldrsbeq fp, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r9, r2, ip, lsl #19 │ │ │ │ - rsbeq r9, r2, r4, asr #20 │ │ │ │ + ldrsheq fp, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r9, r2, ip, lsr #19 │ │ │ │ + rsbeq r9, r2, r4, ror #20 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ - ldrheq fp, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, r2, r8, ror #18 │ │ │ │ - rsbeq r9, r2, r4, asr sl │ │ │ │ + ldrsbeq fp, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r9, r2, r8, lsl #19 │ │ │ │ + rsbeq r9, r2, r4, ror sl │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ │ │ │ │ 003dd4fc : │ │ │ │ b 4edfa8 │ │ │ │ │ │ │ │ 003dd500 : │ │ │ │ b 4ee040 │ │ │ │ @@ -404346,21 +404346,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrsheq fp, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - strheq r9, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r9, r2, r0, asr #19 │ │ │ │ + rsbseq fp, r9, ip, lsl r2 │ │ │ │ + ldrdeq r9, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, r2, r0, ror #19 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - ldrheq fp, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r9, r2, r0, ror r8 │ │ │ │ - rsbeq r9, r2, ip, ror r9 │ │ │ │ + ldrsbeq fp, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + @ instruction: 0x00629890 │ │ │ │ + @ instruction: 0x0062999c │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #596] @ 3dd890 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -404373,36 +404373,36 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [pc, #544] @ 3dd89c │ │ │ │ ldr r1, [pc, #544] @ 3dd8a0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750ff0 │ │ │ │ + bl 757b9c │ │ │ │ + bl 751010 │ │ │ │ ldr r1, [pc, #504] @ 3dd8a4 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #500] @ 3dd8a8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ - bl 7065b0 │ │ │ │ + bl 7065d0 │ │ │ │ cmp fp, #0 │ │ │ │ ble 3dd884 │ │ │ │ ldr r7, [pc, #468] @ 3dd8ac │ │ │ │ ldr sl, [pc, #468] @ 3dd8b0 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ @@ -404426,30 +404426,30 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 4d7858 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3dd848 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 3dd730 │ │ │ │ add r3, r9, #1 │ │ │ │ cmp fp, r3 │ │ │ │ movne r9, r3 │ │ │ │ bne 3dd6ec │ │ │ │ - bl 70a950 │ │ │ │ + bl 70a970 │ │ │ │ ldr r8, [pc, #300] @ 3dd8b8 │ │ │ │ ldr sl, [pc, #300] @ 3dd8bc │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -404470,24 +404470,24 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 4d7a3c │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 3dd7e0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 6eaa88 │ │ │ │ + bl 6eaaa8 │ │ │ │ cmp r9, fp │ │ │ │ add fp, fp, #1 │ │ │ │ bne 3dd79c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404498,41 +404498,41 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ 3dd8c4 │ │ │ │ rsb r3, r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r1, [pc, #88] @ 3dd8c8 │ │ │ │ ldr r0, [pc, #88] @ 3dd8cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ add r3, r7, #288 @ 0x120 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70a950 │ │ │ │ - rsbseq fp, r9, r8, lsr r1 │ │ │ │ - rsbeq r5, r1, r8, asr #15 │ │ │ │ - strdeq r9, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - subseq ip, pc, ip, lsr lr @ │ │ │ │ - rsbeq r5, r4, r0, lsl #1 │ │ │ │ - rsbeq r4, r4, r4, asr #25 │ │ │ │ + b 70a970 │ │ │ │ + rsbseq fp, r9, r8, asr r1 │ │ │ │ + rsbeq r5, r1, r8, ror #15 │ │ │ │ + rsbeq r9, r2, r8, lsl r9 │ │ │ │ + subseq ip, pc, ip, asr lr @ │ │ │ │ + rsbeq r5, r4, r0, lsr #1 │ │ │ │ + rsbeq r4, r4, r4, ror #25 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - @ instruction: 0x0079b09c │ │ │ │ - @ instruction: 0x00629898 │ │ │ │ - rsbeq r9, r2, ip, ror #16 │ │ │ │ - rsbseq sl, r9, r8, ror #31 │ │ │ │ - rsbeq r9, r2, r0, ror #15 │ │ │ │ - strheq r9, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r9, r2, r0, asr r7 │ │ │ │ - rsbeq r9, r2, r4, asr #11 │ │ │ │ - strdeq r1, [ip], #-12 @ │ │ │ │ + ldrheq fp, [r9], #-12 @ │ │ │ │ + strheq r9, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r9, r2, ip, lsl #17 │ │ │ │ + rsbseq fp, r9, r8 │ │ │ │ + rsbeq r9, r2, r0, lsl #16 │ │ │ │ + ldrdeq r9, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r9, r2, r0, ror r7 │ │ │ │ + rsbeq r9, r2, r4, ror #11 │ │ │ │ + rsbeq r1, ip, ip, lsl r1 │ │ │ │ │ │ │ │ 003dd8d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #424] @ 3dda90 │ │ │ │ @@ -404549,52 +404549,52 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750ff0 │ │ │ │ + bl 757b9c │ │ │ │ + bl 751010 │ │ │ │ ldr r1, [pc, #360] @ 3ddaa0 │ │ │ │ add ip, r8, #272 @ 0x110 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #352] @ 3ddaa4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr sl, [pc, #340] @ 3ddaa8 │ │ │ │ ldr r2, [pc, #340] @ 3ddaac │ │ │ │ add ip, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757b7c │ │ │ │ - bl 758080 │ │ │ │ + bl 757b9c │ │ │ │ + bl 7580a0 │ │ │ │ add ip, r8, #324 @ 0x144 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #276] @ 3ddab0 │ │ │ │ ldr r1, [pc, #276] @ 3ddab4 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r8, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r8, #0 │ │ │ │ add r1, r4, r5, lsl #1 │ │ │ │ ble 3dda0c │ │ │ │ add fp, r0, #4544 @ 0x11c0 │ │ │ │ add fp, fp, #12 │ │ │ │ mov r4, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -404639,29 +404639,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3ddac8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r2, #612 @ 0x264 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r9, ip, lsl #29 │ │ │ │ - ldrheq ip, [pc], #-184 @ │ │ │ │ + rsbseq sl, r9, ip, lsr #29 │ │ │ │ + ldrsbeq ip, [pc], #-184 @ │ │ │ │ addeq sp, ip, ip, lsl r5 │ │ │ │ - strdeq r4, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r4, r4, r4, lsr sl │ │ │ │ + rsbeq r4, r4, r0, lsl lr │ │ │ │ + rsbeq r4, r4, r4, asr sl │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r9, r2, r0, asr #12 │ │ │ │ - rsbeq r9, r2, r8, lsl r6 │ │ │ │ - rsbeq r9, r2, r8, lsr #11 │ │ │ │ - rsbeq r5, r1, r4, lsl #9 │ │ │ │ + rsbeq r9, r2, r0, ror #12 │ │ │ │ + rsbeq r9, r2, r8, lsr r6 │ │ │ │ + rsbeq r9, r2, r8, asr #11 │ │ │ │ + rsbeq r5, r1, r4, lsr #9 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r9, r2, r0, lsl #11 │ │ │ │ - ldrsheq sl, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - strheq r9, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - strdeq r0, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r9, r2, r0, lsr #11 │ │ │ │ + rsbseq sl, r9, ip, lsl sp │ │ │ │ + ldrdeq r9, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r0, ip, r0, lsl pc │ │ │ │ │ │ │ │ 003ddacc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -404716,55 +404716,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750ff0 │ │ │ │ + bl 757b9c │ │ │ │ + bl 751010 │ │ │ │ ldr r1, [pc, #1952] @ 3de364 │ │ │ │ add ip, r4, #272 @ 0x110 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #1944] @ 3de368 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r8, [pc, #1932] @ 3de36c │ │ │ │ ldr r7, [pc, #1932] @ 3de370 │ │ │ │ add ip, r4, #276 @ 0x114 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 757b7c │ │ │ │ - bl 758080 │ │ │ │ + bl 757b9c │ │ │ │ + bl 7580a0 │ │ │ │ add ip, r4, #324 @ 0x144 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #1868] @ 3de374 │ │ │ │ ldr r1, [pc, #1868] @ 3de378 │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #27 │ │ │ │ add r7, r6, sl, lsl #1 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #28] │ │ │ │ lsl r4, sl, #1 │ │ │ │ sub r7, r7, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ cmp r6, #0 │ │ │ │ addne r4, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ beq 3de334 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -404799,64 +404799,64 @@ │ │ │ │ ldr r1, [pc, #1688] @ 3de384 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #27 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r6, [pc, #1660] @ 3de388 │ │ │ │ ldr r1, [pc, #1660] @ 3de38c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750ff0 │ │ │ │ + bl 757b9c │ │ │ │ + bl 751010 │ │ │ │ ldr r1, [pc, #1620] @ 3de390 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #1564] @ 3de368 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ b 3ddd6c │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r7, r6 │ │ │ │ beq 3dde0c │ │ │ │ mov r0, r4 │ │ │ │ - bl 6eaa08 │ │ │ │ + bl 6eaa28 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3ddd60 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1548] @ 3de394 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3dddb4 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 6eaa88 │ │ │ │ + bl 6eaaa8 │ │ │ │ cmp r7, r6 │ │ │ │ bne 3ddda0 │ │ │ │ rsb r9, r4, #0 │ │ │ │ ldr r0, [pc, #1496] @ 3de398 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r2, [pc, #1484] @ 3de39c │ │ │ │ ldr r3, [pc, #1404] @ 3de350 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -404866,15 +404866,15 @@ │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7065b0 │ │ │ │ + bl 7065d0 │ │ │ │ ldr r3, [pc, #1416] @ 3de3a0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #276 @ 0x114 │ │ │ │ ldr r3, [pc, #1404] @ 3de3a4 │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404905,15 +404905,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls 3ddf48 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [r8, #224] @ 0xe0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, fp, r1 │ │ │ │ bl 4d7858 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3dde84 │ │ │ │ rsb r9, r0, #0 │ │ │ │ @@ -404923,16 +404923,16 @@ │ │ │ │ mov r6, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 99b7a0 │ │ │ │ - bl 70a950 │ │ │ │ + bl 99b7c0 │ │ │ │ + bl 70a970 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl 4edc5c │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -404941,26 +404941,26 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 3dd624 │ │ │ │ cmp r7, r6 │ │ │ │ ldrgt r5, [sp, #12] │ │ │ │ ble 3dddb8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, r6, #1 │ │ │ │ - bl 6eaa88 │ │ │ │ + bl 6eaaa8 │ │ │ │ cmp r7, r6 │ │ │ │ bgt 3ddf30 │ │ │ │ b 3dddb8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 3dde44 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 70a950 │ │ │ │ + bl 70a970 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -405074,46 +405074,46 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r6, [pc, #636] @ 3de3c4 │ │ │ │ mov r3, #27 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r1, [pc, #624] @ 3de3c8 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ - bl 750ff0 │ │ │ │ + bl 757b9c │ │ │ │ + bl 751010 │ │ │ │ ldr r1, [pc, #588] @ 3de3cc │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #480] @ 3de368 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ - bl 7065b0 │ │ │ │ - bl 70a950 │ │ │ │ + bl 757b9c │ │ │ │ + bl 7065d0 │ │ │ │ + bl 70a970 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 3de1e4 │ │ │ │ ldr r0, [pc, #524] @ 3de3d0 │ │ │ │ rsb r1, r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ bl 3dd624 │ │ │ │ b 3dddc8 │ │ │ │ mov r4, #0 │ │ │ │ @@ -405144,15 +405144,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ sub r1, r1, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ beq 3de328 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 6e68e4 │ │ │ │ + bl 6e6904 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de244 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 4efa18 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3de244 │ │ │ │ @@ -405165,26 +405165,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r6, #616] @ 0x268 │ │ │ │ - bl 9b0520 │ │ │ │ + bl 9b0540 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ ldr r3, [r6, #616] @ 0x268 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ beq 3de31c │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 6e68e4 │ │ │ │ + bl 6e6904 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de304 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 4efa18 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3de1ec │ │ │ │ @@ -405199,55 +405199,55 @@ │ │ │ │ b 3ddff4 │ │ │ │ ldr r0, [r6, #620] @ 0x26c │ │ │ │ ldr r2, [r0] │ │ │ │ b 3de214 │ │ │ │ ldr r0, [pc, #164] @ 3de3e0 │ │ │ │ mvn r4, #37 @ 0x25 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ b 3dddc8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, r4, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, r0, lsl #24 │ │ │ │ - subseq ip, pc, r8, lsr #18 │ │ │ │ + rsbseq sl, r9, r0, lsr #24 │ │ │ │ + subseq ip, pc, r8, asr #18 │ │ │ │ addeq sp, ip, ip, lsl #5 │ │ │ │ - rsbeq r4, r4, r4, ror #22 │ │ │ │ - rsbeq r4, r4, r8, lsr #15 │ │ │ │ + rsbeq r4, r4, r4, lsl #23 │ │ │ │ + rsbeq r4, r4, r8, asr #15 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r9, r2, ip, lsl #7 │ │ │ │ - strheq r9, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r9, r2, r8, lsl r3 │ │ │ │ - rsbeq r5, r1, r8, ror #3 │ │ │ │ - @ instruction: 0x0079aa98 │ │ │ │ - rsbeq r9, r2, r4, ror #4 │ │ │ │ - rsbeq r5, r1, r4, lsr r1 │ │ │ │ - subseq ip, pc, ip, lsr #15 │ │ │ │ - rsbeq r4, r4, ip, ror #19 │ │ │ │ - rsbeq r4, r4, ip, lsr #12 │ │ │ │ - rsbeq r9, r2, r0, lsr #5 │ │ │ │ - rsbeq r9, r2, r8, asr #5 │ │ │ │ + rsbeq r9, r2, ip, lsr #7 │ │ │ │ + ldrdeq r9, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, r2, r8, lsr r3 │ │ │ │ + rsbeq r5, r1, r8, lsl #4 │ │ │ │ + ldrheq sl, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r9, r2, r4, lsl #5 │ │ │ │ + rsbeq r5, r1, r4, asr r1 │ │ │ │ + subseq ip, pc, ip, asr #15 │ │ │ │ + rsbeq r4, r4, ip, lsl #20 │ │ │ │ + rsbeq r4, r4, ip, asr #12 │ │ │ │ + rsbeq r9, r2, r0, asr #5 │ │ │ │ + rsbeq r9, r2, r8, ror #5 │ │ │ │ addeq sp, ip, r4, asr r0 │ │ │ │ - rsbseq sl, r9, ip, asr r9 │ │ │ │ - rsbeq r9, r2, ip, asr #2 │ │ │ │ - rsbeq r9, r2, ip, lsl r1 │ │ │ │ - rsbeq r9, r2, r8, ror r1 │ │ │ │ + rsbseq sl, r9, ip, ror r9 │ │ │ │ + rsbeq r9, r2, ip, ror #2 │ │ │ │ + rsbeq r9, r2, ip, lsr r1 │ │ │ │ + @ instruction: 0x00629198 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r8, r2, ip, asr #29 │ │ │ │ - rsbseq sl, r9, r0, asr r6 │ │ │ │ - rsbeq r8, r2, ip, lsl lr │ │ │ │ - rsbeq r4, r1, ip, ror #25 │ │ │ │ - subseq ip, pc, r0, ror #6 │ │ │ │ - rsbeq r4, r4, r4, lsr #11 │ │ │ │ - strdeq r4, [r4], #-16 @ │ │ │ │ - rsbeq r8, r2, r8, ror #29 │ │ │ │ - rsbseq sl, r9, r4, ror #9 │ │ │ │ - rsbeq r8, r2, r0, lsr #23 │ │ │ │ - rsbeq r8, r2, r8, lsr lr │ │ │ │ - rsbeq r8, r2, r0, asr #25 │ │ │ │ + rsbeq r8, r2, ip, ror #29 │ │ │ │ + rsbseq sl, r9, r0, ror r6 │ │ │ │ + rsbeq r8, r2, ip, lsr lr │ │ │ │ + rsbeq r4, r1, ip, lsl #26 │ │ │ │ + subseq ip, pc, r0, lsl #7 │ │ │ │ + rsbeq r4, r4, r4, asr #11 │ │ │ │ + rsbeq r4, r4, r0, lsl r2 │ │ │ │ + rsbeq r8, r2, r8, lsl #30 │ │ │ │ + rsbseq sl, r9, r4, lsl #10 │ │ │ │ + rsbeq r8, r2, r0, asr #23 │ │ │ │ + rsbeq r8, r2, r8, asr lr │ │ │ │ + rsbeq r8, r2, r0, ror #25 │ │ │ │ │ │ │ │ 003de3e4 : │ │ │ │ ldr r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de3f8 │ │ │ │ bx r3 │ │ │ │ @@ -405339,20 +405339,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ strdeq ip, [ip], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, ip, r0, ror r9 │ │ │ │ - rsbseq sl, r9, r0, ror #4 │ │ │ │ - rsbeq r8, r2, ip, lsl r9 │ │ │ │ - rsbeq r0, ip, r4, asr r4 │ │ │ │ - rsbseq sl, r9, r8, lsr r2 │ │ │ │ - strdeq r8, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x00628b94 │ │ │ │ + rsbseq sl, r9, r0, lsl #5 │ │ │ │ + rsbeq r8, r2, ip, lsr r9 │ │ │ │ + rsbeq r0, ip, r4, ror r4 │ │ │ │ + rsbseq sl, r9, r8, asr r2 │ │ │ │ + rsbeq r8, r2, r0, lsl r9 │ │ │ │ + strheq r8, [r2], #-180 @ 0xffffff4c @ │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ │ │ │ │ 003de57c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -405425,15 +405425,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bge 3de634 │ │ │ │ bl 253c84 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r6, r0, #0 │ │ │ │ ldr r0, [pc, #172] @ 3de75c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b7a0 │ │ │ │ + bl 99b7c0 │ │ │ │ ldr r3, [r4, #620] @ 0x26c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #3 │ │ │ │ beq 3de6dc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -405468,26 +405468,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addeq ip, ip, ip, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, ip, r4, ror #15 │ │ │ │ - rsbeq r8, r2, ip, lsr sl │ │ │ │ - rsbseq sl, r9, ip, rrx │ │ │ │ - rsbeq r8, r2, r4, lsr #14 │ │ │ │ - strheq r8, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r8, r2, ip, asr sl │ │ │ │ + rsbseq sl, r9, ip, lsl #1 │ │ │ │ + rsbeq r8, r2, r4, asr #14 │ │ │ │ + ldrdeq r8, [r2], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ - rsbseq sl, r9, ip, lsr r0 │ │ │ │ - strdeq r8, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x00628998 │ │ │ │ + rsbseq sl, r9, ip, asr r0 │ │ │ │ + rsbeq r8, r2, r4, lsl r7 │ │ │ │ + strheq r8, [r2], #-152 @ 0xffffff68 @ │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #4] @ 3de78c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq fp, r8, r0, lsr #31 │ │ │ │ ldr r1, [r0, #2088] @ 0x828 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -405537,25 +405537,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #200] @ 3de944 │ │ │ │ ldr r1, [pc, #200] @ 3de948 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #168] @ 3de94c │ │ │ │ ldr r3, [pc, #168] @ 3de950 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #160] @ 3de954 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -405569,41 +405569,41 @@ │ │ │ │ ldr r1, [pc, #128] @ 3de95c │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #8 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r1, [pc, #100] @ 3de960 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #84] @ 3de964 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq sl, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq fp, pc, r8, asr ip @ │ │ │ │ - @ instruction: 0x00643e9c │ │ │ │ - rsbeq fp, r0, r4, lsr #30 │ │ │ │ - strdeq r5, [r0], #-12 @ │ │ │ │ + ldrsheq sl, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq fp, pc, r8, ror ip @ │ │ │ │ + strheq r3, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq fp, r0, r4, asr #30 │ │ │ │ + rsbeq r5, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r1, r6, r6, lsr fp │ │ │ │ - rsbeq r8, r2, r4, lsr r8 │ │ │ │ + rsbeq r8, r2, r4, asr r8 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ addeq r4, fp, ip, asr #8 │ │ │ │ addeq fp, r8, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -405613,15 +405613,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de9b8 │ │ │ │ bl 3e6038 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -405660,17 +405660,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r9, ip, lsr #1 │ │ │ │ - rsbeq r8, r2, ip, lsl #15 │ │ │ │ - rsbeq fp, pc, r4, lsr #28 │ │ │ │ + rsbseq sl, r9, ip, asr #1 │ │ │ │ + rsbeq r8, r2, ip, lsr #15 │ │ │ │ + rsbeq fp, pc, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 3deb2c │ │ │ │ ldr r8, [pc, #172] @ 3deb30 │ │ │ │ ldr r7, [pc, #172] @ 3deb34 │ │ │ │ @@ -405680,28 +405680,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r2, r6, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ bl 4172ec │ │ │ │ ldr r5, [r6, #2088] @ 0x828 │ │ │ │ mov r3, #10 │ │ │ │ add r5, r5, #2 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ lsl r5, r5, #1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3deb0c │ │ │ │ mov r6, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ @@ -405712,32 +405712,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r9, r9, ip, lsr #31 │ │ │ │ - rsbeq fp, r0, r8, lsl sp │ │ │ │ - strdeq r4, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r9, r9, ip, asr #31 │ │ │ │ + rsbeq fp, r0, r8, lsr sp │ │ │ │ + rsbeq r4, r0, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 3dec48 │ │ │ │ ldr r2, [pc, #248] @ 3dec4c │ │ │ │ ldr r1, [pc, #248] @ 3dec50 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r0, #2412] @ 0x96c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r2, [r0, #2416] @ 0x970 │ │ │ │ strne r2, [r3, #2416] @ 0x970 │ │ │ │ ldr r2, [r0, #2416] @ 0x970 │ │ │ │ @@ -405772,28 +405772,28 @@ │ │ │ │ blt 3debdc │ │ │ │ mov r0, r1 │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ bl 3dea68 │ │ │ │ add r0, r5, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7576f4 │ │ │ │ + bl 757714 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ - bl 7576f4 │ │ │ │ + bl 757714 │ │ │ │ ldr r0, [r5, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dec38 │ │ │ │ bl 3e6004 │ │ │ │ ldr r0, [r5, #2092] @ 0x82c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 253648 │ │ │ │ - ldrsbeq r9, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - strheq r8, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq fp, pc, r0, asr ip @ │ │ │ │ + ldrsheq r9, [r9], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq r8, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq fp, pc, r0, ror ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ ldr r3, [pc, #1276] @ 3df168 │ │ │ │ ldr lr, [pc, #1276] @ 3df16c │ │ │ │ ldr ip, [pc, #1276] @ 3df170 │ │ │ │ @@ -405809,15 +405809,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #260] @ 0x104 │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #1 │ │ │ │ mov r7, #0 │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ ldr r8, [pc, #1204] @ 3df17c │ │ │ │ add r8, pc, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -406055,15 +406055,15 @@ │ │ │ │ str r0, [r6] │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r1, [r6, #4] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ @@ -406071,15 +406071,15 @@ │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ add r3, r6, #8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [sl, #4] │ │ │ │ add r9, r9, #1 │ │ │ │ add r3, r3, #7 │ │ │ │ bic r3, r3, #7 │ │ │ │ sub r8, r8, r3 │ │ │ │ @@ -406088,51 +406088,51 @@ │ │ │ │ ble 3dee4c │ │ │ │ b 3dee38 │ │ │ │ ldr r1, [pc, #136] @ 3df188 │ │ │ │ ldr r0, [pc, #136] @ 3df18c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3dee18 │ │ │ │ ldr r1, [pc, #116] @ 3df190 │ │ │ │ ldr r0, [pc, #116] @ 3df194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3def3c │ │ │ │ ldr r1, [pc, #96] @ 3df198 │ │ │ │ ldr r0, [pc, #96] @ 3df19c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3dede8 │ │ │ │ mvn r6, #21 │ │ │ │ b 3dee88 │ │ │ │ mvn r6, #5 │ │ │ │ b 3dee88 │ │ │ │ mov r6, #0 │ │ │ │ b 3dee6c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r9, r0, asr #27 │ │ │ │ + rsbseq r9, r9, r0, ror #27 │ │ │ │ addeq ip, ip, ip, lsr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq fp, r0, r0, lsl fp │ │ │ │ - rsbeq r4, r0, r4, ror #25 │ │ │ │ + rsbeq fp, r0, r0, lsr fp │ │ │ │ + rsbeq r4, r0, r4, lsl #26 │ │ │ │ addeq ip, ip, r0, ror #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ umulleq fp, ip, r4, pc @ │ │ │ │ - rsbseq r9, r9, r0, lsr r9 │ │ │ │ - rsbeq r8, r2, r8, lsl #1 │ │ │ │ - rsbseq r9, r9, r4, lsl r9 │ │ │ │ - rsbeq r8, r2, r0, lsl r0 │ │ │ │ - ldrsheq r9, [r9], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r8, r2, r4, lsr #32 │ │ │ │ + rsbseq r9, r9, r0, asr r9 │ │ │ │ + rsbeq r8, r2, r8, lsr #1 │ │ │ │ + rsbseq r9, r9, r4, lsr r9 │ │ │ │ + rsbeq r8, r2, r0, lsr r0 │ │ │ │ + rsbseq r9, r9, r8, lsl r9 │ │ │ │ + rsbeq r8, r2, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ cmp r1, #4 │ │ │ │ @@ -406459,18 +406459,18 @@ │ │ │ │ b 3df29c │ │ │ │ ldr r4, [pc, #32] @ 3df6e8 │ │ │ │ lsr r4, r4, r2 │ │ │ │ ands r4, r4, #1 │ │ │ │ beq 3df664 │ │ │ │ ldr r4, [pc, #8] @ 3df6e0 │ │ │ │ b 3df29c │ │ │ │ - rsbseq r9, r9, r8, asr #11 │ │ │ │ - rsbseq r9, r9, r6, ror #11 │ │ │ │ + rsbseq r9, r9, r8, ror #11 │ │ │ │ + rsbseq r9, r9, r6, lsl #12 │ │ │ │ @ instruction: 0xdeadbabe │ │ │ │ - rsbseq r9, r9, r4, ror #10 │ │ │ │ + rsbseq r9, r9, r4, lsl #11 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #1448] @ 3dfcac │ │ │ │ ldr lr, [pc, #1448] @ 3dfcb0 │ │ │ │ @@ -406487,15 +406487,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ mov fp, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #1384] @ 3dfcc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #32] │ │ │ │ ldr r3, [pc, #1376] @ 3dfcc4 │ │ │ │ strh r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -406526,29 +406526,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 41d2c4 │ │ │ │ add r6, r4, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #1224] @ 3dfcd0 │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [pc, #1204] @ 3dfcd4 │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ ldr r9, [pc, #1200] @ 3dfcd8 │ │ │ │ mov r0, fp │ │ │ │ ldr fp, [pc, #1196] @ 3dfcdc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ @@ -406557,15 +406557,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ bl 41d2c4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r4, #2088] @ 0x828 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ add r2, r2, #2 │ │ │ │ mov r3, #1 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r1, r2, #17 │ │ │ │ str r5, [sp, #16] │ │ │ │ @@ -406574,17 +406574,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ bl 417cdc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3df8ec │ │ │ │ mov r0, r6 │ │ │ │ - bl 7576f4 │ │ │ │ + bl 757714 │ │ │ │ mov r0, sl │ │ │ │ - bl 7576f4 │ │ │ │ + bl 757714 │ │ │ │ ldr r0, [r4, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dfb50 │ │ │ │ ldr r2, [pc, #1052] @ 3dfce0 │ │ │ │ ldr r3, [pc, #1004] @ 3dfcb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -406598,15 +406598,15 @@ │ │ │ │ b 3e6004 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [r4, #2088] @ 0x828 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r9, r9, #2 │ │ │ │ lsl r9, r9, #1 │ │ │ │ cmp r9, #0 │ │ │ │ movne r8, r5 │ │ │ │ mov fp, r0 │ │ │ │ beq 3df938 │ │ │ │ mov r1, r8 │ │ │ │ @@ -406638,15 +406638,15 @@ │ │ │ │ ldr r3, [pc, #864] @ 3dfcf0 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1312 @ 0x520 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, r4 │ │ │ │ bl 3dea68 │ │ │ │ b 3df8a0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2549a4 │ │ │ │ cmp r0, #9 │ │ │ │ bhi 3dfc70 │ │ │ │ @@ -406793,15 +406793,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #268] @ 3dfd18 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3df8b0 │ │ │ │ bl 3e60a0 │ │ │ │ bl 2558f8 │ │ │ │ ldr r3, [r4, #2404] @ 0x964 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [r4, #2084] @ 0x824 │ │ │ │ b 3df784 │ │ │ │ @@ -406829,49 +406829,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #144] @ 3dfd2c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3df9a8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r9, r8, lsr #6 │ │ │ │ + rsbseq r9, r9, r8, asr #6 │ │ │ │ addeq fp, ip, r4, lsl r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r7, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq fp, pc, r8, lsl #1 │ │ │ │ + rsbeq r7, r2, r0, lsl sl │ │ │ │ + rsbeq fp, pc, r8, lsr #1 │ │ │ │ andne r5, r0, #1375731712 @ 0x52000000 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ addeq sl, r8, ip, asr pc │ │ │ │ - rsbeq r7, r2, ip, asr #20 │ │ │ │ - rsbeq r7, r2, r0, lsl sl │ │ │ │ - rsbseq r9, r9, r4, lsl #4 │ │ │ │ - rsbeq r4, r0, ip, lsr r1 │ │ │ │ - rsbeq sl, r0, r4, ror #30 │ │ │ │ + rsbeq r7, r2, ip, ror #20 │ │ │ │ + rsbeq r7, r2, r0, lsr sl │ │ │ │ + rsbseq r9, r9, r4, lsr #4 │ │ │ │ + rsbeq r4, r0, ip, asr r1 │ │ │ │ + rsbeq sl, r0, r4, lsl #31 │ │ │ │ addeq fp, ip, r0, ror #10 │ │ │ │ addseq r3, ip, r0, asr fp │ │ │ │ - rsbeq r7, r2, r0, ror #17 │ │ │ │ - rsbeq r7, r2, ip, lsr #16 │ │ │ │ - rsbseq r9, r9, r0, lsr #1 │ │ │ │ + rsbeq r7, r2, r0, lsl #18 │ │ │ │ + rsbeq r7, r2, ip, asr #16 │ │ │ │ + rsbseq r9, r9, r0, asr #1 │ │ │ │ @ instruction: 0xfffff218 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addseq r3, ip, r4, ror r9 │ │ │ │ addseq r3, ip, r4, asr r9 │ │ │ │ addeq fp, ip, ip, asr #5 │ │ │ │ @ instruction: 0x009c38dc │ │ │ │ - rsbseq r8, r9, r8, lsr lr │ │ │ │ - rsbeq r7, r2, r8, ror #11 │ │ │ │ - strheq r7, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r8, r9, r8, asr lr │ │ │ │ + rsbeq r7, r2, r8, lsl #12 │ │ │ │ + ldrdeq r7, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq sl, pc, ip, asr fp @ │ │ │ │ - strheq r7, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r8, r9, ip, lsr #27 │ │ │ │ - rsbeq r7, r2, r8, lsr #10 │ │ │ │ + rsbeq sl, pc, ip, ror fp @ │ │ │ │ + ldrdeq r7, [r2], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r8, r9, ip, asr #27 │ │ │ │ + rsbeq r7, r2, r8, asr #10 │ │ │ │ andeq r0, r0, lr, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r2, [pc, #2076] @ 3e0564 │ │ │ │ ldr r3, [pc, #2076] @ 3e0568 │ │ │ │ @@ -406990,246 +406990,246 @@ │ │ │ │ str r9, [sp, #16] │ │ │ │ cmp r9, r0 │ │ │ │ bhi 3e0558 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r4] │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r5 │ │ │ │ add r9, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic fp, r3, #7 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, fp, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255178 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add r8, r4, fp │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, fp] │ │ │ │ add r3, r8, #8 │ │ │ │ mov r2, r5 │ │ │ │ add sl, r0, #8 │ │ │ │ strh sl, [r8, #4] │ │ │ │ add r9, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r8, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, r8, r0 │ │ │ │ bl 255178 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov ip, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add fp, r9, fp │ │ │ │ mov lr, #2 │ │ │ │ add r8, r4, fp │ │ │ │ str lr, [r4, fp] │ │ │ │ add r3, r8, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add sl, r0, #8 │ │ │ │ strh sl, [r8, #4] │ │ │ │ add r9, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r8, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, r8, r0 │ │ │ │ bl 255178 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [sp, #38] @ 0x26 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add fp, r9, fp │ │ │ │ mov r3, #3 │ │ │ │ add r9, r4, fp │ │ │ │ str r3, [r4, fp] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add sl, r0, #15 │ │ │ │ bic sl, sl, #7 │ │ │ │ add r8, sl, fp │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255178 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [sp, #39] @ 0x27 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add r9, r4, r8 │ │ │ │ mov ip, #4 │ │ │ │ str ip, [r4, r8] │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255178 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255178 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ strb ip, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r1, #6 │ │ │ │ str r1, [r4, r8] │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255178 │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ strb r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 255178 │ │ │ │ add r8, sl, r8 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 2549a4 │ │ │ │ mov r1, #1 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, r8] │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r0 │ │ │ │ add sl, r3, r2 │ │ │ │ add r9, r0, #15 │ │ │ │ mov r0, r7 │ │ │ │ add r7, r4, r8 │ │ │ │ strh sl, [r7, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, r2 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ mov r1, r5 │ │ │ │ sub r2, r9, sl │ │ │ │ add r8, r9, r8 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 255178 │ │ │ │ @@ -407494,15 +407494,15 @@ │ │ │ │ ldr r1, [pc, #1172] @ 3e0b84 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3de968 │ │ │ │ str r7, [r0, #2376] @ 0x948 │ │ │ │ str ip, [r0, #2380] @ 0x94c │ │ │ │ b 3e060c │ │ │ │ lsr r3, r2, #5 │ │ │ │ @@ -407560,15 +407560,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r5, r3, lsl #1 │ │ │ │ movcc r1, r5 │ │ │ │ bcs 3e060c │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -407619,15 +407619,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #2384] @ 0x950 │ │ │ │ bl 255b08 │ │ │ │ cmp r7, #2 │ │ │ │ mov r5, r0 │ │ │ │ beq 3e0b68 │ │ │ │ cmp r7, #4 │ │ │ │ @@ -407650,40 +407650,40 @@ │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldrd sl, [fp, #-8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r0, [pc, #504] @ 3e0bb0 │ │ │ │ ldr r2, [pc, #504] @ 3e0bb4 │ │ │ │ ldr r1, [pc, #504] @ 3e0bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls 3e09f8 │ │ │ │ mov r1, #2 │ │ │ │ bl 4174ac │ │ │ │ @@ -407711,15 +407711,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r7, r3, lsl #1 │ │ │ │ bcs 3e060c │ │ │ │ mov r1, r7 │ │ │ │ b 3e0824 │ │ │ │ ldr r3, [r0, #2396] @ 0x95c │ │ │ │ @@ -407746,15 +407746,15 @@ │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #2384] @ 0x950 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -407762,15 +407762,15 @@ │ │ │ │ add ip, r6, #424 @ 0x1a8 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r0, ip │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r9, [r4, #2384] @ 0x950 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3e0950 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, r2, #2 │ │ │ │ sub r3, r3, r5 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -407779,34 +407779,34 @@ │ │ │ │ strb r3, [r2] │ │ │ │ bcc 3e0b48 │ │ │ │ b 3e0950 │ │ │ │ mov fp, r4 │ │ │ │ ldr r9, [fp, #2384]! @ 0x950 │ │ │ │ mov r1, #150 @ 0x96 │ │ │ │ b 3e0930 │ │ │ │ - rsbseq r8, r9, r2, lsr r3 │ │ │ │ - rsbseq r8, r9, r4, asr #6 │ │ │ │ - subseq r9, pc, r4, asr #27 │ │ │ │ - rsbeq r2, r4, r8 │ │ │ │ - rsbseq r8, r9, r4, ror #5 │ │ │ │ - rsbseq r8, r9, r4, asr #4 │ │ │ │ - strheq r9, [r0], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r3, r0, r8, lsl #3 │ │ │ │ - ldrheq r8, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r9, r0, r8, lsr #30 │ │ │ │ - strdeq r3, [r0], #-12 @ │ │ │ │ - rsbseq r8, r9, r4, asr r1 │ │ │ │ - rsbeq r9, r0, r0, asr #29 │ │ │ │ - @ instruction: 0x00603098 │ │ │ │ - rsbseq r8, r9, r4, ror r0 │ │ │ │ - ldrdeq r9, [r0], #-216 @ 0xffffff28 @ │ │ │ │ - strheq r2, [r0], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r7, r9, r4, ror #31 │ │ │ │ - rsbeq r9, r0, r8, asr #26 │ │ │ │ - rsbeq r2, r0, r0, lsr #30 │ │ │ │ + rsbseq r8, r9, r2, asr r3 │ │ │ │ + rsbseq r8, r9, r4, ror #6 │ │ │ │ + subseq r9, pc, r4, ror #27 │ │ │ │ + rsbeq r2, r4, r8, lsr #32 │ │ │ │ + rsbseq r8, r9, r4, lsl #6 │ │ │ │ + rsbseq r8, r9, r4, ror #4 │ │ │ │ + ldrdeq r9, [r0], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r3, r0, r8, lsr #3 │ │ │ │ + ldrsbeq r8, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r9, r0, r8, asr #30 │ │ │ │ + rsbeq r3, r0, ip, lsl r1 │ │ │ │ + rsbseq r8, r9, r4, ror r1 │ │ │ │ + rsbeq r9, r0, r0, ror #29 │ │ │ │ + strheq r3, [r0], #-8 @ │ │ │ │ + @ instruction: 0x00798094 │ │ │ │ + strdeq r9, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + ldrdeq r2, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r8, r9, r4 │ │ │ │ + rsbeq r9, r0, r8, ror #26 │ │ │ │ + rsbeq r2, r0, r0, asr #30 │ │ │ │ │ │ │ │ 003e0bc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #68] @ 3e0c24 │ │ │ │ @@ -407884,21 +407884,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r5, #0 │ │ │ │ b 3e0cb8 │ │ │ │ addseq r2, ip, r4, asr #16 │ │ │ │ - rsbseq r7, r9, r8, asr #26 │ │ │ │ - @ instruction: 0x00626590 │ │ │ │ - ldrdeq r6, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r7, r9, r8, ror #26 │ │ │ │ + strheq r6, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + strdeq r6, [r2], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 003e0d20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #240] @ 3e0e28 │ │ │ │ @@ -407949,28 +407949,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq r2, ip, r0, ror #14 │ │ │ │ - rsbseq r7, r9, r0, asr ip │ │ │ │ - @ instruction: 0x00626490 │ │ │ │ - ldrdeq r6, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r7, r9, r0, ror ip │ │ │ │ + strheq r6, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq r6, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 003e0e38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #2400] @ 0x960 │ │ │ │ @@ -408029,41 +408029,41 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ str r6, [r4] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r7, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic fp, r3, #7 │ │ │ │ strh r7, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, fp, r7 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ str fp, [sp, #16] │ │ │ │ bl 255178 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov fp, #0 │ │ │ │ add r3, r4, ip │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r4, ip] │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, fp │ │ │ │ @@ -408073,43 +408073,43 @@ │ │ │ │ strh r1, [r3, #-4] │ │ │ │ bic r9, r9, #7 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r7, ip, r9 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ sub r2, r9, r1 │ │ │ │ add r0, r3, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255178 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov lr, #4 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ str r6, [r4, r7] │ │ │ │ mov r2, fp │ │ │ │ add r9, r0, #8 │ │ │ │ mov r1, r9 │ │ │ │ add r9, r4, r7 │ │ │ │ add r3, r9, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255178 │ │ │ │ @@ -408117,29 +408117,29 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ strb r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add r7, sl, r7 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r4, r7] │ │ │ │ add r4, r4, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r9, r3, #8 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r6, r3, #15 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #8 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ bic r6, r6, #7 │ │ │ │ sub r2, r6, r9 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255178 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ @@ -408158,32 +408158,32 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r5, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls 3e0eb0 │ │ │ │ mov r1, #1 │ │ │ │ bl 4174ac │ │ │ │ b 3e0eb0 │ │ │ │ mvn r4, #104 @ 0x68 │ │ │ │ b 3e0eb0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r4, asr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, ip, ip, ror #30 │ │ │ │ - rsbseq r7, r9, r0, lsl r9 │ │ │ │ - rsbeq r9, r0, r4, ror r6 │ │ │ │ - rsbeq r2, r0, ip, asr #16 │ │ │ │ + rsbseq r7, r9, r0, lsr r9 │ │ │ │ + @ instruction: 0x00609694 │ │ │ │ + rsbeq r2, r0, ip, ror #16 │ │ │ │ │ │ │ │ 003e1184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -408252,42 +408252,42 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ str ip, [sp, #28] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mov fp, #1 │ │ │ │ str fp, [r7] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r8, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic ip, r3, #7 │ │ │ │ strh r8, [r7, #4] │ │ │ │ add r3, r7, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ sub r2, ip, r8 │ │ │ │ add r0, r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 255178 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ add lr, r7, ip │ │ │ │ mov r0, sl │ │ │ │ str lr, [sp, #8] │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r8, sl │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp, #24] │ │ │ │ add lr, r0, #8 │ │ │ │ mov r3, lr │ │ │ │ @@ -408298,70 +408298,70 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ add r3, r1, #8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ add r8, ip, sl │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ sub r2, sl, lr │ │ │ │ add r0, r1, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 255178 │ │ │ │ mov sl, #4 │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str sl, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add r5, r7, r8 │ │ │ │ str fp, [r7, r8] │ │ │ │ add r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ add lr, r0, #8 │ │ │ │ strh lr, [r5, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str lr, [sp, #36] @ 0x24 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, lr │ │ │ │ add r0, r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 255178 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #6 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add r8, sl, r8 │ │ │ │ add r5, r7, r8 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r7, r8] │ │ │ │ add r3, r5, #8 │ │ │ │ mov r1, fp │ │ │ │ add r2, r0, #8 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r2 │ │ │ │ add r0, r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 255178 │ │ │ │ @@ -408371,28 +408371,28 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ strh r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mov r2, #3 │ │ │ │ str r2, [r7, r8] │ │ │ │ add r7, r7, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r5, r0, #15 │ │ │ │ mov r0, sl │ │ │ │ add sl, r3, #8 │ │ │ │ strh sl, [r7, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #8 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ bic r5, r5, #7 │ │ │ │ sub r2, r5, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 255178 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ @@ -408415,15 +408415,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls 3e1204 │ │ │ │ mov r1, #1 │ │ │ │ bl 4174ac │ │ │ │ @@ -408432,17 +408432,17 @@ │ │ │ │ b 3e1204 │ │ │ │ mvn r5, #104 @ 0x68 │ │ │ │ b 3e1204 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, ip, ror ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, ip, r8, lsl ip │ │ │ │ - rsbseq r7, r9, r4, lsl r5 │ │ │ │ - rsbeq r9, r0, r8, ror r2 │ │ │ │ - rsbeq r2, r0, r0, asr r4 │ │ │ │ + rsbseq r7, r9, r4, lsr r5 │ │ │ │ + @ instruction: 0x00609298 │ │ │ │ + rsbeq r2, r0, r0, ror r4 │ │ │ │ │ │ │ │ 003e1588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r8, r2 │ │ │ │ @@ -408466,15 +408466,15 @@ │ │ │ │ add r3, r3, r4, lsl #3 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 3e2034 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ cmp r5, fp │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ str fp, [sp, #112] @ 0x70 │ │ │ │ str fp, [sp, #116] @ 0x74 │ │ │ │ str fp, [sp, #120] @ 0x78 │ │ │ │ @@ -408559,15 +408559,15 @@ │ │ │ │ ldr r2, [pc, #920] @ 3e1af4 │ │ │ │ ldr r1, [pc, #920] @ 3e1af8 │ │ │ │ lsl r4, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ add r4, r4, #3 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r4, r3, lsl #1 │ │ │ │ bcs 3e16fc │ │ │ │ mov r1, r4 │ │ │ │ bl 4174ac │ │ │ │ @@ -408594,95 +408594,95 @@ │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r9, sp, #80 @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ mov r8, fp │ │ │ │ mov r3, #1 │ │ │ │ mov fp, #0 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r8, [sp, #32] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r0, sl │ │ │ │ bl 253648 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ subs sl, r0, fp │ │ │ │ movne sl, #1 │ │ │ │ lsl sl, sl, #8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ strh sl, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mov sl, r8 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4] │ │ │ │ mov r2, fp │ │ │ │ add r9, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic r8, r3, #7 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, r8, r9 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255178 │ │ │ │ mov r3, #2 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r9, r3 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ strh fp, [sp, #80] @ 0x50 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ str r9, [r4, r8] │ │ │ │ add r9, r4, r8 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, fp │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255178 │ │ │ │ @@ -408690,29 +408690,29 @@ │ │ │ │ mov r1, #8 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, fp │ │ │ │ add r3, r9, #8 │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255178 │ │ │ │ @@ -408720,29 +408720,29 @@ │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ strh r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, fp │ │ │ │ add r3, r9, #8 │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 255178 │ │ │ │ @@ -408752,27 +408752,27 @@ │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ strh r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, r8] │ │ │ │ add r4, r4, r8 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r9, r0 │ │ │ │ add r8, r9, #8 │ │ │ │ strh r8, [r4, #4] │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ add r2, r9, #15 │ │ │ │ bic r2, r2, #7 │ │ │ │ sub r2, r2, r8 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255178 │ │ │ │ @@ -408783,17 +408783,17 @@ │ │ │ │ b 3e16e8 │ │ │ │ mvn r5, #104 @ 0x68 │ │ │ │ b 3e16fc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r8, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, ip, r0, lsr #14 │ │ │ │ - rsbseq r7, r9, r8, ror #5 │ │ │ │ - rsbeq r9, r0, r4, asr #32 │ │ │ │ - rsbeq r2, r0, r8, lsl r2 │ │ │ │ + rsbseq r7, r9, r8, lsl #6 │ │ │ │ + rsbeq r9, r0, r4, rrx │ │ │ │ + rsbeq r2, r0, r8, lsr r2 │ │ │ │ │ │ │ │ 003e1afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -408854,15 +408854,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, r4, r4, lsl r9 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ lsl r4, r4, #5 │ │ │ │ mov r8, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ @@ -408875,41 +408875,41 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ adc sl, sl, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r5, #8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsbeq r6, [r9], #-228 @ 0xffffff1c @ │ │ │ │ - strheq r8, [r0], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r1, r0, r8, lsl #27 │ │ │ │ + ldrsheq r6, [r9], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq r8, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r1, r0, r8, lsr #27 │ │ │ │ │ │ │ │ 003e1cc4 : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e1ccc : │ │ │ │ ldrh r0, [r0, #26] │ │ │ │ @@ -408929,15 +408929,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ cmp r5, #0 │ │ │ │ ldrhne sl, [r4, #26] │ │ │ │ ldrheq sl, [r4, #24] │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr fp, [r4, #40] @ 0x28 │ │ │ │ cmp r3, sl │ │ │ │ mov r7, r0 │ │ │ │ @@ -408951,27 +408951,27 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str sl, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r8, [sp, #60] @ 0x3c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -408979,17 +408979,17 @@ │ │ │ │ mov r0, fp │ │ │ │ mov r1, sl │ │ │ │ bl 254a88 │ │ │ │ str sl, [r4, #44] @ 0x2c │ │ │ │ mov fp, r0 │ │ │ │ str r0, [r4, #40] @ 0x28 │ │ │ │ b 3e1d3c │ │ │ │ - rsbseq r6, r9, r0, asr #27 │ │ │ │ - rsbeq r8, r0, r0, lsr #21 │ │ │ │ - rsbeq r1, r0, r4, ror ip │ │ │ │ + rsbseq r6, r9, r0, ror #27 │ │ │ │ + rsbeq r8, r0, r0, asr #21 │ │ │ │ + @ instruction: 0x00601c94 │ │ │ │ │ │ │ │ 003e1dec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #216] @ 3e1edc │ │ │ │ @@ -409001,15 +409001,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc 3e1ed4 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #8] │ │ │ │ ldr fp, [r4, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ @@ -409020,41 +409020,41 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strb sl, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn r0, #89 @ 0x59 │ │ │ │ b 3e1eb8 │ │ │ │ - rsbseq r6, r9, r8, lsr #25 │ │ │ │ - rsbeq r8, r0, r8, lsl #19 │ │ │ │ - rsbeq r1, r0, ip, asr fp │ │ │ │ + rsbseq r6, r9, r8, asr #25 │ │ │ │ + rsbeq r8, r0, r8, lsr #19 │ │ │ │ + rsbeq r1, r0, ip, ror fp │ │ │ │ │ │ │ │ 003e1ee8 : │ │ │ │ ldr r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e1ef0 : │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ @@ -409192,15 +409192,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r8, #1 │ │ │ │ lsl r5, r6, #5 │ │ │ │ add r2, r6, r6, lsl r8 │ │ │ │ @@ -409214,33 +409214,33 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ adc sl, sl, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r0, r8 │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r3, r0, r8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ str r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ @@ -409251,17 +409251,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r6, r9, ip, ror #19 │ │ │ │ - rsbeq r8, r0, ip, asr #13 │ │ │ │ - rsbeq r1, r0, r0, lsr #17 │ │ │ │ + rsbseq r6, r9, ip, lsl #20 │ │ │ │ + rsbeq r8, r0, ip, ror #13 │ │ │ │ + rsbeq r1, r0, r0, asr #17 │ │ │ │ │ │ │ │ 003e21e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -409342,15 +409342,15 @@ │ │ │ │ mvn r2, r2, lsr #17 │ │ │ │ strh r2, [r1, #38] @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r6, [r4, #16] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ lsl r5, r6, #5 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r9, #4] │ │ │ │ str r2, [r9] │ │ │ │ add r6, r6, r6, lsl r3 │ │ │ │ @@ -409361,15 +409361,15 @@ │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ adds r5, r5, r0 │ │ │ │ adc sl, r1, #0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #8] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ @@ -409377,19 +409377,19 @@ │ │ │ │ ldrd r0, [ip] │ │ │ │ mov sl, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ orreq r2, r2, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -409402,17 +409402,17 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r8, r0, ip, ror #9 │ │ │ │ - strheq r1, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - ldrheq r6, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r8, r0, ip, lsl #10 │ │ │ │ + ldrdeq r1, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq r6, [r9], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 003e2438 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e2440 : │ │ │ │ ldr r0, [r0, #16] │ │ │ │ @@ -409861,15 +409861,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 3e2b20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #148] @ 3e2b24 │ │ │ │ stm sp, {r1, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -409899,19 +409899,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ andeq r1, r0, r4, lsr r0 │ │ │ │ - rsbeq r4, r2, ip, lsr #17 │ │ │ │ + rsbeq r4, r2, ip, asr #17 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - rsbseq r6, r9, r8, rrx │ │ │ │ - subseq r7, pc, r0, asr sl @ │ │ │ │ - @ instruction: 0x0063fc94 │ │ │ │ + rsbseq r6, r9, r8, lsl #1 │ │ │ │ + subseq r7, pc, r0, ror sl @ │ │ │ │ + strheq pc, [r3], #-196 @ 0xffffff3c @ │ │ │ │ addeq r9, sp, r0, ror #9 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ │ │ │ │ 003e2b2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -410417,15 +410417,15 @@ │ │ │ │ ble 3e305c │ │ │ │ b 3e3048 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ mvn r0, #94 @ 0x5e │ │ │ │ b 3e327c │ │ │ │ addeq r7, ip, r8, lsr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r9, r4, asr #22 │ │ │ │ + rsbseq r5, r9, r4, ror #22 │ │ │ │ svceq 0x00ff0000 │ │ │ │ addeq r7, ip, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ @@ -410785,16 +410785,16 @@ │ │ │ │ mov r2, #6 │ │ │ │ mov r0, r7 │ │ │ │ bl 254134 │ │ │ │ b 3e37ec │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, r4, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ + @ instruction: 0x00795398 │ │ │ │ rsbseq r5, r9, r8, ror r3 │ │ │ │ - rsbseq r5, r9, r8, asr r3 │ │ │ │ strdeq r7, [ip], r4 │ │ │ │ @ instruction: 0x008c75bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr ip, [pc, #352] @ 3e3a60 │ │ │ │ @@ -410808,15 +410808,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ bl 255178 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, r2 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r8, r0 │ │ │ │ @@ -410869,15 +410869,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ ldr r2, [r5, #288] @ 0x120 │ │ │ │ ldr r3, [r5, #292] @ 0x124 │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 3e39d4 │ │ │ │ @@ -410886,15 +410886,15 @@ │ │ │ │ b 3e39b8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ blcc fea96260 <__bss_end__@@Base+0xfdccd610> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r7, ip, r0, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - rsbseq r5, r9, ip, lsl #3 │ │ │ │ + rsbseq r5, r9, ip, lsr #3 │ │ │ │ addeq r7, ip, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -411184,20 +411184,20 @@ │ │ │ │ bl 58e058 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b 3e3d74 │ │ │ │ mov r0, r7 │ │ │ │ bl 58e058 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 3e3d54 │ │ │ │ - ldrsheq r4, [r9], #-217 @ 0xffffff27 @ │ │ │ │ + rsbseq r4, r9, r9, lsl lr │ │ │ │ + rsbseq r4, r9, ip, lsl #28 │ │ │ │ rsbseq r4, r9, ip, ror #27 │ │ │ │ - rsbseq r4, r9, ip, asr #27 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r4, r9, ip, lsl #25 │ │ │ │ - rsbseq r4, r9, r0, ror ip │ │ │ │ + rsbseq r4, r9, ip, lsr #25 │ │ │ │ + @ instruction: 0x00794c90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r7, r2 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -411459,21 +411459,21 @@ │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r5, #42] @ 0x2a │ │ │ │ beq 3e4144 │ │ │ │ strb r2, [r9, #31] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r9, #30] │ │ │ │ b 3e4144 │ │ │ │ - rsbseq r4, r9, ip, ror #21 │ │ │ │ - rsbseq r4, r9, r4, lsr #21 │ │ │ │ - rsbseq r4, r9, r0, lsl #21 │ │ │ │ - rsbseq r4, r9, r8, lsr sl │ │ │ │ + rsbseq r4, r9, ip, lsl #22 │ │ │ │ + rsbseq r4, r9, r4, asr #21 │ │ │ │ + rsbseq r4, r9, r0, lsr #21 │ │ │ │ + rsbseq r4, r9, r8, asr sl │ │ │ │ andeq sp, r0, r6, lsl #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r3, r2, ip │ │ │ │ + rsbeq r3, r2, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3e4424 │ │ │ │ ldr r2, [pc, #144] @ 3e4428 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -411689,15 +411689,15 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3e3648 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008c69b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, ip, ip, ror r9 │ │ │ │ - rsbseq r4, r9, lr, asr #11 │ │ │ │ + rsbseq r4, r9, lr, ror #11 │ │ │ │ svceq 0x00ff0000 │ │ │ │ ldrdeq r6, [ip], ip │ │ │ │ addeq r6, ip, r4, lsr #15 │ │ │ │ addeq r6, ip, ip, ror #14 │ │ │ │ b 3e4454 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -411788,15 +411788,15 @@ │ │ │ │ bne 3e484c │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 3e2d7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253648 │ │ │ │ ldr r2, [pc, #184] @ 3e4954 │ │ │ │ ldr r3, [pc, #172] @ 3e494c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -412724,23 +412724,23 @@ │ │ │ │ bl 254134 │ │ │ │ rsb r6, r6, #2 │ │ │ │ b 3e50dc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008c64b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andseq r0, r0, r1, lsl #8 │ │ │ │ - @ instruction: 0x00794094 │ │ │ │ + ldrheq r4, [r9], #-4 @ │ │ │ │ addeq r6, ip, r0, ror #5 │ │ │ │ subseq r0, lr, r1 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq sp, r0, r6, lsl #27 │ │ │ │ - ldrsheq r3, [r9], #-146 @ 0xffffff6e @ │ │ │ │ - rsbeq r1, r2, r0, lsl #24 │ │ │ │ - rsbeq r1, r2, r0, asr #23 │ │ │ │ + rsbseq r3, r9, r2, lsl sl │ │ │ │ + rsbeq r1, r2, r0, lsr #24 │ │ │ │ + rsbeq r1, r2, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1268] @ 3e5c58 │ │ │ │ mov r7, r3 │ │ │ │ @@ -412861,18 +412861,18 @@ │ │ │ │ beq 3e5bcc │ │ │ │ ldr r0, [sl, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 255430 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e5c20 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add r3, pc, #764 @ 0x2fc │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #312 @ 0x138 │ │ │ │ mov r5, r1 │ │ │ │ bl 25333c │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, fp │ │ │ │ strd r8, [r0, #16] │ │ │ │ @@ -412900,18 +412900,18 @@ │ │ │ │ bl 2541dc │ │ │ │ b 3e59a8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ bl 255430 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ add r3, pc, #608 @ 0x260 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ cmp r7, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3e5c38 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e1cc4 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls 3e5c40 │ │ │ │ @@ -412920,41 +412920,41 @@ │ │ │ │ sub r0, r8, r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #4 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mov r8, #1 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r7, #304 @ 0x130 │ │ │ │ add fp, r0, #8 │ │ │ │ str r0, [sp] │ │ │ │ add r9, r0, #15 │ │ │ │ strh fp, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r4] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, fp │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255178 │ │ │ │ ldrd r2, [r7, #-8] │ │ │ │ mov r1, r8 │ │ │ │ strd r2, [sl] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ add fp, r4, r9 │ │ │ │ add r3, r0, #15 │ │ │ │ bic r2, r3, #7 │ │ │ │ add r1, r0, #8 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, r9] │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -412962,42 +412962,42 @@ │ │ │ │ add r3, fp, #8 │ │ │ │ strh r1, [fp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [fp, #4] │ │ │ │ sub r2, r2, r1 │ │ │ │ add r0, fp, r0 │ │ │ │ mov r1, #0 │ │ │ │ bl 255178 │ │ │ │ ldrd r2, [r7] │ │ │ │ mov r1, r8 │ │ │ │ strd r2, [sl] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bdec4 │ │ │ │ + bl 9bdee4 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, r9] │ │ │ │ add r4, r4, r9 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r7, #8 │ │ │ │ strh r6, [r4, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bdd1c │ │ │ │ + bl 9bdd3c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ add r2, r7, #15 │ │ │ │ bic r2, r2, #7 │ │ │ │ sub r2, r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 255178 │ │ │ │ @@ -413120,41 +413120,41 @@ │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #104] @ 3e5da4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3e5da8 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #0 │ │ │ │ b 3e5ce4 │ │ │ │ ldr r1, [pc, #76] @ 3e5dac │ │ │ │ ldr r3, [pc, #76] @ 3e5db0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #68] @ 3e5db4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3e5db8 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3e5d50 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r5, ip, r0, lsr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffe250 │ │ │ │ addeq r5, ip, r8, lsr r1 │ │ │ │ - rsbeq r1, r2, r8, asr #10 │ │ │ │ - ldrsheq r2, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r1, r2, r0, lsl #11 │ │ │ │ + rsbeq r1, r2, r8, ror #10 │ │ │ │ + rsbseq r2, r9, r4, lsl lr │ │ │ │ + rsbeq r1, r2, r0, lsr #11 │ │ │ │ andeq r0, r0, pc, ror r9 │ │ │ │ - rsbeq r1, r2, r8, lsl #11 │ │ │ │ - rsbseq r2, r9, r0, asr #27 │ │ │ │ - rsbeq r1, r2, ip, asr #10 │ │ │ │ + rsbeq r1, r2, r8, lsr #11 │ │ │ │ + rsbseq r2, r9, r0, ror #27 │ │ │ │ + rsbeq r1, r2, ip, ror #10 │ │ │ │ andeq r0, r0, r5, lsl #19 │ │ │ │ │ │ │ │ 003e5dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -413210,41 +413210,41 @@ │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #104] @ 3e5f04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3e5f08 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ mov r0, #0 │ │ │ │ b 3e5e44 │ │ │ │ ldr r1, [pc, #76] @ 3e5f0c │ │ │ │ ldr r3, [pc, #76] @ 3e5f10 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #68] @ 3e5f14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3e5f18 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3e5eb0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r5, ip, ip, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffde48 │ │ │ │ ldrdeq r4, [ip], r8 │ │ │ │ - rsbeq r1, r2, r8, ror #7 │ │ │ │ - @ instruction: 0x00792c94 │ │ │ │ - rsbeq r1, r2, r0, lsr #8 │ │ │ │ + rsbeq r1, r2, r8, lsl #8 │ │ │ │ + ldrheq r2, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r1, r2, r0, asr #8 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ - rsbeq r1, r2, r8, lsr #8 │ │ │ │ - rsbseq r2, r9, r0, ror #24 │ │ │ │ - rsbeq r1, r2, ip, ror #7 │ │ │ │ + rsbeq r1, r2, r8, asr #8 │ │ │ │ + rsbseq r2, r9, r0, lsl #25 │ │ │ │ + rsbeq r1, r2, ip, lsl #8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 003e5f1c : │ │ │ │ ldr r3, [pc, #12] @ 3e5f30 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #20 │ │ │ │ @@ -413378,42 +413378,42 @@ │ │ │ │ ldr r1, [pc, #212] @ 3e61b4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 3e0c3c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 580f30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e6164 │ │ │ │ ldr r1, [pc, #144] @ 3e61b8 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #128] @ 3e61bc │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #112] @ 3e61c0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9630d4 │ │ │ │ + bl 9630f4 │ │ │ │ ldr r2, [pc, #88] @ 3e61c4 │ │ │ │ ldr r3, [pc, #64] @ 3e61b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -413426,18 +413426,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, r0, asr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r9, r0, asr #23 │ │ │ │ - rsbeq r1, r2, ip, ror #3 │ │ │ │ - rsbeq r1, r2, r4, ror #3 │ │ │ │ - ldrdeq r1, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r7, r9, r0, ror #23 │ │ │ │ + rsbeq r1, r2, ip, lsl #4 │ │ │ │ + rsbeq r1, r2, r4, lsl #4 │ │ │ │ + strdeq r1, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ @ instruction: 0x008c4cb8 │ │ │ │ │ │ │ │ 003e61c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -413450,15 +413450,15 @@ │ │ │ │ ldr r1, [pc, #412] @ 3e6394 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3e0d20 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -413481,19 +413481,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #280] @ 3e639c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #268] @ 3e63a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e637c │ │ │ │ ldr r9, [pc, #248] @ 3e63a4 │ │ │ │ ldr r8, [pc, #248] @ 3e63a8 │ │ │ │ ldr r7, [pc, #248] @ 3e63ac │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -413508,15 +413508,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 3e63b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #204] @ 3e63b8 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e637c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413543,34 +413543,34 @@ │ │ │ │ ldr r1, [pc, #92] @ 3e63c8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3e62e0 │ │ │ │ ldr r0, [pc, #84] @ 3e63cc │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6344 │ │ │ │ mov r0, r6 │ │ │ │ - bl 96318c │ │ │ │ + bl 9631ac │ │ │ │ b 3e6238 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, r8, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r9, r8, lsr #21 │ │ │ │ + rsbeq r7, r9, r8, asr #21 │ │ │ │ addeq r4, ip, r4, ror #23 │ │ │ │ + strdeq r1, [r2], #-0 @ │ │ │ │ + rsbeq r1, r2, r4, lsl #2 │ │ │ │ + rsbeq r1, r2, r8, lsr #1 │ │ │ │ + rsbeq r9, r4, r8, asr #27 │ │ │ │ + rsbeq r6, fp, r0, lsr #24 │ │ │ │ + rsbeq lr, pc, ip, ror r3 @ │ │ │ │ + @ instruction: 0x00621090 │ │ │ │ ldrdeq r1, [r2], #-0 @ │ │ │ │ - rsbeq r1, r2, r4, ror #1 │ │ │ │ - rsbeq r1, r2, r8, lsl #1 │ │ │ │ - rsbeq r9, r4, r8, lsr #27 │ │ │ │ - rsbeq r6, fp, r0, lsl #24 │ │ │ │ - rsbeq lr, pc, ip, asr r3 @ │ │ │ │ - rsbeq r1, r2, r0, ror r0 │ │ │ │ - strheq r1, [r2], #-0 @ │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r1, r2, r4 │ │ │ │ + rsbeq r1, r2, r4, lsr #32 │ │ │ │ + rsbeq r1, r2, ip │ │ │ │ + rsbeq r1, r2, r8 │ │ │ │ rsbeq r0, r2, ip, ror #31 │ │ │ │ - rsbeq r0, r2, r8, ror #31 │ │ │ │ - rsbeq r0, r2, ip, asr #31 │ │ │ │ │ │ │ │ 003e63d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1560] @ 3e6a00 │ │ │ │ @@ -413582,22 +413582,22 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #1516] @ 3e6a0c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d78 │ │ │ │ + bl 983d98 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #24 │ │ │ │ adds r1, r0, #1 │ │ │ │ movne r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -413624,15 +413624,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1372] @ 3e6a14 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e6978 │ │ │ │ ldr r3, [pc, #1352] @ 3e6a18 │ │ │ │ ldr sl, [pc, #1352] @ 3e6a1c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #1344] @ 3e6a20 │ │ │ │ @@ -413640,15 +413640,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ b 3e6740 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6778 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e67b8 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -413665,15 +413665,15 @@ │ │ │ │ beq 3e69ac │ │ │ │ ldr r3, [pc, #1236] @ 3e6a24 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3e6998 │ │ │ │ ldr r1, [pc, #1228] @ 3e6a28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e65d8 │ │ │ │ ldr fp, [pc, #1204] @ 3e6a2c │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -413687,22 +413687,22 @@ │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e69e8 │ │ │ │ ldr r1, [pc, #1152] @ 3e6a30 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e65d8 │ │ │ │ ldr r1, [pc, #1124] @ 3e6a34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e664c │ │ │ │ ldr fp, [pc, #1100] @ 3e6a38 │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -413716,144 +413716,144 @@ │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e69d4 │ │ │ │ ldr r1, [pc, #1048] @ 3e6a3c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r2, [r9, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e664c │ │ │ │ ldr r1, [pc, #1020] @ 3e6a40 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6888 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e68c8 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e6680 │ │ │ │ ldr r1, [pc, #972] @ 3e6a44 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e66a4 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e66a4 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6724 │ │ │ │ ldr r1, [pc, #924] @ 3e6a48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e66e4 │ │ │ │ ldrh r3, [r7, #30] │ │ │ │ ldr r1, [pc, #896] @ 3e6a4c │ │ │ │ lsr r2, r3, #8 │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6704 │ │ │ │ ldr r1, [pc, #856] @ 3e6a50 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6724 │ │ │ │ ldr r1, [pc, #828] @ 3e6a54 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r1, [pc, #812] @ 3e6a58 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e6974 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldr r9, [r3, #20] │ │ │ │ ldr r7, [r3, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ ldm r4, {r2, r3} │ │ │ │ bne 3e64f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e650c │ │ │ │ ldr r1, [pc, #732] @ 3e6a5c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e650c │ │ │ │ ldr r1, [pc, #704] @ 3e6a60 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6518 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ ldr r1, [pc, #672] @ 3e6a64 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r9, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6518 │ │ │ │ ldr r1, [pc, #640] @ 3e6a68 │ │ │ │ ldrh r2, [r9, #18] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6524 │ │ │ │ ldr r1, [pc, #612] @ 3e6a6c │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6524 │ │ │ │ ldr r1, [pc, #584] @ 3e6a70 │ │ │ │ ldr r2, [r9, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e6524 │ │ │ │ ldr r1, [pc, #564] @ 3e6a74 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e661c │ │ │ │ @@ -413863,47 +413863,47 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e661c │ │ │ │ ldr r1, [pc, #516] @ 3e6a78 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6658 │ │ │ │ ldr r1, [pc, #492] @ 3e6a7c │ │ │ │ ldrb r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r9, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6658 │ │ │ │ ldr r1, [pc, #464] @ 3e6a80 │ │ │ │ ldrb r2, [r9, #29] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6664 │ │ │ │ ldr r1, [pc, #436] @ 3e6a84 │ │ │ │ ldrb r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r9, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6664 │ │ │ │ ldr r1, [pc, #408] @ 3e6a88 │ │ │ │ ldrb r2, [r9, #31] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e6664 │ │ │ │ ldr r1, [pc, #388] @ 3e6a8c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e65a8 │ │ │ │ @@ -413913,107 +413913,107 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 254fec │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e65a8 │ │ │ │ ldr r1, [pc, #340] @ 3e6a90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e65d8 │ │ │ │ ldr r3, [pc, #324] @ 3e6a94 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3e69c0 │ │ │ │ add r3, r3, #195 @ 0xc3 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3e6998 │ │ │ │ ldr r1, [pc, #304] @ 3e6a98 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e6564 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 963358 │ │ │ │ + bl 963378 │ │ │ │ b 3e646c │ │ │ │ ldr r1, [pc, #272] @ 3e6a9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e6564 │ │ │ │ ldr r1, [pc, #256] @ 3e6aa0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e6564 │ │ │ │ ldr r1, [pc, #240] @ 3e6aa4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e6564 │ │ │ │ ldr r1, [pc, #224] @ 3e6aa8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e6564 │ │ │ │ ldr r1, [pc, #208] @ 3e6aac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e664c │ │ │ │ ldr r1, [pc, #192] @ 3e6ab0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e65d8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, ip, lsr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r9, r4, lsr #17 │ │ │ │ - @ instruction: 0x00620f94 │ │ │ │ + rsbeq r7, r9, r4, asr #17 │ │ │ │ + strheq r0, [r2], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0x008c49b0 │ │ │ │ - rsbeq r0, r2, r8, lsl #30 │ │ │ │ - rsbeq r0, r2, ip, lsr #30 │ │ │ │ + rsbeq r0, r2, r8, lsr #30 │ │ │ │ + rsbeq r0, r2, ip, asr #30 │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - rsbeq r0, r2, r8, lsl #30 │ │ │ │ + rsbeq r0, r2, r8, lsr #30 │ │ │ │ andeq r0, r0, r6, lsl #16 │ │ │ │ - rsbeq r0, r2, r4, asr #29 │ │ │ │ - ldrdeq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - strdeq r0, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - ldrdeq r6, [r8], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r0, r2, r8, ror #28 │ │ │ │ - strheq r0, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r6, r8, r0, ror #2 │ │ │ │ - rsbeq r0, r2, r4, ror #28 │ │ │ │ + rsbeq r0, r2, r4, ror #29 │ │ │ │ + strdeq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r0, r2, r8, lsl pc │ │ │ │ + strdeq r6, [r8], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r0, r2, r8, lsl #29 │ │ │ │ + ldrdeq r0, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r6, r8, r0, lsl #3 │ │ │ │ + rsbeq r0, r2, r4, lsl #29 │ │ │ │ + rsbeq r0, r2, ip, ror #28 │ │ │ │ rsbeq r0, r2, ip, asr #28 │ │ │ │ - rsbeq r0, r2, ip, lsr #28 │ │ │ │ - rsbeq r0, r2, ip, lsl lr │ │ │ │ - rsbeq r0, r2, r0, lsl lr │ │ │ │ - strheq r8, [pc], #-28 @ │ │ │ │ - strheq r0, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r0, r2, ip, ror #24 │ │ │ │ + rsbeq r0, r2, ip, lsr lr │ │ │ │ rsbeq r0, r2, r0, lsr lr │ │ │ │ - rsbeq r0, r2, r4, lsr #24 │ │ │ │ - rsbeq r0, r2, ip, lsl #24 │ │ │ │ - rsbeq r0, r2, r4, ror #23 │ │ │ │ + ldrdeq r8, [pc], #-28 @ │ │ │ │ + ldrdeq r0, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r0, r2, ip, lsl #25 │ │ │ │ + rsbeq r0, r2, r0, asr lr │ │ │ │ + rsbeq r0, r2, r4, asr #24 │ │ │ │ + rsbeq r0, r2, ip, lsr #24 │ │ │ │ + rsbeq r0, r2, r4, lsl #24 │ │ │ │ + rsbeq r0, r2, r0, ror #24 │ │ │ │ + rsbeq r0, r2, r4, ror ip │ │ │ │ + rsbeq r0, r2, r4, ror ip │ │ │ │ + rsbeq r0, r2, ip, ror fp │ │ │ │ rsbeq r0, r2, r0, asr #24 │ │ │ │ - rsbeq r0, r2, r4, asr ip │ │ │ │ - rsbeq r0, r2, r4, asr ip │ │ │ │ - rsbeq r0, r2, ip, asr fp │ │ │ │ - rsbeq r0, r2, r0, lsr #24 │ │ │ │ - rsbeq r0, r2, ip, lsl fp │ │ │ │ + rsbeq r0, r2, ip, lsr fp │ │ │ │ + @ instruction: 0x00620b98 │ │ │ │ rsbeq r0, r2, r8, ror fp │ │ │ │ - rsbeq r0, r2, r8, asr fp │ │ │ │ andeq r8, r0, r9, lsl #16 │ │ │ │ - ldrdeq r0, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - @ instruction: 0x00620a9c │ │ │ │ - rsbeq r0, r2, r0, lsr #21 │ │ │ │ - rsbeq r0, r0, r4, ror #15 │ │ │ │ - rsbeq r0, r2, r8, ror #20 │ │ │ │ - ldrdeq r0, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r0, r2, r8, ror sl │ │ │ │ + strdeq r0, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + strheq r0, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, r2, r0, asr #21 │ │ │ │ + rsbeq r0, r0, r4, lsl #16 │ │ │ │ + rsbeq r0, r2, r8, lsl #21 │ │ │ │ + strdeq r0, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x00620a98 │ │ │ │ │ │ │ │ 003e6ab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #1100] @ 3e6f18 │ │ │ │ @@ -414025,22 +414025,22 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983d0c │ │ │ │ + bl 983d2c │ │ │ │ ldr r1, [pc, #1056] @ 3e6f24 │ │ │ │ mov r2, #9 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983d78 │ │ │ │ + bl 983d98 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, sp │ │ │ │ and r2, r0, #255 @ 0xff │ │ │ │ subs r1, r2, #9 │ │ │ │ movne r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -414067,27 +414067,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #912] @ 3e6f2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e6d2c │ │ │ │ ldr r9, [pc, #892] @ 3e6f30 │ │ │ │ ldr r7, [pc, #892] @ 3e6f34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r8 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6d8c │ │ │ │ ldr r2, [pc, #848] @ 3e6f38 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #7 │ │ │ │ @@ -414096,53 +414096,53 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #820] @ 3e6f3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #816] @ 3e6f40 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6d98 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6db8 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6dd8 │ │ │ │ ldr r1, [pc, #768] @ 3e6f44 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6c64 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne 3e6eb8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6e80 │ │ │ │ ldr r1, [pc, #720] @ 3e6f48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #704] @ 3e6f4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e6cb0 │ │ │ │ ldr r1, [pc, #680] @ 3e6f50 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6cc8 │ │ │ │ ldrb r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6ea4 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ @@ -414162,20 +414162,20 @@ │ │ │ │ bne 3e6df0 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6e10 │ │ │ │ ldr r1, [pc, #572] @ 3e6f54 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3e6bc0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 963410 │ │ │ │ + bl 963430 │ │ │ │ b 3e6b50 │ │ │ │ ldr r2, [pc, #536] @ 3e6f58 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6c08 │ │ │ │ ldr r2, [pc, #528] @ 3e6f5c │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6c08 │ │ │ │ @@ -414197,143 +414197,143 @@ │ │ │ │ ldr r2, [pc, #480] @ 3e6f74 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6c08 │ │ │ │ ldr r1, [pc, #472] @ 3e6f78 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6c30 │ │ │ │ ldr r1, [pc, #444] @ 3e6f7c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6c3c │ │ │ │ ldr r1, [pc, #416] @ 3e6f80 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e6c3c │ │ │ │ ldr r1, [pc, #396] @ 3e6f84 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6d10 │ │ │ │ ldr r1, [pc, #368] @ 3e6f88 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e6e6c │ │ │ │ ldr sl, [pc, #344] @ 3e6f8c │ │ │ │ add sl, pc, sl │ │ │ │ b 3e6e50 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e6e6c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6e38 │ │ │ │ ldr r1, [pc, #284] @ 3e6f90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e6d10 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6cb0 │ │ │ │ ldr r1, [pc, #256] @ 3e6f94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b 3e6ca0 │ │ │ │ ldr r1, [pc, #236] @ 3e6f98 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e6cc8 │ │ │ │ ldr r1, [pc, #220] @ 3e6f9c │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3e6c84 │ │ │ │ b 3e6c94 │ │ │ │ ldr r1, [pc, #184] @ 3e6fa0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e6ce0 │ │ │ │ ldr r1, [pc, #168] @ 3e6fa4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0664 │ │ │ │ + bl 8c0684 │ │ │ │ b 3e6cf8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #148] @ 3e6fa8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6c08 │ │ │ │ addeq r4, ip, r8, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r9, r0, asr #3 │ │ │ │ - ldrdeq sl, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, r9, r0, ror #3 │ │ │ │ + strdeq sl, [r3], #-184 @ 0xffffff48 @ │ │ │ │ addeq r4, ip, ip, asr #5 │ │ │ │ - rsbeq r0, r2, r4, lsl sl │ │ │ │ - rsbeq r0, r2, r8, lsl sl │ │ │ │ - rsbeq r2, sl, r4, rrx │ │ │ │ - @ instruction: 0x00791f93 │ │ │ │ - rsbeq r0, r2, r4, lsr r9 │ │ │ │ - rsbeq r0, r2, r4, asr #19 │ │ │ │ - rsbeq r0, r2, r8, lsr #19 │ │ │ │ - rsbeq r9, r6, r4, ror #17 │ │ │ │ - rsbeq r0, r2, ip, lsl r8 │ │ │ │ - rsbeq r0, r2, r4, lsr r8 │ │ │ │ - ldrdeq r7, [pc], #-176 @ │ │ │ │ - rsbeq r0, r2, r8, ror #16 │ │ │ │ + rsbeq r0, r2, r4, lsr sl │ │ │ │ + rsbeq r0, r2, r8, lsr sl │ │ │ │ + rsbeq r2, sl, r4, lsl #1 │ │ │ │ + ldrheq r1, [r9], #-243 @ 0xffffff0d @ │ │ │ │ + rsbeq r0, r2, r4, asr r9 │ │ │ │ + rsbeq r0, r2, r4, ror #19 │ │ │ │ + rsbeq r0, r2, r8, asr #19 │ │ │ │ + rsbeq r9, r6, r4, lsl #18 │ │ │ │ + rsbeq r0, r2, ip, lsr r8 │ │ │ │ rsbeq r0, r2, r4, asr r8 │ │ │ │ - rsbeq r0, r2, r8, lsr r8 │ │ │ │ - rsbeq r0, r2, ip, lsl r8 │ │ │ │ - rsbeq r0, r2, r4, lsl #16 │ │ │ │ - rsbeq r0, r2, r8, ror #15 │ │ │ │ - ldrdeq r0, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - strheq r0, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r0, r2, r8, asr r8 │ │ │ │ + strdeq r7, [pc], #-176 @ │ │ │ │ + rsbeq r0, r2, r8, lsl #17 │ │ │ │ rsbeq r0, r2, r4, ror r8 │ │ │ │ - rsbeq r0, r2, r0, lsl #16 │ │ │ │ - rsbeq r0, r2, r8, lsr r8 │ │ │ │ - rsbeq r0, r2, r8, lsr #16 │ │ │ │ - @ instruction: 0x0062079c │ │ │ │ - rsbeq r9, r0, r0, ror r0 │ │ │ │ - rsbeq r9, r6, r8, asr #13 │ │ │ │ - rsbeq r0, r2, r8, asr r7 │ │ │ │ - rsbeq r0, r2, r0, lsr r7 │ │ │ │ - rsbeq r0, r2, r8, lsr #14 │ │ │ │ - rsbeq r0, r2, r8, lsr #14 │ │ │ │ - @ instruction: 0x006e649c │ │ │ │ + rsbeq r0, r2, r8, asr r8 │ │ │ │ + rsbeq r0, r2, ip, lsr r8 │ │ │ │ + rsbeq r0, r2, r4, lsr #16 │ │ │ │ + rsbeq r0, r2, r8, lsl #16 │ │ │ │ + strdeq r0, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + ldrdeq r0, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r0, r2, r8, ror r8 │ │ │ │ + @ instruction: 0x00620894 │ │ │ │ + rsbeq r0, r2, r0, lsr #16 │ │ │ │ + rsbeq r0, r2, r8, asr r8 │ │ │ │ + rsbeq r0, r2, r8, asr #16 │ │ │ │ + strheq r0, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x00609090 │ │ │ │ + rsbeq r9, r6, r8, ror #13 │ │ │ │ + rsbeq r0, r2, r8, ror r7 │ │ │ │ + rsbeq r0, r2, r0, asr r7 │ │ │ │ + rsbeq r0, r2, r8, asr #14 │ │ │ │ + rsbeq r0, r2, r8, asr #14 │ │ │ │ + strheq r6, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ ldrb r3, [r1] │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r0] │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ orr r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0] │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ @@ -414378,29 +414378,29 @@ │ │ │ │ blt 3e7094 │ │ │ │ ldrb r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ ands r3, r3, r2, lsr #1 │ │ │ │ bne 3e70a4 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq 3e706c │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -414500,15 +414500,15 @@ │ │ │ │ and ip, ip, #63 @ 0x3f │ │ │ │ strb r1, [r5, #-42] @ 0xffffffd6 │ │ │ │ ands r1, r1, r3, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str ip, [r5, #-52] @ 0xffffffcc │ │ │ │ beq 3e7440 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r4, #1 │ │ │ │ ldr r2, [pc, #1252] @ 3e7748 │ │ │ │ ldr r3, [pc, #1232] @ 3e7738 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -414623,43 +414623,43 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ ands r1, r0, r1 │ │ │ │ strb r0, [r5, #-142] @ 0xffffff72 │ │ │ │ str r2, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 3e7250 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r4, #1 │ │ │ │ b 3e725c │ │ │ │ ldrb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ ldrb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ ldrb r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ orr r3, r3, #8 │ │ │ │ bic r2, r2, #16 │ │ │ │ orr r2, r2, #2 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ strb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ beq 3e74b0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3e725c │ │ │ │ ldrb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ ldrb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ ldrb r1, [r5, #-141] @ 0xffffff73 │ │ │ │ orr r2, r2, #8 │ │ │ │ bic r3, r3, #16 │ │ │ │ orr r3, r3, #2 │ │ │ │ ands r1, r2, r1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 3e7478 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3e725c │ │ │ │ tst r2, #16 │ │ │ │ lsr r2, r2, #5 │ │ │ │ orr r2, r2, ip, lsl #3 │ │ │ │ orrne r2, r2, #1073741824 @ 0x40000000 │ │ │ │ tst r3, #16 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -414837,15 +414837,15 @@ │ │ │ │ strh ip, [r3] │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh r2, [r3, #100] @ 0x64 │ │ │ │ strb r1, [r3, #102] @ 0x66 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ andeq r3, r0, r1, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ │ │ │ │ 003e779c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -414967,15 +414967,15 @@ │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ beq 3e7a8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3e7814 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ and r4, r7, #1 │ │ │ │ tst r3, #1 │ │ │ │ bne 3e7acc │ │ │ │ orrs r3, r4, #0 │ │ │ │ bne 3e79d8 │ │ │ │ @@ -415030,15 +415030,15 @@ │ │ │ │ and r3, r3, #247 @ 0xf7 │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ bne 3e798c │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3e7814 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ ldrb r2, [r6] │ │ │ │ orr r3, r3, #32 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r6, #1] │ │ │ │ bne 3e78e0 │ │ │ │ @@ -415109,15 +415109,15 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ strb r2, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ beq 3e7ca4 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3e7900 │ │ │ │ ldrb r5, [r6, #15] │ │ │ │ strb r3, [sp, #5] │ │ │ │ and r2, r5, #15 │ │ │ │ cmp r2, #8 │ │ │ │ movcc r4, r2 │ │ │ │ movcs r4, #8 │ │ │ │ @@ -415162,21 +415162,21 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1 │ │ │ │ strb r2, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ beq 3e7cb0 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3e79f8 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3e7900 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3e79f8 │ │ │ │ lsl r3, r3, #13 │ │ │ │ orr r3, r3, r0, lsl #21 │ │ │ │ orr r3, r3, r1 │ │ │ │ ldrb r1, [r6, #18] │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, r1, lsl #5 │ │ │ │ @@ -415205,40 +415205,40 @@ │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3e795c │ │ │ │ ldrb r3, [r6, #2] │ │ │ │ ldrb r0, [r6, #1] │ │ │ │ ldrb r2, [r6, #3] │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #2] │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3e7a5c │ │ │ │ mov r4, r3 │ │ │ │ b 3e7b60 │ │ │ │ mov r4, r2 │ │ │ │ b 3e7c34 │ │ │ │ mov r4, r2 │ │ │ │ b 3e7d00 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r3, ip, ip, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r3, ip, r8, lsl #12 │ │ │ │ - rsbseq r1, r9, ip, lsl r3 │ │ │ │ rsbseq r1, r9, ip, lsr r3 │ │ │ │ + rsbseq r1, r9, ip, asr r3 │ │ │ │ strdhi r0, [r0], -r8 │ │ │ │ │ │ │ │ 003e7db4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -415303,15 +415303,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldrb r4, [r0, #102] @ 0x66 │ │ │ │ strb r3, [r0, #102] @ 0x66 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ beq 3e7ec8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ b 3e7e1c │ │ │ │ ldrb r4, [r0, #101] @ 0x65 │ │ │ │ b 3e7e1c │ │ │ │ ldrb r4, [r0, #100] @ 0x64 │ │ │ │ b 3e7e1c │ │ │ │ ldrb r4, [r0] │ │ │ │ b 3e7e1c │ │ │ │ @@ -415332,16 +415332,16 @@ │ │ │ │ ldrb r3, [r0, #5] │ │ │ │ adds r3, r3, r2 │ │ │ │ subs r3, r3, #16 │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ add r3, r0, r3 │ │ │ │ ldrb r4, [r3, #28] │ │ │ │ b 3e7e1c │ │ │ │ - rsbseq r0, r9, r4, ror #27 │ │ │ │ - rsbseq r0, r9, ip, asr #27 │ │ │ │ + rsbseq r0, r9, r4, lsl #28 │ │ │ │ + rsbseq r0, r9, ip, ror #27 │ │ │ │ │ │ │ │ 003e7f44 : │ │ │ │ ldr r2, [pc, #92] @ 3e7fa8 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ subs r0, r1, #0 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ @@ -415376,28 +415376,28 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [pc, #68] @ 3e8028 │ │ │ │ ldr r3, [pc, #68] @ 3e802c │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, r5 │ │ │ │ strh r2, [r4] │ │ │ │ strb r5, [r4, #2] │ │ │ │ strb r5, [r4, #6] │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ strh r3, [r4, #100] @ 0x64 │ │ │ │ strb r5, [r4, #102] @ 0x66 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -415410,15 +415410,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e8060 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r2, r8, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #404] @ 3e8210 │ │ │ │ ldr r9, [pc, #404] @ 3e8214 │ │ │ │ @@ -415428,25 +415428,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ mov r2, #0 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #2240 @ 0x8c0 │ │ │ │ ldr r0, [pc, #340] @ 3e821c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753b8c │ │ │ │ + bl 753bac │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #2432] @ 0x980 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e7fb4 │ │ │ │ ldr r1, [r4, #2444] @ 0x98c │ │ │ │ mov r0, r5 │ │ │ │ @@ -415462,38 +415462,38 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #240] @ 3e8228 │ │ │ │ add sl, r4, #1904 @ 0x770 │ │ │ │ add sl, sl, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #200] @ 3e822c │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #2080 @ 0x820 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d2c4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ @@ -415510,32 +415510,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 3e8230 │ │ │ │ add r3, r9, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq pc, r1, ip, ror r6 @ │ │ │ │ - @ instruction: 0x00790b98 │ │ │ │ - @ instruction: 0x0061f690 │ │ │ │ + @ instruction: 0x0061f69c │ │ │ │ + ldrheq r0, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + strheq pc, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ ldrdeq r2, [r8], ip │ │ │ │ - rsbeq pc, r1, ip, lsr r6 @ │ │ │ │ - rsbeq pc, r1, r4, lsr #12 │ │ │ │ - rsbeq pc, r1, ip, lsl #12 │ │ │ │ - rsbeq pc, r1, r4, asr r5 @ │ │ │ │ + rsbeq pc, r1, ip, asr r6 @ │ │ │ │ + rsbeq pc, r1, r4, asr #12 │ │ │ │ + rsbeq pc, r1, ip, lsr #12 │ │ │ │ + rsbeq pc, r1, r4, ror r5 @ │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -415572,25 +415572,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 3e839c │ │ │ │ ldr r1, [pc, #200] @ 3e83a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #180] @ 3e83a4 │ │ │ │ ldr r1, [pc, #180] @ 3e83a8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r1, [pc, #148] @ 3e83ac │ │ │ │ ldr r2, [pc, #148] @ 3e83b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #140] @ 3e83b4 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -415605,36 +415605,36 @@ │ │ │ │ ldr r1, [pc, #108] @ 3e83c0 │ │ │ │ add r2, pc, r2 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ - bl 7514cc │ │ │ │ + bl 7514ec │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, r9, r4, ror #18 │ │ │ │ - subseq r2, pc, r4, ror #3 │ │ │ │ - rsbeq sl, r3, r4, lsr #8 │ │ │ │ - strheq r2, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq fp, pc, r8, lsl #13 │ │ │ │ + rsbseq r0, r9, r4, lsl #19 │ │ │ │ + subseq r2, pc, r4, lsl #4 │ │ │ │ + rsbeq sl, r3, r4, asr #8 │ │ │ │ + ldrdeq r2, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + subseq fp, pc, r8, lsr #13 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0x00882ab4 │ │ │ │ strhi r1, [r6], #-232 @ 0xffffff18 │ │ │ │ - rsbeq pc, r1, r4, lsr r4 @ │ │ │ │ + rsbeq pc, r1, r4, asr r4 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ sub r2, r2, #56 @ 0x38 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r0, #0 │ │ │ │ bne 3e83e8 │ │ │ │ ldr r3, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [r0, #2436] @ 0x984 │ │ │ │ @@ -415684,95 +415684,95 @@ │ │ │ │ ldr r1, [pc, #52] @ 3e84c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e7760 │ │ │ │ - @ instruction: 0x00790794 │ │ │ │ - rsbeq pc, r1, r0, ror r2 @ │ │ │ │ - rsbeq pc, r1, r8, lsl #5 │ │ │ │ + ldrheq r0, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x0061f290 │ │ │ │ + rsbeq pc, r1, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e8520 │ │ │ │ ldr r2, [pc, #64] @ 3e8524 │ │ │ │ ldr r1, [pc, #64] @ 3e8528 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e7fac │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753c54 │ │ │ │ - rsbseq r0, r9, ip, lsr r7 │ │ │ │ - rsbeq pc, r1, r8, lsl r2 @ │ │ │ │ - rsbeq pc, r1, r0, lsr r2 @ │ │ │ │ + b 753c74 │ │ │ │ + rsbseq r0, r9, ip, asr r7 │ │ │ │ + rsbeq pc, r1, r8, lsr r2 @ │ │ │ │ + rsbeq pc, r1, r0, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3e85c0 │ │ │ │ ldr r2, [pc, #124] @ 3e85c4 │ │ │ │ ldr r1, [pc, #124] @ 3e85c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r4, [pc, #92] @ 3e85cc │ │ │ │ ldr ip, [pc, #92] @ 3e85d0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov lr, #0 │ │ │ │ ldr r2, [pc, #84] @ 3e85d4 │ │ │ │ ldr r1, [pc, #84] @ 3e85d8 │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr ip, [r4, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r0, #2432 @ 0x980 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75b6f8 │ │ │ │ + bl 75b718 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r0, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - strheq pc, [r1], #-16 @ │ │ │ │ - rsbeq pc, r1, r8, asr #3 │ │ │ │ + ldrsheq r0, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + ldrdeq pc, [r1], #-16 @ │ │ │ │ + rsbeq pc, r1, r8, ror #3 │ │ │ │ @ instruction: 0x008c28b4 │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ - rsbeq pc, r1, ip, lsl #4 │ │ │ │ - rsbeq pc, r1, r0, lsl r2 @ │ │ │ │ + rsbeq pc, r1, ip, lsr #4 │ │ │ │ + rsbeq pc, r1, r0, lsr r2 @ │ │ │ │ ldr r0, [pc, #4] @ 3e85e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ strdeq r2, [r8], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 3e8770 │ │ │ │ ldr r2, [pc, #364] @ 3e8774 │ │ │ │ @@ -415781,15 +415781,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d7b0 │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -415820,26 +415820,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #180] @ 3e8784 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d2c4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -415854,32 +415854,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r0, r9, ip, asr r6 │ │ │ │ - rsbeq pc, r1, ip, lsr #3 │ │ │ │ - rsbeq pc, r1, r4, asr #3 │ │ │ │ + rsbseq r0, r9, ip, ror r6 │ │ │ │ + rsbeq pc, r1, ip, asr #3 │ │ │ │ + rsbeq pc, r1, r4, ror #3 │ │ │ │ addeq r2, r8, ip, lsr r8 │ │ │ │ - rsbeq pc, r1, r4, asr #2 │ │ │ │ - rsbeq pc, r1, r8, lsr #2 │ │ │ │ - rsbseq r0, r9, r8, lsr r5 │ │ │ │ - strdeq lr, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq pc, r1, r8, lsl #1 │ │ │ │ + rsbeq pc, r1, r4, ror #2 │ │ │ │ + rsbeq pc, r1, r8, asr #2 │ │ │ │ + rsbseq r0, r9, r8, asr r5 │ │ │ │ + rsbeq pc, r1, ip, lsl r0 @ │ │ │ │ + rsbeq pc, r1, r8, lsr #1 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -415925,25 +415925,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3e890c │ │ │ │ ldr r1, [pc, #180] @ 3e8910 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #160] @ 3e8914 │ │ │ │ ldr r1, [pc, #160] @ 3e8918 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #128] @ 3e891c │ │ │ │ ldr r3, [pc, #128] @ 3e8920 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3e8924 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -415964,94 +415964,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7514cc │ │ │ │ - rsbseq r0, r9, r8, lsr #8 │ │ │ │ - subseq r1, pc, r0, ror #24 │ │ │ │ - rsbeq r9, r3, r0, lsr #29 │ │ │ │ - rsbeq r1, r0, ip, lsr #30 │ │ │ │ - subseq fp, pc, r4, lsl #2 │ │ │ │ + b 7514ec │ │ │ │ + rsbseq r0, r9, r8, asr #8 │ │ │ │ + subseq r1, pc, r0, lsl #25 │ │ │ │ + rsbeq r9, r3, r0, asr #29 │ │ │ │ + rsbeq r1, r0, ip, asr #30 │ │ │ │ + subseq fp, pc, r4, lsr #2 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdgt r1, [r2], -lr │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ strdeq r2, [r8], r8 │ │ │ │ - rsbeq lr, r1, ip, lsr pc │ │ │ │ + rsbeq lr, r1, ip, asr pc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e8990 │ │ │ │ ldr r2, [pc, #64] @ 3e8994 │ │ │ │ ldr r1, [pc, #64] @ 3e8998 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e7760 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e7760 │ │ │ │ - rsbseq r0, r9, r4, lsl r3 │ │ │ │ - rsbeq lr, r1, r4, ror #28 │ │ │ │ - rsbeq lr, r1, r0, lsl #29 │ │ │ │ + rsbseq r0, r9, r4, lsr r3 │ │ │ │ + rsbeq lr, r1, r4, lsl #29 │ │ │ │ + rsbeq lr, r1, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3e89fc │ │ │ │ ldr r2, [pc, #72] @ 3e8a00 │ │ │ │ ldr r1, [pc, #72] @ 3e8a04 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e7fac │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e7fac │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753c54 │ │ │ │ - ldrheq r0, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq lr, r1, r0, lsl #28 │ │ │ │ - rsbeq lr, r1, ip, lsl lr │ │ │ │ + b 753c74 │ │ │ │ + ldrsbeq r0, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq lr, r1, r0, lsr #28 │ │ │ │ + rsbeq lr, r1, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3e8ac0 │ │ │ │ ldr r2, [pc, #160] @ 3e8ac4 │ │ │ │ ldr r1, [pc, #160] @ 3e8ac8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #128] @ 3e8acc │ │ │ │ ldr r5, [pc, #128] @ 3e8ad0 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3e8ad4 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -416059,41 +416059,41 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3e8ad8 │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b6f8 │ │ │ │ + bl 75b718 │ │ │ │ ldr r1, [pc, #80] @ 3e8adc │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b6f8 │ │ │ │ + bl 75b718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r0, r9, r4, asr #4 │ │ │ │ - @ instruction: 0x0061ed90 │ │ │ │ - rsbeq lr, r1, ip, lsr #27 │ │ │ │ + rsbseq r0, r9, r4, ror #4 │ │ │ │ + strheq lr, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq lr, r1, ip, asr #27 │ │ │ │ ldrdeq r2, [ip], r4 │ │ │ │ - rsbeq lr, r1, ip, lsr sp │ │ │ │ - rsbeq lr, r1, r4, asr #27 │ │ │ │ + rsbeq lr, r1, ip, asr sp │ │ │ │ + rsbeq lr, r1, r4, ror #27 │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ - rsbeq lr, r1, r4, lsr #27 │ │ │ │ + rsbeq lr, r1, r4, asr #27 │ │ │ │ ldr r0, [pc, #4] @ 3e8aec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ @ instruction: 0x008824b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 3e8c74 │ │ │ │ ldr r2, [pc, #364] @ 3e8c78 │ │ │ │ @@ -416102,15 +416102,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d7b0 │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -416141,26 +416141,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #180] @ 3e8c88 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d2c4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -416175,32 +416175,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r0, r9, r8, lsr #3 │ │ │ │ - rsbeq lr, r1, r0, asr sp │ │ │ │ - rsbeq lr, r1, r8, ror #26 │ │ │ │ + rsbseq r0, r9, r8, asr #3 │ │ │ │ + rsbeq lr, r1, r0, ror sp │ │ │ │ + rsbeq lr, r1, r8, lsl #27 │ │ │ │ addeq r2, r8, r0, lsl #8 │ │ │ │ - rsbeq lr, r1, ip, ror #25 │ │ │ │ - ldrdeq lr, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r0, r9, r4, lsl #1 │ │ │ │ - strdeq lr, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq lr, r1, ip, lsr #24 │ │ │ │ + rsbeq lr, r1, ip, lsl #26 │ │ │ │ + strdeq lr, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r0, r9, r4, lsr #1 │ │ │ │ + rsbeq lr, r1, r8, lsl fp │ │ │ │ + rsbeq lr, r1, ip, asr #24 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ @@ -416258,25 +416258,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3e8e40 │ │ │ │ ldr r1, [pc, #180] @ 3e8e44 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #160] @ 3e8e48 │ │ │ │ ldr r1, [pc, #160] @ 3e8e4c │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #128] @ 3e8e50 │ │ │ │ ldr r3, [pc, #128] @ 3e8e54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3e8e58 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -416297,94 +416297,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7514cc │ │ │ │ - rsbseq pc, r8, r4, asr #30 │ │ │ │ - subseq r1, pc, ip, lsr #14 │ │ │ │ - rsbeq r9, r3, ip, ror #18 │ │ │ │ - strdeq r1, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsbeq sl, [pc], #-176 @ │ │ │ │ + b 7514ec │ │ │ │ + rsbseq pc, r8, r4, ror #30 │ │ │ │ + subseq r1, pc, ip, asr #14 │ │ │ │ + rsbeq r9, r3, ip, lsl #19 │ │ │ │ + rsbeq r1, r0, r8, lsl sl │ │ │ │ + ldrsheq sl, [pc], #-176 @ │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tstgt r2, #-134217725 @ 0xf8000003 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r2, r8, ip, lsl #3 │ │ │ │ - strheq lr, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq lr, [r1], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e8ec4 │ │ │ │ ldr r2, [pc, #64] @ 3e8ec8 │ │ │ │ ldr r1, [pc, #64] @ 3e8ecc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e7760 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e7760 │ │ │ │ - rsbseq pc, r8, r0, lsr lr @ │ │ │ │ - ldrdeq lr, [r1], #-152 @ 0xffffff68 @ │ │ │ │ - strdeq lr, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq pc, r8, r0, asr lr @ │ │ │ │ + strdeq lr, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq lr, r1, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3e8f30 │ │ │ │ ldr r2, [pc, #72] @ 3e8f34 │ │ │ │ ldr r1, [pc, #72] @ 3e8f38 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e7fac │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e7fac │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753c54 │ │ │ │ - rsbseq pc, r8, ip, asr #27 │ │ │ │ - rsbeq lr, r1, r4, ror r9 │ │ │ │ - @ instruction: 0x0061e990 │ │ │ │ + b 753c74 │ │ │ │ + rsbseq pc, r8, ip, ror #27 │ │ │ │ + @ instruction: 0x0061e994 │ │ │ │ + strheq lr, [r1], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3e8ff4 │ │ │ │ ldr r2, [pc, #160] @ 3e8ff8 │ │ │ │ ldr r1, [pc, #160] @ 3e8ffc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #128] @ 3e9000 │ │ │ │ ldr r5, [pc, #128] @ 3e9004 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3e9008 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -416392,38 +416392,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3e900c │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b6f8 │ │ │ │ + bl 75b718 │ │ │ │ ldr r1, [pc, #80] @ 3e9010 │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b6f8 │ │ │ │ + bl 75b718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r8, r0, ror #26 │ │ │ │ - rsbeq lr, r1, r4, lsl #18 │ │ │ │ - rsbeq lr, r1, r0, lsr #18 │ │ │ │ + rsbseq pc, r8, r0, lsl #27 │ │ │ │ + rsbeq lr, r1, r4, lsr #18 │ │ │ │ + rsbeq lr, r1, r0, asr #18 │ │ │ │ addeq r1, ip, r0, lsr #29 │ │ │ │ - rsbeq lr, r1, r8, lsl #16 │ │ │ │ - @ instruction: 0x0061e890 │ │ │ │ + rsbeq lr, r1, r8, lsr #16 │ │ │ │ + strheq lr, [r1], #-128 @ 0xffffff80 @ │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ - rsbeq lr, r1, r0, ror r8 │ │ │ │ + @ instruction: 0x0061e890 │ │ │ │ │ │ │ │ 003e9014 : │ │ │ │ sub r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r0, [r0, #-466] @ 0xfffffe2e │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -416440,16 +416440,16 @@ │ │ │ │ orr r3, r3, ip │ │ │ │ str r3, [r0, #8] │ │ │ │ ands r1, r3, r1 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ beq 3e9070 │ │ │ │ mov r1, #1 │ │ │ │ - b 75394c │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ + b 75396c │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ │ │ │ │ 003e9078 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -416617,15 +416617,15 @@ │ │ │ │ and r3, r3, r2, lsl #10 │ │ │ │ orr r3, r3, ip │ │ │ │ ands r1, r3, r1 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -416653,15 +416653,15 @@ │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r1, [r0, #16] │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ ldr r0, [r2, #464] @ 0x1d0 │ │ │ │ - b 75394c │ │ │ │ + b 75396c │ │ │ │ andeq r8, r0, r8, lsl #17 │ │ │ │ cdple 14, 10, cr11, cr13, cr15, {7} │ │ │ │ │ │ │ │ 003e93bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -417020,24 +417020,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addeq r1, ip, r4, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r1, [ip], r8 │ │ │ │ addeq r1, ip, r0, lsl #19 │ │ │ │ - rsbseq pc, r8, r4, lsl r8 @ │ │ │ │ - ldrsheq pc, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq pc, r8, r4, asr #16 │ │ │ │ - rsbeq r4, r0, r4, asr r0 │ │ │ │ + rsbseq pc, r8, r4, lsr r8 @ │ │ │ │ + rsbseq pc, r8, ip, lsl r8 @ │ │ │ │ + rsbseq pc, r8, r4, ror #16 │ │ │ │ + rsbeq r4, r0, r4, ror r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq pc, [r3], -pc @ │ │ │ │ andeq r0, r0, r2, lsl #16 │ │ │ │ - rsbseq pc, r8, r4, ror #8 │ │ │ │ - rsbeq r3, r0, ip, asr #21 │ │ │ │ - rsbeq r3, r0, r0, ror #21 │ │ │ │ + rsbseq pc, r8, r4, lsl #9 │ │ │ │ + rsbeq r3, r0, ip, ror #21 │ │ │ │ + rsbeq r3, r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ │ │ │ │ 003e9990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -417236,16 +417236,16 @@ │ │ │ │ ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsr r4, r4, r5 │ │ │ │ b 3e9a1c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r1, ip, r0, ror r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r1, ip, ip, ror #7 │ │ │ │ - rsbseq pc, r8, lr, asr #5 │ │ │ │ - ldrsbeq pc, [r8], #-35 @ 0xffffffdd @ │ │ │ │ + rsbseq pc, r8, lr, ror #5 │ │ │ │ + ldrsheq pc, [r8], #-35 @ 0xffffffdd @ │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ andeq ip, r2, #1036288 @ 0xfd000 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ @ instruction: 0xf000f000 │ │ │ │ │ │ │ │ 003e9cd8 : │ │ │ │ @@ -417289,27 +417289,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r3, #464] @ 0x1d0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 75394c │ │ │ │ + bl 75396c │ │ │ │ mov r0, r4 │ │ │ │ bl 3e934c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e9dac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq r1, r8, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #376] @ 3e9f40 │ │ │ │ ldr r2, [pc, #376] @ 3e9f44 │ │ │ │ @@ -417318,15 +417318,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d7b0 │ │ │ │ add r6, r4, #16384 @ 0x4000 │ │ │ │ add r9, r4, #2080 @ 0x820 │ │ │ │ @@ -417358,28 +417358,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ ldr r3, [pc, #188] @ 3e9f54 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r6, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d2c4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ @@ -417394,32 +417394,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq lr, r8, r4, ror #31 │ │ │ │ - @ instruction: 0x0061dd98 │ │ │ │ - rsbeq sp, r1, r8, lsr #27 │ │ │ │ + rsbseq pc, r8, r4 │ │ │ │ + strheq sp, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sp, r1, r8, asr #27 │ │ │ │ addeq r1, r8, ip, ror #4 │ │ │ │ + rsbeq sp, r1, ip, asr #26 │ │ │ │ rsbeq sp, r1, ip, lsr #26 │ │ │ │ - rsbeq sp, r1, ip, lsl #26 │ │ │ │ - ldrheq lr, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - strheq sp, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq sp, r1, r8, ror #24 │ │ │ │ + ldrsbeq lr, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq sp, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sp, r1, r8, lsl #25 │ │ │ │ cmp r2, #32768 @ 0x8000 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r1, r2, #14 │ │ │ │ orr r1, r1, r3, lsl #18 │ │ │ │ @@ -417465,25 +417465,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3ea0dc │ │ │ │ ldr r1, [pc, #180] @ 3ea0e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #160] @ 3ea0e4 │ │ │ │ ldr r1, [pc, #160] @ 3ea0e8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #128] @ 3ea0ec │ │ │ │ ldr r3, [pc, #128] @ 3ea0f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3ea0f4 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -417504,26 +417504,26 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7514cc │ │ │ │ - rsbseq lr, r8, r4, lsr #27 │ │ │ │ - @ instruction: 0x005f0490 │ │ │ │ - ldrdeq r8, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r0, r0, ip, asr r7 │ │ │ │ - subseq r9, pc, r4, lsr r9 @ │ │ │ │ + b 7514ec │ │ │ │ + rsbseq lr, r8, r4, asr #27 │ │ │ │ + ldrheq r0, [pc], #-64 @ │ │ │ │ + strdeq r8, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r0, r0, ip, ror r7 │ │ │ │ + subseq r9, pc, r4, asr r9 @ │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xff001760 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r1, r8, r0, lsr #32 │ │ │ │ - rsbeq sp, r1, r4, lsr fp │ │ │ │ + rsbeq sp, r1, r4, asr fp │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 3ea138 │ │ │ │ ldr r3, [sp] │ │ │ │ lsl r2, r2, #3 │ │ │ │ @@ -417546,69 +417546,69 @@ │ │ │ │ ldr r1, [pc, #64] @ 3ea1a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e934c │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e934c │ │ │ │ - rsbseq lr, r8, r0, asr ip │ │ │ │ - rsbeq sp, r1, r4, lsl #20 │ │ │ │ - rsbeq sp, r1, r8, lsl sl │ │ │ │ + rsbseq lr, r8, r0, ror ip │ │ │ │ + rsbeq sp, r1, r4, lsr #20 │ │ │ │ + rsbeq sp, r1, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ea210 │ │ │ │ ldr r2, [pc, #76] @ 3ea214 │ │ │ │ ldr r1, [pc, #76] @ 3ea218 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e9d48 │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ bl 3e9d48 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r0, [r4, #3096] @ 0xc18 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753c54 │ │ │ │ - rsbseq lr, r8, ip, ror #23 │ │ │ │ - rsbeq sp, r1, r0, lsr #19 │ │ │ │ - strheq sp, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + b 753c74 │ │ │ │ + rsbseq lr, r8, ip, lsl #24 │ │ │ │ + rsbeq sp, r1, r0, asr #19 │ │ │ │ + ldrdeq sp, [r1], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ea2d4 │ │ │ │ ldr r2, [pc, #160] @ 3ea2d8 │ │ │ │ ldr r1, [pc, #160] @ 3ea2dc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r7, [pc, #128] @ 3ea2e0 │ │ │ │ ldr r5, [pc, #128] @ 3ea2e4 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3ea2e8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -417616,38 +417616,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #19456 @ 0x4c00 │ │ │ │ ldr r0, [pc, #100] @ 3ea2ec │ │ │ │ add r3, r6, #32 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b6f8 │ │ │ │ + bl 75b718 │ │ │ │ ldr r1, [pc, #80] @ 3ea2f0 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b6f8 │ │ │ │ + bl 75b718 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq lr, r8, ip, ror fp │ │ │ │ - rsbeq sp, r1, ip, lsr #18 │ │ │ │ - rsbeq sp, r1, r0, asr #18 │ │ │ │ + @ instruction: 0x0078eb9c │ │ │ │ + rsbeq sp, r1, ip, asr #18 │ │ │ │ + rsbeq sp, r1, r0, ror #18 │ │ │ │ addeq r0, ip, r0, asr #23 │ │ │ │ - rsbeq sp, r1, r8, lsr #10 │ │ │ │ - strheq sp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sp, r1, r8, asr #10 │ │ │ │ + ldrdeq sp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ - @ instruction: 0x0061d590 │ │ │ │ + strheq sp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp ip, #0 │ │ │ │ beq 3ea358 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ ldr lr, [pc, #448] @ 3ea4d4 │ │ │ │ @@ -417760,16 +417760,16 @@ │ │ │ │ bne 3ea33c │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #276] @ 0x114 │ │ │ │ b 3ea340 │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #260] @ 0x104 │ │ │ │ b 3ea340 │ │ │ │ - rsbseq lr, r8, r8, ror #21 │ │ │ │ - rsbseq lr, r8, sp, lsr #21 │ │ │ │ + rsbseq lr, r8, r8, lsl #22 │ │ │ │ + rsbseq lr, r8, sp, asr #21 │ │ │ │ cmp r2, #13 │ │ │ │ beq 3ea514 │ │ │ │ cmp r2, #15 │ │ │ │ beq 3ea500 │ │ │ │ ldr r0, [pc, #80] @ 3ea544 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -417911,22 +417911,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3ea828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ea6d0 │ │ │ │ ldr r3, [pc, #208] @ 3ea82c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ea6b4 │ │ │ │ ldr r3, [pc, #176] @ 3ea820 │ │ │ │ @@ -417942,50 +417942,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ea830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ea6b4 │ │ │ │ ldr r0, [pc, #92] @ 3ea834 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ea6d0 │ │ │ │ ldr r0, [pc, #76] @ 3ea838 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ea6b4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r0, ip, ip, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, ip, r0, lsl r8 │ │ │ │ @ instruction: 0x000041b7 │ │ │ │ addeq r0, ip, r8, asr #15 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000041be │ │ │ │ @ instruction: 0x000041bd │ │ │ │ andeq r1, r0, ip, ror #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r1, r0, asr #9 │ │ │ │ + rsbeq sp, r1, r0, ror #9 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - ldrdeq sp, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq sp, r1, r0, lsl #9 │ │ │ │ - strdeq sp, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq sp, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sp, r1, r0, lsr #9 │ │ │ │ + rsbeq sp, r1, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r5, #1480] @ 0x5c8 │ │ │ │ ldr r4, [r5, #1488] @ 0x5d0 │ │ │ │ @@ -418115,15 +418115,15 @@ │ │ │ │ lsl r1, fp, #3 │ │ │ │ beq 3ea9a0 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r1, r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r3, #8 │ │ │ │ - bl 9be44c │ │ │ │ + bl 9be46c │ │ │ │ b 3ea9a0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3ea9cc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldrh r7, [r2, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -418140,17 +418140,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3eaac8 │ │ │ │ ldr r0, [pc, #24] @ 3eaacc │ │ │ │ ldr r2, [pc, #24] @ 3eaad0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r8, r0, lsl #15 │ │ │ │ - rsbeq sp, r1, r0, ror r2 │ │ │ │ - rsbeq sp, r1, ip, ror r2 │ │ │ │ + rsbseq lr, r8, r0, lsr #15 │ │ │ │ + @ instruction: 0x0061d290 │ │ │ │ + @ instruction: 0x0061d29c │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [r1] │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -418209,15 +418209,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ead54 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9aeee0 │ │ │ │ + b 9aef00 │ │ │ │ ldr r3, [pc, #428] @ 3ead90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eab64 │ │ │ │ ldr r3, [pc, #412] @ 3ead94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -418235,26 +418235,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3ead9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eab64 │ │ │ │ ldr r3, [pc, #292] @ 3eada0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eab40 │ │ │ │ ldr r3, [pc, #260] @ 3ead94 │ │ │ │ @@ -418274,43 +418274,43 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, fp} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3eada4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 3eab40 │ │ │ │ ldr r0, [pc, #140] @ 3eada8 │ │ │ │ stm sp, {r3, r8} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 3eab40 │ │ │ │ ldr r0, [pc, #108] @ 3eadac │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eab64 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3eadb0 │ │ │ │ ldr r1, [pc, #80] @ 3eadb4 │ │ │ │ ldr r0, [pc, #80] @ 3eadb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -418322,22 +418322,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, ip, r8, lsl r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r0, ip, r4, ror r2 │ │ │ │ andeq r2, r0, ip, asr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq sp, [r1], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq sp, [r1], #-20 @ 0xffffffec @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, r1, ip, rrx │ │ │ │ - rsbeq sp, r1, r4, lsr #1 │ │ │ │ - rsbeq sp, r1, r4, lsr #2 │ │ │ │ - ldrsbeq lr, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq ip, r1, r0, asr #31 │ │ │ │ - rsbeq ip, r1, r8, ror #31 │ │ │ │ + rsbeq sp, r1, ip, lsl #1 │ │ │ │ + rsbeq sp, r1, r4, asr #1 │ │ │ │ + rsbeq sp, r1, r4, asr #2 │ │ │ │ + ldrsheq lr, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq ip, r1, r0, ror #31 │ │ │ │ + rsbeq sp, r1, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1044] @ 3eb1e8 │ │ │ │ ldr r2, [pc, #1044] @ 3eb1ec │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -418433,24 +418433,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3eb204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eaec0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3eb110 │ │ │ │ ldr r2, [pc, #624] @ 3eb208 │ │ │ │ ldr r3, [pc, #592] @ 3eb1ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -418491,27 +418491,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3eb210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eaeb4 │ │ │ │ ldr r3, [pc, #404] @ 3eb214 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eae0c │ │ │ │ ldr r3, [pc, #360] @ 3eb1fc │ │ │ │ @@ -418529,27 +418529,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3eb218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eae10 │ │ │ │ ldr r0, [pc, #280] @ 3eb21c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eaeb4 │ │ │ │ ldr r3, [pc, #264] @ 3eb220 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eaf90 │ │ │ │ ldr r3, [pc, #208] @ 3eb1fc │ │ │ │ @@ -418564,67 +418564,67 @@ │ │ │ │ beq 3eb1ac │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3eb224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eaf90 │ │ │ │ ldr r0, [pc, #156] @ 3eb228 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eaec0 │ │ │ │ ldr r0, [pc, #140] @ 3eb22c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eae10 │ │ │ │ ldr r2, [pc, #124] @ 3eb230 │ │ │ │ ldr r3, [pc, #52] @ 3eb1ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb1e4 │ │ │ │ ldr r0, [pc, #92] @ 3eb234 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r0, ip, r0, asr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, ip, r0, lsr r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r8, lsr #7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r1, r8, lsl r0 │ │ │ │ + rsbeq sp, r1, r8, lsr r0 │ │ │ │ addeq pc, fp, ip, lsl #29 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq ip, r1, r8, lsl #31 │ │ │ │ + rsbeq ip, r1, r8, lsr #31 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - strheq ip, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq ip, r1, r4, lsr pc │ │ │ │ + ldrdeq ip, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq ip, r1, r4, asr pc │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ - rsbeq ip, r1, r4, lsl #27 │ │ │ │ - rsbeq ip, r1, ip, lsr lr │ │ │ │ - rsbeq ip, r1, r8, lsr sp │ │ │ │ + rsbeq ip, r1, r4, lsr #27 │ │ │ │ + rsbeq ip, r1, ip, asr lr │ │ │ │ + rsbeq ip, r1, r8, asr sp │ │ │ │ addeq pc, fp, r0, ror ip @ │ │ │ │ - rsbeq ip, r1, r8, ror sp │ │ │ │ + @ instruction: 0x0061cd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #652] @ 3eb4dc │ │ │ │ ldr ip, [pc, #652] @ 3eb4e0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -418696,22 +418696,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r6, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3eb4fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3eb2ac │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -418735,22 +418735,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3eb504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [pc, #208] @ 3eb508 │ │ │ │ ldr r3, [pc, #164] @ 3eb4e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -418768,15 +418768,15 @@ │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3eb2ac │ │ │ │ b 3eb3b8 │ │ │ │ ldr r0, [pc, #120] @ 3eb50c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eb394 │ │ │ │ ldr r2, [pc, #108] @ 3eb510 │ │ │ │ ldr r3, [pc, #56] @ 3eb4e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -418784,57 +418784,57 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb4d8 │ │ │ │ ldr r0, [pc, #76] @ 3eb514 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [fp], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008bfbbc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, fp, r8, ror #22 │ │ │ │ andeq r4, r0, r8, lsr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r1, r0, ror #25 │ │ │ │ + rsbeq ip, r1, r0, lsl #26 │ │ │ │ andeq r1, r0, r4, lsl #27 │ │ │ │ - rsbeq ip, r1, r0, asr #25 │ │ │ │ + rsbeq ip, r1, r0, ror #25 │ │ │ │ addeq pc, fp, ip, ror #19 │ │ │ │ - rsbeq ip, r1, r0, lsr #24 │ │ │ │ + rsbeq ip, r1, r0, asr #24 │ │ │ │ addeq pc, fp, r0, lsl #19 │ │ │ │ - rsbeq ip, r1, r8, asr ip │ │ │ │ + rsbeq ip, r1, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3eb544 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574d4 │ │ │ │ + bl 7574f4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7574d4 │ │ │ │ + b 7574f4 │ │ │ │ addeq pc, r7, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ add r3, r1, #20480 @ 0x5000 │ │ │ │ ldrh r6, [r0, #4] │ │ │ │ ldr r3, [r3, #3044] @ 0xbe4 │ │ │ │ mov r7, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ bne 3eb5c0 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bl 253648 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418858,20 +418858,20 @@ │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 70d4c0 │ │ │ │ + bl 70d4e0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9b05cc │ │ │ │ + bl 9b05ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 98f998 │ │ │ │ + bl 98f9b8 │ │ │ │ b 3eb58c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 253648 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -419032,21 +419032,21 @@ │ │ │ │ add r6, r0, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #6] │ │ │ │ - bl 98facc │ │ │ │ + bl 98faec │ │ │ │ cmp r0, #0 │ │ │ │ blt 3eb914 │ │ │ │ ldr r1, [pc, #104] @ 3eb930 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9b05cc │ │ │ │ + bl 9b05ec │ │ │ │ lsl r2, r5, #19 │ │ │ │ add r2, r2, #262144 @ 0x40000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ @@ -419054,15 +419054,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70d294 │ │ │ │ + bl 70d2b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419075,36 +419075,36 @@ │ │ │ │ add r6, r0, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #4] │ │ │ │ - bl 98facc │ │ │ │ + bl 98faec │ │ │ │ cmp r0, #0 │ │ │ │ blt 3eb9bc │ │ │ │ ldr r1, [pc, #100] @ 3eb9d8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9b05cc │ │ │ │ + bl 9b05ec │ │ │ │ lsl r2, r5, #19 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r0, r7, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70d294 │ │ │ │ + bl 70d2b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419118,15 +419118,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81461c │ │ │ │ + bl 81463c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419141,15 +419141,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81461c │ │ │ │ + bl 81463c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419162,15 +419162,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81461c │ │ │ │ + bl 81463c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419188,15 +419188,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81461c │ │ │ │ + bl 81463c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419209,15 +419209,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 81461c │ │ │ │ + bl 81463c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419271,15 +419271,15 @@ │ │ │ │ bne 3ebcbc │ │ │ │ ldr r1, [pc, #264] @ 3ebd68 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8146f0 │ │ │ │ + bl 814710 │ │ │ │ ldr r2, [pc, #240] @ 3ebd6c │ │ │ │ ldr r3, [pc, #216] @ 3ebd58 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -419313,41 +419313,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ebd7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ebc58 │ │ │ │ ldr r0, [pc, #60] @ 3ebd80 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ebc58 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq pc, fp, r0, ror r2 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, fp, ip, asr r2 @ │ │ │ │ addeq pc, fp, r0, lsr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ addeq pc, fp, r8, lsr #3 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r1, ip, lsl r4 │ │ │ │ - rsbeq ip, r1, r4, lsr r4 │ │ │ │ + rsbeq ip, r1, ip, lsr r4 │ │ │ │ + rsbeq ip, r1, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -419379,15 +419379,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3ebddc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae154 │ │ │ │ + b 9ae174 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ebe0c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ b 3ebb98 │ │ │ │ @@ -419409,15 +419409,15 @@ │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 812f3c │ │ │ │ + bl 812f5c │ │ │ │ add r8, r8, #12288 @ 0x3000 │ │ │ │ ldrb r1, [r8, #202] @ 0xca │ │ │ │ ldr fp, [pc, #516] @ 3ec0b0 │ │ │ │ lsl r5, r5, r1 │ │ │ │ lsl r4, r4, r1 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r6, #0 │ │ │ │ @@ -419451,15 +419451,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 8a9218 │ │ │ │ + bl 8a9238 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ blt 3ec028 │ │ │ │ ldr r3, [pc, #348] @ 3ec0b4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -419487,30 +419487,30 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #68] @ 0x44 │ │ │ │ str sl, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3ec0c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ tst r3, r2 │ │ │ │ bne 3ebef4 │ │ │ │ mov r0, #1 │ │ │ │ b 3ec02c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -419538,27 +419538,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3ec0cc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ebee4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008befb0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, fp, r4, ror #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, lsl #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0061c190 │ │ │ │ + strheq ip, [r1], #-16 @ │ │ │ │ strdeq lr, [fp], r0 │ │ │ │ - rsbeq ip, r1, r4, ror #2 │ │ │ │ + rsbeq ip, r1, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr lr, [pc, #188] @ 3ec1ac │ │ │ │ @@ -419600,27 +419600,27 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, ip} │ │ │ │ ldr r2, [pc, #60] @ 3ec1c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ mov r0, #6 │ │ │ │ b 3ec12c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq lr, fp, r0, lsr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ strdeq lr, [fp], r0 │ │ │ │ - ldrheq sp, [r8], #-8 @ │ │ │ │ - rsbeq ip, r1, r8, asr #1 │ │ │ │ - rsbeq fp, r1, r0, lsr #23 │ │ │ │ + ldrsbeq sp, [r8], #-8 @ │ │ │ │ + rsbeq ip, r1, r8, ror #1 │ │ │ │ + rsbeq fp, r1, r0, asr #23 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r2, [pc, #648] @ 3ec470 │ │ │ │ @@ -419700,15 +419700,15 @@ │ │ │ │ asr r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8142dc │ │ │ │ + bl 8142fc │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ adc r5, r5, r2 │ │ │ │ ldr r2, [pc, #332] @ 3ec48c │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #300] @ 3ec474 │ │ │ │ @@ -419751,35 +419751,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ec49c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ec274 │ │ │ │ ldr r0, [pc, #108] @ 3ec4a0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ec274 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3ec4a4 │ │ │ │ ldr r1, [pc, #80] @ 3ec4a8 │ │ │ │ ldr r0, [pc, #80] @ 3ec4ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3ec4b0 │ │ │ │ @@ -419794,19 +419794,19 @@ │ │ │ │ addeq lr, fp, r0, ror fp │ │ │ │ svcvc 0x00fffe00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ addeq lr, fp, r0, ror #21 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r1, r8, lsr lr │ │ │ │ - rsbeq fp, r1, ip, ror #28 │ │ │ │ - ldrsbeq ip, [r8], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq fp, r1, r8, asr #17 │ │ │ │ - rsbeq r7, r9, r4, ror #16 │ │ │ │ + rsbeq fp, r1, r8, asr lr │ │ │ │ + rsbeq fp, r1, ip, lsl #29 │ │ │ │ + ldrsheq ip, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq fp, r1, r8, ror #17 │ │ │ │ + rsbeq r7, r9, r4, lsl #17 │ │ │ │ andeq r1, r0, pc, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ @@ -419840,15 +419840,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3ec510 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9ae154 │ │ │ │ + b 9ae174 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ec540 │ │ │ │ add ip, r2, #12288 @ 0x3000 │ │ │ │ ldrb r3, [ip, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ec5d8 │ │ │ │ @@ -419897,25 +419897,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3ec6fc │ │ │ │ ldr r1, [pc, #212] @ 3ec700 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r2, [pc, #192] @ 3ec704 │ │ │ │ ldr r1, [pc, #192] @ 3ec708 │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd8 │ │ │ │ + bl 757df8 │ │ │ │ ldr r3, [pc, #160] @ 3ec70c │ │ │ │ ldr r1, [pc, #160] @ 3ec710 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #156] @ 3ec714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -419934,35 +419934,35 @@ │ │ │ │ orr r3, r3, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ - bl 74f728 │ │ │ │ + bl 74f748 │ │ │ │ ldr r3, [pc, #76] @ 3ec724 │ │ │ │ ldr r1, [pc, #76] @ 3ec728 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7514cc │ │ │ │ - rsbseq ip, r8, r0, lsr #24 │ │ │ │ - @ instruction: 0x005ede90 │ │ │ │ - ldrdeq r6, [r3], #-0 @ │ │ │ │ - subseq lr, pc, ip, asr r1 @ │ │ │ │ - subseq r7, pc, r4, lsr r3 @ │ │ │ │ + b 7514ec │ │ │ │ + rsbseq ip, r8, r0, asr #24 │ │ │ │ + ldrheq sp, [lr], #-224 @ 0xffffff20 │ │ │ │ + strdeq r6, [r3], #-0 @ │ │ │ │ + subseq lr, pc, ip, ror r1 @ │ │ │ │ + subseq r7, pc, r4, asr r3 @ │ │ │ │ andeq r5, r0, r0, lsl #16 │ │ │ │ andeq r5, r0, r4, lsr #27 │ │ │ │ @ instruction: 0xfffff0a4 │ │ │ │ andeq r5, r0, r8, lsl #18 │ │ │ │ - rsbeq fp, r1, r8, lsr #24 │ │ │ │ + rsbeq fp, r1, r8, asr #24 │ │ │ │ @ instruction: 0x008a78bc │ │ │ │ @ instruction: 0x0087eabc │ │ │ │ andeq r5, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -419982,23 +419982,23 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #136] @ 3ec808 │ │ │ │ ldr r3, [pc, #136] @ 3ec80c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb ip, [r0, #2266] @ 0x8da │ │ │ │ mov r0, r4 │ │ │ │ strb ip, [sp, #11] │ │ │ │ - bl 97ae20 │ │ │ │ + bl 97ae40 │ │ │ │ ldr r2, [pc, #88] @ 3ec810 │ │ │ │ ldr r3, [pc, #68] @ 3ec800 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -420009,19 +420009,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r8, r8, ror #21 │ │ │ │ + rsbseq ip, r8, r8, lsl #22 │ │ │ │ addeq lr, fp, r8, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r0, r0, lsr #21 │ │ │ │ - rsbeq fp, r1, r8, lsr #11 │ │ │ │ + rsbeq r6, r0, r0, asr #21 │ │ │ │ + rsbeq fp, r1, r8, asr #11 │ │ │ │ muleq r0, r2, r3 │ │ │ │ addeq lr, fp, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #132] @ 3ec8b0 │ │ │ │ @@ -420036,15 +420036,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r3, #12288 @ 0x3000 │ │ │ │ beq 3ec890 │ │ │ │ ldrb r4, [r2, #202] @ 0xca │ │ │ │ ldr sl, [r9, #1500] @ 0x5dc │ │ │ │ lsl r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3ec88c │ │ │ │ cmp sl, r0 │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ orrhi r3, r3, #1 │ │ │ │ @@ -420070,48 +420070,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #1856 @ 0x740 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - rsbseq ip, r8, r4, ror #18 │ │ │ │ - rsbeq fp, r1, r0, asr r4 │ │ │ │ + rsbseq ip, r8, r4, lsl #19 │ │ │ │ + rsbeq fp, r1, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3ec92c │ │ │ │ ldr r1, [pc, #32] @ 3ec930 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - rsbseq ip, r8, r4, lsr #18 │ │ │ │ - @ instruction: 0x00600c9c │ │ │ │ + rsbseq ip, r8, r4, asr #18 │ │ │ │ + strheq r0, [r0], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3ec96c │ │ │ │ ldr r1, [pc, #32] @ 3ec970 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #264 @ 0x108 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ - rsbseq ip, r8, r4, ror #17 │ │ │ │ - rsbeq r0, r0, ip, asr ip │ │ │ │ + rsbseq ip, r8, r4, lsl #18 │ │ │ │ + rsbeq r0, r0, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #252] @ 3eca88 │ │ │ │ ldr r3, [pc, #252] @ 3eca8c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -420176,17 +420176,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ umulleq lr, fp, r8, r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, fp, r0, lsl #8 │ │ │ │ - rsbseq ip, r8, r4, asr #15 │ │ │ │ - strheq fp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq fp, r1, r8, lsr r9 │ │ │ │ + rsbseq ip, r8, r4, ror #15 │ │ │ │ + ldrdeq fp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq fp, r1, r8, asr r9 │ │ │ │ muleq r0, r3, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -420356,15 +420356,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0078c196 │ │ │ │ + ldrheq ip, [r8], #-22 @ 0xffffffea @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #920] @ 3ed120 │ │ │ │ @@ -420441,15 +420441,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ed0b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9ae154 │ │ │ │ + b 9ae174 │ │ │ │ cmp r2, #14 │ │ │ │ beq 3eced8 │ │ │ │ ldr r2, [r7, #280] @ 0x118 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 3ece34 │ │ │ │ b 3ece6c │ │ │ │ @@ -420471,15 +420471,15 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ mov r3, #0 │ │ │ │ lsl r1, r1, ip │ │ │ │ lsl r2, r2, ip │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 8142dc │ │ │ │ + bl 8142fc │ │ │ │ ldr r2, [pc, #508] @ 3ed138 │ │ │ │ ldr r3, [pc, #484] @ 3ed124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -420550,29 +420550,29 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3ed148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3ecef8 │ │ │ │ ldr r0, [pc, #172] @ 3ed14c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3ecef8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 3ed150 │ │ │ │ ldr r1, [pc, #148] @ 3ed154 │ │ │ │ ldr r0, [pc, #148] @ 3ed158 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -420605,27 +420605,27 @@ │ │ │ │ umulleq sp, fp, r4, pc @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ addeq sp, fp, r8, ror #29 │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r1, r4, asr #7 │ │ │ │ - rsbeq fp, r1, r0, ror #7 │ │ │ │ - rsbseq ip, r8, r4, ror r1 │ │ │ │ - rsbeq fp, r1, r0, lsr r2 │ │ │ │ - rsbeq fp, r1, r4, asr r3 │ │ │ │ + rsbeq fp, r1, r4, ror #7 │ │ │ │ + rsbeq fp, r1, r0, lsl #8 │ │ │ │ + @ instruction: 0x0078c194 │ │ │ │ + rsbeq fp, r1, r0, asr r2 │ │ │ │ + rsbeq fp, r1, r4, ror r3 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbseq ip, r8, r0, asr r1 │ │ │ │ - rsbeq fp, r1, ip, lsl #4 │ │ │ │ - rsbeq fp, r1, r8, lsl r3 │ │ │ │ + rsbseq ip, r8, r0, ror r1 │ │ │ │ + rsbeq fp, r1, ip, lsr #4 │ │ │ │ + rsbeq fp, r1, r8, lsr r3 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbseq ip, r8, ip, lsr #2 │ │ │ │ - rsbeq fp, r1, r8, ror #3 │ │ │ │ - ldrdeq fp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq ip, r8, ip, asr #2 │ │ │ │ + rsbeq fp, r1, r8, lsl #4 │ │ │ │ + strdeq fp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -420660,15 +420660,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ adc r3, r3, #0 │ │ │ │ mul ip, r1, ip │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 8142dc │ │ │ │ + bl 8142fc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -420781,24 +420781,24 @@ │ │ │ │ str r3, [r6, #4048] @ 0xfd0 │ │ │ │ str r2, [r6, #4040] @ 0xfc8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 255178 │ │ │ │ add fp, fp, #6336 @ 0x18c0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [fp, #8] │ │ │ │ ldr ip, [fp] │ │ │ │ ldr lr, [fp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [pc, #360] @ 3ed590 │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #24] │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ ldr lr, [sp, #12] │ │ │ │ ldr r3, [pc, #344] @ 3ed594 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr fp, [fp, #12] │ │ │ │ ldr lr, [sp, #24] │ │ │ │ @@ -420858,42 +420858,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ed5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ed484 │ │ │ │ ldr r0, [pc, #60] @ 3ed5a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ed484 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, fp, r0, asr #23 │ │ │ │ addeq sp, fp, r8, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, fp, r0, lsr fp │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r1, r0, asr pc │ │ │ │ - rsbeq sl, r1, r4, lsl #31 │ │ │ │ + rsbeq sl, r1, r0, ror pc │ │ │ │ + rsbeq sl, r1, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #444] @ 3ed780 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #440] @ 3ed784 │ │ │ │ @@ -420910,23 +420910,23 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 3ed790 │ │ │ │ ldr r3, [pc, #400] @ 3ed794 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #15] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #15 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ae20 │ │ │ │ + bl 97ae40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ed67c │ │ │ │ ldr r2, [pc, #344] @ 3ed798 │ │ │ │ ldr r3, [pc, #324] @ 3ed788 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -420998,30 +420998,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3ed7ac │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3ed638 │ │ │ │ mov r2, #2 │ │ │ │ b 3ed720 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, r8, ror #24 │ │ │ │ + rsbseq fp, r8, r8, lsl #25 │ │ │ │ addeq sp, fp, r8, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, r0, r0, lsr #24 │ │ │ │ - rsbeq sl, r1, r8, lsr #14 │ │ │ │ + rsbeq r5, r0, r0, asr #24 │ │ │ │ + rsbeq sl, r1, r8, asr #14 │ │ │ │ muleq r0, fp, r3 │ │ │ │ addeq sp, fp, r4, ror #15 │ │ │ │ andhi r8, r0, r8, lsl #1 │ │ │ │ - rsbseq fp, r8, r0, ror #21 │ │ │ │ - ldrdeq sl, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sl, r1, r4, asr #11 │ │ │ │ + rsbseq fp, r8, r0, lsl #22 │ │ │ │ + strdeq sl, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sl, r1, r4, ror #11 │ │ │ │ andeq r2, r0, r9, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #192] @ 3ed888 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -421030,25 +421030,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3ed88c │ │ │ │ ldr r1, [pc, #176] @ 3ed890 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9216 @ 0x2400 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #156] @ 3ed894 │ │ │ │ ldr r1, [pc, #156] @ 3ed898 │ │ │ │ add r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [pc, #124] @ 3ed89c │ │ │ │ ldr r2, [pc, #124] @ 3ed8a0 │ │ │ │ add r1, r6, #9856 @ 0x2680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ @@ -421061,33 +421061,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7597cc │ │ │ │ + bl 7597ec │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r8, ip, ror #20 │ │ │ │ - rsbeq sl, r1, ip, asr #10 │ │ │ │ - rsbeq r5, r0, r0, asr #20 │ │ │ │ - ldrheq ip, [lr], #-204 @ 0xffffff34 │ │ │ │ - rsbeq r4, r3, r0, lsl #30 │ │ │ │ - rsbeq sl, r1, r8, lsr sp │ │ │ │ - rsbeq sp, r0, ip, asr r4 │ │ │ │ + rsbseq fp, r8, ip, lsl #21 │ │ │ │ + rsbeq sl, r1, ip, ror #10 │ │ │ │ + rsbeq r5, r0, r0, ror #20 │ │ │ │ + ldrsbeq ip, [lr], #-204 @ 0xffffff34 │ │ │ │ + rsbeq r4, r3, r0, lsr #30 │ │ │ │ + rsbeq sl, r1, r8, asr sp │ │ │ │ + rsbeq sp, r0, ip, ror r4 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ - rsbeq r3, r2, r4, ror #21 │ │ │ │ - rsbeq sl, r1, r4, lsl sp │ │ │ │ + rsbeq r3, r2, r4, lsl #22 │ │ │ │ + rsbeq sl, r1, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrh r6, [sp, #32] │ │ │ │ strd r2, [r0, #24] │ │ │ │ @@ -421143,22 +421143,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #280] @ 3edad4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #268] @ 3edad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2296] @ 0x8f8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eda2c │ │ │ │ add ip, r5, #6336 @ 0x18c0 │ │ │ │ ldr r3, [ip, #40] @ 0x28 │ │ │ │ @@ -421213,22 +421213,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 3edae4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3edae8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r0, lsr #17 │ │ │ │ - subseq ip, lr, r8, lsl fp │ │ │ │ - rsbeq r4, r3, r8, asr sp │ │ │ │ - rsbeq sl, r1, r8, asr #23 │ │ │ │ + rsbseq fp, r8, r0, asr #17 │ │ │ │ + subseq ip, lr, r8, lsr fp │ │ │ │ + rsbeq r4, r3, r8, ror sp │ │ │ │ + rsbeq sl, r1, r8, ror #23 │ │ │ │ ldrdeq r8, [r1], -r4 │ │ │ │ - rsbseq fp, r8, r4, lsl #15 │ │ │ │ - rsbeq sl, r1, r0, ror r2 │ │ │ │ - ldrdeq sl, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq fp, r8, r4, lsr #15 │ │ │ │ + @ instruction: 0x0061a290 │ │ │ │ + strdeq sl, [r1], #-168 @ 0xffffff58 @ │ │ │ │ andeq r1, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1540] @ 3ee108 │ │ │ │ ldr r3, [pc, #1540] @ 3ee10c │ │ │ │ @@ -421379,26 +421379,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #936] @ 3ee134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3eddac │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2272] @ 0x8e0 │ │ │ │ add r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bhi 3edbc8 │ │ │ │ @@ -421433,22 +421433,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 3ee13c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eddbc │ │ │ │ ldr r3, [pc, #732] @ 3ee140 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edce8 │ │ │ │ ldr r3, [pc, #692] @ 3ee12c │ │ │ │ @@ -421465,23 +421465,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3ee144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3edce8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ee01c │ │ │ │ ldr r0, [pc, #592] @ 3ee148 │ │ │ │ b 3edc84 │ │ │ │ @@ -421503,33 +421503,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 3ee150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3edcd0 │ │ │ │ ldr r0, [pc, #472] @ 3ee154 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3edd90 │ │ │ │ ldr r3, [pc, #432] @ 3ee158 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edd00 │ │ │ │ ldr r3, [pc, #368] @ 3ee12c │ │ │ │ @@ -421545,22 +421545,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ee15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3edd00 │ │ │ │ ldr r3, [pc, #316] @ 3ee160 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edef0 │ │ │ │ ldr r3, [pc, #244] @ 3ee12c │ │ │ │ @@ -421578,78 +421578,78 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3ee164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3edef0 │ │ │ │ ldr r0, [pc, #192] @ 3ee168 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3edcd0 │ │ │ │ ldr r0, [pc, #176] @ 3ee16c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eddbc │ │ │ │ ldr r0, [pc, #160] @ 3ee170 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3edd00 │ │ │ │ ldr r0, [pc, #144] @ 3ee174 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3edce8 │ │ │ │ ldr r0, [pc, #124] @ 3ee178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3edef0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, fp, r0, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq sp, [fp], r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq sp, fp, r8, r1 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r4, r0, r2, lsl #2 │ │ │ │ andeq r3, r0, r8, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r1, r8, lsl r8 │ │ │ │ + rsbeq sl, r1, r8, lsr r8 │ │ │ │ andeq r1, r0, ip, asr #8 │ │ │ │ - rsbeq sl, r1, r0, lsr #16 │ │ │ │ + rsbeq sl, r1, r0, asr #16 │ │ │ │ muleq r0, ip, sl │ │ │ │ - ldrdeq sl, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq sl, [r1], #-148 @ 0xffffff6c @ │ │ │ │ andeq r4, r0, r2 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbeq sl, r1, r4, asr #15 │ │ │ │ - @ instruction: 0x0061a690 │ │ │ │ + rsbeq sl, r1, r4, ror #15 │ │ │ │ + strheq sl, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r4, r0, ip, lsr #4 │ │ │ │ - ldrdeq sl, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + strdeq sl, [r1], #-120 @ 0xffffff88 @ │ │ │ │ andeq r2, r0, r8, ror #29 │ │ │ │ - rsbeq sl, r1, r8, asr #17 │ │ │ │ - rsbeq sl, r1, r8, ror #13 │ │ │ │ - rsbeq sl, r1, r8, lsl r6 │ │ │ │ - rsbeq sl, r1, r0, lsl #15 │ │ │ │ - rsbeq sl, r1, r4, lsr #16 │ │ │ │ - rsbeq sl, r1, r4, asr #17 │ │ │ │ + rsbeq sl, r1, r8, ror #17 │ │ │ │ + rsbeq sl, r1, r8, lsl #14 │ │ │ │ + rsbeq sl, r1, r8, lsr r6 │ │ │ │ + rsbeq sl, r1, r0, lsr #15 │ │ │ │ + rsbeq sl, r1, r4, asr #16 │ │ │ │ + rsbeq sl, r1, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ 3ee268 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -421703,15 +421703,15 @@ │ │ │ │ ldrb r0, [ip, r2] │ │ │ │ mov r1, #0 │ │ │ │ b 3ee1ec │ │ │ │ bl 3ec934 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, fp, r4, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r8, r2, ror ip │ │ │ │ + @ instruction: 0x0078ac92 │ │ │ │ addeq ip, fp, r0, lsr ip │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ lsr r3, r3, #4 │ │ │ │ bls 3ee2c0 │ │ │ │ cmp r3, #4 │ │ │ │ bne 3ee2a8 │ │ │ │ @@ -421760,17 +421760,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 3ee360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ bl 256468 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - rsbseq sl, r8, r0, lsl #30 │ │ │ │ - strheq r9, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - strheq sl, [r1], #-0 @ │ │ │ │ + rsbseq sl, r8, r0, lsr #30 │ │ │ │ + ldrdeq r9, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq sl, [r1], #-0 @ │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ mov r6, r3 │ │ │ │ @@ -421943,30 +421943,30 @@ │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 3ee674 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sl, r8, r2, lsr #21 │ │ │ │ - rsbseq sl, r8, r0, lsr #25 │ │ │ │ - rsbeq r9, r1, ip, asr sp │ │ │ │ - rsbeq r9, r1, r0, lsl #27 │ │ │ │ + rsbseq sl, r8, r2, asr #21 │ │ │ │ + rsbseq sl, r8, r0, asr #25 │ │ │ │ + rsbeq r9, r1, ip, ror sp │ │ │ │ + rsbeq r9, r1, r0, lsr #27 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ - rsbseq sl, r8, ip, ror ip │ │ │ │ - rsbeq r9, r1, r8, lsr sp │ │ │ │ - rsbeq r9, r1, ip, lsr #28 │ │ │ │ + @ instruction: 0x0078ac9c │ │ │ │ + rsbeq r9, r1, r8, asr sp │ │ │ │ + rsbeq r9, r1, ip, asr #28 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbseq sl, r8, r8, asr ip │ │ │ │ - rsbeq r9, r1, r4, lsl sp │ │ │ │ - rsbeq sl, r1, r8, lsr #8 │ │ │ │ + rsbseq sl, r8, r8, ror ip │ │ │ │ + rsbeq r9, r1, r4, lsr sp │ │ │ │ + rsbeq sl, r1, r8, asr #8 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - rsbseq sl, r8, r4, lsr ip │ │ │ │ - strdeq r9, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - strdeq r9, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq sl, r8, r4, asr ip │ │ │ │ + rsbeq r9, r1, r0, lsl sp │ │ │ │ + rsbeq r9, r1, ip, lsl sp │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r3, #89] @ 0x59 │ │ │ │ @@ -421979,15 +421979,15 @@ │ │ │ │ ldr r2, [r3, #240] @ 0xf0 │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ tst r2, #2 │ │ │ │ beq 3ee70c │ │ │ │ ldrh r2, [r3, #226] @ 0xe2 │ │ │ │ ldrd r0, [r1, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r3, #2 │ │ │ │ bne 3ee6f0 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r2, r6 │ │ │ │ @@ -422028,15 +422028,15 @@ │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r1, r5, #2080 @ 0x820 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 254134 │ │ │ │ mov r0, r4 │ │ │ │ @@ -422087,19 +422087,19 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #1 │ │ │ │ beq 3ee834 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq sl, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq sl, r8, r0, lsl fp │ │ │ │ addeq ip, fp, ip, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - subseq ip, pc, r8, lsr r0 @ │ │ │ │ - subseq r5, pc, r0, lsl r2 @ │ │ │ │ + subseq ip, pc, r8, asr r0 @ │ │ │ │ + subseq r5, pc, r0, lsr r2 @ │ │ │ │ addeq ip, fp, ip, asr r6 │ │ │ │ addeq ip, fp, ip, lsl #12 │ │ │ │ ldrdeq ip, [fp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -422187,27 +422187,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3eea30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3eea34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r2, lsl #11 │ │ │ │ + rsbseq sl, r8, r2, lsr #11 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - rsbseq sl, r8, ip, lsr #17 │ │ │ │ - rsbeq r9, r1, r8, ror #18 │ │ │ │ - rsbeq r9, r1, ip, asr sl │ │ │ │ + rsbseq sl, r8, ip, asr #17 │ │ │ │ + rsbeq r9, r1, r8, lsl #19 │ │ │ │ + rsbeq r9, r1, ip, ror sl │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbseq sl, r8, r0, ror r8 │ │ │ │ - rsbeq r9, r1, ip, lsr #18 │ │ │ │ - rsbeq r9, r1, r8, lsr sl │ │ │ │ + @ instruction: 0x0078a890 │ │ │ │ + rsbeq r9, r1, ip, asr #18 │ │ │ │ + rsbeq r9, r1, r8, asr sl │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbseq sl, r8, ip, asr #16 │ │ │ │ - rsbeq r9, r1, r8, lsl #18 │ │ │ │ - rsbeq r9, r1, ip, lsr #20 │ │ │ │ + rsbseq sl, r8, ip, ror #16 │ │ │ │ + rsbeq r9, r1, r8, lsr #18 │ │ │ │ + rsbeq r9, r1, ip, asr #20 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ b 3ee890 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #284] @ 3eeb70 │ │ │ │ @@ -422219,23 +422219,23 @@ │ │ │ │ add ip, ip, #436 @ 0x1b4 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r5, #20480 @ 0x5000 │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ ldrh r6, [r4, #6] │ │ │ │ mov r8, #0 │ │ │ │ str r8, [r3, r6, lsl #2] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 9aeee8 │ │ │ │ + bl 9aef08 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r8 │ │ │ │ bne 3eeaf8 │ │ │ │ mov r0, r7 │ │ │ │ bl 417480 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eeacc │ │ │ │ @@ -422264,32 +422264,32 @@ │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r8 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 70d4c0 │ │ │ │ + bl 70d4e0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9b05cc │ │ │ │ + bl 9b05ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 98f998 │ │ │ │ + bl 98f9b8 │ │ │ │ b 3eeab0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b 253648 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 4184ac │ │ │ │ b 3eeacc │ │ │ │ - ldrsbeq sl, [r8], #-120 @ 0xffffff88 @ │ │ │ │ - subseq fp, pc, r8, lsr sp @ │ │ │ │ - subseq r4, pc, r0, lsl pc @ │ │ │ │ + ldrsheq sl, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + subseq fp, pc, r8, asr sp @ │ │ │ │ + subseq r4, pc, r0, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 3eec70 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -422345,15 +422345,15 @@ │ │ │ │ b 3eebf8 │ │ │ │ strb lr, [ip, r2] │ │ │ │ b 3eebf8 │ │ │ │ bl 3ec8f4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, fp, r4, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r8, ip, lsl #5 │ │ │ │ + rsbseq sl, r8, ip, lsr #5 │ │ │ │ addeq ip, fp, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3eee90 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ @@ -422370,15 +422370,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3eeea4 │ │ │ │ @@ -422390,15 +422390,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -422406,15 +422406,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [pc, #304] @ 3eeea8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3eedc4 │ │ │ │ ldr r2, [pc, #288] @ 3eeeac │ │ │ │ ldr r3, [pc, #264] @ 3eee98 │ │ │ │ @@ -422452,23 +422452,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3eeebc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eed84 │ │ │ │ ldr r2, [pc, #108] @ 3eeec0 │ │ │ │ ldr r3, [pc, #64] @ 3eee98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -422477,30 +422477,30 @@ │ │ │ │ bne 3eee8c │ │ │ │ ldr r0, [pc, #76] @ 3eeec4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0078a59c │ │ │ │ + ldrheq sl, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ addeq ip, fp, r0, ror r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - subseq fp, pc, r0, ror #21 │ │ │ │ - ldrheq r4, [pc], #-200 @ │ │ │ │ + subseq fp, pc, r0, lsl #22 │ │ │ │ + ldrsbeq r4, [pc], #-200 @ │ │ │ │ addeq ip, fp, r4, lsr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq ip, fp, r8, r0 │ │ │ │ andeq r1, r0, ip, lsl r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r1, r0, lsl #24 │ │ │ │ + rsbeq r9, r1, r0, lsr #24 │ │ │ │ ldrdeq fp, [fp], r0 │ │ │ │ - rsbeq r9, r1, r4, lsl #24 │ │ │ │ + rsbeq r9, r1, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3ef0d8 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -422516,15 +422516,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3ef0ec │ │ │ │ @@ -422536,15 +422536,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -422552,15 +422552,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r3, [pc, #304] @ 3ef0f0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3ef00c │ │ │ │ ldr r2, [pc, #288] @ 3ef0f4 │ │ │ │ ldr r3, [pc, #264] @ 3ef0e0 │ │ │ │ @@ -422598,23 +422598,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ef104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3eefcc │ │ │ │ ldr r2, [pc, #108] @ 3ef108 │ │ │ │ ldr r3, [pc, #64] @ 3ef0e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -422623,30 +422623,30 @@ │ │ │ │ bne 3ef0d4 │ │ │ │ ldr r0, [pc, #76] @ 3ef10c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, asr r3 │ │ │ │ + rsbseq sl, r8, r4, ror r3 │ │ │ │ addeq fp, fp, r8, lsr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x005fb898 │ │ │ │ - subseq r4, pc, r0, ror sl @ │ │ │ │ + ldrheq fp, [pc], #-136 @ │ │ │ │ + @ instruction: 0x005f4a90 │ │ │ │ ldrdeq fp, [fp], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, fp, r0, asr lr │ │ │ │ andeq r2, r0, r4, ror #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r1, r4, lsr #20 │ │ │ │ + rsbeq r9, r1, r4, asr #20 │ │ │ │ addeq fp, fp, r8, lsl #27 │ │ │ │ - rsbeq r9, r1, r8, lsr #20 │ │ │ │ + rsbeq r9, r1, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #432] @ 3ef2dc │ │ │ │ mov r5, r1 │ │ │ │ @@ -422662,15 +422662,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ ldrh r9, [sp, #68] @ 0x44 │ │ │ │ ldrh r6, [sp, #56] @ 0x38 │ │ │ │ ldrh sl, [sp, #60] @ 0x3c │ │ │ │ ldrh fp, [sp, #64] @ 0x40 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 417480 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ef2cc │ │ │ │ @@ -422727,23 +422727,23 @@ │ │ │ │ add ip, ip, #392 @ 0x188 │ │ │ │ str r4, [r3, r6, lsl #2] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #120] @ 3ef2f4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 3ef2f8 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b03d8 │ │ │ │ + bl 9b03f8 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -422754,21 +422754,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r7, [r4, #72] @ 0x48 │ │ │ │ b 3ef23c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ bl 418434 │ │ │ │ b 3ef18c │ │ │ │ - ldrsheq sl, [r8], #-12 @ │ │ │ │ - subseq r4, pc, r8, lsr r8 @ │ │ │ │ - subseq fp, pc, r0, ror #12 │ │ │ │ - rsbseq r9, r8, r4, ror #31 │ │ │ │ - subseq fp, lr, ip, asr r2 │ │ │ │ - @ instruction: 0x0063349c │ │ │ │ - @ instruction: 0x0061989c │ │ │ │ + rsbseq sl, r8, ip, lsl r1 │ │ │ │ + subseq r4, pc, r8, asr r8 @ │ │ │ │ + subseq fp, pc, r0, lsl #13 │ │ │ │ + rsbseq sl, r8, r4 │ │ │ │ + subseq fp, lr, ip, ror r2 │ │ │ │ + strheq r3, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + strheq r9, [r1], #-140 @ 0xffffff74 @ │ │ │ │ andeq r0, r0, r8, ror #29 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -422784,15 +422784,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ bl 417480 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ef39c │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi 3ef3bc │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -422817,19 +422817,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3ef3e4 │ │ │ │ ldr r0, [pc, #32] @ 3ef3e8 │ │ │ │ ldr r2, [pc, #32] @ 3ef3ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #448 @ 0x1c0 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, lsl #30 │ │ │ │ - subseq fp, pc, r4, ror #8 │ │ │ │ - subseq r4, pc, ip, lsr r6 @ │ │ │ │ - rsbeq r8, r1, r0, ror #18 │ │ │ │ - rsbeq r9, r1, ip, asr r7 │ │ │ │ + rsbseq r9, r8, r4, lsr #30 │ │ │ │ + subseq fp, pc, r4, lsl #9 │ │ │ │ + subseq r4, pc, ip, asr r6 @ │ │ │ │ + rsbeq r8, r1, r0, lsl #19 │ │ │ │ + rsbeq r9, r1, ip, ror r7 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r2, [r1, #77] @ 0x4d │ │ │ │ @@ -422928,22 +422928,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3ef710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ef49c │ │ │ │ ldr r3, [pc, #340] @ 3ef714 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef518 │ │ │ │ ldr r3, [pc, #308] @ 3ef708 │ │ │ │ @@ -422959,27 +422959,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3ef718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ef518 │ │ │ │ ldr r0, [pc, #224] @ 3ef71c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ef49c │ │ │ │ ldr r3, [pc, #208] @ 3ef720 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef534 │ │ │ │ ldr r3, [pc, #164] @ 3ef708 │ │ │ │ @@ -422995,57 +422995,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ef724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ef534 │ │ │ │ ldr r0, [pc, #92] @ 3ef728 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ef518 │ │ │ │ ldr r0, [pc, #76] @ 3ef72c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ef534 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq fp, fp, r0, lsl #20 │ │ │ │ addeq fp, fp, ip, lsl #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, fp, r0, ror r9 │ │ │ │ @ instruction: 0x000043bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r1, r8, lsl #14 │ │ │ │ + rsbeq r9, r1, r8, lsr #14 │ │ │ │ andeq r2, r0, ip, asr lr │ │ │ │ - rsbeq r9, r1, r0, lsl r5 │ │ │ │ - strheq r9, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r9, r1, r0, lsr r5 │ │ │ │ + ldrdeq r9, [r1], #-104 @ 0xffffff98 @ │ │ │ │ andeq r2, r0, r8, lsl #13 │ │ │ │ - rsbeq r9, r1, r8, lsr #10 │ │ │ │ - rsbeq r9, r1, r8, asr #9 │ │ │ │ - rsbeq r9, r1, r0, ror r5 │ │ │ │ + rsbeq r9, r1, r8, asr #10 │ │ │ │ + rsbeq r9, r1, r8, ror #9 │ │ │ │ + @ instruction: 0x00619590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #-60] @ 0xffffffc4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98fc38 │ │ │ │ + bl 98fc58 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -423064,15 +423064,15 @@ │ │ │ │ ldrne r3, [r2, #2236] @ 0x8bc │ │ │ │ mov r0, r5 │ │ │ │ subne r3, r3, #1 │ │ │ │ strne r3, [r2, #2236] @ 0x8bc │ │ │ │ bl 3ef2fc │ │ │ │ ldr r0, [r4, #-4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9aeee0 │ │ │ │ + b 9aef00 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #788] @ 3efae8 │ │ │ │ add r7, r0, #12288 @ 0x3000 │ │ │ │ @@ -423140,15 +423140,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ mov ip, r0 │ │ │ │ b 3ef820 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3ef868 │ │ │ │ bl 3ec8b4 │ │ │ │ ldr r3, [pc, #500] @ 3efaf8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -423202,22 +423202,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3efb0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ef910 │ │ │ │ sub r0, r0, #13 │ │ │ │ cmp r0, #1 │ │ │ │ bls 3ef93c │ │ │ │ b 3ef8f8 │ │ │ │ ldr r3, [pc, #232] @ 3efb00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -423237,35 +423237,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3efb10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ef910 │ │ │ │ ldr r0, [pc, #124] @ 3efb14 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ef910 │ │ │ │ ldr r0, [pc, #104] @ 3efb18 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3ef910 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3efb1c │ │ │ │ ldr r1, [pc, #80] @ 3efb20 │ │ │ │ ldr r0, [pc, #80] @ 3efb24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3efb28 │ │ │ │ @@ -423278,21 +423278,21 @@ │ │ │ │ addeq fp, fp, r0, lsr r6 │ │ │ │ addeq fp, fp, r4, lsl #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000001bb │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r1, r4, lsr r3 │ │ │ │ - rsbeq r9, r1, r4, lsr #5 │ │ │ │ - rsbeq r9, r1, r8, asr #5 │ │ │ │ - strheq r9, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r9, r8, r4, ror #14 │ │ │ │ - rsbeq r8, r1, r0, asr r2 │ │ │ │ - rsbeq fp, sp, r8, lsl #8 │ │ │ │ + rsbeq r9, r1, r4, asr r3 │ │ │ │ + rsbeq r9, r1, r4, asr #5 │ │ │ │ + rsbeq r9, r1, r8, ror #5 │ │ │ │ + ldrdeq r9, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r9, r8, r4, lsl #15 │ │ │ │ + rsbeq r8, r1, r0, ror r2 │ │ │ │ + rsbeq fp, sp, r8, lsr #8 │ │ │ │ andeq r0, r0, lr, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1464] @ 3f00fc │ │ │ │ mov r4, r3 │ │ │ │ @@ -423428,27 +423428,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 3f0138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3efcdc │ │ │ │ ldr r1, [pc, #876] @ 3f0110 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3efc6c │ │ │ │ ldr r1, [pc, #900] @ 3f013c │ │ │ │ @@ -423470,28 +423470,28 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 3f0140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3efc6c │ │ │ │ ldr r3, [pc, #756] @ 3f0144 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efcc0 │ │ │ │ ldr r3, [pc, #716] @ 3f0130 │ │ │ │ @@ -423507,23 +423507,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3f0148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3efcc0 │ │ │ │ ldr r3, [pc, #636] @ 3f014c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efc88 │ │ │ │ ldr r3, [pc, #588] @ 3f0130 │ │ │ │ @@ -423539,23 +423539,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3f0150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3efc88 │ │ │ │ ldr r3, [pc, #516] @ 3f0154 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efca4 │ │ │ │ ldr r3, [pc, #460] @ 3f0130 │ │ │ │ @@ -423571,23 +423571,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3f0158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3efca4 │ │ │ │ ldr r3, [pc, #396] @ 3f015c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efc6c │ │ │ │ ldr r3, [pc, #332] @ 3f0130 │ │ │ │ @@ -423604,100 +423604,100 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3f0160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3efc6c │ │ │ │ ldr r0, [pc, #264] @ 3f0164 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3efca4 │ │ │ │ ldr r0, [pc, #244] @ 3f0168 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3efcc0 │ │ │ │ ldr r0, [pc, #224] @ 3f016c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3efc88 │ │ │ │ ldr r0, [pc, #204] @ 3f0170 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3efc6c │ │ │ │ ldr r0, [pc, #184] @ 3f0174 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3efcdc │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 3f0178 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3efc6c │ │ │ │ ldrdeq fp, [fp], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq r9, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq r9, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ @ instruction: 0x008bb2b8 │ │ │ │ addeq fp, fp, r8, lsr r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000001bb │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - rsbseq r9, r8, r8, asr #10 │ │ │ │ - rsbeq r8, r1, r0, lsr r0 │ │ │ │ + rsbseq r9, r8, r8, ror #10 │ │ │ │ + rsbeq r8, r1, r0, asr r0 │ │ │ │ andeq r0, r0, sl, lsl #14 │ │ │ │ andeq r4, r0, r8, asr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r1, r8, ror #3 │ │ │ │ + rsbeq r9, r1, r8, lsl #4 │ │ │ │ andeq r2, r0, r4, lsl #27 │ │ │ │ - @ instruction: 0x00619098 │ │ │ │ + strheq r9, [r1], #-8 @ │ │ │ │ andeq r3, r0, r4, lsl #8 │ │ │ │ - rsbeq r8, r1, r0, lsr pc │ │ │ │ + rsbeq r8, r1, r0, asr pc │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r8, r1, ip, ror #27 │ │ │ │ + rsbeq r8, r1, ip, lsl #28 │ │ │ │ andeq r2, r0, r0, lsl #15 │ │ │ │ - ldrdeq r8, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq r8, [r1], #-208 @ 0xffffff30 @ │ │ │ │ andeq r1, r0, r0, lsr #25 │ │ │ │ - rsbeq r8, r1, r0, lsl lr │ │ │ │ - rsbeq r8, r1, r8, ror #26 │ │ │ │ - strheq r8, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - ldrdeq r8, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - strdeq r8, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r8, r1, r4, lsl #30 │ │ │ │ - rsbeq r8, r1, r8, asr #28 │ │ │ │ + rsbeq r8, r1, r0, lsr lr │ │ │ │ + rsbeq r8, r1, r8, lsl #27 │ │ │ │ + ldrdeq r8, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + strdeq r8, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r8, r1, r8, lsl lr │ │ │ │ + rsbeq r8, r1, r4, lsr #30 │ │ │ │ + rsbeq r8, r1, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r3, [pc, #2356] @ 3f0ac8 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ ldr r2, [r0] │ │ │ │ @@ -423740,15 +423740,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3f03e4 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ add r0, r6, #1 │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ cmp r8, r1 │ │ │ │ beq 3f04ec │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r8, [r4] │ │ │ │ orr r3, r3, r2, lsl #1 │ │ │ │ strh r3, [r4, #34] @ 0x22 │ │ │ │ @@ -423768,43 +423768,43 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ mov r6, #1 │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ strb r6, [sp, #116] @ 0x74 │ │ │ │ add r7, sp, #120 @ 0x78 │ │ │ │ mov sl, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #124] @ 0x7c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r3, r4, #20 │ │ │ │ mov r2, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ mov sl, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f0638 │ │ │ │ ldr r3, [r4, #172] @ 0xac │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #176] @ 0xb0 │ │ │ │ streq r2, [r5, #88] @ 0x58 │ │ │ │ @@ -423863,15 +423863,15 @@ │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ strb fp, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ @@ -423884,39 +423884,39 @@ │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, [r5, #48] @ 0x30 │ │ │ │ stm r6, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #124] @ 0x7c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3eec80 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ b 3f0238 │ │ │ │ - bl 9beae8 │ │ │ │ + bl 9beb08 │ │ │ │ b 3f03a0 │ │ │ │ ldrd r2, [r8, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq 3f03bc │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 9aeee0 │ │ │ │ + bl 9aef00 │ │ │ │ b 3f03bc │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r1 │ │ │ │ beq 3f05f8 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1512] @ 3f0af0 │ │ │ │ @@ -423935,15 +423935,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1460] @ 3f0af4 │ │ │ │ ldr r1, [pc, #1460] @ 3f0af8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3f05e0 │ │ │ │ bl 417480 │ │ │ │ ldr r3, [pc, #1404] @ 3f0aec │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -424046,22 +424046,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1000] @ 3f0b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f0418 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ bne 3f0918 │ │ │ │ ldr r2, [pc, #976] @ 3f0b14 │ │ │ │ ldr r3, [pc, #904] @ 3f0ad0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -424076,15 +424076,15 @@ │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4174ac │ │ │ │ ldr r0, [pc, #924] @ 3f0b18 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f0414 │ │ │ │ ldr r3, [pc, #904] @ 3f0b1c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f05f8 │ │ │ │ ldr r3, [pc, #864] @ 3f0b08 │ │ │ │ @@ -424099,21 +424099,21 @@ │ │ │ │ beq 3f0a18 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 3f0b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f05f8 │ │ │ │ ldr r3, [pc, #796] @ 3f0b24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0898 │ │ │ │ ldr r3, [pc, #748] @ 3f0b08 │ │ │ │ @@ -424131,25 +424131,25 @@ │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [r7, #8] │ │ │ │ str r3, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 3f0b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0658 │ │ │ │ ldr r3, [pc, #652] @ 3f0b2c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -424169,21 +424169,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3f0b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f0658 │ │ │ │ ldr r3, [pc, #532] @ 3f0b34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f073c │ │ │ │ ldr r3, [pc, #468] @ 3f0b08 │ │ │ │ @@ -424199,22 +424199,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 3f0b38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 3f073c │ │ │ │ ldr r3, [pc, #412] @ 3f0b3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -424233,54 +424233,54 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, r3 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f0b40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f0588 │ │ │ │ ldr r2, [pc, #292] @ 3f0b44 │ │ │ │ ldr r3, [pc, #172] @ 3f0ad0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f0aa0 │ │ │ │ ldr r0, [pc, #260] @ 3f0b48 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #244] @ 3f0b4c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f088c │ │ │ │ ldr r0, [pc, #224] @ 3f0b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f0658 │ │ │ │ ldr r0, [pc, #212] @ 3f0b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f0588 │ │ │ │ ldr r0, [pc, #200] @ 3f0b58 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 3f073c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #176] @ 3f0b5c │ │ │ │ ldr r1, [pc, #176] @ 3f0b60 │ │ │ │ ldr r0, [pc, #176] @ 3f0b64 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -424288,51 +424288,51 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addeq sl, fp, ip, lsl #25 │ │ │ │ addeq sl, fp, r8, ror ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r9, r8, ip, asr #32 │ │ │ │ - rsbseq r9, r8, r8, lsr r0 │ │ │ │ - @ instruction: 0x005fa594 │ │ │ │ - subseq r3, pc, r0, ror #14 │ │ │ │ - subseq sl, pc, r0, lsl #10 │ │ │ │ - ldrsbeq r3, [pc], #-104 @ │ │ │ │ - andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r8, r8, r8, lsl sp │ │ │ │ - subseq sl, pc, ip, asr r2 @ │ │ │ │ - subseq r3, pc, ip, lsr r4 @ │ │ │ │ + rsbseq r9, r8, ip, rrx │ │ │ │ + rsbseq r9, r8, r8, asr r0 │ │ │ │ + ldrheq sl, [pc], #-84 @ │ │ │ │ + subseq r3, pc, r0, lsl #15 │ │ │ │ + subseq sl, pc, r0, lsr #10 │ │ │ │ + ldrsheq r3, [pc], #-104 @ │ │ │ │ + andeq r2, r0, ip, lsr sl │ │ │ │ + rsbseq r8, r8, r8, lsr sp │ │ │ │ + subseq sl, pc, ip, ror r2 @ │ │ │ │ + subseq r3, pc, ip, asr r4 @ │ │ │ │ addeq sl, fp, r0, ror r8 │ │ │ │ addeq sl, fp, r4, lsr #16 │ │ │ │ andeq r1, r0, r8, lsl lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r8, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq r8, [r1], #-136 @ 0xffffff78 @ │ │ │ │ addeq sl, fp, r0, ror #13 │ │ │ │ - rsbeq r8, r1, r0, asr #17 │ │ │ │ + rsbeq r8, r1, r0, ror #17 │ │ │ │ andeq r1, r0, r4, lsr #2 │ │ │ │ - rsbeq r8, r1, r4, lsl #20 │ │ │ │ + rsbeq r8, r1, r4, lsr #20 │ │ │ │ andeq r5, r0, r0, lsl r1 │ │ │ │ - strdeq r8, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r8, r1, r4, lsl r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, r1, r8, asr #15 │ │ │ │ + rsbeq r8, r1, r8, ror #15 │ │ │ │ andeq r4, r0, ip, asr r4 │ │ │ │ - strheq r8, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + ldrdeq r8, [r1], #-112 @ 0xffffff90 @ │ │ │ │ andeq r1, r0, r8, asr r9 │ │ │ │ - @ instruction: 0x00618798 │ │ │ │ + strheq r8, [r1], #-120 @ 0xffffff88 @ │ │ │ │ addeq sl, fp, r4, lsl #8 │ │ │ │ - rsbeq r8, r1, r8, ror #15 │ │ │ │ - rsbeq r8, r1, r0, asr r6 │ │ │ │ - rsbeq r8, r1, r0, lsr #13 │ │ │ │ - rsbeq r8, r1, r8, asr r7 │ │ │ │ - rsbeq r8, r1, r4, ror #13 │ │ │ │ - rsbseq r8, r8, r4, lsl #15 │ │ │ │ - rsbeq r7, r1, r0, ror r2 │ │ │ │ - rsbeq r8, r1, ip, rrx │ │ │ │ + rsbeq r8, r1, r8, lsl #16 │ │ │ │ + rsbeq r8, r1, r0, ror r6 │ │ │ │ + rsbeq r8, r1, r0, asr #13 │ │ │ │ + rsbeq r8, r1, r8, ror r7 │ │ │ │ + rsbeq r8, r1, r4, lsl #14 │ │ │ │ + rsbseq r8, r8, r4, lsr #15 │ │ │ │ + @ instruction: 0x00617290 │ │ │ │ + rsbeq r8, r1, ip, lsl #1 │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r1, [r1, #77] @ 0x4d │ │ │ │ @@ -424368,15 +424368,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0c24 │ │ │ │ mov r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f0e78 │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 8145c0 │ │ │ │ + bl 8145e0 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f0c04 │ │ │ │ ldr r3, [r7, #2272] @ 0x8e0 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -424466,22 +424466,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3f0ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 3f0bf4 │ │ │ │ ldr r3, [pc, #244] @ 3f0ec4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -424499,34 +424499,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3f0ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f0d3c │ │ │ │ ldr r0, [pc, #128] @ 3f0ecc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 3f0bf4 │ │ │ │ ldr r0, [pc, #104] @ 3f0ed0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f0d3c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 3f0ed4 │ │ │ │ ldr r1, [pc, #84] @ 3f0ed8 │ │ │ │ ldr r0, [pc, #84] @ 3f0edc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3f0ee0 │ │ │ │ @@ -424539,22 +424539,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sl, fp, r4, lsr #2 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x000039b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00618498 │ │ │ │ + strheq r8, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r2, r0, ip, ror #24 │ │ │ │ - rsbeq r8, r1, r8, lsl #9 │ │ │ │ - rsbeq r8, r1, r0, asr #8 │ │ │ │ - rsbeq r8, r1, ip, lsr #9 │ │ │ │ - ldrheq r8, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - @ instruction: 0x00616e9c │ │ │ │ + rsbeq r8, r1, r8, lsr #9 │ │ │ │ + rsbeq r8, r1, r0, ror #8 │ │ │ │ rsbeq r8, r1, ip, asr #9 │ │ │ │ + ldrsbeq r8, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq r6, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r8, r1, ip, ror #9 │ │ │ │ ldrdeq r1, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ mov r7, r0 │ │ │ │ @@ -424635,15 +424635,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [fp, #96] @ 0x60 │ │ │ │ lsl r2, r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ - bl 814688 │ │ │ │ + bl 8146a8 │ │ │ │ ldr r2, [pc, #1064] @ 3f1474 │ │ │ │ ldr r3, [pc, #1044] @ 3f1464 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r7, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -424678,15 +424678,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f145c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9ae154 │ │ │ │ + b 9ae174 │ │ │ │ ldr r3, [pc, #900] @ 3f147c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f11b8 │ │ │ │ ldr r3, [pc, #880] @ 3f1480 │ │ │ │ @@ -424702,23 +424702,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3f1488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r8, [sl, #1500] @ 0x5dc │ │ │ │ cmp r4, r8 │ │ │ │ bhi 3f132c │ │ │ │ adds r3, r5, r4 │ │ │ │ adcs r3, r6, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -424769,28 +424769,28 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 3f1490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1368 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1368 │ │ │ │ @@ -424807,26 +424807,26 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f1494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f1090 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1368 │ │ │ │ ldr r3, [pc, #344] @ 3f1498 │ │ │ │ @@ -424848,85 +424848,85 @@ │ │ │ │ str r1, [r7, #28] │ │ │ │ b 3f109c │ │ │ │ ldr r0, [pc, #276] @ 3f149c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f1170 │ │ │ │ ldr r3, [pc, #224] @ 3f1484 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1418 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3f14a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f1090 │ │ │ │ ldr r0, [pc, #164] @ 3f14a4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f1368 │ │ │ │ ldr r0, [pc, #136] @ 3f14a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f1090 │ │ │ │ ldr r0, [pc, #108] @ 3f14ac │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f1290 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, fp, r0, lsr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, fp, ip, lsl #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ ldrdeq r9, [fp], r8 │ │ │ │ addeq r9, fp, r0, ror #26 │ │ │ │ @ instruction: 0x00002fbc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r1, r0, lsl #4 │ │ │ │ + rsbeq r8, r1, r0, lsr #4 │ │ │ │ andeq r3, r0, ip, lsl #29 │ │ │ │ - rsbeq r8, r1, r8, asr #3 │ │ │ │ - rsbeq r8, r1, r8, lsr r1 │ │ │ │ + rsbeq r8, r1, r8, ror #3 │ │ │ │ + rsbeq r8, r1, r8, asr r1 │ │ │ │ andeq r2, r0, r0, ror fp │ │ │ │ - rsbeq r8, r1, r8, lsl r0 │ │ │ │ - rsbeq r7, r1, r8, ror #31 │ │ │ │ - rsbeq r8, r1, r8, lsr #1 │ │ │ │ - strdeq r7, [r1], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r8, r1, r4, rrx │ │ │ │ + rsbeq r8, r1, r8, lsr r0 │ │ │ │ + rsbeq r8, r1, r8 │ │ │ │ + rsbeq r8, r1, r8, asr #1 │ │ │ │ + rsbeq r8, r1, r0, lsl r0 │ │ │ │ + rsbeq r8, r1, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -424993,15 +424993,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8142dc │ │ │ │ + bl 8142fc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -425027,15 +425027,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r4, r6, #22272 @ 0x5700 │ │ │ │ add r5, r6, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r5, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425122,15 +425122,15 @@ │ │ │ │ ldr r1, [pc, #744] @ 3f1ab0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #736] @ 3f1ab4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1a8c │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 4255ac │ │ │ │ @@ -425192,28 +425192,28 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1a20 │ │ │ │ mov r0, r6 │ │ │ │ bl 425618 │ │ │ │ ldr r2, [pc, #436] @ 3f1ac8 │ │ │ │ ldr r1, [pc, #436] @ 3f1acc │ │ │ │ add r4, r4, #552 @ 0x228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #400] @ 3f1ab4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f1a84 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 4255ac │ │ │ │ @@ -425296,29 +425296,29 @@ │ │ │ │ str r1, [r5, #2268] @ 0x8dc │ │ │ │ b 3f1780 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrh r3, [r2, #10] │ │ │ │ udf #0 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ - rsbseq r7, r8, r4, lsl ip │ │ │ │ + rsbseq r7, r8, r4, lsr ip │ │ │ │ strdeq r9, [fp], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - subseq r9, pc, r0, ror #2 │ │ │ │ - subseq r2, pc, r8, lsr r3 @ │ │ │ │ - rsbseq r7, r8, r0, ror sl │ │ │ │ - rsbeq r6, r1, r8, lsr #22 │ │ │ │ - rsbeq r1, r0, r0, asr sl │ │ │ │ + subseq r9, pc, r0, lsl #3 │ │ │ │ + subseq r2, pc, r8, asr r3 @ │ │ │ │ + @ instruction: 0x00787a90 │ │ │ │ + rsbeq r6, r1, r8, asr #22 │ │ │ │ + rsbeq r1, r0, r0, ror sl │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ umulleq r9, fp, r8, r5 │ │ │ │ - rsbseq r7, r8, ip, asr r9 │ │ │ │ - subseq r8, pc, r0, asr #29 │ │ │ │ - @ instruction: 0x005f2094 │ │ │ │ - rsbeq r6, r1, r0, ror #19 │ │ │ │ - rsbeq r1, r0, r4, lsl #18 │ │ │ │ + rsbseq r7, r8, ip, ror r9 │ │ │ │ + subseq r8, pc, r0, ror #29 │ │ │ │ + ldrheq r2, [pc], #-4 @ │ │ │ │ + rsbeq r6, r1, r0, lsl #20 │ │ │ │ + rsbeq r1, r0, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #324] @ 3f1c2c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -425332,23 +425332,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #272] @ 3f1c40 │ │ │ │ ldr r1, [pc, #272] @ 3f1c44 │ │ │ │ add r4, r4, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #268] @ 3f1c48 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r5, [pc, #252] @ 3f1c4c │ │ │ │ ldr r3, [pc, #252] @ 3f1c50 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -425385,43 +425385,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3f1c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f1b68 │ │ │ │ ldr r0, [pc, #72] @ 3f1c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f1b68 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r8, ip, asr #14 │ │ │ │ + rsbseq r7, r8, ip, ror #14 │ │ │ │ addeq r9, fp, r8, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x005f8c98 │ │ │ │ - subseq r1, pc, r0, ror lr @ │ │ │ │ - rsbeq r6, r1, ip, ror #3 │ │ │ │ - rsbeq r1, r0, r4, ror #13 │ │ │ │ + ldrheq r8, [pc], #-200 @ │ │ │ │ + @ instruction: 0x005f1e90 │ │ │ │ + rsbeq r6, r1, ip, lsl #4 │ │ │ │ + rsbeq r1, r0, r4, lsl #14 │ │ │ │ @ instruction: 0x000023bc │ │ │ │ ldrdeq r9, [fp], r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008b92b4 │ │ │ │ andeq r1, r0, ip, lsl #23 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r1, r8, ror #17 │ │ │ │ - rsbeq r7, r1, r4, lsl r9 │ │ │ │ + rsbeq r7, r1, r8, lsl #18 │ │ │ │ + rsbeq r7, r1, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #460] @ 3f1e50 │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -425431,15 +425431,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, r6, #28672 @ 0x7000 │ │ │ │ ldr lr, [r3, #3768] @ 0xeb8 │ │ │ │ ldr r1, [r3, #3772] @ 0xebc │ │ │ │ cmp lr, #0 │ │ │ │ beq 3f1d6c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -425529,28 +425529,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 3f1e6c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #580 @ 0x244 │ │ │ │ ldr r3, [pc, #64] @ 3f1e70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ b 3f1d10 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #4] │ │ │ │ bl 3f1604 │ │ │ │ b 3f1d50 │ │ │ │ - ldrheq r7, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq r1, pc, r0, ror #25 │ │ │ │ - ldrsheq r8, [pc], #-172 @ │ │ │ │ + ldrsbeq r7, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + subseq r1, pc, r0, lsl #26 │ │ │ │ + subseq r8, pc, ip, lsl fp @ │ │ │ │ andeq r4, r0, pc, lsl r1 │ │ │ │ andeq r4, r0, r0, lsr #2 │ │ │ │ - rsbseq r7, r8, r4, lsl r4 │ │ │ │ - strdeq r5, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - strdeq r1, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r7, r8, r4, lsr r4 │ │ │ │ + rsbeq r5, r1, ip, lsl pc │ │ │ │ + rsbeq r1, r0, r4, lsl r4 │ │ │ │ andeq r1, r0, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -425580,15 +425580,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #600 @ 0x258 │ │ │ │ ldr r3, [pc, #156] @ 3f1f94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 425744 │ │ │ │ cmp r0, r5 │ │ │ │ mov r4, r0 │ │ │ │ bge 3f1f50 │ │ │ │ add r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -425613,17 +425613,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #1680 @ 0x690 │ │ │ │ bl 42d9d4 │ │ │ │ b 3f1eb4 │ │ │ │ - rsbseq r7, r8, ip, asr #6 │ │ │ │ - rsbeq r5, r1, r4, lsr lr │ │ │ │ - rsbeq r1, r0, ip, lsr #6 │ │ │ │ + rsbseq r7, r8, ip, ror #6 │ │ │ │ + rsbeq r5, r1, r4, asr lr │ │ │ │ + rsbeq r1, r0, ip, asr #6 │ │ │ │ andeq r2, r0, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #348] @ 3f210c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -425632,15 +425632,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #332] @ 3f2110 │ │ │ │ ldr r1, [pc, #332] @ 3f2114 │ │ │ │ ldr r3, [pc, #332] @ 3f2118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3f1604 │ │ │ │ add r3, r4, #22272 @ 0x5700 │ │ │ │ add ip, r4, #23296 @ 0x5b00 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ add ip, ip, #224 @ 0xe0 │ │ │ │ @@ -425686,15 +425686,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 4172ec │ │ │ │ add r1, r4, #1904 @ 0x770 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70d6ec │ │ │ │ + b 70d70c │ │ │ │ ldr r0, [r6, #1448] @ 0x5a8 │ │ │ │ bl 253648 │ │ │ │ b 3f2050 │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f20e8 │ │ │ │ @@ -425710,17 +425710,17 @@ │ │ │ │ ldrb r3, [r7, #2132] @ 0x854 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2084 │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2084 │ │ │ │ b 3f20d8 │ │ │ │ - rsbseq r7, r8, r4, lsl #5 │ │ │ │ - rsbeq r5, r1, r0, ror #26 │ │ │ │ - rsbeq r1, r0, r8, asr r2 │ │ │ │ + rsbseq r7, r8, r4, lsr #5 │ │ │ │ + rsbeq r5, r1, r0, lsl #27 │ │ │ │ + rsbeq r1, r0, r8, ror r2 │ │ │ │ andeq r2, r0, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #680] @ 3f23dc │ │ │ │ mov lr, r1 │ │ │ │ @@ -425774,15 +425774,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ beq 3f225c │ │ │ │ mov r1, ip │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9bebdc │ │ │ │ + bl 9bebfc │ │ │ │ cmp r4, r0 │ │ │ │ bne 3f2290 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #460] @ 3f23f0 │ │ │ │ ldr r3, [pc, #440] @ 3f23e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -425796,15 +425796,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9beb94 │ │ │ │ + bl 9bebb4 │ │ │ │ b 3f2210 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add ip, sp, #8 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -425834,21 +425834,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3f2400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f21e8 │ │ │ │ ldr r3, [pc, #208] @ 3f23f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f21e8 │ │ │ │ ldr r3, [pc, #192] @ 3f23f8 │ │ │ │ @@ -425864,29 +425864,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3f2404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f21e8 │ │ │ │ ldr r0, [pc, #108] @ 3f2408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f21e8 │ │ │ │ ldr r0, [pc, #96] @ 3f240c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f21e8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3f2410 │ │ │ │ ldr r1, [pc, #80] @ 3f2414 │ │ │ │ ldr r0, [pc, #80] @ 3f2418 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3f241c │ │ │ │ @@ -425899,21 +425899,21 @@ │ │ │ │ addeq r8, fp, r8, asr #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r2 │ │ │ │ addeq r8, fp, r0, lsl #24 │ │ │ │ andeq r2, r0, r4, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r1, r0, asr r2 │ │ │ │ - ldrdeq r7, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r7, r1, r8, lsl r2 │ │ │ │ - rsbeq r7, r1, r8, lsl #4 │ │ │ │ - rsbseq r6, r8, r0, ror lr │ │ │ │ - rsbeq r5, r1, ip, asr r9 │ │ │ │ - rsbeq r5, r1, r8, ror #18 │ │ │ │ + rsbeq r7, r1, r0, ror r2 │ │ │ │ + strdeq r7, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r7, r1, r8, lsr r2 │ │ │ │ + rsbeq r7, r1, r8, lsr #4 │ │ │ │ + @ instruction: 0x00786e90 │ │ │ │ + rsbeq r5, r1, ip, ror r9 │ │ │ │ + rsbeq r5, r1, r8, lsl #19 │ │ │ │ andeq r0, r0, fp, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #4028] @ 3f33f4 │ │ │ │ ldr r5, [pc, #4028] @ 3f33f8 │ │ │ │ @@ -425935,33 +425935,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #3976] @ 3f340c │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #3956] @ 3f3410 │ │ │ │ ldr r1, [pc, #3956] @ 3f3414 │ │ │ │ add r5, r5, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 425618 │ │ │ │ ldr r3, [pc, #3912] @ 3f3418 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r8, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ addeq r6, r7, #4096 @ 0x1000 │ │ │ │ addeq fp, r7, #8192 @ 0x2000 │ │ │ │ beq 3f2534 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ @@ -425975,15 +425975,15 @@ │ │ │ │ bl 2558f8 │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ add r6, r7, #4096 @ 0x1000 │ │ │ │ add fp, r7, #8192 @ 0x2000 │ │ │ │ str r0, [r6, #2080] @ 0x820 │ │ │ │ ldr r0, [r4, #1540] @ 0x604 │ │ │ │ str r0, [fp, #1540] @ 0x604 │ │ │ │ - bl 7586b4 │ │ │ │ + bl 7586d4 │ │ │ │ ldr r3, [r6, #2084] @ 0x824 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2684 │ │ │ │ ldr r3, [fp, #1640] @ 0x668 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2558 │ │ │ │ ldr r3, [fp, #1540] @ 0x604 │ │ │ │ @@ -426031,27 +426031,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3624] @ 3f342c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r3, [pc, #3600] @ 3f3430 │ │ │ │ ldr ip, [pc, #3600] @ 3f3434 │ │ │ │ ldr r1, [pc, #3600] @ 3f3438 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #3592] @ 3f343c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ ldr r2, [pc, #3572] @ 3f3440 │ │ │ │ ldr r3, [pc, #3500] @ 3f33fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -426062,15 +426062,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #3512] @ 3f3444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b840 │ │ │ │ + bl 99b860 │ │ │ │ ldr r3, [r6, #2084] @ 0x824 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r6, #2088] @ 0x828 │ │ │ │ b 3f2540 │ │ │ │ ldr r1, [pc, #3488] @ 3f3448 │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -426078,40 +426078,40 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3476] @ 3f3450 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3472] @ 3f3454 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r3, [pc, #3452] @ 3f3458 │ │ │ │ ldr ip, [pc, #3452] @ 3f345c │ │ │ │ ldr r1, [pc, #3452] @ 3f3460 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3444] @ 3f3464 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r1, [pc, #3420] @ 3f3468 │ │ │ │ ldr ip, [pc, #3420] @ 3f346c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #3416] @ 3f3470 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3412] @ 3f3474 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3408] @ 3f3478 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ mov r1, #1 │ │ │ │ bl 5349f0 │ │ │ │ ldrb r2, [r6, #2108] @ 0x83c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f3394 │ │ │ │ mov r3, #1 │ │ │ │ @@ -426167,15 +426167,15 @@ │ │ │ │ ldr r2, [pc, #3168] @ 3f347c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 74d658 │ │ │ │ + bl 74d678 │ │ │ │ ldr r4, [fp, #1540] @ 0x604 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3f38c8 │ │ │ │ add r2, r4, #8192 @ 0x2000 │ │ │ │ add r4, r7, #20480 @ 0x5000 │ │ │ │ ldrb r3, [r4, #3324] @ 0xcfc │ │ │ │ ldrb r1, [r4, #3345] @ 0xd11 │ │ │ │ @@ -426219,29 +426219,29 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, r4, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ mov sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f372c │ │ │ │ mov r0, r7 │ │ │ │ bl 425618 │ │ │ │ ldr r2, [pc, #2920] @ 3f348c │ │ │ │ ldr r1, [pc, #2920] @ 3f3490 │ │ │ │ add r4, r4, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #2916] @ 3f3494 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3f0c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r7 │ │ │ │ bl 4255ac │ │ │ │ @@ -426276,20 +426276,20 @@ │ │ │ │ str r0, [r4, #3048] @ 0xbe8 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r6, #2256 @ 0x8d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ add r3, r0, #3248 @ 0xcb0 │ │ │ │ strh r2, [r3] │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ ldr r2, [pc, #2736] @ 3f34a0 │ │ │ │ mov r3, #0 │ │ │ │ add ip, r7, #6336 @ 0x18c0 │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ add ip, r7, #6336 @ 0x18c0 │ │ │ │ strd r0, [ip, #16] │ │ │ │ ldrb r0, [r6, #2100] @ 0x834 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 2534ec │ │ │ │ add r3, r7, #9664 @ 0x25c0 │ │ │ │ @@ -426423,15 +426423,15 @@ │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 41ebd8 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f3754 │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r8 │ │ │ │ bl 428698 │ │ │ │ mov r0, r8 │ │ │ │ bl 42aa3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -426454,15 +426454,15 @@ │ │ │ │ ldr r1, [pc, #2076] @ 3f34b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #724 @ 0x2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #2056] @ 3f34b8 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r2, #0 │ │ │ │ add r0, r0, #28160 @ 0x6e00 │ │ │ │ ldrb r1, [r0, #229] @ 0xe5 │ │ │ │ ldrb r3, [r0, #228] @ 0xe4 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ ldrb r1, [r0, #76] @ 0x4c │ │ │ │ @@ -426505,35 +426505,35 @@ │ │ │ │ lsr r3, r1, r0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #1872] @ 3f34bc │ │ │ │ add sl, r7, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 7065f0 │ │ │ │ + bl 706610 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [pc, #1844] @ 3f34c0 │ │ │ │ ldr r3, [pc, #1844] @ 3f34c4 │ │ │ │ str r9, [sp, #8] │ │ │ │ add r9, r7, #1904 @ 0x770 │ │ │ │ add r9, r9, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r0, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 70d6d0 │ │ │ │ + bl 70d6f0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 41d2c4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ @@ -426611,19 +426611,19 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #12 │ │ │ │ add r3, r9, #80 @ 0x50 │ │ │ │ bl 41d2c4 │ │ │ │ ldr r0, [fp, #1464] @ 0x5b8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70d94c │ │ │ │ + bl 70d96c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ add sl, sp, #80 @ 0x50 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ ldr r9, [r8, #100] @ 0x64 │ │ │ │ bl 254134 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -426636,15 +426636,15 @@ │ │ │ │ ldr r1, [pc, #1384] @ 3f34d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1296] @ 3f3494 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2fb0 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r5, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r7 │ │ │ │ @@ -426696,26 +426696,26 @@ │ │ │ │ strb r0, [r4, #3250] @ 0xcb2 │ │ │ │ lsr r0, r0, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ strb r0, [r4, #3251] @ 0xcb3 │ │ │ │ add r0, r9, #200 @ 0xc8 │ │ │ │ - bl 98adf8 │ │ │ │ + bl 98ae18 │ │ │ │ ldr r2, [pc, #1124] @ 3f34e4 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r9, #240 @ 0xf0 │ │ │ │ - bl 98adf8 │ │ │ │ + bl 98ae18 │ │ │ │ ldr r2, [r6, #2080] @ 0x820 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r9, #180 @ 0xb4 │ │ │ │ - bl 98adf8 │ │ │ │ + bl 98ae18 │ │ │ │ ldrb r2, [r6, #2212] @ 0x8a4 │ │ │ │ strb r2, [r4, #3326] @ 0xcfe │ │ │ │ mov r5, #0 │ │ │ │ ldrb r2, [r6, #2213] @ 0x8a5 │ │ │ │ mov r3, #1 │ │ │ │ strb r2, [r4, #3327] @ 0xcff │ │ │ │ strb r3, [r4, #3341] @ 0xd0d │ │ │ │ @@ -426808,15 +426808,15 @@ │ │ │ │ strb r3, [r4, #3786] @ 0xeca │ │ │ │ ldr r3, [fp, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3bbc │ │ │ │ add r2, r3, #164 @ 0xa4 │ │ │ │ add r0, r9, #944 @ 0x3b0 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ - bl 98ae7c │ │ │ │ + bl 98ae9c │ │ │ │ add r3, r4, #3248 @ 0xcb0 │ │ │ │ mvn r2, #59 @ 0x3b │ │ │ │ strb r2, [r3, #2048] @ 0x800 │ │ │ │ mov r2, #9 │ │ │ │ strb r2, [r3, #2049] @ 0x801 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r9, #0 │ │ │ │ @@ -426894,179 +426894,179 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #376] @ 3f34f8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r3, [pc, #352] @ 3f34fc │ │ │ │ ldr ip, [pc, #352] @ 3f3500 │ │ │ │ ldr r1, [pc, #352] @ 3f3504 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #344] @ 3f3508 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r3, [pc, #320] @ 3f350c │ │ │ │ ldr ip, [pc, #320] @ 3f3510 │ │ │ │ ldr r1, [pc, #320] @ 3f3514 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #312] @ 3f3518 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ addeq r8, fp, r4, ror #19 │ │ │ │ - rsbseq r6, r8, r4, ror #27 │ │ │ │ + rsbseq r6, r8, r4, lsl #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, r1, ip, asr #17 │ │ │ │ - rsbeq r0, r0, r0, asr #27 │ │ │ │ + rsbeq r5, r1, ip, ror #17 │ │ │ │ + rsbeq r0, r0, r0, ror #27 │ │ │ │ @ instruction: 0x008b89bc │ │ │ │ strdeq r2, [r0], -lr │ │ │ │ - subseq r8, lr, r8, lsl r0 │ │ │ │ - rsbeq r0, r3, ip, asr r2 │ │ │ │ + subseq r8, lr, r8, lsr r0 │ │ │ │ + rsbeq r0, r3, ip, ror r2 │ │ │ │ andeq r2, r0, r1, lsl #6 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ - rsbseq r6, r8, ip, lsr ip │ │ │ │ - rsbeq r7, r1, r8, lsr r1 │ │ │ │ - rsbeq r5, r1, r4, lsr #14 │ │ │ │ + rsbseq r6, r8, ip, asr ip │ │ │ │ + rsbeq r7, r1, r8, asr r1 │ │ │ │ + rsbeq r5, r1, r4, asr #14 │ │ │ │ andeq r2, r0, pc, lsl #1 │ │ │ │ - rsbseq r6, r8, r0, lsl ip │ │ │ │ - rsbeq r7, r1, r8 │ │ │ │ - strdeq r5, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r6, r8, r0, lsr ip │ │ │ │ + rsbeq r7, r1, r8, lsr #32 │ │ │ │ + rsbeq r5, r1, r4, lsl r7 │ │ │ │ andeq r2, r0, r5, rrx │ │ │ │ ldrdeq r8, [fp], r8 @ │ │ │ │ - rsbeq r6, r1, ip, ror #30 │ │ │ │ - strdeq r6, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r6, r8, ip, ror fp │ │ │ │ - rsbeq r5, r1, r0, ror #12 │ │ │ │ + rsbeq r6, r1, ip, lsl #31 │ │ │ │ + rsbeq r7, r1, ip, lsl r0 │ │ │ │ + @ instruction: 0x00786b9c │ │ │ │ + rsbeq r5, r1, r0, lsl #13 │ │ │ │ andeq r2, r0, r3, ror r0 │ │ │ │ - rsbseq r6, r8, r0, asr fp │ │ │ │ - rsbeq r7, r1, r4, lsr #32 │ │ │ │ - rsbeq r5, r1, r8, lsr r6 │ │ │ │ + rsbseq r6, r8, r0, ror fp │ │ │ │ + rsbeq r7, r1, r4, asr #32 │ │ │ │ + rsbeq r5, r1, r8, asr r6 │ │ │ │ andeq r2, r0, r4, lsl #1 │ │ │ │ - rsbeq r6, r1, r0, ror pc │ │ │ │ + @ instruction: 0x00616f90 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r6, r8, r8, lsl fp │ │ │ │ - strdeq r5, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r6, r8, r8, lsr fp │ │ │ │ + rsbeq r5, r1, ip, lsl r6 │ │ │ │ andeq r2, r0, ip, rrx │ │ │ │ - rsbeq r7, r1, r8, lsl r2 │ │ │ │ - rsbseq r6, r8, r4, asr r9 │ │ │ │ - subseq r1, pc, r8, lsl #1 │ │ │ │ - ldrheq r7, [pc], #-228 @ │ │ │ │ - rsbeq r5, r1, ip, asr #19 │ │ │ │ - strdeq r0, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, r1, r8, lsr r2 │ │ │ │ + rsbseq r6, r8, r4, ror r9 │ │ │ │ + subseq r1, pc, r8, lsr #1 │ │ │ │ + ldrsbeq r7, [pc], #-228 @ │ │ │ │ + rsbeq r5, r1, ip, ror #19 │ │ │ │ + rsbeq r0, r0, r4, lsl r9 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - rsbseq r6, r8, r0, lsr #11 │ │ │ │ - rsbeq r5, r1, ip, lsl #1 │ │ │ │ - rsbeq r0, r0, r4, lsl #11 │ │ │ │ + rsbseq r6, r8, r0, asr #11 │ │ │ │ + rsbeq r5, r1, ip, lsr #1 │ │ │ │ + rsbeq r0, r0, r4, lsr #11 │ │ │ │ strdeq r2, [r0], -sl │ │ │ │ - rsbeq r6, r1, r4, lsl #26 │ │ │ │ + rsbeq r6, r1, r4, lsr #26 │ │ │ │ strdeq r8, [r7], r8 @ │ │ │ │ - rsbeq r0, r0, ip, lsl #9 │ │ │ │ + rsbeq r0, r0, ip, lsr #9 │ │ │ │ addeq r9, ip, ip, lsl #3 │ │ │ │ @ instruction: 0x01000898 │ │ │ │ - rsbseq r6, r8, r8, asr #5 │ │ │ │ - rsbeq r5, r1, r0, lsl #7 │ │ │ │ - rsbeq r0, r0, r4, lsr #5 │ │ │ │ - rsbseq r6, r8, r8, ror #4 │ │ │ │ - rsbeq r6, r1, r8, lsr #20 │ │ │ │ - rsbeq r6, r1, r8, lsl sl │ │ │ │ + rsbseq r6, r8, r8, ror #5 │ │ │ │ + rsbeq r5, r1, r0, lsr #7 │ │ │ │ + rsbeq r0, r0, r4, asr #5 │ │ │ │ + rsbseq r6, r8, r8, lsl #5 │ │ │ │ + rsbeq r6, r1, r8, asr #20 │ │ │ │ + rsbeq r6, r1, r8, lsr sl │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - rsbseq r5, r8, r0, asr #29 │ │ │ │ - rsbeq r6, r1, r0, ror r3 │ │ │ │ - rsbeq r4, r1, r8, lsr #19 │ │ │ │ + rsbseq r5, r8, r0, ror #29 │ │ │ │ + @ instruction: 0x00616390 │ │ │ │ + rsbeq r4, r1, r8, asr #19 │ │ │ │ andeq r2, r0, lr, ror r0 │ │ │ │ - @ instruction: 0x00785e90 │ │ │ │ - strheq r6, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r4, r1, r8, ror r9 │ │ │ │ + ldrheq r5, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + ldrdeq r6, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ + @ instruction: 0x00614998 │ │ │ │ muleq r0, r7, r0 │ │ │ │ - rsbseq r5, r8, r0, ror #28 │ │ │ │ - rsbeq r6, r1, r8, lsl #8 │ │ │ │ - rsbeq r4, r1, r8, asr #18 │ │ │ │ + rsbseq r5, r8, r0, lsl #29 │ │ │ │ + rsbeq r6, r1, r8, lsr #8 │ │ │ │ + rsbeq r4, r1, r8, ror #18 │ │ │ │ andeq r2, r0, r2, lsr #1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r1, r0, r6, lsr fp │ │ │ │ andeq r5, r0, r5, asr #16 │ │ │ │ - subseq pc, pc, r8, lsr #19 │ │ │ │ - rsbeq r6, r1, r8, ror r1 │ │ │ │ - rsbeq r6, r1, r0, ror r1 │ │ │ │ - rsbseq r5, r8, r8, lsr #18 │ │ │ │ - rsbeq r4, r1, r4, lsl #8 │ │ │ │ + subseq pc, pc, r8, asr #19 │ │ │ │ + @ instruction: 0x00616198 │ │ │ │ + @ instruction: 0x00616190 │ │ │ │ + rsbseq r5, r8, r8, asr #18 │ │ │ │ + rsbeq r4, r1, r4, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq r7, r7, r0, lsr #13 │ │ │ │ - rsbeq r5, r1, ip, ror #30 │ │ │ │ - @ instruction: 0x00785698 │ │ │ │ - rsbeq r5, r1, r0, lsr fp │ │ │ │ - rsbeq r4, r1, r0, lsl #3 │ │ │ │ + rsbeq r5, r1, ip, lsl #31 │ │ │ │ + ldrheq r5, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r5, r1, r0, asr fp │ │ │ │ + rsbeq r4, r1, r0, lsr #3 │ │ │ │ andeq r2, r0, r9, ror r0 │ │ │ │ - ldrdeq r5, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r5, r8, ip, lsr r6 │ │ │ │ - subseq r6, pc, ip, asr #20 │ │ │ │ - rsbeq r4, r1, r4, lsr #2 │ │ │ │ + strdeq r5, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r5, r8, ip, asr r6 │ │ │ │ + subseq r6, pc, ip, ror #20 │ │ │ │ + rsbeq r4, r1, r4, asr #2 │ │ │ │ andeq r2, r0, r9, lsl #1 │ │ │ │ ldrdeq r7, [r7], ip │ │ │ │ - subseq pc, pc, r0, ror r5 @ │ │ │ │ - rsbseq r5, r8, r0, lsr #10 │ │ │ │ - rsbeq r5, r1, r4, ror #20 │ │ │ │ - rsbeq r4, r1, r8 │ │ │ │ + @ instruction: 0x005ff590 │ │ │ │ + rsbseq r5, r8, r0, asr #10 │ │ │ │ + rsbeq r5, r1, r4, lsl #21 │ │ │ │ + rsbeq r4, r1, r8, lsr #32 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsbeq r5, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r5, r1, r0, ror #21 │ │ │ │ - strheq r3, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsheq r5, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r5, r1, r0, lsl #22 │ │ │ │ + ldrdeq r3, [r1], #-248 @ 0xffffff08 @ │ │ │ │ strheq r2, [r0], -r2 @ │ │ │ │ - rsbseq r5, r8, r0, lsr #9 │ │ │ │ - ldrdeq r5, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r3, r1, r8, lsl #31 │ │ │ │ + rsbseq r5, r8, r0, asr #9 │ │ │ │ + strdeq r5, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r3, r1, r8, lsr #31 │ │ │ │ strheq r2, [r0], -r7 │ │ │ │ - rsbseq r5, r8, r0, ror r4 │ │ │ │ - rsbeq r5, r1, ip, asr sl │ │ │ │ - rsbeq r3, r1, r8, asr pc │ │ │ │ + @ instruction: 0x00785490 │ │ │ │ + rsbeq r5, r1, ip, ror sl │ │ │ │ + rsbeq r3, r1, r8, ror pc │ │ │ │ andeq r2, r0, sp, lsr #1 │ │ │ │ - rsbseq r5, r8, r0, asr #8 │ │ │ │ - rsbeq r5, r1, r0, lsl #20 │ │ │ │ - rsbeq r3, r1, r8, lsr #30 │ │ │ │ + rsbseq r5, r8, r0, ror #8 │ │ │ │ + rsbeq r5, r1, r0, lsr #20 │ │ │ │ + rsbeq r3, r1, r8, asr #30 │ │ │ │ andeq r2, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x00615a98 │ │ │ │ - rsbseq r5, r8, ip, lsl #8 │ │ │ │ - strdeq r3, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + strheq r5, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r5, r8, ip, lsr #8 │ │ │ │ + rsbeq r3, r1, r0, lsl pc │ │ │ │ strheq r2, [r0], -sp │ │ │ │ - rsbseq r5, r8, r0, ror #7 │ │ │ │ - strheq r5, [r1], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r3, r1, r8, asr #29 │ │ │ │ + rsbseq r5, r8, r0, lsl #8 │ │ │ │ + ldrdeq r5, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r3, r1, r8, ror #29 │ │ │ │ andeq r2, r0, r3, asr #1 │ │ │ │ - ldrheq r5, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r5, r1, r0, lsl fp │ │ │ │ - @ instruction: 0x00613e98 │ │ │ │ + ldrsbeq r5, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r5, r1, r0, lsr fp │ │ │ │ + strheq r3, [r1], #-232 @ 0xffffff18 @ │ │ │ │ andeq r2, r0, pc, asr #1 │ │ │ │ - rsbseq r5, r8, ip, ror r3 │ │ │ │ - @ instruction: 0x00615a94 │ │ │ │ - rsbeq r3, r1, r0, ror #28 │ │ │ │ + @ instruction: 0x0078539c │ │ │ │ + strheq r5, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r3, r1, r0, lsl #29 │ │ │ │ andeq r2, r0, r9, asr #1 │ │ │ │ - strdeq r5, [r1], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r5, r8, r4, asr #6 │ │ │ │ - rsbeq r3, r1, r8, lsr #28 │ │ │ │ + rsbeq r5, r1, r0, lsl fp │ │ │ │ + rsbseq r5, r8, r4, ror #6 │ │ │ │ + rsbeq r3, r1, r8, asr #28 │ │ │ │ ldrdeq r2, [r0], -pc @ │ │ │ │ - rsbseq r5, r8, r4, lsl r3 │ │ │ │ - rsbeq r3, r1, r0, lsl #28 │ │ │ │ - rsbeq r5, r1, r8, lsr #22 │ │ │ │ + rsbseq r5, r8, r4, lsr r3 │ │ │ │ + rsbeq r3, r1, r0, lsr #28 │ │ │ │ + rsbeq r5, r1, r8, asr #22 │ │ │ │ strdeq r2, [r0], -r1 │ │ │ │ add r3, r6, #2080 @ 0x820 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3f14 │ │ │ │ ldr r1, [r8, #1464] @ 0x5b8 │ │ │ │ @@ -427160,15 +427160,15 @@ │ │ │ │ mov r2, #2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ strh r5, [sp, #70] @ 0x46 │ │ │ │ bl 254134 │ │ │ │ b 3f2c34 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - bl 99b0a4 │ │ │ │ + bl 99b0c4 │ │ │ │ b 3f2644 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f2e30 │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldrb r3, [r6, #2110] @ 0x83e │ │ │ │ @@ -427232,36 +427232,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #4 │ │ │ │ bl 424f44 │ │ │ │ b 3f2e30 │ │ │ │ ldr r9, [pc, #-932] @ 3f352c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ - bl 750a9c │ │ │ │ + bl 750abc │ │ │ │ ldr r1, [pc, #-944] @ 3f3530 │ │ │ │ ldr r2, [r6, #2080] @ 0x820 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74f100 │ │ │ │ + bl 74f120 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 750e08 │ │ │ │ + bl 750e28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f2644 │ │ │ │ ldr r3, [pc, #-984] @ 3f3534 │ │ │ │ ldr r2, [pc, #-984] @ 3f3538 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #688 @ 0x2b0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [pc, #-1000] @ 3f353c │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ str r0, [fp, #1540] @ 0x604 │ │ │ │ b 3f28ac │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ bl 42b360 │ │ │ │ b 3f2c58 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -427289,15 +427289,15 @@ │ │ │ │ strb r3, [lr, #3846] @ 0xf06 │ │ │ │ ldr r3, [r6, #2128] @ 0x850 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f39c0 │ │ │ │ cmp r9, #1 │ │ │ │ movge r1, r9 │ │ │ │ movlt r1, #1 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strb r3, [r2, #3844] @ 0xf04 │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r2, #3845] @ 0xf05 │ │ │ │ b 3f2ad8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -427325,15 +427325,15 @@ │ │ │ │ strb r2, [r3, #46] @ 0x2e │ │ │ │ ldr r3, [r6, #2124] @ 0x84c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3a50 │ │ │ │ cmp r9, r2 │ │ │ │ movge r1, r9 │ │ │ │ movlt r1, r2 │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strb r3, [r2, #3812] @ 0xee4 │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r2, #3813] @ 0xee5 │ │ │ │ b 3f2ab8 │ │ │ │ ldrb r2, [r0, #529] @ 0x211 │ │ │ │ @@ -427380,15 +427380,15 @@ │ │ │ │ ldr r3, [pc, #-1484] @ 3f3544 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r7, #9472 @ 0x2500 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r8 │ │ │ │ bl 41d2c4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ @@ -427402,53 +427402,53 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 3eb628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #1452] @ 0x5ac │ │ │ │ b 3f2eb8 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 99a7cc │ │ │ │ + bl 99a7ec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ b 3f2e24 │ │ │ │ ldr r3, [pc, #-1612] @ 3f3548 │ │ │ │ ldr ip, [pc, #-1612] @ 3f354c │ │ │ │ ldr r1, [pc, #-1612] @ 3f3550 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1620] @ 3f3554 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r3, [r6, #2080] @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #-1652] @ 3f3558 │ │ │ │ add r0, r9, #944 @ 0x3b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ bl 2550e8 <__snprintf_chk@plt> │ │ │ │ b 3f3238 │ │ │ │ - bl 75b834 │ │ │ │ + bl 75b854 │ │ │ │ ldr r3, [pc, #-1684] @ 3f355c │ │ │ │ ldr ip, [pc, #-1684] @ 3f3560 │ │ │ │ ldr r1, [pc, #-1684] @ 3f3564 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1692] @ 3f3568 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ cmp r1, #0 │ │ │ │ strb ip, [r4, #3776] @ 0xec0 │ │ │ │ strb ip, [r4, #3777] @ 0xec1 │ │ │ │ bne 3f2b38 │ │ │ │ b 3f3710 │ │ │ │ add r0, r7, #2096 @ 0x830 │ │ │ │ @@ -427487,15 +427487,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r7 │ │ │ │ - bl 70663c │ │ │ │ + bl 70665c │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41d2c4 │ │ │ │ add r3, r6, #2080 @ 0x820 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ @@ -427510,15 +427510,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1952] @ 3f3580 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ subs r2, r2, #1 │ │ │ │ sbc ip, ip, #0 │ │ │ │ cmp ip, #0 │ │ │ │ clzeq r2, r2 │ │ │ │ addeq r2, r2, #32 │ │ │ │ clzne r2, ip │ │ │ │ @@ -427530,113 +427530,113 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2016] @ 3f3590 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r3, [pc, #-2040] @ 3f3594 │ │ │ │ ldr ip, [pc, #-2040] @ 3f3598 │ │ │ │ ldr r1, [pc, #-2040] @ 3f359c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2048] @ 3f35a0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r3, [pc, #-2072] @ 3f35a4 │ │ │ │ ldr ip, [pc, #-2072] @ 3f35a8 │ │ │ │ ldr r1, [pc, #-2072] @ 3f35ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2080] @ 3f35b0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r3, [pc, #-2104] @ 3f35b4 │ │ │ │ ldr ip, [pc, #-2104] @ 3f35b8 │ │ │ │ ldr r1, [pc, #-2104] @ 3f35bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2112] @ 3f35c0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r1, [pc, #-2136] @ 3f35c4 │ │ │ │ ldr r3, [pc, #-2136] @ 3f35c8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #-2144] @ 3f35cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2148] @ 3f35d0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r3, [pc, #-2168] @ 3f35d4 │ │ │ │ ldr ip, [pc, #-2168] @ 3f35d8 │ │ │ │ ldr r1, [pc, #-2168] @ 3f35dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2176] @ 3f35e0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r3, [pc, #-2200] @ 3f35e4 │ │ │ │ ldr ip, [pc, #-2200] @ 3f35e8 │ │ │ │ ldr r1, [pc, #-2200] @ 3f35ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2208] @ 3f35f0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldr r3, [pc, #-2232] @ 3f35f4 │ │ │ │ ldr ip, [pc, #-2232] @ 3f35f8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #-2236] @ 3f35fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2244] @ 3f3600 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #-2272] @ 3f3604 │ │ │ │ ldr r3, [pc, #-2272] @ 3f3608 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #-2280] @ 3f360c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2284] @ 3f3610 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99ab38 │ │ │ │ + bl 99ab58 │ │ │ │ b 3f2644 │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #-2312] @ 3f3614 │ │ │ │ ldr r1, [pc, #-2312] @ 3f3618 │ │ │ │ ldr r0, [pc, #-2312] @ 3f361c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -427718,23 +427718,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3f4168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f3fc4 │ │ │ │ ldr r3, [pc, #208] @ 3f416c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3f94 │ │ │ │ ldr r3, [pc, #176] @ 3f4160 │ │ │ │ @@ -427750,50 +427750,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3f4170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f3f94 │ │ │ │ ldr r0, [pc, #92] @ 3f4174 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f3f94 │ │ │ │ ldr r0, [pc, #76] @ 3f4178 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f3fc4 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [fp], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008b6eb4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r6, fp, r8, asr lr │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r1, r4, ror sl │ │ │ │ + @ instruction: 0x00615a94 │ │ │ │ andeq r4, r0, r8, asr #15 │ │ │ │ - strheq r5, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r5, r1, r8, asr #19 │ │ │ │ - rsbeq r5, r1, ip, lsl #20 │ │ │ │ + ldrdeq r5, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r5, r1, r8, ror #19 │ │ │ │ + rsbeq r5, r1, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3f47b8 │ │ │ │ ldr r1, [pc, #1572] @ 3f47bc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -427829,28 +427829,28 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4324 │ │ │ │ mov r0, r4 │ │ │ │ bl 425618 │ │ │ │ ldr r2, [pc, #1420] @ 3f47d4 │ │ │ │ ldr r1, [pc, #1420] @ 3f47d8 │ │ │ │ add r9, r9, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #1416] @ 3f47dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f47b0 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r9, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r4 │ │ │ │ bl 4255ac │ │ │ │ @@ -427881,24 +427881,24 @@ │ │ │ │ beq 3f4790 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1232] @ 3f47ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f437c │ │ │ │ ldr r3, [pc, #1220] @ 3f47f0 │ │ │ │ cmp r7, #0 │ │ │ │ cmpeq r5, r3 │ │ │ │ beq 3f4540 │ │ │ │ ldr r3, [pc, #1208] @ 3f47f4 │ │ │ │ add r4, r4, #2080 @ 0x820 │ │ │ │ @@ -427973,23 +427973,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3f4800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 3f4748 │ │ │ │ cmp r6, #3 │ │ │ │ bhi 3f41ec │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -428009,22 +428009,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3f4808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f45cc │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 3f46ac │ │ │ │ cmp r6, #3 │ │ │ │ bhi 3f41ec │ │ │ │ ldr r3, [pc, #684] @ 3f47e4 │ │ │ │ @@ -428042,56 +428042,56 @@ │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #1464] @ 0x5b8 │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d094 │ │ │ │ + bl 70d0b4 │ │ │ │ b 3f4334 │ │ │ │ ldr r3, [pc, #600] @ 3f47e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f41ec │ │ │ │ ldr r1, [pc, #620] @ 3f480c │ │ │ │ ldr r0, [pc, #620] @ 3f4810 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f41ec │ │ │ │ ldr r3, [pc, #540] @ 3f47e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f41ec │ │ │ │ ldr r1, [pc, #568] @ 3f4814 │ │ │ │ ldr r0, [pc, #568] @ 3f4818 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f41ec │ │ │ │ bl 3ec934 │ │ │ │ ldr r1, [pc, #532] @ 3f481c │ │ │ │ ldr r0, [pc, #532] @ 3f4820 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f437c │ │ │ │ ldr r2, [pc, #500] @ 3f4824 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3f4374 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -428103,28 +428103,28 @@ │ │ │ │ beq 3f472c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3f4828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f4374 │ │ │ │ ldr r0, [pc, #396] @ 3f482c │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f448c │ │ │ │ ldr r3, [pc, #304] @ 3f47e4 │ │ │ │ ldr fp, [r8, r3] │ │ │ │ ldr r3, [pc, #372] @ 3f4830 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -428140,95 +428140,95 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3f4834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f4590 │ │ │ │ ldr r0, [pc, #260] @ 3f4838 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f4374 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f46b4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f4590 │ │ │ │ ldr r0, [pc, #216] @ 3f483c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f4754 │ │ │ │ ldr r0, [pc, #196] @ 3f4840 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f45cc │ │ │ │ ldr r0, [pc, #172] @ 3f4844 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f437c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ umulleq r6, fp, r0, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, fp, r0, ror ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r5, r8, r8, lsr #32 │ │ │ │ - subseq r6, pc, ip, lsl #11 │ │ │ │ - subseq pc, lr, r0, ror #14 │ │ │ │ - rsbeq r4, r1, r8, lsr #1 │ │ │ │ - ldrsbeq lr, [pc], #-240 @ │ │ │ │ + rsbseq r5, r8, r8, asr #32 │ │ │ │ + subseq r6, pc, ip, lsr #11 │ │ │ │ + subseq pc, lr, r0, lsl #15 │ │ │ │ + rsbeq r4, r1, r8, asr #1 │ │ │ │ + ldrsheq lr, [pc], #-240 @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r1, r0, ip, ror fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r5, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq r5, [r1], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ - rsbseq r4, r8, r7, lsl fp │ │ │ │ + rsbseq r4, r8, r7, lsr fp │ │ │ │ umulleq r6, fp, r8, sl │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ - rsbeq r5, r1, r4, ror #13 │ │ │ │ + rsbeq r5, r1, r4, lsl #14 │ │ │ │ andeq r4, r0, r4, asr #22 │ │ │ │ - strheq r5, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x00784c94 │ │ │ │ - rsbeq r5, r1, r8, asr #13 │ │ │ │ - rsbseq r4, r8, r8, asr ip │ │ │ │ - rsbeq r5, r1, r4, lsl #15 │ │ │ │ - rsbseq r4, r8, ip, lsr #24 │ │ │ │ - rsbeq r5, r1, r4, ror r8 │ │ │ │ + ldrdeq r5, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + ldrheq r4, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r5, r1, r8, ror #13 │ │ │ │ + rsbseq r4, r8, r8, ror ip │ │ │ │ + rsbeq r5, r1, r4, lsr #15 │ │ │ │ + rsbseq r4, r8, ip, asr #24 │ │ │ │ + @ instruction: 0x00615894 │ │ │ │ @ instruction: 0x000029b0 │ │ │ │ - rsbeq r5, r1, r8, lsr r7 │ │ │ │ - rsbeq r5, r1, r0, lsl #10 │ │ │ │ + rsbeq r5, r1, r8, asr r7 │ │ │ │ + rsbeq r5, r1, r0, lsr #10 │ │ │ │ andeq r5, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r1, ip, lsr #9 │ │ │ │ - strdeq r5, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r5, r1, r0, asr #9 │ │ │ │ - rsbeq r5, r1, r4, lsr #11 │ │ │ │ - @ instruction: 0x00615798 │ │ │ │ + rsbeq r5, r1, ip, asr #9 │ │ │ │ + rsbeq r5, r1, r0, lsl r7 │ │ │ │ + rsbeq r5, r1, r0, ror #9 │ │ │ │ + rsbeq r5, r1, r4, asr #11 │ │ │ │ + strheq r5, [r1], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #720] @ 3f4b34 │ │ │ │ mov r5, r3 │ │ │ │ @@ -428268,15 +428268,15 @@ │ │ │ │ ldr r3, [r6, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4958 │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r6, #280] @ 0x118 │ │ │ │ cmp r3, r0 │ │ │ │ movhi r0, #0 │ │ │ │ bls 3f4b0c │ │ │ │ ldr r2, [pc, #540] @ 3f4b40 │ │ │ │ ldr r3, [pc, #528] @ 3f4b38 │ │ │ │ @@ -428335,22 +428335,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f4b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f4984 │ │ │ │ ldr r3, [pc, #292] @ 3f4b60 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f49a0 │ │ │ │ ldr r3, [pc, #260] @ 3f4b54 │ │ │ │ @@ -428366,44 +428366,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r5, #0 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3f4b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f49a0 │ │ │ │ ldr r0, [pc, #152] @ 3f4b68 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f4984 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #124] @ 3f4b6c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f49a0 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 3f4b70 │ │ │ │ ldr r1, [pc, #92] @ 3f4b74 │ │ │ │ ldr r0, [pc, #92] @ 3f4b78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3824 @ 0xef0 │ │ │ │ @@ -428418,22 +428418,22 @@ │ │ │ │ addeq r6, fp, r0, lsl #10 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r4, ror #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r1, r4, asr #10 │ │ │ │ + rsbeq r5, r1, r4, ror #10 │ │ │ │ andeq r3, r0, ip, lsl #29 │ │ │ │ - @ instruction: 0x00614994 │ │ │ │ - ldrdeq r5, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ strheq r4, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r4, r8, ip, lsl r7 │ │ │ │ - rsbeq r3, r1, r4, lsl #4 │ │ │ │ - strheq r5, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq r5, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq r4, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r4, r8, ip, lsr r7 │ │ │ │ + rsbeq r3, r1, r4, lsr #4 │ │ │ │ + ldrdeq r5, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, pc, lsr #30 │ │ │ │ │ │ │ │ 003f4b80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -428446,34 +428446,34 @@ │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ ldr r7, [pc, #1392] @ 3f5140 │ │ │ │ add r8, r4, #104 @ 0x68 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ ldrh sl, [r4, #32] │ │ │ │ - bl 812be0 │ │ │ │ + bl 812c00 │ │ │ │ ldr r3, [pc, #1368] @ 3f5144 │ │ │ │ ldr fp, [r7, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4f0c │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ beq 3f4cf4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 80b77c │ │ │ │ + bl 80b79c │ │ │ │ ldrb r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3f4eb4 │ │ │ │ bls 3f4ebc │ │ │ │ cmp r3, #8 │ │ │ │ moveq r3, #640 @ 0x280 │ │ │ │ beq 3f4c3c │ │ │ │ @@ -428496,18 +428496,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3856 @ 0xf10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [pc, #1220] @ 3f5154 │ │ │ │ - bl 99abdc │ │ │ │ + bl 99abfc │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99a760 │ │ │ │ + bl 99a780 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4d08 │ │ │ │ ldr r1, [pc, #1192] @ 3f5158 │ │ │ │ ldr r3, [pc, #1160] @ 3f513c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -428523,15 +428523,15 @@ │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r3, r2, lsl #2] │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3eaad4 │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ - bl 80b774 │ │ │ │ + bl 80b794 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4ca8 │ │ │ │ ldrb r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ cmpne r2, #1 │ │ │ │ moveq r3, #1 │ │ │ │ @@ -428562,15 +428562,15 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ orr sl, sl, r3, lsl #24 │ │ │ │ bne 3f4e9c │ │ │ │ add r3, r9, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ ldr r3, [r8, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs 3f5110 │ │ │ │ ldr r6, [r8, #244] @ 0xf4 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ adds r6, r6, r0, lsl #4 │ │ │ │ beq 3f5110 │ │ │ │ @@ -428596,15 +428596,15 @@ │ │ │ │ ldrh r8, [r8, #226] @ 0xe2 │ │ │ │ str r2, [sp, #20] │ │ │ │ sub r0, r8, #1 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ sub r0, r0, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 9d7990 │ │ │ │ + bl 9d79b0 │ │ │ │ ldr r1, [fp] │ │ │ │ ldr sl, [r6, #16] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ lsl r5, r0, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -428680,24 +428680,24 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 3f516c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f4bf8 │ │ │ │ ldr r3, [pc, #464] @ 3f5170 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4c60 │ │ │ │ ldr r3, [pc, #432] @ 3f5164 │ │ │ │ @@ -428714,34 +428714,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r6, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 3f5174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f4c60 │ │ │ │ ldr r0, [pc, #344] @ 3f5178 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f4bf8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #324] @ 3f517c │ │ │ │ mov r3, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f4c60 │ │ │ │ ldr r1, [pc, #304] @ 3f5180 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f4e48 │ │ │ │ ldr r1, [pc, #256] @ 3f5164 │ │ │ │ @@ -428758,35 +428758,35 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3f5184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 3f4e48 │ │ │ │ ldr r0, [pc, #160] @ 3f5188 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 3f4e48 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 3f518c │ │ │ │ @@ -428799,34 +428799,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ addeq r6, fp, r4, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, fp, r4, asr r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r4, r8, r4, asr #11 │ │ │ │ - rsbeq r5, r1, ip, ror #7 │ │ │ │ - strheq r3, [r1], #-0 @ │ │ │ │ + rsbseq r4, r8, r4, ror #11 │ │ │ │ + rsbeq r5, r1, ip, lsl #8 │ │ │ │ + ldrdeq r3, [r1], #-0 @ │ │ │ │ andeq r0, r0, fp, ror r8 │ │ │ │ addeq r6, fp, r4, ror r1 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, ip, ror pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r1, r8, rrx │ │ │ │ + rsbeq r5, r1, r8, lsl #1 │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ - strdeq r4, [r1], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r5, r1, ip │ │ │ │ - strdeq r4, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r4, r1, r0, lsl fp │ │ │ │ + rsbeq r5, r1, ip, lsr #32 │ │ │ │ + rsbeq r4, r1, ip, lsl fp │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - rsbeq r4, r1, r0, lsr #31 │ │ │ │ rsbeq r4, r1, r0, asr #31 │ │ │ │ - rsbseq r4, r8, r8, lsl r1 │ │ │ │ - rsbeq r2, r1, r0, lsl #24 │ │ │ │ - strheq r5, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r4, r1, r0, ror #31 │ │ │ │ + rsbseq r4, r8, r8, lsr r1 │ │ │ │ + rsbeq r2, r1, r0, lsr #24 │ │ │ │ + ldrdeq r5, [sp], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, pc, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #984] @ 3f558c │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -428837,15 +428837,15 @@ │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ - bl 816c84 │ │ │ │ + bl 816ca4 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ ldrb r2, [r4, #48] @ 0x30 │ │ │ │ ldrb r1, [r4, #93] @ 0x5d │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #92] @ 0x5c │ │ │ │ ldrb ip, [r4, #77] @ 0x4d │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ @@ -428895,24 +428895,24 @@ │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3f5494 │ │ │ │ cmp r6, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bne 3f5394 │ │ │ │ - bl 80b774 │ │ │ │ + bl 80b794 │ │ │ │ ldrb r3, [r9, #229] @ 0xe5 │ │ │ │ tst r3, #7 │ │ │ │ bne 3f5364 │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 9beae8 │ │ │ │ + bl 9beb08 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 253648 │ │ │ │ add r0, r5, #28 │ │ │ │ - bl 9beae8 │ │ │ │ + bl 9beb08 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ bl 253648 │ │ │ │ mov r0, r5 │ │ │ │ bl 253648 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -428946,15 +428946,15 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ bl 40ca1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f5440 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b 3f52d8 │ │ │ │ - bl 80b77c │ │ │ │ + bl 80b79c │ │ │ │ ldr r3, [pc, #512] @ 3f55a0 │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ bl 2539e4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -428979,23 +428979,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f55b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f52d8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -429036,15 +429036,15 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -429052,48 +429052,48 @@ │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3f55b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f52b8 │ │ │ │ ldr r0, [pc, #112] @ 3f55bc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f52b8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f55c0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f52d8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r5, fp, ip, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, fp, r4, lsl ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r5, [fp], ip │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r1, r8, asr #13 │ │ │ │ + rsbeq r4, r1, r8, ror #13 │ │ │ │ andeq r3, r0, ip, lsl #12 │ │ │ │ - rsbeq r4, r1, ip, lsr #23 │ │ │ │ - rsbeq r4, r1, r0, ror #23 │ │ │ │ - strheq r4, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r4, r1, ip, asr #23 │ │ │ │ + rsbeq r4, r1, r0, lsl #24 │ │ │ │ + ldrdeq r4, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #560] @ 3f580c │ │ │ │ ldr r3, [pc, #560] @ 3f5810 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -429123,15 +429123,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r7, r7, r2, lsl #8 │ │ │ │ mov r0, sl │ │ │ │ add r2, ip, #12288 @ 0x3000 │ │ │ │ mov r9, r1 │ │ │ │ ldrh r8, [r2, #200] @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 812be0 │ │ │ │ + bl 812c00 │ │ │ │ ldr r1, [pc, #436] @ 3f5818 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3f5764 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -429141,31 +429141,31 @@ │ │ │ │ add r7, r6, #28 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 255b08 │ │ │ │ mul r8, r5, r8 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9beb24 │ │ │ │ + bl 9beb44 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9be44c │ │ │ │ + bl 9be46c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #348] @ 3f581c │ │ │ │ adds r2, r8, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8144d8 │ │ │ │ + bl 8144f8 │ │ │ │ ldr r2, [pc, #308] @ 3f5820 │ │ │ │ ldr r3, [pc, #288] @ 3f5810 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -429214,44 +429214,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f5834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f5674 │ │ │ │ ldr r0, [pc, #60] @ 3f5838 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f5674 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ addeq r5, fp, r8, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, fp, r4, asr #15 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ addeq r5, fp, r8, lsr r7 │ │ │ │ strdeq r5, [fp], r0 │ │ │ │ andeq r1, r0, r0, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r1, r4, lsr #19 │ │ │ │ - rsbeq r4, r1, ip, asr #19 │ │ │ │ + rsbeq r4, r1, r4, asr #19 │ │ │ │ + rsbeq r4, r1, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ @@ -429334,42 +429334,42 @@ │ │ │ │ ldr r1, [pc, #280] @ 3f5aa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov fp, #1 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #44] @ 0x2c │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ mov r9, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -429387,27 +429387,27 @@ │ │ │ │ sub r9, r4, r9 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, r9 │ │ │ │ bl 254134 │ │ │ │ b 3f5a94 │ │ │ │ add r0, r9, #80 @ 0x50 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r4, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ bl 254134 │ │ │ │ mov r0, #0 │ │ │ │ b 3f5a14 │ │ │ │ bl 256424 │ │ │ │ - rsbseq r3, r8, r8, lsr #17 │ │ │ │ - subseq r4, pc, ip, lsl #28 │ │ │ │ - subseq sp, lr, r4, ror #31 │ │ │ │ + rsbseq r3, r8, r8, asr #17 │ │ │ │ + subseq r4, pc, ip, lsr #28 │ │ │ │ + subseq lr, lr, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r1] │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -429577,29 +429577,29 @@ │ │ │ │ ldr r1, [pc, #512] @ 3f5f5c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ strb r2, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ asr r2, r4, #31 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -429609,15 +429609,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ b 3f5b38 │ │ │ │ subs r7, r7, r3 │ │ │ │ sbc sl, sl, #0 │ │ │ │ add r8, r8, #1 │ │ │ │ add r3, r2, r8, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsl ip, r8, #3 │ │ │ │ @@ -429679,15 +429679,15 @@ │ │ │ │ sub r2, r5, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, r4 │ │ │ │ bl 254134 │ │ │ │ b 3f5b40 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, r4 │ │ │ │ sub r3, r5, r3 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 254134 │ │ │ │ @@ -429698,20 +429698,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3f5f68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3f5f6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3904 @ 0xf40 │ │ │ │ bl 2538a0 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r8, lsr r7 │ │ │ │ - @ instruction: 0x005f4c94 │ │ │ │ - subseq sp, lr, r8, lsl ip │ │ │ │ - ldrsheq r3, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r1, r1, r4, ror #27 │ │ │ │ - strdeq r1, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r3, r8, r8, asr r7 │ │ │ │ + ldrheq r4, [pc], #-196 @ │ │ │ │ + subseq sp, lr, r8, lsr ip │ │ │ │ + rsbseq r3, r8, r8, lsl r3 │ │ │ │ + rsbeq r1, r1, r4, lsl #28 │ │ │ │ + rsbeq r1, r1, r0, lsl lr │ │ │ │ andeq r0, r0, r6, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1552] @ 3f659c │ │ │ │ @@ -429864,15 +429864,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f62a8 │ │ │ │ ldr r1, [fp, #1448] @ 0x5a8 │ │ │ │ sub r0, r6, r0 │ │ │ │ add r1, r1, r0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 9be44c │ │ │ │ + bl 9be46c │ │ │ │ b 3f5fbc │ │ │ │ ldrb r3, [fp, #1468] @ 0x5bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6258 │ │ │ │ ldr r2, [fp, #1464] @ 0x5b8 │ │ │ │ add r1, r4, #9664 @ 0x25c0 │ │ │ │ ldr r3, [r2, #152] @ 0x98 │ │ │ │ @@ -429959,21 +429959,21 @@ │ │ │ │ cmp ip, r3 │ │ │ │ sbcs r5, r5, r1 │ │ │ │ movcs r3, #0 │ │ │ │ andcc r3, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f62a8 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70cb48 │ │ │ │ + bl 70cb68 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, r9 │ │ │ │ sub r3, r6, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 9be44c │ │ │ │ + bl 9be46c │ │ │ │ b 3f5fbc │ │ │ │ ldr r1, [pc, #556] @ 3f65bc │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6018 │ │ │ │ ldr r1, [pc, #528] @ 3f65b4 │ │ │ │ @@ -429991,35 +429991,35 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov fp, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 3f65c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6018 │ │ │ │ mov r3, #0 │ │ │ │ b 3f60f0 │ │ │ │ ldr r1, [pc, #416] @ 3f65c8 │ │ │ │ ldr r0, [pc, #416] @ 3f65cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f62d0 │ │ │ │ ldr r2, [pc, #392] @ 3f65d0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f62c8 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -430032,29 +430032,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f65d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f62c8 │ │ │ │ ldr r0, [pc, #288] @ 3f65d8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6018 │ │ │ │ ldr r3, [pc, #264] @ 3f65dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6120 │ │ │ │ ldr r3, [pc, #204] @ 3f65b4 │ │ │ │ @@ -430069,65 +430069,65 @@ │ │ │ │ beq 3f6570 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3f65e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 3f6120 │ │ │ │ ldr r0, [pc, #132] @ 3f65e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f62c8 │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 3f65e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 3f6120 │ │ │ │ bl 256424 │ │ │ │ umulleq r4, fp, r0, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, fp, r0, ror lr │ │ │ │ addeq r4, fp, ip, asr lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r2, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r4, r0, r6 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r1, ip, ror #27 │ │ │ │ - rsbseq r2, r8, ip, lsl #28 │ │ │ │ - rsbeq r3, r1, r4, lsl pc │ │ │ │ + rsbeq r3, r1, ip, lsl #28 │ │ │ │ + rsbseq r2, r8, ip, lsr #28 │ │ │ │ + rsbeq r3, r1, r4, lsr pc │ │ │ │ andeq r3, r0, r0, lsl #26 │ │ │ │ - rsbeq r3, r1, r0, lsr #28 │ │ │ │ - rsbeq r3, r1, r8, ror sp │ │ │ │ + rsbeq r3, r1, r0, asr #28 │ │ │ │ + @ instruction: 0x00613d98 │ │ │ │ andeq r4, r0, r8, ror r0 │ │ │ │ - rsbeq r3, r1, r0, lsl sp │ │ │ │ - rsbeq r3, r1, ip, lsr #27 │ │ │ │ - rsbeq r3, r1, r8, lsl sp │ │ │ │ + rsbeq r3, r1, r0, lsr sp │ │ │ │ + rsbeq r3, r1, ip, asr #27 │ │ │ │ + rsbeq r3, r1, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ @@ -430247,41 +430247,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f684c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6784 │ │ │ │ ldr r0, [pc, #60] @ 3f6850 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6784 │ │ │ │ addeq r4, fp, ip, lsl #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r4, [fp], ip │ │ │ │ andeq r4, r0, lr │ │ │ │ andeq r4, r0, r1, lsl r0 │ │ │ │ @ instruction: 0x008b47b4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, pc │ │ │ │ andeq r3, r0, r4, ror #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r1, ip, lsl #23 │ │ │ │ - strheq r3, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r3, r1, ip, lsr #23 │ │ │ │ + ldrdeq r3, [r1], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ @@ -430304,15 +430304,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ ldr ip, [sp, #140] @ 0x8c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ - bl 9d906c │ │ │ │ + bl 9d908c │ │ │ │ subs r4, r4, r2 │ │ │ │ rsc sl, r3, #0 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ sbcs r3, r9, sl │ │ │ │ ldr r3, [pc, #2164] @ 3f7164 │ │ │ │ @@ -430357,15 +430357,15 @@ │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6a20 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9be3b4 │ │ │ │ + bl 9be3d4 │ │ │ │ ldr r3, [r7] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -430424,24 +430424,24 @@ │ │ │ │ ldr r1, [pc, #1756] @ 3f7174 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r2, [pc, #1728] @ 3f7178 │ │ │ │ ldr r1, [pc, #1728] @ 3f717c │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 519bb8 │ │ │ │ mov r3, #3 │ │ │ │ @@ -430451,15 +430451,15 @@ │ │ │ │ bl 253648 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1 │ │ │ │ beq 3f69dc │ │ │ │ tst r3, #2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bne 3f6c6c │ │ │ │ - bl 9beae8 │ │ │ │ + bl 9beb08 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 255178 │ │ │ │ b 3f69dc │ │ │ │ ldr r3, [fp, #2216] @ 0x8a8 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -430579,15 +430579,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -430596,15 +430596,15 @@ │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 3f718c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6908 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3f6ea0 │ │ │ │ ldr r9, [pc, #1044] @ 3f7190 │ │ │ │ b 3f6af8 │ │ │ │ @@ -430650,40 +430650,40 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 3f7198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6d74 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r0, [pc, #808] @ 3f719c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6908 │ │ │ │ ldr r1, [pc, #748] @ 3f7194 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6d74 │ │ │ │ @@ -430703,25 +430703,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 3f71a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6d74 │ │ │ │ ldr r3, [pc, #612] @ 3f71a4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6d8c │ │ │ │ @@ -430738,25 +430738,25 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3f71a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6d8c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6d8c │ │ │ │ ldr r1, [pc, #456] @ 3f71a4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -430778,25 +430778,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 3f71ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6d8c │ │ │ │ ldr r3, [pc, #324] @ 3f71b0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6db4 │ │ │ │ @@ -430813,81 +430813,81 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3f71b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6db4 │ │ │ │ ldr r0, [pc, #192] @ 3f71b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6d74 │ │ │ │ ldr r0, [pc, #180] @ 3f71bc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6d8c │ │ │ │ bl 2538d0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ 3f71c0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6db4 │ │ │ │ ldr r0, [pc, #136] @ 3f71c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6d74 │ │ │ │ ldr r0, [pc, #124] @ 3f71c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f6d8c │ │ │ │ bl 256424 │ │ │ │ addeq r4, fp, r4, lsr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, fp, ip, lsl #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, fp, r0, asr #8 │ │ │ │ - rsbseq r2, r8, r8, lsr #15 │ │ │ │ - subseq r3, pc, ip, lsl #26 │ │ │ │ - subseq ip, lr, r4, ror #29 │ │ │ │ - ldrsheq r3, [lr], #-156 @ 0xffffff64 │ │ │ │ - rsbeq fp, r2, r0, asr #24 │ │ │ │ + rsbseq r2, r8, r8, asr #15 │ │ │ │ + subseq r3, pc, ip, lsr #26 │ │ │ │ + subseq ip, lr, r4, lsl #30 │ │ │ │ + subseq r3, lr, ip, lsl sl │ │ │ │ + rsbeq fp, r2, r0, ror #24 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r1, ip, lsr #13 │ │ │ │ + rsbeq r3, r1, ip, asr #13 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r2, r0, r0, ror pc │ │ │ │ - rsbeq r3, r1, ip, lsr #13 │ │ │ │ - ldrdeq r3, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrdeq r3, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r3, r1, ip, asr #13 │ │ │ │ + strdeq r3, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq r3, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r3, r0, r0, ror r9 │ │ │ │ - strdeq r3, [r1], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r3, r1, r4, asr r4 │ │ │ │ + rsbeq r3, r1, r4, lsl r5 │ │ │ │ + rsbeq r3, r1, r4, ror r4 │ │ │ │ andeq r1, r0, ip, asr #20 │ │ │ │ - rsbeq r3, r1, ip, asr #9 │ │ │ │ - rsbeq r3, r1, ip, ror #8 │ │ │ │ - ldrdeq r3, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - ldrdeq r3, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r3, r1, r8, lsr #8 │ │ │ │ - @ instruction: 0x00613398 │ │ │ │ + rsbeq r3, r1, ip, ror #9 │ │ │ │ + rsbeq r3, r1, ip, lsl #9 │ │ │ │ + strdeq r3, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + strdeq r3, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r3, r1, r8, asr #8 │ │ │ │ + strheq r3, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #4036] @ 3f81a8 │ │ │ │ ldr r1, [pc, #4036] @ 3f81ac │ │ │ │ add ip, pc, ip │ │ │ │ @@ -430919,28 +430919,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7474 │ │ │ │ mov r0, r5 │ │ │ │ bl 425618 │ │ │ │ ldr r2, [pc, #3900] @ 3f81c4 │ │ │ │ ldr r1, [pc, #3900] @ 3f81c8 │ │ │ │ add r7, r7, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #3896] @ 3f81cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3faa0c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r7, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 4255ac │ │ │ │ @@ -430957,15 +430957,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ add sl, sp, #144 @ 0x90 │ │ │ │ add r8, r5, #2080 @ 0x820 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r5, #2096 @ 0x830 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -431049,29 +431049,29 @@ │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #208] @ 0xd0 │ │ │ │ str ip, [sp, #212] @ 0xd4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ bcc 3f72d8 │ │ │ │ ldr r3, [pc, #3424] @ 3f81e8 │ │ │ │ ldr r2, [pc, #3424] @ 3f81ec │ │ │ │ ldr r1, [pc, #3424] @ 3f81f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ands lr, r4, #3 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [fp] │ │ │ │ bne 3f85d4 │ │ │ │ subs r3, r4, #4096 @ 0x1000 │ │ │ │ add sl, r5, #4096 @ 0x1000 │ │ │ │ and r2, r3, #4 │ │ │ │ @@ -431101,15 +431101,15 @@ │ │ │ │ ldr r1, [fp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ bcs 3f8750 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f8884 │ │ │ │ ldr r0, [fp, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d7b7c │ │ │ │ + bl 9d7b9c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq 3f8644 │ │ │ │ cmp r4, #0 │ │ │ │ str r6, [fp, #12] │ │ │ │ bne 3f75ec │ │ │ │ ldrb r3, [sl, #2296] @ 0x8f8 │ │ │ │ @@ -431128,29 +431128,29 @@ │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r4, sp, #136 @ 0x88 │ │ │ │ stm r4, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #140] @ 0x8c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r6, [fp, #12] │ │ │ │ ldr r3, [fp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3f77b0 │ │ │ │ ldrh r3, [fp, #8] │ │ │ │ ldr r2, [pc, #3060] @ 3f81f8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -431225,43 +431225,43 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r8, sp, #136 @ 0x88 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldrd r4, [r9, #32] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 9da1b8 │ │ │ │ + bl 9da1d8 │ │ │ │ str sl, [sp, #24] │ │ │ │ strb sl, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 718db8 │ │ │ │ + bl 718dd8 │ │ │ │ ldr r2, [pc, #2696] @ 3f8200 │ │ │ │ ldr r3, [pc, #2608] @ 3f81ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f8f88 │ │ │ │ ldr r0, [r9, #48] @ 0x30 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9aeee0 │ │ │ │ + b 9aef00 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f8918 │ │ │ │ ldr r2, [pc, #2636] @ 3f8204 │ │ │ │ ldr r3, [pc, #2544] @ 3f81ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -431295,27 +431295,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2452] @ 3f820c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7240 │ │ │ │ ldr r3, [pc, #2440] @ 3f8210 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi 3f73f4 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ @@ -431336,15 +431336,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f73c8 │ │ │ │ ldr r3, [pc, #2712] @ 3f8394 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -431355,15 +431355,15 @@ │ │ │ │ ldr r0, [pc, #2300] @ 3f8220 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f73bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 3f77b0 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r7, #56 @ 0x38 │ │ │ │ @@ -431429,30 +431429,30 @@ │ │ │ │ ldr r0, [pc, #2016] @ 3f822c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 3f77b0 │ │ │ │ add r0, r7, #36 @ 0x24 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ bl 254134 │ │ │ │ ands r6, r6, #1 │ │ │ │ ldr r0, [r5, #1464] @ 0x5b8 │ │ │ │ beq 3f89a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70d94c │ │ │ │ + bl 70d96c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ bl 254134 │ │ │ │ b 3f77b0 │ │ │ │ @@ -431624,25 +431624,25 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1252] @ 3f8260 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7c9c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f907c │ │ │ │ ldr r3, [pc, #1508] @ 3f8394 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -431696,25 +431696,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3f8274 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f77b0 │ │ │ │ add r0, r5, #2160 @ 0x870 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r2 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 254134 │ │ │ │ @@ -431759,24 +431759,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #724] @ 3f8280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f77b0 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 254134 │ │ │ │ b 3f7f20 │ │ │ │ mov r2, #2 │ │ │ │ @@ -431815,23 +431815,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3f8288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f77b0 │ │ │ │ ldr r3, [pc, #500] @ 3f828c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ bne 3f77b0 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -431856,21 +431856,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 3f8294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f77b0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ beq 3f77b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [pc, #340] @ 3f8298 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -431899,135 +431899,135 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #-8] │ │ │ │ b 3f77b0 │ │ │ │ addeq r3, fp, r0, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r3, fp, r0, lsr #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r1, r8, r8, ror #31 │ │ │ │ - subseq r3, pc, ip, asr #10 │ │ │ │ - subseq ip, lr, r0, lsr #14 │ │ │ │ - rsbeq r1, r1, r8, rrx │ │ │ │ - @ instruction: 0x005fbf90 │ │ │ │ + rsbseq r2, r8, r8 │ │ │ │ + subseq r3, pc, ip, ror #10 │ │ │ │ + subseq ip, lr, r0, asr #14 │ │ │ │ + rsbeq r1, r1, r8, lsl #1 │ │ │ │ + ldrheq fp, [pc], #-240 @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - rsbseq r1, r8, r0, asr pc │ │ │ │ - ldrheq r3, [pc], #-72 @ │ │ │ │ - @ instruction: 0x005ec690 │ │ │ │ + rsbseq r1, r8, r0, ror pc │ │ │ │ + ldrsbeq r3, [pc], #-72 @ │ │ │ │ + ldrheq ip, [lr], #-96 @ 0xffffffa0 │ │ │ │ addeq r3, fp, r4, lsl #20 │ │ │ │ - ldrsheq r1, [r8], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r5, r1, r4, lsr #4 │ │ │ │ - rsbseq r1, r8, r8, lsr #27 │ │ │ │ - subseq r3, pc, ip, lsl #6 │ │ │ │ - subseq ip, lr, r4, ror #9 │ │ │ │ + rsbseq r1, r8, r0, lsl lr │ │ │ │ + rsbeq r5, r1, r4, asr #4 │ │ │ │ + rsbseq r1, r8, r8, asr #27 │ │ │ │ + subseq r3, pc, ip, lsr #6 │ │ │ │ + subseq ip, lr, r4, lsl #10 │ │ │ │ @ instruction: 0xffffeffc │ │ │ │ addeq r3, fp, ip, lsl r8 │ │ │ │ - rsbseq r1, r8, ip, ror #15 │ │ │ │ + rsbseq r1, r8, ip, lsl #16 │ │ │ │ addeq r3, fp, ip, lsr #13 │ │ │ │ addeq r3, fp, ip, ror #12 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - ldrdeq r2, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r1, r8, sl, lsl #12 │ │ │ │ - rsbseq r1, r8, r8, ror #18 │ │ │ │ - rsbeq r2, r1, r0, lsr #31 │ │ │ │ - rsbseq r1, r8, r4, lsl r9 │ │ │ │ - rsbeq r2, r1, r0, asr #28 │ │ │ │ + strdeq r2, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r1, r8, sl, lsr #12 │ │ │ │ + rsbseq r1, r8, r8, lsl #19 │ │ │ │ + rsbeq r2, r1, r0, asr #31 │ │ │ │ + rsbseq r1, r8, r4, lsr r9 │ │ │ │ + rsbeq r2, r1, r0, ror #28 │ │ │ │ addeq r3, fp, r0, lsl #8 │ │ │ │ - rsbseq r1, r8, ip, ror #15 │ │ │ │ - rsbeq r4, r1, r8, lsr fp │ │ │ │ + rsbseq r1, r8, ip, lsl #16 │ │ │ │ + rsbeq r4, r1, r8, asr fp │ │ │ │ addeq r3, fp, ip, lsr r3 │ │ │ │ - rsbseq r1, r8, r8, lsr #14 │ │ │ │ - rsbeq r4, r1, r8, ror #18 │ │ │ │ + rsbseq r1, r8, r8, asr #14 │ │ │ │ + rsbeq r4, r1, r8, lsl #19 │ │ │ │ addeq r3, fp, r0, ror #5 │ │ │ │ - rsbseq r1, r8, ip, asr #13 │ │ │ │ - rsbeq r4, r1, r4, lsl #14 │ │ │ │ + rsbseq r1, r8, ip, ror #13 │ │ │ │ + rsbeq r4, r1, r4, lsr #14 │ │ │ │ addeq r3, fp, r4, lsl #5 │ │ │ │ - rsbseq r1, r8, r0, ror r6 │ │ │ │ - rsbeq r4, r1, ip, lsr #15 │ │ │ │ + @ instruction: 0x00781690 │ │ │ │ + rsbeq r4, r1, ip, asr #15 │ │ │ │ andeq r1, r0, ip, asr #7 │ │ │ │ addeq r3, fp, r0, lsl #3 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - rsbeq r2, r1, r4, lsr #25 │ │ │ │ + rsbeq r2, r1, r4, asr #25 │ │ │ │ addeq r3, fp, ip, asr r0 │ │ │ │ - rsbseq r1, r8, r8, asr #8 │ │ │ │ - rsbeq r4, r1, ip, ror #4 │ │ │ │ + rsbseq r1, r8, r8, ror #8 │ │ │ │ + rsbeq r4, r1, ip, lsl #5 │ │ │ │ andeq r4, r0, r8, lsr #23 │ │ │ │ - rsbeq r4, r1, ip, lsl r0 │ │ │ │ - rsbseq r1, r8, r4, lsr r0 │ │ │ │ + rsbeq r4, r1, ip, lsr r0 │ │ │ │ + rsbseq r1, r8, r4, asr r0 │ │ │ │ andeq r3, r0, r4, asr #22 │ │ │ │ - strdeq r3, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r3, r1, r0, lsl sp │ │ │ │ @ instruction: 0x00004bb8 │ │ │ │ - rsbeq r3, r1, r4, lsl #23 │ │ │ │ + rsbeq r3, r1, r4, lsr #23 │ │ │ │ cdpmi 13, 5, cr4, cr6, cr5, {3} │ │ │ │ andeq r3, r0, r4, asr r2 │ │ │ │ - rsbeq r3, r1, r0, lsl #20 │ │ │ │ - rsbseq r0, r8, r4, ror #27 │ │ │ │ - rsbseq r0, r8, r4, asr #22 │ │ │ │ + rsbeq r3, r1, r0, lsr #20 │ │ │ │ + rsbseq r0, r8, r4, lsl #28 │ │ │ │ + rsbseq r0, r8, r4, ror #22 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - rsbeq r3, r1, r0, asr #16 │ │ │ │ + rsbeq r3, r1, r0, ror #16 │ │ │ │ ldrdeq r2, [fp], ip │ │ │ │ - rsbseq r0, r8, r8, asr #25 │ │ │ │ - rsbeq r3, r1, r4, asr r5 │ │ │ │ + rsbseq r0, r8, r8, ror #25 │ │ │ │ + rsbeq r3, r1, r4, ror r5 │ │ │ │ addeq r2, fp, r0, lsl #17 │ │ │ │ - rsbseq r0, r8, ip, ror #24 │ │ │ │ - rsbeq r3, r1, r4, lsr #23 │ │ │ │ + rsbseq r0, r8, ip, lsl #25 │ │ │ │ + rsbeq r3, r1, r4, asr #23 │ │ │ │ addeq r2, fp, r8, lsr #16 │ │ │ │ - rsbseq r0, r8, r4, lsl ip │ │ │ │ - rsbeq r4, r1, ip, ror #2 │ │ │ │ + rsbseq r0, r8, r4, lsr ip │ │ │ │ + rsbeq r4, r1, ip, lsl #3 │ │ │ │ @ instruction: 0x008b27b8 │ │ │ │ - strheq r1, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r1, [r1], #-248 @ 0xffffff08 @ │ │ │ │ addeq r2, fp, ip, lsl #14 │ │ │ │ - ldrheq r0, [r8], #-172 @ 0xffffff54 @ │ │ │ │ - strheq r4, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsbeq r0, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq r4, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ addeq r2, fp, r0, ror #12 │ │ │ │ - rsbseq r0, r8, ip, asr #20 │ │ │ │ - rsbeq r3, r1, ip, lsr #3 │ │ │ │ + rsbseq r0, r8, ip, ror #20 │ │ │ │ + rsbeq r3, r1, ip, asr #3 │ │ │ │ andeq r1, r0, r0, lsl #30 │ │ │ │ - @ instruction: 0x00614590 │ │ │ │ + strheq r4, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbeq r4, r1, r0, asr #3 │ │ │ │ + rsbeq r4, r1, r0, ror #3 │ │ │ │ andeq r1, r0, ip, ror fp │ │ │ │ - rsbeq r1, r1, r4, asr r5 │ │ │ │ + rsbeq r1, r1, r4, ror r5 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00611d98 │ │ │ │ + strheq r1, [r1], #-216 @ 0xffffff28 @ │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ - rsbeq r1, r1, r8, lsl ip │ │ │ │ - rsbseq r0, r8, ip, asr r6 │ │ │ │ - rsbeq pc, r0, r4, lsl r7 @ │ │ │ │ - subseq sl, pc, r8, lsr r6 @ │ │ │ │ + rsbeq r1, r1, r8, lsr ip │ │ │ │ + rsbseq r0, r8, ip, ror r6 │ │ │ │ + rsbeq pc, r0, r4, lsr r7 @ │ │ │ │ + subseq sl, pc, r8, asr r6 @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - rsbseq r0, r8, r4, lsl r6 │ │ │ │ - subseq r1, pc, r8, ror fp @ │ │ │ │ - subseq sl, lr, ip, asr #26 │ │ │ │ + rsbseq r0, r8, r4, lsr r6 │ │ │ │ + @ instruction: 0x005f1b98 │ │ │ │ + subseq sl, lr, ip, ror #26 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addeq r1, fp, r0, asr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r8, r0, lsl #5 │ │ │ │ - rsbeq r3, r1, r4, asr ip │ │ │ │ + rsbseq r0, r8, r0, lsr #5 │ │ │ │ + rsbeq r3, r1, r4, ror ip │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ - strheq r1, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + ldrdeq r1, [r1], #-180 @ 0xffffff4c @ │ │ │ │ andeq r4, r0, r8, lsr r6 │ │ │ │ andeq r4, r0, r8, ror #11 │ │ │ │ andeq r4, r0, r0, lsr #6 │ │ │ │ - rsbeq r1, r1, r8, lsr sl │ │ │ │ - ldrsheq r0, [r8], #-4 @ │ │ │ │ - rsbeq r1, r1, r4, ror #16 │ │ │ │ + rsbeq r1, r1, r8, asr sl │ │ │ │ + rsbseq r0, r8, r4, lsl r1 │ │ │ │ + rsbeq r1, r1, r4, lsl #17 │ │ │ │ andeq r3, r0, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #25 │ │ │ │ - strdeq r2, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r2, r1, r4, lsl ip │ │ │ │ andeq r2, r0, r4, lsr #14 │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ - @ instruction: 0x0077ff98 │ │ │ │ - rsbeq r1, r1, r0, lsr r8 │ │ │ │ + ldrheq pc, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r1, r1, r0, asr r8 │ │ │ │ @ instruction: 0x00003fb4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x0061329c │ │ │ │ + strheq r3, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 254134 │ │ │ │ b 3f8180 │ │ │ │ @@ -432105,15 +432105,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-604] @ 3f82a4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3f7e9c │ │ │ │ and r1, r6, #16 │ │ │ │ orrs r3, r1, #0 │ │ │ │ bne 3f8798 │ │ │ │ @@ -432189,17 +432189,17 @@ │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [fp, #56] @ 0x38 │ │ │ │ - bl 9aeee0 │ │ │ │ + bl 9aef00 │ │ │ │ b 3f7550 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7c44 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f9a4c │ │ │ │ ldr r2, [pc, #-928] @ 3f82cc │ │ │ │ @@ -432228,15 +432228,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #-1020] @ 3f82d0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7240 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f9740 │ │ │ │ ldr r3, [pc, #-864] @ 3f8394 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -432273,15 +432273,15 @@ │ │ │ │ ldr r0, [pc, #-1184] @ 3f82dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8704 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f97d4 │ │ │ │ ldr r3, [pc, #-1048] @ 3f8394 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -432323,24 +432323,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1420] @ 3f82f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f76d8 │ │ │ │ ldr r3, [pc, #-1432] @ 3f82f4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7538 │ │ │ │ @@ -432359,24 +432359,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1556] @ 3f82f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 3f7538 │ │ │ │ ldr r3, [pc, #-1572] @ 3f82fc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432393,29 +432393,29 @@ │ │ │ │ beq 3f963c │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1688] @ 3f8300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f77b0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70d94c │ │ │ │ + bl 70d96c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strb r6, [r5, #1468] @ 0x5bc │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ b 3f7aa4 │ │ │ │ ldr r2, [pc, #-1728] @ 3f8304 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -432432,24 +432432,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1832] @ 3f8308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f78bc │ │ │ │ ldr r2, [pc, #-1848] @ 3f830c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -432465,37 +432465,37 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1948] @ 3f8310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7910 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3f9ac8 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8aec │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d094 │ │ │ │ + bl 70d0b4 │ │ │ │ add r4, r5, #22272 @ 0x5700 │ │ │ │ add r7, r5, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r7, r7, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f8b0c │ │ │ │ @@ -432553,15 +432553,15 @@ │ │ │ │ ldr r1, [pc, #-2240] @ 3f831c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #-2256] @ 3f8320 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r4, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3f8c14 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 4255ac │ │ │ │ @@ -432572,15 +432572,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b7c │ │ │ │ + bl 757b9c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8c58 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3fa784 │ │ │ │ add r2, r5, #20480 @ 0x5000 │ │ │ │ @@ -432661,18 +432661,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fa5b4 │ │ │ │ add r4, r5, #6336 @ 0x18c0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4], #16 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b48b4 │ │ │ │ + bl 9b48d4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #-2680] @ 3f8338 │ │ │ │ - bl 9d8f98 │ │ │ │ + bl 9d8fb8 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r3, [pc, #-2692] @ 3f833c │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r4, #1 │ │ │ │ b 3f8de4 │ │ │ │ @@ -432799,15 +432799,15 @@ │ │ │ │ ldr r1, [pc, #-3180] @ 3f8348 │ │ │ │ ldr r0, [pc, #-3180] @ 3f834c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8f50 │ │ │ │ ldr r3, [pc, #-3208] @ 3f8350 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7c14 │ │ │ │ @@ -432825,23 +432825,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3324] @ 3f8354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7c14 │ │ │ │ ldr r3, [pc, #-3336] @ 3f8358 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3296] @ 3f8394 │ │ │ │ @@ -432877,15 +432877,15 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3500] @ 3f8364 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3f7d7c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f9f34 │ │ │ │ @@ -432897,15 +432897,15 @@ │ │ │ │ beq 3f7ce0 │ │ │ │ ldr r1, [pc, #-3544] @ 3f8368 │ │ │ │ ldr r0, [pc, #-3544] @ 3f836c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7ce0 │ │ │ │ ldr r3, [pc, #-3568] @ 3f8370 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3552] @ 3f8394 │ │ │ │ @@ -432940,24 +432940,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3748] @ 3f837c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f83e4 │ │ │ │ ldr r3, [pc, #-3760] @ 3f8380 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3760] @ 3f8394 │ │ │ │ @@ -432984,15 +432984,15 @@ │ │ │ │ beq 3f7c70 │ │ │ │ ldr r1, [pc, #-3860] @ 3f8388 │ │ │ │ ldr r0, [pc, #-3860] @ 3f838c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7c70 │ │ │ │ ldr r3, [pc, #-3884] @ 3f8390 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3900] @ 3f8394 │ │ │ │ @@ -433012,25 +433012,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-4012] @ 3f8398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f740c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7a10 │ │ │ │ ldr r3, [pc, #-4044] @ 3f839c │ │ │ │ @@ -433041,21 +433041,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4020] @ 3fa35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7a10 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7b8c │ │ │ │ ldr r3, [pc, #3988] @ 3fa360 │ │ │ │ @@ -433066,21 +433066,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3928] @ 3fa364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7b8c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7db4 │ │ │ │ ldr r3, [pc, #3888] @ 3fa360 │ │ │ │ @@ -433091,21 +433091,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3832] @ 3fa368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7db4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7ad4 │ │ │ │ ldr r3, [pc, #3788] @ 3fa360 │ │ │ │ @@ -433116,21 +433116,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3736] @ 3fa36c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7ad4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f8590 │ │ │ │ ldr r3, [pc, #3688] @ 3fa360 │ │ │ │ @@ -433141,21 +433141,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3640] @ 3fa370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8590 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7b30 │ │ │ │ ldr r3, [pc, #3588] @ 3fa360 │ │ │ │ @@ -433166,21 +433166,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3544] @ 3fa374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7b30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f85e8 │ │ │ │ ldr r3, [pc, #3488] @ 3fa360 │ │ │ │ @@ -433192,32 +433192,32 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3440] @ 3fa378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f85e8 │ │ │ │ ldr r0, [pc, #3428] @ 3fa37c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f76d8 │ │ │ │ ldr r0, [pc, #3412] @ 3fa380 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 3f7538 │ │ │ │ ldr r2, [pc, #3392] @ 3fa384 │ │ │ │ ldr r3, [pc, #3704] @ 3fa4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -433229,15 +433229,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3324] @ 3fa38c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3656] @ 3fa4e8 │ │ │ │ ldreq r8, [r1, r3] │ │ │ │ @@ -433256,34 +433256,34 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3200] @ 3fa390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8764 │ │ │ │ ldr r1, [pc, #3188] @ 3fa394 │ │ │ │ ldr r0, [pc, #3188] @ 3fa398 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8704 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3152] @ 3fa39c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3468] @ 3fa4e8 │ │ │ │ @@ -433303,24 +433303,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3028] @ 3fa3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f86f8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3012] @ 3fa3a4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3320] @ 3fa4e8 │ │ │ │ @@ -433339,39 +433339,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2904] @ 3fa3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f87b0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ orr r3, r3, #4096 @ 0x1000 │ │ │ │ b 3f7aa4 │ │ │ │ ldr r0, [pc, #2880] @ 3fa3ac │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7910 │ │ │ │ ldr r0, [pc, #2856] @ 3fa3b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f78bc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2820] @ 3fa3b4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -433390,21 +433390,21 @@ │ │ │ │ beq 3fa718 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2716] @ 3fa3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8534 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3fa880 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ b 3f7c44 │ │ │ │ @@ -433430,21 +433430,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2564] @ 3fa3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9930 │ │ │ │ ldr r3, [pc, #2544] @ 3fa3c4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -433464,21 +433464,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2436] @ 3fa3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f9930 │ │ │ │ ldr r3, [pc, #2424] @ 3fa3cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8664 │ │ │ │ @@ -433495,21 +433495,21 @@ │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sl, #4] │ │ │ │ str r6, [sl, #8] │ │ │ │ str r6, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 3fa3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8664 │ │ │ │ ldr r2, [pc, #2308] @ 3fa3d4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f8ac4 │ │ │ │ @@ -433526,21 +433526,21 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2204] @ 3fa3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8ac4 │ │ │ │ ldr r3, [pc, #2192] @ 3fa3dc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8f24 │ │ │ │ @@ -433558,21 +433558,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 3fa3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8f24 │ │ │ │ ldr r3, [pc, #2072] @ 3fa3e4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f86b0 │ │ │ │ @@ -433588,30 +433588,30 @@ │ │ │ │ beq 3fa774 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1972] @ 3fa3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f86b0 │ │ │ │ ldr r0, [pc, #1960] @ 3fa3ec │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7c14 │ │ │ │ ldr r0, [pc, #1944] @ 3fa3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7b30 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9930 │ │ │ │ ldr r3, [pc, #1920] @ 3fa3f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -433630,25 +433630,25 @@ │ │ │ │ beq 3fa91c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1804] @ 3fa3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9930 │ │ │ │ ldr r3, [pc, #1780] @ 3fa3fc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -433668,24 +433668,24 @@ │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sl, #4] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1664] @ 3fa400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r1, [pc, #1652] @ 3fa404 │ │ │ │ ldr r2, [pc, #1836] @ 3fa4c0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ @@ -433693,27 +433693,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 3f8f88 │ │ │ │ ldr r0, [pc, #1620] @ 3fa408 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #1600] @ 3fa40c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7ad4 │ │ │ │ ldr r0, [pc, #1588] @ 3fa410 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f740c │ │ │ │ ldr r2, [pc, #1556] @ 3fa414 │ │ │ │ ldr r3, [pc, #1724] @ 3fa4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433723,46 +433723,46 @@ │ │ │ │ ldr r0, [pc, #1524] @ 3fa418 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #1496] @ 3fa41c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7b8c │ │ │ │ ldr r0, [pc, #1484] @ 3fa420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8590 │ │ │ │ ldr r0, [pc, #1472] @ 3fa424 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f83e4 │ │ │ │ ldr r0, [pc, #1452] @ 3fa428 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7c9c │ │ │ │ ldr r0, [pc, #1428] @ 3fa42c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7c9c │ │ │ │ ldr r0, [pc, #1404] @ 3fa430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7db4 │ │ │ │ ldr r2, [pc, #1392] @ 3fa434 │ │ │ │ ldr r3, [pc, #1528] @ 3fa4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433772,15 +433772,15 @@ │ │ │ │ ldr r0, [pc, #1360] @ 3fa438 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ b 3f9db8 │ │ │ │ ldr r0, [pc, #1344] @ 3fa43c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f7a10 │ │ │ │ ldr r2, [pc, #1332] @ 3fa440 │ │ │ │ ldr r3, [pc, #1456] @ 3fa4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433811,30 +433811,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1180] @ 3fa44c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f912c │ │ │ │ ldr r1, [pc, #1168] @ 3fa450 │ │ │ │ ldr r0, [pc, #1168] @ 3fa454 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8f50 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1136] @ 3fa458 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1264] @ 3fa4e8 │ │ │ │ @@ -433853,22 +433853,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 3fa45c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8fa0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #984] @ 3fa448 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1128] @ 3fa4e8 │ │ │ │ @@ -433887,27 +433887,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 3fa460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f9288 │ │ │ │ ldr r0, [pc, #884] @ 3fa464 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f85e8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #860] @ 3fa468 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #972] @ 3fa4e8 │ │ │ │ @@ -433926,22 +433926,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 3fa46c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8f44 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9930 │ │ │ │ ldr r3, [pc, #724] @ 3fa470 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -433960,22 +433960,22 @@ │ │ │ │ beq 3fa8f8 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3fa474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 254134 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ @@ -434008,22 +434008,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 3fa47c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9930 │ │ │ │ ldr r3, [pc, #412] @ 3fa480 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434043,140 +434043,140 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3fa484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ - rsbeq r3, r1, ip, lsr #2 │ │ │ │ + rsbeq r3, r1, ip, asr #2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r1, r0, asr #29 │ │ │ │ - rsbeq r2, r1, ip, lsl fp │ │ │ │ - strdeq r2, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - @ instruction: 0x00612b90 │ │ │ │ - rsbeq r2, r1, ip, lsr #24 │ │ │ │ - rsbeq r3, r1, ip, asr #1 │ │ │ │ - rsbeq r3, r1, ip, lsr #16 │ │ │ │ - ldrdeq r3, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r2, r1, r0, ror #29 │ │ │ │ + rsbeq r2, r1, ip, lsr fp │ │ │ │ + rsbeq r2, r1, ip, lsl pc │ │ │ │ + strheq r2, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r2, r1, ip, asr #24 │ │ │ │ + rsbeq r3, r1, ip, ror #1 │ │ │ │ + rsbeq r3, r1, ip, asr #16 │ │ │ │ + strdeq r3, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ addeq r1, fp, r0, ror #15 │ │ │ │ - rsbeq r0, r1, r8, asr #17 │ │ │ │ + rsbeq r0, r1, r8, ror #17 │ │ │ │ @ instruction: 0x000036b4 │ │ │ │ - rsbeq r3, r1, r4, lsr r2 │ │ │ │ - rsbseq pc, r7, r4, lsl fp @ │ │ │ │ - rsbeq r3, r1, r0, asr r6 │ │ │ │ + rsbeq r3, r1, r4, asr r2 │ │ │ │ + rsbseq pc, r7, r4, lsr fp @ │ │ │ │ + rsbeq r3, r1, r0, ror r6 │ │ │ │ andeq r1, r0, r4, lsl #14 │ │ │ │ - strheq r3, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq r3, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r4, r0, r0, ror r1 │ │ │ │ - rsbeq r2, r1, r0, rrx │ │ │ │ - strheq r0, [r1], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x00610f9c │ │ │ │ + rsbeq r2, r1, r0, lsl #1 │ │ │ │ + ldrdeq r0, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + strheq r0, [r1], #-252 @ 0xffffff04 @ │ │ │ │ andeq r2, r0, ip, ror #27 │ │ │ │ - strdeq r2, [r1], #-8 @ │ │ │ │ + rsbeq r2, r1, r8, lsl r1 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ - rsbeq r1, r1, r0, lsl #9 │ │ │ │ + rsbeq r1, r1, r0, lsr #9 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - rsbeq r1, r1, r8, asr #25 │ │ │ │ + rsbeq r1, r1, r8, ror #25 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rsbeq r1, r1, r4, ror sp │ │ │ │ + @ instruction: 0x00611d94 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - rsbeq r1, r1, r4, asr r1 │ │ │ │ + rsbeq r1, r1, r4, ror r1 │ │ │ │ andeq r3, r0, r4, asr sp │ │ │ │ - ldrdeq r1, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq r1, [r1], #-188 @ 0xffffff44 @ │ │ │ │ andeq r1, r0, r8, lsr #13 │ │ │ │ - rsbeq r1, r1, r8, asr #1 │ │ │ │ - rsbeq r1, r1, r8 │ │ │ │ - rsbeq r2, r1, ip, asr #11 │ │ │ │ + rsbeq r1, r1, r8, ror #1 │ │ │ │ + rsbeq r1, r1, r8, lsr #32 │ │ │ │ + rsbeq r2, r1, ip, ror #11 │ │ │ │ andeq r4, r0, r0, lsl #29 │ │ │ │ - strdeq r1, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r1, r1, ip, lsl r4 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r1, r1, ip, asr r2 │ │ │ │ + rsbeq r1, r1, ip, ror r2 │ │ │ │ umulleq r1, fp, r4, r0 │ │ │ │ - rsbeq r1, r1, r4, lsr #29 │ │ │ │ - rsbeq r2, r1, r0, ror #12 │ │ │ │ - rsbeq r2, r1, r4, asr r8 │ │ │ │ + rsbeq r1, r1, r4, asr #29 │ │ │ │ + rsbeq r2, r1, r0, lsl #13 │ │ │ │ + rsbeq r2, r1, r4, ror r8 │ │ │ │ addeq r1, fp, r4, lsr #32 │ │ │ │ - rsbeq r2, r1, r4, lsl #2 │ │ │ │ - rsbeq r2, r1, r4, ror #9 │ │ │ │ - ldrdeq r2, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r2, r1, r4 │ │ │ │ - rsbeq r0, r1, r4, lsl #24 │ │ │ │ - rsbeq r0, r1, r0, lsl sp │ │ │ │ - rsbeq r2, r1, r8, asr #2 │ │ │ │ + rsbeq r2, r1, r4, lsr #2 │ │ │ │ + rsbeq r2, r1, r4, lsl #10 │ │ │ │ + strdeq r2, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r1, r4, lsr #32 │ │ │ │ + rsbeq r0, r1, r4, lsr #24 │ │ │ │ + rsbeq r0, r1, r0, lsr sp │ │ │ │ + rsbeq r2, r1, r8, ror #2 │ │ │ │ addeq r0, fp, r0, ror #30 │ │ │ │ - rsbeq r1, r1, r8, lsl #28 │ │ │ │ - rsbeq r2, r1, r8, lsr r6 │ │ │ │ + rsbeq r1, r1, r8, lsr #28 │ │ │ │ + rsbeq r2, r1, r8, asr r6 │ │ │ │ addeq r0, fp, r8, lsl pc │ │ │ │ - rsbeq r1, r1, r0, lsl #29 │ │ │ │ + rsbeq r1, r1, r0, lsr #29 │ │ │ │ andeq r4, r0, r0, lsl #23 │ │ │ │ - rsbeq r0, r1, r0, lsr r9 │ │ │ │ - rsbseq pc, r7, r4, ror r2 @ │ │ │ │ - rsbeq r2, r1, r8, lsl #18 │ │ │ │ + rsbeq r0, r1, r0, asr r9 │ │ │ │ + @ instruction: 0x0077f294 │ │ │ │ + rsbeq r2, r1, r8, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r2, [r1], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r0, r1, r0, lsl #16 │ │ │ │ - rsbeq r2, r1, r4, asr #12 │ │ │ │ + strdeq r2, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, r1, r0, lsr #16 │ │ │ │ + rsbeq r2, r1, r4, ror #12 │ │ │ │ andeq r2, r0, r0, lsr #9 │ │ │ │ - rsbeq r2, r1, r8, ror r6 │ │ │ │ + @ instruction: 0x00612698 │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ - rsbeq r0, r1, ip, ror #31 │ │ │ │ + rsbeq r1, r1, ip │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - rsbeq r1, r1, ip, ror #1 │ │ │ │ + rsbeq r1, r1, ip, lsl #2 │ │ │ │ andeq r4, r0, r0, lsl #13 │ │ │ │ - rsbeq r0, r1, r4, ror #30 │ │ │ │ + rsbeq r0, r1, r4, lsl #31 │ │ │ │ andeq r4, r0, ip, asr #15 │ │ │ │ - strdeq r0, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r1, r1, r0, lsl r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r1, r4, asr r0 │ │ │ │ + rsbeq r1, r1, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strdeq r0, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r1, r1, ip, lsr #3 │ │ │ │ - rsbeq r1, r1, r0, lsl r1 │ │ │ │ - rsbeq r1, r1, r0, asr #4 │ │ │ │ - rsbeq r2, r1, ip, lsl #12 │ │ │ │ - strheq r0, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r1, r1, r4, asr r3 │ │ │ │ - @ instruction: 0x00612298 │ │ │ │ + rsbeq r0, r1, r4, lsl lr │ │ │ │ + rsbeq r1, r1, ip, asr #3 │ │ │ │ + rsbeq r1, r1, r0, lsr r1 │ │ │ │ + rsbeq r1, r1, r0, ror #4 │ │ │ │ + rsbeq r2, r1, ip, lsr #12 │ │ │ │ + ldrdeq r0, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r1, r1, r4, ror r3 │ │ │ │ + strheq r2, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ addeq r0, fp, r0, ror #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, r1, r8, lsr r4 │ │ │ │ - rsbeq r0, r1, r4, asr #11 │ │ │ │ + rsbeq r1, r1, r8, asr r4 │ │ │ │ + rsbeq r0, r1, r4, ror #11 │ │ │ │ andeq r3, r0, r8, lsr #9 │ │ │ │ - rsbeq r0, r1, r4, asr r5 │ │ │ │ - rsbeq r2, r1, r4, lsr r0 │ │ │ │ - @ instruction: 0x00610590 │ │ │ │ - strdeq r0, [r1], #-0 @ │ │ │ │ - rsbeq r0, r1, r0, asr #23 │ │ │ │ + rsbeq r0, r1, r4, ror r5 │ │ │ │ + rsbeq r2, r1, r4, asr r0 │ │ │ │ + strheq r0, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r0, r1, r0, lsl r1 │ │ │ │ + rsbeq r0, r1, r0, ror #23 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r1, ip, lsl r6 │ │ │ │ - rsbeq r0, r1, r8, asr r9 │ │ │ │ - rsbeq r0, r1, r8, ror #12 │ │ │ │ - rsbeq r0, r1, r8, asr #16 │ │ │ │ - rsbeq r0, r1, r0, ror r5 │ │ │ │ - rsbseq lr, r7, r8, ror #17 │ │ │ │ - rsbeq sp, r0, ip, asr #7 │ │ │ │ + rsbeq r0, r1, ip, lsr r6 │ │ │ │ + rsbeq r0, r1, r8, ror r9 │ │ │ │ + rsbeq r0, r1, r8, lsl #13 │ │ │ │ + rsbeq r0, r1, r8, ror #16 │ │ │ │ + @ instruction: 0x00610590 │ │ │ │ + rsbseq lr, r7, r8, lsl #18 │ │ │ │ + rsbeq sp, r0, ip, ror #7 │ │ │ │ andeq r1, r0, lr, ror #20 │ │ │ │ - rsbeq r0, r1, r4, lsr #25 │ │ │ │ - strheq r0, [r1], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r0, r1, r0, lsr sp │ │ │ │ - @ instruction: 0x0060ff9c │ │ │ │ - rsbeq r2, r1, r4, ror #3 │ │ │ │ - rsbeq r0, r1, r0, lsl #27 │ │ │ │ - rsbeq r0, r1, r8, ror r6 │ │ │ │ - rsbeq r0, r1, ip, lsr #22 │ │ │ │ + rsbeq r0, r1, r4, asr #25 │ │ │ │ + ldrdeq r0, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r0, r1, r0, asr sp │ │ │ │ + strheq pc, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r2, r1, r4, lsl #4 │ │ │ │ + rsbeq r0, r1, r0, lsr #27 │ │ │ │ + @ instruction: 0x00610698 │ │ │ │ + rsbeq r0, r1, ip, asr #22 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9930 │ │ │ │ ldr r3, [pc, #-188] @ 3fa488 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -434194,21 +434194,21 @@ │ │ │ │ beq 3fa96c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-288] @ 3fa48c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r3, [pc, #-300] @ 3fa490 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8d8c │ │ │ │ @@ -434225,24 +434225,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-416] @ 3fa494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8d8c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9930 │ │ │ │ ldr r3, [pc, #-440] @ 3fa498 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434262,69 +434262,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-544] @ 3fa49c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r0, [pc, #-556] @ 3fa4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8664 │ │ │ │ ldr r0, [pc, #-568] @ 3fa4a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8f24 │ │ │ │ ldr r0, [pc, #-580] @ 3fa4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f87b0 │ │ │ │ ldr r0, [pc, #-592] @ 3fa4ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f86f8 │ │ │ │ ldr r0, [pc, #-608] @ 3fa4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8ac4 │ │ │ │ ldr r0, [pc, #-620] @ 3fa4b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8534 │ │ │ │ ldr r0, [pc, #-632] @ 3fa4b8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8764 │ │ │ │ ldr r2, [pc, #-648] @ 3fa4bc │ │ │ │ ldr r3, [pc, #-648] @ 3fa4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f8f88 │ │ │ │ ldr r0, [pc, #-676] @ 3fa4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a33b4 │ │ │ │ + b 9a33d4 │ │ │ │ ldr r0, [pc, #-692] @ 3fa4c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f86b0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9930 │ │ │ │ ldr r3, [pc, #-716] @ 3fa4cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434350,44 +434350,44 @@ │ │ │ │ beq 3fa840 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-852] @ 3fa4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r0, [pc, #-864] @ 3fa4d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8f44 │ │ │ │ ldr r0, [pc, #-880] @ 3fa4d8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r0, [pc, #-900] @ 3fa4dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f912c │ │ │ │ ldr r0, [pc, #-912] @ 3fa4e0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r2, [pc, #-932] @ 3fa4e4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f99cc │ │ │ │ @@ -434403,89 +434403,89 @@ │ │ │ │ beq 3fa90c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 254860 <__gettimeofday64@plt> │ │ │ │ - bl 990798 │ │ │ │ + bl 9907b8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1024] @ 3fa4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r0, [pc, #-1036] @ 3fa4f4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r0, [pc, #-1052] @ 3fa4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r0, [pc, #-1064] @ 3fa4fc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r0, [pc, #-1084] @ 3fa500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r3, [pc, #-1096] @ 3fa504 │ │ │ │ ldr r1, [pc, #-1096] @ 3fa508 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #3952 @ 0xf70 │ │ │ │ ldr r2, [pc, #-1108] @ 3fa50c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ str r0, [sp] │ │ │ │ bl 253354 │ │ │ │ ldr r0, [pc, #-1124] @ 3fa510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r0, [pc, #-1136] @ 3fa514 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f99c0 │ │ │ │ ldr r0, [pc, #-1156] @ 3fa518 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f8d8c │ │ │ │ ldr r0, [pc, #-1176] @ 3fa51c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a33b4 │ │ │ │ + bl 9a33d4 │ │ │ │ b 3f9288 │ │ │ │ ldr r0, [pc, #-1188] @ 3fa520 │ │ │ │ mov r1, r4 │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes